KR100203276B1 - A/d convertor input stabilization circuit - Google Patents

A/d convertor input stabilization circuit Download PDF

Info

Publication number
KR100203276B1
KR100203276B1 KR1019960044870A KR19960044870A KR100203276B1 KR 100203276 B1 KR100203276 B1 KR 100203276B1 KR 1019960044870 A KR1019960044870 A KR 1019960044870A KR 19960044870 A KR19960044870 A KR 19960044870A KR 100203276 B1 KR100203276 B1 KR 100203276B1
Authority
KR
South Korea
Prior art keywords
black level
converter
input
signal
voltage
Prior art date
Application number
KR1019960044870A
Other languages
Korean (ko)
Other versions
KR19980026436A (en
Inventor
곽종길
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960044870A priority Critical patent/KR100203276B1/en
Publication of KR19980026436A publication Critical patent/KR19980026436A/en
Application granted granted Critical
Publication of KR100203276B1 publication Critical patent/KR100203276B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • H04N5/185Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit for the black level
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/63Control of cameras or camera modules by using electronic viewfinders
    • H04N23/633Control of cameras or camera modules by using electronic viewfinders for displaying additional information relating to control or operation of the camera

Abstract

개시된 내용은 A/D컨버터의 입력회로에 있어서, 특히 색신호의 흑레벨을 안정화시키는 캠코더의 A/D컨버터 입력 안정화회로에 관한 것이다. 본 발명의 A/D컨버터 입력 안정화회로는 흑레벨을 설정하는 흑레벨설정부, 설정된 흑레벨을 출력하도록 스위칭하는 스위치부를 포함한다. 따라서, A/D컨버터 출력파형의 흑레벨이 너무 높지도 낮지도 않아 액정디스플레이(LCD)에 나타난 화면이 뿌옇게 보이고, 클립되는 현상을 개선하는 효과가 있다.The present invention relates to an input circuit of an A / D converter, and more particularly to an A / D converter input stabilization circuit of a camcorder which stabilizes a black level of a color signal. The A / D converter input stabilization circuit of the present invention includes a black level setting unit for setting a black level, and a switch unit for switching to output a set black level. Therefore, the black level of the output waveform of the A / D converter is neither too high nor low, and thus the image displayed on the liquid crystal display (LCD) looks blunt and clipping is improved.

Description

A/D컨버터 입력 안정화회로A / D converter input stabilization circuit

본 발명의 목적은 A/D컨버터에 입력되는 색신호의 흑레벨을 안정화시켜 칼라 액정디스플레이 또는 칼라 액정전자뷰파인더(Electronic View Finder:EVF)에서의 질을 향상하는 A/D컨버터 입력 안정화회로를 제공하는 데 있다.It is an object of the present invention to provide an A / D converter input stabilization circuit for stabilizing a black level of a color signal input to an A / D converter to improve quality in a color liquid crystal display or an electronic view finder (EVF) I have to.

본 발명은 A/D컨버터의 입력안정화 회로에 관한 것으로서, 특히 칼라 액정디스플레이 및 칼라 액정전자뷰파인더(EVF)를 채용한 캠코더에서 A/D컨버터에 입력되는 색신호의 흑레벨을 안정화하는 A/D컨버터 입력안정화 회로에 관한 것이다.The present invention relates to an input stabilization circuit of an A / D converter, and more particularly to an A / D converter for stabilizing a black level of a color signal inputted to an A / D converter in a camcorder employing a color liquid crystal display and a color liquid crystal electronic viewfinder Converter input stabilization circuit.

종래의 A/D컨버터(25)는 입력되는 색신호(R,G 또는 B)를 액정디스플레이(Liquid Crystal Display: LCD)의 사양에 맞도록 흑레벨과 백레벨간을 정해진 비트수에 따라 분할을 하고, 분할된 색신호를 액정디스플레이(LCD)(30)로 공급하였다.The conventional A / D converter 25 divides an input color signal (R, G, or B) according to a predetermined number of bits between a black level and a white level in accordance with a specification of a liquid crystal display (LCD) , And the divided color signals are supplied to the liquid crystal display (LCD) 30.

이러한 종래의 A/D컨버터의 입력안정화 회로를 도 1에 도시하였다.An input stabilization circuit of such a conventional A / D converter is shown in Fig.

도시된 바와 같이, 이 회로도는 A/D컨버터(25)의 입력단에서 동위상을 출력하는 버퍼부(10)와 신호의 직류분을 제거하는 커플링콘덴서(C2)가 직렬연결되고, 출력단에서 디지탈신호를 공급받는 액정디스플레이(LCD)가 연결된다.As shown in the drawing, this circuit diagram shows a configuration in which the buffer unit 10 for outputting the same phase at the input terminal of the A / D converter 25 and the coupling capacitor C2 for eliminating the DC component of the signal are connected in series, A liquid crystal display (LCD) to which a signal is supplied is connected.

이와 같이 구성된 종래의 회로도의 동작을 상세히 설명하겠다.The operation of the conventional circuit diagram thus configured will be described in detail.

흑레벨과 백레벨간을 4V∼5V로 클램프된 적색신호(R)가 PNP형 트랜지스터(Q1)의 베이스로 인가하면, 트랜지스터(Q1)는 인가받은 적색신호(R)을 버퍼동작하여 동위상으로 에미터에 출력한다. 트랜지스터(Q1)의 에미터단에 나타난 적색신호(R)가 커플링(coupling)콘덴서(C2)로 입력하면, 직류분이 제거되어 A/D컨버터부(25)로 출력한다. A/D컨버터부(25)는 클램프된 적색신호(R)을 인가받아 흑레벨와 백레벨(4V∼5V)간의 1V를 정해진 비트수로 분할하여 액정디스플레이(LCD)(30)로 공급한다. 액정디스플레이(LCD)(30)는 역치전압으로 흑레벨(4V)을 설정하고, 포화전압으로 백레벨(5V)을 설정하여 화면에 나타낸다. 이러한, 동작은 적색신호(R)뿐만아니라, 녹색신호(G) 와 청색신호(B)도 같은 역할을 수행한다.When the red signal R clamped between the black level and the white level is clamped to 4 V to 5 V is applied to the base of the PNP transistor Q1, the transistor Q1 buffers the applied red signal R, And outputs it to the emitter. When the red signal R appearing at the emitter terminal of the transistor Q1 is inputted to the coupling capacitor C2, the direct current component is removed and outputted to the A / D converter unit 25. [ The A / D converter unit 25 receives the clamped red signal R, divides 1V between the black level and the back level (4V to 5V) into a predetermined number of bits, and supplies it to the liquid crystal display (LCD) The liquid crystal display (LCD) 30 sets the black level (4 V) with the threshold voltage and sets the back level (5 V) with the saturation voltage to display on the screen. In this operation, not only the red signal R but also the green signal G and the blue signal B play the same role.

상기 전술한 종래의 기술은 입력되는 색신호의 흑레벨을 그대로 출력하지만, 버퍼부을 거치면서 색신호의 흑레벨이 4V보다 조금 커지거나 작아져, 화면이 어둡게 클립되고 뿌옇게 흐려지는 문제점이 있었다.The conventional technique described above outputs the black level of the input color signal as it is, but the black level of the color signal is slightly larger or smaller than 4V while passing through the buffer portion, and the screen is darkly clipped and blurred.

도 1은 종래의 A/D컨버터 입력 안정화회로를 나타내는 도면,1 shows a conventional A / D converter input stabilization circuit,

도 2는 본 발명의 바람직한 일 실시예에 따른 A/D컨버터 입력 안정화회로를 나타내는 도면.FIG. 2 illustrates an A / D converter input stabilization circuit in accordance with a preferred embodiment of the present invention. FIG.

*도면의 주요부분에 대한 부호의 설명*Description of the Related Art [0002]

10 : 버퍼부15 : 흑레벨설정부10: buffer unit 15: black level setting unit

20 : 스위치부25 : A/D컨버터20: Switch part 25: A / D converter

30 : 액정디스플레이(LCD) R1∼ R7 : 저항30: Liquid crystal display (LCD) R1 to R7: Resistance

C1∼ C3 : 콘덴서Q1∼ Q3 : 트랜지스터C1 to C3: capacitors Q1 to Q3: transistors

VDD : 구동전압VDD: driving voltage

상기 전술한 문제점을 해결하기 위한 본 발명의 특징은 A/D컨버터의 입력신호 전압을 안정화하는 회로에 있어서, 입력되는 색신호를 동위상으로 출력하는 버퍼부; 상기 버퍼부에서 입력된 색신호의 흑레벨을 고정값으로 설정하는 흑레벨설정부; 클램프펄스신호에 따라 상기 흑레벨설정부를 제어하는 스위치부;상기 흑레벨을 디지탈화하여 출력하는 A/D컨버터; 및 상기 A/D컨버터에서 입력된 디지탈신호를 디스플레이하는 액정디스플레이(LCD)를 포함하는 것을 특징으로 하는 A/D컨버터 입력 안정화회로에 있다.According to an aspect of the present invention, there is provided a circuit for stabilizing an input signal voltage of an A / D converter, comprising: a buffer unit for outputting input color signals in phase; A black level setting unit for setting a black level of a color signal input from the buffer unit to a fixed value; A switch unit for controlling the black level setting unit according to a clamp pulse signal; an A / D converter for digitizing and outputting the black level; And a liquid crystal display (LCD) for displaying a digital signal input from the A / D converter.

도 2는 본 발명의 바람직한 일 실시예를 나타내는 A/D컨버터의 입력안정화회로도이다. 도시된 바와 같이, 본 발명의 A/D컨버터의 입력안정화회로는 종래의 A/D컨버터의 입력안정화회로와 동일하게 구성되며, 다만 상기 버퍼부(10)와 A/D컨버터(25)사이에 부가적으로 흑레벨설정부(15)와 스위치부(20)를 포함한다. 흑레벨설정부(15)는 안정한 동작점을 갖도록 한 자기바이어스회로로, 구동전압(VDD)을 분할하는 분압저항(R4,R5), 분압저항에 의한 전압을 인가하여 동작하고, 순방향으로 바이어스되는 트랜지스터(Q2), 트랜지스터(Q2)를 항상 동작시키기 위해 전류를 흘려주는 자기바이어스저항(R6), 자기바이어스저항(R6)와 병렬연결된 콘덴서(C3)로 구성된다. 스위치부(20)는 흑레벨설정부(15)에 에미터가 연결되고, 클램프펄스신호를 베이스에서 인가받은 트랜지스터(Q3)로 구성된다.2 is an input stabilization circuit diagram of an A / D converter showing a preferred embodiment of the present invention. As shown in the figure, the input stabilization circuit of the A / D converter of the present invention is constructed in the same manner as the input stabilization circuit of the conventional A / D converter, but is provided between the buffer unit 10 and the A / D converter 25 And further includes a black level setting unit 15 and a switch unit 20. The black level setting unit 15 is a self bias circuit that has a stable operating point and operates by applying a voltage by the voltage dividing resistors R4 and R5 dividing the driving voltage VDD and the voltage dividing resistor, A self bias resistor R6 for flowing a current to always operate the transistor Q2 and the transistor Q2 and a capacitor C3 connected in parallel with the magnetic bias resistor R6. The switch unit 20 is constituted by a transistor Q3 whose emitter is connected to the black level setting unit 15 and whose clamp pulse signal is applied from the base.

이와 같은 구성을 바탕으로 부가된 부분의 동작을 상세히 설명하겠다.The operation of the added portion will be described in detail based on such a configuration.

버퍼부(10)는 전술된 종래의 A/D컨버터의 입력안정화회로와 동일하게 동작하여 입력되는 적색신호(R)를 흑레벨설정부(15)와 커플링콘덴서(C2)로 출력한다. 흑레벨설정부(15)는 버퍼부(10)로부터 인가받은 적색신호(R)를 바이패스하여 흑레벨전압을 3.95V로 설정한다. 스위치부(20)는 입력되는 적색신호(R)를 클램프펄스가 Low인 경우 스위칭하고, 흑레벨설정부(15)로부터 설정된 적색신호(R)의 흑레벨을 A/D컨버터부(25)로 출력한다. 반면, 스위치부(20)는 입력되는 적색신호(R)에 대해 클램프펄스가 High인 경우 동작을 하지 않아 흑레벨설정부(15)로부터 설정된 흑레벨을 출력하지 못한다. 그래서, 입력되는 적색신호(R)는 상기 전술한 종래의 동작과 같이 버퍼부(10)에서 그대로 A/D컨버터(25)로 입력된다.The buffer unit 10 operates in the same manner as the input stabilization circuit of the conventional A / D converter described above, and outputs the input red signal R to the black level setting unit 15 and the coupling capacitor C2. The black level setting unit 15 bypasses the red signal R applied from the buffer unit 10 to set the black level voltage to 3.95V. The switch unit 20 switches the input red signal R when the clamp pulse is Low and outputs the black level of the red signal R set from the black level setting unit 15 to the A / D converter unit 25 Output. On the other hand, when the clamp pulse is high with respect to the input red signal R, the switch unit 20 does not operate and fails to output the black level set from the black level setting unit 15. Therefore, the input red signal R is input to the A / D converter 25 as it is in the buffer unit 10 as in the above-described conventional operation.

이하, 상기 전술한 장치들의 동작을 좀 더 상세하게 설명하겠다.Hereinafter, the operation of the above-described devices will be described in more detail.

흑레벨설정부(15)의 트랜지스터(Q2)는 버퍼부(10)로부터 적색신호(R)를 인가받아 그대로 에미터로 출력한다. 에미터바이어스저항과 병렬연결된 콘덴서(C3)는 버퍼부(10)으로부터 적색신호(R)을 바이패스하여 흑레벨을 4V보다 조금 낮은 3.95V로 설정한다. 실측치는 어떤 회로를 사용하느냐에 따라 조금씩 다르게 설정한다. 스위치부(20)의 트랜지스터(Q3)는 베이스에서 클램프펄스신호를 인가받아 스위칭여부가 결정한다. 트랜지스터(Q3)는 Low동작의 클램프펄스신호가 인가되면 트랜지스터(Q3)는 온(ON)된다. 트랜지스터(Q3)는 흑레벨설정부(15)로부터 설정된 흑레벨(3.95V)을 A/D컨버터(25)로 출력하게 한다. 반면, 스위치부(20)의 트랜지스터(Q3)는 클램프펄스로부터 “High”동작신호를 인가받으면 오프(OFF)가 된다. 그러면, 버퍼부(10)에서 출력된 적색신호(R)는 종래의 A/D컨버터의 입력안정회로와 같이 커플링콘덴서(C2)를 거쳐 A/D컨버터(25)로 입력되는 동작을 한다. A/D컨버터(25)는 입력된 적색신호(R)의 흑레벨와 백레벨간(3.95V∼5V)을 정해진 비트수에 따라 분할하여 액정디스플레이(LCD)(30)로 공급한다. 액정디스플레이(LCD)(30)는 디지탈신호를 인가받아 구동되는 액정소자를 포함하며, 역치전압으로 흑레벨(3.95V)을 설정하고, 포화전압으로 백레벨(5V)을 설정하여 디스플레이한다.The transistor Q2 of the black level setting unit 15 receives the red signal R from the buffer unit 10 and outputs it as an emitter. The capacitor C3 connected in parallel with the emitter bias resistor bypasses the red signal R from the buffer unit 10 to set the black level to 3.95V, which is slightly lower than 4V. The measured values are slightly different depending on which circuit is used. The transistor Q3 of the switch unit 20 receives a clamp pulse signal at its base and determines whether to switch the transistor Q3. When the clamp pulse signal of the low operation is applied to the transistor Q3, the transistor Q3 is turned ON. The transistor Q3 outputs the black level (3.95 V) set from the black level setting unit 15 to the A / D converter 25. [ On the other hand, the transistor Q3 of the switch unit 20 is turned off when a "High" operation signal is applied from the clamp pulse. Then, the red signal R output from the buffer unit 10 is input to the A / D converter 25 through the coupling capacitor C2 as in the conventional input stabilization circuit of the A / D converter. The A / D converter 25 divides the black level and the white level (3.95 V to 5 V) of the input red signal R according to a predetermined number of bits and supplies the result to the liquid crystal display (LCD) The liquid crystal display (LCD) 30 includes a liquid crystal element driven by receiving a digital signal, sets a black level (3.95V) with a threshold voltage, and sets and displays a back level (5V) with a saturation voltage.

본 발명은 적색신호(R)에 대해 녹색신호(G)와 , 청색신호(B)는 같은 역할을 수행하도록 작동한다.The present invention operates so that the green signal (G) and the blue signal (B) play the same role for the red signal (R).

본 발명은 흑레벨설정부에서 설정된 흑레벨 3.95V를 스위칭동작에 의해 입력하면, A/D컨버터의 출력파형의 흑레벨이 너무 높지도 낮지도 않아 액정디스플레이(LCD)에 나타난 화면이 뿌옇게 보이고, 클립되는 현상을 개선하는 효과가 있다.When the black level of 3.95 V set by the black level setting unit is inputted by the switching operation, the black level of the output waveform of the A / D converter is neither too high nor low, the screen displayed on the liquid crystal display (LCD) The effect of clipping is improved.

Claims (4)

A/D컨버터의 입력신호 전압을 안정화하는 회로에 있어서,A circuit for stabilizing an input signal voltage of an A / D converter, 입력되는 색신호를 동위상으로 출력하는 버퍼부;A buffer unit for outputting input color signals in the same phase; 상기 버퍼부에서 입력된 색신호의 흑레벨을 고정값으로 설정하는 흑레벨설정부;A black level setting unit for setting a black level of a color signal input from the buffer unit to a fixed value; 클램프펄스신호에 따라 상기 흑레벨설정부를 제어하는 스위치부;A switch unit for controlling the black level setting unit according to a clamp pulse signal; 상기 흑레벨을 디지탈화하여 출력하는 A/D컨버터; 및An A / D converter for digitizing and outputting the black level; And 상기 A/D컨버터에서 입력된 디지탈신호를 디스플레이하는 액정디스플레이(LCD)를 포함하는 것을 특징으로 하는 A/D컨버터 입력 안정화회로.And a liquid crystal display (LCD) for displaying a digital signal input from the A / D converter. 제 1항에 있어서, 상기 스위치부는 상기 클램프펄스신호에 따라 동작하는 트랜지스트(Q3)를 포함하는 것을 특징으로 하는 A/D컨버터 입력 안정화회로.2. The A / D converter input stabilization circuit of claim 1, wherein the switch unit comprises a transistor (Q3) operating in accordance with the clamp pulse signal. 제 1항에 있어서, 상기 클램프펄스신호는 입력되는 색신호의 흑레벨와 백레벨사이가 4V∼5V이면 Low신호를 출력하는 것을 특징으로 하는 /D컨버터 입력 안정화회로.A / D converter input stabilization circuit according to claim 1, wherein the clamp pulse signal outputs a low signal when the voltage between the black level and the back level of the input color signal is 4V to 5V. 제 1항에 있어서, 상기 흑레벨설정부는The apparatus of claim 1, wherein the black level setting unit 구동전압(VDD)을 분할하여 출력하는 분압저항(R4,R5);Voltage dividing resistors R4 and R5 for dividing and outputting the driving voltage VDD; 상기 분압저항에 의한 전압을 인가하여 동작하는 트랜지스터(Q2); 및A transistor Q2 operated by applying a voltage by the voltage-dividing resistor; And 상기 색신호를 바이패스하여 색신호의 흑레벨을 설정하는 콘덴서(C3)를 포함하는 것을 특징으로 하는 A/D컨버터 입력 안정화회로.And a capacitor (C3) for bypassing the color signal to set a black level of a color signal.
KR1019960044870A 1996-10-09 1996-10-09 A/d convertor input stabilization circuit KR100203276B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960044870A KR100203276B1 (en) 1996-10-09 1996-10-09 A/d convertor input stabilization circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960044870A KR100203276B1 (en) 1996-10-09 1996-10-09 A/d convertor input stabilization circuit

Publications (2)

Publication Number Publication Date
KR19980026436A KR19980026436A (en) 1998-07-15
KR100203276B1 true KR100203276B1 (en) 1999-06-15

Family

ID=19476823

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960044870A KR100203276B1 (en) 1996-10-09 1996-10-09 A/d convertor input stabilization circuit

Country Status (1)

Country Link
KR (1) KR100203276B1 (en)

Also Published As

Publication number Publication date
KR19980026436A (en) 1998-07-15

Similar Documents

Publication Publication Date Title
KR100203276B1 (en) A/d convertor input stabilization circuit
JP3237207B2 (en) Color video display device and video signal processing circuit
CA1283478C (en) Vertical deflection current generator
JPS63287178A (en) Picture display circuit
US4884012A (en) Vertical deflection current generator
JPH02235092A (en) Capacitive load driving circuit, driver for liquid crystal display device using driving circuit, liquid crystal device using driver, and capacitive load driving method
JP3244346B2 (en) Switch circuit
JP2587917B2 (en) Cut-off adjustment device
KR0123402B1 (en) Screen mute circuit of a monitor
KR940007548Y1 (en) Apparatus for controlling osd brightness by main screen brightness
KR920007375Y1 (en) Circuit for dispensing letter onscreen system
JPH0245906Y2 (en)
KR100254250B1 (en) A circuit and method for controlling clamp level
KR900005154Y1 (en) Enhancing circuit of between chrominance signals
KR890003432Y1 (en) Displayer of public circuit
KR900003103Y1 (en) Black level clamping circuit for monitor
JP2002077662A (en) Spot killer control circuit
JP2925243B2 (en) Video signal switching circuit
JPH099104A (en) Soft clamping device and soft clamping method
JPH0810989Y2 (en) Video signal fader circuit
KR920002536B1 (en) Audio-multi mode selective circuit using pwm
KR830001146B1 (en) Signal conversion circuit
KR0116299Y1 (en) O.s.d.circuits
JPH0327120B2 (en)
JPH09197998A (en) Video output direct-current reproducing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060227

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee