KR910006196Y1 - 시험 패턴신호 발생회로 - Google Patents

시험 패턴신호 발생회로 Download PDF

Info

Publication number
KR910006196Y1
KR910006196Y1 KR2019870024577U KR870024577U KR910006196Y1 KR 910006196 Y1 KR910006196 Y1 KR 910006196Y1 KR 2019870024577 U KR2019870024577 U KR 2019870024577U KR 870024577 U KR870024577 U KR 870024577U KR 910006196 Y1 KR910006196 Y1 KR 910006196Y1
Authority
KR
South Korea
Prior art keywords
signal
horizontal
vertical
pattern
output
Prior art date
Application number
KR2019870024577U
Other languages
English (en)
Other versions
KR890015541U (ko
Inventor
양태권
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019870024577U priority Critical patent/KR910006196Y1/ko
Publication of KR890015541U publication Critical patent/KR890015541U/ko
Application granted granted Critical
Publication of KR910006196Y1 publication Critical patent/KR910006196Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/02Diagnosis, testing or measuring for television systems or their details for colour television signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

내용 없음.

Description

시험 패턴신호 발생회로
제 1 도는 본 고안의 시험 패턴신호 발생블록도.
제 2 도는 제 1 도의 수직 및 수평동기 카운터 상세회로도.
제 3 도는 제 1 도의 수평동기 단안정 신호발생기.
* 도면의 주요부분에 대한 부호의 설명
1 : 수평동기펄스트리거 2 : 수직동기펄스트리거
3 : 수직 및 수평동기용카운터 4, 5 : 수평동기단안정펄스발생기
6 : 시험패턴선택스위치 7 : 수직 및 수평패턴혼함기
8 : 전압변환기 9 : 온스크린용집적소자
10 : 트라이스테이트버퍼부 11 : 비디오코덱유니트
본 고안은 디지탈 프로젝션 텔레비젼의 시험 패턴신호 발생회로에 관한 것으로, 특히 수직 및 수평편향용 시험 패턴신호를 편향프로세서유니트에서 나오는 수직 및 수평동기펄스에 동기시켜 흔들림이 없는 시험 패턴신호를 발생할 수 있게한 시험 패턴신호 발생회로에 관한 것이다.
일반적으로 디지탈 프로젝션 텔레비젼에 있어서는 시험 패턴신호를 온-스크린 (ON-Screen) 기능과 결합되도록 비디오코덱유니트에 입력하여야만 전체 시스템의 더블스캔여부를 확인할 수 있게된다.
본 고안은 이러한 종래의 결점을 해결하기 위하여, 시험 패턴신호를 온-스크린기능과 결합되도록 하여 비디오코덱유니트에 입력시킴으로써 시험 패턴신호로 전체 시스템의 더블스캔여부를 알 수 있을 뿐아니라 수직 및 수평편향을 조정할 수 있게 안출한 것으로, 이를 첨부된 도면을 참조하머 상세히 설명하면 다음과 같다.
제 1 도는 본 고안의 시험 패턴신호 발생회로도로서 이에 도시한 바와같이, 수평동기펄스트리거(1) 및 수직동기펄스트리거(2)의 출력단자를 수직 및 수평동기용카운터(3)의 클럭단자(CK) 및 리세트단자(R)에 접속하여 그의 32진 출력단자(O1) 및 256진 출력단자(O2)를 패턴선택스위치(6)의 단자(a1), (a3)에 접속하고, 상기 수평동기펄스트리거(1)의 출력단자를 수평동기단안정펄스발생기(4), (5)를 각각 통해 상기 패턴선택스위치(6)의 단자(b3), (b1)에 접속하고, 이 패턴선택스위치(6)의 공통단자(a2), (b2)를 수직 및 수평패턴혼합기(7)의 입력단자에 접속하여, 그의 출력단자를 전압변환기(8)의 입력단자에 접속하고, 그 전압변환기(8)의 출력단자는 트라이스테이트버퍼부(10)의 트라이스테이트버퍼(B1-B3)를 통하고 전원단자(B+)는 트라이스테이트버퍼(B4)를 통해 비디오코덱유니트(11)의 적, 녹, 청신호입력단자(R, G, B) 및 블랭킹신호입력단자(BL)에 접속하고, 온 스크린용집적소자(9)의 적, 녹, 청, 블랙킹신호단자(R, G, B, BL)를 상기 트라이-스테이트버퍼부(10)의 트라이스테이트버퍼 (B5-B6)를 통해 상기 비디오코덱유니트(11)의 적, 녹, 청, 블래킹신호입력단자(R, G, B, BL)에 접속하여 구성한 것으로, 도면의 설명중 미설명 부호 HP는 수평동기신호, VP는 수직동기신호, CS는 온스크린제어신호, VS는 영상입력신호이고, PV는 시험패턴전원이다.
제 2 도는 상기 제 1 도의 수평, 수직동기펄스트리거(1), (2) 및 수직 및 수평동기용카운터(3)의 일실시 상세회로도로서 이에 도시한 바와같이, 수평동기펄스트리거(1)는 저항(R1-R3) 및 트랜지스터 (TR1)로 구성되고, 수직동기펄스트리거(2)는 저항(R4-R5) 및 트랜지스터 (TR2)로 구성되며, 수직 및 수평동기용카운터 (3)는 저항(R7-R9), 다이오드(D1-D10), 인버터(I1, I2), 낸드게이트(NAND1-NAND2) 및 2진카운터(31), (32)로 구성되어있다.
제 3 도는 상기 제 1 도의 수평동기단안정펄스발생기(4), (5)의 일실시 상세회로도로서 이에 도시한 바와같이, 수평동기단안정펄스발생기(4)는 저항(R11-R14), 가변저항(VR1), 콘덴서(C11, C12), 다이오드(D11, D12) 및 트랜지스터(TR11-TR12)로 구성되고, 수평동기단안정펄스발생기(5)는 저항(R21-R23) 및 콘덴서(C21, C22), 다이오드(D21), 트랜지스터(TR11, TR22)로 구성되어 있다.
이와같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.
디지탈보드의 편향프로세서유니트에서 수평동기신호(HP)및 수직동기신호(VP)가 인가되면, 그 수평동기신호(HP)는 수평동기펄스트리거(1)를 통해 수직 및 수평동기용카운터 (3)의 클럭단자(CK)에 클럭신호로 인가되고, 수직동기신호(VP)는 수직동기펄스트리거(2)를 통해 그 수직 및 수평동기용카운터 (3)의 리세트단자(R)에 리세트신호로 인가된다.
즉, 수평동기신호(HP)는 수평동기펄스트리거(1)를 통해 낸드게이트(NAND1)의 일측입력단자에 인가되고, 이때 그 낸드게이트(NAND1)의 타측 입력단자에는 인버터(I1)에서 출력되는 고전위 신호가 인가되고 있으므로 상기 수평동기신호(HP)에 따른 펄스신호가 그 낸드게이트(NAND1)에서 출력되어 2진카운터 (31)의 클럭단자(CK)에 인가되고, 이에따라 그 2진카운터(31)는 낸드게이트(NAND1)에서 출력되는 펄스신호를 카운트하게된다.
또한, 수직동기신호(VP)는 수직동기트리거펄스(2)를 통해 2진카운터(31), (32)의 리세트단자(R), (R)에 인가되므로 수직동기신호(VP)가 입력될때마다 그 2진카운터(31), (32)는 리세트된다. 결국, 수직동기신호(VP)가 인가될때마다 2진카운터(31), (32)는 리세트된 후 낸드게이트(NAND1)에서 출력되는 펄스신호를 2진카운터(31)에서 카운트하고, 이 2진카운터(3)에서 "16"을 카운트할때 다이오드(D1-D4)의 애노드 접속점에 고전위신호가 출력되어 낸드게이트(NAND2)의 일측입력단자에 인가되고, 이때 그 낸드게이트(NAND2)의 타측입력단자에 인버터(I2)에서 출력되는 고전위 신호가 인가되고 있으므로 그 낸드게이트(NAND2)에서 저전위 신호가 출력되어 2진카운터 (32)의 클럭단자(CK)에 클럭신호로 인가된다. 이에따라 그 2진카운터 (32)는 낸드게이트(NAND2)에서 출력되는 저전위의 펄스신호를 카운트하게 되므로 그 2진카운터 (32)에서 "1"을 카운트할때 다이오드(D9)의 애노드축에 고전위 신호가 출력되고, "16"을 카운트할때 다이오드(D5-D6)의 애노드 접속점에 고전위 신호가 출력된다.
결국 수직 및 수평동기용카운터 (3)의 32진출력단자(O1)에는 32분주 신호가 출력되고, 256진출력단자(O2)에는 256분주신호가 출력되어 패턴선택스위치(6)의 단자(a1), (a3)에 각각 인가된다. 여기서 256분주신호는 십자형 패턴무늬의 수직부분을 나타내기 위한 신호파형이고, 32분주신호는 바둑파형 패턴무늬의 수직부분을 담당하는 신호파형으로 작용한다.
즉, 화면상에서 256분주신호는 수직센터의 1라인을 나타내고, 32분구신호는 8라인의 수직라인을 나타낸다.
한편, 상기 수평동기신호(HP)는 수평동기펄스트리거(1)의 저항(R1, R2) 및 트랜지스터(TR1)를 통해 수평동기단안정펄스발생기(4)의 가변저항(VR1)에 트리거신호로 인가되므로 콘덴서(C12), 저항(R13) 및 가변저항(VR1)의 설정값에 따른 31.5KHz의 신호가 출력되고, 여기서 31.5KHz의 신호는 NTSC수평주파수의 곱이다. 한편, 상기 수평동기신호(HP)는 수평동기펄스트리거(1)의 저항(R1, R2) 및 트랜지스터(TR1)를 통하고, 수평동기단안정펄스발생기 (5)의 콘덴서(C21)를 통해 다이오드(D21)의 캐소드측에 트리거펄스로 인가되므로 콘덴서(C22), 저항(R24) 및 가변저항(VR2)의 설정값에 따른 600KHz의 신호가 출력되며, 이와같이 출력되는 31.5KHz, 600KHz의 신호는 패턴선택스위치(6)의 단자(b3), (b1)에 인가된다.
여기서, 600KHz의 신호는 바둑판형 패턴무늬의 수평부분을 담당하고, 31.5KHz의 신호는 십자형 무늬의 수평부분을 담당한다. 즉, 화면상에서 600KHz의 신호는 수평라인을 약 18개정도 나타내고, 31.5KHz신호는 수평라인의 센터를 나타낸다.
따라서, 이때 패턴선택스위치(6)의 절환상태에 따라 십자형 패턴무늬신호 또는 바둑판형 패턴무늬신호가 그의 공통단자(a2), (b2)를 통해 출력된 후 수직 및 수평패턴혼합기(7)에서 혼합된다. 즉, 바둑판형 패턴무늬신호인 경우는 1수평 라인구간(63.5μs÷2)에 18라인의 세로무늬와 32수직라인마다 2라인의 가로무늬를 갖는 신호가 그 혼합기(7)에서 출력되고, 이 출력신호는 전압변환기(8)에서 티티엘레벨신호로 변환되어 출력된다.
즉, 수직 및 수평패턴혼합기(7)는 아날로그혼합기로서 수직, 수평신호를 혼합시키고, 전압변환기(8)은 티티엘 전압을 부가시켜 입력전압을 티티엘레벨신호로 변환시킨다.
따라서, 이때 시험패턴전원(PV)이 공급된 상태이면 트라이스테이트버퍼 (B1-B4)가 도통상태로 되므로 상기와 같이 전압변환기(8)에서 출력된 신호는 버퍼(B1-B3)를 통하고, 전원(B+)은 버퍼(B4)를 통해 비디오 코덱유니트(11)의 적, 녹, 청 신호단자(R, G, B) 및 블랭킹신호단자(BL)에 인가되어 시험패턴과 같이 표시된다.
한편, 시험패턴전원 (PV)이 인가되지 않는 상태에서는 버퍼(B5-B8)가 도통상태로 되므로 온스크린용집적소자(9)의 적, 녹, 청, 블랭킹신호단자(R, G, B, BL)의 신호가 그 트라이스테이트버퍼 (B5-B8)를 통해 비디오코덱유니트(11)의 적, 녹, 청, 블랭킹신호단자(R, G, B, BL)에 인가되어 온-스크린만을 화면에 표시하게 된다.
한편, 비디오코덱유니트(11)는 블랭킹신호단자(BL)에 고전위 신호가 인가될때는 온-스크린과 영상입력신호(VS)를 동시에 선택하지만 소프트웨어로서 영상입력신호(VS)의 밝기를 블렉레벨로 낮춰줌으로써 영상입력신호(VS)는 뮤팅되고 온스크린 및 시험 패턴신호만이 그 비디오코덱유니트(11)에서 출력될 수 있게된다.
이상에서 상세히 설명한 바와같이 본 고안은 디지탈 텔레비젼 고유의 온-스크린 기능과 비디오코덱유니트, 트라이스테이트버퍼 등을 결합함으로써 시험테스트신호를 처리하여 안정된 신호출력을 얻을 수 있게되는 이점이 있다.

Claims (1)

  1. 수직동기펄스트리거(2)의 출력신호에 의해 리세트되고 수평동기펄스트리거(1)의 출력신호를 카운트하여 32분주신호 및 256분주신호를 출력하는 수직 및 수평동기용카운터(3)와, 상기 수평동기펄스트리거(1)의 출력신호에 의해 트리거되어 31.5KHz, 600KHz의 신호를 각기 출력하는 수평동기단안정펄스발생기(4), (5)와, 상기 수직 및 수평동기용카운터(3)의 32, 256분주신호 및 상기 수평동기단안정펄스발생기(5), (4)의 600KHz, 31.5KHz신호를 선택하여 출력하는 패턴선택스위치(6)와, 이 패턴선택스위치(6)의 출력신호를 혼합하여 수직 및 수평패턴혼합기 (7)와, 이 수직 및 수평패턴혼합기(7)의 출력신호를 티티엘레벨신호로 변환하는 전압변환기(8)와, 시험패턴전언(PV)의 인가여부에 따라 상기 전압변환기(8)의 출력신호 및 전원(B+)또는 온스크린용집적소자(90)의 적, 녹, 청 신호 및 블랭킹신호를 비디오코덱유니트(11)의 적, 녹, 청 신호단자(R, G, B) 및 블랭킹신호입력단자(BL)에 인가하는 트라이스테이트버퍼부(10)로 구성하여 된 것을 특징으로 하는 시험 패턴신호 발생회로.
KR2019870024577U 1987-12-31 1987-12-31 시험 패턴신호 발생회로 KR910006196Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870024577U KR910006196Y1 (ko) 1987-12-31 1987-12-31 시험 패턴신호 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870024577U KR910006196Y1 (ko) 1987-12-31 1987-12-31 시험 패턴신호 발생회로

Publications (2)

Publication Number Publication Date
KR890015541U KR890015541U (ko) 1989-08-12
KR910006196Y1 true KR910006196Y1 (ko) 1991-08-19

Family

ID=19271342

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870024577U KR910006196Y1 (ko) 1987-12-31 1987-12-31 시험 패턴신호 발생회로

Country Status (1)

Country Link
KR (1) KR910006196Y1 (ko)

Also Published As

Publication number Publication date
KR890015541U (ko) 1989-08-12

Similar Documents

Publication Publication Date Title
KR950011036B1 (ko) 비디오신호의 스캔콘버터장치
JPH0257315B2 (ko)
US4855826A (en) Zone plate signal generator
KR910006196Y1 (ko) 시험 패턴신호 발생회로
US3839649A (en) Signal discriminating circuit
EP0463028A1 (en) Stereo signal monitoring
KR950002666B1 (ko) 문자 표시 장치
US5499054A (en) Character and pattern mixing apparatus for use in a video equipment
US3735038A (en) Means for superimposing a marker signal onto a composite video signal
KR930002474Y1 (ko) 2배 주사변환 티브이용 온스크린 회로
KR900003541Y1 (ko) 격자 패턴 발생회로
KR940008347B1 (ko) 수평 동기 펄스 측정 회로
KR920002048B1 (ko) 텔리비젼이나 비디오테이프레코오더의 자화면 확대 및 축소회로와 방법
KR930008026Y1 (ko) 온스크린표시 배경 영상신호 처리회로
JP2950036B2 (ja) テレビジョン垂直鋸歯状波発生回路
KR920000295B1 (ko) Eia/smpte 칼라바의 선택 변환회로
KR950000441Y1 (ko) 다중 모드 모니터의 클램프 회로
JPH0510455Y2 (ko)
KR900702717A (ko) 텔레비젼 수신기
JPS6037594Y2 (ja) 走査線位置検出同期回路
KR910003459Y1 (ko) 문자 혼합회로
JPH0217783A (ja) ディジタルコンバーゼンス補正装置
KR890007082Y1 (ko) 16색/64색 모드 자동전환 모니터
SU1450135A1 (ru) Видеоконтрольное устройство
JP2903555B2 (ja) 信号波形表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee