KR910006095Y1 - Luminace signal circuit - Google Patents

Luminace signal circuit Download PDF

Info

Publication number
KR910006095Y1
KR910006095Y1 KR2019880012925U KR880012925U KR910006095Y1 KR 910006095 Y1 KR910006095 Y1 KR 910006095Y1 KR 2019880012925 U KR2019880012925 U KR 2019880012925U KR 880012925 U KR880012925 U KR 880012925U KR 910006095 Y1 KR910006095 Y1 KR 910006095Y1
Authority
KR
South Korea
Prior art keywords
blanking signal
brightness
diode
osd
signal
Prior art date
Application number
KR2019880012925U
Other languages
Korean (ko)
Other versions
KR900005933U (en
Inventor
박준수
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880012925U priority Critical patent/KR910006095Y1/en
Publication of KR900005933U publication Critical patent/KR900005933U/en
Application granted granted Critical
Publication of KR910006095Y1 publication Critical patent/KR910006095Y1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/24Generation of individual character patterns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Studio Circuits (AREA)

Abstract

내용 없음.No content.

Description

휘도 블랭킹 신호의 정형회로Shaped Circuit of Luminance Blanking Signal

제 1 도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

제 2 도는 본 고안의 휘도 블랭킹 신호 파형도.2 is a luminance blanking signal waveform diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

5 : 인버터부 10 : 스위칭부5: inverter 10: switching unit

15 : 버퍼부 IC1: OSD IC15: buffer IC 1 : OSD IC

IC2: 비데오 처리 집적소자 Q1~Q4: 트랜지스터IC 2 : Video Processing Integrated Device Q 1 ~ Q 4 : Transistor

R1-R13: 저항 D1, D2: 다이오드R 1 -R 13 : resistor D 1 , D 2 : diode

본 고안은 온 스크링 디스플레이(on screen Display : 이하 OSD라함) 모델에 있어서 OSD 문자의 표시를 보다 선명하고 깨끗하게 표시해 주도록 휘도 블랭킹 신호를 정형화 시켜주는 휘도 블랭킹 신호의 정형회로에 관한 것이다.The present invention relates to a shaping circuit of a luminance blanking signal for shaping a luminance blanking signal to display an OSD character more clearly and clearly in an on-screen display (OSD) model.

종래에는 OSD IC의 휘도 블랭킹 단자에서 출력되는 휘도 블랭킹 신호를 반전시켜 파형을 정형화 시킨후 다이오드를 통하여 비데오 처리 집적소자의 휘도신호와 합성시켜 버퍼부에서 출력되도록 구성되어 있는 관계로 다이오드에 의하여 OSD IC에서 출력된 휘도 블랭킹 신호의 파형이 변형된 형태로 비데오 처리 집적 소자의 휘도신호와 합성되게 되므로써 OSD문자 표시가 지저분해지거나 번지는 경우가 발생되는 것이었다.Conventionally, the OSD IC is formed by inverting the brightness blanking signal outputted from the brightness blanking terminal of the OSD IC to form a waveform and then synthesizing it with the brightness signal of the video processing integrated device through the diode so that the diode is outputted from the buffer unit. The waveform of the brightness blanking signal outputted from is synthesized with the brightness signal of the video processing integrated device in a deformed form, causing the display of the OSD text to become messy or smeared.

즉, OSD IC의 휘도 블랭킹 신호 처리단에서 다이오드의 특성에 의하여 본래의 휘도 블랭킹 신호와는 변형된 상태의 휘도 블랭킹 신호가 휘도신호와 합성되어 화면에 OSD 문자를 표시해주게 되므로써 휘도블랭킹 신호의 변형으로 OSD 문자가 선명하지 않고 번지거나 지저분하게 되는 문제점이 있는 것이었다.In other words, the brightness blanking signal processing stage of the OSD IC is modified with the brightness blanking signal by synthesizing the brightness blanking signal in the state of being modified with the original brightness blanking signal due to the diode characteristics and displaying the OSD characters on the screen. The problem is that OSD characters are not clear, smeared, or dirty.

본 고안은 휘도 블랭킹 처리단의 다이오드에 의하여 휘도 블랭킹 신호가 변형되는 것을 해결하기 위하여 일반 다이오드의 특성을 트랜지스터의 베이스와 콜렉터, 베이스와 에미터간에 형성되는 다이오드의 특성을 이용하여 보정해 주므로써 휘도 블랭킹 신호의 파형변화를 보장해 주도록한 것이다.In order to solve the deformation of the brightness blanking signal by the diode of the brightness blanking step, the brightness of the general diode is corrected by using the characteristics of the diode formed between the base and the collector of the transistor and the base and the emitter. This is to ensure the waveform change of the blanking signal.

즉 본 고안은 트랜지스터의 다이오드 특성을 이용하여 휘도 블랭킹 신호 처리단의 일반 다이오드 특성을 보상해 주어 휘도 블랭킹 신호가 변형되지 않고 출력되므로써 OSD문자를 보다 선명하고 깨끗하게 표시해 주도록 한 것이다.In other words, the present invention compensates the general diode characteristics of the brightness blanking signal processing stage by using the diode characteristics of the transistor, so that the brightness blanking signal is output without being deformed so that the OSD characters can be displayed more clearly and clearly.

이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.This will be described in detail with reference to the accompanying drawings.

OSD IC(IC1)의 휘도 블랭킹 단자(①)에서 출력되는 휘도 블랭킹 신호는 인버터부(5)에서 반전되어 파형을 정형시키고 저항(R10) (R11)과 다이오드(D2)를 통하여 비데오 처리 집적소자(IC2)의 휘도 신호와 합성된후 버퍼부(15)를 통하여 출력되게 구성된 휘도 블랭킹 신호 처리단에 있어서, 다이오드(D2)와 병렬로 다이오드 역할을 하는 트랜지스터(Q4)로 구성된 스위칭부(10)를 연결 구성한 것이다. 즉 본 고안은 OSD IC(IC1)의 휘도 블랭킹 신호는 트랜지스터(Q1) (Q2)와 저항(R1-R8) 및 콘덴서(C1) (C2)로 구성된 인터버부(5)를 통하여 반전을 거듭하면서 파형이 정형되게 되며 이렇게 정형된 휘도 블랭킹 신호는 저항(R10)이 연결된 다이오드(D2)를 통함과 동시에 저항(R7)과 콘덴서(C3)가 연결된 트랜지스터(Q4)를 통하여 합성되므로써 원래의 휘도 블랭킹 신호가 되어진다.The brightness blanking signal output from the brightness blanking terminal ① of the OSD IC (IC 1 ) is inverted by the inverter unit 5 to shape a waveform, and is output through a resistor R 10 (R 11 ) and a diode D 2 . In the luminance blanking signal processing stage configured to be combined with the luminance signal of the processing integrated device (IC 2 ) and then output through the buffer unit 15, the transistor Q 4 acting as a diode in parallel with the diode (D 2 ). The configured switching unit 10 is configured to be connected. That is, according to the present invention, the brightness blanking signal of the OSD IC (IC 1 ) includes an interleaver (5) composed of transistors (Q 1 ) (Q 2 ), resistors (R 1 -R 8 ), and capacitor (C 1 ) (C 2 ). The waveform is shaped while repeating the inversion through the luminance blanking signal through the diode D 2 connected to the resistor R 10 and the transistor Q connected to the resistor R 7 and the capacitor C 3 . 4 ), the result is the original luminance blanking signal.

이는 인버터부(5)의 휘도랭킹 신호가 다이오드(D2)를 통하면서 파형의 변화되는 것을 휘도 블랭킹 신호가 다이오드 역할을 하는 스위칭부(10)의 트랜지스터(Q4)를 통하여 변형된 파형으로 보상시켜 주어 스위칭부(10)의 출력측에서는 OSD IC(IC1)에서 출력되는 휘도 블랭킹 신호와 동일한 휘도 블랭킹 신호가 출력되어진다.This compensates for the change in the waveform of the luminance ranking signal of the inverter unit 5 through the diode D 2 to the waveform modified by the transistor Q 4 of the switching unit 10 in which the luminance blanking signal acts as a diode. On the output side of the switching unit 10, the same brightness blanking signal as the brightness blanking signal output from the OSD IC (IC 1 ) is output.

이렇게 출력된 휘도 블랭킹 신호는 비데오 처리 집적소자(IC2)의 휘도 신호와 합성되어 트랜지스터(Q3)와 저항(R13)으로 구성된 버퍼부(15)를 통하여 출력 되므로써 OSD 문자와 동일한 형태로 신호를 휘도 차단시켜 주어 OSD 문자를 더욱 선명하게 표시해 주도록 구성한 것이다.The brightness blanking signal thus output is combined with the brightness signal of the video processing integrated device IC 2 and output through the buffer unit 15 composed of the transistor Q 3 and the resistor R 13 , so that the signal has the same shape as the OSD text. It is designed to display OSD characters more clearly by blocking the brightness.

이와같이 구성된 본 고안의 작용효과를 살펴보면 다음과 같다.Looking at the effect of the present invention configured as described above are as follows.

먼저 OSD 표시 모델의 경우 스크린상에 표기되는 OSD 문자의 선명도를 높이기 위하여 OSD IC(IC1)에서 OSD 표시 신호와 동시에 휘도 블랭킹 신호가 출력되어 OSD표시 문자의 형태와 동일한 모양으로 휘도 신호를 차단시켜 주므로 OSD 문자를 더욱 선명하게 보이도록 하고 있다.In the case of the OSD display model, in order to increase the sharpness of the OSD characters displayed on the screen, a brightness blanking signal is output from the OSD IC (IC 1 ) at the same time as the OSD display signal to cut off the luminance signal in the same shape as the OSD display characters. It makes the OSD characters look clearer.

이러한 경우 휘도 블랭킹 신호의 합성 형태에 따라 OSD 문자의 표시 상태가 큰 영향을 받게 되는 것이다.In this case, the display state of the OSD text is greatly affected by the composition of the luminance blanking signal.

즉 휘도 블랭킹 신호가 다이오드(D2)를 통하면서 다이오드의 특성에 의하여 변형되게 되므로 OSD 문자의 선명도를 이룰수가 없으나 본 고안에서는 트랜지스터(Q4)의 다이오드 특성을 이용한 스위칭부(10)로써 상기와 같은 휘도 블랭킹 신호의 변경을 보정해 주어 OSD문자의 선명도를 이룰 수 있도록 한 것이다.That is because the luminance blanking signal is to be modified by the characteristics of the diode and through the diode (D 2) wherein as a switching section 10, but a and achieve the sharpness of the OSD characters in the present design using the diode characteristics of the transistor (Q 4) and The same brightness blanking signal is corrected to achieve the sharpness of the OSD text.

먼저 OSD IC(IC1)의 휘도 블랭킹 신호 단자(①)에서 OSD문자 신호와 동시에 출력되는 휘도 블랭킹 신호는 통상의 인버터부(5)에서 트랜지스터(Q1) (Q2)를 거치면서 반전을 거듭하여 파형을 정형화시키게 된다.First, the brightness blanking signal outputted simultaneously with the OSD text signal from the brightness blanking signal terminal ① of the OSD IC (IC 1 ) is repeatedly inverted while passing through the transistors Q 1 and Q 2 in the normal inverter unit 5. To shape the waveform.

이렇게 파형정형된 휘도 블랭킹 신호는 다이오드(D2)와 스위칭부(10)를 통하면서 본래의 휘도 블랭킹 신호로 보정되어 비데오 처리 집적소자(IC2)의 영상 휘도 신호와 합성된후 버퍼부(15)를 통하여 출력되게 된다.The waveform blanking signal thus shaped is corrected to the original brightness blanking signal through the diode D 2 and the switching unit 10, synthesized with the image brightness signal of the video processing integrated device IC 2 , and then buffered. Will be output through

즉 OSD IC(IC1)에서 출력되어 인버터부(5)에서 파령 정형된 휘도 블랭킹 신호는 제 2a 도에서와 같은 형태로 출력되어 저항(R9) (R10)을 통한후 각각 다이오드(D2)와 트랜지스터(Q4)의 콜렉터에 인가되게 된다.That is, the brightness blanking signal output from the OSD IC (IC 1 ) and shaped by the inverter unit 5 is output in the form as shown in FIG. 2A, through the resistors R 9 (R 10 ), and then diodes D 2. ) And the collector of transistor Q 4 .

이때 트랜지스터(Q4)는 PNP형 트랜지스터로 다이오드의 역할을 하게된다.At this time, the transistor Q 4 serves as a diode as a PNP type transistor.

따라서 인버퍼부(5)에서 출력된 제 2a 도에서와 같은 휘도 블랭킹 신호는 일반 다이오드(D2)를 통하면서 다이오드의 특성에 의하여 제 2b 도에서와 같은 휘도 블랭킹 신호로 출력되고, 트랜지스터(Q4)에 인가된 제 2a 도에서와 같은 휘도 블랭킹 신호는 트랜지스터를 구성하는 다이오드의 특성에 의하여 제 2c 도에서와 같은 휘도 블랭킹 신호로 출력되게 된다.Therefore, the luminance blanking signal as shown in FIG. 2A output from the inbuffer section 5 is output as the luminance blanking signal as shown in FIG. 2B by the characteristics of the diode while passing through the general diode D 2 , and the transistor Q The luminance blanking signal as shown in FIG. 2A applied to 4 ) is output as the luminance blanking signal as shown in FIG. 2C by the characteristics of the diode constituting the transistor.

그러므로 스위칭부(10)의 출력측에서는 상기 제 2b, c 도와 같은 휘도 블랭킹 신호가 합성된 형태인 제 2d 도에서와 같은 휘도 블랭킹 신호가 출력되게 된다.Therefore, on the output side of the switching unit 10, the luminance blanking signal as shown in FIG. 2D, in which the luminance blanking signals such as the second and second degrees, are synthesized, is output.

즉, 다이오드(D2)만을 통과한 휘도 블랭킹 신호가 변형되는 것을 트랜지스터(Q4)를 통한 휘도 블랭킹 신호로 보상해 주어 결국 스위칭부(10)의 출력측으로는 OSD IC(IC1)에서 출력시킨 휘도 블랭킹 신호와 동일한 형태의 휘도 블랭킹 신호가 출력되는 것이다.That is, the luminance blanking signal passing through only the diode D 2 is compensated for by the luminance blanking signal through the transistor Q 4 , so that the output of the switching unit 10 is output by the OSD IC IC 1 . The luminance blanking signal having the same shape as the luminance blanking signal is output.

이같은 출력된 휘도 블랭킹 신호는 비데오 처리집적소자(IC2)에서 출력되는 영상 휘도 신호와 합성된후 저항(R13)과 트랜지스터(Q3)로 구성된 버퍼부(15)를 통하여 출력되게 되므로써 OSD 뮨자 표시가 더욱 선명하고 깨끗하게 할 수 있는 것이다.The output luminance blanking signal is synthesized with the image luminance signal output from the video processing integrated circuit IC 2 and then output through the buffer unit 15 including the resistor R 13 and the transistor Q 3 . The display can be made clearer and clearer.

이상에서와 같은 본 고안은 OSD 문장의 선명도를 높이기 OSD 표시 문자 신호와 함께 출력되는 휘도 블랭킹 신호를 보다 정확하게 본래의 휘도 블랭킹 신호에 가깝게 정형화시켜 주므로써 OSD 문자가 보다 선명하고 깨끗하게 표시될 수 있는 효과를 제공할 수 있는 것이다.As described above, the present invention improves the clarity of the OSD sentence, thereby more accurately shaping the brightness blanking signal outputted with the OSD display text signal more accurately to the original brightness blanking signal, so that the OSD text can be displayed more clearly and clearly. It can provide.

Claims (1)

OSD IC(IC1)의 휘도 블랭킹 신호가 인버퍼부(5)와 다이오드(D2)를 거친후 비데오 처리 집적소자(IC2)의 휘도 신호과 합성되게 구성된 휘도블랭킹 신호 처리단에 있어서, 인버터부(5)에서 정형된 블랭킹 신호가 다이오드(D2)를 통함과 동시에 다이오드로 이용되는 트랜지스터(Q4)를 통한후 두신호를 서로 합성시켜 원래의 휘도 블랭킹 신호로 출력되게 스위칭부(10)를 구성시킨 휘도 블랭킹 신호의 정형회로.In the brightness blanking signal processing stage configured to combine the brightness blanking signal of the OSD IC (IC 1 ) with the brightness signal of the video processing integrated device (IC 2 ) after passing through the in-buffer section 5 and the diode (D 2 ), the inverter section The switching unit 10 is configured such that the blanking signal shaped at (5) passes through the diode D 2 and simultaneously through the transistor Q 4 used as the diode, and then combines the two signals with each other and outputs the original luminance blanking signal. A shaping circuit for the luminance blanking signal configured.
KR2019880012925U 1988-08-03 1988-08-03 Luminace signal circuit KR910006095Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880012925U KR910006095Y1 (en) 1988-08-03 1988-08-03 Luminace signal circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880012925U KR910006095Y1 (en) 1988-08-03 1988-08-03 Luminace signal circuit

Publications (2)

Publication Number Publication Date
KR900005933U KR900005933U (en) 1990-03-09
KR910006095Y1 true KR910006095Y1 (en) 1991-08-16

Family

ID=19278234

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880012925U KR910006095Y1 (en) 1988-08-03 1988-08-03 Luminace signal circuit

Country Status (1)

Country Link
KR (1) KR910006095Y1 (en)

Also Published As

Publication number Publication date
KR900005933U (en) 1990-03-09

Similar Documents

Publication Publication Date Title
KR880002383A (en) Video display
KR880004697A (en) Television receiver
KR910017863A (en) TV receiver with additional text display
SE8007147L (en) IMAGE DATA DISPLAY CHALLENGE TO REPLACE A MIXED IMAGE SIGNAL, LIKE AN INTERFOLIED TELEVISION IMAGE
KR910006095Y1 (en) Luminace signal circuit
KR910007424Y1 (en) On-screen display circuit
KR920007375Y1 (en) Circuit for dispensing letter onscreen system
KR940006668Y1 (en) Processing circuit of width of character
KR940005992Y1 (en) Apparatus for displaying osd signal and caption signal selectively
KR910004604Y1 (en) On-screen compensative circuit of tv
KR900010342Y1 (en) Reverse white circuit
KR900004181Y1 (en) Character expending device for crt displayer
KR920005633A (en) N source input multiple circuits
KR930000457Y1 (en) Cursor twice magnifying circuit for monitor
EP0773675A2 (en) Circuit for mixing of video and OSD signals
KR900007856Y1 (en) Teletext display output circuit
KR930002359Y1 (en) Monitor sync-processing circuit
KR940004263Y1 (en) Circuit for implementing blink attribute with dfc code
KR900010667Y1 (en) Attribute character control circuit
KR930002474Y1 (en) On screen display circuit of tv
KR910011026A (en) Character interpolation circuit in on-screen display device
KR900006835Y1 (en) Teletext chrominance out put device
KR870003135Y1 (en) Shadow producing apparatus of television picture
KR930004903Y1 (en) Control circuit of displaying time of korean charecter signal
JPS6017489A (en) Video signal imposing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970711

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee