KR910003396B1 - 의사 스테레오 회로 - Google Patents

의사 스테레오 회로 Download PDF

Info

Publication number
KR910003396B1
KR910003396B1 KR1019880007666A KR880007666A KR910003396B1 KR 910003396 B1 KR910003396 B1 KR 910003396B1 KR 1019880007666 A KR1019880007666 A KR 1019880007666A KR 880007666 A KR880007666 A KR 880007666A KR 910003396 B1 KR910003396 B1 KR 910003396B1
Authority
KR
South Korea
Prior art keywords
input
terminal
signal
output
control signal
Prior art date
Application number
KR1019880007666A
Other languages
English (en)
Other versions
KR900001267A (ko
Inventor
현재영
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR1019880007666A priority Critical patent/KR910003396B1/ko
Publication of KR900001267A publication Critical patent/KR900001267A/ko
Application granted granted Critical
Publication of KR910003396B1 publication Critical patent/KR910003396B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04SSTEREOPHONIC SYSTEMS 
    • H04S5/00Pseudo-stereo systems, e.g. in which additional channel signals are derived from monophonic signals by means of phase shifting, time delay or reverberation 

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Stereophonic System (AREA)

Abstract

내용 없음.

Description

의사 스테레오 회로
제 1 도는 본 발명에 따른 블럭도.
제 2 도는 제 1 도의 구체회로도.
* 도면의 주요부분에 대한 부호의 설명
4 : 드라이브부 5 : 모드 절환부
6 : 위상지연부 7 : 음성신호 증폭부
본 발명은 오디오시스탬에 있어서 의사 스테레오 회로에 관한 것으로, 특히 모노 음성신호가 입력하는 상태에서 인위적으로 스트레오 효과음을 출력할 수 있는 의사 스테레오 회로에 관한 것이다.
일반적으로 오디오 시스템의 우측채널과 좌측채널로 동일위상특성을 갖는 모노 음성신호가 입력하는 상태에서 사용자가 스테레오 효과음을 원할 경우 인위적으로 우측채널과 좌측채널로 출력하는 음성신호의 위상을 다르게 하면 모노 음성신호 입력시에도 스트레오 효과음을 얻을 수 있다.
그러나 종래에는 우측채널과 좌측채널을 동일 위상 특성을 갖는 모노 음성신호가 입력할시 우측채널 음성신호와 좌측채널 음성신호가 동일위상이 되므로 사용자가 스트레오 효과음을 원해도 스트레오 효과음의 청취가 불가능한 문제점이 있어 왔다.
따라서 본 발명의 목적은 동일의 특성을 갖는 모노 음성신호 입력시 소정 채널의 음성신호를 소정시간 위상지연시킨 뒤 출력하여 다른 소정채널의 음성신호와 일정한 위상차를 갖게함으로 음역을 확대함과 동시에 스테레오 효과도 느끼게 할 수 있는 의사 스테레오 회로에 관한 것이다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제 1 도는 본 발명에 따른 블럭도로서 4는 우측채널 음성신호 입력단자(1)로 입력하는 음성신호를 드라이브한 뒤 출력하는 드라이브부이며, 5는 제어신호 입력단자(2)를 통해 소정의 제어신호가 입력하지 않을 경우 상기 드라이브부(4)의 음성신호를 제 1 출력단자(100)로 스위칭 출력하며 제어신호 입력단자(2)를 통해 소정의 제어신호가 입력한 경우 상기 드라이브부(4)의 음성신호를 제 2 출력단자(200)로 스위칭 출력합과 동시에 제 1 출력단자(100)를 차단하는 모드절환부이고, 6은 상기 모드절환부(5)의 제 2 출력단자(200)를 통한 음성 신호가 입력할 경우 RC시정수에 의해 소정시간 위상지연 시킨 뒤 출력하는 위상지연부이며, 7은 상기 모드절환부(5)의 제 1 출력단자(100) 혹은 위상지연부(6)에서 출력하는 음성신호를 입력하여 반전 증폭한 뒤 출력단자(3)를 통해 소정의 음성신호 출력부로 입력하는 음성신호 증폭부이다. 먼저 사용자가 모노 음성신호를 원할 경우 우측 음성신호 입력단자(1)를 통해 입력한 음성신호는 드라이브부(4)에서 드라이빙된 뒤 모드절환부(5)로 입력한다. 한편 사용자가 모노 음성신호를 원할 경우 제어신호 입력단자(2)로 소정의 제어신호가 입력하지 않으므로 상기 모드절환부(5)는 입력한 음성신호에 따라 스위칭되어 상기 음성신호를 제 1 출력단자(100)를 통해 음성신호 증폭부(7)로 입력한다.
그리고 상기 음성신호 증폭부(7)는 입력한 음성신호를 반전증폭한 뒤 출력단자(3)를 통해 소정의 음성신호 출력부로 입력한다. 한편 사용자가 스트레오 효과음을 원할 경우 우측 음성신호 입력단자(1)를 통해 입력하는 음성신호는 상기 드라이브부(4)에서 드라이빙한 뒤 모드절환부(5)로 입력한다. 그리고 사용자가 스트레오 효과음을 원할 경우 제어신호 입력단자(2)를 통한 소정의 제어신호에 따라 상기 모드절환부(5)는 스위칭되어 상기 드라이브부(4)의 음성신호를 제 2 출력단자(200)를 통해 위상지연부(6)로 입력함과 동시에 상기 제어신호로 제 1 출력단자(108)의 음성신호를 차단한다. 이에 따라 상기 위상 지연부(6)는 입력한 음성신호를 소정 위상지연시킨 뒤 음성신호 증폭부(7)로 입력하고 상기 음성신호 증폭부(7)는 입력한 음성신호를 반전 증폭한 뒤 출력단자(3)를 통해 소정의 음성신호 출력부(7)로 입력하므로 스트레오 효과음을 얻을 수 있다.
제 2 도는 본 발명에 따른 제 1 도의 구체회로도로서, 우측채널 음성신호 입력단자(1)와 제 1 노드(10)사이에 직렬 접속된 캐패시터(41)와, 상기 제 1 노드(10)와 베이스를 접속하며 전원 입력단자(VCC)와 컬렉터를 접속하고 제 2 노드(20)와 에미터를 접속하는 트랜지스터(45)와, 상기 제 1 노드(10)와 접지사이에 직렬 접속한 저항(43)와, 상기 제 1 노드(10)와 상기 트랜지스터(45)의 컬렉터 사이에 직렬 접속한 저항(42)와, 상기 트랜지스터(45)의 에미터와 접지사이에 직렬 접속한 저항(44)와, 상기 트랜지스터(45)의 에미터와 상기 저항(44)사이에 접속한 제 2 노드(20)로 이루어진 부분은 드라이브부(4)에 대응하며, 제어신호 입력단자(2)와 베이스를 접속하며 전원단자(VCC)와 컬렉터를 접속하는 트랜지스터(58)와, 상기 제어신호 입력단자(2)와 상기 트랜지스터(58)의 베이스 사이에 직렬접속한 저항(51)와, 상기 트랜지스터(58)의 에미터와 접지사이에 직렬 접속한 저항(52)와, 상기 트랜지스터(58)의 에미터와 상기 제 2 노드(20)사이에 직렬접속한 저항(55)와, 상기 제 2 노드(20)와 베이스를 접속하며 상기 제어신호 입력단자(2)와 에미터를 접속하는 트랜지스터(59)와 상기 제어신호 입력단자(2)와 트랜지스터(59)의 에미터 사이에 직렬접속한 저항(53)와, 상기 트랜지스터(59)의 베이스와 상기 제 2 노드(20)사이에 직렬접속한 저항(54)와, 상기 제 2 노드(20)와 제 3 노드(30)사이에 직렬 접속한 저항(56)와, 상기 저항(56)과 애노우드단자를 접속하고 상기 제 3 노드(30)와 캐소우드 단자를 접속하는 다이오드(57)로 이루어진 부분은 모드절환부(5)에 대응하고, 상기 트랜지스터(59)의 에미터와 반전단자(-) 및 비반전단자(+)를 동시에 접속하는 연산증폭기(67)와, 상기 연산증폭기(67)의 반전단자(-)와 트랜지스터(55)의 에미터 사이에 직렬접속한 저항(61)와, 상기 트랜지스터(59)의 에미터와 연산증폭기(67)의 비반전단자(+)사이에 직렬접속한 가변저항(63)와, 상기 가변저항(63)과 상기 연산증폭기(67)의 비반전단자(+)사이에 한측단을 접속한 캐패시터(65)와, 상기 연산증폭기(67)의 반전단자(-)와 연산증폭기(67)의 출력단 사이에 직렬접속한 저항(62)와, 상기 연산증폭기(67)의 출력단과 한측단을 접속한 저항(64)와, 상기 연산증폭기(67)의 출력단과 한측단을 접속하는 캐패시터(66)로 이루어진 부분이 위상지연부(6)에 대응하며, 상기 제 3 노드(30) 및 상기 캐패시터(66)의 다른측단과 베이스를 접속하며 전원단자(VCC)와 컬렉터를 접속하는 트랜지스터(71)와, 상기 전원단자(VCC)와 트랜지스터(71)의 컬렉터 사이에 직렬 접속한 저항(72)와, 상기 트랜지스터(71)의 에미터와 접지 사이에 직렬 접속한 저항(73)와, 상기 트랜지스터(71)의 컬렉터와 출력단자(3)사이에 직렬접속한 캐패시터(74)로 이루어진 부분은 음성신호 증폭부(7)에 대응하도록 구성한다.
따라서 본 발명의 구체적 일실시예를 제 1, 2 도를 참조하여 상세히 설명한다.
먼저 모노 음성신호 입력시 사용자가 그대로 모노음의 청취를 원할 경우 우측채널 음성신호 입력단자(1)와 결합캐패시터(14)를 통해 입력하는 DC차단된 소정의 음성신호는 저항(42,43)에 의해 분압된 레벨로 트랜지스터(45)의 베이스단자로 입력한다. 그리고 상기 트랜지스터(45)는 베이스로 입력된 음성신호를 드라이빙한 뒤 저항(56)을 통해 다이오드(57)의 애노우드 단으로 입력하는 동시에 저항(54)을 통해 트랜지스터(59)의 베이스단으로 입력한다. 한편 사용자가 모노음의 청취를 원할 경우 제어신호 입력단자(2)를 통해 "로우"신호가 입력하므로 상기 "로우"신호는 저항(51)을 통해 트랜지스터(58)의 베이스로 입력하는 동시에 저항(53)을 통해 트랜지스터(59)의 메미터로 입력한다. 이때 상기 트랜지스터(59)는 "오프"되어 상기 트랜지스터(59)의 베이스단으로 입력하는 음성신호를 차단하므로 상기 트랜지스터(59)를 통해 연산증폭기(67)의 반전단자(-)와 비반전단자(+)로 음성신호를 입력하지 않는다. 그리고 상기 제어신호 입력단자(2)를 통해 입력하는 "로우"신호에 의해 상기 트랜지스터(58)도 "오프"되므로 상기 트랜지스터(58)의 에미터는 "로우"신호를 저항(55)을 통해 상기 다이오드(57)의 캐소우드단에 가한다.
따라서 상기 다이오드(57)는 애노우드단에 입력하는 음성신호를 스위칭하여 트랜지스터(71)의 베이스단으로 입력하고 상기 트랜지스터(71)는 베이스단으로 입력된 음성신호를 반전증폭한 뒤 컬렉터단과 접속한 결합캐패시터(74) 및 출력단자(3)를 통해 소정의 음성신호 출력부로 입력한다.
한편 모노 음성신호 입력시 사용자가 스트레오 효과음의 청취를 원할 경우 상기 우측채널 음성신호 입력단자(1) 및 결합캐패시터(41)를 통해 입력하는 소정의 음성신호는 저항(42), (43)에 의해 분압된 뒤 상기 트랜지스터(45)의 베이스단으로 입력한다. 그리고 상기 트랜지스터(45)는 베이스단으로 입력한 음성신호를 드라이빙한 뒤 저항(54)을 통해 상기 트랜지스터(59)의 베이스단으로 입력하는 동시에 상기 다이오드(57)의 애노우드단으로 입력한다.
한편 사용자가 스트레오 효과음을 원할 경우 제어신호 입력단자(2)를 통해 "하이"신호 즉 제어신호가 입력하므로 상기 제어신호는 저항(51)을 통해 트랜지스터(58)의 에미터단자와 저항(53)을 통해 트랜지스터(59)의 베이스단자로 입력한다. 이에 따라 상기 트랜지스터(58)는 스위칭되어 베이스단으로 입력된 제어신호를 드라이빙한 뒤 에미터단 및 저항(55)을 통해 상기 다이오드(57)의 캐소우드 단자로 입력한다. 그러므로 상기 다이오드(57)는 캐소우드단으로 입력한 높은 전위의 제어신호에 의해 차단된다.
한편 상기 트랜지스터(59)의 베이스단으로 입력한 음성신호는 트랜지스터(59)의 에미터단을 통해 저항(61) 및 가변저항(63)의 한측단으로 동시에 입력한다.
그리고 상기 저항(61)을 통한 음성신호는 상기 연산증폭기(67)의 반전단자(-)로 입력하고 상기 가변저항(63)을 통한 음성신호는 캐패시터(65)를 통해 상기 연산증폭기(67)의 비반전단자(+)로 입력한다.
여기서 상기 연산증폭기(67)는 입력한 음성신호를 비반전단자(+)에 접속한 가변저항(63)과 캐패시터(65)에 의해 하기식 〈1-1〉과 같이 소정 위상지연시킨다.
위상각(θ)=2tan-12πf·VR1·C2(VR1:가변저항(63), C2:캐패시터(65))…………… 〈1〉
상기 식 〈1-1〉과 같이 위상지연된 음성신호는 결합콘덴서(66)를 통해 트랜지스터(71)의 베이스측에 인가되고 상기 트랜지스터(71)는 위상지연된 음성신호를 반전증폭한 뒤 컬렉터와 접속한 결합캐패시터(74) 및 출력단자(3)를 통해 소정의 음성신호 출력부로 입력하므로 음역이 확장됨과 동시에 사용자가 원하는 스트레오 효과음을 얻을 수 있다.
상술한 바와 같이 본 고안은 동일 위상특성을 갖고 있는 모노 음성신호 입력시 우측채널의 음성신호를 소정시간 동안 위상지연시켜 좌측음성신호가 사라지는 순간 우측음성신호가 출력하게 구성하므로 음역을 확장시킴과 동시에 스트레오 효과도 느끼게 할 수 있는 이점이 있다.

Claims (2)

  1. 좌우채널을 갖는 의사 스테레오 회로에 있어서, 음성신호 입력단자(1)를 통해 입력하는 소정 채널의 음성신호를 드라이브한 뒤 출력하는 드라이브부(4)와, 제어신호 입력단자(2)를 통해 소정의 제어신호가 입력하지 않을 경우 상기 드라이브부(4)의 음성신호를 제 1 출력단자(100)로 스위칭 출력하며 상기 제어신호 입력단자(2)를 통해 소정의 제어신호가 입력할 경우 상기 드라이브부(4)의 음성신호를 제 2 출력단자(200)로 스위칭 출력함과 동시에 상기 제 1 출력단자(100)를 차단하는 모드절환부(5)와, 상기 모드절환부(5)의 제 2 출력단자(200)를 통한 음성신호가 입력할 경우 RC시정수에 의해 소정시간 위장지연시킨 뒤 출력하는 위상 지연부(6)와, 상기 모드절환부(5)의 제 1 출력단자(100) 혹은 위상지연부(5)에서 출력하는 음성신호를 입력하여 반전 증폭한 뒤 출력단자(3)를 통해 소정의 음성신호 출력부로 입력하는 음성신호 증폭부(7)로 구성됨을 특징으로 하는 의사 스테레오 회로.
  2. 제 1 항에 있어서, 상기 모드절환부(5)가 상기 제어신호 입력단자(2)를 통해 소정의 제어신호가 입력하지 않을 경우 상기 드라이브부(4)의 음성신호를 제 1 출력단자(100)로 스위칭 출력하는 제 1 스위칭 수단과, 상기 제어신호 입력단자(2)를 통해 소정의 제어신호가 입력할 경우 상기 드라이브부(4)의 음성신호를 제 2 출력단자(200)로 스위칭 출력함과 동시에 상기 제 1 스위칭 수단을 차단하는 제 2 스위칭 수단으로 구성됨을 특징으로 하는 의사 스테레오 회로.
KR1019880007666A 1988-06-24 1988-06-24 의사 스테레오 회로 KR910003396B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880007666A KR910003396B1 (ko) 1988-06-24 1988-06-24 의사 스테레오 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880007666A KR910003396B1 (ko) 1988-06-24 1988-06-24 의사 스테레오 회로

Publications (2)

Publication Number Publication Date
KR900001267A KR900001267A (ko) 1990-01-31
KR910003396B1 true KR910003396B1 (ko) 1991-05-28

Family

ID=19275483

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880007666A KR910003396B1 (ko) 1988-06-24 1988-06-24 의사 스테레오 회로

Country Status (1)

Country Link
KR (1) KR910003396B1 (ko)

Also Published As

Publication number Publication date
KR900001267A (ko) 1990-01-31

Similar Documents

Publication Publication Date Title
US4433209A (en) Stereo/monaural selecting circuit
KR910003396B1 (ko) 의사 스테레오 회로
US3938043A (en) Public address/radio switching system
JPH0339929Y2 (ko)
KR100532601B1 (ko) 카오디오 시스템의 채널 다운 믹싱 장치
KR200146250Y1 (ko) 음성신호 스위칭 회로
JP2534906Y2 (ja) 車載用音響機器
JPH0633577Y2 (ja) テ−プ再生装置
JPS6141359Y2 (ko)
KR0124856Y1 (ko) 부하평형앰프의 전기음향변환 회로
JPH0326566B2 (ko)
JPH0559606B2 (ko)
JPH0314817Y2 (ko)
US4088902A (en) Channel coupling
JPH0846460A (ja) 増幅回路
JPS6024714A (ja) 音声ミキシング回路
KR940002933Y1 (ko) 음성모드 제어회로
KR910003609Y1 (ko) 음량 지연시간 가변회로
KR920002124Y1 (ko) 음향기기의 모드 제어회로
KR890007670Y1 (ko) 서라운드 위상 조절 회로
JPS5848811Y2 (ja) ミキシング回路
JPH0332159Y2 (ko)
JPH0666593B2 (ja) オーディオ増幅回路
JP3378090B2 (ja) ステレオオーディオ機器の出力回路
KR930005159Y1 (ko) 오디오 앰프기기의 헤드폰 출력회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020429

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee