KR910001704Y1 - 동기 안정화 회로 - Google Patents

동기 안정화 회로 Download PDF

Info

Publication number
KR910001704Y1
KR910001704Y1 KR2019870005658U KR870005658U KR910001704Y1 KR 910001704 Y1 KR910001704 Y1 KR 910001704Y1 KR 2019870005658 U KR2019870005658 U KR 2019870005658U KR 870005658 U KR870005658 U KR 870005658U KR 910001704 Y1 KR910001704 Y1 KR 910001704Y1
Authority
KR
South Korea
Prior art keywords
transistor
noise pulse
synchronous
synchronous signal
output
Prior art date
Application number
KR2019870005658U
Other languages
English (en)
Other versions
KR880020798U (ko
Inventor
원태연
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870005658U priority Critical patent/KR910001704Y1/ko
Publication of KR880020798U publication Critical patent/KR880020798U/ko
Application granted granted Critical
Publication of KR910001704Y1 publication Critical patent/KR910001704Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

동기 안정화 회로
제 1 도는 본 고안의 회로도.
제 2 도는 본 고안 회로도의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 중간 주파수 검파소자 2 : 크로마 처리소자
3 : 동기 안정화부 FBT : 플라이 백트랜스
Q1, Q2: 트랜지스터 C1, C2, C3: 콘덴서
R1-R5: 저항 D1: 다이오드
본 고안은 비데오 신호중의 동기 신호를 분리하는데 있어서, 동기 선호레벨 보다 큰 잡음 펄스를 제거시켜주어 안정된 동기 신호분리를 행하게 하므르써 안정된 화면을 시청 할 수 있도록한 동기 안정화 회로에 관한 것이다.
비데오 신호중에 동기 신호 레벨보다 큰 잡음 펄스가 혼입되면 동기 신호 분리시 잡음 펄스도 같이 분리되어동기 신호가 불안정하게 되므로 안정된 화면을 시청할 수 없었다.
이같은 동기 신호가 불안정하게 되는 주 원인은 외부에서 유기되는 전파에 의한 간섭에 따른 것으로 특히 자동차나 오토바이등에 의하여 인가되는 잡음 펄스가 동기 신호 레벨보다 큰 경우에는 동기 신호에 영향을주어 불안정한 화면 상태가 되는 것이있다.
본 고안의 목적은 이러한 잡음 펄스가 인가 되었을때 동기 신호 레벨보다 큰 잡음 펄스를 제거시켜주어 안정된 동기 신호 분리를 하게 하므로써 안정된 화면을 유지할 수 있게한 동기 안정화 회로를 제공하고자 하는것으로 중간 주파수 검파소자에서 출력된 잡음 펄스가 혼입된 동기 신호 파형을 완충 증폭시키는 한편 플라이백 트랜스에서 인가되는 부전원으로 스위칭 되어 동기 신호 레벨보다 큰 잡음 펄스를 반전시켜 분리한후 잡음펄스가 혼입된 동기 신호 파형과 반전된 잡음 펄스를 혼합시켜 잡음 펄스가 상쇄된 동기 신호 파형만 크로마처리소자에 인가되게 동기 안정화부를 구성시켜 된 것이다.
이와같은 본 고안에 대한 구성 및 작용효과를 상세히 설명하면 다음과 같다.
제1도는 본 고안의 회로도로써 플라이백 트랜스(FBT)에 연결되어 부전원을 생성시키는 다이오드(D1) 및 콘덴서(C3)와, 상기 다이오드(D1) 및 콘덴서(C₃)에서 생성된 부전원이 저항(R4)(R5)을 통하여 바이어스 전원으로 공급되고 중간 주파수 검파소자(1)에서 출력되는 동기 신호 파형에 혼입된 잡음 펄스를 위상 반전시켜 출력시키는 트랜지스터(Q2)와, 상기 중간 주파수 검파소자(1)에서 출력되는 잡음 펄스가 혼입된 동기 신호파형을 완충 증폭시키는 트랜지스터(Q1)로 동기 안정화부(3)를 구성하고 상기 트랜지스터(Q1)(Q2)의 출력을 혼합시켜 잡음펄스가 제거된 동기 신호 파형만 크로마 처리소자(2)에 인가되게 구성한 것이다.
즉 본 고안은 중간 주파수 검파소자(1)에서 출력되고 잡음 펄스가 혼입된 동기 신호 파형을 버퍼용 트랜지스터(Q1)의 베이스에 인가시킴과 동시에 저항(R3)을 통하여 전원(B+)이 인가되는 위상 반전용 트랜지스터(Q2)의 베이스에 인가되게 구성하고 상기 트렌지스터(Q2)의 콜렉터에는 부전원이 저항(R4)(R5)으로 분배되어 인가되게 구성하되 저항(R4)(R5)으로 분배되는 부전원은 플라이백 트랜스(FBT)에 연결된 다이오드(D1) 및 콘덴서(C₃)에서 생성되게 동기 안정화부(3)를 구성하며, 상기 트랜지스터(Q1)의 에미터 출력 빛 트랜지스터(Q2)의 콜렉터 출력은 DC 커플링용 콘덴서(C1)(C2)를 통하여 서로 합성되어 잡음 펄스가 제거된 동기신호 파형만 크로마 집적소자(2)에 인가되게 구성한다.
이와 같이 구성된 본 고안에서 자동차 또는 오토바이등에 의한 잡음 펄스가 동기 신호에 혼입되게 되면 중간주파수 검파소자(1)에서 출력되는 동기 신호파형에도 잡음 펄스가 섞이게 되며 이때 잡음 펄스가 동기 신호레벨보다 클 경우에는 동기 신호 분리가 불안정하게 되어 화면이 불안정 하게 된다.
즉 중간 주파수 검파소자(1)에서 잡음 펄스가 혼입된 동기 신호 파형이 출력될 경우 잡음펄스를 없애 주어야 안정된 화면을 시청할수 있으므로 본 고안에서는 잡음 펄스가 포함된 동기 신호 파형중의 잡음 펄스만 분리하여 위상 반전시킨후 원래의 잡음 펄스가 포함된 동기 신호 파형과 혼합시켜 주어 잡음 펄스를 상쇄시켜 제거해주도록 하였다.
이를 위하여 중간 주파수 검파소자(1)에서 출력되는 잡음 펄스가 혼입된 동기 신호파형을 버퍼용 트랜지스터(Q1)에서 완충 증폭시켜 주어 트랜지스터(Q1)의 에미터측으로 제2도의 (A)에서와 같이 동기 신호 레벨보다 큰 잡음 펄스가 혼입된 동기 신호 파형을 출력 시킨다.
그리고 중간 주파수 검파소자(1)에서 출력되는 잡음 펄스가 혼입된 동기 신호 파형은 위상 반전용 트랜지스터(Q2)에 인가되어 동기 신호 레벨보다 큰 잡음 펄스만 위상 반전시켜 출력 시킨다.
이때 트랜지스터(Q2)의 베이스에는 저항(R3)을 통하여 전원(B-)을 인가시키고 트랜지스터(Q2)의 콜렉터에는 플라이백 트랜스(FBT)에 연결된 다이오드(D1)와 콘덴서(C3)에서 생성시킨 부전원이 저항(R3)(R4)을 통하여 분배되어 인가되게 되므로 트랜지스터(Q2)는 동기 신호 레벨 이상의 잡음 펄스가 인가되었을때만 '턴온'되어 콜렉터 측으로 위상 반전된 제2도의 (b)와 같은 잡음 펄스를 출력 시킨다.
즉 트랜지스터(Q2)에서는 저항(R3)(R4)(R5)과 콘덴서(C3) 및 다이오드(D1)에 의한 바이어스 설정으로 동기신호 레벨이상의 잡음 펄스가 베이스에 인가될때 '턴온'되어 콜렉터 측으로 잡음 펄스만 위상 반전시켜 제2도의(b)에서와 같이 출력시키게 된다.
그리고 버퍼용 트랜지스터(Q1)에서 출력된 제2도의 (a)에서와 같은 잡음 펄스가 혼입된 동기 신호 파형은DC 커들링용 콘덴서(C1)를 통한후 위상반전용 트랜지스터(Q2) 에서 출력되어 DC 커플링용 콘덴서 (C2)를 통과한 제2도의 (b)에서와 같은 위상 반전된 잡음 펄스와 혼합되어 잡음 펄스가 상쇄되어 없어진 제2도의 (C)에서와 같은 동기 신호 파형만 크로마 처리소자(2)에 인가 시키게 된다.
따라서 크로마 처리소자(2)에는 잡음 펄스가 제거된 동기 신호 파형만 인가되므로 크로마 처리소자(2)에서는 잡음 펄스에 영향을 받지 않고 안정된 동기 신호 분리 동작을 행하므로써 안정된 화면을 시청할 수 있게 된다.
이상에서와 같이 본 고안은 중간 주파수 검파소자에서 동기 신호와 합성된 잡음 펄스가 인가될때에 버퍼용 트랜지스터로 출력되는 잡음 펄스가 혼합된 동기 신호와 동기 신호 레벨보다 큰 잡음 펄스만을 위상 반전시키는 위상 반전용 트랜지스터의 출력을 서로 혼합시켜 잡음 펄스가 제거된 동기 신호 파형을 크로마 처리소자에 인가 시키게 한 것으로 외부에서 인가되는 동기 신호 레벨보다 큰 잡음 펄스를 제거 시킬수가 있어 동기 신호분리 동작을 안정화 시키기 때문에 항상 안정된 화면을 제공 할 수가 있는 것이다.

Claims (1)

  1. 플라이백 트랜스(FBT)에 연결되어 부 전원을 생성시키는 다이오드(D1) 및 콘덴서(C3)와, 상기 다이오드(D1) 및 콘덴서(C3)에서 생성된 부전원이 저항(R4)(R5)을 통하여 바이어스 전원으로 공급되고 중간 주파수 검파소자(1)에서 출력되는 동기 신호 파형에 혼입된 잡음 펄스를 위상 반전시키는 트랜지스터(Q2)와, 상기중간 주파수 검파소자(1)에서 출력되는 잡음 펄스가 혼입된 동기 신호 파형을 완충 증폭시키는 트랜지스터(Q1)로 구성되고 상기 트랜지스터(Q1)(Q2)의 출력을 DC 커플링용 콘덴서(C1)(C2)를 통하여 합성시켜 잡음 펄스가제거된 동기 신호 파형을 크로마 처리소자(2)에 인가되게 동기 안정화부(3)를 구성시킨 동기 안정화 회로.
KR2019870005658U 1987-04-20 1987-04-20 동기 안정화 회로 KR910001704Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870005658U KR910001704Y1 (ko) 1987-04-20 1987-04-20 동기 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870005658U KR910001704Y1 (ko) 1987-04-20 1987-04-20 동기 안정화 회로

Publications (2)

Publication Number Publication Date
KR880020798U KR880020798U (ko) 1988-11-30
KR910001704Y1 true KR910001704Y1 (ko) 1991-03-18

Family

ID=19261932

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870005658U KR910001704Y1 (ko) 1987-04-20 1987-04-20 동기 안정화 회로

Country Status (1)

Country Link
KR (1) KR910001704Y1 (ko)

Also Published As

Publication number Publication date
KR880020798U (ko) 1988-11-30

Similar Documents

Publication Publication Date Title
KR840009187A (ko) 편향회로 및 라스터 왜곡 보정장치
KR910001704Y1 (ko) 동기 안정화 회로
KR850002370A (ko) 텔레비젼 수상기
KR100192052B1 (ko) 영상처리 장치의 동기신호 안정화 장치
KR940005289Y1 (ko) 모니터의 영상신호 지연시간 보상장치
KR940002285Y1 (ko) 모니터용 영상 입력장치
JP2558662B2 (ja) 水平発振周波数安定化回路
KR930007502Y1 (ko) 캠코더의 수평동기 신호발생 장치
KR930006988Y1 (ko) 동기신호 분리회로
KR0130157B1 (ko) 모니터의 프리 런닝 주파수 제어 회로
KR920002121Y1 (ko) 비데오 신호의 동기 안정화 회로
KR100195737B1 (ko) 모니터의 afc펄스를 이용한 비디오 클램프펄스 발생회로
KR960006104Y1 (ko) 멀티싱크 모니터의 수직사이즈 자동보상회로
JPS5939173A (ja) 垂直偏向装置
KR970025038A (ko) 티브이의 영상신호 처리장치
KR910003465Y1 (ko) Tv용 직류 흑레벨 안정화 장치
KR920000765Y1 (ko) 키잉 펄스신호 발생회로
KR930005683Y1 (ko) 액정 프로젝터의 공통전압 발생 및 제어회로
KR900010902Y1 (ko) Fet를 이용한 동기신호 분리회로
KR890005832Y1 (ko) 무신호시 온 스크린 안정화 회로
KR880000408Y1 (ko) 모니터의 동기분리 및 귀선소거 회로
KR950005041B1 (ko) 영상신호 파형 정형회로
KR960004406Y1 (ko) 위성 수신기용 저주파 제거회로
KR870003018Y1 (ko) 카플링 콘덴서의 직류레벨 보상회로
KR910000538Y1 (ko) 화질 보상회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970220

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee