KR910001694Y1 - 다출력전원회로의 보호회로 - Google Patents

다출력전원회로의 보호회로 Download PDF

Info

Publication number
KR910001694Y1
KR910001694Y1 KR2019880004206U KR880004206U KR910001694Y1 KR 910001694 Y1 KR910001694 Y1 KR 910001694Y1 KR 2019880004206 U KR2019880004206 U KR 2019880004206U KR 880004206 U KR880004206 U KR 880004206U KR 910001694 Y1 KR910001694 Y1 KR 910001694Y1
Authority
KR
South Korea
Prior art keywords
output
thyristor
circuit
voltage
current detection
Prior art date
Application number
KR2019880004206U
Other languages
English (en)
Other versions
KR890020119U (ko
Inventor
이병인
Original Assignee
삼성전기 주식회사
서주인
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기 주식회사, 서주인 filed Critical 삼성전기 주식회사
Priority to KR2019880004206U priority Critical patent/KR910001694Y1/ko
Publication of KR890020119U publication Critical patent/KR890020119U/ko
Application granted granted Critical
Publication of KR910001694Y1 publication Critical patent/KR910001694Y1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/322Means for rapidly discharging a capacitor of the converter for protecting electrical components or for preventing electrical shock

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

내용 없음.

Description

다출력전원회로의 보호회로
제1도는 종래의 회로도.
제2도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
Q1, Q2: 트랜지스터 R1-R10: 저항
VR1: 가변저항 C1-C3: 콘덴서
PC1: 포토커플러 D : 정전압 다이오드
S : 사이리스터 T : 파워트랜스
본 고안은 SMPS(Switching Mode Power Supply)의 출력 측 과전류 검출 및 차단회로에 관한 것으로, 특히 다출력 전원공급회로에서 회로구성비용을 절감할 수 있고 과전류 발생시 SMPS전회로에의 파급효과를 방지할수 있게 되는 다출력 전원회로의 보호 회로에 관한 것이다.
SMPS회로는 상용전원을 직류로 변환한 후 파워 스위칭 트랜지스터를 통하여 파워트랜스와 1차측으로 스위칭 공급되게 하고, 상기 파워 트랜스의 2차측에 나타나는 전압을 정류하여 희망하는 크기의 전압 또는 전류를 부하측에 공급되게 하고 있다.
이러한 SMPS회로는 출력전압을 안정화시키기 위해서 출력측에서 얻어지는 전압의 일부를 궤환시키는 전압 및 전류검출 궤환회로와 출력전압을 안정화시키는 정전압 회로를 포함하게 된다.
이하에서 설명하게 될 본 고안 기술은 SMPS의 출력 전류 제어 기술을 대상으로 하고 있다. 종래의 출력 전류검출회로는 제1도와 같은 구성을 가진다. 여기에 대해 설명한다.
파워트랜스(T)의 2차측에 나타나는 다출력(도면에서는 예시적으로 12V와 5V를 나타내고 있다.) 전압은 각각 다이오드(D1, D2)와 콘덴서(C1. C2)를 통하여 정류된다.
다이오드(D1)와 콘덴서(C1)로 정류된 12V의 직류 전압은 전류검출 저항(R1)을 통하여 부하(도시생략)에 공급되는 최종12V 출력으로 나타나게 된다.
상기 전류 검출 저항(R1)의 양단에는 트랜지스터(Ql)의 에미터와 베이스를 연결하고 상기 트랜지스터(Ql)의 콜렉터에는 공통 그라운드(GND)에 연결된 바이이스 저항(R2)과 사이리스트(S1)의 게이트를 연결하고, 상기 사이리스터(S1)의 애노드와 캐소드를 각각 +출럭측과 -출력측에 연결하여 12V출력측에서 과전류가 발생되면 상기 전류 검출 저항(R1) 양단에 나타나는 전위차에 의해 트탠지스터(Ql)가 온되게 하므로서, 이에 따라 상기 트랜지스터(Ql)의 콜렉터 출력이 사이리스터(S1)를 트리거시켜 사이리스터(S1)의 스위칭 온에 따른 SMPS 출력을 셧다운 시키게 하고 있다.
한편, 다이오드(D2)와 콘덴서(C2)로 정류된 또다른 (5V)직류 전압은 전류검출저항(R1)으로 과전류가 검출되고, 이 검출 저항(R4) 양단의 전위차로 온 되는 트랜지스터(Q2)에 의해 사이리스터(S1)가 스위칭 온되므로 이번에는 SMPS의 5V 출력이 셧다운되게 된다.
그러나, 이와같은 SMPS의 출력 과전류 셧다운 회로는 고가의 사이리스터(S1, S2)가 복수로 이용되므로 제품 원가 상승을 가져오게 되며, 출력측이 셧다운 됨에 따라 파워트랜스(T)의 입력 측에 과도한 전류가 흐르게 되는 문제점이 있었다. 또 사이리스트(S1, S2)의 트리거 신호에 노이즈 유입 가능성이 존재하므로 회로 오동작의 우려도 있게 된다.
본 고안은 상기와 같은 문제점을 해소하기 위한 것으로, SMPS의 출력측 과전류 검출 및 차단회로를 저렴하게 제작할 수 있게 되고, 또한, 출력측 셧다운에 따른 입력측의 파급 효과를 방지할 수 있는 다출력 전원회로의 보호 회로를 제공하는데 본 고안의 목적이 있다.
이하 첨부도면을 참고로 하여 본 고안을 설명하면 다음과 같다.
제2도에서 도시하고 있는 이와같이 파워트탠스(T)의 2차측에 나타나는 전압은 다이오드(D1) 및 콘덴서(C1)와 다이오드(D2) 및 콘덴서(C2)로 각각 정류되어 각각의 전류 검출 저항(R1)(R5)을 거쳐 최종 12V와 5V로 출력되게 연결하고, 상기 전류검출저항(R1) 양단에는 12V출력제어용 트랜지스터(Ql)의 에미터와 베이스를 연결한다.
상기 트랜지스터(Ql)의 콜렉터에는 공통 그라운드(GND)에 연결된 바이어스 저항(R8) 및 노이즈 흡수용 콘덴서(C3)와 사이리스터(S)의 게이트와 5V 출력 제어용 트랜지스터(Q2)의 콜렉터를 연결한다.
상기 사이리스터(S)의 캐소드 및 정전압 다이오드(D)의 애노드는 공통 그라운드(GND)에 연결하고, 사이리스터(S)의 애노드와 정전압 다이오드(D)의 캐소드는 공통으로 연결하여 저항(R11)과 포토커플러(PC1)의 포토다이오드를 통하여 5V 출력단에 연결한다.
상기 정전압 다이오드(D)의 기준단자는 기준전압 설정용 가변저항(VR1)의 중간단자에 연결하고, 상기 가변저항(VR1)의 양단에는 각각 5V 출력 전압 양단에 연결된 저항(R9, R10)을 연결한다.
상기 포토커플러(PC1)의 포토 트랜지스터의 출력은 파워트랜스(T)의 입력 공급전압 제어 신호로 사용한다. 한편, 5V 출력 전압 양단에는 분압 저항(R6, R7)을 연결하여, 상기 분압 저항(R6, R7)에 의한 바이어스 전압이 트랜지스터(Q2)의 베이스로 제공되게 연결하고, 전류 검출저항(R5)양단의 전위차를 상기 분압저항(R6)을 통하여 트랜지스터(Q2)의 베이스에 바이어스로 제공되게 연결한다.
이와같이 구성된 본 고안의 작용 및 효과를 설명하면 다음과 같다.
제2도에서 파워트랜스(T)의 2차측에 나타나는 전압은 각각 다이오드(D1)(D2)의 콘덴서(C1)(C2) 및 전류검출저항(R1)(R5)를 통하여 12V와 5V 직류로 출력된다.
또한 정전압다이오드(D)는 5V 출력전압이 정상적으로 출력되고 있는 한 가변저항(VR1)과 저항(R9, R10)의해 제너 기준전압 미만으로 설정되어 있기 때문에 포토커플러(PC1)의 포토다이오도는 오프 상태이므로 상기 포토커플러(PC1)가 동작하지 않게 되어 파워 트랜스(T)의 1차측 전압공급이 계속 유지되게 된다.
이와같은 상태에서 12V출력측에 과부하 등에 의한 과전류가 흐르게 되면 전류 검출저항(R1) 양단간 전위차가 커져 트랜지스터(Q1)가 온되므로 트랜지스터(Q1)의 콜렉터출력에 의해 사이리스터(S)가 트리거 된다.
이에따라 사이리스터(S)가 온되므로 5V 출력이 셧다운 되고 또한 포토커플러(PC1)의 포토다이오드가 온 되어 포토커플러(PC1)의 포토트랜지스터의 출력에 의해 파워트랜스(T)의 1차측 전압 공급이 차단된다.
또, 5V 전압이 규정치보다 상승하면 가변저항(VR1)에 의해 정전압 다이오드(D)의 제너기준전압이 변하게 되므로 이번에는 +5V 전압이 포토커플러(PC1)의 포토다이오드와 저항(R11)과 제너다이오드(D)를 통하여 그라운드(GND)로 흐르게된다.
따라서, 포토커플러(PC1)에 의해 파워트랜스(T)의 1차측 입력 전압공급이 차단된다.
또, 12V 출력측에 연결된 부하에서 쇼트가 발생되거나 과부하 상태이면 전류 검출저항(R1) 양단간의 전위차에 의해 트랜지스터(Q1)가 온된다.
따라서, 트랜지스터(Q1)의, 콜렉터 출력에 의해 사이리스터(S)가 계이트 트리거 되므로, 앞에서 설명한 바와같이 포토커플러(PC1)의 출력에 의해 파워트랜스(T)의 1차측 입력 전압공급이 차단된다.
한편 트랜지스터(Q1, Q2)의 공통 콜렉터측에 연결된 콘덴서(C3)는 상기 트랜지스터(Q1, Q2)도통시 유입되는 노이즈에 의한 사이리스터(S)의 오동작을 방지하게 된다.
이상에서 설명한 바와같은 본 고안은 다출력 SMPS의 출력측에서 각각 발생되는 과전류 및 과전압을 검출하여 출력회로를 셧다운 시키는 회로의 구성이 비교적 저렴하게 구성 할수 있게 되며, 사이리스터의 트리거 신호에 노이즈 유입을 방지할 수가 있어 회로동작의 안정화를 기할수 있는 특유의 효과가 나타나게 된다.

Claims (1)

  1. SMPS의 다출력 전압 이상상태 검출 및 차단회로에 있어서, 각각의 출력전압 선로상에 설치되는 전류검출 저항(R1, R5)과, 상기 각 전류 검출저항(R1, R5)의 양단간 전위차로 바이어스 되는 각각의 트랜지스터(Q1, Q2)와, 노이즈 흡수용 콘덴서(C3)를 거친 상기 각 트랜지스터(Q1, Q2)의 공통 콜렉터 출력으로 트리거 되는 사이리스터(S)와, 상기 사이리스터(S)에 역방향 병렬 연결되며 가변저항(VR1)에 의한 하나의 출력 전압 선로상의 과전압 검출신호가 기준단자로 입력되는 정전압 다이오드(D)와 상기 사이리스터(S)의 온/오프에 따라 출력선로와 분리된 AC입력 제어신호를 발생하는 포트커플러(PC1)를 포함하는 것을 특징으로 하는 다출력 전원회로의 보호회로.
KR2019880004206U 1988-03-29 1988-03-29 다출력전원회로의 보호회로 KR910001694Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880004206U KR910001694Y1 (ko) 1988-03-29 1988-03-29 다출력전원회로의 보호회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880004206U KR910001694Y1 (ko) 1988-03-29 1988-03-29 다출력전원회로의 보호회로

Publications (2)

Publication Number Publication Date
KR890020119U KR890020119U (ko) 1989-10-05
KR910001694Y1 true KR910001694Y1 (ko) 1991-03-18

Family

ID=19273619

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880004206U KR910001694Y1 (ko) 1988-03-29 1988-03-29 다출력전원회로의 보호회로

Country Status (1)

Country Link
KR (1) KR910001694Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100653858B1 (ko) * 2005-12-16 2006-12-05 엘지이노텍 주식회사 전원장치의 보호회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100653858B1 (ko) * 2005-12-16 2006-12-05 엘지이노텍 주식회사 전원장치의 보호회로

Also Published As

Publication number Publication date
KR890020119U (ko) 1989-10-05

Similar Documents

Publication Publication Date Title
KR100562242B1 (ko) 스위칭 전원 장치용 오류 제어 회로
US4589051A (en) Second breakdown protection circuit for X-ray generator inverter
KR910001694Y1 (ko) 다출력전원회로의 보호회로
KR970006377B1 (ko) 전원장치
US4308576A (en) Overload protection for a voltage conversion circuit
JPH06153382A (ja) スイッチング電源の保護回路
JP2020167860A (ja) 処理回路および電源装置
EP0146853A2 (en) Inverter driver for X-Ray generator
KR940006978Y1 (ko) 펄스폭 제어 스위칭 모드 전원장치의 과전류 보호회로
JPS585588B2 (ja) Dc−dcコンバ−タの過電圧保護回路
KR910005463B1 (ko) 셔트 다운방식을 이용한 스위칭모드 파워 서플라이 보호회로
JP2962016B2 (ja) 電源保護回路
EP0146855A2 (en) Shoot-Thru protection for X-Ray Generator Inverter
KR970004437B1 (ko) 텔레비젼의 스위칭 전원 트랜스 2차측 정류단 단락 보호회로
KR940005929Y1 (ko) 전원장치의 역기전력 방지회로
KR100377665B1 (ko) 전원공급장치의 저전압 입력 차단장치
KR970005102Y1 (ko) 스위칭 모드 전원 공급장치의 과전압 보호회로
KR200145144Y1 (ko) 전원장치의 과도상태 안정화회로
JPH06276734A (ja) 過電流保護回路
JP2547101Y2 (ja) 過電流保護回路
KR0111722Y1 (ko) 전원 공급 장치의 과부하 보호회로
KR19990053450A (ko) 전원공급장치의 과전압 및 과전류 보호회로
KR0121874Y1 (ko) 과전압 보호 회로
KR900005090Y1 (ko) 궤환제어를 겸한 전류제한 보정회로
KR890000650Y1 (ko) 다출력 스위칭 전원장치의 과전류 차단회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19991228

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee