KR900702679A - 전기통신장치의 마이크로회로 - Google Patents
전기통신장치의 마이크로회로Info
- Publication number
- KR900702679A KR900702679A KR1019900701429A KR900701429A KR900702679A KR 900702679 A KR900702679 A KR 900702679A KR 1019900701429 A KR1019900701429 A KR 1019900701429A KR 900701429 A KR900701429 A KR 900701429A KR 900702679 A KR900702679 A KR 900702679A
- Authority
- KR
- South Korea
- Prior art keywords
- memory
- microcircuit
- data
- logic
- integrated circuit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/06—Time-space-time switching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Logic Circuits (AREA)
- Time-Division Multiplex Systems (AREA)
- Sub-Exchange Stations And Push- Button Telephones (AREA)
- Semiconductor Memories (AREA)
- Amplifiers (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 직접화 방법을 예시한 예시도, 제3도는 본 발명의 침제조방법의 예시도, 제4도는 본 배열의 타임스 위치단의 예시도.
Claims (4)
- 디지탈 정보를 처리할때 전기통신장치의 정보를 기억하고 전송하는 일반적인 마이크로회로, 특히, 전화교환기의 스위치 모듈 사이의 다수의 디지탈 정보를 기억하고 전송하는 일반겆인 마이크로회로는 조그만 물리적 공간에서도 높은 패이킹강도, 짧은 전파시간, 낮은 전력소비 및 윗쪽 시스템레벨위의 소수의 내부 접속부를 얻을수 있는 것으로, 단일 칩형식의 직접회로(IC)는 직접회로와 상기 칩에 연결된 여러형태의 외부단위사이를 연결하고 적용시키는 패드(I/O)형식의 입력 및 출력장치를 포함하고, 제1형태의 접속단자(I/O)는 데이타를 매우 높은 데이타 속도로 전송하는 인터페이스에 직접회로(IC)를 적용하고, 제2형태의 접속단위(I/O)는 데이타 속도를 낮게하여 정규화하는 표준논리장치에 직접회로(IC)를 적용시키고, 직접회로는 여러논리기능을 하는 게이트매트릭스 네트워크(GA)를 포함하는 논리부, 수를 변환하고 각각의 응용에 대해 필요한 메모리용량을 결합시키는 다수의 종래의 메모리모듈을 포함하는 메모리부, 메모미 안쪽 바깥쪽에서 데이타를 판독하고 기록하는 제어단위(SNC), 한개이상의 타임슬롯카운터(TC), 동기화신호를 회로위의 단위에 전송하는 동기화 논리(FSL)를 포함하고 메모리부영역비와 실리콘판 영역의 비는 메모리부 영역의 비가 상당히 넓고, 다수의 입력 데이타 흐름을 동기화하는 비트동기화 모듈(SC)는 데이타의 손실없이 데이타와 클럭정보 사이의 다이나믹 위상 변화를 제공하는 실리콘판 위에 위치하는 것을 특징으로 하는 상기 전기통신장치의 마이크로 회로.
- 제1항에 있어서, 메모리모듈은 스위치메모리에 상응하는 스위치메모리(SS) 및 제어메모리(CS)를 포함해서 스위치메모리에서 데이타의 판독 및 기록을 제어하는 기능을 하는 것을 특징으로 하는 전기통신 장치의 마이크로 회로.
- 제1항에 있어서, 제어단위(SNC), 타임 슬롯카운터(TC), 동기화논리(FSL)모두는 게이트 매트릭스 논리(GA)에 연결된것을 특징으로 하는 전기통신장치의 마이크로 회로.
- 제1항에 있어서, 메모리모듈과 게이트 매트릭스 네트워크의 연결 및 입력-출력패드와 게이트매트릭스 네트워크의 연결은 직접회로(IC)의 실리콘판의 금속에 의해 연결되는 것을 특징으로 하는 전기통신장치의 마이크로 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SESE8804195-9 | 1988-11-18 | ||
SE8804195A SE462941B (sv) | 1988-11-18 | 1988-11-18 | Universell mikrokrets foer telekommunikationstillaempningar |
PCT/SE1989/000604 WO1990006026A1 (en) | 1988-11-18 | 1989-10-30 | Universal micro circuit for telecommunication applications |
Publications (1)
Publication Number | Publication Date |
---|---|
KR900702679A true KR900702679A (ko) | 1990-12-08 |
Family
ID=20374005
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900701429A KR900702679A (ko) | 1988-11-18 | 1989-10-30 | 전기통신장치의 마이크로회로 |
Country Status (10)
Country | Link |
---|---|
EP (1) | EP0369960A1 (ko) |
JP (1) | JPH03502395A (ko) |
KR (1) | KR900702679A (ko) |
AU (1) | AU619360B2 (ko) |
BR (1) | BR8907180A (ko) |
CA (1) | CA2003121A1 (ko) |
DK (1) | DK167390D0 (ko) |
FI (1) | FI903592A0 (ko) |
SE (1) | SE462941B (ko) |
WO (1) | WO1990006026A1 (ko) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR1511678A (fr) * | 1966-12-23 | 1968-02-02 | Cit Alcatel | Disposition de réseau de connexion pour commutation temporelle |
FI53386C (fi) * | 1976-06-10 | 1978-04-10 | Nokia Oy Ab | Kopplingsanordning foer oeverfoering av signaleringssignaler fraon en telefoncentral till en annan |
AU579180B2 (en) * | 1981-04-23 | 1988-11-17 | At & T Technologies, Inc. | Digital communication system |
US4855803A (en) * | 1985-09-02 | 1989-08-08 | Ricoh Company, Ltd. | Selectively definable semiconductor device |
-
1988
- 1988-11-18 SE SE8804195A patent/SE462941B/sv not_active IP Right Cessation
-
1989
- 1989-10-30 AU AU45233/89A patent/AU619360B2/en not_active Ceased
- 1989-10-30 JP JP1511718A patent/JPH03502395A/ja active Pending
- 1989-10-30 KR KR1019900701429A patent/KR900702679A/ko not_active Application Discontinuation
- 1989-10-30 BR BR898907180A patent/BR8907180A/pt not_active Application Discontinuation
- 1989-10-30 WO PCT/SE1989/000604 patent/WO1990006026A1/en active Application Filing
- 1989-10-30 EP EP89850371A patent/EP0369960A1/en not_active Withdrawn
- 1989-11-16 CA CA002003121A patent/CA2003121A1/en not_active Abandoned
-
1990
- 1990-07-11 DK DK167390A patent/DK167390D0/da not_active IP Right Cessation
- 1990-07-16 FI FI903592A patent/FI903592A0/fi not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
SE462941B (sv) | 1990-09-17 |
BR8907180A (pt) | 1991-03-05 |
AU619360B2 (en) | 1992-01-23 |
DK167390A (da) | 1990-07-11 |
CA2003121A1 (en) | 1990-05-18 |
EP0369960A1 (en) | 1990-05-23 |
DK167390D0 (da) | 1990-07-11 |
JPH03502395A (ja) | 1991-05-30 |
SE8804195L (sv) | 1990-05-19 |
SE8804195D0 (sv) | 1988-11-18 |
AU4523389A (en) | 1990-06-12 |
WO1990006026A1 (en) | 1990-05-31 |
FI903592A0 (fi) | 1990-07-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5126548A (en) | Ic card with additional terminals and method of controlling the ic card | |
CA1157952A (en) | Chip topography for integrated circuit communication controller | |
US6459313B1 (en) | IO power management: synchronously regulated output skew | |
AU1424297A (en) | Circuit and method for enabling a function in a multiple memory device module | |
KR970071779A (ko) | 메모리 모듈 | |
JPH11328971A (ja) | 半導体メモリ装置 | |
US4275380A (en) | Topography for integrated circuits pattern recognition array | |
TW360792B (en) | Merged memory and logic (MML) integrated circuits including data path width reducing circuits and methods | |
CA1107850A (en) | Modular switching system | |
EP0041844B1 (en) | Semiconductor integrated circuit devices | |
KR880004483A (ko) | 데이타 버스 리세트 회로를 구비한 반도체 기억장치 | |
KR900702679A (ko) | 전기통신장치의 마이크로회로 | |
KR100296452B1 (ko) | 데이터 입력 버퍼들을 구비한 동기식 반도체 메모리 장치 | |
KR960042745A (ko) | 다수개의 스위칭 수단을 가지는 다용도 패드를 구비한 반도체 메모리장치 | |
MY103949A (en) | Serial data transfer circuit for a semiconductor memory device | |
CA1127766A (en) | Time division switching circuit with time slot interchange | |
TW374176B (en) | Input/output circuit of high-speed semiconductor memory device requiring less time for testing | |
KR960012497A (ko) | 반도체 집적회로 | |
KR970012705A (ko) | 고성능 동기 반도체 메모리 장치의 클럭 패드 배치 구조 | |
TW325566B (en) | Semiconductor integrated circuit (IC) device | |
KR20030033973A (ko) | 신호 전송을 위한 회로 구성 및 이를 포함하는 전자디바이스 | |
Hofmann et al. | A multifunctional high speed switching element for ATM applications | |
US4447813A (en) | Programmable bus for the control of electronic apparatus | |
EP0628916A1 (en) | Microprocessor with multiplexed and non-multiplexed address/data busses | |
KR0151526B1 (ko) | 집적회로 카드칩의 패드본딩을 위한 패드 배치방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |