KR900016903A - 고해상도 칼라그래픽 처리장치 - Google Patents
고해상도 칼라그래픽 처리장치 Download PDFInfo
- Publication number
- KR900016903A KR900016903A KR1019890005709A KR890005709A KR900016903A KR 900016903 A KR900016903 A KR 900016903A KR 1019890005709 A KR1019890005709 A KR 1019890005709A KR 890005709 A KR890005709 A KR 890005709A KR 900016903 A KR900016903 A KR 900016903A
- Authority
- KR
- South Korea
- Prior art keywords
- video processor
- output
- video
- generating
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/02—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
- G09G5/06—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour palettes, e.g. look-up tables
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 블럭도
제 2 도는 제 1 도중의 상세회로도
* 도면의 주요부분에 대한 부호의 설명
10 : 비디오프로세서 11 : 프레임 메모리부
12 : 칼라팔레트부 13 : 제 2 메모리부
14 : 중계부 15 : 비디오정보전송제어부
16, 17 : 제1, 2 클럭발생기.
Claims (2)
- 퍼스널콤퓨터 영상정보를 처리하여 모니터를 통해 표시하는 화상처리 장치에 있어서, 퍼스널콤퓨터로부터 인입되는 그래픽모드에 대한 디지탈정보를 제어처리하기 위한 비디오프로세서(10)와, 상기 비디오프로세서(10)에서 생성된 비디오데이터를 입력포트를 통해 입력하여 저장하는 한편 저장되어진 순서에 따라 저장되어진 비디오데이터를 저장구역별로 독출하여 일정수의 출력단자들을 통해 출력하는 프레임 메모리부(11)와, 상기 프레임메모리(11)의 출력포트들로부터 인입되는 비디오데이터의 해당하는 색신호들과 복합동기신호를 발생하여 모니터로 출력하는 칼라팔레트부(12)와, 상기 비디오프로세서(10)에서 처리된 제어데이터를 저장하기 위한 제 2 메모리부(13)와, 상기 비디오프로세서(10)와 퍼스널콤퓨터간의 상호 정보전송을 중계하기 위한 중계부(14)와, 상기 비디오프로세서(10)의 제어하에 상기 프레임 메모리부(11)의 저장구역별 어드레스 인입시기 및 데이터 독출시기 및 출력을 제어하고 상기 칼라팔레트부(12)의 출력을 제어하기 위한 비디오정보전송제어부(15)와, 상기 비디오프로세서(10)에 필요한 시스템 클럭열을 발생하여 공급하는 제 1 클럭발생부(16)와, 상기 칼라팔레트부(12) 및 비디오정보전송제어부(15)에 필요한 다수의 클럭펄스열들을 발생하여 상기 칼라팔레트부 및 비디오정보전송제어부(15)에 공급하는 제 2 클럭발생부(17)로 구성함을 특징으로 하는 고해상도 칼라그래픽 처리장치.
- 제 1 항에 있어서, 비디오프로세서(10)의 어드레스중 일정비트수의 제 2 임의 어드레스신호와 칼러어드레스 스트로브신호에 의해 저장구역별 칼럼어드레스 인입을 제어하기 위한 다수개의 칼럼어드레스 스트로브신호들을 발생하는 칼럼어드레스 인입지정수단과, 비디오프로세서(10)의 어드레스중 일정비트수의 제 1 임의 어드레스신호와 로우어드레스 스트로브신호에 의해 저장구역별 우어드레스 인입을 제어하기 위한 다수개의 로우어드레스 스트로브신호들을 발생하는 팔회로(20)와, 비디오프로세서(10)의 어드레스중 일정비트수의 제 3 임의 어드레스신호와 블랭크신호에 의해 저장구역별 독출시기를 제어하기 위한 다수개의 독출인에이블신호를 발생하는 저장구역별 독출제어수단과, 비디오프로세서(10)의 블랭크신호와 제 2 클럭발생기(17)의 제2-4클럭펄스열들에 의해 프레임 메모리부(11)의 출력을 제어하기 위한 출력동기 펄스열들을 발생하는 프레임 메모리부 출력제어수단과, 비디오프로세서(10)의 블랭크신호와 수평 및 수직동기와 제3, 4클럭펄스열에 의해 칼라팔레트부(12)의 출력을 제어하기 위한 복합동기신호 및 제 2 블랭크신호를 발생하는 비디오동기 제어수단으로 구성함을 특징으로 하는 고해상도 칼라그래픽 처리장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890005709A KR930009803B1 (ko) | 1989-04-29 | 1989-04-29 | 고해상도 칼라그래픽 처리장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890005709A KR930009803B1 (ko) | 1989-04-29 | 1989-04-29 | 고해상도 칼라그래픽 처리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900016903A true KR900016903A (ko) | 1990-11-14 |
KR930009803B1 KR930009803B1 (ko) | 1993-10-11 |
Family
ID=19285737
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890005709A KR930009803B1 (ko) | 1989-04-29 | 1989-04-29 | 고해상도 칼라그래픽 처리장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930009803B1 (ko) |
-
1989
- 1989-04-29 KR KR1019890005709A patent/KR930009803B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930009803B1 (ko) | 1993-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0147500A2 (en) | Semiconductor memory device | |
JPS6055836B2 (ja) | ビデオ処理システム | |
KR880014478A (ko) | 컴퓨터 비디오 디멀티플렉서 | |
JPH0614273B2 (ja) | 映像表示制御装置 | |
KR900016903A (ko) | 고해상도 칼라그래픽 처리장치 | |
KR950703188A (ko) | 화상 처리 장치 및 방법 및 화상 처리부를 갖고 있는 게임기(Image Processing Device and Method Therefor, and Game Machine Having Image Processing Part) | |
US4707690A (en) | Video display control method and apparatus having video data storage | |
KR19980068128A (ko) | 화상 메모리장치 | |
KR0167169B1 (ko) | 데이타 송수신장치 | |
GB2150391A (en) | Sync signal generator | |
KR970003427B1 (ko) | 디지탈 비디오 신호의 스캔속도 변환장치 | |
SU1354241A1 (ru) | Устройство дл отображени информации на экране телевизионного приемника | |
SU1485226A1 (ru) | Устройство для отображения информации на экране телевизионного индикатора | |
KR900702500A (ko) | 평판 디스플레이 보상방법 및 회로 | |
KR0165394B1 (ko) | 화상처리장치의 메모리 리프레쉬 방법 및 장치 | |
SU1469518A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
JPS6362465A (ja) | 画像表示装置 | |
KR100748489B1 (ko) | 디지탈 티브이의 문자 표시 장치 | |
SU1462407A1 (ru) | Устройство дл формировани адреса видеопам ти растрового графического диспле | |
KR0147666B1 (ko) | 비디오 시스템의 화면 생성장치 | |
KR19990027318A (ko) | 그래픽 오버레이 방법 | |
JPS6125187A (ja) | Crt表示制御装置 | |
JPH0490591A (ja) | カラー液晶端末装置 | |
KR970009398A (ko) | 영상신호의 병렬처리방법 및 그 장치 | |
KR970003177A (ko) | 비디오 처리장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20040924 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |