KR900008479Y1 - 프린터의 헤드 구동회로 - Google Patents

프린터의 헤드 구동회로 Download PDF

Info

Publication number
KR900008479Y1
KR900008479Y1 KR2019870020962U KR870020962U KR900008479Y1 KR 900008479 Y1 KR900008479 Y1 KR 900008479Y1 KR 2019870020962 U KR2019870020962 U KR 2019870020962U KR 870020962 U KR870020962 U KR 870020962U KR 900008479 Y1 KR900008479 Y1 KR 900008479Y1
Authority
KR
South Korea
Prior art keywords
head
circuit
flop
flip
terminal
Prior art date
Application number
KR2019870020962U
Other languages
English (en)
Other versions
KR890010427U (ko
Inventor
신윤상
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870020962U priority Critical patent/KR900008479Y1/ko
Publication of KR890010427U publication Critical patent/KR890010427U/ko
Application granted granted Critical
Publication of KR900008479Y1 publication Critical patent/KR900008479Y1/ko

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/22Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of impact or pressure on a printing material or impression-transfer material
    • B41J2/23Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of impact or pressure on a printing material or impression-transfer material using print wires
    • B41J2/30Control circuits for actuators
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J29/00Details of, or accessories for, typewriters or selective printing mechanisms not otherwise provided for
    • B41J29/38Drives, motors, controls or automatic cut-off devices for the entire printing mechanism

Landscapes

  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

프린터의 헤드 구동회로
제 1 도는 본 고안의 회로도.
제 2 도의 (a) 내지 (f)는 본 고안에서의 설명을 위한 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
a : 타이머 발진회로 b : 헤드 구동회로
10 : 발진기 FF1: JK플립플롭
BUF : 버퍼 AND1~ANDn: 앤드게이트
TR1,TR2: 트랜지스터 R1-R10: 저항
VR1: 가변저항 Head1: 헤드핀
D1,D2: 다이오드 COM : 비교기
C1,C2: 콘덴서
본 고안은 컴퓨터의 주변장치 중 프린터에 관한 것으로 특히 도트매트릭스(DOT MATRIX)프린터의 헤드구동회로에 관한 것이다.
종래에는 헤드의 구동속도와 헤드핀이 인자판을 때리는 제어를 소프트 웨어적으로 하였으므로 인자속도가 늦을 뿐만 아니라 하드웨어적으로도 버퍼와 트랜지스터 배열을 이용하였지만 이는 헤드의 구동속도나 헤드판이 인자핀에 때리는 시간이 일절치 못하여 헤드의 파열이 발생하는 문제점이 있었다.
본 고안은 상기와 같은 문제점을 해결하기 위하여 안출한 것인바, 헤드구동 드라이버를 집적회로(IC)를 이용하여 인자속도를 향상시키고, 플립플롭과 비교기를 사용하여 헤드의 파열을 방지할 수 있는 프린터의 헤드구동회로를 제공함에 목적이 있다.
이하 첨부된 도면에 의하여 본 고안을 상세히 설명하면 다음과 같다.
제 1 도에서와 같이 발진기(10)의 단자(6)와 VCC단자 사이에 저항(R1),(R2)과 가변저항(VR1)을 연결하고 상기 발진기(10)의 단자(2), (4), (5)에는 콘덴서(C1), (C2)와 저항(R4)을 연결하며 상기 바린기(10)의 단자(3)에 버퍼(BUG)를 연결하여 구성한 타이머 발진회로(a)와, 클럭단자(CLK)가 인버터(INV)에 연결된 J-K플립플롭(FF1)의 출력단(Q)은 앤드게이트(AND1~ANDn)입력 일측(①) 및 타측(②)단자에 연결하고 상기 앤드게이트(AND1~ANDn)의 입력일측(①) 및 (②)단자에는 폰트(FONT)데이타를 연결하며 상기 앤드게이트(AND1)의 출력단자는 저항(R7)을 통하여 트랜지스터(TR1)의 베이스에 연결함과 동시에 트랜지스터(TR1)의 콜렉터는 다이오드(D1),(D2)를 통하여 헤드핀 구동코일(Head1)의 일측단에 연결하고 상기 트랜지스터(TR1)의 에미터는 트랜지스터(TR2)의 베이스에 상기 트랜지스터(TR2)의 콜렉터는 헤드핀 구동코일(Head1)의 타측단에 각각 연결하고, 상기 트랜지스터(TR2)의 에미터는 저항(R10)을 통하여 비교기(COM)의 입력반전단자(-)에 연결하도록 구성한 헤드구동회로(b)와, 상기 비교기(COM)의 입력 비반전단자(+)에는 저항(R8),(R9)을 연결하고 상기 비교기(COM)의 출력단은 저항( R6)을 통하여 상기 J-K플립플롭(FF1)의 클리어단자(CLR)에 연결하여 구성한 것이다.
이와같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
프린터의 헤드구동회로(b)는 헤드핀 갯수에 따라 구동회로수도 변경된다.
헤드핀의 갯수는 9~24핀 등 여러가지가 있지만 모든 핀구동이 동일하므로 본 고안에서는 그중 한 핀만 선택하여 설명을 한다.
타이밍 발진회로(a)의 발진주파수는 저항(R1~R4)과 콘덴서(C1),(C2)에 의해 발생하는데 이때 가변 저항(VR1)값에 의해서 타이밍이 결정되고 발진기(10)의 출력단자(3)에서는 회로는 안정화를 꾀하는 신호가 출력되어 이 신호는 버퍼(BUF)를 통해 증폭되어 제 2 도의 (a)에 도시한 바와같은 파형이 J-K플립플롭(FF1)의 클럭단자(CLK)에 입력된다.
그리하여 J-K플립플롭(FF1)이 출력단자(Q)로 제 2 도의 (b)에 도시한 바와같이 2분주된 파형이 출력되어 헤드 구동회로 (b)내의 앤드게이트(AND1)의 타측(②)단자에 입력되고, 상기 앤드게이트(AND1)이 입력 일측(①)단자에는 폰트데이타의 입력신호(제 2의 (c))가 헤드핀을 동작시킬때 입력되므로 상기 앤드게이트(AND1)에서는 하이신호가 출력되고 출력된 하이신호는 트랜지스터(TR1)의 베이스에 인가되어 트랜지스터(TR1)가 구동되고 따라서 트랜지스터(TR2)도 구동되므로 헤드(Head1)의 액트브(Active)상태를 선형적으로 변하게 된다.
이때 상기 트랜지스터(TR2)의 에미터에 흐르는 전류는 저항(R10)에 의하여 선형(linear) 전압으로 나타나며 이 선형전압은 비교기(COM)의 반전(-)단자에 입력된다.
그리하여 비교기(COM)에서는 반전(-)단자에 입력된 신호와 기준 전압신호(Verf)와를 비교하여 제 2 도의 (d)에 도시한 바와같은 파향이 비교기(COM)로부터 출력되어진다.
이렇게 출력된 신호는 J-K플립플롭(FF1)의 클리어단자(CLR)에 입력되어 플립플롭(FF1)은 클리어 상태가 된다.
한편, 제 2 도의 타이밍이 챠트에서 보는 바와 같이 비교기(COM)는 접점(C)의 전압과 기준전압(Vref)과를 비교하여 상기 접점(C)의 전압이 상기 기준전압(Vref)보다 높으면 로우신호를 출력하고 이 로우신호는 J-K플립플롭(FF1)의 클리어단자(CLR)에 입력되고 상기 접점(C)의 전압이 상기 기준전압(Vref)보다 낮으면 상기 비교기(COM)에서는 하이신호를 출력하고 이 하이신호는 상기 플립플롭(FF1)의 클리어단자(CLR)입력되어 상기 플립플롭(FF1)의 출력단자(Q)로 로우신호와 하이신호가 번갈아 출력되dj 헤드를 구동시킨다.
상기한 바와같이 헤드구동회로를 직접회로를 이용하므로 가격이 저렴하여 경제적이며 인자속도로 향상되고 또 플립플롭과 비교기를 이용하여 전압을 조정하므로 헤드의 파열을 방지하는 장점이 있는 것이다.

Claims (1)

  1. 타이머 발진회로(가)의 버퍼(BUF)를 헤드 구동회로(b)의 트랜지스터(TR1)에 연결한 회로에 있어서, 상기 버퍼(BUF)에 플립플롭(FF1)을 연결하고 상기 플립플롭(FF1)은 앤드게이트(AND1~ANDn)를 통하여 상기 트랜지스터(TR1)에 연결하며 상기 헤드구동회로(나)의 트랜지스터(TR2)에 비교기(COM)의 반전단자를, 기준 전압(Verf)에 상기 비교기(COM)의 비반전단자를 각각 연결하고 상기 비교기(COM)는 상기 플립플롭(FF1)에 연결하여 상기 비교기(COM)의 비교전압에 따라 상기 플립플롭(FF1)이 동작하여 헤드를 구동시키는 것을 특징으로 하는 프린터의 헤드 구동회로.
KR2019870020962U 1987-11-30 1987-11-30 프린터의 헤드 구동회로 KR900008479Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870020962U KR900008479Y1 (ko) 1987-11-30 1987-11-30 프린터의 헤드 구동회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870020962U KR900008479Y1 (ko) 1987-11-30 1987-11-30 프린터의 헤드 구동회로

Publications (2)

Publication Number Publication Date
KR890010427U KR890010427U (ko) 1989-07-08
KR900008479Y1 true KR900008479Y1 (ko) 1990-09-22

Family

ID=19269936

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870020962U KR900008479Y1 (ko) 1987-11-30 1987-11-30 프린터의 헤드 구동회로

Country Status (1)

Country Link
KR (1) KR900008479Y1 (ko)

Also Published As

Publication number Publication date
KR890010427U (ko) 1989-07-08

Similar Documents

Publication Publication Date Title
KR870002695A (ko) 지연 소자를 갖춘 인버터 루우프를 사용한 발진회로
KR890004886B1 (ko) 래치회로
KR900008479Y1 (ko) 프린터의 헤드 구동회로
KR930007074A (ko) 전자파 방출을 감소시키는 직적회로
US4641109A (en) CMOS crystal controlled oscillator
AU5394190A (en) Self timed register file
KR940002813Y1 (ko) 마이크로 프로세서의 리셋트 회로
KR910005678Y1 (ko) 플로피 디스크 드라이브의 스텝모터 제어회로
JP2547862B2 (ja) サーマルヘッド駆動装置
KR930006697Y1 (ko) 인코더의 인코딩 증가회로
KR950015042B1 (ko) 캠 데이타 회로
KR890009425Y1 (ko) 적외선 원격무선 조정장치의 펄스 위상변조(p.p.m)신호 판독장치
KR880002868Y1 (ko) 시스템 클럭펄스의 가변회로
JPS63110994A (ja) パルス・モ−タ駆動方式
JP3327414B2 (ja) パルス幅変調回路
KR910003595Y1 (ko) 프린트헤드 구동장치
KR900007359Y1 (ko) 프린터용 인터페이스 회로
CN116760402A (zh) 一种lp-hcsl类型输出驱动电路及芯片
KR910003031Y1 (ko) 리세트회로
KR930006135Y1 (ko) 펄스 발생회로
KR900001446Y1 (ko) 계단파를 이용한 아날로그-디지탈 변환기
KR860003707A (ko) 전압제어 발진기
KR930006695Y1 (ko) 파워 온 리세트회로
JP2547791B2 (ja) 電圧比較回路
JPS61242856A (ja) 印字制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20000830

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee