KR900001540Y1 - Control circuit of head drum speed - Google Patents

Control circuit of head drum speed Download PDF

Info

Publication number
KR900001540Y1
KR900001540Y1 KR2019860020439U KR860020439U KR900001540Y1 KR 900001540 Y1 KR900001540 Y1 KR 900001540Y1 KR 2019860020439 U KR2019860020439 U KR 2019860020439U KR 860020439 U KR860020439 U KR 860020439U KR 900001540 Y1 KR900001540 Y1 KR 900001540Y1
Authority
KR
South Korea
Prior art keywords
transistor
signal
drum
resistor
cue
Prior art date
Application number
KR2019860020439U
Other languages
Korean (ko)
Other versions
KR880013338U (en
Inventor
김종화
Original Assignee
주식회사금성사
구자학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 구자학 filed Critical 주식회사금성사
Priority to KR2019860020439U priority Critical patent/KR900001540Y1/en
Publication of KR880013338U publication Critical patent/KR880013338U/en
Application granted granted Critical
Publication of KR900001540Y1 publication Critical patent/KR900001540Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/46Controlling, regulating, or indicating speed
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Recording Or Reproducing By Magnetic Means (AREA)

Abstract

내용 없음.No content.

Description

브이씨알의 변속시 드럼속도 보정회로Drum speed correction circuit during V-Cal shifting

제1도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

제2도는 제1도 각부의 파형도.2 is a waveform diagram of each part of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

R1-R9: 저항 D1-D4: 다이오드R 1 -R 9 : resistor D 1 -D 4 : diode

Q1-Q4: 트랜지스터 1 : 속도제어부Q 1 -Q 4 : Transistor 1: Speed controller

2 : 위상제어부 3 : 가산증폭기2: phase control unit 3: addition amplifier

본 고안은 브이씨알의 변속시 드럼속도 보정회로에 관한 것으로, 특히 각종 변속지시 신호에 따라 드럼 콘트롤신호의 레벨을 해당 변속재생에 따른 상대속도에 맞게 조절하게한 브이씨알의 변속시 드럼속도 보정회로에 관한 것이다.The present invention relates to a drum speed correction circuit for shifting V-Cal. In particular, the drum speed correction circuit for shifting V-Cal to adjust the level of the drum control signal to the relative speed according to the shift reproduction according to various shift instruction signals. It is about.

일반적으로 브이씨알의 경우, 비디오헤드와 마그네틱 테이프의 상대속도는 대단히 중요한 것으로 기록시의 상대속도를 재생시에 동일하게 유지하지 못하면 칼라신호와 휘도신호가 일치하지 못하게 되어 화면상태가 고르지 못하게 됨은 물론 심할 경우에는 재생화면을 볼수 없게 되어버린다.In general, in case of V-Cal, the relative speed of the video head and the magnetic tape is very important. If the relative speed at the time of recording is not kept the same at the time of playback, the color signal and luminance signal are not matched, and the screen state is uneven. In this case, the playback screen becomes invisible.

특히 드럼 모터의 회전속도는 SP,LP,EP모드에 관계없이 일정하므로 비디오 헤드와 마그네틱 테이프의 상대속도 유지는 더욱 중요시된다. 이에따라 종래에는 정상재생시 상대속도를 맞춰주기 위하여 디지탈 방식으로 수평 동기주파수를 카운팅하여 상대속도를 제어해주는 것이 있으나 이는 회로가 복잡하여 실제 구성상에 어려움이 따르는 단점이 있었다.In particular, the rotational speed of the drum motor is constant regardless of the SP, LP, and EP modes, so maintaining the relative speed between the video head and the magnetic tape becomes more important. Accordingly, conventionally, the relative speed is controlled by counting the horizontal synchronizing frequency in a digital manner in order to match the relative speed during normal playback, but this has a disadvantage in that the circuit is complicated and the actual configuration is difficult.

본 고안은 이와같은 종래의 단점을 감안하여, 변속시작 지시신호, 정지재생신호 및 역방향재생 지시신호에 따라 드럼 콘트롤 단자의 전압을 각기 일정레벨로 제어해줌으로써 변속시에도 드럼의 회전속도와 마그네틱 테이프의 상대 속도가 해당 모드에 맞게 일정하게 유지될 수 있게 안출한 것으로 첨부한 도면에 의해 이를 상세히 설명하면 다음과 같다.The present invention, in view of the above-mentioned disadvantages, by controlling the voltage of the drum control terminal to a predetermined level in accordance with the shift start instruction signal, the stop play signal and the reverse play instruction signal, respectively, the rotation speed of the drum and the magnetic tape during the shift. The relative speed of the device is designed to be maintained to be consistent with the mode described in detail by the accompanying drawings as follows.

첨부한 제1도는 본 고안의 회로도로서 이에 도시한 바와 같이 브이씨알의 큐(CUE), 리뷰(REVIEW)동작시 고전위 신호가 입력되게 한 큐/리뷰단자(C/R)는 저항(R8)을 통해 트랜지스터(Q2)의 베이스에 접속함과 아울러 다이오드(D1) 및 저항(R7)을 통해 트랜지스터(Q1)의 베이스에 접속하고, 트랜지스터(Q1)의 베이스는 전원 측 저항(R9)에 접속함과 아울러 다이오드(D1)을 통해 상기 트랜지스터(Q2)의 콜렉터에 접속하여 그 접속점은 저항(R3), (R2)을 통해 상기 트랜지스터(Q1)의 콜렉터에 접속하여, 상기 저항(R2)(R3)의 접속점은 가산증폭기(3)의 출력측에 접속함과 아울러 저항(R4)을 통해 트랜지스터(Q3)의 콜렉터에 접속하고, 리뷰모드시 저전위 신호가 입력되게 한 캡스턴단자(CAP)는 역방향 다이오드(D2) 및 저항(R5)을 통해 상기 가산증폭기(3)의 출력측에 접속하고, 정지 모드시 고전위가 입력되게 한 정지단자(STL)는 저항(R6) 및 다이오드(D3)를 각기 통해 상기 트랜지스터(Q3)의 베이스 및, 상기 다이오드(D4)와 저항(R7)의 접속점에 접속하며 속도제어부(1) 및 위상제어부(2)의 출력측이 입력단자에 접속된 상기 가산증폭기(3)의 출력측을 드럼모터 콘트롤 신호단자(DRM)에 접속하여 구성한 것으로 이와같이 구성한 본 고안의 작용 및 효과를 상세히 설명하면 다음과 같다.The accompanying FIG. 1 is a circuit diagram of the present invention. As shown therein, the cue / review terminal C / R for inputting a high potential signal during CUE and REVIEW operation of V-C is a resistor R 8. ) also connected to the base of the transistor (Q 2) through the well base of the diode (D 1) and a resistor (R 7) connected to the base of the transistor (Q 1) through, and the transistor (Q 1) is the power supply side resistance It is connected to (R 9 ) and connected to the collector of the transistor (Q 2 ) through the diode (D 1 ) and its connection point is the collector of the transistor (Q 1 ) through the resistors (R 3 ), (R 2 ). connected to the resistance (R 2) (R 3) of the connection point is connected to the collector of the summing amplifier (3) connected to the output side as well as the transistor (Q 3) via a resistor (R 4) of, and the review mode capstan terminal by the low potential signal to be input (CAP) is added to the output of amplifier 3 via a reverse diode (D 2) and a resistor (R 5) Connected to the side, and a stationary terminal to be a high potential when entering idle mode (STL) is a resistance (R 6) and a diode (D 3) a base, and, of said transistor (Q 3) via each of said diode (D 4) And the output side of the addition amplifier 3 connected to the connection point of the resistor R 7 and the output side of the speed control unit 1 and the phase control unit 2 are connected to the input terminal to the drum motor control signal terminal DRM. If described in detail the operation and effects of the present invention configured in this way as follows.

브이씨알을 큐(CUE)모드로 동작시키면, 상기한 바와 같이 큐/리뷰단자(C/R)를 통해 고전위 신호가 입력되어 [제2도 (a)T2] 트랜지스터(Q2)(Q1)의 베이스에 인가되므로 그 트랜지스터(Q2)(Q4)가 온되고, 이에따라 드럼콘트롤계의 위상제어부(2)의 출력전압이 강제강압되어 가산증폭기(3)의 출력치가 저하되게 된다.When the V-CAL is operated in the cue mode, a high-potential signal is input through the cue / review terminal C / R as described above, so that [Fig. 2 (a) T 2 ] transistor Q 2 (Q). Since the transistor Q 2 is applied to the base of 1 ), the transistor Q 2 and Q 4 are turned on, and accordingly, the output voltage of the phase control unit 2 of the drum control system is forced down and the output value of the addition amplifier 3 is reduced.

이때 상기 트랜지스터(Q2)의 턴온에 따라 트랜지스터(Q1)의 베이스가 다이오드(D1) 및 상기 트랜지스터(Q2)를 통해 접지로 되어 그 트랜지스터(Q1)가 온되게 되어 전원단자(Vcc)의 전원이 저항(R1), 트랜지스터(Q1), 저항(R2)(R3) 및 트랜지스터(Q2)를 통해 접지로 흐르게 된다. 이에따라 상기 저항(R2)(R3)의 접속점에는 일정 전위(V1)가 유지되어 상기 드럼속도 및 위상제어 전압가산용 가산증폭기(3)의 출력신호에 합해져 드럼콘트롤 신호의 레벨을 큐(CUE)모드에 해당하는 일정레벨로 유지시켜준다. [제2도(d)T2] 이와같은 적절한 전압의 선정은 저항(R2)(R3)을 조절함으로써 가능하게 된다.At this time, in accordance with the turn-on of the transistor (Q 2) is the base of the transistor (Q 1) is in the ground through the diode (D 1) and the transistor (Q 2) is the transistor (Q 1) is presented on a power supply terminal (Vcc ) Flows to ground through resistor R 1 , transistor Q 1 , resistor R 2 (R 3 ) and transistor Q 2 . Accordingly, a constant potential V 1 is maintained at the connection point of the resistors R 2 and R 3 , and is added to the output signal of the drum amplifier and the phase control voltage addition amplifier 3 to cue the level of the drum control signal. It is maintained at a certain level corresponding to CUE) mode. [FIG. 2 (d) T 2 ] Such a proper voltage can be selected by adjusting the resistors R 2 and R 3 .

이와같은 상태에서 리뷰(REVIEW)모드로 브이씨알을 동작시키면 상기한 큐(CUE) 모드 동작에 더하여 상기한 바와같이 캡스턴단자(CAP)에 저전위 신호가 인가되어 [제2도(b)T3] 상기 저항(R2)(R3)의 접속점에서 분압된 전압(V1)이 저항(R5) 및 다이오드(D2)를 통해 저전위의 캡스턴단자(CAP)로 흐르게되어 본래의 전압(V1)은 다시 저항(R5) 및 다이오드(D2)에 의해 분압되어 상기 가산증폭기(3)의 출력신호에 합해지게 되어 드럼 콘트롤 신호의 레벨은 다시 리뷰모드에 해당하는 일정레벨로 유지된다 [제2도 (d)T3]와 이와같은 상태에서 정지(STILL) 모드로 브이씨알을 동작시키면 역시 드럼과 테이프의 상대속도가 달라지게 되는바, 정지단자(STL)를 통해 상기한 바와같이 고전위 신호가 입력되어 [제2도의 (c)T4] 트랜지스터(Q3)(Q4)에 베이스에 인가되어 그 트랜지스터(Q3)(Q4)가 온되고, 이에따라 트랜지스터(Q4)를 통해 가산증폭기(3)에 입력되는 위상 제어부(2)의 출력이 감소되고 트랜지스터(Q3)를 통해 상기 가산증폭기(3)의 출력치가 접지로 흘러 감소되므로써 드럼 콘트롤 신호의 레벨은 본래의 드럼 콘트롤 신호 레벨보다 낮아지게 되어 [제2도(d) T4] 정지모드에 맞는 드럼과 테이프의 상대속도가 정확히 유지된다. 제2도의 시간 T1, T1' 는 정상 재생시의 경우를 나타낸 것이다.Thus when operating a V CR in the same conditions as in the review (REVIEW) mode is applied in addition to the one cue (CUE) mode operation, the low potential signal to the capstan terminal (CAP), as described above [FIG. 2 (b) T 3 The divided voltage V 1 at the connection point of the resistors R 2 and R 3 flows through the resistor R 5 and the diode D 2 to the low potential capstan terminal CAP. V 1 ) is divided again by the resistor R 5 and the diode D 2 to be added to the output signal of the addition amplifier 3 so that the level of the drum control signal is again maintained at a constant level corresponding to the review mode. [Fig. 2 (d) T 3 ] and operating the V-Cal in the STILL mode in this state also changes the relative speed of the drum and the tape, as described above through the stop terminal (STL) the high potential signal is input is applied to the base in the second-degree (c) T 4] transistor (Q 3) (Q 4) the transfection Requester (Q 3), the summing amplifier (Q 4) is turned on and, yiettara the output of transistors phase control unit (2) that is input to summing amplifier 3 through the (Q 4) is reduced through a transistor (Q 3) ( 3) the level of the drum control signal doemeurosseo output value decreases flow to ground is lower than the original drum control signal level. [FIG. 2 (d) T 4] the relative speed of the drum and the tape for the stop mode is accurately maintained . The time T 1 , T 1 ′ in FIG. 2 represents the case of normal reproduction.

이상에서 설명한 바와같이 본 고안은 브이씨알의 각 변속재생모드에 따라 브이씨알 드럼 콘트롤 신호의 레벨을 해당 모드에서의 드럼과 테이프의 상대속도에 맞게 조절해줌으로써 브이씨알의 변속재생시 칼라신호와 휘도신호가 정확히 일치하여 선명하고 안정된 화면을 전시할 수 있는 효과가 있게 된다.As described above, the present invention adjusts the level of the V-Cal drum control signal to the relative speed of the drum and the tape in the corresponding mode according to each variable-speed playback mode of V-CAL. The signal is matched precisely, resulting in a clear and stable display.

Claims (1)

브이씨알의 큐(CUE)모드 동작시 큐/리뷰단자(C/R)의 고전위 신호에 의해 트랜지스터(Q2),(Q4)를 온시켜, 트랜지스터(Q4)를 통해 감소되는 위상제어부(2)의 출력치를 트랜지스터(Q2)가 온됨에 따라 그의 콜렉터에 접속된 저항(R2)(R3)의 접속점의 전위로 드럼 콘트롤 신호를 인가하는 가산증폭기(3)의 출력치를 증가보정하고, 리뷰(REVIEW)모드시 캡스턴단자(CAP)의 저전위 신호에 의해 상해 가산증폭기(3)의 출력치가 저항(R3) 및 다이오드(D2)를 통해 감소보정되게 하며, 정지모드(STILL)시 트랜지스터(TR3)를 온시켜 상기 가산증폭기(3)의 출력 드럼 콘트롤 신호가 일정레벨로 유지되게 구성함을 특징으로 하는 브이씨알의 변속시 드럼속도 보정회로.Phase control unit which reduces transistors Q 4 by turning on the transistors Q 2 and Q 4 by the high potential signal of the cue / review terminal C / R during VUE's cue mode operation. As the transistor Q 2 turns on, the output value of (2) increases and corrects the output value of the addition amplifier 3 which applies the drum control signal to the potential of the connection point of the resistor R 2 (R 3 ) connected to its collector. In the review mode, the output value of the injury addition amplifier 3 is reduced and corrected through the resistor R 3 and the diode D 2 by the low potential signal of the capstan terminal CAP. C) turning on the transistor (TR 3 ) so that the output drum control signal of the adder amplifier (3) is maintained at a constant level.
KR2019860020439U 1986-12-18 1986-12-18 Control circuit of head drum speed KR900001540Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860020439U KR900001540Y1 (en) 1986-12-18 1986-12-18 Control circuit of head drum speed

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860020439U KR900001540Y1 (en) 1986-12-18 1986-12-18 Control circuit of head drum speed

Publications (2)

Publication Number Publication Date
KR880013338U KR880013338U (en) 1988-08-30
KR900001540Y1 true KR900001540Y1 (en) 1990-02-28

Family

ID=19258064

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860020439U KR900001540Y1 (en) 1986-12-18 1986-12-18 Control circuit of head drum speed

Country Status (1)

Country Link
KR (1) KR900001540Y1 (en)

Also Published As

Publication number Publication date
KR880013338U (en) 1988-08-30

Similar Documents

Publication Publication Date Title
KR900001540Y1 (en) Control circuit of head drum speed
US5175629A (en) Superimposing circuit for a video apparatus
KR910005592Y1 (en) Tracking preset regulating circuit for dual system vtr
JPS5780881A (en) Rotary head type magnetic recording and reproducing device
KR930007375Y1 (en) Frequency converting circuit for fm carrier
KR900008446Y1 (en) Control circuit for capstan motor
KR200170031Y1 (en) Automatic gain control circuit of vcr
KR910005624Y1 (en) Still screen regulating circuit for vtr
US4514668A (en) D.C. Motor driving circuit
KR930005149Y1 (en) Head track automatic control circuit for vcr
KR930006784Y1 (en) Noise bar control circuit of vtr
KR930001113Y1 (en) Tracking freeset circuit
KR910001826Y1 (en) Tracking control circuit of picture signal recording and play back device
KR930004032Y1 (en) Low speed playing control circuit for vtr
KR940005014Y1 (en) Picture shaking compensating circuit for search reproducing
KR910001763Y1 (en) Speed regulating circuit
KR950000449Y1 (en) Multi-frame process system for vcr
KR910003264Y1 (en) Switching circuit for motor-speed
KR870002322Y1 (en) Tracking control display circuit of vtr
KR880000709Y1 (en) Drum motor speed control circuit of video tape recorder
KR930000771Y1 (en) Tape end/start detecting circuit for one output
KR950010536Y1 (en) High speed circuit when no signal of vcr
JPH057831Y2 (en)
KR900007910Y1 (en) Head speed control circuit
KR900001501Y1 (en) Stop mode control circuit of video tape recorder

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971229

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee