KR890004223Y1 - 음성분석 시스템의 연산데이타신호 입력장치 - Google Patents

음성분석 시스템의 연산데이타신호 입력장치 Download PDF

Info

Publication number
KR890004223Y1
KR890004223Y1 KR2019850018420U KR850018420U KR890004223Y1 KR 890004223 Y1 KR890004223 Y1 KR 890004223Y1 KR 2019850018420 U KR2019850018420 U KR 2019850018420U KR 850018420 U KR850018420 U KR 850018420U KR 890004223 Y1 KR890004223 Y1 KR 890004223Y1
Authority
KR
South Korea
Prior art keywords
terminal
digital signal
output
signal processor
input
Prior art date
Application number
KR2019850018420U
Other languages
English (en)
Other versions
KR870011020U (ko
Inventor
이종석
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR2019850018420U priority Critical patent/KR890004223Y1/ko
Publication of KR870011020U publication Critical patent/KR870011020U/ko
Application granted granted Critical
Publication of KR890004223Y1 publication Critical patent/KR890004223Y1/ko

Links

Classifications

    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L15/00Speech recognition
    • G10L15/28Constructional details of speech recognition systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Computational Linguistics (AREA)
  • Health & Medical Sciences (AREA)
  • Audiology, Speech & Language Pathology (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Multimedia (AREA)
  • Complex Calculations (AREA)

Abstract

내용 없음.

Description

음성분석 시스템의 연산데이타신호 입력장치
제1도는 본 고안 음성분석 시스템의 연산데이타신호 입력장치 블록도.
제2도는 제1도의 입출력제어부 및 인터럽트분류회로의 상세회로도.
제3도 및 제4도는 제2도 각부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 필터 2 : 직병렬변환기
3 : 버퍼 4 : 램
5 : 롬 6 : 디지탈신호프로세서
7 : 중앙처리장치 8 : 다이렉트메모리억세스
9 : 데이타버스 10 : 입출력제어부
11 : 인터럽트분류회 12 : 발진기
13 : 어드레스버스 14 : 디코더
AND1 : 앤드게이트 NANK1,NAND2 : 낸드게이트
본 고안은 음성신호에서 기본 주파수와 에너지를 추출하는 음성분석 시스템에 관한 것으로, 특히 연산데이타신호를 빠른속도로 입력시키기 위한 음성분석 시스템의 연산데이타신호 입력장치에 관한 것이다.
종래의 입력장치에 있어서는 산술프로세서(arithmatic processer) 또는 제어프로세서(control processor)를 이용하여 연산하였으므로 시스템이 매우 복잡하게 되어 결함이 있었다.
본 고안은 이와같은 종래의 결함을 감안하여, 산술프로세서 또는 제어프로세서를 사용하지 않고, 빠른속도로 연산하는 디지탈신호프로세서를 사용하여 간단히 구성함은 물론 다이렉트메모리억세스(direct memory access)를 사용하여 연산데이타신호의 입력속도를 개선하게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제1도는 본 고안의 음성분석 시스템의 연산데이타신호 입력장치 블록도로서, 이에 도시한 바와같이 입력단자에 마이크(MIC)가 접속된 필터(1)의 출력단자를 직병렬변환기(2) 및 버퍼(3)를 통한후 입출력제어부(10)를 제어하는 중앙처리장치(7)의 데이타버스(9)의 접속함과 아울러 상기 입출력제어부(10)의 제어를 받는 램(4)및 롬(5), 디지탈신호프로세서(6), 다이렉트메모리억세스(8)의 데이타버스(9)에 접속하고, 상기디지탈신호프로세서(6)의 출력단자(PO)(PL)(DRQ)를 인터럽트분류회로(11)에 접속하고, 그 인터럽트분류회로(11)의 출력단자를 중앙처리장치(7)의 인터롭투단자(INT)와 다이렉트 메모리억세스(8)의 대기단자(RDY)에 접속하여 구성한다.
그리고, 제2도는 제1도의 입출력제어부(10) 및 인터럽트분류회로(11)의 상세회로도로서, 이에 도시한 바와같이 다이렉트메모리억세스(8) 및 중앙처리장치(7)와 어드레스버스(13)로 연결된 디코더(14)의 출력단자(RDDSP)(WRDSP)를 디지탈신호프로세서(6)의 리드단자(RD)및 라이트단자(WR)에 각기 접속함과 아울러 앤드게이트(AND1)를 통해 그 디지탈신호프로세스(6)의 입력단자(AO)(CS)(DACK)에 접속하고, 그 디지탈 신호프로세서(6)의 데이차요구단자(DRQ)및 출력단자(PO)와, 데이타요구단자(DRQ)및 출력단자(PL)를 낸드게이트(NAND1), (NAND2)를 각기 통해 다이렉트메모리억세스(8)의 대기단자(RDY) 및 중앙처리장치(7)의 인터럽트단(INT)에 접속하여 구성한 것으로, 제1도의 설명중 미설명 부호 12는 발진기이다.
이와같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.
마이크(MIC)에 아날로그음성신호가 입력되면, 그 아날로그음성신호는 필터(1)에서 필터링된 후 발진기(12)의 출력클럭신호(2.04MHz)에 따라 디지탈신호로 변환되고, 샘플링클럭신호(8MHz)에 따라 샘플링되어 음성신호의 기본주파주와 에너지를 구하기 위한 프레임(약 16m sec)단위로 출력되고, 이 출력신호는 직병렬변환기(2) 및 버터(3)를 통해 램(4)에 저장된다.
이와같이 하여 음성신호가 램(4)에 저장되면, 중앙처리장치(7)에서 그를 인지하여 그에따른 어드레스신호를 어드레스버스(13)를 통해 디코더(14)에 인가한다. 따라서, 이때 디코더(14)의 출력단자(WRDSP)에서 저전위 신호가 출력되어 디지탈신호프로세서(6)의 라이트단자(WR)에 인가되므로 그 디지탈신호프로세서(6)는 라이트 상태로 되어 그의 데이타요구단자(DRQ) 및 출력단자(PO)로 제3(a)도,제3(b)도에 도시한 바와같이 고전위신호를 출력하게 된다.
따라서, 이때 낸드게이트(NANDL)에서 제3(c)도에 도시된 바와같이 저전위신호가 출력되어 다이렉트메모리억세스(8)의 대기단자(RDY)에 인가되고, 이에따라 그 다이렉트메모리억세스(8)는 램(4)에 저장된 데이타 신호를 읽은 후 데이타버스(9)를 통해 디지탈 신호프로세서(6)에 입력시키게 된다.
그리고, 이때 디지탈신호프로세서(6)의 입력단자(DACK)및 라이트단자(WR)에는 제3(d)도에 도시한 바와 같은 파형신호가 입력되는데 그 입력단자(DACK)에 저전위신호가 입력될때 그 디지탈프로세서(6)는 그의 데이타요구단자(DRQ)로 제3(a)도에 도시한 바와같이 저전위신호를 출력하게 된다.
한편, 디지탈신호프로세서(6)에서 데이타신호의 연산이 끝나면, 디지탈신호프로세서(6)는 그의 데이타요구단자(DRQ) 및 출력단자(P1)로 제4(a)도, 제4(b)도에 도시한 바와같은 파형신호를 출력하고, 이에따라 낸드게이트(NAND2)에서 제4(c)도에 도시된 바와같이 저전위신호가 출력되어 중앙처리장치(7)의 인터럽트단자(INT)에 인가된다.
따라서, 이때 중앙처리장치(7)는 그 인터럽트에 따른 어드레스신호를 어드레스버스(13)를 통해 디코더(14)에 인가하므로 그 디코더(14)의 출력단자(RDDSP)에서 제4(d)도에 도시된 바와같이 저전위신호가 출력되어 디지탈신호프로세서(6)의 리드단자(RD)에 인가된다.
이에따라, 그 디지탈신호프로세서(6) 리드상태로 되므로 중앙처리장치(7)는 데이타버스(9)를 통해 디지탈신호프로세서(6)의 연산결과를 읽어오게 된다.
이상에서 상세히 설명한 바와같이 본 고안은 연산속도가 빠른 디지탈신호프로세서를 이용하여 연산을 수행하게되므로 그 연산속도가 빠르게 되고, 다이렉트메모리억세스를 이용하여 데이타신호를 입력시키므로 그 입력속도가 매우 빠르게 되는 효과가 있다.

Claims (2)

  1. 입력단자에 마이크(MIC)가 접속된 필터(1)의 출력단자를 직병렬변환기(2)및 버터(3)를 통한 후 입출력제어부(10)를 제어하는 중앙처리장치(7)의 데이타버스(9)에 접속함과 아울러 입출력제어부(10)의 제어를 받는 램(4) 및 롬(5), 디지탈신호프로세서(6), 다이렉트메모리억세스(8)의 데이타버스(9)에 접속하고, 그 디지탈 신호프로세서(6)의 출력단자(PO),(P1)(DRQ)를 인터럽트분류회로(11)에 접속하며, 그 인터럽트분류회로(11)의 출력단자를 상기 중앙처리장치(7)의 인터럽트단자(INT)와 상기 다이렉트메모리억세스(8)의 대기단자(RDY)에 접속하여 구성된 것을 특징으로 하는 음성분석 시스템의 연산데이타신호 입력단자.
  2. 제2항에 있어서, 다이렉트메모리억세스(8) 및 중앙처리장치(7)와 어드레스버스(13)로 연결된 디코더(14)의 출력단자(RDDSP),(WRDSP)를 디지탈신호프로세서(6)의 리드단자(RD) 및 라이트단자(WR)에 접속함과 아울러 앤드게이트(AND1)를 통해 그 디지탈신호프로세서(6)의 입력단자(AO)(CS)(DACK)에 접속하고, 상기 디지탈신호프로세서(6)의 데이타요구단자(DRQ)및 출력단자(PO)와, 데이타요구단자(DRQ) 및 출력단자(P1)를 낸드게이트(NAND1)(NAND2)를 각기 통해 다이렉트메모리억세스(8)이 대기단자(RDY) 및 중앙처리장치(7)의 인터럽트단자(INT)에 접속하여 구성된 것을 특징으로 하는 음성분석 시스템의 연산데이타신호 입력장치.
KR2019850018420U 1985-12-31 1985-12-31 음성분석 시스템의 연산데이타신호 입력장치 KR890004223Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850018420U KR890004223Y1 (ko) 1985-12-31 1985-12-31 음성분석 시스템의 연산데이타신호 입력장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850018420U KR890004223Y1 (ko) 1985-12-31 1985-12-31 음성분석 시스템의 연산데이타신호 입력장치

Publications (2)

Publication Number Publication Date
KR870011020U KR870011020U (ko) 1987-07-15
KR890004223Y1 true KR890004223Y1 (ko) 1989-06-26

Family

ID=19247842

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850018420U KR890004223Y1 (ko) 1985-12-31 1985-12-31 음성분석 시스템의 연산데이타신호 입력장치

Country Status (1)

Country Link
KR (1) KR890004223Y1 (ko)

Also Published As

Publication number Publication date
KR870011020U (ko) 1987-07-15

Similar Documents

Publication Publication Date Title
US4991217A (en) Dual processor speech recognition system with dedicated data acquisition bus
KR890004223Y1 (ko) 음성분석 시스템의 연산데이타신호 입력장치
JPS62115199A (ja) 音声応答装置
FR1301743A (fr) Système de machine à écrire phonétique
KR890001098Y1 (ko) 음성 인식기
KR890001798B1 (ko) 8비트 및 16비트 중앙처리 장치를 이용한 데이타신호 처리장치
KR890002302Y1 (ko) 음성신호 분석장치의 인터럽트신호 분류회로
KR960025319A (ko) 음성인식시스템에 있어서 자동 학습 훈련장치
KR0119130B1 (ko) 12비트 아날로그/디지탈 변환장치를 이용한 데이타 처리장치
KR910017321A (ko) 고속 디지탈 신호 분석 장치
KR920000456B1 (ko) 음성신호를 이용한 계산기
KR960024880A (ko) 음성의 녹음과 재생이 동시 동작 가능한 오디오 보드
KR870005282A (ko) 음성 인식 로보트 제어장치
KR870005338A (ko) 음성 합성 시스템
KR890016480A (ko) 실시간 음성인식 보드장치
KR920005006A (ko) 계측 장비 제어 장치
KR930023908A (ko) 음식 인식 시스템
KR950002081Y1 (ko) Msx 컴퓨터의 음성합성 인터페이스회로
KR880008194A (ko) 속도 가변형 아날로그 데이터 취득회로
JPS56105537A (en) Data processing device
KR890008673A (ko) 마이컴을 이용한 데이타 처리장치
Yannakoudakis Voice I/O: Problems and perspectives.
JPS59160348U (ja) 音声出力装置
KR940004446A (ko) 버스 인터페이스 장치
JPS62124689A (ja) プログラマブルチツプセレクト信号発生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee