KR890002676B1 - Tv channel setting circuit - Google Patents

Tv channel setting circuit Download PDF

Info

Publication number
KR890002676B1
KR890002676B1 KR1019850007060A KR850007060A KR890002676B1 KR 890002676 B1 KR890002676 B1 KR 890002676B1 KR 1019850007060 A KR1019850007060 A KR 1019850007060A KR 850007060 A KR850007060 A KR 850007060A KR 890002676 B1 KR890002676 B1 KR 890002676B1
Authority
KR
South Korea
Prior art keywords
microprocessor
channel
key matrix
signal
screen
Prior art date
Application number
KR1019850007060A
Other languages
Korean (ko)
Other versions
KR870003643A (en
Inventor
이태성
Original Assignee
삼성전자 주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정재은 filed Critical 삼성전자 주식회사
Priority to KR1019850007060A priority Critical patent/KR890002676B1/en
Publication of KR870003643A publication Critical patent/KR870003643A/en
Application granted granted Critical
Publication of KR890002676B1 publication Critical patent/KR890002676B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/26Pc applications
    • G05B2219/2615Audio, video, tv, consumer electronics device

Abstract

The circuit is for selecting the desired station by pressing the preset programmed number insted of the specific station number. The circuit consists of a key matrix (20) for matching one of inputs (I1-4) to the one of outputs (01-4) with each other, a buffer (30) for amplifying the output (01-4), a microprocessor (40) for identifying the input command and providing the signal corresponding to the command instruction, a non-volatile memory (50) for stoving and providing the channel data from/to the microprocessor, an on-screen displayer (60) for providing primary colour signals, and inverters (70.80) for providing horizontal and vertical synchronous signals (HS, VS) to the HS, VS taps of the on-screen displayer.

Description

프로그램어블 TV 채널 세팅회로Programmable TV Channel Setting Circuit

제1도는 본 발명에 의한 프로그램어블 TV 채널 세팅회로도.1 is a programmable TV channel setting circuit according to the present invention.

제2도는 본 발명에 의한 TV 채널 세팅 과정을 디스플레이 하는 TV 화면의 예시도.2 is an exemplary view of a TV screen displaying a TV channel setting process according to the present invention.

제3도는 본 발명에 따라 세팅된 TV 채널을 선택하였을 때 선국된 방송국명을 디스플레이하는 TV 화면의 예시도.3 is an exemplary view of a TV screen displaying a station name tuned in when the TV channel set according to the present invention is selected.

제4도는 주요부분에 대한 타이밍도.4 is a timing diagram for the main part.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

20 : 키이 매트릭스 30 : 버퍼20: Key Matrix 30: Buffer

40 : 마이크로프로세서 50 : 비휘발성 메모리40: microprocessor 50: nonvolatile memory

60 : 온스크린부 70 : 수평동기 신호 반전수단60: on-screen unit 70: horizontal synchronization signal inverting means

80 : 수직동기 신호 반전수단80: vertical synchronous signal inverting means

본 발명은 프로그램어블 TV 체널 세팅회로에 관한 것으로서, 특히 시청하고자 하는 TV 방송국의 국명과 채널번호를 프로그램에 의한 세팅동작에 의해 순차적으로 저장한 후 프로그램 번호만을 선택하였을 때 자동으로 시청하고자 하는 TV 방송국의 국명이 화면에 디스플레이 되도록 하는 프로그램어블 TV 채널 세팅회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a programmable TV channel setting circuit, and in particular, stores a station name and a channel number of a TV station to be watched sequentially by a setting operation by a program, and then selects a program number automatically. The present invention relates to a programmable TV channel setting circuit for displaying a station name on a screen.

종래의 TV에서는 각 지역마다 채널이 다르기 때문에 채널을 선택하여도 어느 방송이 나오는지 그 TV 채널을 자주 선택하여 시청한 사람이 아니면 알기 어려운 불편이 있었다.In the conventional TV, since the channel is different in each region, it is difficult to know which broadcaster is selected even if the channel is selected and the viewer frequently selects and watches the TV channel.

따라서, 본 발명에서는, 상기한 종래의 문제점을 해결하기 위하여, 시청하고자 하는 TV 방송국을 선택할때 해당 방송국의 채널번호를 선택하지 않고 단지 사용자가 임의로 지정해둔 프로그램번호를 선택함으로써 자동으로 희망하는 TV 방송국의 국명이 화면에 디스플레이될 수 있게 하는 TV 채널 세팅회로를 제공하는데 그 목적을 두고 있다.Therefore, in the present invention, in order to solve the above-mentioned conventional problems, when selecting a TV station to be watched, the desired TV station is automatically selected by simply selecting a program number arbitrarily designated by the user instead of selecting the channel number of the station. Its purpose is to provide a TV channel setting circuit that allows a country's name to be displayed on a screen.

다음은 첨부된 도면에 의거하여 본 발명의 실시예를 상세히 설명한 것이다.Next, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 발명에 의한 회로를 나타낸 도면이다. 참조번호 20은 소정의 키이기 조작될 때 4개의 입력(I1-I4)의 어느 하나와 4개의 출력(O1-O4)중의 어느 하나를 서로 연결하여 주는 키이 매트릭스로서, 입력(I1-I4)은 각각 다이오드(D1-D4) 및 저항(R1-R4)을 통하여 마이크로프로세서(40)의 포트(P24-P27)에 접속되어 있으며, 출력(O1-O4)은 버퍼부(30)의 입력(B1-B4)와 저항(R1-R4)사이에는 각각 저항(R5-R8)을 통하여 전원(5V)에 연결되어 있다.1 is a diagram showing a circuit according to the present invention. Reference numeral 20 denotes a key matrix which connects any one of the four inputs I1-I4 and one of the four outputs O1-O4 with each other when the predetermined key is operated. The inputs I1-I4 Respectively, the diodes D1-D4 and resistors R1-R4 are connected to the ports P24-P27 of the microprocessor 40, and the outputs O1-O4 are inputs B1-1 of the buffer unit 30. Between B4) and resistors R1-R4, they are connected to power supply 5V via resistors R5-R8, respectively.

그리고, 키이 매트릭스(20)의 출력을 증폭하여 후단의 충분한 전류를 공급하는 버퍼부(30)의 출력(B5-B8)은 각각 마이크로프로세서(40)의 포토(P34-P37)에 접속되어 있으며, 동시에 출력(B6-B8)은 각각 온스크린부(ON SCREEN 부)(60)의 데이타 입력단자(D), 스트로브(Strobe)단자(STB) 및 클럭단자(CLK)에 접속되어 있다.The outputs B5-B8 of the buffer unit 30, which amplify the output of the key matrix 20 and supply sufficient current in the rear stage, are connected to the ports P34-P37 of the microprocessor 40, respectively. At the same time, the outputs B6-B8 are connected to the data input terminal D, the strobe terminal STB, and the clock terminal CLK of the on-screen unit (ON SCREEN unit) 60, respectively.

이와같은 구조에서 키이가 조작하지 않는 평상시에는 키이 매트릭스(20)의 입력단자(I1-I4) 에는 +5V의 전압이 인가되고 4개의 출력단자(O1-O4)는 인가전압이 없는 상태로 유지되어 있다가, 소정의 키이가 조작되면 상기한 입력단자(I1-I4)중의 어느 하나와 출력단자(O1-O4)중의 어느 하나가 서로 연결되어 마이크로프로세서(40)의 일포트측(P24-P27)과 다른 포트측(P34-P37)에 인가되는 전압레벨에 차이가 생기게 된다. 마이크로프로세서(40)는 이와같은 입력포트의 전압레벨의 차이를 입력신호로 받아들여 키이 매트릭스(20)로 부터 어떤 명령이 들어 왔는가를 인식하게 된다.In this structure, a voltage of +5 V is applied to the input terminals I1-I4 of the key matrix 20 and the four output terminals O1-O4 are maintained without an applied voltage. Then, when a predetermined key is operated, any one of the above-described input terminals I1-I4 and one of the output terminals O1-O4 are connected to each other so that one port side P24-P27 of the microprocessor 40 is connected to each other. There is a difference in the voltage level applied to the other port side (P34-P37). The microprocessor 40 receives the difference in voltage level of the input port as an input signal and recognizes which command is received from the key matrix 20.

즉, 평상시 마이크로프로세서(40)의 입력포트(P24-P27)는 저항(R5-R8)의 풀업(PULL-UP)저항에 의해 하이상태를 유지하고 있으며, 출력포트(P34-P37)는 마이크로프로세서(40)의 제어에 의해, 처음에 출력포트(P34)는 로우레벨을 출력하고 나머지는 하이레벨을 출력한다. 다음순간 출력포트(P34)를 로우레벨로 내보내고 나머지는 하이레벨을 출력한다.That is, the input ports P24-P27 of the microprocessor 40 are normally kept high by the pull-up resistors of the resistors R5-R8, and the output ports P34-P37 are the microprocessors. Under the control of 40, the output port P34 first outputs a low level, and the rest outputs a high level. The output port P34 is output to the low level at the next moment and the high level is output to the rest.

다음순간 출력포트(P35)를 로우레벨로 내보내고 나머지는 하이레벨을 출력한다. 상기 동작을 계속 반복하는 중에 예를 들어 키 매트릭스(20)의 5번 키를 누르면 출력포트(P35)가 로우레벨인 순간 저항(R8)과 다이오드(D4)를 통하여 전류가 흐르게 되므로 입력포트(27)는 하이레벨에서 로우레벨로 된다.The output port P35 is output to the low level at the next moment and the high level is output to the rest. For example, if the number 5 key of the key matrix 20 is pressed while the above operation is repeated, current flows through the instantaneous resistor R8 and the diode D4 at which the output port P35 is at a low level. ) Goes from high level to low level.

따라서, 마이크로프로세서(40)은 출력포트(P35)를 로우레벨로 한 순간 입력포트(P27)이 하이레벨에서 로우레벨로 변했으므로 키 5가 눌려졌음을 인식하게 된다. 여기서 저항(R1-R4)는 마이크로프로세서(40) 보호용 저항이며, 다이오드(D1-D4)도 역전류가 흘러 마이크로프로세서(40)에 손상을 입히는 것을 방지하기 위한 것이다.Accordingly, the microprocessor 40 recognizes that the key 5 is pressed because the input port P27 is changed from the high level to the low level at the moment when the output port P35 is set to the low level. In this case, the resistors R1-R4 are resistors for protecting the microprocessor 40, and the diodes D1-D4 are also used to prevent damage to the microprocessor 40 through reverse current flow.

마이크로프로세서(40)의 칩 셀렉트 단자(

Figure kpo00001
)는 온 스크린부(60)의 칩 셀렉트 단자(
Figure kpo00002
)에 연결되어 TV 방송국의 채널 세팅이나 선국 과정에서 온스크린부(60)을 동작시키는 역활을 하는 것이다. 그리고, 마이크로프로세서(40)는 TV 채널 세팅시에는 TV 방송국의 국명과 해당 채널에 대한 데이터를 비휘발성 메모리(이하 메모리라 칭함)(50)에 기억시켜 놓고, TV 채널 선국시에는 다시 메모리(50)로부터 희망하는 TV 방송국의 국명과 해당 채널에 대한 데이타를 읽어들이도록 되어 있다.Chip select terminal on the microprocessor
Figure kpo00001
) Is a chip select terminal () of the on-screen unit 60.
Figure kpo00002
) To operate the on-screen unit 60 in the channel setting or tuning process of the TV station. When the TV channel is set, the microprocessor 40 stores the station name of the TV station and data about the channel in a nonvolatile memory (hereinafter referred to as memory) 50, and when the TV channel is tuned, the memory 50 again. ) Reads the station name of the desired TV station and data on the channel.

여기서 리세트 펄스 발생단자(

Figure kpo00003
)는 처음 전원 인가시 로우레벨에서 하이레벨로 되도록 구성된 부분에서 들어오는 신호를 마이크로프로세서(40)와 메모리(50)가 고유하며 하이레벨이 되면 동작 가능 상태가 되어 TV 세팅 작업시 메모리(50)를 리세트 상태로 만든다. 기억 동작은 마이크로프로세서(40)가 제4(a)도와 같이 기입/독출단자(
Figure kpo00004
)를 로우레벨로 유지하도록 하고 제4(c)도와 같이 클럭(CLK)을 일정하게 보내면서 제4(d)도와 같이 8비트의 어드레스를 전송하고 이어 제4(e)도와 같이 8비트의 데이타를 전송하면 지정한 메모리(50)내의 어드레스에 데이타가 기억된다.Here, the reset pulse generating terminal (
Figure kpo00003
) Is the signal from the part configured to go from low level to high level when the power is first applied, and the microprocessor 40 and the memory 50 are unique. Make it reset. The memory operation is performed by the microprocessor 40 as shown in FIG. 4 (a).
Figure kpo00004
) Is kept at a low level, and while the clock CLK is constantly transmitted as shown in FIG. 4 (c), an 8-bit address is transmitted as shown in FIG. 4 (d), followed by 8-bit data as shown in FIG. 4 (e). Is transmitted, the data is stored in the address in the designated memory 50.

여기서 데이타는 마이크로프로세서(40)에서 메모리(50)로 옮겨진다. 읽는 동작은 마이크로프로세서(40)가 기입/독출단자(

Figure kpo00005
)를 제4(b)도와 같이 하이레벨로 유지하도록 하고, 클러(CLK)라인을 통해 제4(c)도와 같이 일정한 클럭을 전송하면서 제4(d)도와 같이 어드레스 라인으로 어드레스를 주면 메모리(50)는 제4(e)도와 같이 데이트 라인으로 메모리(50)에서 마이크로프로세서(40)로 직렬 8비트 데이타를 내놓게 되고 마이크로 프로세서(40)는 이를 받아 다음 동작을 한다.Data is transferred from the microprocessor 40 to the memory 50 here. The read operation is performed by the microprocessor 40 by the write / read terminal (
Figure kpo00005
) Is maintained at a high level as shown in FIG. 4 (b), and the address is given to the address line as shown in FIG. 4 (d) while transmitting a constant clock as shown in FIG. 4 (c) through the CLK line. 50 outputs serial 8-bit data from the memory 50 to the microprocessor 40 as a data line as shown in FIG. 4 (e), and the microprocessor 40 receives the next operation.

상기 두 동작이 마이크로프로세서(40)가 클럭(CLK)을 로우레벨로 하고 어드레스 라인도 로우레벨로 하도록 한다.These two operations cause the microprocessor 40 to bring the clock CLK low and the address line low.

온 스크린부(60)은 TV 채널 세팅이나 선국동작과 관련된 입력 데이타를 단자(

Figure kpo00006
)(
Figure kpo00007
)에 인가되는 수평동기 신호 및 수직동기 신호에 동기시켜 R, G, B신호를 만들어 인덕터(L2)(L3)(L5)를 통하여 TV 화면 구성부(도시하지 않음)에 송출함으로써 상기한 입력 데이터가 메인 화상 신호에 포함되어 화면에 형성되도록 한다.The on-screen unit 60 inputs input data related to TV channel setting or tuning operation.
Figure kpo00006
) (
Figure kpo00007
The input data described above by generating R, G, and B signals in synchronization with the horizontal synchronization signal and the vertical synchronization signal to be applied to the TV, and sending them to the TV screen configuration unit (not shown) through the inductors L2, L3, and L5. Is included in the main image signal to be formed on the screen.

제1도에서 점선으로 구획된 부분(70)(80)은 각각 수평동기 신호(HS) 및 수직동기 신호(VS)를 반전하여 상기한 온스크린부(60)의

Figure kpo00008
,
Figure kpo00009
단자에 인가하는 수단으로서, 이들은 각각 트랜지스터(Q1)(Q2)의 베이스에 저항 및 콘덴서(R11,R13,C3)(R12, R14,C4)가 연결되고 콜렉터에 저항(R10)(R9)이 연결되어 구성된다. 온스크린부(60)의 OSC단자에 연결되어 있는 인덕터(L1)와 콘덴서(C1)(C2)의 조합 회로는 TV 화면에 디스플레이되는 온스크린부, 즉 제2도 및 제3도에 도시된 화상 스위치를 설정하는 것으로서 콘덴서(C1)의 용량값이 변화함에 따라 그 화상의 위치가 좌우로 이동하도록 되어 있다.In FIG. 1, the portions 70 and 80 separated by a dotted line invert the horizontal synchronous signal HS and the vertical synchronous signal VS, respectively.
Figure kpo00008
,
Figure kpo00009
As a means to apply to the terminals, they are connected to resistors and capacitors R11, R13, C3 (R12, R14, C4) to the base of transistors Q1 and Q2, respectively, and resistors R10 and R9 to the collector. It is configured. The combination circuit of the inductor L1 and the capacitors C1 and C2 connected to the OSC terminal of the on-screen unit 60 is the on-screen unit displayed on the TV screen, that is, the image shown in FIG. 2 and FIG. By setting the switch, the position of the image is shifted left and right as the capacitance value of the capacitor C1 changes.

즉, 마이크로프로세서(40)가 칩 셀렉터(

Figure kpo00010
)라인을 로우레벨에서 하이레벨로 유지하여 온스크린부(60)를 동작 가능상태로 지정하고, 클럭 라인을 통해 일정한 주기의 클럭을 전송하면서 데이타 라인으로는 각각의 특정한 온스크린부(60)에서 출력할 R, G, B로 구성된 온스크린 신호의 색선택(통상 8가지)데이타, 크기선택 데이타, 위치선택 데이타, 문자선택(어느 문자를 쓸것인지)데이타를 보내어 주면 온스크린부(60)는 이 데이타에 맞는 R, G, B출력을 내도록 동작한다.That is, the microprocessor 40 is a chip selector (
Figure kpo00010
By keeping the line from the low level to the high level, the on-screen unit 60 is designated as an operable state, and a specific period of the clock is transmitted through the clock line, and each specific on-screen unit 60 is used as a data line. The on-screen unit 60 sends the color selection data (normal eight) data, size selection data, position selection data, and character selection (which character to use) of the on-screen signal composed of R, G, and B to be output. It operates to output R, G, and B output for this data.

온스크린부(60)의

Figure kpo00011
Figure kpo00012
입력은 출력할 온스크린부(60)의 R, G, B신호가 본 화면과 더해질때 수평,수직으로 어디에 위치할 것인가를 결정하는 기준 신호로 사용하며, OSC단자는 인덕터(L1)와 콘덴서(C1)(C2)의 시정수로 발진하도록 하여 입력되는 기준신호
Figure kpo00013
,
Figure kpo00014
를 이 발진주파수로 등분하고, 출력되는 R, G, B신호르 등분된 몇번째부터 몇번째까지 보낼 것인가를 결정하도록 하여 화면상의 수평과 수직의 위치를 잡는다.On screen portion 60
Figure kpo00011
Wow
Figure kpo00012
The input is used as a reference signal for determining where to be positioned horizontally and vertically when the R, G, and B signals of the on-screen unit 60 to be output are added to this screen, and the OSC terminal is an inductor L1 and a capacitor ( Reference signal input by oscillating with time constant of C1) (C2)
Figure kpo00013
,
Figure kpo00014
By dividing by this oscillation frequency, determine the number of times from which the output R, G, and B signals are to be divided, and set the horizontal and vertical positions on the screen.

다음은 상기한 회로의 동작에 관하여 설명한 것이다.The following describes the operation of the above circuit.

우선, TV 채널 세팅 동작을 설명한다.First, the TV channel setting operation will be described.

키이 매트릭스(20)로부터 TV 채널의 세팅에 관한 키이가 눌러지면, 마이크로프로세서(40)의 포트(P24-P27)와 (P34-P37)에 소정의 신호가 인가되어 마이크로프로세서(40)는 TV 채널 세팅 명령이 들어왔음을 인식하게 된다.When the key relating to the setting of the TV channel is pressed from the key matrix 20, a predetermined signal is applied to the ports P24-P27 and P34-P37 of the microprocessor 40, so that the microprocessor 40 transmits the TV channel. You will notice that a setting command has been entered.

그러면 온스크린부(60)는 마이크로프로세서(40)내의 ROM에 들어 있는 소스 프로그램(Source Program)에 따라 TV 화면 구성부를 통하여 제2도와 같은 화면을 구성하게 된다. 이때 사용자가 TV 화면에 나타나는 커서(Cursor)를 이동시켜 가면서 희망하는 데이터 값, 예컨데 방송국명과 채널번호를 프로그램(PGM)번호 순으로 입력하게 되면, 이 입력 데이터 값은 마이크로프로세서(40)에 의해 비휘발성 메모리(50)에 저장되며 이로써 TV 채널 세팅 동작이 종료되는 것이다.Then, the on-screen unit 60 configures the screen as shown in FIG. 2 through the TV screen configuration unit according to the source program contained in the ROM in the microprocessor 40. At this time, when the user moves the cursor displayed on the TV screen and inputs a desired data value, for example, a broadcast station name and a channel number in order of a program (PGM) number, the input data value is decoded by the microprocessor 40. It is stored in the volatile memory 50, thereby terminating the TV channel setting operation.

이와같은 방법으로 TV 방송국의 국명과 해당 채널이 세트된 상태에서 사용자가 희망하는 TV 채널을 선택하기 위하여 원하는 TV 방송국명에 해당하는 프로그램번호, 예컨데 "1"을 키이 매트릭스(20)를 통하여 입력하며, 마이크로프로세서(40)는 그 정보를 읽어 그에 해당하는 데이터를 메모리(50)로부터 읽어들어 온스크린부(60)에 보내게 된다. 그러면 온스크린부(60)는 이 데이터를 상기한 수평 및 수직 동기신호에 동기시켜 TV 화면 구성부에 보냄으로써 제3도에 도시된 바와같이 프로그램 번호 "1"에 해당하는 "KBS 1"의 방송국명을 디스플레이 시킨다.In this way, in order to select a TV channel desired by the user while the station name of the TV station and the corresponding channel are set, the program number corresponding to the desired TV station name, for example, “1” is input through the key matrix 20. The microprocessor 40 reads the information and reads the data from the memory 50 to the on-screen unit 60. The on-screen unit 60 then sends this data to the TV screen component in synchronization with the horizontal and vertical synchronizing signals described above, thereby broadcasting stations of "KBS 1" corresponding to program number "1" as shown in FIG. Display the name.

이상 설명한 바와같이, 본 발명의 회로는 사용자가 일일이 방송국의 채널번호를 기억하지 않고도 자신이 임의로 지정해 놓은 프로그램 번호의 선택에 의해 희망하는 TV 방송국을 찾을 수 있게 하므로 사용자로서는 상당한 사용상의 편의를 누릴 수 있을 뿐만 아니라 TV 세트의 고급화에 기여할 수 있는 것이다.As described above, the circuit of the present invention allows the user to find a desired TV station by selecting a program number arbitrarily designated by the user without having to memorize the channel number of the broadcasting station. Therefore, the user can enjoy considerable convenience. Not only that, but it can also contribute to the higher quality of TV sets.

Claims (1)

다이오드(D1-D4) 및 저항(R5-R8)을 통하여 +5V의 전원에 연결되는 입력(I1-I4)과 버퍼부(30)의 입력단자(B1-B4)에 연결되는 출력(O1-O4)을 구비하여 키 조작에 의해 상기 입력(I1-I4)중의 어느 하나와 출력(O1-O4)중의 어느 하나를 서로 접속하여 주는 키이 매트릭스(20)와, 상기 키이 매트릭스(20)의 출력(O1-O4)을 증폭하는 버퍼부(30)와, 상기한 다이오드(D1-D4)의 애노우드에 접속된 저항(R1-R4)를 통하여 인가되는 포트(P24-P27)전압의 레벨과 상기한 버퍼부(30)에서 인가되는 포트(P34-P37)전압이 레벨의 변화에 따라 키이 매트릭스(20)에서 입력되는 명령을 식별하여 그 명령수행에 필요한 신호를 발생하는 마이크로프로세서(40)와, 키이 매트릭스(20)를 통하여 입력된 소정의 TV 방송국의 국명과 해당 채널의 데이터를 상기한 마이크로프로세서(40)로부터 받아 저장하고 TV 채널 선택시 그 데이터를 마이크로프로세서(40)에 전송하는 비휘발성 메모리(50)와, 상기한 버퍼부(30)나 마이크로프로세서(40)에서 입력되는 데이터를 수평동기 신호(HS) 및 수직동기 신호(VS)에 동기시켜 R, G, B신호를 발생하는 온스크린부(60)와, 상기한 수평동기 신호(HS) 및 수직동기 신호(VS)를 반전하여 온스크린부(60)의
Figure kpo00015
단자 및
Figure kpo00016
단자에 인가하는 반전수단(70)(80)을 구비하여 이루어진 것을 특징으로 하는 프로그램어블 TV 채널 세팅회로.
Outputs O1-O4 connected to inputs I1-I4 connected to a + 5V power supply and diodes D1-D4 and resistors R5-R8 and input terminals B1-B4 of the buffer unit 30. A key matrix 20 for connecting any one of the inputs I1-I4 and any one of the outputs O1-O4 to each other by a key operation, and an output O1 of the key matrix 20. The buffer unit 30 for amplifying -O4, the voltage level of the ports P24-P27 applied through the resistors R1-R4 connected to the anodes of the diodes D1-D4 and the buffers described above. The microprocessor 40 which identifies a command input from the key matrix 20 according to the change of the level of the port P34-P37 voltage applied from the unit 30, and generates a signal for executing the command, and the key matrix. Receives and stores the station name of the predetermined TV station and the channel data inputted through the microprocessor 40 from the microprocessor 40 and selects a TV channel. The non-volatile memory 50 for transmitting the data to the microprocessor 40 and the data inputted from the buffer unit 30 or the microprocessor 40 are horizontally synchronized with the signal HS and vertically synchronized with VS. The on-screen unit 60 that generates R, G, and B signals in synchronization with the signal, and the horizontal sync signal HS and vertical sync signal VS are inverted.
Figure kpo00015
Terminals and
Figure kpo00016
And a reversing means (70) (80) applied to the terminal.
KR1019850007060A 1985-09-25 1985-09-25 Tv channel setting circuit KR890002676B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019850007060A KR890002676B1 (en) 1985-09-25 1985-09-25 Tv channel setting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019850007060A KR890002676B1 (en) 1985-09-25 1985-09-25 Tv channel setting circuit

Publications (2)

Publication Number Publication Date
KR870003643A KR870003643A (en) 1987-04-18
KR890002676B1 true KR890002676B1 (en) 1989-07-22

Family

ID=19242897

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850007060A KR890002676B1 (en) 1985-09-25 1985-09-25 Tv channel setting circuit

Country Status (1)

Country Link
KR (1) KR890002676B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970073011A (en) * 1996-04-08 1997-11-07 조석구 Apparatus for implementing a function of displaying a broadcast station name on a television

Also Published As

Publication number Publication date
KR870003643A (en) 1987-04-18

Similar Documents

Publication Publication Date Title
US4344090A (en) Television set with picture-storage means
EP0068422B1 (en) Equipment for the reproduction of alphanumerical data
US5157496A (en) Portable television receiver equipped with remote controller
JPS58182326A (en) Program memory device
KR850006820A (en) TV unit for multifunction control
GB1473634A (en) Receiving programme-presetting system for a television re ceiver
US4232301A (en) Apparatus for automatically selectively displaying information of a plurality of kinds
KR890002676B1 (en) Tv channel setting circuit
KR860003735A (en) TV receiver
US4106283A (en) Combination portable electronic timepiece and television
EP0219703B1 (en) Improved television receiver
JPS60146587A (en) Portable television
CA1210855A (en) Synchronization input for television receiver on- screen alphanumeric display
JPH0634502B2 (en) Vertical scroll display device for television receiver
JPS6334369Y2 (en)
KR890000708Y1 (en) Teletext/computer signal automatic modulating circuit
KR850000040B1 (en) Control apparatus
JPH018021Y2 (en)
KR950010886B1 (en) Voice drstint signal marking method & apparatus in television
KR950007512Y1 (en) Input signal automatic selection circuit
KR900010298Y1 (en) Horizontal drive circuit for liquid crystal monitor
KR910000549Y1 (en) Channel display circuit
JPH0113461Y2 (en)
JPS6117398B2 (en)
KR890003517B1 (en) Character generated circuits of chatode ray tube

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020628

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee