KR890000770Y1 - 비디오텍스의 블링크 제어장치 - Google Patents

비디오텍스의 블링크 제어장치 Download PDF

Info

Publication number
KR890000770Y1
KR890000770Y1 KR2019850014122U KR850014122U KR890000770Y1 KR 890000770 Y1 KR890000770 Y1 KR 890000770Y1 KR 2019850014122 U KR2019850014122 U KR 2019850014122U KR 850014122 U KR850014122 U KR 850014122U KR 890000770 Y1 KR890000770 Y1 KR 890000770Y1
Authority
KR
South Korea
Prior art keywords
output
signal
color data
blink
control
Prior art date
Application number
KR2019850014122U
Other languages
English (en)
Other versions
KR870007212U (ko
Inventor
홍근철
Original Assignee
주식회사금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 허신구 filed Critical 주식회사금성사
Priority to KR2019850014122U priority Critical patent/KR890000770Y1/ko
Publication of KR870007212U publication Critical patent/KR870007212U/ko
Application granted granted Critical
Publication of KR890000770Y1 publication Critical patent/KR890000770Y1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

비디오텍스의 블링크 제어장치
제1도는 종래의 블링크 제어장치의 회로도.
제2도는 본 고안의 블링크 제어장치의 상세회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 중앙처리장치 2 : 기억장치
3 : 영상조절기 4 : 디코더
5,6 : 버퍼 7 : 비교기
8 : 멀티플렉서 9 : 타이밍회로
AND1 : 앤드게이트
본 고안은 비디오텍스의 블링크(blink)를 처리하는 장치에 관한 것으로, 특히 블링크를 하아드웨어로 처리하여 그 처리속도가 매우 빠르게 한 비디오텍스의 블링크 제어장치에 관한 것이다.
일반적으로 비디오텍스에 있어서는 칼라영상신호를 깜박거리게 표시하기 위하여 블링크 제어장치를 채용하고 있다. 그런데 종래의 블링크 제어장치는 소프트웨어에 의존하여 블링크를 처리하였으므로 중앙처리장치에서의 처리속도가 늦게 되는 결함이 있었다.
즉, 제1도에 도시한 바와 같이 중앙처리장치(1)의 제어로 기억장치(2)내에 저장되어 있는 칼라 데이타신호를 영상조절기(3)로 보내어 적색 및 녹색, 청색 영상신호로 만든후 출력시키고, 이때 블링크는 중앙처리장치(1)의 제어에 다른 디코더(4)의 출력신호로 영상조절기(3)의 순람표(Look-Up Table)를 반복적으로 변환시켜 처리하였다. 도면의 설명중 미설명부호 DB,AB,CB는 데이타, 어드레스, 제어버스를 각기 나타낸다.
그러나, 이와 같이 블링크를 처리하는 종래의 제어장치는 중앙처리장치(1)가 다른 프로그램을 수행하는 도중에 일정시간 간격로 디코더(4)를 제어하여 영상조절기(3)의 순람표를 반복적으로 변환시켜야 되므로 블링크의 처리속도가 매우 늦어지는 결함이 있었고, 또한 중앙처리장치(1)가 수행해야 될 프로그램의 처리속도도 늦어질 뿐만 아니라 소프트웨어의 구성도 매우 복잡하게 되는 결함이 있었다.
본 고안은 이와 같은 종래의 결함을 감안하여, 비디오텍스의 블링크를 소프트웨어로 제어하지 않고, 간단한 구성의 하아드웨어로 처리하게 안출한 것으로, 이를 첨부된 제2도를 참조하여 상세히 설명하면 다음과 같다.
제2도는 본 고안 블링크 제어장치의 상세회로도로서, 이에 도시한 바와 같이 중앙처리장치(1) 및 기억장치(2), 영상조절기(3), 디코더(4)로 구성된 블링크 제어장치에 있어서, 상기 중앙청리장치(1)의 제어에 의해 상기 디코더(4)에서 출력되는 교체될 칼라 데이타 및 교체시킬 칼라 데이타를 그 디코더 (4)의 제어신호 출력단자(C1),(C2)에서 출력되는 래치제어신호에 의해 각기 저장하는 버퍼 (5)(6)와, 상기 영상조절기(3)의 제어에 의해 상기 기억장치(2)에서 출력된 칼라 데이타신호를 상기 버퍼(6)에 저장된 교체시킬 칼라 데이타신호와 비교하여 그 두개의 칼라 테이타신호가 같을때 출력단자(Q)로 고전위를 출력시키는 비교기(7)와. 상기 디코더(4)의 블링크 제어신호 출력단자(BL)에서 출력되는 블링크신호 및 상기 비교기(7)의 출력신호, 타이핑회로(9)의 출력신호를 조합하는 앤드게이트(AND1)의 출력신호에 따라 상기 버퍼(5)에 저장된 교체될 칼라 데이타신호 또는 상기 기억장치(2)에서 출력된 칼라 데이타신호를 선택하여 상기 영상조절기(3)에 입력시키는 멀티플렉서(8)로 구성한 것으로, 상기에서 멀티플렉서(8)는 그의 제어단자(CN)에 고전위 신호가 입력될때 버퍼(5)에서 출력되어 그의 입력단자(A)에 입력되는 교체될 칼라 데이타신호를 선택하여 출력하고, 그의 제어단자(CN)에 저전위 신호가 입력될때 기억장치(2)에서 출력되어 그의 입력단자(B)에 입력되는 칼라 데이타신호를 선택하여 출력하게 되어있고, 타이밍회로(9)는 소정주기의 고전위 및 저전위를 반복적으로 출력하게 되어 있다. 그리고, 도면의 설명중 미설명부호 DB,AB,CB는 데이타, 어드레스, 제어버스를 각기 나타낸다.
이와 같이 구성된 본 고안 블링크 제어장치의 작용효과를 상세히 설명하면 다음과 같다.
중앙처리장치(1)에서 기억장치(2)내에 저장된 칼라 데이타신호를 읽은 후 그 중앙처리장치(1)의 제어에 의해 디코더(4)를 통해 교체될 칼라 데이타신호로 버퍼(5)에 저장하고, 또 중앙처리장치(1)에서 기억장치(2)내에 칼라 데이타신호를 읽은 후 그 중앙처리장치(1)의 제어에 의해 교체시킬 칼라 데이타신호로 버퍼(6)에 저장하면, 버퍼(5)에 저장된 교체될 칼라 데이타신호는 멀티플렉서(8)의 입력단자(A)에 입력되고, 버퍼(6)에 저장된 교체시킬 칼라 데이타신호는 비교기(7)에 입력된다.
이와 같은 상태에서 영상조절기(3)에서 영상신호를 출력시키기 위하여 기억장치(2)에 제어신호 및 어드레스신호를 보내면, 그 기억장치(2)의 해당번지에 저장된 칼라 데이타신호가 출력된 후 데이타버스(DB)를 통해 비교기(7) 및 멀티플렉서(8)의 입력단자(B)에 입력된다.
따라서, 비교기(7)는 기억장치(2)에서 출력되는 칼라 데이타신호를 버퍼(6)에서 출력되는 교체시킬 칼라 데이타신호와 비교하여, 동일한 경우에는 그의 출력단자(Q)로 고전위 신호를 출력하고, 동일하지 않는 경우에는 그의 출력단자(Q)로 저전위 신호를 출력하게 된다.
그리고, 블링크를 처리할 경우에는 중앙처리장치(1)의 제어에 의해 디코더(4)의 블링크 제어신호 출력단자(BL)에 고전위의 블링크 제어신호가 출력되어 앤드게이트(AND1)의 중간입력단자에 인가된다. 따라서, 이때 상기 비교기(7)의 출력단자(Q)에 고전위 신호가 출력되면 그 고전위 신호는 앤드게이트(AND1)의 일측입력단자에 인가되므로 그 앤드게이트(AND1)의 출력측에는 타이밍회로(9)의 출력신호에 따른 소정주기의 고전위및 저전위 신호가 반복출력되어 멀티플렉서(8)의 제어단자(CN)에 입력된다. 이에 따라, 멀티플렉서(8)는 그의 제어단자(CN)에 끄전위 신호가 인가될 경우에는 그의 입력단자(A)로 입력되는 버퍼(5)의 교체될 칼라 데이타신호를 선택하여 출력하고, 그의 제어단자(CN)에 저전위 신호가 인가될 경우에는 그의 입력단자(B)로 입력되는 기억장치(2)의 칼라 데이타신호를 선택하여 출력하게 된다. 결국, 이때 버퍼(5)에서 출력되는 교체될 칼라 데이타신호 및 기억장치(2)에서 출력되는 칼라 데이타신호가 멀티플렉서(8)에서 반복적으로 선택되어 영상조절기(3)에 인가되므로 블링크 기능을 수행하게 된다.
한편, 상기와 같이 디코더(4)의 블링크 제어신호 출력단자(BL)에 고전위의 블링크 제어신호가 출력되는 상태에서도 기억장치(2)에서 출력되는 칼라 데이타신호가 버퍼(6)에서 출력되는 교체시킬 칼라 데이타신호와 동일하지 않아 비교기(7)의 출력단자(Q)에 저전위 신호가 출력되는 경우에는 앤드게이트(AND1)의 출력단자에 저전위신호가 출력되어 멀티플렉서(8)의 제어단자(CN)에 인가되고, 이에 따라, 기억장치(2)에서 출력되는 칼라 데이타신호가 그 멀티플렉서(8)에서 선택되어 영상조절기(3)에 인가되므로 그 영상조절기(3)에서 그 칼라 데이타신호에 따른 영상신호가 출력된다.
한편, 블링크 처리기능이 아닌 경우에는 디코더(4)의 블링크 제어신호단자(BL)에 저전위 신호가 출력되어 앤드게이트(AND1)의 중간입력단자에 인가되므로 그 앤드게이트(AND1)의 출력측에는 비교기(7)의 비교결과 및 타이밍회로(9)의 출력신호에 관계없이 저전위 신호가 출력되어 멀티플렉서(8)의 제어단자(CN)에 인가된다. 이에 따라 상기의 설명에서와 같이 기억장치(2)에서 출력되는 칼라 데이타신호가 멀티플렉서(8)에서 선택된 후 영상조절기(3)에 인가되어 그 칼라 데이타신호에 따른 영상신호가 출력된다.
이상에서 상세히 설명한 바와 같이 본 고안은 하아드웨어의 구성으로 블링크를 제어하므로 블링크의 처리속도가 매우 빠르고, 또한 소프트웨어의 제작이 매우 용이함은 물론 중앙처리장치의 프로그램 처리속도가 매우 빨라지게 되는 효과가 있다.

Claims (1)

  1. 중앙처리장치(1) 및 기억장치(2), 영상조절기(3), 디코더(4)로 된 블링크 제어장치에 있어서, 상기 중앙처리장치(1)의 제어에 의해 상기 디코더(4)에서 출력된 교체된 칼라 데이타신호 및 상기 버퍼(6)의 교체시킬 칼라 데이타신호를 비교하는 비교기(7)와, 상기 디코더(4)의 블링크 제어신호 및 상기 비교기(7)의 출력신호, 타이밍회로(9)의 출력신호를 조합하는 앤드게이트(AND1)의 출력신호에 따라 상기 버퍼(5)의 교체될 칼라 데이타신호 또는 상기 기억장치(2)의 칼라 데이타신호를 선택하여 상기 영상조절기(3)에 입력시키는 멀티플렉서(8)로 구성하여 된 것을 특징으로 하는 비디오텍스의 블링크 제어장치.
KR2019850014122U 1985-10-25 1985-10-25 비디오텍스의 블링크 제어장치 KR890000770Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850014122U KR890000770Y1 (ko) 1985-10-25 1985-10-25 비디오텍스의 블링크 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850014122U KR890000770Y1 (ko) 1985-10-25 1985-10-25 비디오텍스의 블링크 제어장치

Publications (2)

Publication Number Publication Date
KR870007212U KR870007212U (ko) 1987-05-11
KR890000770Y1 true KR890000770Y1 (ko) 1989-03-25

Family

ID=19246131

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850014122U KR890000770Y1 (ko) 1985-10-25 1985-10-25 비디오텍스의 블링크 제어장치

Country Status (1)

Country Link
KR (1) KR890000770Y1 (ko)

Also Published As

Publication number Publication date
KR870007212U (ko) 1987-05-11

Similar Documents

Publication Publication Date Title
KR100248848B1 (ko) 비디오신호 향상방법 및 장치
KR890000770Y1 (ko) 비디오텍스의 블링크 제어장치
EP0433881A2 (en) Dynamic palette loading opcode system for pixel based display
JP2588431B2 (ja) グラフィック・メモリ装置
KR0157559B1 (ko) Osd 문자영역의 영상신호 휘도조절장치
JPH04274675A (ja) ランレングス符号化法および装置
KR100232144B1 (ko) 디지탈 티브이의 룩업 테이블 처리장치 및 그 방법
KR850000865A (ko) 다중 채널화면 칼라 텔레비젼
KR880004413Y1 (ko) 마이크로 프로그램에 의한 계산기의 콘트롤 신호장치
KR100277044B1 (ko) 오에스디(osd)의 하이라이트 처리를 위한 칼러 액세스 방법
KR910005924Y1 (ko) 디지털/아날로그 영상신호 입력 자동 절환회로
KR900003074Y1 (ko) 모노 모니터에 이용되는 어댑터회로
KR960010660Y1 (ko) 키이 메트릭스를 갖는 ic시험회로
KR900005590B1 (ko) 임의구간 반전표시 방법
KR920008274B1 (ko) 그래픽 시스템의 16/256 컬러 스위칭 장치
JPS61102895A (ja) メモリ制御回路
KR950001532A (ko) 영상 히스토그램 처리장치
JPS63121365A (ja) 文字表示制御回路
KR950008503Y1 (ko) 모니터의 밝기 제어장치
KR970003788B1 (ko) 영상복호 시스템의 자동리셋트방법 및 장치
KR900001123B1 (ko) Lcd 콘트롤러의 초기값 설정 레지스터 회로
KR940001842Y1 (ko) 외부 디스플레이 선택회로
JPH0268675A (ja) 画像処理装置
JPH05224627A (ja) 液晶駆動方法
KR930001049A (ko) Crt 디스플레이 인터페이스 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971229

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee