KR910005924Y1 - 디지털/아날로그 영상신호 입력 자동 절환회로 - Google Patents
디지털/아날로그 영상신호 입력 자동 절환회로 Download PDFInfo
- Publication number
- KR910005924Y1 KR910005924Y1 KR2019880009782U KR880009782U KR910005924Y1 KR 910005924 Y1 KR910005924 Y1 KR 910005924Y1 KR 2019880009782 U KR2019880009782 U KR 2019880009782U KR 880009782 U KR880009782 U KR 880009782U KR 910005924 Y1 KR910005924 Y1 KR 910005924Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- analog
- output
- video signal
- digital
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/46—Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
내용 없음.
Description
제 1 도는 본 고안의 회로도.
제 2 도는 제 1 도의 각 부분에 대한 파형도.
* 도면의 주요부분에 대한 부호의 설명
100 : 완충부 101-110, 204 : 버퍼
200 : 절환 제어신호 발생부 202 : 앤드게이트
205 : 인버터 300 : 절환부
R1-R6 : 저항 D1 : 다이오드
C1 : 캐패시터
본 고안은 고기능 칼라 텔레비젼 및 고해상도 프로젝트(project)등의 영상처리 시스템에 관한 것으로, 특히 디지털(Digital)이나 아날로그(Analog) 비디오(Video) 입력신호에 대응하여 자동 절환할 수 있는 회로에 관한 것이다.
종래에는 레드(Red : 이하 R이라 함), 그린(Green : 이하 G라 함), 블루(Blue : 이하 B라 함)의 색신호와 수평 및 수직동기 신호로 이루어지는 디지털이나 아나로그 비디오 신호를 모두 사용할 수 있는 영상시스템에서는 상기 아날로그 비디오 신호와 디지털 비디오 신호를 절환하기 위하여 입력되는 비디오 신호의 형태에 따라 별도의 외부 절환 스위치를 사용하여, 수동적으로 조작해야 하는 불편함과 번거로움을 초래하는 문제점이 있었다.
따라서 본 고안의 목적은 아날로그 및 디지털로된 비디오 신호를 모두 사용할 수 있는 고기능 칼라 텔레비젼이나 고해상도 프로젝트등의 영상시스템에 있어서 입력되는 비디오 신호가 아날로그 신호인가 또는 디지털 신호인가에 따라 자동 절환할 수 있는 회로를 제공함에 있다.
상기 목적을 달성하기 위하여 수평 및 수직동기 신호와 색신호로 이루어진 아날로그 비디오 신호와 디지털 비디오 신호를 다수의 입력단자를 통해 입력하여 버퍼링 함으로서 다수의 출력단자를 통하여 보상 출력하기 위해 완충부를 구비한 디지털/아날로그 영상신호 입력 자동 절환회로에 있어서, 상기 완충부로 아날로그 수평동기 신호가 인가되는가를 검출함으로서 서로 상반된 논리상태를 갖는 제 1, 2절환 제어신호를 발생하기 위한 절환 제어신호 발생수단과, 상기 완충부로 부터 다수의 입력단자로 아날로그 비디오 신호와 디지털 비디오 신호를 입력하여 상기 절환 제어신호 발생수단으로부터 인가되는 제1, 2절환 제어신호에 따라 제1-5출력단자를 통해 디지털 비디오 신호나 아날로그 비디오 신호를 선택 출력하는 영상신호 입력 자동 절환회로를 제공함을 특징으로 한다.
이하 본 고안을 도면을 참조하여 상세히 설명한다.
제 1 도는 본 고안의 회로도로서, 수평 및 수직동기 신호와 색신호로 이루어진 아날로그 비디오 신호와 디지털 비디오 신호를 다수의 입력단자를 통해 입력하여 버퍼링함으로서 다수의 출력단자를 통하여 완충 출력하기 위해 다수의 버퍼(101-110)로 구성된 완충부(100)와, 상기 완충부(100)로 아날로그 수평동기 신호가 인가되는가를 검출함으로서 서로 상반된 논리상태를 갖는 제1, 2절환 제어신호를 발생하기 위하여 반파정류수단 및 평활수단과 신호 합성수단으로 이루어진 절환 제어신호 발생부(200)와, 상기 완충부(100)로부터 다수의 입력 단자로 아날로그 비디오 신호와 디지털 비디오 신호를 입력하고 상기 절환 제어 신호 발생부(200)로부터 인가되는 제1, 2절환 제어신호에 따라 제1-5출력단자(11-15)를 통해 디지털 비디오 신호나 아날로그 비디오 신호를 선택 출력하기 위해 다수의 낸드게이트(301-310)로 이루어진 절환부(300)로 구성된다.
제 2 도는 제 1 도의 각 부분에 대한 동작파형도이다.
상술한 구성에 의거 제 1 도, 제 2 도를 참조하여 상세히 설명한다.
먼저 제 1 도중 1은 아날로그 수평동기 입력단자, 2는 디지털 수평동기 신호 입력단자, 3은 아날로그 수직동기 입력단자, 4는 디지털 수직동기 입력단자, 5는 아날로그 R신호 입력단자, 6은 디지털 R신호 입력단자, 7은 아날로그 G신호 입력단자, 8은 디지털 G신호 입력단자, 9는 아날로그 B신호 입력단자, 10은 디지털 B신호 입력단자이다. 아날로그 비디오 신호와 함께 디지털 비디오 신호가 인가되거나 또는 아날로그 비디오 신호만 인가되면 아날로그 수평동기 입력단자(1) 신호인 제 2a 도와 같은 파형이 다이오드(D1) 및 캐패시터(C1)를 통해 인가되어 반파 정류된다.
이 반파 정류된 신호는 제 2b 도와 같이 '하이'레벨을 갖게 되어 이 '하이'신호가 앤드게이트(202)의 제1입력단자(201)로 인가되고 제2입력단자로는 외부 공급전원(VCC)을 인가하면, 신호 합성수단인 앤드게이트(202)의 출력단자(203)로 제 2c 도의 파형과 같이 '하이'상태가 발생된다. 상기 '하이'신호는 버퍼(204)를 통해 제1절환 제어신호를 발생하여 절환부(300)의 낸드게이트(301, 303, 305, 307, 309) 제2입력단자로 입력된다.
또한 앤드게이트(202) 출력단자(203)의 '하이'신호는 인버터(205)를 통해 극성 반전하여 인버터(205)의 출력단자(206)로 제 2d 도의 파형도와 같이 `로우'신호인 제2절환 제어신호가 발생되므로 이 신호를 상기 절환부(300)의 낸드게이트(302, 304, 306, 308, 310) 제2입력단자로 입력한다. 한편 아날로그신호 입력단자(1, 3, 5, 7, 9)로부터 아날로그 신호가 디지털신호 입력단자(2, 4, 6, 8, 10)로부터 디지털 신호가 인가되어 완충부(100)의 버퍼(101-110)를 통해 아날로그 및 디지털 두 입력신호가 보상된다.
상기 두 신호는 절환부(300)의 제1입력단자로 인가되어 이 아날로그 신호와 상기 절환부(300)의 낸드게이트(301, 303, 305, 307, 309) 제2입력단자로 인가되는 절환 제어신호 발생부(200)의 제1절환 제어신호(`하이'신호)와 부논리곱 하면 낸드게이트(301, 303, 305, 307, 309)의 출력단자로 반전된 아날로그 신호가 출력된다.
상기 디지털 신호가 상기 절환부(300)의 낸드게이트(302, 304, 306, 308, 310) 제2입력단자로 인가되는 절환제어신호 발생부(200)의 제2절환 제어신호('로우'신호)와 부논리곱 하면 낸드게이트(302, 304, 306, 308, 310)의 출력단자로 `하이'신호가 출력된다. 이때 낸드게이트 쌍(301, 302), (303, 304), (305, 306), (307, 308), (309, 310)의 각 출력단을 접속하고, 바이어스 저항(R2-R6)을 통하여 공급전원 (VCC)으로 연결하여 사용하여야 하는 오픈 콜렉터형 낸드게이트를 이용한 형태이므로 각 접속성에 와이어드 앤드(wired ans)를 수행하게 된다.
상기 낸드게이트(301 및 302)의 접속단에 와이어드 앤드로 수행하게 되므로 절환된 아날로그 수평동기 신호가 출력단자(11)로 출력하게 된다.
상기와 같이 낸드게이트(303 및 304)의 접속단에서 절환된 아날로그 수직동기 신호가 출력단자(12)로 출력되고, 낸드게이트(305 및 306)의 접속단에서 절환된 아날로그 R신호가 출력단자(13)로 출력되고, 낸드게이트(307 및 308)의 접속단에서 절환된 아날로그 G신호가 출력단자(14)로 출력되고 낸드게이트(309 및 310)의 접속단에서 절환된 아날로그 B신호가 출력단자(15)로 출력된다.
다음으로 디지털 비디오 신호가 인가되면 아날로그 수평동기 신호단자(1)에서 신호가 입력되지 않으므로 절환 제어신호 발생부(200) 평활수단의 저항(R1)에 의해 앤드게이트(202) 제1입력단자(201)에 제 2a 도의 파형(점선 `로우')과 같이 "로우"신호가 입력된다. 상기 "로우"신호에 따라 신호 합성수단인 앤드게이트(202) 출력단자(203)로 "로우"신호가 발생하여 제 2b 도의 파형(점선 '로우')도 "로우"신호와 같게 된다. 상기의 동작은 아날로그 신호 입력때와 반대의 동작을 하게 되어 디지털 입력단자(2, 4, 6, 8, 10)로부터 인가되는 디지털 동기신호 및 색신호 그대로 출력단자(11-15)로 출력하게 된다.
상술한 바와 같이 영상처리 시스템에 있어서, 입력되는 디지털/아날로그의 R, G, B 색신호 및 동기신호 등을 자동적으로 절환되도록 하여 간편하고, 외부 절환 스위치를 사용할 필요가 없기 때문에 경제적으로 제품의 원가를 절감할 수 있는 이점이 있다.
Claims (2)
- 수평 및 수직동기 신호와 색신호로 이루어진 아날로그 비디오 신호와 디지털 비디오 신호를 다수의 입력단자를 통해 입력하여 버퍼링함으로서 다수의 출력단자를 통하여 보상 출력하기 위해 다수의 버퍼로 이루어진 완충부(100)를 구비한 디지털/아날로그 영상신호 입력 자동 절환회로에 있어서, 상기 완충부(100)로 아날로그 수평동기 신호가 인가되는가를 검출하므로서 서로 상반된 논리상태를 갖는 제1,2절환 제어신호를 발생하기 위하여 반파 정류수단 및 평활수단과 신호 합성수단으로 이루어진 절환 제어신호 발생부(200)와, 상기 완충부(100)로부터 다수의 입력단자로 아날로그 비디오 신호와 디지털 비디오 신호를 입력하여 상기 절환 제어신호 발생부(200)로부터 인가되는 제 1, 2절환제어신호에 따라 다수 출력단자를 통해 디지털 비디오 신호나 아날로그 비디오 신호를 선택 출력하기 위해 다수의 낸드게이트로 이루어진 절환부(300)로 구성됨을 특징으로 하는 회로.
- 제1항에 있어서, 상기 절혼 제어신호 발생부(200)가 다이오드를 통해 아날로그 수평동기 신호를 반파 정류하여 출력하는 반파 정류수단과, 상기 반파 정류수단의 출력신호를 직류레벨로 변환하는 평활수단과, 상기 평활수단의 출력신호와 외부 공급전원과 논리곱하여 출력하며 이 출력신호에 따라 상반된 논리상태의 제1, 2절환 제어신호를 발생하는 신호합성 수단으로 구성됨을 특징으로 하는 디지털/아날로그 영상신호 입력 자동절환 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019880009782U KR910005924Y1 (ko) | 1988-06-24 | 1988-06-24 | 디지털/아날로그 영상신호 입력 자동 절환회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019880009782U KR910005924Y1 (ko) | 1988-06-24 | 1988-06-24 | 디지털/아날로그 영상신호 입력 자동 절환회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900001988U KR900001988U (ko) | 1990-01-19 |
KR910005924Y1 true KR910005924Y1 (ko) | 1991-08-12 |
Family
ID=19276635
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019880009782U KR910005924Y1 (ko) | 1988-06-24 | 1988-06-24 | 디지털/아날로그 영상신호 입력 자동 절환회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR910005924Y1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3754635B2 (ja) * | 2001-07-17 | 2006-03-15 | Necディスプレイソリューションズ株式会社 | ディスプレイモニタ用入力チャンネル切替制御装置およびディスプレイモニタの入力チャンネル切替制御方法 |
-
1988
- 1988-06-24 KR KR2019880009782U patent/KR910005924Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR900001988U (ko) | 1990-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900019002A (ko) | 조합 회로 | |
KR900017293A (ko) | 오디오 및 비디오 스위칭 장치 | |
KR920019194A (ko) | 화상표시장치 | |
JPS6489791A (en) | Television receiver | |
KR860008673A (ko) | 비월-비비월 주사 변환장치 | |
JPH02202785A (ja) | 映像信号と補色関係を持つ文字を映像信号に挿入する文字合成装置 | |
KR900002654A (ko) | 영상 신호 처리회로 | |
US4918450A (en) | Analog/digital converter circuit | |
KR910005924Y1 (ko) | 디지털/아날로그 영상신호 입력 자동 절환회로 | |
CA2002555A1 (en) | Television receiver | |
US5331223A (en) | Signal supplying unit having means for selecting signal in accordance with terminal connection | |
KR960039861A (ko) | 촬상장치 | |
KR860009595A (ko) | 전력 제어장치 | |
KR910009043Y1 (ko) | 동기신호 위상 자동 변환회로 | |
KR950001174B1 (ko) | 입력신호 자동절환회로 | |
KR890007082Y1 (ko) | 16색/64색 모드 자동전환 모니터 | |
RU1824633C (ru) | Устройство дл вывода информации из персональной ЭВМ на экран телевизионного приемника | |
KR950000358Y1 (ko) | 타이틀 슈퍼임포즈 회로 | |
KR930001328Y1 (ko) | Vcr의 색신호 뮤트에 의한 화질개선회로 | |
JPH02279073A (ja) | 画像入力装置 | |
KR890000770Y1 (ko) | 비디오텍스의 블링크 제어장치 | |
KR970009493B1 (ko) | 텔레비젼 수상기의 수평신호 자동 체크회로 | |
KR920005240Y1 (ko) | 동기신호 스위칭회로 | |
KR940004806Y1 (ko) | 멀티 r. g. b출력을 위한 변환장치 | |
KR930002474Y1 (ko) | 2배 주사변환 티브이용 온스크린 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19970829 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |