KR880012103A - 위상 고정 루프 시스템 - Google Patents

위상 고정 루프 시스템 Download PDF

Info

Publication number
KR880012103A
KR880012103A KR870012200A KR870012200A KR880012103A KR 880012103 A KR880012103 A KR 880012103A KR 870012200 A KR870012200 A KR 870012200A KR 870012200 A KR870012200 A KR 870012200A KR 880012103 A KR880012103 A KR 880012103A
Authority
KR
South Korea
Prior art keywords
signal
locked loop
phase
error
phase locked
Prior art date
Application number
KR870012200A
Other languages
English (en)
Other versions
KR970009066B1 (ko
Inventor
아담스 디스쳐트 로버트
Original Assignee
글렌 에이취·브르스틀
알·씨·에이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 글렌 에이취·브르스틀, 알·씨·에이 코포레이션 filed Critical 글렌 에이취·브르스틀
Publication of KR880012103A publication Critical patent/KR880012103A/ko
Application granted granted Critical
Publication of KR970009066B1 publication Critical patent/KR970009066B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/45Generation or recovery of colour sub-carriers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/12Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a scanning signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/14Preventing false-lock or pseudo-lock of the PLL

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Processing Of Color Television Signals (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음

Description

위상 고정 루프 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
도면은 본 발명을 구체화하는 위상 고정 루프 시스템을 개략적 다이아그램 형태로 부분적으로 도시한 블록 다이아그램

Claims (5)

  1. 칼라 동기 버스트 신호 성분을 포함하는 텔레비젼 신호를 처리하기 위한 시스템이면서, 칼라 동기 버스트 신호원과, 원하지 않는 측방-고정 상황에 영향받기 쉬우며 상기 신호원에 연결되어 상기 칼라 동기 버스트 신호에 실제로 위상 고정된 발진 신호를 공급하기 위한 위상-고정 루프 회로를 구비하는 위상 고정 루프 시스템에 있어서, 상기 위상 고정 루프 회로에 연결되어 있으면서, 상기 위상 고정 루프 회로가 상기 측방-고정 상황에 있을 수 있음을 상기 발진신호가 표시할 때 제1상태에 있는 또한 그렇지 않다면 제2상태에 있는 오차신호를 발생하기 위한 검출수단 및 상기 검출수단에 연결되어 있고 상기 제1상태에 있는 상기 오차 신호에 응답적이면서, 어떤 의미에서는 상기 측방-고정 상황을 정정하기 위해 상기 위상 고정 루프에 의해 생성된 신호의 주파수를 변화시키기 위한 정정수단을 구비하며, 이 정정수단은 상기 오차신호가 상기 제2상태에 있을 때 상기 위상 고정 루프 회로에 의해 생성된 신호의 주파수에 아무런 영향도 미치지 않는 것을 특징으로 하는 위상 고정 루프 시스템.
  2. 상기 위상 고정 루프 회로가 상기 발진신호의 주파수가 원하는 주파수보다 각기 크거나 또한 적은 제1 및 제2측방-고정 상황에 영향받기 쉬운 제1항에 있어서, 상기 검출수단은 상기 위상 고정 루프 회로가 각기 제1 및 제2측방-고정 상황에 있을 수 있음을 상기 발진신호가 표시할 때 상기 제1 및 제2상태에 있는 오차 형태 신호를 제공하기 위한 회로를 포함하며, 상기 정정수단은 상기 위상 고정 루프 회로에 인가하기 위한 정정 전위를 발생하기 위한 상기 오차 형태 신호 및 상기 오차 신호에 응답적이며, 상기 정정 전위는 상기 오차 신호 및 상기 오차 형태 신호가 상기 제1 및 제2측방-고정 상황을 각기 표시할 때 기준 값에 대하여 제1 및 제2극성을 갖게 되며 상기 오차 신호가 측방-고정 상황을 표시하지 않을 때는 영 값을 갖는 것을 특징으로 하는 위상 고정 루프 시스템.
  3. 상기 위상 고정 루프 회로가, 상기 발진신호에 응답적이고 칼라 버스트 신호원에 의해 생성된 칼라 동기 버스트 신호에 응답적이면서, 상기 신호들 간의 위상에 있어서, 순시 차에 비례적인 위상 차 신호를 발생하기 위한 검출수단과, 상기 위상 검출수단에 연결되어 있으면서, 주파수 제어신호를 생성하도록 위상 차 신호를 적분하기 위한 적분 수단 및 상기 적분수단에 연결되어 상기 발진신호를 생성하기 위한 가변성 발진기를 포함하며 상기 발진신호의 주파수는 상기 주파수 제어신호에 의해 결정되지는 제2항에 있어서, 상기 정정수단은 상기 정정신호를 상기 적분수단으로 인가하기 위한 수단을 포함하는 것을 특징으로 하는 위상 고정 루프 시스템.
  4. 상기 텔레비젼 신호가 수평 라인 동기 신호 성분을 더 포함하는 제3항에 있어서, 상기 검출수단은 상기 수평 라인 동기 신호원과, 상기 위상 고정 루프 회로에 연결되어 있으며 상기 수평 라인 동기 신호의 각 주기에서 발생하는 상기 발진신호의 주기 수와 실제로 동일한 신호를 발생하기 위한 계수수단과, 상기 계수수단에 연결되고 그에 의해 생성된 신호에 응답적이면서, 상기 계수수단에 의해 제공된 신호가 예정된 범위의 값이거나 또는 그 범위내에 있는 값을 가질 때 상기 제1 및 제2상태로 상기 오차신호를 발생하며, 상기 계수수단에 의해 제공된 신호가상기 예정된 범위의 값보다 크거나 또한 적은 값을 가질 때 상기 제1 및 제2상태로 상기 오차 형태 신호를 발생하기 위한 수단을 포함하는 것을 특징으로 하는 위상 고정 루프 시스템.
  5. 제4항에 있어서, 상기 검출수단은 상기 수평 라인 동기 신호의 두 연속 주기 동안 상기 예정된 범위의 값 이외의 상기 계수수단에 의해 제공된 값을 검출하는 이후에만 상기 오차 신호 및 상기 오차 형태 신호를 변화시키기 위한 수단을 포함하는 것을 특징으로 하는 위상 고정 루프 시스템.
    ※참고사항:최초출원 내용에 의하여 공개하는 것임.
KR1019870012200A 1987-03-02 1987-10-31 위상 로크 루프 시스템 KR970009066B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/020,984 US4769691A (en) 1987-03-02 1987-03-02 Burst locked oscillator with side-lock protection
US20,984 1987-03-02
US020984 1987-03-03

Publications (2)

Publication Number Publication Date
KR880012103A true KR880012103A (ko) 1988-11-03
KR970009066B1 KR970009066B1 (ko) 1997-06-03

Family

ID=21801692

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870012200A KR970009066B1 (ko) 1987-03-02 1987-10-31 위상 로크 루프 시스템

Country Status (5)

Country Link
US (1) US4769691A (ko)
EP (1) EP0280809B1 (ko)
JP (1) JP2649229B2 (ko)
KR (1) KR970009066B1 (ko)
DE (1) DE3786658T2 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2896901B2 (ja) * 1989-05-26 1999-05-31 アールシーエー トムソン ライセンシング コーポレーション 位相固定された副搬送波再生回路
JPH0787525A (ja) * 1993-09-13 1995-03-31 Matsushita Electric Ind Co Ltd 自動位相制御装置
US5767915A (en) * 1995-12-12 1998-06-16 Trw Inc. Digital color burst phase switch for pal video systems
US6646964B1 (en) * 2000-03-27 2003-11-11 Hewlett-Packard Development Company, L.P. Harmonic correction in phase-locked loops
JP4648719B2 (ja) * 2005-02-04 2011-03-09 リーダー電子株式会社 ログ機能及び警告機能を持つゲンロック装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3578902A (en) * 1968-08-28 1971-05-18 Rca Corp Apparatus for synchronized generation of a signal from a composite color video signal subjected to signal perturbations
US3532819A (en) * 1968-10-03 1970-10-06 T O Paine Burst synchronization detection system
JPS5469018A (en) * 1977-11-11 1979-06-02 Sony Corp Color demodulator circuit
JPS5835428B2 (ja) * 1978-12-27 1983-08-02 日本電気株式会社 搬送波再生回路
US4366451A (en) * 1979-10-19 1982-12-28 Leonard Kowal Chrominance subcarrier regeneration network
JPS5717292A (en) * 1980-07-04 1982-01-28 Hitachi Ltd Chroma signal processing reproducing device
DE3136522A1 (de) * 1981-09-15 1983-03-24 Siemens AG, 1000 Berlin und 8000 München Verfahren und anordnung zur digitalen regelung der phase des systemtaktes eines digitalen signalverarbeitungssystems
US4456884A (en) * 1981-11-16 1984-06-26 Sri International Phase-lock loop and Miller decoder employing the same
US4500909A (en) * 1982-01-21 1985-02-19 Victor Company Of Japan, Ltd. Synchronizing signal generating apparatus
FR2538656B1 (fr) * 1982-12-23 1985-06-07 Thomson Csf Procede et circuit d'asservissement en frequence et en phase d'un oscillateur local en television
US4544943A (en) * 1983-12-02 1985-10-01 Sony Corp Stabilized color television subcarrier regenerator circuit
US4617520A (en) * 1984-01-03 1986-10-14 Motorola, Inc. Digital lock detector for a phase-locked loop

Also Published As

Publication number Publication date
DE3786658D1 (de) 1993-08-26
KR970009066B1 (ko) 1997-06-03
US4769691A (en) 1988-09-06
JP2649229B2 (ja) 1997-09-03
EP0280809B1 (en) 1993-07-21
EP0280809A1 (en) 1988-09-07
JPS63217890A (ja) 1988-09-09
DE3786658T2 (de) 1994-02-17

Similar Documents

Publication Publication Date Title
CA2152180A1 (en) Phase locked loop synchronization circuit and method
JPS6277770A (ja) ビデオ信号のサンプリングクロツク発生回路
KR900003705A (ko) 일부 및 시각의 보정방법
KR870011522A (ko) 클럭 제어 회로
CA2105106A1 (en) Phase-Offset Cancellation Technique for Reducing Low Frequency Jitter
SE9503702L (sv) Fastlåst loop
KR970019091A (ko) 위상동기루프(phase locked loop)
KR880012103A (ko) 위상 고정 루프 시스템
KR940023208A (ko) 고선명 텔레비젼용 디지탈 오디오 기기의 클럭검출 및 위상동기 루프장치
KR900005405A (ko) 위상 서보 제어를 위한 기준신호 작성회로
MY113714A (en) Synchronized scanning circuit
KR830004009A (ko) 오프셋트전압을 제거한 스위치된 텔레비젼 수평발진기 주파수제어루프
KR880005795A (ko) 텔레비젼 수상기 위상 고정 루프 회로
US4663541A (en) Phase-shift stabilized frequency multiplier
ES8404587A1 (es) Perfeccionamientos introducidos en un dispositivo de sincronizacion de oscilador.
KR940017228A (ko) 주파수 제어회로
KR970056905A (ko) 수평 동기 회로
JPS6170861A (ja) 水平同期検出回路
JPH05167439A (ja) 位相同期ループ回路
KR940010711A (ko) 영상 검파 회로
KR0123823B1 (ko) 위상동기루프 회로의 오동작 방지회로
JP2588968B2 (ja) ミュートパルス発生回路
KR940023019A (ko) 클럭 분배 회로
KR870011796A (ko) 복조 위상 에라 감쇄 회로
JPH0335675A (ja) ビデオ信号のpll回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020604

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee