KR880004658A - Data Control Protocol Circuits and Data Communication Interface Circuits - Google Patents

Data Control Protocol Circuits and Data Communication Interface Circuits Download PDF

Info

Publication number
KR880004658A
KR880004658A KR870010520A KR870010520A KR880004658A KR 880004658 A KR880004658 A KR 880004658A KR 870010520 A KR870010520 A KR 870010520A KR 870010520 A KR870010520 A KR 870010520A KR 880004658 A KR880004658 A KR 880004658A
Authority
KR
South Korea
Prior art keywords
data
communication
interface circuit
devices
circuit
Prior art date
Application number
KR870010520A
Other languages
Korean (ko)
Other versions
KR920001884B1 (en
Inventor
알란 박스터 레즐리
스트리터 도드린 더글라스
로버트 런드버그 마이클
로버트 페루카 제임스
Original Assignee
엘리 와이스
아메리칸 텔리폰 앤드 텔레그라프 캄파니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘리 와이스, 아메리칸 텔리폰 앤드 텔레그라프 캄파니 filed Critical 엘리 와이스
Publication of KR880004658A publication Critical patent/KR880004658A/en
Application granted granted Critical
Publication of KR920001884B1 publication Critical patent/KR920001884B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/43Assembling or disassembling of packets, e.g. segmentation and reassembly [SAR]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/321Interlayer communication protocols or service data unit [SDU] definitions; Interfaces between layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Communication Control (AREA)

Abstract

내용 없음No content

Description

데이터 조정 프로토콜 회로 및 데이터 통신 인터페이스 회로Data adjustment protocol circuit and data communication interface circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 인터페이스 회로를 블록도 형태로 도시한 도면.1 is a block diagram of an interface circuit;

제7도는 상기 인터페이스 회로의 보다 상세한 도면.7 is a more detailed view of the interface circuit.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 마이크로프로세서 14, 15, 16, 17, 18, 19 : 멀티플렉서10: microprocessor 14, 15, 16, 17, 18, 19: multiplexer

101 : 단말기 102 : 데이터 통신망101: terminal 102: data communication network

Claims (17)

통신 시스템과 통신 장치사이의 통신 매체상에서 데이터의 흐름을 제어하기에 적합한 인터페이스이며, 상기 통신 시스템과 최소한 하나의 통신 장치사이에 삽입하기 위한 인터페이스 회로에 있어서, 상기 인터페이스 회로는 상기 통신 시스템이나 혹은 상기 통신장치로부터 데이터를 수용하고, 상기 통신 매체를 따라 전송하기 위해 적합한 소정의 방법으로 상기 데이터를 적응시키기 위한 제1장치이며, 상기 제1장치 내부로부터의 고정 제어하에서 작동하는 제1장치와 상기 통신 시스템이나 혹은 상기 통신 장치로부터 데이터를 수용하고, 상기 데이터에 대해 조작을 실행하기 위한 제2장치 및; 상기 데이터가 상기 제1 및 제2장치 사이에서 직렬로 상기 인터페이스 회로를 통해 흐르거나 혹은 상기 제1 및 제2장치에 대해 병렬로 흐로거나 또한 상기 제1 및 제2장치중 어느 하나를 통해 혹은 다른 것을 통해 배타적으로 흐로도록 하며, 언제라도 직렬, 병렬 혹은 배타적 구성중 어느 하나가 지시 장치에 의해 설정될 수 있도록 상기 제1 및 제2장치로 상기 데이터의 흐름을 융통성 있게 지시하기 위한 지시장치를 구비하는 것을 특징으로 하는 인터페이스 회로.An interface suitable for controlling the flow of data on a communication medium between a communication system and a communication device, the interface circuit for inserting between the communication system and at least one communication device, wherein the interface circuit is the communication system or the A first device for adapting the data in a predetermined manner suitable for receiving data from a communication device and transmitting it along the communication medium, the communication with a first device operating under fixed control from within the first device A second device for receiving data from a system or the communication device and performing an operation on the data; The data flows through the interface circuit in series between the first and second devices, or in parallel to the first and second devices, or through any one of the first and second devices or other And an indication device for flexibly directing the flow of data to the first and second devices so that any one of serial, parallel or exclusive configurations can be set by the indicating device at any time. Interface circuit characterized in that. 제1항에 있어서, 상기 지시장치는 상기 제2장치에 의해 제어되는 것을 특징으로 하는 인터페이스 회로.The interface circuit according to claim 1, wherein said indicating device is controlled by said second device. 제1항에 있어서, 상기 지시장치는 상기 제1장치, 상기 제2장치, 상기 통신 장치 및 상기 시스템 사이에서 상기 통신 정보 데이터를 지시하기 위해 상기 제2장치로부터의 신호의 제어하에서 작동하는 다수의 멀티플렉서 회로인 것을 특징으로 하는 인터페이스 회로.2. The apparatus of claim 1, wherein the pointing device operates under the control of a signal from the second device to direct the communication information data between the first device, the second device, the communication device and the system. Interface circuit characterized in that the multiplexer circuit. 제1항에 있어서, 상기 제1장치는 상기 시스템으로의 통신 정보 흐름을 제어하기 위한 제3장치와 상기 통신 장치로의 통신 정보 흐름을 제어하기 위한 제4장치를 포함하며, 상기 지시장치는 상기 제3장치와 제4장치 및 상기 제2장치를 상호 접속하고, 다수의 위치로부터 혹은 다수의 위치로 정보를 통과시킬 수 있는 다수의 스위치를 포함하며, 상기 제1장치, 상기 제2장치, 상기 시스템 및 상기 통신 장치사이에서 상기 통신 정보의 흐름을 제어하기 위해 상기 제2장치에 의해 제어되는 장치를 포함하는 것을 특징으로 하는 인터페이스 회로.The apparatus of claim 1, wherein the first apparatus comprises a third apparatus for controlling the flow of communication information to the system and a fourth apparatus for controlling the flow of communication information to the communication device. A plurality of switches interconnecting a third device, a fourth device, and the second device, and capable of passing information to or from a plurality of locations; wherein the first device, the second device, and the And a device controlled by the second device for controlling the flow of communication information between a system and the communication device. 제1항에 있어서, 상기 제2장치는 통신 장치로부터 직렬 통신 정보를 수신하도록 작동 가능하고, 또한 통신 장치로부터 병렬 포맷으로 통신정보를 수신하도록 작동 가능한 것을 특징으로는 인터페이스 회로.The interface circuit of claim 1, wherein the second device is operable to receive serial communication information from a communication device, and further operable to receive communication information from the communication device in a parallel format. 제5항에 있어서, 상기 인터페이스 회로는 상기 인터페이스를 통해 데이터 흐름을 제어하기 위해 상기 제2장치로부터의 신호 제어하에서 작동가능한 장치를 더 구비하며, 상기 장치는 통신 장치로부터 병렬 포맷으로 수신된 데이터를 직렬 포맷 데이터로 변환하기 위한 장치를 포함하는 것을 특징으로 하는 인터페이스 회로.6. The apparatus of claim 5, wherein the interface circuit further comprises a device operable under signal control from the second device to control data flow through the interface, the device receiving data received in parallel format from a communication device. And an apparatus for converting the serial format data. 제2항에 있어서, 상기 제2장치는 상기 인터페이스 회로의 외부 신호로부터 제어가능한 것을 특징으로 하는 인터페이스 회로.3. The interface circuit of claim 2, wherein the second device is controllable from an external signal of the interface circuit. 통신 장치 사이에 사용하기 위한 데이터 조정 프로토콜 회로에 있어서, 상기 데이터 조정 프로토콜 회로는 통신 장치가 제1장치의 내부에서 제어되는 일련의 규정하에서 미리 설정된 방식으로 상기 데이터상에 작동가능하며, 다른 통신 장치로 전달하기에 적당한 포맷으로 하나의 통신 장치로부터 수신된 데이터를 변형하고 감시하기 위한 제1장치와, 제2장치 내부에 속해 있는 소포트웨어의 제어하에서 상기 데이터에 대해 작동가능한 하나 혹은 그 이상의 통신 장치로부터 수신된 데이터에 대해 동작을 취하고 감시하기 위한 제2장치 및, 상기 제2장치에 의해 제어되어, 상기 제 1장치와, 제2장치 및 상기 통신 장치 사이에서 상기 데이터를 지시하기 위한 장치를 구비하는 것을 특징으로 하는 데이터 조정 프로토콜 회로.A data coordination protocol circuit for use between communication devices, the data coordination protocol circuit being operable on the data in a preset manner under a set of regulations in which the communication device is controlled inside the first device, and other communication devices. A first device for modifying and monitoring data received from one communication device in a format suitable for delivery to the device, and one or more communication devices operable to the data under control of software belonging to the second device. And a second device for taking an action and monitoring the data received from the device, and a device controlled by the second device to direct the data between the first device, the second device, and the communication device. And a data adjustment protocol circuit. 제8항에 있어서, 상기 지시하기 위한 장치는 상기 데이터 조정 프로토콜 회로를 통해 데이터 흐름을 제어하기 위해 작동 가능하며 상기 제2장치로부터의 신호로 제어되는 다수의 스위치를 포함하는 것을 특징으로 하는 데이터 조정 프로토콜 회로.9. The apparatus of claim 8, wherein the indicating device comprises a plurality of switches operable to control data flow through the data adjustment protocol circuitry and controlled by signals from the second device. Protocol circuitry. 제9항에 있어서, 상기 스위치는 상기 제1 및 제 2장치에 병렬 혹은 직렬로 데이터를 전송하도록 작동 가능하며, 또한 상기 제1 및 제2장치 둘다 혹은 둘중 하나에 데이터 흐름을 제외하도록 작동 가능한 것을 특징으로 하는 데이터 조정 프로토콜 회로.10. The device of claim 9, wherein the switch is operable to transmit data in parallel or in series to the first and second devices, and also to exclude data flow to both or one of the first and second devices. A data adjustment protocol circuit. 제8항에 있어서, 상기 제2장치는 외부적으로 프로그램 가능한 것을 특징으로 하는 데이터 조정 프로토콜 회로.9. The data adjustment protocol circuit of claim 8, wherein said second device is externally programmable. 인터페이스 회로가 많은 양의 고정 처리 및 프로그램 가능 처리로 데이터를 처리하기 위해 동적으로 구성될 수도 있도록 융통성 있는 방법으로 데이터 프로토콜을 처리하기 위한 인터페이스 회로에 있어서, 상기 인터페이스 회로는 다수의 고정 처리 장치와 프로그램 가능한 처리 장치 및 데이터가 상기 고정 처리 장치나 혹은 상기 프로그램 가능한 처리 장치에 의해 배타적으로 처리되도록 허용하거나 또한 상기 고정 및 프로그램 가능한 처리 장치의 결합에 의해 처리되도록 허용하는 장치를 포함하여, 상기 고정 처리 장치와 상기 프로그램 가능한 처리 장치 사이에서 데이터 흐름을 동적으로 제어하기 위한 장치를 포함하는 것을 특징으로 하는 인터페이스 회로.An interface circuit for processing a data protocol in a flexible manner such that the interface circuit may be dynamically configured to process data with a large amount of fixed and programmable processing, the interface circuit comprising a plurality of fixed processing devices and programs. The fixed processing device, including a processing device and a device which allows data to be processed exclusively by the fixed processing device or the programmable processing device or by a combination of the fixed and programmable processing devices. And a device for dynamically controlling data flow between the programmable processing device. 제12항에 있어서, 상기 제어 장치는 상기 인터페이스 회로의 외부에서 인가되는 신호에 응답하여 작동 가능한 것을 특징으로 하는 인터페이스 회로.13. The interface circuit of claim 12, wherein the control device is operable in response to a signal applied externally of the interface circuit. 제12항에 있어서, 상기 제어장치는 상기 프로그램 가능한 처리 장치내에 기억된 프로그램에 응답하여 작동되는 것을 특징으로 하는 인터페이스 회로.13. The interface circuit of claim 12, wherein the control device operates in response to a program stored in the programmable processing device. 제12항에 있어서, 상기 제어 장치는 내부 프로그램 기억 장치를 포함하며, 상기 내부 기억 장치내에 기억된 프로그램 목록 및 상기 데이터 목록에 응답하여 공동으로 작동하는 장치를 포함하는 것을 특징으로 하는 인터페이스 회로.13. The interface circuit of claim 12, wherein the control device includes an internal program storage device, and includes a device operatively cooperatively responsive to the program list and the data list stored in the internal storage device. 제12항에 있어서, 송신장치로부터 데이터를 수신하기 위한 입력 장치와, 수신 장치로부터 데이터를 전송하기 위한 출력장치를 더 구비하며, 상기 제어장치는 상기 입력 장치와 상기 고정 처리장치 및 상기 프로그램 가능한 처리 장치 사이에 접속된 멀티플렉스 회로를 포함하며, 상기 출력장치와 상기 고정 처리 장치 및 상기 프로그램 가능한 처리 장치 사이에 접속된 멀티플렉스 회로를 포함하는 것을 특징으로 하는 인터페이스 회로.13. The apparatus of claim 12, further comprising an input device for receiving data from the transmitting device and an output device for transmitting data from the receiving device, wherein the control device comprises the input device, the fixed processing device and the programmable processing. And a multiplex circuit connected between the devices, the multiplex circuit being connected between the output device and the fixed processing device and the programmable processing device. 제12항에 있어서, 상기 회로를 통한 데이터의 흐름은 양방향성이며, 상기 제어장치는 각 방향에 대해 고정 및 프로그램 가능한 처리 장치의 다른 결합으로 상기 회로를 통한 각 방향으로의 데이터 흐름을 제어 하도록 작동 가능한 것을 특징으로 하는 인터페이스 회로.13. The method of claim 12, wherein the flow of data through the circuit is bidirectional and the controller is operable to control data flow in each direction through the circuit with another combination of fixed and programmable processing devices for each direction. Interface circuit characterized in that. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019870010520A 1986-09-26 1987-09-23 Flexible data communications interface KR920001884B1 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US91293086A 1986-09-26 1986-09-26
US912930 1986-09-26
US912,930 1986-09-26

Publications (2)

Publication Number Publication Date
KR880004658A true KR880004658A (en) 1988-06-07
KR920001884B1 KR920001884B1 (en) 1992-03-06

Family

ID=25432711

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870010520A KR920001884B1 (en) 1986-09-26 1987-09-23 Flexible data communications interface

Country Status (1)

Country Link
KR (1) KR920001884B1 (en)

Also Published As

Publication number Publication date
KR920001884B1 (en) 1992-03-06

Similar Documents

Publication Publication Date Title
KR920003300A (en) Electronic device connection device
KR920010561A (en) Home Bus Control Device
KR850000159A (en) Data transmission system
KR970059863A (en) Operation board, remote I / O communication control method
KR880004658A (en) Data Control Protocol Circuits and Data Communication Interface Circuits
KR910003475A (en) Sequence controller
KR890015544A (en) Telecontrol system
FR2760921B1 (en) METHOD AND DEVICE FOR TRANSMITTING DATA
EP0460643A2 (en) Emergency circuit for, e.g., numerical control unit
KR880002086A (en) Automatic batch processing system and its processing control method
KR970012055A (en) Serial communication device of control unit
JPS57132455A (en) Communication controlling system
JPS5762410A (en) Programmable control system
JPS5752933A (en) Input and output control system
ATE149710T1 (en) TRANSMISSION CONTROL DEVICE FOR COMPUTER SYSTEMS
KR880700606A (en) System processor interface unit
JPS5580170A (en) Duplex computer system
JPS56162562A (en) Monitor device for communication circuit
KR980007168A (en) Local unit network system with one-chip microcomputer and control method thereof
JPS6444670A (en) Select signal transmission control system for network control unit
JPS5613854A (en) Double loop switching system
JPS57174721A (en) Power supply controller
JPS5723385A (en) Coupling circuit of time division multiplex transmission monitoring and controlling device
JPS57212849A (en) Polling transmission system
JPS5769952A (en) Process data transmission method

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee