KR880002139A - 비디오 디스플레이 장치 - Google Patents
비디오 디스플레이 장치 Download PDFInfo
- Publication number
- KR880002139A KR880002139A KR1019870007085A KR870007085A KR880002139A KR 880002139 A KR880002139 A KR 880002139A KR 1019870007085 A KR1019870007085 A KR 1019870007085A KR 870007085 A KR870007085 A KR 870007085A KR 880002139 A KR880002139 A KR 880002139A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- video
- oscillator
- display device
- memory
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
- H04N3/22—Circuits for controlling dimensions, shape or centering of picture on screen
- H04N3/23—Distortion correction, e.g. for pincushion distortion correction, S-correction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/12—Picture reproducers
- H04N9/16—Picture reproducers using cathode ray tubes
- H04N9/28—Arrangements for convergence or focusing
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Systems (AREA)
- Transforming Electric Information Into Light Information (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 가속된 적, 청 및 녹 비디오 신호를 발생하는 본 발명의 특징을 구체화하는 비디오 디스플레이 장치를 도시하는 도면
Claims (19)
- 비디오 디스플레이 장치의 대응 디스플레이 라인의 다수의 대응 픽셀 위치에 디스플레이하기 위해 인터레이스된 비디오 신호로부터 유도된 다수의 픽셀 신호를 주어진 비디오 라인 신호에 포함하고 있는 비인터레이스된 비디오 신호를 발생하기 위해 인터레이스된 비디오 신호에 응답하는 장치이면서, 만일 보상되지 않은체로 남아 있다면, 상기 픽셀 신호의 비인터레이스된 디스플레이 동안 잘못된 픽셀 위치로 귀결되는 왜곡을 받으며, 상기 인터레이스된 비디오 신호로부터 유도된 화상 정보를 저장하는 메모리를 구비하는 비디오 디스플레이 장치에 있어서, 상기 비인터레이스된 비디오 신호를 발생하기 위해 상기 메모리(434 내지 437)에 결합되어 있으며 상기 메모리(434 내지 437)에 저장된 화상 정보로부터 상기 비인터레이스된 비디오 신호에 포함된 상기 다수의 픽셀 신호를 발생하기 위해 가변 클럭 신호(VCg)에 응답하는 메모리를 포함하는 제1수단과, 상기 왜곡에 따라 가변하는 교정 신호(FG·FR·FB)를 발생하기 위한 제2수단 및 상기 잘못된 픽셀 위치를 보상하기 위해 상기 클럭 신호(VCg)에 따라 가변하는 방법으로 상기 다수의 픽셀 신호를 발생하도록 상기 교정 신호에 따라 상기 클럭 신호를 가변하기 위해 교정신호(FG·FR·FB)에 응답하는 제3수단(64)을 구비하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제1항에 있어서, 상기 제1수단(64)은 상기 교정 신호(FG·FR·FB)에 따라 상기 클럭 신호(VCg)의 주파수를 변화시키는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제2항에 있어서, 상기 제3수단(64)은 상기 픽셀 신호가 상기 클럭 신호(VCg)의 주파수에 따라 나타나는 비율을 변화시키는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제1항에 있어서, 상기 인터레이스된 인입 비디오 신호(130)에 응답하여 상기 비디오 디스플레이 장치의 상기 디스플레이 라인에서 주사하는 편향 사이클 형성 신호를 발생하기 위한 수단(430) 및 상기 교정 신호를 응답하여 상기 디스플레이 라인에서 픽셀 위치를 가변시켜서 래스터 왜곡을 교정하기 위하여 상기 교정 신호에 따라 결정된 가변성 지연에 의해 상기 편향 사이클 형성 신호에 관계있는 상기 디스플레이 라인에 대응하는 상기 주어진 비디오 라인 신호를 지연하기 위한 수단을 특징으로 하는 비디오 디스플레이 장치.
- 제1항에 있어서, 순차수단(433)은 상기 제어 신호의 주어진 상태가 상기 비인터레이스된 비디오 신호의 상기 비디오 라인중의 대응 부분과 최소한 대응하는 상기 비인터레이스된 비디오 신호의 대응부분과 연관되도록 상기 비인터레이스된 비디오 신호의 주어진 간격동안 발생하는 다수의 상태를 가지는 제어 신호를 발생하기 위해 상기 인터레이스된 인입 비디오 신호(130)내에 포함된 동기 신호에 응답하며, 상기 교정 신호 발생 수단은 상기 제어 신호의 주어진 상태가 상기 교정 신호를 발생하기 위해 사용된 상기 제2메모리의 출력 신호를 공급하기 위해 상기 제2메모리(59,66)내 대응 위치를 선택하도록 상기 제어 신호에 응답하는 제2메모리(59,66)을 구비하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제5항에 있어서, 상기 제어 신호의 상기 주어진 상태는 상기 비인터레이스된 비디오 신호의 상기 비디오 라인 신호의 대응 세그먼트의 대응하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제5항에 있어서, 상기 제어 신호의 주어진 상태는 상기 비디오 라인 신호의 대응 세그먼트와 대응하며 상기 발진기(62)의 상기 출력 신호의 상기 주파수는 상기 세그먼트가 형성될 때 간격을 통하여 실제로 변화되지 않은체로 있는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제5항에 있어서, 상기 제2메모리(59,66)의 상기 출력 신호는 상기 비인터레이스된 비디오 신호의 대응 비디오 라인 신호와 관련되며 상기 장치는 상기 제2메모리(59,66)의 상기 출력 신호에 응답하여 상기 제2메모리(59,66)의 상기 출력 신호에 따라 결정된 가변가능한 양만큼 상기 비디오 라인 신호를 지연시키는 지연수단(63)을 구비하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제8항에 있어서, 상기 출력 신호는 비디오 라인 신호 그룹을 기초로 하여 변하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제5항에 있어서, 상기 제2메모리(59,66)의 상기 출력 신호는 제1 및 제2파트를 포함하고 있으며, 상기 제3수단(64)은 제어된 발진기(62)를 구비하며 상기 출력신호의 제1파트는 상기 제2메모리(59,66)의 상기 출력 신호의 상기 제1파트의 대응 변화에 따라 가변하는 가변성 주파수로 상기 발진기의 출력 신호(VCg)를 발생하기 위해 상기 발진기(62)에 연결되는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제10항에 있어서, 상기 제3수단(64)은 상기 주어진 비디오 라인 신호와 관련된 게이팅 신호를 발생하기 위해 상기 제2세그먼트(59,66)의 상기 출력 신호의 상기 제2파트에 응답하는 수단(67) 및 상기 출력 신호의 상기 제2파트에 따라 결정되고 가변가능한 양만큼 상기 게이팅 신호를 디스플레이하는 수단(66) 및 상기 게이팅 신호에 따라 디스플레이된 상기 클럭 신호를 상기 발진기의 상기 출력 신호로부터 발생하기 위해 상기 발진기의 상기 출력 신호에 응답하며 그리고 상기 게이팅 신호에 응답하는 게이팅 수단(63)을 구비하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제10항에 있어서, 예정된 값에 따르는 주파수로 상기 발진기(62)의 상기 출력 신호를 얻기 위해 상기 제2메모리(59,66)의 상기 출력 신호의 상기 제1파트의 예정된 값을 조정 간격동안 상기 발진기(62)로 인가하기 위한 수단(57,61)과, 공지된 제2주파수에서의 신호의 소스(50)와, 상기 예정된 값이 인가될 때 상기 제2주파수와 상기 발진기의 주파수 사이의 주파수 차를 나타내는 제2제어 신호(PH)를 발생하기 위해 상기 발진기(62)의 상기 출력 신호에 응답하고 상기 제2주파수에서 상기 신호에도 응답하는 위상 검출기(68) 및 상기 제2주파수에서 상기 신호의 주파수에 따르는 상기 발진기의 상기 출력 신호의 주파수를 조정하기 위해 상기 발진기(62)에 결합된 제3제어 신호(SH)를 발생하기 위해 상기 제2제어 신호(PH)에 응답하는 샘플수단(69)을 특징으로 하는 비디오 디스플레이 장치.
- 제12항에 있어서, 상기 제2제어 신호(PH)에서의 주어진 편차는 상기 수정 간격동안만 상기 제3제어신호(SH)에 영향을 미치는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제12항에 있어서, 상기 샘플 수단은 트랙 및 홀드 회로(69)를 구비하고 상기 발진기(62), 트랙 및 홀드 회로(69) 및 위상 검출기(68)는 상기 수정 간격동안 위상 고정루프 회로를 형성하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제12항에 있어서, 상기 수정 간격은 상기 비디오 디스플레이 장치의 편향 사이클에 대응하여 발생하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제1항에 있어서, 상기 제3수단(64)은 제1간격동안 상기 비인터레이스된 비디오 신호를 형성하기 위해 상기 메모리(434 내지 437)를 클럭하는 상기 클럭 신호를 발생하기 위해 사용된 출력 신호를 발생하는 제어발진기(62)를 구비하며 상기 장치는 상기 클럭 신호가 상기 비인터레이스된 비디오 신호의 형성에 영향을 미치지 않을 때 제2간격동안 상기 발진기의 주파수를 수정하기 위해 상기 발진기의 상기 출력신호에 응답하는 수단(68,69)를 구비하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제16항에 있어서, 상기 제2간격은 상기 비디오 디스플레이 장치의 편향 사이클의 대응 부분동안 발생하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제17항에 있어서, 상기 발진기(62)의 수정은 상기 비디오 디스플레이 장치의 상기 편향 사이클의 수직 리트레이스 간격동안 발생하는 것을 특징으로 하는 비디오 디스플레이 장치.
- 제1항에 있어서, 상기 화상 정보는 제1비율로 상기 메모리(434 내지 437)에 저장되고 상기 인터레이스된 비디오 신호에 비례하여 시간 압축된 상기 비인터레이스된 비디오 신호를 발생하기 위한 더 높은 비율로 상기 메모리에서부터 판독하며, 상기 제3수단(64)은 상기 교정 신호에 따라 상기 클럭 신호의 주파수를 변화시키며 상기 제1비율 및 더 높은 비율중의 적어도 하나는 시간 압축 및 왜곡 보상이 상기 메모리(434 내지 437)에서 동시에 발생하도록 상기 클럭 신호의 주파수에 따라 결정되는 것을 특징으로 하는 비디오 디스플레이 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US881710 | 1986-07-03 | ||
US????881,710 | 1986-07-03 | ||
US06/881,710 US4730216A (en) | 1986-07-03 | 1986-07-03 | Raster distortion correction circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880002139A true KR880002139A (ko) | 1988-04-29 |
KR960013315B1 KR960013315B1 (ko) | 1996-10-02 |
Family
ID=25379038
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870007085A KR960013315B1 (ko) | 1986-07-03 | 1987-07-03 | 비디오 디스플레이 장치 |
Country Status (8)
Country | Link |
---|---|
US (1) | US4730216A (ko) |
JP (1) | JPH07121102B2 (ko) |
KR (1) | KR960013315B1 (ko) |
CA (1) | CA1262490A (ko) |
DE (1) | DE3722092C2 (ko) |
FR (1) | FR2605476B1 (ko) |
GB (1) | GB2192520B (ko) |
HK (2) | HK23196A (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69020478T2 (de) * | 1989-10-02 | 1996-02-22 | Philips Electronics Nv | Farbbildröhrensystem mit reduziertem Fleckwachstum. |
CA2038780C (en) * | 1990-03-26 | 1995-10-24 | Todd J. Christopher | Adjustable video/raster phasing for horizontal deflection system |
US5028850A (en) * | 1990-07-19 | 1991-07-02 | Rca Licensing Corporation | Deflection system with a controlled beam spot |
US5327051A (en) * | 1990-07-19 | 1994-07-05 | Rca Thomson Licensing Corporation | Deflection system with a pair of quadrupole arrangements |
DE4102993A1 (de) * | 1991-02-01 | 1992-08-06 | Philips Patentverwaltung | Schaltungsanordnung zur zeitbasis-transformation eines digitalen bildsignals |
US6404146B1 (en) | 2001-01-31 | 2002-06-11 | Innovision Corporation | Method and system for providing two-dimensional color convergence correction |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3893174A (en) * | 1972-07-01 | 1975-07-01 | Tokyo Shibaura Electric Co | Colour television receiver |
DE3068551D1 (en) * | 1980-10-31 | 1984-08-16 | Ibm | Cathode ray tube drive circuitry |
US4600945A (en) * | 1983-03-31 | 1986-07-15 | Rca Corporation | Digital video processing system with raster distortion correction |
JPS59201583A (ja) * | 1983-04-28 | 1984-11-15 | Sony Corp | テレビジヨン受像機 |
EP0162123B2 (de) * | 1984-05-23 | 1992-03-04 | Deutsche ITT Industries GmbH | Verfahren und Schaltungsanordnung zur digitalen Ablenkkorrektur von Fernsehbildröhren |
US4598309A (en) * | 1984-05-29 | 1986-07-01 | Rca Corporation | Television receiver that includes a frame store using non-interlaced scanning format with motion compensation |
US4670772A (en) * | 1984-12-28 | 1987-06-02 | Rca Corporation | Raster distortion correction for progressive scan television system |
US4630098A (en) * | 1985-07-31 | 1986-12-16 | Rca Corporation | Progressive scan display system with correction for non-standard signals |
-
1986
- 1986-07-03 US US06/881,710 patent/US4730216A/en not_active Expired - Lifetime
-
1987
- 1987-06-25 CA CA000540600A patent/CA1262490A/en not_active Expired
- 1987-06-25 GB GB8714912A patent/GB2192520B/en not_active Expired - Fee Related
- 1987-07-02 FR FR8709411A patent/FR2605476B1/fr not_active Expired - Fee Related
- 1987-07-03 DE DE3722092A patent/DE3722092C2/de not_active Expired - Fee Related
- 1987-07-03 JP JP62167658A patent/JPH07121102B2/ja not_active Expired - Lifetime
- 1987-07-03 KR KR1019870007085A patent/KR960013315B1/ko not_active IP Right Cessation
-
1996
- 1996-02-08 HK HK23196A patent/HK23196A/xx not_active IP Right Cessation
- 1996-02-08 HK HK22896A patent/HK22896A/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
DE3722092C2 (de) | 1996-03-28 |
GB8714912D0 (en) | 1987-07-29 |
FR2605476B1 (fr) | 1993-09-17 |
CA1262490A (en) | 1989-10-24 |
FR2605476A1 (fr) | 1988-04-22 |
KR960013315B1 (ko) | 1996-10-02 |
HK23196A (en) | 1996-02-16 |
GB2192520A (en) | 1988-01-13 |
JPS6327182A (ja) | 1988-02-04 |
JPH07121102B2 (ja) | 1995-12-20 |
DE3722092A1 (de) | 1988-01-07 |
US4730216A (en) | 1988-03-08 |
GB2192520B (en) | 1991-02-13 |
HK22896A (en) | 1996-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4364090A (en) | Method for a compatible increase in resolution in television systems | |
US5537149A (en) | Display device | |
US4178613A (en) | Television picture special effects system using digital memory techniques | |
US5168199A (en) | Horizontal linearity correction circuitry for cathode ray tube display | |
JPS5825773A (ja) | 同期回路 | |
JPS6043707B2 (ja) | 位相変換装置 | |
US4870329A (en) | Digital convergence circuit storing coefficients of fundamental waves of correction data | |
KR880002139A (ko) | 비디오 디스플레이 장치 | |
KR940003050B1 (ko) | 비디오 신호 처리 시스템 | |
US3990107A (en) | Circuit for automatically controlling horizontal scanning frequency | |
KR940007993B1 (ko) | 데이터전송방법 | |
US4468699A (en) | Circuit arrangement for the control of the vertical deflection | |
KR970001387B1 (ko) | 발진 회로와 그 회로를 이용한 픽쳐-인-픽쳐 시스템 | |
EP0966153B1 (en) | Video signal synchronizing apparatus | |
JPH05191817A (ja) | 投写型テレビジョン受像機の自動コンバーゼンス補正回路 | |
US5031031A (en) | Video signal processing apparatus | |
US4677459A (en) | Reference signal generator | |
KR930008710B1 (ko) | 디스플레이 제어장치 | |
JPS6326591B2 (ko) | ||
KR950000442B1 (ko) | 브이티알의 타임 베이스 콜렉션시 메모리 용량 절약장치 | |
JPH0369273A (ja) | テレビ受像機 | |
KR920009202A (ko) | 고체 촬상 장치 | |
US7106384B1 (en) | Method and device for simultaneously representing at least a first and a second sequence of pictures in an overall picture | |
KR900003105Y1 (ko) | 수직 윤곽 보정회로 | |
US20050174486A1 (en) | Method and system for processing in a non-line locked system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19990910 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |