KR940007993B1 - 데이터전송방법 - Google Patents

데이터전송방법 Download PDF

Info

Publication number
KR940007993B1
KR940007993B1 KR1019850009489A KR850009489A KR940007993B1 KR 940007993 B1 KR940007993 B1 KR 940007993B1 KR 1019850009489 A KR1019850009489 A KR 1019850009489A KR 850009489 A KR850009489 A KR 850009489A KR 940007993 B1 KR940007993 B1 KR 940007993B1
Authority
KR
South Korea
Prior art keywords
data
vertical blanking
signal
clock
frequency
Prior art date
Application number
KR1019850009489A
Other languages
English (en)
Other versions
KR860006172A (ko
Inventor
다까오 모기
마사유끼 스에마쓰
Original Assignee
쏘니 가부시기가이샤
오오가 노리오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 쏘니 가부시기가이샤, 오오가 노리오 filed Critical 쏘니 가부시기가이샤
Publication of KR860006172A publication Critical patent/KR860006172A/ko
Application granted granted Critical
Publication of KR940007993B1 publication Critical patent/KR940007993B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B14/00Transmission systems not characterised by the medium used for transmission
    • H04B14/02Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/20Circuits for coupling gramophone pick-up, recorder output, or microphone to receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Television Systems (AREA)
  • Selective Calling Equipment (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Communication Control (AREA)

Abstract

내용 없음.

Description

데이터전송방법
제 1 도는 본 발명은 실시예를 나타낸 블록도.
제 2 도는 제 1 도의 동작을 설명하기 위한 타이밍챠트.
제 3 도는 본 발명은 적용할 수 있는 텔레비전수상기의 블록도.
* 도면의 주요부분에 대한 부호의 설명
VBIP : 수직블랭킹펄스 HP : 수평동기신호
CK1 : 고속클록 CK2 : 저속클록
(1) : CPU (32), (34) : 앤드게이트
(33) : 인버터 (39) : 시프트레지스터
본 발명은 내부회로를 디지탈적으로 제어하도록 한 텔레비전수상기, VTR 등의 영상기기를 제어하는데 적용할 수 있는 데이터전송방법에 관한 것이다.
종래에는, 인너버스시스템이 내장되고, 내부회로를 디지탈제어하도록 한 영상기기 및 음향기기가 알려져 있다. 본원 출원인은 먼저 일본국 특원소 59(1984)-145658호에 의해 인너버스를 이용하여, 외부 접속된 콤퓨터를 사용하여 기기를 제어하도록 한 제어시스템을 제안하였다.
제 3 도는 상기 출원에 관한 제어시스템을 텔레비전수상기에 적용한 경우의 실시예를 나타낸 것으로서, 본 발명을 적용할 수 있는 것이다.
도면에 있어서, 텔레비전수상기 TV에는, CPU(1), 메모리(2), 인너버스라인(3) 등이 배설되어 있다. 이 실시예에 있어서는, 피제어회로로서 오디오처리회로(4), 비디오제어회로(5), 비디오처리회로(6) 및 편향제어회로(7) 등이 배설되어 있다. 통상의 동작시에는, 키보드(8) 또는 리모콘용 코맨더(9)의 지시에 따라서, CPU(1)가 각 회로(4)~(7)와 튜너(10)를 동조(同調)시키는 PLL회로(11) 등을 제어한다. 이로써, 선국(選局), 음량조정, 화면조정 등이 행해지고, 그 조정 결과가 표시부(12) 등에서 표시된다. 그리고, (13)은 리모콘신호수신회로, (14)는 중간주파증폭회로, (15),(16)은 편향코일, (17)은 오디오출력앰프. (18)은 비디오출력앰프, (19)는 음극선관이다.
제조시 및 서비스시의 제어 및 조정을 행하는 경우는, 버스라인(20) 및 코넥터(21)를 통해 상기 버스라인(3)에 접속된 콤퓨터(22) 또는 조정용 코맨더(9)가 사용된다. 제어 및 조정의 항목으로서는, 예를 들면 수평 및 수직방향에 있어서의 래스터의 폭, 리니어리티, 핀 변형 등 편향이 관한 것, R, G, B 신호의 컷오프점 및 드라이브량의 조정에 의한 화이트밸런스 조정 등의 컬러조정에 관한 것, 및 CRT의 그리드바이스조정 등의 항목이 있다.
전술한 텔레비전수상기 TV 또는 그 밖의 영상기기의 제어에 있어서, CPU(1) 또는 외부 접속된 콤퓨터(22)로부터 각 피제어회로(4)~(7)로 시 제7신호를 보내는 경우 및 각 피제어회로(4)~(7)로부터 CPU(1) 또는 콤퓨터(22)에 출력신호를 보내는 경우는, 제어내용 또는 각 회로(4)~(7)의 출력내용을 나타내는 데이터를 클록과 함께 보낸다. 이 경우, 클록주파수를 높게 하면, 클록펄스로부터 발생하는 노이즈에 기인한 복사(輻射)방해가 화면에 나타나다. 이것을 피하기 위하여, 종래는 클록주파수를 낮게 하거나, 또는 수직블랭킹기간에만 데이터를 전송하는 등의 방법을 채용하고 있었다. 그러나, 전자의 방법은 전송효율이 저하되고, 또 후자의 방법은 시간효율이 나쁜 등의 문제가 있었다.
본 발명의 목적은 디지탈처리수단과, 최소한 하나의 디지탈제어되는 회로와, 인너버스로 구성되는 영상신호를 표시하는데 사용되는 디지탈영상기기 사이에서 데이터를 전송하는 방법에 있어서, 데이터를 고속으로 또한 높은 효율로서 전송 할 수 있고, 화면에 클록펄스에 의한 불필요한 복사방해가 나타나지 않는 데이터전송방법을 제공하는 것이다.
본 발명에 있어서는, 수직블랭킹기간에는 높은 주파수의 클록을 사용하여 데이터를 전송하고, 수직블랭킹 기간 이외의 기간에는 수평동기신호에 동기한 낮은 주파수의 클록을 사용하여 데이터를 전송하도록 하고 있다.
즉, 본 발명의 데이터전송방법은 디지탈처리수단과, 최소한 하나의 디지탈 제어되는 회로와, 인너버스로 구성되어 영상신호를 표시하는데 사용되는 디지탈 열상기기 사이에서 데이터를 전송하는 방법에 있어서, 제 1 주파수를 갖는 고속의 제 1 클록펄스를 생성하고, 상기 제 1 주파수보다 낮은 제 2 주파수를 갖는 저속의 제 2 클록펄스를 생성하고, 영상신호의 수직블랭킹기간을 정하고, 디지탈처리수단과 영상기기의 최소한 하나의 디지탈제어되는 회로 사이에서, 수직블랭킹기간에는 제 1 주파수를 갖는 제 1 클록펄스를, 수직블랭킹기간 이외의 기간에는 제 2 주파수를 갖는 제 2 클록펄스를 사용하여 인너버스를 경유하여 데이터를 전송하는 스텝으로 이루어진다.
다음에, 본 발명의 실시예에 대하여 도면에 따라서 상세히 설명한다.
제 1 도에 있어서, 동기분리회로(25)는 입력비디오신호로부터 제 2 도에 나타낸 바와 같은 수직동기신호 VP와 수평동기신호 HP를 분리한다. 상기 신호 VP의 상승으로 플립플롭(26)이 세트되고, 그 Q출력이 「H」로 되어 앤드게이트(27)의 제 1 의 입력단자에 가해진다. 이 앤드게이트(27)의 제 2의 입력단자에는, 기준발진기(28)로부터 얻어지는 예를 들면 4MHz의 펄스를 1/2분주기(29)에서 분주한 2MHz의 펄스가 가해지고 있다. 이 펄스는 상기 Q출력이 「H」의 기간에 앤드게이트(27)를 통하여 카운터(30)에서 카운트된다. 이 카운트치가 소정치로 되면 캐리펄스가 출력되고, 이 캐리펄스는 지연회로(31)에서 시간보정이 이루어진후, 플립플롭(26)을 리세트한다. 이 결과, 이 Q출력으로서 제 2 도에 나타낸 수직블랭킹펄스 VBIP가 얻어진다.
상기 펄스 VBIP는 앤드게이트(32)의 제 1 입력단자에 가해지는 동시에, 인버터(33)에서 반전되어 앤드게이트(34)의 제 1 의 입력단자에 가해진다. 앤드게이트(32)의 제 2의 입력단자에는, 상기 발진기(28)로부터 얻어지는 펄스를 1/4분주기(35) 및 1/10분주기(36)에서 분주한 100MHz의 펄스가 가해지고 있고, 이 펄스는 수직블랭킹기간에만 앤드게이트(32)를 통과하여 제 2 도에 나타낸 고속클록 CK1이 얻어진다. 또한, 앤드게이트(34)의 제 2 의 입력단자에는 상기 신호 HP가 가해지고 있고, 이 신호 HP는 수직블랭킹기간 이외의 기간에 앤드게이트(34)를 통과하여, 제 2 도에 나타낸 저속클록 CK2으로 된다. 이들 클록 CK, CK2은 오어게이트(37)를 통하여 선택적으로 앤드게이트(38)의 제 1 의 입력단자에 가해진다.
CPU(1)는 제 3 도의 버스라인(3)을 통하여 각 피제어회로(4)~(7)와 데이터를송수신하지만, 이들 데이터는 시프트레지스터(39)에 의해 버스라인(3)과 CPU(1)와의 사이에서 중계된다. 시프트레지스터(39)는 앤드게이트(38)에 CPU(1)로부터 스타트신호가 가해졌을 때에, 상기 클록 CK1 또는 CK2에 의해 구동된다. 이로써, 수직블랭킹기간에는 데이터가 고속으로 전송되고, 수직블랭킹기간 이외의 기간에는 데이터가 저속으로 또한 신호 HP에 동기되어 전송된다. CPU(1)에는 상기 신호 VP 또는 펄스 VBIP가 가해지고 있으며, 이에 따라서 상기 스타트신호가 만들어진다.
그리고, 본 실시예의 경우는 저속클록 CK2으로서 신호 HP와 실질적으로 같은 펄스를 사용하고 있으나, 이 클록 CK2으로서는, 예를 들면 제 2 도의 CK3로 나타낸 바와 같이, 신호 HP와 동기된 펄스이면 된다.
또한, 수직블랭킹 기간 및 수직블랭킹 기간 이외의 기간에는 각각 복수 블록의 데이터를 전송할 수 있고, 하나의 블록의 데이터가 양 기간에 걸쳐서 전송되는 일은 원칙적으로 없다. 또한, 고속클록 CK1으로 전송되는 데이터는, 예를 들면 채널전환제어 등과 같이 빠른 응답이 요구되는 데이터이다. 또한, 본 발명은 텔레비전수상기 이외에 VTR등의 영상기기에 적용할 수 있다.
전술한 바와 같이, 본 발명의 데이터전송방법에 의하면 수직블랭킹기간에는 데이터가 고속으로 전송되고, 수직블랭킹기간 이외의 기간에는 데이터가 저속으로 또한 신호 HP에 동기되어 전송되므로, 데이터를 고속으로 또한 높은 효율로서 전송할 수 있다. 또한, 화면에 클록펄스에 의한 불필요한 복사방해가 나타나지 않는다.

Claims (1)

  1. 디지탈처리수단과, 최소한 하나의 디지탈제어되는 회로와, 인너버스로 구성되어 영상신호를 표시하는데 사용되는 디지탈영상기기 사이에서, 데이터를 전송하는 방법에 있어서, 제 1 주파수를 갖는 고속의 제 1 클록펄스를 생성하고, 상기 제 1 주파수보다 낮은 제 2 주파수를 갖는 저속의 제 2 클록펄스를 생성하고, 영상신호의 수직블랭킹기간을 정하고, 디지탈처리수단과 영상기기의 최소한 하나의 디지탈제어되는 회로 사이에서, 수직블랭킹 기간에는 제 1 주파수를 갖는 제 1 클록펄스를, 수직블랭킹기간 이외의 기간에는 제 2 주파수를 갖는 제 2 클록펄스를 사용하여 인너버스를 경유하여 데이터를 전송하는 스텝으로 이루어지는 것을 특징으로 하는 데이터전송방법.
KR1019850009489A 1985-01-18 1985-12-17 데이터전송방법 KR940007993B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP60006979A JPH0652943B2 (ja) 1985-01-18 1985-01-18 映像機器
JP85-6979 1985-01-18

Publications (2)

Publication Number Publication Date
KR860006172A KR860006172A (ko) 1986-08-18
KR940007993B1 true KR940007993B1 (ko) 1994-08-31

Family

ID=11653307

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850009489A KR940007993B1 (ko) 1985-01-18 1985-12-17 데이터전송방법

Country Status (7)

Country Link
US (1) US4633313A (ko)
EP (1) EP0188334B1 (ko)
JP (1) JPH0652943B2 (ko)
KR (1) KR940007993B1 (ko)
AT (1) ATE44637T1 (ko)
CA (1) CA1241434A (ko)
DE (1) DE3664406D1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3641303A1 (de) * 1986-12-03 1988-06-16 Thomson Brandt Gmbh Fernsehempfaenger mit einem mikroprozessorgesteuerten bedienteil und mit einem schaltnetzteil
GB2201315B (en) * 1987-02-20 1991-02-13 Philips Electronic Associated Television transmission system
US4864399A (en) * 1987-03-31 1989-09-05 Rca Licensing Corporation Television receiver having skew corrected clock
EP0550420B1 (en) * 1987-03-31 1999-10-27 RCA Thomson Licensing Corporation Television receiver having skew corrected clock
JP3324671B2 (ja) * 1995-05-16 2002-09-17 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ・システム
US6411267B1 (en) * 1999-11-17 2002-06-25 Sony Corporation Monitor adjustment by data manipulation
US7304689B2 (en) * 2002-06-06 2007-12-04 Microtune (Texas), L.P. Single chip tuner for multi receiver applications
JP5151159B2 (ja) * 2007-01-24 2013-02-27 日本電気株式会社 データ転送回路及びそれに用いるデータ転送方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3036552C2 (de) * 1980-09-27 1985-04-25 Blaupunkt-Werke Gmbh, 3200 Hildesheim Fernsehempfangsanlage
US4338632A (en) * 1980-10-06 1982-07-06 Zenith Radio Corporation Remote control system for television monitors
US4396938A (en) * 1981-07-23 1983-08-02 Rca Corporation Controlled ram signal processor
FR2524234A1 (fr) * 1982-03-24 1983-09-30 Radiotechnique Procede pour transmettre des donnees dans un recepteur de television, et recepteur utilisant ce procede
US4589020A (en) * 1982-11-22 1986-05-13 Olympus Optical Co., Ltd. TV video data input apparatus
US4554582A (en) * 1983-08-31 1985-11-19 Rca Corporation Apparatus for synchronizing a source of computer controlled video to another video source

Also Published As

Publication number Publication date
JPS61166285A (ja) 1986-07-26
JPH0652943B2 (ja) 1994-07-06
ATE44637T1 (de) 1989-07-15
KR860006172A (ko) 1986-08-18
US4633313A (en) 1986-12-30
EP0188334A2 (en) 1986-07-23
EP0188334A3 (en) 1987-08-05
EP0188334B1 (en) 1989-07-12
CA1241434A (en) 1988-08-30
DE3664406D1 (en) 1989-08-17

Similar Documents

Publication Publication Date Title
KR930006455B1 (ko) 화상 신호 발생 장치
JPH09127903A (ja) 電子機器
KR100330029B1 (ko) 표준신호 처리장치
KR940007993B1 (ko) 데이터전송방법
US4623925A (en) Television receiver having character generator with non-line locked clock oscillator
CN100527785C (zh) 数字广播接收机中的显示同步信号产生装置和解码器
US6002449A (en) Integrated television processor
EP1109146A2 (en) Sync frequency conversion circuit
KR100405275B1 (ko) 문자표시장치
JPS6153880A (ja) 文字画像表示制御装置
US5251026A (en) Interfield interpolating apparatus having a vertical/horizontal motion compsensating function
JP2000137468A (ja) 映像信号周波数変換装置
KR100266164B1 (ko) 분할된 화면 동기 구현 방법 및 장치(Method for Emboding Sync of Divided Picture and Apparatus thereof)
RU2324300C1 (ru) Устройство для управления синхронизацией телевизионного изображения
JPH07312699A (ja) ディジタル映像再生装置
KR960012489B1 (ko) 광폭 텔레비젼의 스크롤 제어장치 및 방법
KR0165965B1 (ko) 해상도가 다른 두 그래픽을 오버레이하기 위한 장치
JPH08140019A (ja) 画像表示装置
JPH10136290A (ja) 液晶表示装置
JP2844675B2 (ja) テレビジョン受像機
JP2000341651A (ja) フォーマット変換装置
KR870000175B1 (ko) 고해상도 텔레비젼 수상기의 영상신호 변환장치
JPH0241092A (ja) テレビジヨン装置
KR100287158B1 (ko) 복합동기신호발생장치
KR0173261B1 (ko) 브라운관 화면 측정용 씨씨디 카메라 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19961023

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee