KR860002047A - 그래픽 디스플레이용 자동 패턴 발생장치 - Google Patents

그래픽 디스플레이용 자동 패턴 발생장치 Download PDF

Info

Publication number
KR860002047A
KR860002047A KR1019850005624A KR850005624A KR860002047A KR 860002047 A KR860002047 A KR 860002047A KR 1019850005624 A KR1019850005624 A KR 1019850005624A KR 850005624 A KR850005624 A KR 850005624A KR 860002047 A KR860002047 A KR 860002047A
Authority
KR
South Korea
Prior art keywords
state
signal
mode
bit
read
Prior art date
Application number
KR1019850005624A
Other languages
English (en)
Inventor
이·브루스 케니스 (외 2)
Original Assignee
루이스 피·엘빈저
허니웰 인포오메이숀 시스템즈 인코오포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 루이스 피·엘빈저, 허니웰 인포오메이숀 시스템즈 인코오포레이티드 filed Critical 루이스 피·엘빈저
Publication of KR860002047A publication Critical patent/KR860002047A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)
  • Image Generation (AREA)
  • Pinball Game Machines (AREA)
  • Processing Or Creating Images (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

내용 없음

Description

그래픽 디스플레이용 자동 패턴 발생장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 전형적인 데이타처리 시스템의 블록도.
제2도는 그래픽 서브 시스템의 블록도.
제3도는 그래픽 서브 시스템의 자동패턴 발생 논리부의 상세도.
도면에 사용된 주요부호의 설명
1:ROM 3:응용프로세서 5:버스연결부 7:ROM 9:I/O마이크로프로세서 11:I/O ROM 15: 주메모리 25:그래픽부 27:디스플레이 제어기 29:속성 RAM 31:데이타 RAM 35:디스플레이 33:문자발생기.

Claims (15)

  1. 드스플레이의 영역에 소정의 패턴들을 서입하기 위한 자동패턴 발생장치에 있어서, 각각이 상기 소정의 패턴들의 한 픽셀을 나타내는 다수의 워드들을 기억하기 위한 판독전용 메모리 장치와; 각각이 상기 디스플레이상에 디스플레이되는 상기 픽셀을 나타내는 다수의 비트들을 기억하기 위한 비트맵메모리 장치와; 동작모우드를 선택하기 위해 레지스터 수단을 갖으며, 상기 판독전용메모리 장치의 제1메모리 위치를 어드레싱하기 위한 제1의 다수의 어드레스 신호들을 발생하기 위해서 또한 상기 비트맵메모리 장치의 제2메모리 위치를 어드레싱하기 위한 제2의 다수의 어드레스 신호들을 발생하기 위해서 상기 판독전용 메모리장치 및 상기 비트맵메모리 장치에 결합된 마이크로프로세서 장치와; 상기 판독전용 메모리 장치, 상기 비트맵메로리 장치 및 상기 마이크로프로세서 장치에 연결되며, 동작의 교체모우드를 표시하는 다수의 모우드 신호들에 응답하고, '상기 제2메모리 위치로 대응비트를 서입하기 위하 서입데이타 신호를 발생하기 위해 상기 제1메모리 위치로부터 판독된 상기 다수의 워드들중의 하나를 표시하는 다수의 비트신호들에 응답하고, 또한 동작의 OR 또는 익스쿨루시브 OR 모두드를 표시하는 다수의 모우드 신호들, 상기 다수의 비트신호들, 상기 제2메모리 위치에 상기 대응비트를 서입하기 위한 상기 서입데이타 신호를 발생하기 위해, 상기 제2메모리 위치로부터 판독된 상기 대응비트를 표시하는 판독된 상기 대응비트를 표시하는 판독데이타 신호에 응답하는 멀티플랙서 장치를 포함한 자동패턴 발생장치.
  2. 제1항에 있어서, 상기 마이크로프로세서 장치가 상기 판독전용 메모리 장치의 상기 제1위치를 어드레싱하기 위한 상기 제1의 다수의 어드레스 신호들을 발생하고, 상기 비트맵메모리 장치의 상기 제2위치를 어드레싱하기 휘한 상기 제2의 다수의 어드레스 신호들을 발생하고, 동작의 상기 모우드를 표시하는 다수의 데이타 신호를 발생하는 마미크로프로세서를 포함하는 것을 특징으로 한 자동패턴 발생장치.
  3. 제2항에 있어서, 상기 동작의 모우드를 선택하기 위한 상기 레지스터 수단이 상기 다수의 데이타 신호들을 기억하고, 상기 다수의 모우드 신호들의 제1 및 제2모우드 신호를 발생하기 위해 상기 마이크로프로세서에 결합되는 하나의 레지스터를 갖고, 제2상태에서 상기 제1모우드 신호와 제2상태에서 상기 제2모우드 신호가 동작의 상기 교체모우드를 표시하고, 상기 제2상태에서 상기 제1모우드 신호와 제1상태에서 상기 제2모우드 신호가 동작의 상기 OR 모우드를 표시하고, 제1상태에서 상기 제1모우드신호와 상기 제2상태에서 상기 제2모우드 신호가 동작의 상기 익스쿨루시브 OR 모우드를 표시하는 자동패턴 발생장치.
  4. 제3항에 있어서, 상기 멀티플렉서 수단이 상기 판독전용 메모리 수단 및 상기 레지스터 수단에 연결되며, 이진수 1을 지시하는 상기 다수의 워드들중의 상기 워드의 하나의 제1상태에서 제1비트신호를 선택하기 위해 상기 제2상태에서 상기 제1모우드 신호에 응답하고, 상기 교체 또는 OR모우드 중에 이진수 0를 지시하는 하나의 제2상태에서 상기 제1비트 신호를 선택하기 위해 상기 제2상태에서 상기 제1모우드 신호에 응답하는 제1멀티플렉서 수단과; 상기 판독전용 메모리수단 및 상기 레지스터에 연결되며, 상기 제1비트 신호가 상기 제2상태에 있을때 사나의 제1상태에서 상기 워드의 제2비트 신호를 상기 동작의 OR모우드를 위해 선택하고, 상기 제1비트 신호가 상기 교체 또는 상기 OR 모우드중에 상기 제1상태에 있을때 하나의 제2상태에서 상기 제2비트 신호를 선택하기 위해 상기 제2상태에서 상기 제1모우드 신호에 응답하는 제2멀티플렉서 수단을 포함한 자동패턴 발생장치.
  5. 제4항에 있어서, 상기 제1멀티플렉서 수단이 이진수 1를 지시하는 하나의 제1상태에서 상기 워드의 제3비트 신호를 선택하기 위해 또한 상기 익스쿨루시브 OR 모우드 중에 이진수 0를 지시하는 하나의 제2상태에서 상기 제3비트 신호를 선택하기 위해, 상기 제1상태에서 상기 제1모우드 신호에 응답하고; 상기 제2멀티플렉서 수단이 상기 익스쿨루시브 OR 모우드중에 상기 제1상태에서 상기 워드의 제4비트 신호를 선택하기 위해 상기 제1상태에서 상기 제1모우드 신호에 응답하는 것을 특징으로 한 자동패턴 발생장치.
  6. 제5항에 있어서, 상기 멀티플렉서 수단이 상기 제2멀티플렉서 수단에 연결되고, 동작의 상기 교체모우드중에 하나의 제2상태에서 하나의 데이타 선택신호를 발생하도록 상기 제2상태에서 상기 제2비트 신호에 응답하는 AND 게이트 수단을 포함한 것을 특징으로 한 자동패턴 발생장치.
  7. 제6항에 있어서, 상기 AND 게이트 수단이 상기 비트맵 메모리에 연결되고, 상기 데이타 선택신호를 발생하도록 상기 제2비트신호 및 상기 판독데이타 신호에 응답하는 것을 특징으로 한 자동패턴 발생장치.
  8. 제7항에 잇어서, 상기 멀티플렉서 수단이 상기 제1멀티플렉서 수단과, 상기 AND 게이트 수단에 연결되며, 하나의 제1상태에서 기입데이타 신호를 발생하도록 상기 제1상태에서 상기 제1비트 신호와, 상기 제2상태에서 상기 데이타선택 신호에 상기 교체모우드중에 하나의 제2상태에서 상기 서입데이타 신호를 발생하도록 상기 제2상태에서 상기 제1비트신호에 응답하는 익스쿨루시브 OR 수단을 갖는 것을 특징으로 한 자동패턴 발생장치.
  9. 제8항에 있어서, 상기 AND 게이트 수단이 상기 제1비트 신호가 상기 제22상태에 있을때 상기 제1상태에서 상기 제2비트 신호에 응답하고, 상기 데이타선택신호를 발생하기 위해 상기 판독데이타 신호에 응답하며, 또한 상기 AND 게이트 수단은 상기 OR 동작모우드중에 상기 제2상태에서 상기 데이타선택신호를 발생하기 위해 상기 제1비트신호가 상기 제1상태에 있을때 상기 제2상태에서 상기 제2비트신호에 응답하는 것을 특징으로 한 자동패턴 발생장치.
  10. 게9항에 있어서, 상기 익스쿨루시브 OR 수단이 상기 OR 동작모우드중에 상기 제1상태에서 상기 서입데이타신호를 발생하기 위해 상기 제1상태에서 상기 데이타선택신호와 상기 제2상태에서 상기 비트신호에 응답하는 것을 특징으로 한 자동패턴 발생장치.
  11. 제10항에 있어서, 상기 익스쿨루시브 OR 수단이 상기 OR 동작모우드중에 상기 제1상태에서 상기 서입데이타신호를 발생하기 위해 상기 제2상태에서 상기 데이타선택신호와, 상기 제1상태에서 상기 제1비트신호에 응답하는 것을 특징으로 한 자동패턴 발생장치.
  12. 제11항에 있어서, 상기 AND 게이트 수단이, 상기 AND 게이트 수단이 상기 제1상태에서 상기 데이타선택신호를 발생하기 위해 상기 제1상태에서 상기 제4비트신호와, 상기 제1상태에서 상기 판독데이타신호에 응답하는 것을 특징으로 한 자동패턴 발생장치.
  13. 제12항에 있어서, 상기 익스쿨루시브 OR 수단이 상기 익스쿨루시브 OR 모우드중에 상기 제2상태에서 상기 데이타 서입신호를 발생하기 위해 상기 제1상태에서 상기 제3비트신호와, 상기 제1상태에서 상기 데이타 선택신호에 응답하는 것을 특징으로 한 자동패턴 발생장치.
  14. 제13항에 있어서, 상기 익슬쿨루시브 OR 수단이 상기 제1상태에서 상기 제3비트신호와, 상기 제2상태에서 상기 데이타선택신호에 응답하거나, 또는 상기 익스쿨루시브 OR 모우드중에 상기 서입데이타신호를 발생하기 위해 상기 제1상태에서 상기 데이타 선택신호와, 상기 제2상태에서 상기 제3비트신호에 응답하는 것을 특징으로 한 자동패턴 발생장치.
  15. 디스클레이상에 표시되는 소정의 패턴들의 한 픽셀들을 각각 나타내는 다수의 워드들을 기억하기 위한 판독정용 메모리수단과; 각각 상기 픽셀을 나타내는 다수의 비트들을 기억하기 위한 비트맵 메모리 수단과; 상기 판독전용 메모리 수단과 상기 맵메모리 수단에 결합되며, 상기 비트 맵 메모리 수단에 상기 소정의 패턴들을 서입하기 위해 상기 판독전용 메모리 수단으로부터 상기 소정의 패턴들을 선택하기 위한 수단과, 동작의 교체모우드, OR 모우드, 익스쿨루시브 OR 모우드를 선택하기 위한 수단을 갖는 마이크로프로세서 수단과; 상기 마이크로프로세서 수단, 상기 판독전용 메모리 수단, 상기 비트 맵 메모리 수단에 결합되어서 상기 판독전용 메모리 수단으로부터 상기 소정의 패턴들을 표시하는 신호들을 수신하고, 상기 신호들을 상기 교체모우드중에 상기 비트맵메모리 수단에 서입하고, 또한 상기 판독전용 메모리 수단으로부터 상기 신호들을 수신하고, 상기 비트맵 메모리 수단으로부터 상기 다수의 비트들을 나타내는 제1신호들을 수신하고, 동작의 상기 OR 모우드 또는 익스쿨루시브 OR 모우드에 따르는 1상태를 갖는 상기 다수의 비트들을 나타내는 제2신호들을 서입하기 위한 멀티플랙서 수단과를 포함한 상기 디스플레이상에 소정의 패턴들을 서입하기 위한 장치를 지닌 디스클레이 서브 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019850005624A 1984-08-06 1985-08-05 그래픽 디스플레이용 자동 패턴 발생장치 KR860002047A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US63768084A 1984-08-06 1984-08-06
US637,680 1984-08-06

Publications (1)

Publication Number Publication Date
KR860002047A true KR860002047A (ko) 1986-03-26

Family

ID=24556964

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850005624A KR860002047A (ko) 1984-08-06 1985-08-05 그래픽 디스플레이용 자동 패턴 발생장치

Country Status (9)

Country Link
EP (1) EP0170977A3 (ko)
JP (1) JPS6199192A (ko)
KR (1) KR860002047A (ko)
AU (1) AU569956B2 (ko)
CA (1) CA1249676A (ko)
ES (1) ES8609776A1 (ko)
FI (1) FI853009L (ko)
NO (1) NO853086L (ko)
YU (1) YU126685A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990009905A (ko) * 1997-07-12 1999-02-05 구자홍 그래픽 데이터 처리장치

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4882687A (en) * 1986-03-31 1989-11-21 Schlumberger Technology Corporation Pixel processor
US4874164A (en) * 1986-07-18 1989-10-17 Commodore-Amiga, Inc. Personal computer apparatus for block transfer of bit-mapped image data
US5103499A (en) * 1986-07-18 1992-04-07 Commodore-Amiga, Inc. Beam synchronized coprocessor
GB2223918B (en) * 1988-10-14 1993-05-19 Sun Microsystems Inc Method and apparatus for optimizing selected raster operations

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7501530A (nl) * 1975-02-10 1976-08-12 Philips Nv Werkwijze voor het insmelten van een glasgemeng en glasoven voor het uitvoeren van de werkwijze.
DE3014437C2 (de) * 1980-04-10 1982-05-27 Siemens AG, 1000 Berlin und 8000 München Anordnung zum Darstellen von alphanumerischen Zeichen an einem Bildschirm einer Anzeigeeinheit
JPS58209784A (ja) * 1982-05-31 1983-12-06 株式会社東芝 メモリシステム
JPH0722316B2 (ja) * 1982-09-08 1995-03-08 松下電送株式会社 画情報ラインバッファ装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990009905A (ko) * 1997-07-12 1999-02-05 구자홍 그래픽 데이터 처리장치

Also Published As

Publication number Publication date
AU569956B2 (en) 1988-02-25
JPS6199192A (ja) 1986-05-17
FI853009L (fi) 1986-02-07
NO853086L (no) 1986-02-07
FI853009A0 (fi) 1985-08-06
YU126685A (en) 1988-10-31
AU4572485A (en) 1986-02-13
ES545889A0 (es) 1986-09-01
EP0170977A2 (en) 1986-02-12
CA1249676A (en) 1989-01-31
EP0170977A3 (en) 1988-03-16
ES8609776A1 (es) 1986-09-01

Similar Documents

Publication Publication Date Title
KR860004356A (ko) 데이타 처리장치
KR860002872A (ko) 화상메모리 주변장치
KR930005200A (ko) 메모리 모듈, 메모리 모듈의 제어방법 및 메모리 모듈을 사용하기 위한 고장비트 테이블을 설정하기 위한 방법
KR880008330A (ko) 스테이틱 램의 프리차아지 시스템
KR850002904A (ko) 라스터주사 디지탈 디스플레이 시스템
KR870008248A (ko) 표시제어 시스템 및 방법
KR860002047A (ko) 그래픽 디스플레이용 자동 패턴 발생장치
KR860002752A (ko) 주사선 윈도우잉 장치를 포함한 컴퓨터 디스플레이 시스템
KR870001524A (ko) 마이크로 컴퓨우터를 사용하는 데이터처리 시스템
KR950004283A (ko) 반도체 메모리 장치
KR950014932A (ko) 표시제어장치
US5311213A (en) Display control device
KR880014456A (ko) 폰트 데이타 처리장치
KR950034262A (ko) 저 전력 소비 반도체 메모리 장치
KR0164826B1 (ko) 리니어 폰트 어드레스 발생회로
KR970029063A (ko) 다양한 메모리 폭 및 길이를 갖는 시스템의 피지컬 어드레스 제어방법
JPS5828588B2 (ja) グラフイツクヒヨウジホウシキ
JPS5769593A (en) Write-in device of read only memory
KR970000273B1 (ko) 퍼스널 컴퓨터에서의 한글처리장치
KR880002070A (ko) 한글 문자 발생 구성방법 및 회로
KR890005613A (ko) 메모리 액세스 제어방식
JPS61210391A (ja) キヤラクタジエネレ−タ
KR970051648A (ko) 피디피(pdp) 디스플레이 장치의 인터페이스 장치
KR940015768A (ko) 비디오 어댑터
JPS6243694A (ja) レイアウト表示方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application