KR20240015818A - 디스플레이 패널 및 디스플레이 장치 - Google Patents

디스플레이 패널 및 디스플레이 장치 Download PDF

Info

Publication number
KR20240015818A
KR20240015818A KR1020220093465A KR20220093465A KR20240015818A KR 20240015818 A KR20240015818 A KR 20240015818A KR 1020220093465 A KR1020220093465 A KR 1020220093465A KR 20220093465 A KR20220093465 A KR 20220093465A KR 20240015818 A KR20240015818 A KR 20240015818A
Authority
KR
South Korea
Prior art keywords
display area
area
corner
layer
base layer
Prior art date
Application number
KR1020220093465A
Other languages
English (en)
Inventor
신호식
임계환
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220093465A priority Critical patent/KR20240015818A/ko
Priority to US18/226,381 priority patent/US20240040900A1/en
Priority to CN202310930368.7A priority patent/CN117479620A/zh
Publication of KR20240015818A publication Critical patent/KR20240015818A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • H10K77/111Flexible substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/301Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements flexible foldable or roll-able electronic displays, e.g. thin LCD, OLED
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/841Self-supporting sealing arrangements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/311Flexible OLED
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/351Thickness

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Optics & Photonics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명의 일 실시예는, 메인 표시영역, 및 상기 메인 표시영역의 모퉁이(corner)에서 연장된 코너 표시영역(corner display area)을 포함하는 기판; 및 상기 기판의 상기 메인 표시영역 및 상기 코너 표시영역에 배치된 복수의 화소들;을 포함하고, 상기 기판은, 제1 베이스층; 상기 제1 베이스층 상에 배치되는 제1 배리어층; 및 상기 제1 배리어층 상에 배치되는 제2 베이스층;을 포함하고, 상기 코너 표시영역에서 상기 기판의 두께는 상기 메인 표시영역으로부터 멀어질수록 작아지는, 디스플레이 패널을 개시한다.

Description

디스플레이 패널 및 디스플레이 장치{Display Panel and Display Device}
본 발명의 실시예들은 디스플레이 패널 및 이를 구비하는 디스플레이 장치에 관한 것으로서, 더 상세하게는 측면 및 코너 영역에서도 이미지가 디스플레이될 수 있도록 표시영역이 확장된 디스플레이 패널 및 이를 구비하는 디스플레이 장치에 관한 것이다.
근래에 디스플레이 장치의 디자인이 다양해지고 있다. 예컨대, 곡면형 디스플레이 장치, 폴더블 디스플레이 장치, 및 롤러블 디스플레이 장치가 개발되고 있다. 또한, 표시 영역이 확대되고, 비표시영역은 축소되는 추세이다. 이에 따라, 디스플레이 장치의 형태를 설계하는데 다양한 방법이 도출되고 있다.
디스플레이 장치는 화상을 표시하는 디스플레이 패널을 포함할 수 있다. 디스플레이 패널은 모퉁이에 배치되며 구부러진 코너영역을 포함할 수 있는데, 이러한 코너영역에서 응력이 상대적으로 크게 발생할 수 있다.
본 발명의 실시예는 코너영역에서 발생하는 응력의 크기를 감소시켜 신뢰성이 높아진 디스플레이 패널 및 디스플레이 장치를 제공하고자 한다.
본 발명의 일 실시예에 있어서, 디스플레이 패널은, 메인 표시영역, 및 상기 메인 표시영역의 모퉁이(corner)에서 연장된 코너 표시영역(corner display area)을 포함하는 기판; 및 상기 기판의 상기 메인 표시영역 및 상기 코너 표시영역에 배치된 복수의 화소들;을 포함하고, 상기 기판은, 제1 베이스층; 상기 제1 베이스층 상에 배치되는 제1 배리어층; 및 상기 제1 배리어층 상에 배치되는 제2 베이스층;을 포함하고, 상기 코너 표시영역에서 상기 기판의 두께는 상기 메인 표시영역으로부터 멀어질수록 작아질 수 있다.
일 실시예에 있어서, 상기 코너 표시영역에서 상기 제1 베이스층의 두께는 상기 메인 표시영역으로부터 멀어질수록 작아질 수 있다.
일 실시예에 있어서, 상기 기판은 상기 코너 표시영역에서 계단 형상을 가질 수 있다.
일 실시예에 있어서, 상기 코너 표시영역은 상기 메인 표시영역에 인접한 제1 코너 표시영역 및 상기 제1 코너 표시영역으로부터 연장된 제2 코너 표시영역을 포함하고, 상기 제1 코너 표시영역에 구동회로가 배치되고, 상기 제2 코너 표시영역에 복수의 연장영역들이 배치될 수 있다.
일 실시예에 있어서, 상기 제1 베이스층은, 상기 메인 표시영역에 배치되는 제1 부분 및 상기 제1 코너 표시영역에 배치되는 제2 부분을 포함하고, 상기 제2 부분은 상기 메인 표시영역으로부터 멀어질수록 두께가 감소할 수 있다.
일 실시예에 있어서, 상기 제2 부분은 계단 형상을 가질 수 있다.
일 실시예에 있어서, 상기 제1 베이스층은, 상기 제2 코너 표시영역에 배치된 제3 부분을 더 포함할 수 있다.
일 실시예에 있어서, 상기 제3 부분은 상기 제2 부분의 두께보다 작은 두께를 가질 수 있다.
일 실시예에 있어서, 상기 제1 베이스층은 커버 윈도우의 곡면 영역과 중첩되는 상기 제2 코너 표시영역의 일부 영역에서 계단 형상을 가질 수 있다.
일 실시예에 있어서, 상기 제1 코너 표시영역에 배치된 코너 화소들 중 일부는 상기 구동회로와 적어도 일부 중첩될 수 있다.
일 실시예에 있어서, 상기 코너 표시영역에 배치되고, 상기 기판의 하부에 배치되는 물질층;을 더 포함할 수 있다.
일 실시예에 있어서, 상기 물질층은 상기 제1 베이스층보다 작은 모듈러스(Modulus)를 가질 수 있다.
본 발명의 일 실시예에 있어서, 디스플레이 패널은, 메인 표시영역, 및 상기 메인 표시영역의 모퉁이(corner)에서 연장된 코너 표시영역(corner display area)을 포함하는 기판; 상기 코너 표시영역에 배치되고, 상기 기판의 하부에 배치되는 물질층; 및 상기 기판의 상기 메인 표시영역 및 상기 코너 표시영역에 배치된 복수의 화소들;을 포함하고, 상기 기판은, 상기 메인 표시영역에 배치되고, 상기 물질층과 다른 물질을 포함하는 제1 베이스층; 상기 제1 베이스층 및 상기 물질층 상에 배치되는 제1 배리어층; 및 상기 제1 배리어층 상에 배치되는 제2 베이스층;을 포함하고, 상기 물질층은 상기 제1 베이스층보다 작은 모듈러스를 가질 수 있다.
일 실시예에 있어서, 상기 제1 베이스층은, 상기 코너 표시영역에서 상기 메인 표시영역으로부터 멀어질수록 두께가 감소할 수 있다.
일 실시예에 있어서, 상기 제1 베이스층은, 상기 코너 표시영역에서 계단 형상을 가질 수 있다.
일 실시예에 있어서, 상기 코너 표시영역은 상기 메인 표시영역에 인접한 제1 코너 표시영역 및 상기 제1 코너 표시영역으로부터 연장된 제2 코너 표시영역을 포함하고, 상기 제1 코너 표시영역에 구동회로가 배치되고, 상기 제2 코너 표시영역에 복수의 연장영역들이 배치되고, 상기 물질층은 상기 제1 코너 표시영역에서 상기 제1 베이스층과 중첩될 수 있다.
본 발명의 일 실시예에 있어서, 디스플레이 장치는, 디스플레이 패널; 및 상기 디스플레이 패널 상에 배치된 커버 윈도우;를 포함하고, 상기 디스플레이 패널은, 메인 표시영역, 및 상기 메인 표시영역의 모퉁이(corner)에서 연장된 코너 표시영역(corner display area)을 포함하는 기판; 및 상기 기판의 상기 메인 표시영역 및 상기 코너 표시영역에 배치된 복수의 화소들;을 포함하고, 상기 기판은, 제1 베이스층; 상기 제1 베이스층 상에 배치되는 제1 배리어층; 및 상기 제1 배리어층 상에 배치되는 제2 베이스층;을 포함하고, 상기 기판의 두께는 상기 메인 표시영역으로부터 멀어질수록 작아질 수 있다.
일 실시예에 있어서, 상기 제1 베이스층은, 상기 메인 표시영역에 배치되는 제1 부분 및 상기 코너 표시영역에 배치되고 계단 형상을 갖는 제2 부분을 포함할 수 있다.
일 실시예에 있어서, 상기 코너 표시영역은 상기 메인 표시영역에 인접한 제1 코너 표시영역 및 상기 제1 코너 표시영역으로부터 연장된 제2 코너 표시영역을 포함하고, 상기 제1 코너 표시영역에 구동회로 및 상기 제1 베이스층의 상기 제2 부분이 배치되고, 상기 제2 코너 표시영역에 복수의 연장영역들이 배치될 수 있다.
일 실시예에 있어서, 상기 커버 윈도우는 중심 영역 및 상기 중심 영역의 외측에 배치되며 곡면을 갖는 가장자리 영역을 포함하고, 상기 제2 코너 표시영역은 상기 커버 윈도우의 가장자리 영역과 중첩되는 제1 부분 영역 및 상기 중심 영역과 중첩되는 제2 부분 영역을 포함하며, 상기 제1 베이스층의 상기 제2 부분은 상기 제1 부분 영역에 대응하여 배치될 수 있다.
본 발명의 일 실시예에 따르면, 코너영역에서 발생하는 응력의 크기를 감소시켜 신뢰성이 높아진 디스플레이 패널 및 표시장치를 구현할 수 있다. 물론 이러한 효과에 의해 본 발명의 범위가 한정되는 것은 아니다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치의 일부를 개략적으로 도시하는 사시도이다.
도 2a, 도 2b, 및 도 2c는 본 발명의 일 실시예에 따른 디스플레이 장치를 개략적으로 도시한 단면도이다.
도 3a는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부를 개략적으로 도시하는 평면도이다.
도 3b는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부를 확대하여 도시하는 확대도이다.
도 4a는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부를 개략적으로 도시하는 평면도이다.
도 4b는 본 발명의 일 실시예에 따른 디스플레이 장치의 일부를 확대하여 도시하는 확대도이다.
도 5a 및 도 5b는 디스플레이 패널에 적용될 수 있는 화소회로를 개략적으로 나타낸 등가회로도이다.
도 6은 도 4b의 Ⅰ-Ⅰ'선 또는 Ⅱ-Ⅱ'선을 따른 일 실시예의 디스플레이 패널을 개략적으로 나타낸 단면도이다.
도 7은 도 4b의 Ⅰ-Ⅰ'선 또는 Ⅱ-Ⅱ'선을 따른 일 실시예의 디스플레이 패널을 개략적으로 나타낸 단면도이다.
도 8은 도 4b의 Ⅱ-Ⅱ'선을 따른 다른 실시예의 디스플레이 패널을 개략적으로 나타낸 단면도이다.
도 9는 도 4b의 Ⅰ-Ⅰ'선 또는 Ⅱ-Ⅱ'선을 따른 다른 실시예의 디스플레이 패널을 개략적으로 나타낸 단면도이다.
도 10a 내지 도 10c는 본 발명의 일 실시예에 따른 디스플레이 장치의 제조방법을 도시한 단면도이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서 층, 막, 영역, 판 등의 각종 구성요소가 다른 구성요소 “상에” 있다고 할 때, 이는 다른 구성요소 “바로 상에” 있는 경우뿐 아니라 그 사이에 다른 구성요소가 개재된 경우도 포함한다. 또한 설명의 편의를 위하여 도면에서는 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
이하의 실시예에서, 제1 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, x축, y축 및 z축은 직교 좌표계 상의 세 축으로 한정되지 않고, 이를 포함하는 넓은 의미로 해석될 수 있다. 예를 들어, x축, y축 및 z축은 서로 직교할 수도 있지만, 서로 직교하지 않는 서로 다른 방향을 지칭할 수도 있다.
도 1은 본 발명의 일 실시예에 따른 디스플레이 장치(1)의 일부를 개략적으로 도시하는 사시도이고, 도 2a는 도 1의 A-A'선을 따라 취한 단면을 개략적으로 도시하는 단면도이며, 도 2b는 도 1의 B-B'선을 따라 취한 단면을 개략적으로 도시하는 단면도이고, 도 2c는 도 1의 C-C'선을 따라 취한 단면을 개략적으로 도시하는 단면도이다.
디스플레이 장치(1)는 동영상이나 정지영상을 표시하는 장치로서, 모바일 폰(mobile phone), 스마트 폰(smart phone), 태블릿 PC(tablet personal computer), 이동 통신 단말기, 전자 수첩, 전자 책, PMP(portable multimedia player), 네비게이션 또는 UMPC(Ultra Mobile PC) 등과 같은 휴대용 전자장치일 수 있다. 물론 디스플레이 장치(1)는 텔레비전, 노트북, 모니터, 광고판 또는 사물 인터넷(internet of things, IOT) 등과 같은 전자장치일 수도 있다. 또는, 디스플레이 장치(1)는 스마트 워치(smart watch), 워치 폰(watch phone), 안경형 디스플레이 또는 헤드 장착형 디스플레이(head mounted display, HMD)와 같이 웨어러블 장치(wearable device)일 수 있다. 또는, 디스플레이 장치(1)는 다른 장치의 일부분일 수 있다. 예컨대 디스플레이 장치(1)는 임의의 전자장치의 디스플레이부일 수 있다. 또는, 디스플레이 장치(1)는 자동차의 계기판이나 자동차의 센터페시아(center fascia) 또는 대쉬보드에 배치된 CID(Center Information Display)일 수 있고, 자동차의 사이드 미러를 대신하는 룸 미러 디스플레이부(room mirror display)일 수 있으며, 자동차의 뒷좌석용 엔터테인먼트로서 앞좌석의 배면에 배치되는 디스플레이부일 수 있다.
도 1 및 도 2a 내지 도 2c를 참조하면, 화상(image)을 표시할 수 있는 디스플레이 장치(1)는 제1 방향으로 연장된 가장자리와 제2 방향으로 연장된 가장자리를 가질 수 있다. 여기서 제1 방향 및 제2 방향은 서로 교차하는 방향일 수 있다. 예컨대, 제1 방향과 제2 방향이 이루는 각은 예각일 수 있다. 또는, 제1 방향과 제2 방향이 이루는 각은 둔각이거나 직각일 수 있다. 이하에서는 편의상 제1 방향과 제2 방향이 수직인 경우를 중심으로 설명한다. 예컨대, 제1 방향은 x 방향 또는 -x 방향일 수 있으며, 제2 방향은 y 방향 또는 -y 방향일 수 있다.
제1 방향(x 방향 또는 -x 방향)으로 연장된 가장자리와 제2 방향(y 방향 또는 -y 방향)으로 연장된 가장자리가 만나는 모퉁이(corner, CN)는 소정의 곡률을 가질 수 있다.
디스플레이 장치(1)는 커버 윈도우(20) 및 디스플레이 패널(10)을 포함할 수 있다. 커버 윈도우(20)는 디스플레이 패널(10)을 보호하는 기능을 할 수 있다. 일 실시예에서, 커버 윈도우(20)는 디스플레이 패널(10) 상에 배치될 수 있다. 일 실시예에서, 커버 윈도우(20)는 플렉서블 윈도우일 수 있다. 커버 윈도우(20)는 외력에 의해 쉽게 휘면서 디스플레이 패널(10)을 보호할 수 있다. 커버 윈도우(20)는 유리, 사파이어, 또는 플라스틱을 포함할 수 있다. 커버 윈도우(20)는 초박형 유리(ultra-thin glass)일 수 있다. 또는, 커버 윈도우(20)는 투명 폴리이미드(Colorless Polyimide)를 포함할 수도 있다.
디스플레이 패널(10)은 커버 윈도우(20)의 하부에 배치될 수 있다. 디스플레이 패널(10)은 예컨대 도시되지 않은 광학 투명 접착제(Optically Clear Adhesive, OCA)에 의해 커버 윈도우(20)에 부착될 수 있다.
디스플레이 패널(10)은 화상을 표시할 수 있다. 디스플레이 패널(10)은 기판(100) 및 화소(PX)를 포함할 수 있다. 예시적인 실시예에서, 디스플레이 패널(10)은 물질층(ML, 도 7 참조)을 더 포함할 수 있다. 디스플레이 패널(10)은 메인 표시영역(CA), 코너 표시영역(CNA), 및 주변영역(PA)을 포함할 수 있다. 예컨대 디스플레이 패널(10)이 포함하는 기판(100)이 메인 표시영역(CA), 코너 표시영역(CNA), 주변영역(PA)을 포함할 수 있다. 즉, 기판(100) 상에 메인 표시영역(CA), 코너 표시영역(CNA), 및 주변영역(PA)이 정의될 수 있다.
메인 표시영역(CA)은 제1 영역(A1), 제2 영역(A2), 제3 영역(A3)을 포함할 수 있다. 제1 영역(A1)은 디스플레이 장치(1)의 중심에 배치될 수 있다. 제1 영역(A1)은 중심 표시영역으로 지칭될 수 있다. 제1 영역(A1)은 편평한 영역일 수 있다. 디스플레이 장치(1)는 제1 영역(A1)에서 대부분의 화상을 제공할 수 있다.
제2 영역(A2) 및 제3 영역(A3)은 디스플레이 패널(10)의 측면부에 위치할 수 있다. 제2 영역(A2) 및 제3 영역(A3)은 측면 표시영역으로 지칭될 수 있다. 제2 영역(A2) 및 제3 영역(A3) 각각은 제1 영역(A1)의 일측에서 연장되는 영역일 수 있다.
제2 영역(A2)은 제1 방향(예컨대 x 방향 또는 -x 방향)에 있어서 제1 영역(A1)과 인접할 수 있다. 제2 영역(A2)은 제2 방향(예컨대 y 방향 또는 -y 방향)으로 연장될 수 있다. 디스플레이 패널(10)은 제2 영역(A2)에서 구부러질 수 있다. 즉, 제2 영역(A2)은 제1 방향으로의 단면(예컨대, zx 단면)에서 제1 영역(A1)과 달리 구부러진 영역으로 정의될 수 있다. 반면, 제2 영역(A2)은 제2 방향으로의 단면(예컨대, yz 단면)에서는 구부러지지 않은 것으로 나타날 수 있다. 즉, 제2 영역(A2)은 제2 방향으로 연장된 축을 중심으로 구부러진 영역일 수 있다.
도 2a에서는 제1 영역(A1)으로부터 x 방향에 위치한 제2 영역(A2)과 제1 영역(A1)으로부터 -x 방향에 위치한 제2 영역(A2)이 동일한 곡률을 가지는 것으로 도시하고 있으나, 본 발명이 이에 한정되는 것은 아니다. 예컨대 제1 영역(A1)으로부터 x 방향에 위치한 제2 영역(A2)과 제1 영역(A1)으로부터 -x 방향에 위치한 제2 영역(A2)은 서로 상이한 곡률을 가질 수 있다.
제3 영역(A3)은 제2 방향에 있어서 제1 영역(A1)과 인접할 수 있다. 제3 영역(A3)은 제1 방향으로 연장될 수 있다. 디스플레이 패널(10)은 이러한 제3 영역(A3)에서 구부러질 수 있다. 즉, 제3 영역(A3)은 제2 방향으로의 단면(예컨대, yz 단면)에서 제1 영역(A1)과 달리 구부러진 영역으로 정의될 수 있다. 반면, 제3 영역(A3)은 제1 방향으로의 단면(예컨대, zx 단면)에서는 구부러지지 않은 것으로 나타날 수 있다. 즉, 제3 영역(A3)은 제1 방향으로 연장된 축을 중심으로 구부러진 영역일 수 있다.
도 2b에서는 제1 영역(A1)으로부터 y 방향에 위치한 제3 영역(A3)과 제1 영역(A1)으로부터 -y 방향에 위치한 제3 영역(A3)이 동일한 곡률을 가지는 것으로 도시하고 있으나, 본 발명이 이에 한정되는 것은 아니다. 예컨대 제1 영역(A1)으로부터 y 방향에 위치한 제3 영역(A3)과 제1 영역(A1)으로부터 -y 방향에 위치한 제3 영역(A3)은 서로 상이한 곡률을 가질 수 있다.
디스플레이 패널(10)은 코너 표시영역(CNA)에서 구부러질 수 있다. 코너 표시영역(CNA)은 모퉁이(CN)에 배치되는 영역일 수 있다. 즉, 코너 표시영역(CNA)은 디스플레이 장치(1)의 제1 방향의 가장자리 및 제2 방향의 가장자리가 만나는 영역일 수 있다. 코너 표시영역(CNA)은 메인 표시영역(CA)의 모퉁이(corner)에서 연장될 수 있다. 코너 표시영역(CNA)은 제1 영역(A1)의 모퉁이(corner)에서 연장될 수 있다. 코너 표시영역(CNA)은 서로 인접한 제2 영역(A2) 및 제3 영역(A3) 사이에 배치될 수 있다. 코너 표시영역(CNA)은 제1 영역(A1), 제2 영역(A2) 및 제3 영역(A3)을 적어도 일부 둘러쌀 수 있다. 디스플레이 장치(1)는 복수개의 코너 표시영역(CNA)들을 가질 수 있다.
코너 표시영역(CNA)은 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)을 포함할 수 있다. 제1 코너 표시영역(CNA1)은 메인 표시영역(CA)에 인접할 수 있다. 제2 코너 표시영역(CNA2)은 제1 코너 표시영역(CNA1)으로부터 연장될 수 있다.
제1 코너 표시영역(CNA1)은 메인 표시영역(CA)과 제2 코너 표시영역(CNA2) 사이에 위치할 수 있다. 제1 코너 표시영역(CNA1)은 제1 영역(A1) 및 제2 코너 표시영역(CNA2) 사이에서 제2 영역(A2)이 연장된 방향으로 연장될 수 있다. 제1 코너 표시영역(CNA1)은 제3 영역(A3)과 제2 코너 표시영역(CNA2) 사이에서는 제3 영역(A3)이 연장된 방향으로 연장될 수 있다. 이러한 제1 코너 표시영역(CNA1)은 구부러질 수 있다. 제1 코너 표시영역(CNA1)에는 화소(PX)에 전기적 신호를 제공하기 위한 구동회로가 배치될 수 있고, 또한 화소(PX)에 전원을 제공하기 위한 전원배선이 배치될 수 있다. 필요하다면, 제1 코너 표시영역(CNA1)에 배치된 화소(PX)는 구동회로 및/또는 전원배선과 중첩될 수 있다.
제2 코너 표시영역(CNA2)은 제1 코너 표시영역(CNA1)보다 기판(100)의 가장자리에 배치될 수 있다. 제2 코너 표시영역(CNA2)은 구부러질 수 있다. 제2 영역(A2)이 제2 방향으로 연장되고 제1 방향으로의 단면(예컨대, zx 단면)에서 구부러지고, 제3 영역(A3)이 제1 방향으로 연장되고 제2 방향으로의 단면(예컨대, yz 단면)에서 구부러질 경우, 제2 코너 표시영역(CNA2)의 적어도 일부는 제1 방향으로의 단면(예컨대, zx 단면)과 제2 방향으로의 단면(예컨대, yz 단면) 모두에서 구부러지는 것으로 나타날 수 있다. 즉, 제2 코너 표시영역(CNA2)의 적어도 일부는 복수의 방향들로의 복수의 곡률들이 중첩하는 복곡영역일 수 있다.
주변영역(PA)은 메인 표시영역(CA)의 외측에 위치할 수 있다. 구체적으로, 주변영역(PA)은 제2 영역(A2)과 제3 영역(A3)의 외측에 위치할 수 있다. 이러한 주변영역(PA)에는 화소(PX)가 배치되지 않을 수 있다. 즉, 주변영역(PA)은 화상을 표시하지 않는 비표시영역일 수 있다. 주변영역(PA)에는 화소(PX)에 전기적 신호를 제공하기 위한 구동회로가 배치되거나, 화소(PX)에 전원을 제공하기 위한 전원배선이 배치될 수 있다.
도 2a에 도시된 것과 같이, 제2 코너 표시영역(CNA2)의 일부, 제1 코너 표시영역(CNA1) 및 제2 영역(A2)은 제1 곡률반지름(R1)을 가지며 구부러질 수 있다. 도 2b에 도시된 것과 같이, 제2 코너 표시영역(CNA2)의 다른 일부, 제1 코너 표시영역(CNA1) 및 제3 영역(A3)은 제2 곡률반지름(R2)을 가지며 구부러질 수 있다. 물론 도 2c에 도시된 것과 같이, 제2 코너 표시영역(CNA2)의 또 다른 일부와 제1 코너 표시영역(CNA1)은 제3 곡률반지름(R3)을 가지며 구부러질 수 있다.
화소(PX)는 기판(100) 상에 배치될 수 있다. 일 실시예에서, 화소(PX)는 디스플레이 요소(DPE, 도 5b 및 도 6 참조)로 구현될 수 있다. 화소(PX)들 각각은 적색 부화소, 녹색 부화소 및 청색 부화소를 포함할 수 있다. 또는 화소(PX)들 각각은 적색 부화소, 녹색 부화소, 청색 부화소 및 백색 부화소를 포함할 수 있다.
화소(PX)는 메인 표시영역(CA), 및 코너 표시영역(CNA) 중 적어도 하나에 배치될 수 있다. 즉, 화소(PX)는 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2) 중 적어도 하나에 배치될 수 있다. 예컨대 복수의 화소(PX)들이 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)에 배치될 수 있다. 이에 따라 디스플레이 장치(1)는 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)에서 화상을 표시할 수 있다. 필요하다면, 디스플레이 장치(1)는 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)에서 각각 독립적인 화상을 제공할 수 있다. 또는, 디스플레이 장치(1)는 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2) 각각에서 어느 하나의 화상의 일부분들을 제공할 수 있다.
이처럼 디스플레이 장치(1)는 제1 영역(A1)뿐만 아니라 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)에서도 화상을 표시할 수 있다. 따라서, 디스플레이 장치(1)에서 화상을 표시하는 영역인 디스플레이 영역이 차지하는 면적을 획기적으로 늘릴 수 있다. 또한, 디스플레이 장치(1)는 구부러진 모퉁이(CN)에서도 화상을 표시할 수 있으므로, 심미감을 향상시킬 수 있다.
도 3a는 도 1의 디스플레이 장치(1)의 일부인 커버 윈도우(20)를 개략적으로 도시하는 평면도이다. 도 3a에서는 디스플레이 커버 윈도우(20)가 구부러지지 않고 펼쳐진 상태를 개략적으로 도시하고 있다. 도 3b는 도 3a의 'D'부분을 확대하여 도시하는 확대도이다.
도 3a 및 도 3b를 참조하면, 커버 윈도우(20)는 중심 영역(20M) 및 가장자리 영역(20P)을 포함할 수 있다. 커버 윈도우(20)의 형상은 적용되는 디스플레이 패널(10)의 형상에 상응(대응)할 수 있다. 예를 들어, 커버 윈도우(20)는 편평한 영역 및 구부러지는 곡면 영역을 포함할 수 있다.
커버 윈도우(20)의 중심 영역(20M)은 디스플레이 패널(10)의 제1 영역(A1)의 형상과 대응할 수 있다. 중심 영역(20M)은 편평한 영역일 수 있다. 중심 영역(20M)은 커버 윈도우(20)의 중앙에 배치될 수 있다. 중심 영역(20M)의 코너는 디스플레이 패널(10)의 코너 표시영역(CNA)의 일부에 대응할 수 있다. 예를 들어, 중심 영역(20M)의 코너는 디스플레이 패널(10)의 제1 코너 표시영역(CNA1)의 중앙부에 대응할 수 있다.
가장자리 영역(20P)은 디스플레이 패널(10)의 제2 영역(A2), 제3 영역(A3), 및 코너 표시영역(CNA)의 형상과 대응할 수 있다. 가장자리 영역(20P)은 중심 영역(20M)의 외측에 배치될 수 있다. 커버 윈도우(20)의 가장자리 영역(20P)은 커버 윈도우(20)의 측면부 및 코너부를 포함할 수 있다. 가장자리 영역(20P)은 소정의 곡률을 가지며 구부러질 수 있다. 즉, 가장자리 영역(20P)은 곡면을 포함할 수 있다. 또한, 가장자리 영역(20P)은 곡률은 일정한 곡률이거나 변화하는 곡률일 수 있다.
도 4a는 도 1의 디스플레이 장치(1)의 일부인 디스플레이 패널(10)을 개략적으로 도시하는 평면도이다. 도 4a에서는 디스플레이 패널(10)이 구부러지지 않고 펼쳐진 상태를 개략적으로 도시하고 있다. 도 4b는 도 4a의 'E'부분을 확대하여 도시하는 확대도이다.
도 4a를 참조하면, 전술한 것과 같이 주변영역(PA)은 메인 표시영역(CA)의 외측에 배치될 수 있다. 주변영역(PA)은 제1 인접영역(AA1), 제2 인접영역(AA2), 제3 인접영역(AA3), 벤딩영역(BA) 및 패드영역(PADA)을 포함할 수 있다.
제1 인접영역(AA1)은 제2 영역(A2)의 외측에 위치할 수 있다. 즉, 제2 영역(A2)은 제1 인접영역(AA1)과 제1 영역(A1) 사이에 위치할 수 있다. 이에 따라 제1 인접영역(AA1)은 제2 영역(A2)으로부터 제1 방향에 위치할 수 있으며, 제2 영역(A2)과 마찬가지로 제2 방향을 따라 연장될 수 있다. 제1 인접영역(AA1)에는 구동회로(DC) 및/또는 전원배선이 배치될 수 있다.
제2 인접영역(AA2)과 제3 인접영역(AA3)은 제3 영역(A3)의 외측에 위치할 수 있다. 즉, 제3 영역(A3)들은 제2 인접영역(AA2)과 제1 영역(A1) 사이 및 제3 인접영역(AA3)과 제1 영역(A1) 사이에 위치할 수 있다. 제2 인접영역(AA2) 및 제3 인접영역(AA3)은 제3 영역(A3)과 마찬가지로 제1 방향으로 연장될 수 있다. 제2 인접영역(AA2)과 제3 인접영역(AA3) 사이에는 제3 영역(A3)들과 제1 영역(A1)이 위치할 수 있다.
벤딩영역(BA)은 제3 인접영역(AA3)의 외측에 위치할 수 있다. 즉, 제3 인접영역(AA3)은 벤딩영역(BA)과 제3 영역(A3) 사이에 위치할 수 있다. 그리고 패드영역(PADA)은 벤딩영역(BA)의 외측에 배치될 수 있다. 즉, 벤딩영역(BA)은 제3 인접영역(AA3)과 패드영역(PADA) 사이에 위치할 수 있다. 벤딩영역(BA)에서 디스플레이 패널(10)은 벤딩될 수 있다. 이러한 경우, 패드영역(PADA)은 디스플레이 패널(10)의 다른 부분과 중첩하여 위치할 수 있다. 이에 따라 사용자에게 보이는 주변영역(PA)의 면적을 최소화할 수 있다. 패드영역(PADA)에는 패드(미도시)가 배치될 수 있다. 디스플레이 패널(10)은 패드를 통해 전기적 신호 및/또는 전원전압을 전달받을 수 있다.
도 4a에서는 디스플레이 패널(10)이 구부러지지 않고 펼쳐진 상태를 도시하고 있지만, 전술한 것과 같이 디스플레이 패널(10)은 일부분에서 구부러질 수 있다. 즉, 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2) 중 적어도 하나는 구부러질 수 있다.
구체적으로, 제2 영역(A2)은 제2 방향으로 연장된 축을 중심으로 구부러져, 제1 방향으로의 단면(예컨대, zx 단면)에서 구부러지고, 제2 방향으로의 단면(예컨대, yz 단면)에서는 구부러지지 않은 것으로 나타날 수 있다. 제3 영역(A3)은 제1 방향으로 연장된 축을 중심으로 구부러져, 제2 방향으로의 단면(예컨대, yz 단면)에서는 구부러지고, 제1 방향으로의 단면(예컨대, zx 단면)에서는 구부러지지 않은 것으로 나타날 수 있다. 제2 코너 표시영역(CNA2)의 적어도 일부는 제1 방향으로의 단면(예컨대, zx 단면)과 제2 방향으로의 단면(예컨대, yz 단면) 모두에서 구부러짐에 따라, 제2 코너 표시영역(CNA2)의 적어도 일부는 복수의 방향들로의 복수의 곡률들이 중첩하는 복곡영역일 수 있다.
코너 표시영역(CNA)이 이처럼 구부러질 때, 코너 표시영역(CNA)에는 인장 변형(tensile strain)보다 압축 변형(compressive strain)이 더 크게 발생할 수 있다. 따라서 코너 표시영역(CNA)의 적어도 일부에는 상대적으로 낮은 모듈러스(Modulus)를 갖는 기판(100) 등의 구조가 적용될 필요가 있다. 그 결과, 코너영역(CNA)에서 디스플레이 패널(10)의 구조는 중심영역(CA)에서 디스플레이 패널(10)의 구조와 상이할 수 있다. 본 명세서에서, 모듈러스는 영률(Young's modulus) 또는 재료의 응력(stress)과 변형률(strain) 사이의 관계를 정의하는 탄성계수일 수 있다.
전술한 것과 같이 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2) 중 적어도 하나에 배치될 수 있는 화소(PX)는 디스플레이 요소를 포함할 수 있다. 디스플레이 요소는 유기 발광층을 포함하는 유기발광 다이오드(organic light emitting diode)일 수 있다. 또는, 디스플레이 요소는 무기 발광층을 포함하는 발광 다이오드(LED)일 수 있다. 발광 다이오드(LED)의 크기는 마이크로(micro) 스케일 또는 나노(nano) 스케일일 수 있다. 예컨대 발광 다이오드는 마이크로(micro) 발광 다이오드일 수 있다. 또는, 발광 다이오드는 나노로드(nanorod) 발광 다이오드일 수 있다. 나노로드 발광 다이오드는 갈륨나이트라이드(GaN)를 포함할 수 있다. 필요하다면 이러한 디스플레이 요소 상에 색변환층을 배치할 수 있다. 이 경우 색변환층은 양자점을 포함할 수 있다. 또는, 디스플레이 요소는 양자점 발광층을 포함하는 양자점 발광 다이오드(Quantum dot Light Emitting Diode)일 수 있다. 이하에서는 편의상 디스플레이 요소가 유기발광 다이오드를 포함하는 경우에 대해 설명한다.
화소(PX)는 복수개의 부화소들을 포함할 수 있으며, 복수의 부화소들 각각은 디스플레이 요소를 이용하여 소정의 색상의 빛을 방출할 수 있다. 부화소는 이미지를 구현하는 최소 단위로 발광영역을 의미한다. 한편, 유기발광다이오드를 디스플레이 요소로 사용하는 경우, 발광영역은 화소정의층(pixel defining layer)의 개구에 의해 정의될 수 있다. 이에 대해서는 후술한다.
구동회로(DC)는 화소(PX)들에 신호를 제공할 수 있다. 예컨대 구동회로(DC)는 스캔선(SL)을 통해 화소(PX)가 포함하는 부화소들에 전기적으로 연결된 화소회로들에 스캔 신호를 제공하는 스캔 구동회로일 수 있다. 또는 구동회로(DC)는 발광제어선(미도시)을 통해 부화소들에 전기적으로 연결된 화소회로들에 발광 제어 신호를 제공하는 발광제어 구동회로일 수 있다. 또는, 구동회로(DC)는 데이터선(DL)을 통해 부화소들에 전기적으로 연결된 화소회로들에 데이터 신호를 제공하는 데이터 구동회로일 수 있다. 도시되지 않았으나, 데이터 구동회로는 제3 인접영역(AA3) 또는 패드영역(PADA)에 배치될 수 있다. 또는, 데이터 구동회로는 패드를 통해 연결된 표시 회로 보드 상에 배치될 수 있다.
도 4b를 참조하면, 디스플레이 패널(10)은 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1), 및 제2 코너 표시영역(CNA2)을 포함하는 기판을 포함할 수 있다.
제2 영역(A2)은 제1 방향(x 방향 또는 -x 방향)에 있어서 제1 영역(A1)과 인접할 수 있다. 제2 영역(A2)은 제2 방향(y 방향 또는 -y 방향)으로 연장될 수 있다. 제3 영역(A3)은 제2 방향에 있어서 제1 영역(A1)과 인접할 수 있다. 제3 영역(A3)은 제1 방향으로 연장될 수 있다.
제1 코너 표시영역(CNA1)은 제1 영역(A1)과 제2 코너 표시영역(CNA2) 사이에 위치할 수 있다. 제1 코너 표시영역(CNA1)은 제1 영역(A1)과 제1 인접코너영역(ACA1) 사이로 연장될 수 있다. 제1 코너 표시영역(CNA1)은 제1 영역(A1)과 제2 인접코너영역(ACA2) 사이로 연장될 수 있다. 제1 코너 표시영역(CNA1)은 제1 영역(A1), 제2 영역(A2) 및 제3 영역(A3)을 적어도 일부 둘러쌀 수 있다.
제1 코너 표시영역(CNA1)은 제1 부분 영역(CNA1a) 및 제2 부분 영역(CNA1b)을 포함할 수 있다. 제1 코너 표시영역(CNA1)의 제1 부분 영역(CNA1a)은 커버 윈도우(20, 도 1 및 도 3b 참조)의 곡면 영역과 중첩되는 영역일 수 있다. 제1 코너 표시영역(CNA1)의 제1 부분 영역(CNA1a)은 커버 윈도우(20, 도 3b 참조)의 가장자리 영역(20P, 도 3b 참조)과 중첩되는 영역일 수 있다. 제1 코너 표시영역(CNA1)의 제2 부분 영역(CNA1b)은 커버 윈도우(20, 도 1 및 도 3b 참조)의 편평한 영역과 중첩되는 영역일 수 있다. 제1 코너 표시영역(CNA1)의 제2 부분 영역(CNA1b)는 커버 윈도우(20, 도 3b 참조)의 중심 영역(20M, 도 3b 참조)과 중첩되는 영역일 수 있다. 제1 부분 영역(CNA1a)은 제2 부분 영역(CNA1b)보다 후술하여 설명하는 제1 인접코너영역(ACA1) 또는 제2 인접코너영역(ACA2)에 가까이 위치할 수 있다.
제2 코너 표시영역(CNA2)은 중심코너영역(CCA), 제1 인접코너영역(ACA1) 및 제2 인접코너영역(ACA2)을 포함할 수 있다.
중심코너영역(CCA)은 연장영역(EA)을 포함할 수 있다. 연장영역(EA)은 제1 영역(A1)으로부터 멀어지는 방향으로 연장될 수 있다. 디스플레이 패널(10)은 복수개의 연장영역(EA)들을 포함할 수 있다. 복수개의 연장영역(EA)들 각각은 제1 영역(A1)으로부터 멀어지는 방향으로 연장될 수 있다. 예컨대 복수개의 연장영역(EA)들은 제1 방향(x 방향 또는 -x 방향) 및 제2 방향(y 방향 또는 -y 방향)과 교차하는 방향으로 연장될 수 있다.
인접한 연장영역(EA)들 사이에는 이격영역(SA)이 정의될 수 있다. 이격영역(SA)은 디스플레이 패널(10)의 구성요소가 배치되지 않는 영역일 수 있다. 모퉁이(CN)에서 중심코너영역(CCA)이 구부러질 때, 중심코너영역(CCA)에는 인장 변형(tensile strain)보다 압축 변형(compressive strain)이 더 크게 발생할 수 있다. 하지만 본 실시예에 따른 디스플레이 장치의 경우 인접한 연장영역(EA)들 사이에는 이격영역(SA)이 정의되어 있으므로, 디스플레이 패널(10)이 중심코너영역(CCA)에서 손상되지 않고 구부러지도록 할 수 있다.
제1 인접코너영역(ACA1)은 중심코너영역(CCA)과 인접할 수 있다. 제2 영역(A2)의 적어도 일부 및 제1 인접코너영역(ACA1)은 제1 방향(x 방향 또는 -x 방향)을 따라 위치할 수 있다. 제1 인접코너영역(ACA1)의 중심코너영역(CCA) 방향의 단부와 중심코너영역(CCA)의 제1 인접코너영역(ACA1) 방향의 단부는 서로 이격될 수 있다. 제1 인접코너영역(ACA1)은 제1 방향으로의 단면(zx 단면)에서 구부러지는 것으로 나타나고 제2 방향으로의 단면(yz 단면)에서는 구부러지지 않는 것으로 나타날 수 있다. 이러한 제1 인접코너영역(ACA1)의 내부에는 이격영역(SA)이 정의되지 않을 수 있다.
제2 인접코너영역(ACA2)도 중심코너영역(CCA)과 인접할 수 있다. 제3 영역(A3)의 적어도 일부 및 제2 인접코너영역(ACA2)은 제2 방향(y 방향 또는 -y 방향)을 따라 위치할 수 있다. 제2 인접코너영역(ACA2)의 중심코너영역(CCA) 방향의 단부와 중심코너영역(CCA)의 제2 인접코너영역(ACA2) 방향의 단부는 서로 이격될 수 있다. 제2 인접코너영역(ACA2)은 제1 방향으로의 단면(zx 단면)에서는 구부러지지 않는 것으로 나타나고 제2 방향으로의 단면(yz 단면)에서는 구부러지는 것으로 나타날 수 있다. 이러한 제2 인접코너영역(ACA2)의 내부에는 이격영역(SA)이 정의되지 않을 수 있다.
도 4b에 도시된 것과 같이, 복수개의 화소(PX)들은 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)에 배치될 수 있다. 따라서, 디스플레이 패널(10)은 제1 영역(A1), 제2 영역(A2), 제3 영역(A3), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)에서 화상을 표시할 수 있다. 화소(PX)는 디스플레이 요소(DPE)를 포함할 수 있다.
도 5a 및 도 5b는 도 1의 디스플레이 장치(1)가 포함하는 화소회로(PC)의 예를 도시하는 등가회로도이다. 즉, 도 5a 및 도 5b는 도 1의 디스플레이 장치(1)가 포함하는 일부화소를 형성하는 디스플레이 요소(DPE)인 유기발광 다이오드에 전기적으로 연결된 화소회로(PC)의 등가 회로도이다.
도 5a를 참조하면, 화소회로(PC)는 디스플레이 요소(DPE)와 전기적으로 연결될 수 있다. 화소회로(PC)는 구동 박막트랜지스터(T1), 스위칭 박막트랜지스터(T2), 및 스토리지 커패시터(Cst)를 포함할 수 있다. 일 실시예에서, 디스플레이 요소(DPE)는 적색, 녹색, 또는 청색의 빛을 방출하거나, 적색, 녹색, 청색 또는 백색의 빛을 방출할 수 있다.
스위칭 박막트랜지스터(T2)는 스캔선(SL) 및 데이터선(DL)에 연결되며, 스캔선(SL)으로부터 입력되는 스캔 신호에 기초하여 데이터선(DL)으로부터 입력된 데이터 신호를 구동 박막트랜지스터(T1)로 전달할 수 있다.
스토리지 커패시터(Cst)는 스위칭 박막트랜지스터(T2)와 구동전압선(PL)에 연결되며, 스위칭 박막트랜지스터(T2)로부터 전달받은 전압과 구동전압선(PL)에 공급되는 제1 전원전압(ELVDD)의 차이에 해당하는 전압을 저장할 수 있다.
구동 박막트랜지스터(T1)는 구동전압선(PL)과 스토리지 커패시터(Cst)에 연결되며, 스토리지 커패시터(Cst)에 저장된 전압 값에 대응하여 구동전압선(PL)으로부터 디스플레이 요소(DPE)를 흐르는 구동 전류를 제어할 수 있다. 디스플레이 요소(DPE)는 구동 전류에 의해 소정의 휘도를 갖는 빛을 방출할 수 있다. 디스플레이 요소(DPE)의 대향전극은 제2전원전압(ELVSS)을 공급받을 수 있다.
도 5a는 화소회로(PC)가 2개의 박막트랜지스터와 1개의 스토리지 커패시터를 포함하는 것을 도시하고 있으나, 화소회로(PC)는 그 이상의 박막트랜지스터를 포함할 수 있다.
도 5b를 참조하면, 화소회로(PC)는 구동 박막트랜지스터(T1) 및 복수의 스위칭 박막트랜지스터들을 포함할 수 있다. 스위칭 박막트랜지스터들은 데이터기입 박막트랜지스터(T2), 보상 박막트랜지스터(T3), 제1초기화 박막트랜지스터(T4), 동작제어 박막트랜지스터(T5), 발광제어 박막트랜지스터(T6) 및 제2초기화 박막트랜지스터(T7)를 포함할 수 있다.
도 5b에서는, 각 화소회로(PC)마다 스캔선(SL), 이전스캔선(SL-1), 발광제어선(EL), 데이터선(DL), 초기화전압선(VL), 및 구동전압선(PL)이 구비된 경우를 도시하고 있으나, 또 다른 실시예에서, 스캔선(SL), 이전스캔선(SL-1), 발광제어선(EL), 데이터선(DL), 및 초기화전압선(VL) 중 적어도 어느 하나, 및/또는 초기화전압선(VL)은 이웃하는 화소회로들에서 공유될 수 있다.
구동 박막트랜지스터(T1)의 드레인전극은 발광제어 박막트랜지스터(T6)를 경유하여 표시요소(DPE)와 전기적으로 연결될 수 있다. 구동 박막트랜지스터(T1)는 데이터기입 박막트랜지스터(T2)의 스위칭 동작에 따라 데이터 신호(Dm)를 전달받아 표시요소(DPE)에 구동 전류를 공급할 수 있다.
데이터기입 박막트랜지스터(T2)의 게이트전극은 스캔선(SL)과 연결되고, 소스전극은 데이터선(DL)과 연결될 수 있다. 데이터기입 박막트랜지스터(T2)의 드레인전극은 구동 박막트랜지스터(T1)의 소스전극과 연결되어 있으면서 동작제어 박막트랜지스터(T5)를 경유하여 구동전압선(PL)과 연결될 수 있다.
데이터기입 박막트랜지스터(T2)는 스캔선(SL)을 통해 전달받은 스캔 신호(Sn)에 따라 턴-온되어 데이터선(DL)으로 전달된 데이터 신호(Dm)를 구동 박막트랜지스터(T1)의 소스전극으로 전달하는 스위칭 동작을 수행할 수 있다.
보상 박막트랜지스터(T3)의 게이트전극은 스캔선(SL)에 연결될 수 있다. 보상 박막트랜지스터(T3)의 소스전극은 구동 박막트랜지스터(T1)의 드레인전극과 연결되어 있으면서 발광제어 박막트랜지스터(T6)를 경유하여 표시요소(DPE)의 화소전극과 연결될 수 있다. 보상 박막트랜지스터(T3)의 드레인전극은 스토리지 커패시터(Cst)의 어느 하나의 전극, 제1초기화 박막트랜지스터(T4)의 소스전극 및 구동 박막트랜지스터(T1)의 게이트전극과 함께 연결될 수 있다. 보상 박막트랜지스터(T3)는 스캔선(SL)을 통해 전달받은 스캔 신호(Sn)에 따라 턴-온(turn on)되어 구동 박막트랜지스터(T1)의 게이트전극과 드레인전극을 서로 연결하여 구동 박막트랜지스터(T1)를 다이오드 연결(diode-connection)시킬 수 있다.
제1초기화 박막트랜지스터(T4)의 게이트전극은 이전스캔선(SL-1)과 연결될 수 있다. 제1초기화 박막트랜지스터(T4)의 드레인전극은 초기화전압선(VL)과 연결될 수 있다. 제1초기화 박막트랜지스터(T4)의 소스전극은 스토리지 커패시터(Cst)의 어느 하나의 전극, 보상 박막트랜지스터(T3)의 드레인전극 및 구동 박막트랜지스터(T1)의 게이트전극과 함께 연결될 수 있다. 제1초기화 박막트랜지스터(T4)는 이전스캔선(SL-1)을 통해 전달받은 이전 스캔 신호(Sn-1)에 따라 턴-온되어 초기화 전압(Vint)을 구동 박막트랜지스터(T1)의 게이트전극에 전달하여 구동 박막트랜지스터(T1)의 게이트전극의 전압을 초기화시키는 초기화 동작을 수행할 수 있다.
동작제어 박막트랜지스터(T5)의 게이트전극은 발광제어선(EL)과 연결될 수 있다. 동작제어 박막트랜지스터(T5)의 소스전극은 구동전압선(PL)과 연결될 수 있다. 동작제어 박막트랜지스터(T5)의 드레인전극은 구동 박막트랜지스터(T1)의 소스전극 및 데이터기입 박막트랜지스터(T2)의 드레인전극과 연결될 수 있다.
발광제어 박막트랜지스터(T6)의 게이트전극은 발광제어선(EL)과 연결될 수 있다. 발광제어 박막트랜지스터(T6)의 소스전극은 구동 박막트랜지스터(T1)의 드레인전극 및 보상 박막트랜지스터(T3)의 소스전극과 연결될 수 있다. 발광제어 박막트랜지스터(T6)의 드레인전극은 표시요소(DPE)의 화소전극과 전기적으로 연결될 수 있다. 동작제어 박막트랜지스터(T5) 및 발광제어 박막트랜지스터(T6)는 발광제어선(EL)을 통해 전달받은 발광 제어 신호(En)에 따라 동시에 턴-온되어 제1 전원전압(ELVDD)이 디스플레이 요소(DPE)에 전달되며, 디스플레이 요소(DPE)에 구동 전류가 흐르게 된다.
제2초기화 박막트랜지스터(T7)의 게이트전극은 이전스캔선(SL-1)에 연결될 수 있다. 제2초기화 박막트랜지스터(T7)의 소스전극은 표시요소(DPE)의 화소전극과 연결될 수 있다. 제2초기화 박막트랜지스터(T7)의 드레인전극은 초기화전압선(VL)과 연결될 수 있다. 제2초기화 박막트랜지스터(T7)는 이전스캔선(SL-1)을 통해 전달받은 이전 스캔 신호(Sn-1)에 따라 턴-온되어 표시요소(DPE)의 화소전극을 초기화시킬 수 있다.
도 4b에서는, 제1초기화 박막트랜지스터(T4)와 제2초기화 박막트랜지스터(T7)가 모두 이전스캔선(SL-1)에 연결된 경우를 도시하였으나, 또 다른 실시예로서, 제1초기화 박막트랜지스터(T4) 및 제2초기화 박막트랜지스터(T7)는 각각 이전스캔선(SL-1) 및 이후스캔선(미도시)에 연결될 수 있으며, 제1초기화 박막트랜지스터(T4) 및 제2초기화 박막트랜지스터(T7)는 각각 이전 스캔 신호(Sn-1) 및 이후 스캔 신호에 따라 구동할 수 있다.
스토리지 커패시터(Cst)의 다른 하나의 전극은 구동전압선(PL)과 연결될 수 있다. 스토리지 커패시터(Cst)의 어느 하나의 전극은 구동 박막트랜지스터(T1)의 게이트전극, 보상 박막트랜지스터(T3)의 드레인전극 및, 제1초기화 박막트랜지스터(T4)의 소스전극에 함께 연결될 수 있다.
디스플레이 요소(DPE)의 대향전극(예컨대, 캐소드)은 제2전원전압(ELVSS)을 제공받을 수 있다. 디스플레이 요소(DPE)는 구동 박막트랜지스터(T1)로부터 구동 전류를 전달받아 발광할 수 있다.
도 6은 도 4b의 Ⅰ-Ⅰ'선 또는 Ⅱ-Ⅱ'선을 따른 일 실시예의 디스플레이 패널을 개략적으로 나타낸 단면도이다.
도 6을 참조하면, 디스플레이 패널(10)은 기판(100), 버퍼층(111), 화소회로층(PCL), 디스플레이 요소(DPE), 박막봉지층(TFE)을 포함할 수 있다. 디스플레이 패널(10)은 메인 표시영역(CA)에서 제1 박막트랜지스터(TFT1)와 디스플레이 요소(DPE)인 제1 유기발광다이오드(OLED1)를 포함할 수 있다. 디스플레이 패널(10)은 제1 코너 표시영역(CNA1)에서 구동회로 트랜지스터(DC-TFT)와 제3 유기발광다이오드(OLED3)를 포함할 수 있으며, 제2 코너 표시영역(CNA2)에서 제2 박막트랜지스터(TFT2)와 제2 유기발광다이오드(OLED2)를 포함할 수 있다.
기판(100)은 메인 표시영역(CA) 및 코너 표시영역(CNA)을 포함할 수 있다. 기판(100)은 메인 표시영역(CA), 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)을 포함할 수 있다. 도 6에 도시된 메인 표시영역(CA)은 제1 영역(A1), 제2 영역(A2), 및 제3 영역(A3) 중 적어도 하나의 영역일 수 있다.
기판(100)은 제1 베이스층(100a), 제1 배리어층(100b), 제2 베이스층(100c), 및 제2 배리어층(100d)을 포함할 수 있다. 일 실시예에서, 제1 베이스층(100a), 제1 배리어층(100b), 제2 베이스층(100c), 및 제2 배리어층(100d)은 차례로 적층되어 기판(100)에 구비될 수 있다.
코너 표시영역(CNA)에서 기판(100)의 두께는 메인 표시영역(CA)에서의 두께보다 작을 수 있다. 코너 표시영역(CNA)에서 기판(100)의 두께를 감소시킴에 따라, 박막봉지층(TFE)의 변형률(strain)이 감소할 수 있다. 기판(100)은 메인 표시영역(CA)의 적어도 일부 영역에서 대체로 균일한 두께를 가질 수 있다. 코너 표시영역(CNA)에서 기판(100)의 두께는 메인 표시영역(CA)으로부터 멀어질수록 작아질 수 있다. 기판(100)은 제1 코너 표시영역(CNA1)에서 계단 형상을 갖는 계단부를 포함할 수 있다. 즉, 기판(100)의 두께는 제1 코너 표시영역(CNA1)에서 점진적으로 작아질 수 있다. 제1 코너 표시영역(CNA1)에서 기판(100)이 계단 형상을 가짐에 따라 제조공정 상에서 기포 발생을 방지할 수 있다.
코너 표시영역(CNA)에서 제1 베이스층(100a)의 두께는 메인 표시영역(CA)에서의 두께보다 작을 수 있다. 제1 베이스층(100a)은 메인 표시영역(CA)의 적어도 일부 영역에서 대체로 균일한 두께를 가질 수 있다. 예를 들어, 제1 베이스층(100a)은 메인 표시영역(CA)의 제1 영역(A1)에서 대체로 균일한 두께를 가질 수 있다. 제1 베이스층(100a)은 메인 표시영역(CA)의 제1 영역(A1), 제2 영역(A2) 및 제3 영역(A3)에서 대체로 균일한 두께를 가질 수 있다. 코너 표시영역(CNA)에서 제1 베이스층(100a)의 두께는 메인 표시영역(CA)으로부터 멀어질수록 작아질 수 있다. 제1 베이스층(100a)은 제1 코너 표시영역(CNA1)에서 계단 형상을 갖는 계단부를 포함할 수 있다. 즉, 제1 베이스층(100a)의 두께는 제1 코너 표시영역(CNA1)에서 메인 표시영역(CA)으로부터 멀어질수록 점진적으로 작아질 수 있다. 본 실시예에서, 제1 베이스층(100a)은 Ⅰ-Ⅰ'선 또는 Ⅱ-Ⅱ'선을 따른 단면도 상에서 계단 형상을 갖는 것을 도시하고 있으나, 이에 한정하지 않는다. 예를 들어, 제1 베이스층(100a)은 Ⅰ-Ⅰ'선과 수직한 방향 또는 Ⅱ-Ⅱ'선과 수직한 방향에서도 제1 코너 표시영역(CNA1)에서 계단 형상을 가질 수 있다.
제1 베이스층(100a)은 메인 표시영역(CA)으로부터 제1 코너 표시영역(CNA1)으로 연장될 수 있다. 제1 베이스층(100a)은 메인 표시영역(CA)에 배치되는 제1 부분(100aa) 및 제1 코너 표시영역(CNA1)에 배치되는 제2 부분(100ab)을 포함할 수 있다. 제1 베이스층(100a)은 제2 코너 표시영역(CNA2)에 배치되지 않을 수 있다.
일 실시예에서, 제1 베이스층(100a)의 제2 부분(100ab)은 제1 코너 표시영역(CNA1)의 일부 영역에서 계단 형상을 나타낼 수 있으며, 제1 코너 표시영역(CNA1)의 나머지 영역에서 계단 형상이 아닌 균일한 두께를 가질 수 있다. 예를 들어, 제1 베이스층(100a)은 커버 윈도우(20, 도 3b 참조)의 가장 자리 영역(20P, 도 3b 참조)과 중첩되는 영역에서 계단 형상을 갖는 제2 부분(100ab)을 포함할 수 있다. 즉, 제1 베이스층(100a)은 제1 코너 표시영역(CNA1)의 제1 부분 영역(CNA1a, 도 4b 참조)에서 계단 형상을 갖고, 제2 부분 영역(CNA1b, 도 4b 참조)에서 제1 부분(100aa)과 동일 또는 유사한 균일한 두께를 갖는 제2 부분(100ab)을 포함할 수 있다.
다른 실시예에서, 제1 베이스층(100a)의 제2 부분(100ab)은 제1 코너 표시영역(CNA1)의 전체 영역에서 계단 형상을 나타낼 수 있다. 예를 들어, 제1 베이스층(100a)은 제1 코너 표시영역(CNA1)의 제1 부분 영역(CNA1a) 및 제2 부분 영역(CNA1b, 도 4b 참조)에서 계단 형상을 갖는 제2 부분(100ab)을 포함할 수 있다.
제1 부분(100aa)은 메인 표시영역(CA)의 적어도 일부 영역에서 대체로 균일한 두께를 가질 수 있다. 제2 부분(100ab)은 메인 표시영역(CA)으로부터 멀어질수록 두께가 점진적으로 감소할 수 있다. 제2 부분(100ab)은 계단 형상을 가질 수 있다. 제1 베이스층(100a)의 두께는 기판(100) 면에 수직한 방향(예를 들어, -z 방향)으로 제1 배리어층(100b)의 배면으로부터 제1 베이스층(100a)의 배면까지의 높이일 수 있다.
제1 베이스층(100a) 및 제2 베이스층(100c) 중 적어도 하나는 폴리에테르술폰(polyethersulfone), 폴리아릴레이트(polyarylate), 폴리에테르 이미드(polyetherimide), 폴리에틸렌 나프탈레이트(polyethylene naphthalate), 폴리에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate), 셀룰로오스 트리 아세테이트, 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate) 등과 같은 고분자 수지를 포함할 수 있다.
제1 배리어층(100b) 및 제2 배리어층(100d)은 외부 이물질의 침투를 방지하는 배리어층으로, 실리콘질화물(SiNx), 실리콘산화물(SiO2), 및/또는 실리콘산질화물(SiON) 등과 같은 무기물을 포함하는 단일 층 또는 다층일 수 있다.
버퍼층(111)은 기판(100) 상에 배치될 수 있다. 버퍼층(111)은 실리콘질화물, 실리콘산질화물 및 실리콘산화물과 같은 무기 절연물을 포함할 수 있으며, 전술한 무기 절연물을 포함하는 단층 또는 다층일 수 있다.
화소회로층(PCL)은 버퍼층(111) 상에 배치될 수 있다. 화소회로층(PCL)은 메인 표시영역(CA)에 배치된 제1 박막트랜지스터(TFT1), 제1 코너 표시영역(CNA1)에 배치된 구동회로 트랜지스터(DC-TFT), 제2 코너 표시영역(CNA2)에 배치된 제2 박막트랜지스터(TFT2), 및 제3 박막트랜지스터(TFT3)를 포함할 수 있다. 일 실시예에서, 제1 코너 표시영역(CNA1)에 배치된 제3 유기발광다이오드(OLED3)에 연결되는 제3 박막트랜지스터(TFT3)는 제1 코너 표시영역(CNA1) 주변, 예를 들어, 메인 표시영역(CA)에 배치될 수 있다.
화소회로층(PCL)은 제1 박막트랜지스터(TFT1), 제2 박막트랜지스터(TFT2), 구동회로 트랜지스터(DC-TFT), 및 이들의 구성요소들 아래 또는/및 위에 배치되는 무기절연층(IIL), 제1 평탄화층(115), 및 제2 평탄화층(116)을 포함할 수 있다. 제1 코너 표시영역(CNA1) 및 제2 코너 표시영역(CNA2)에서, 화소회로층(PCL)은 무기절연층(IIL), 제1 연결배선(CL1), 제1 평탄화층(115), 제2 연결배선(CL2), 제2 평탄화층(116), 및 무기패턴층(PVX2)을 포함할 수 있다.
무기절연층(IIL)은 제1 게이트절연층(112), 제2 게이트절연층(113), 및 층간절연층(114)을 포함할 수 있다. 제1 평탄화층(115)은 무기절연층(IIL) 상에 배치될 수 있다. 무기절연층(IIL) 상에는 제1 연결배선(CL1)이 배치될 수 있다. 제1 연결배선(CL1)은 제1 코너 표시영역(CNA1)으로부터 제2 코너 표시영역(CNA2)으로 연장될 수 있다. 제1 연결배선(CL1)은 제2 코너 표시영역(CNA2)의 화소로 전기적 신호를 제공하는 신호선이거나, 전원을 제공하기 위한 전원배선일 수 있다.
제1 박막트랜지스터(TFT1), 제2 박막트랜지스터(TFT2), 제3 박막트랜지스터(TFT3) 및 구동회로 트랜지스터(DC-TFT) 각각은 반도체층(Act), 게이트전극(GE), 소스 전극(SE), 드레인 전극(DE)을 포함할 수 있다.
반도체층(Act)은 폴리 실리콘을 포함할 수 있다. 또는, 반도체층(Act)은 비정질(amorphous) 실리콘을 포함하거나, 산화물 반도체를 포함하거나, 유기 반도체 등을 포함할 수 있다. 반도체층(Act)은 채널영역 및 채널영역의 양측에 각각 배치된 드레인 영역 및 소스 영역을 포함할 수 있다. 게이트전극(GE)은 채널영역과 중첩할 수 있다.
게이트전극(GE)은 저저항 금속 물질을 포함할 수 있다. 게이트전극(GE)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다.
반도체층(Act)과 게이트전극(GE) 사이의 제1 게이트절연층(112)은 실리콘산화물(SiO2), 실리콘질화물(SiNX), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO2)등과 같은 무기 절연물을 포함할 수 있다.
제2 게이트절연층(113)은 게이트전극(GE)을 덮도록 구비될 수 있다. 제2 게이트절연층(113)은 제1 게이트절연층(112)과 유사하게 실리콘산화물(SiO2), 실리콘질화물(SiNX), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO2) 등과 같은 무기 절연물을 포함할 수 있다.
제2 게이트절연층(113) 상부에는 스토리지 커패시터(Cst)의 상부 전극(CE2)이 배치될 수 있다. 상부 전극(CE2)은 그 아래의 게이트전극(GE)과 중첩할 수 있다. 이 때, 제2 게이트절연층(113)을 사이에 두고 중첩하는 게이트전극(GE) 및 상부 전극(CE2)은 스토리지 커패시터(Cst)를 형성할 수 있다. 즉, 게이트전극(GE)은 스토리지 커패시터(Cst)의 하부 전극(CE1)으로 기능할 수 있다.
이와 같이, 스토리지 커패시터(Cst)와 제1 박막트랜지스터(TFT1)가 중첩되어 형성될 수 있다. 일부 실시예에서, 스토리지 커패시터(Cst)는 제1 박막트랜지스터(TFT1)와 중첩되지 않도록 형성될 수도 있다.
상부 전극(CE2)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 및/또는 구리(Cu)를 포함할 수 있으며, 전술한 물질의 단일층 또는 다층일 수 있다.
층간절연층(114)은 상부 전극(CE2)을 덮을 수 있다. 층간절연층(114)은 실리콘산화물(SiO2), 실리콘질화물(SiNX), 실리콘산질화물(SiON), 알루미늄산화물(Al2O3), 티타늄산화물(TiO2), 탄탈산화물(Ta2O5), 하프늄산화물(HfO2), 또는 아연산화물(ZnO2) 등을 포함할 수 있다. 층간절연층(114)은 전술한 무기 절연물을 포함하는 단일층 또는 다층일 수 있다.
드레인전극(DE) 및 소스전극(SE)은 각각 층간절연층(114) 상에 위치할 수 있다. 드레인전극(DE) 및 소스전극(SE)은 전도성이 좋은 재료를 포함할 수 있다. 드레인전극(DE) 및 소스전극(SE)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일 실시예로, 드레인전극(DE) 및 소스전극(SE)은 Ti/Al/Ti의 다층 구조를 가질 수 있다.
제1 평탄화층(115)은 드레인전극(DE) 및 소스전극(SE)을 덮으며 배치될 수 있다. 제1 평탄화층(115)은 유기절연층을 포함할 수 있다. 제1 평탄화층(115)은 Polymethylmethacrylate(PMMA)나 Polystyrene(PS)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계고분자, p-자일렌계 고분자, 비닐알콜계 고분자, 및 이들의 블렌드와 같은 유기 절연물을 포함할 수 있다.
제1 연결전극(CML1), 제2 연결배선(CL2), 제2 연결전극(CML2), 및 제3 연결전극(CML3)은 제1 평탄화층(115) 상에 배치될 수 있다. 일부 실시예에서, 제2 연결전극(CML2)은 제2 연결배선(CL2)의 일부일 수 있다. 일부 실시예에서, 제3 연결전극(CML3)은 제2 연결배선(CL2)의 일부일 수 있다.
제1 연결전극(CML1)은 제1 평탄화층(115)의 컨택홀을 통해 제1 박막트랜지스터(TFT1)의 드레인전극(DE) 또는 소스전극(SE)과 연결될 수 있다. 제2 연결전극(CML2)은 제1 평탄화층(115)의 컨택홀을 통해 제2 박막트랜지스터(TFT2)의 드레인전극(DE) 또는 소스전극(SE)과 연결될 수 있다.
제2 연결배선(CL2)은 제1 코너 표시영역(CNA1)으로부터 제2 코너 표시영역(CNA2)으로 연장될 수 있다. 제2 연결배선(CL2)은 제1 연결배선(CL1)과 유사하게 제2 코너 표시영역(CNA2)의 제2 박막트랜지스터(TFT2)로 전기적 신호를 제공하는 신호선이거나, 전원을 제공하기 위한 전원배선일 수 있다.
예시적인 실시예에서, 제2 연결배선(CL2) 상에는 하부무기패턴층(PVX1)이 배치될 수 있다. 일 실시예에서, 하부무기패턴층(PVX1)은 제2 연결배선(CL2) 상에서 복수개로 배치될 수 있으며, 복수의 하부무기패턴층(PVX1)들은 제2 연결배선(CL2) 상에서 서로 이격되어 배치될 수 있다.
제1 연결전극(CML1), 제2 연결배선(CL2), 제2 연결전극(CML2), 및 제3 연결전극(CML3)은 전도성이 좋은 재료를 포함할 수 있다. 제1 연결전극(CML1), 제2 연결배선(CL2), 제2 연결전극(CML2), 및 제3 연결전극(CML3)은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함하는 도전 물질을 포함할 수 있고, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일 실시예로, 제1 연결전극(CML1)은 Ti/Al/Ti의 다층 구조를 가질 수 있다.
제2 평탄화층(116)은 제1 연결전극(CML1), 제2 연결배선(CL2), 제2 연결전극(CML2) 및 제3 연결전극(CML3)을 덮으며 배치될 수 있다. 제2 평탄화층(116)은 유기절연층을 포함할 수 있다. 제2 평탄화층(116)은 Polymethylmethacrylate(PMMA)나 Polystyrene(PS)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계고분자, p-자일렌계 고분자, 비닐알콜계 고분자, 및 이들의 블렌드와 같은 유기 절연물을 포함할 수 있다.
제2 평탄화층(116) 상에는 무기패턴층(PVX2)이 배치될 수 있다. 제2 평탄화층(116)은 그루브(Gv)를 정의하는 하부층일 수 있다. 제2 평탄화층(116)은 하부무기패턴층(PVX1)의 가장자리를 덮을 수 있다. 그루브(Gv) 내에는 제1 기능층패턴(212Pa), 제2 기능층패턴(212Pc), 및 대향전극패턴(213P)이 배치될 수 있다.
본 실시예에서, 무기패턴층(PVX2) 상부에는 기판(100)의 두께 방향으로 돌출된 댐부(DP)를 포함할 수 있다. 또한, 일 실시예에서, 댐부(DP) 및 그루브(Gv)는 교번적으로 배치될 수 있다. 댐부(DP)는 제1 층(118a) 및 제2 층(119a)을 포함할 수 있다. 이 경우, 댐부(DP)의 제1 층(118a)은 화소정의층(118)과 동일한 물질을 포함할 수 있다. 또한, 제1 층(118a)은 화소정의층(118)이 형성될 때, 동시에 형성될 수 있다. 제2 층(119a)은 스페이서(119)와 동일한 물질을 포함할 수 있다. 또한, 제2 층(119a)은 스페이서(119)가 형성될 때 동시에 형성될 수 있다. 댐부(DP)는 제1 코너 표시영역(CNA1)과 제2 코너 표시영역(CNA2)의 경계 영역에 배치될 수 있다.
디스플레이 요소(DPE)는 화소회로층(PCL) 상에 배치될 수 있다. 디스플레이 요소(DPE)는 제1 박막트랜지스터(TFT1)와 전기적으로 연결되는 제1 유기발광다이오드(OLED1), 제2 박막트랜지스터(TFT2)와 전기적으로 연결되는 제2 유기발광다이오드(OLED2), 및 제3 박막트랜지스터(TFT3)과 전기적으로 연결되는 제3 유기발광다이오드(OLED3)를 포함할 수 있다. 제1 유기발광다이오드(OLED1), 제2 유기발광다이오드(OLED2), 및 제3 유기발광다이오드(OLED3)의 화소전극(211)은 제2 평탄화층(116)의 콘택홀을 통해 제1 연결전극(CML1)과 전기적으로 연결될 수 있다. 제1 코너 표시영역(CNA1)에는 구동회로 또는 전원배선이 배치될 수 있으며, 제3 유기발광다이오드(OLED3)는 상기 구동회로 또는 상기 전원배선과 중첩하여 배치될 수 있다. 제3 유기발광다이오드(OLED3)는 구동회로에 포함된 구동회로 트랜지스터(DC-TFT)와 중첩될 수 있다.
화소전극(211)은 인듐틴산화물(ITO; indium tin oxide), 인듐징크산화물(IZO; indium zinc oxide), 징크산화물(ZnO; zinc oxide), 인듐산화물(In2O3: indium oxide), 인듐갈륨산화물(IGO; indium gallium oxide) 또는 알루미늄징크산화물(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 다른 실시예로, 화소전극(211)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 또 다른 실시예로, 화소전극(211)은 전술한 반사막의 위/아래에 ITO, IZO, ZnO 또는 In2O3로 형성된 막을 더 포함할 수 있다.
화소전극(211) 상에는 화소전극(211)의 중앙부를 노출하는 개구를 갖는 화소정의층(118)이 배치될 수 있다. 화소정의층(118)은 유기절연물 및/또는 무기절연물을 포함할 수 있다. 상기 개구는 제1 유기발광다이오드(OLED1)에서 방출되는 빛의 발광영역(이하, 발광영역이라 함)을 정의할 수 있다.
화소정의층(118) 상에는 스페이서(119)가 배치될 수 있다. 스페이서(119)는 표시 장치를 제조하는 제조방법에 있어서, 기판(100)의 파손을 방지하기 위함일 수 있다. 표시 패널을 제조하는 방법의 경우 마스크 시트가 사용될 수 있는데, 이 때, 상기 마스크 시트가 화소정의층(118)의 개구 내부로 진입하거나 화소정의층(118)에 밀착하여 기판(100)에 증착물질을 증착 시 상기 마스크 시트에 의해 기판(100)의 일부가 손상되거나 파손되는 불량을 방지할 수 있다.
스페이서(119)는 폴리이미드와 같은 유기 절연물을 포함할 수 있다. 또는, 스페이서(119)는 실리콘나이트라이드나 실리콘옥사이드와 같은 무기 절연물을 포함하거나, 유기절연물 및 무기절연물을 포함할 수 있다.
일 실시예에서, 스페이서(119)는 화소정의층(118)과 다른 물질을 포함할 수 있다. 또는 다른 실시예에서, 스페이서(119)는 화소정의층(118)과 동일한 물질을 포함할 수 있으며, 이 경우 화소정의층(118)과 스페이서(119)는 하프톤 마스크 등을 이용한 마스크 공정에서 함께 형성될 수 있다.
화소정의층(118) 상에는 중간층(212)이 배치될 수 있다. 중간층(212)은 화소정의층(118)의 개구에 배치된 발광층(212b)을 포함할 수 있다. 발광층(212b)은 소정의 색상의 빛을 방출하는 고분자 또는 저분자 유기물을 포함할 수 있다.
발광층(212b)의 아래와 위에는 각각 제1 기능층(212a) 및 제2 기능층(212c)이 배치될 수 있다. 제1 기능층(212a)은 예컨대, 홀 수송층(HTL: Hole Transport Layer)을 포함하거나, 홀 수송층 및 홀 주입층(HIL: Hole Injection Layer)을 포함할 수 있다. 제2 기능층(212c)은 발광층(212b) 위에 배치되는 구성요소로서, 선택적(optional)일 수 있다. 제2 기능층(212c)은 전자 수송층(ETL: Electron Transport Layer) 및/또는 전자 주입층(EIL: Electron Injection Layer)을 포함할 수 있다. 제1 기능층(212a) 및/또는 제2 기능층(212c)은 후술할 대향전극(213)과 마찬가지로 기판(100)을 전체적으로 커버하도록 형성되는 공통층일 수 있다.
대향전극(213)은 일함수가 낮은 도전성 물질로 이루어질 수 있다. 예컨대, 대향전극(213)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 또는, 대향전극(213)은 전술한 물질을 포함하는 (반)투명층 상에 ITO, IZO, ZnO 또는 In2O3과 같은 층을 더 포함할 수 있다.
일부 실시예에서, 대향전극(213) 상에는 캡핑층(미도시)이 더 배치될 수 있다. 캡핑층은 LiF, 무기물, 또는/및 유기물을 포함할 수 있다.
박막봉지층(TFE)은 대향전극(213) 상에 배치될 수 있다. 일 실시예에 있어서, 박막봉지층(TFE)은 적어도 하나의 무기봉지층 및 적어도 하나의 유기봉지층을 포함하며, 일 실시예에서 도 6은 박막봉지층(TFE)이 순차적으로 적층된 제1무기봉지층(310), 유기봉지층(320) 및 제2무기봉지층(330)을 포함하는 것을 도시한다. 박막봉지층(TFE)은 제1 유기발광다이오드(OLED1), 제2 유기발광다이오드(OLED2) 및 제3 유기발광다이오드(OLED3)를 덮을 수 있다.
제1무기봉지층(310) 및 제2무기봉지층(330)은 알루미늄산화물, 티타늄산화물, 탄탈륨산화물, 하프늄산화물, 징크산화물, 실리콘산화물, 실리콘질화물, 실리콘산질화물 중 하나 이상의 무기물을 포함할 수 있다. 유기봉지층(320)은 폴리머(polymer)계열의 물질을 포함할 수 있다. 폴리머 계열의 소재로는 아크릴계 수지, 에폭시계 수지, 폴리이미드 및 폴리에틸렌 등을 포함할 수 있다. 일 실시예로, 유기봉지층(320)은 아크릴레이트(acrylate)를 포함할 수 있다.
박막봉지층(TFE) 상에는 도시하지는 않았으나, 터치전극층이 배치될 수 있으며, 터치전극층 상에는 광학기능층이 배치될 수 있다. 터치전극층은 외부의 입력, 예컨대 터치 이벤트에 따른 좌표정보를 획득할 수 있다. 광학기능층은 외부로부터 표시 장치를 향해 입사하는 빛(외부광)의 반사율을 감소시킬 수 있고, 및/또는 표시 장치에서 방출되는 빛의 색 순도를 향상시킬 수 있다. 일 실시예로, 광학기능층은 위상지연자(retarder) 및/또는 편광자(polarizer)를 포함할 수 있다. 위상지연자는 필름타입 또는 액정 코팅타입일 수 있고, λ/2 위상지연자 및/또는 λ/4 위상지연자를 포함할 수 있다. 편광자 역시 필름타입 또는 액정 코팅타입일 수 있다. 필름타입은 연신형 합성수지 필름을 포함하고, 액정 코팅타입은 소정의 배열로 배열된 액정들을 포함할 수 있다. 위상지연자 및 편광자는 보호필름을 더 포함할 수 있다.
다른 실시예로, 광학기능층은 블랙매트릭스와 컬러필터들을 포함할 수 있다. 컬러필터들은 표시 장치의 화소들 각각에서 방출되는 빛의 색상을 고려하여 배열될 수 있다. 컬러필터들 각각은 적색, 녹색, 또는 청색의 안료나 염료를 포함할 수 있다. 또는, 컬러필터들 각각은 전술한 안료나 염료 외에 양자점을 더 포함할 수 있다. 또는, 컬러필터들 중 일부는 전술한 안료나 염료를 포함하지 않을 수 있으며, 산화티타늄과 같은 산란입자들을 포함할 수 있다.
다른 실시예로, 광학기능층은 상쇄간섭 구조물을 포함할 수 있다. 상쇄간섭 구조물은 서로 다른 층 상에 배치된 제1반사층과 제2반사층을 포함할 있다. 제1반사층 및 제2반사층에서 각각 반사된 제1반사광과 제2반사광은 상쇄 간섭될 수 있고, 그에 따라 외부광 반사율이 감소될 수 있다.
상기 터치전극층 및 광학기능층 사이에는 접착 부재가 배치될 수 있다. 상기 접착 부재는 당 기술분야에 알려진 일반적인 것을 제한 없이 채용할 수 있다. 상기 접착 부재는 감압성 접착제(pressure sensitive adhesive, PSA)일 수 있다.
기판(100) 상에 기판(100)의 두께 방향으로 오목한 그루브(Gv)를 포함할 수 있다. 이 경우, 그루브(Gv)는 제2 유기발광다이오드(OLED2) 및 제3 유기발광다이오드(OLED3) 사이에 배치될 수 있다.
이하에 도면을 참조한 설명에 표시된 참조번호들 중 도 6에 표시된 참조번호들과 동일한 참조번호들은 동일하거나 대응하는 부재를 의미하므로, 이에 대한 설명은 편의상 생략한다.
도 7은 도 4b의 Ⅰ-Ⅰ'선 또는 Ⅱ-Ⅱ'선을 따른 일 실시예의 디스플레이 패널을 개략적으로 나타낸 단면도이다.
도 7을 참조하면, 디스플레이 패널(10)은 물질층(ML)을 더 포함할 수 있다.
물질층(ML)은 코너 표시영역(CNA)에 배치될 수 있다. 물질층(ML)은 기판(100)의 하부에 배치될 수 있다. 물질층(ML) 상에 기판(100)이 배치될 수 있다. 물질층(ML) 상에 제1 베이스층(100a) 및 제1 배리어층(100b)이 배치될 수 있다. 물질층(ML)의 두께는 기판(100) 면에 수직한 방향(예를 들어, +z 방향)으로 물질층(ML)의 배면으로부터 제1 배리어층(100b)의 배면까지의 높이일 수 있다.
제1 코너 표시영역(CNA1)에서 물질층(ML)과 제1 베이스층(100a)이 중첩될 수 있다. 즉, 물질층(ML)은 제1 코너 표시영역(CNA1)에서 제1 베이스층(100a)의 제2 부분(100ab)과 중첩될 수 있다. 제1 코너 표시영역(CNA1)에서 물질층(ML)은 계단 형상을 가질 수 있다. 제1 코너 표시영역(CNA1)에서 물질층(ML)의 계단 형상은 제1 코너 표시영역(CNA1)에서 제1 베이스층(100a)의 제2 부분(100ab)의 계단 형상과 맞물리는 형상을 가질 수 있다.
제1 코너 표시영역(CNA1)에서 물질층(ML)의 두께는 메인표시영역(CA)으로부터 멀어질수록 커질 수 있다. 제2 코너 표시영역(CNA2)에서 물질층(ML)의 두께는 대체적으로 균일할 수 있다. 제2 코너 표시영역(CNA2)에서 물질층(ML)의 두께는 메인 표시영역(CA)에서 제1 베이스층(100a)의 두께와 실질적으로 동일할 수 있으나, 이에 한정하지 않는다. 제1 코너 표시영역(CNA1)에서 기판(100) 면에 수직한 방향으로 물질층(ML)과 제1 베이스층(100a)의 제2 부분(100ab)의 두께의 합은 제2 코너 표시영역(CNA2)에서 물질층(ML)의 두께 및 메인 표시영역(CA)에서 제1 베이스층(100a)의 두께와 실질적으로 동일할 수 있다.
제2 코너 표시영역(CNA2)에서 물질층(ML)의 전면은 제1 배리어층(100b)의 배면에 직접 접촉할 수 있다. 제1 코너 표시영역(CNA1)에서 물질층(ML)의 전면은 제1 베이스층(100a)의 제2 부분(100ab)의 배면에 직접 접촉할 수 있다.
물질층(ML)은 기판(100)과 다른 물질을 포함할 수 있다. 물질층(ML)은 기판(100)보다 작은 모듈러스를 가질 수 있다. 물질층(ML)은 제1 베이스층(100a)보다 작은 모듈러스를 가질 수 있다. 물질층(ML)은 제2 베이스층(100c)보다 작은 모듈러스를 가질 수 있다. 제1 베이스층(100a) 및 제2 베이스층(100c)의 모듈러스는 실질적으로 동일할 수 있으나, 이에 한정하지 않는다. 예를 들어, 제1 베이스층(100a) 및 제2 베이스층(100c)은 서로 다른 모듈러스를 가질 수 있다. 상대적으로 작은 두께를 갖는 기판(100)의 코너 표시영역(CNA) 하부에 기판(100)보다 작은 모듈러스를 갖는 물질층(ML)을 형성함에 따라, 박막봉지층(TFE)의 변형률(strain)을 감소시킬 수 있다. 물질층(ML)은, 예를 들어, 광학 투명 접착제(Optically Clear Adhesive, OCA) 및 레진 등을 포함할 수 있다.
도 8은 도 4b의 Ⅱ-Ⅱ'선을 따른 다른 실시예의 디스플레이 패널을 개략적으로 나타낸 단면도이다.
본 실시예는, 도 3a 및 도 3b를 참조하여 설명한 커버 윈도우(20)의 중심 영역(20M)과 중첩되는 부분의 다른 실시예를 나타낸 단면도이다.
본 실시예에서, 기판(100)은 제1 코너 표시영역(CNA1)의 일부 영역에서 계단 형상을 포함하지 않을 수 있다. 제1 베이스층(100a)은 제1 코너 표시영역(CNA1)의 일부 영역에서 계단 형상을 포함하지 않을 수 있다. 본 실시예에서, 제1 베이스층(100a)은 도 3a 및 도 3b를 참조하여 설명한 커버 윈도우(20)의 중심 영역(20M)과 중첩되는 영역에서 계단 형상을 포함하지 않을 수 있다. 즉, 제1 베이스층(100a)은 도 4b를 참조하여 설명한 제1 코너 표시영역(CNA1)의 제2 부분 영역(CNA1b)에서 계단 형상을 포함하지 않을 수 있다.
본 실시예에서, 기판(100)은 제1 코너 표시영역(CNA1)의 일부 영역에서 물질층(ML)과 실질적으로 동일한 두께를 가질 수 있다. 기판(100)은 제1 코너 표시영역(CNA1)의 제2 부분 영역(CNA1b, 도 4b 참조)에서 대체적으로 균일한 두께를 가질 수 있다. 제1 코너 표시영역(CNA1)의 제2 부분 영역(CNA1b, 도 4b 참조)에서 기판(100)의 두께와 메인 표시영역(CA)에서 기판(100)의 두께는 실질적으로 동일할 수 있다. 이 경우에도, 제2 코너 표시영역(CNA2)에서 기판(100)의 두께는 제1 코너 표시영역(CNA1) 및 메인 표시영역(CA)에서 기판(100)의 두께보다 작을 수 있다.
본 실시예에서, 제1 베이스층(100a)은 제1 코너 표시영역(CNA1)의 일부 영역에서 물질층(ML)과 실질적으로 동일한 두께를 가질 수 있다. 제1 베이스층(100a)은 제1 코너 표시영역(CNA1)의 제2 부분 영역(CNA1b, 도 4b 참조)에서 대체적으로 균일한 두께를 가질 수 있다. 제1 코너 표시영역(CNA1)의 제2 부분 영역(CNA1b, 도 4b 참조)에서 제1 베이스층(100a)의 두께와 메인 표시영역(CA)에서 제1 베이스층(100a)의 두께는 실질적으로 동일할 수 있다. 이 경우, 물질층(ML)은 제2 코너 표시영역(CNA2)에서 중첩될 수 있으며, 제1 코너 표시영역(CNA1)과 중첩되지 않을 수 있다. 또한, Ⅱ-Ⅱ'선과 수직한 방향에서 제1 베이스층(100a)은 제1 코너 표시영역(CNA1)에서 계단 형상을 가질 수 있다.
도 9는 도 4b의 Ⅰ-Ⅰ'선 또는 Ⅱ-Ⅱ'선을 따른 다른 실시예의 디스플레이 패널을 개략적으로 나타낸 단면도이다.
도 9를 참조하면, 제1 베이스층(100a)은 메인 표시영역(CA)에 배치되는 제1 부분(100aa), 제1 코너 표시영역(CNA1)에 배치되는 제2 부분(100ab) 및 제2 코너 표시영역(CNA2)에 배치되는 제3 부분(100ac)을 포함할 수 있다. 제3 부분(100ac)은 제2 부분(100ab)으로부터 제2 코너 표시영역(CNA2)으로 연장될 수 있다. 제3 부분(100ac)은 제1 배리어층(100b)의 배면에 배치될 수 있다. 제2 부분(100ab) 및 제3 부분(100ac)은 물질층(ML) 및 제1 배리어층(100b) 사이에 배치될 수 있다. 제3 부분(100ac)은 제1 부분(100aa) 및 제2 부분(100ab)보다 작은 두께를 가질 수 있다. 제2 부분(100ab)은 계단 형상을 갖고, 제3 부분(100ac)은 실질적으로 균일한 두께를 가질 수 있다.
도 10a 내지 도 10c는 본 발명의 일 실시예에 따른 디스플레이 장치의 제조방법을 도시한 단면도이다.
도 10a를 참조하면, 캐리어 글라스 상에 기판(100)을 형성할 수 있다. 캐리어 글라스 상에 제1 베이스층(100a), 제1 배리어층(100b), 제2 베이스층(100c), 및 제2 배리어층(100d)을 순차적으로 형성할 수 있다. 다음으로, 기판(100) 상에 버퍼층(111), 화소회로층(PCL), 디스플레이 요소(DPE), 박막봉지층(TFE)을 형성할 수 있다. 이어서, 상기 캐리어 글라스를 제1 베이스층(100a)으로부터 분리할 수 있다.
도 10b를 참조하면, 기판의 일부 영역을 제거할 수 있다. 구체적으로, 제1 베이스층(100a)의 일부 영역을 제거할 수 있다. 코너 표시영역(CNA)에서 제1 베이스층(100a)을 제거할 수 있다. 코너 표시영역(CNA) 응력(Stress)에 취약한 코너 표시영역(CNA)에서 기판의 두께를 얇게 형성하여 박막봉지층(TFE)의 변형률을 감소시킬 수 있다.
예시적인 실시예에서, 제2 코너 표시영역(CNA2)에서 제1 베이스층(100a)은 완전히 제거될 수 있고, 제1 코너 표시영역(CNA1)에서 제1 베이스층(100a)은 점진적으로 두께가 감소하도록 제거될 수 있다. 다른 실시예에서, 제2 코너 표시영역(CNA2)의 제1 베이스층(100a)은 도 9에 도시된 것과 같이 일부 잔여할 수 있다. 제1 코너 표시영역(CNA1)에서 제1 베이스층(100a)의 일부가 계단 형상을 갖도록 제거되므로, 후속 제조공정에서 나타날 수 있는 기포 발생 문제점을 방지할 수 있다.
제1 베이스층(100a)은, 예를 들어, 레이저 드릴링 또는 레이저 에칭 등의 방식에 의해 제거될 수 있다. 제1 베이스층(100a)의 계단 형상은 레이저 드릴링 또는 레이저 에칭의 강도를 조절하거나 가공횟수를 조절하는 방식으로 형성할 수 있다.
도 10c를 참조하면, 일부 제거된 제1 베이스층(100a) 상에 물질층(ML)을 형성할 수 있다. 물질층(ML)은 기판(100)보다 작은 모듈러스를 갖는 물질로 형성될 수 있다. 물질층(ML)은 제1 베이스층(100a) 및 제2 베이스층(100c)보다 작은 모듈러스를 갖는 물질로 형성될 수 있다. 물질층(ML)은, 예를 들어, 광학 투명 접착제(OCA) 또는 레진 등의 물질로 형성될 수 있다.
본 발명의 실시예들은 코너 표시영역(특히, 코너 표시영역 중 커버 윈도우의 곡면 영역에 대응하는 영역)에서 기판의 두께를 줄여 박막봉지층의 변형률을 감소시킬 수 있다. 일 실시예에서, 기판에서, 제2 코너 표시영역(CNA2)에 대응하는 영역의 제1 베이스층을 제거하고, 제1 코너 표시영역(CNA1)에 대응하는 영역의 제1 베이스층은 계단 형상을 갖도록 점진적으로 제거할 수 있다. 일 실시예에서, 제1 베이스층이 제거된 기판 부분에 모듈러스가 상대적으로 낮은 물질층(OCA 또는 Resin)을 배치할 수 있다.
이와 같이 본 발명은 도면에 도시된 일 실시예를 참고로 하여 설명하였으나 이는 예시적인 것에 불과하며 당해 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 실시예의 변형이 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
1: 디스플레이 장치 10: 디스플레이 패널
ML: 물질층 100: 기판
100a: 제1 베이스층 100b: 제1 배리어층
100c: 제2 베이스층 100d: 제2 배리어층
DPE: 디스플레이 요소 PC: 화소회로
CA: 중심영역 CNA: 코너영역
MA: 중간영역 DC: 구동회로
SA: 이격영역

Claims (20)

  1. 메인 표시영역, 및 상기 메인 표시영역의 모퉁이(corner)에서 연장된 코너 표시영역(corner display area)을 포함하는 기판; 및
    상기 기판의 상기 메인 표시영역 및 상기 코너 표시영역에 배치된 복수의 화소들;을 포함하고,
    상기 기판은,
    제1 베이스층;
    상기 제1 베이스층 상에 배치되는 제1 배리어층; 및
    상기 제1 배리어층 상에 배치되는 제2 베이스층;을 포함하고,
    상기 코너 표시영역에서 상기 기판의 두께는 상기 메인 표시영역으로부터 멀어질수록 작아지는, 디스플레이 패널.
  2. 제1항에 있어서,
    상기 코너 표시영역에서 상기 제1 베이스층의 두께는 상기 메인 표시영역으로부터 멀어질수록 작아지는, 디스플레이 패널.
  3. 제1항에 있어서,
    상기 기판은 상기 코너 표시영역에서 계단 형상을 갖는, 디스플레이 패널.
  4. 제1항에 있어서,
    상기 코너 표시영역은 상기 메인 표시영역에 인접한 제1 코너 표시영역 및 상기 제1 코너 표시영역으로부터 연장된 제2 코너 표시영역을 포함하고,
    상기 제1 코너 표시영역에 구동회로가 배치되고,
    상기 제2 코너 표시영역에 복수의 연장영역들이 배치되는, 디스플레이 패널.
  5. 제4항에 있어서,
    상기 제1 베이스층은, 상기 메인 표시영역에 배치되는 제1 부분 및 상기 제1 코너 표시영역에 배치되는 제2 부분을 포함하고,
    상기 제2 부분은 상기 메인 표시영역으로부터 멀어질수록 두께가 감소하는, 디스플레이 패널.
  6. 제5항에 있어서,
    상기 제2 부분은 계단 형상을 갖는, 디스플레이 패널.
  7. 제5항에 있어서,
    상기 제1 베이스층은, 상기 제2 코너 표시영역에 배치된 제3 부분을 더 포함하는, 디스플레이 패널.
  8. 제7항에 있어서,
    상기 제3 부분은 상기 제2 부분의 두께보다 작은 두께를 갖는, 디스플레이 패널.
  9. 제4항에 있어서,
    상기 제1 베이스층은 커버 윈도우의 곡면 영역과 중첩되는 상기 제2 코너 표시영역의 일부 영역에서 계단 형상을 갖는, 디스플레이 패널.
  10. 제4항에 있어서,
    상기 제1 코너 표시영역에 배치된 코너 화소들 중 일부는 상기 구동회로와 적어도 일부 중첩된, 디스플레이 패널.
  11. 제1항에 있어서,
    상기 코너 표시영역에 배치되고, 상기 기판의 하부에 배치되는 물질층;을 더 포함하는 디스플레이 패널.
  12. 제11항에 있어서,
    상기 물질층은 상기 제1 베이스층보다 작은 모듈러스(Modulus)를 갖는 디스플레이 패널.
  13. 메인 표시영역, 및 상기 메인 표시영역의 모퉁이(corner)에서 연장된 코너 표시영역(corner display area)을 포함하는 기판;
    상기 코너 표시영역에 배치되고, 상기 기판의 하부에 배치되는 물질층; 및
    상기 기판의 상기 메인 표시영역 및 상기 코너 표시영역에 배치된 복수의 화소들;을 포함하고,
    상기 기판은,
    상기 메인 표시영역에 배치되고, 상기 물질층과 다른 물질을 포함하는 제1 베이스층;
    상기 제1 베이스층 및 상기 물질층 상에 배치되는 제1 배리어층; 및
    상기 제1 배리어층 상에 배치되는 제2 베이스층;을 포함하고,
    상기 물질층은 상기 제1 베이스층보다 작은 모듈러스를 갖는 디스플레이 패널.
  14. 제13항에 있어서,
    상기 제1 베이스층은, 상기 코너 표시영역에서 상기 메인 표시영역으로부터 멀어질수록 두께가 감소하는, 디스플레이 패널.
  15. 제13항에 있어서,
    상기 제1 베이스층은, 상기 코너 표시영역에서 계단 형상을 갖는, 디스플레이 패널.
  16. 제13항에 있어서,
    상기 코너 표시영역은 상기 메인 표시영역에 인접한 제1 코너 표시영역 및 상기 제1 코너 표시영역으로부터 연장된 제2 코너 표시영역을 포함하고,
    상기 제1 코너 표시영역에 구동회로가 배치되고,
    상기 제2 코너 표시영역에 복수의 연장영역들이 배치되고,
    상기 물질층은 상기 제1 코너 표시영역에서 상기 제1 베이스층과 중첩되는, 디스플레이 패널.
  17. 디스플레이 패널; 및
    상기 디스플레이 패널 상에 배치된 커버 윈도우;를 포함하고,
    상기 디스플레이 패널은,
    메인 표시영역, 및 상기 메인 표시영역의 모퉁이(corner)에서 연장된 코너 표시영역(corner display area)을 포함하는 기판; 및
    상기 기판의 상기 메인 표시영역 및 상기 코너 표시영역에 배치된 복수의 화소들;을 포함하고,
    상기 기판은,
    제1 베이스층;
    상기 제1 베이스층 상에 배치되는 제1 배리어층; 및
    상기 제1 배리어층 상에 배치되는 제2 베이스층;을 포함하고,
    상기 기판의 두께는 상기 메인 표시영역으로부터 멀어질수록 작아지는 디스플레이 장치.
  18. 제17항에 있어서,
    상기 제1 베이스층은, 상기 메인 표시영역에 배치되는 제1 부분 및 상기 코너 표시영역에 배치되고 계단 형상을 갖는 제2 부분을 포함하는, 디스플레이 장치.
  19. 제18항에 있어서,
    상기 코너 표시영역은 상기 메인 표시영역에 인접한 제1 코너 표시영역 및 상기 제1 코너 표시영역으로부터 연장된 제2 코너 표시영역을 포함하고,
    상기 제1 코너 표시영역에 구동회로 및 상기 제1 베이스층의 상기 제2 부분이 배치되고,
    상기 제2 코너 표시영역에 복수의 연장영역들이 배치되는, 디스플레이 장치.
  20. 제19항에 있어서,
    상기 커버 윈도우는 중심 영역 및 상기 중심 영역의 외측에 배치되며 곡면을 갖는 가장자리 영역을 포함하고,
    상기 제2 코너 표시영역은 상기 커버 윈도우의 가장자리 영역과 중첩되는 제1 부분 영역 및 상기 중심 영역과 중첩되는 제2 부분 영역을 포함하며,
    상기 제1 베이스층의 상기 제2 부분은 상기 제1 부분 영역에 대응하여 배치되는, 디스플레이 장치.
KR1020220093465A 2022-07-27 2022-07-27 디스플레이 패널 및 디스플레이 장치 KR20240015818A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020220093465A KR20240015818A (ko) 2022-07-27 2022-07-27 디스플레이 패널 및 디스플레이 장치
US18/226,381 US20240040900A1 (en) 2022-07-27 2023-07-26 Display panel and display apparatus
CN202310930368.7A CN117479620A (zh) 2022-07-27 2023-07-27 显示面板和显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220093465A KR20240015818A (ko) 2022-07-27 2022-07-27 디스플레이 패널 및 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20240015818A true KR20240015818A (ko) 2024-02-06

Family

ID=89635418

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220093465A KR20240015818A (ko) 2022-07-27 2022-07-27 디스플레이 패널 및 디스플레이 장치

Country Status (3)

Country Link
US (1) US20240040900A1 (ko)
KR (1) KR20240015818A (ko)
CN (1) CN117479620A (ko)

Also Published As

Publication number Publication date
US20240040900A1 (en) 2024-02-01
CN117479620A (zh) 2024-01-30

Similar Documents

Publication Publication Date Title
US10847586B2 (en) Display device and method of fabricating the same
US11683951B2 (en) Display panel and display device
US11678537B2 (en) Display apparatus
CN113764486A (zh) 显示面板和显示装置
US11825711B2 (en) Display panel including bendable corner display area and display apparatus including the same
KR20220064479A (ko) 디스플레이 패널 및 이를 구비하는 디스플레이 장치
US20240023390A1 (en) Display panel and display apparatus
KR20220016372A (ko) 디스플레이 장치 및 전자기기
US20230134423A1 (en) Display panel and display apparatus
CN116419623A (zh) 显示面板和包括显示面板的显示装置
KR20230131347A (ko) 디스플레이 장치
KR20240015818A (ko) 디스플레이 패널 및 디스플레이 장치
KR20210151634A (ko) 표시 패널 및 표시 장치
US20230292583A1 (en) Display panel and display device
EP4358682A1 (en) Display device and method of manufacturing the display device
US20230269318A1 (en) Protection panel and display apparatus including the same
US20220328590A1 (en) Display panel and display device
US20230034664A1 (en) Display panel and display device
KR20230050548A (ko) 표시 패널 및 표시 장치
KR20240014670A (ko) 표시장치 및 표시장치의 제조방법
KR20240001796A (ko) 표시 장치 및 그 제조방법
KR20230022375A (ko) 표시 패널 및 표시 장치
KR20230165947A (ko) 디스플레이 장치 및 그 제조방법
KR20230160677A (ko) 표시패널 및 표시패널의 제조방법
CN115802809A (zh) 显示装置