KR20230086049A - 표시장치와 그 글로벌 디밍 제어 방법 - Google Patents

표시장치와 그 글로벌 디밍 제어 방법 Download PDF

Info

Publication number
KR20230086049A
KR20230086049A KR1020210174334A KR20210174334A KR20230086049A KR 20230086049 A KR20230086049 A KR 20230086049A KR 1020210174334 A KR1020210174334 A KR 1020210174334A KR 20210174334 A KR20210174334 A KR 20210174334A KR 20230086049 A KR20230086049 A KR 20230086049A
Authority
KR
South Korea
Prior art keywords
voltage
period
pixels
pixel
power supply
Prior art date
Application number
KR1020210174334A
Other languages
English (en)
Inventor
정진우
남상진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020210174334A priority Critical patent/KR20230086049A/ko
Priority to US17/959,695 priority patent/US11862105B2/en
Priority to CN202211239829.8A priority patent/CN116246574A/zh
Priority to EP22207964.2A priority patent/EP4195195A1/en
Publication of KR20230086049A publication Critical patent/KR20230086049A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/063Waveforms for resetting the whole screen at once
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0613The adjustment depending on the type of the information to be displayed
    • G09G2320/062Adjustment of illumination source parameters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/14Detecting light within display terminals, e.g. using a single or a plurality of photosensors
    • G09G2360/144Detecting light within display terminals, e.g. using a single or a plurality of photosensors the light being ambient light

Abstract

표시장치와 그 글로벌 디밍 제어 방법이 개시된다. 이 글로벌 디밍 제어 방법은 1 프레임 기간이 어드레싱 기간과 수직 블랭크 기간으로 나뉘어지고, 표시패널의 화면이 적어도 제1 및 제2 픽셀 영역들을 포함하는 표시장치의 글로벌 디밍 제어 방법에 있어서, 상기 어드레싱 기간을 제1 어드레싱 기간과 제2 어드레싱 기간으로 분리하는 단계; 상기 제1 어드레싱 기간 동안, 제1 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되고, 저전위 전원 전압이 소등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되는 단계; 및 상기 제2 어드레싱 기간 동안, 상기 제2 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되고, 상기 저전위 전원 전압이 점등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되는 단계를 포함한다.

Description

표시장치와 그 글로벌 디밍 제어 방법{DISPLAY DEVICE AND GLOBAL DIMMING CONTROL METHOD THEREOF}
본 발명은 표시장치와 그 글로벌 디밍 제어 방법에 관한 것이다.
전계 발광 표시장치(Electroluminescence Display)는 발광층의 재료에 따라 무기 발광 표시장치와 유기 발광 표시장치로 나뉘어질 수 있다. 액티브 매트릭스 타입(active matrix type)의 유기 발광 표시장치는 스스로 발광하는 유기 발광 다이오드(Organic Light Emitting Diode: 이하, "OLED"라 함)를 포함하며, 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다. 유기 발광 표시장치는 OLED(Organic Light Emitting Diode, OLED"라 함)가 픽셀들 각각에 형성된다. 유기 발광 표시장치는 응답속도가 빠르고 발광효율, 휘도, 시야각 등이 우수할 뿐 아니라, 블랙 계조를 완전한 블랙으로 표현할 수 있기 때문에 명암비(contrast ratio)와 색재현율이 우수하다.
유기 발광 표시장치의 픽셀 회로는 발광 소자와, 발광 소자를 구동하기 위한 구동 소자, 그리고 하나 이상의 스위치 소자를 포함한다. 픽셀 회로는 발광 제어 펄스에 따라 온/오프되는 EM 스위치 소자를 더 포함할 수 있다. EM 스위치 소자는 구동 소자와 OLED 사이의 전류 패스(current path)를 스위칭하여 OLED의 점등 및 소등 시간을 조절할 수 있다. 유기 발광 표시장치의 글로벌 디밍 제어 방법은 입력 영상의 픽셀 데이터가 입력되지 않는 수직 블랭크 기간 동안 모든 픽셀들의 EM 스위치를 PWM(Pulse Width Modulation)으로 제어하여 화면 전체의 휘도를 제어할 수 있다. 그러나 글로벌 디밍 제어 방법은 매우 짧은 수직 블랭크 기간 내에서 EM 스위치의 듀티비(Duty ratio)를 제어할 수 있기 때문에 가능한 듀티비 조정 범위가 제한되어 화면의 휘도를 넓은 범위에서 선형적(linear)으로 가변할 수 없다.
EM 스위치 소자는 픽셀 회로 내의 다른 스위치 소자들에 비하여 구동 기간이 길어 스트레스틀 많이 받기 때문에 다른 스위치 소자들에 비하여 열화가 빨리 진행된다. EM 스위치 소자가 산화물 트랜지스터로 구현되면, EM 스위치 소자의 신뢰성이 낮아지게 된다.
본 발명은 전술한 필요성 및/또는 문제점을 해결하는 것을 목적으로 한다.
본 발명은 EM 스위치 없이 글로벌 디밍이 가능하고 화면의 휘도를 조정하는 듀티비조정 범위를 확대할 수 있는 표시장치와 그 글로벌 디밍 제어 방법을 제공한다.
본 발명의 과제는 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
본 발명의 일 실시예에 따른 표시장치는 복수의 데이터 라인들, 상기 데이터 라인들과 교차되는 복수의 게이트 라인들, 복수의 전원 라인들, 및 상기 데이터 라인들과 상기 게이트 라인들 및 상기 전원 라인들에 연결된 복수의 픽셀들이 배치된 표시패널; 및 상기 픽셀들에 입력 영상의 픽셀 데이터를 기입하는 표시패널 구동부를 포함한다.
상기 픽셀들 각각은 저전위 전원 전압이 인가되는 캐소드 전극을 포함한 발광 소자; 및 게이트-소스간 전압에 따라 발생하는 전류를 상기 발광 소자에 공급하여 상기 발광 소자를 구동하는 구동 소자를 포함한다.
상기 표시패널의 픽셀들이 배치된 화면은 제1 픽셀 영역과 제2 픽셀 영역을 포함한다.
상기 저전위 전원 전압은 상기 제1 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되는 제1 어드레싱 기간 동안 소등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되고, 상기 제2 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되는 제2 어드레싱 기간 동안 전등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급된다.
상기 저전위 전원 전압은 상기 제1 어드레싱 기간과 상기 제2 어드레싱 기간 사이에서 상기 소등 전압으로부터 상기 점등 전압으로 반전된다.
본 발명의 일 실시예에 따른 표시장치의 글로벌 디밍 제어 방법은 상기 제1 어드레싱 기간 동안, 제1 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되고, 저전위 전원 전압이 소등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되는 단계; 및 상기 제2 어드레싱 기간 동안, 상기 제2 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되고, 상기 저전위 전원 전압이 점등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되는 단계를 포함한다. 상기 저전위 전원 전압은 상기 제1 어드레싱 기간과 상기 제2 어드레싱 기간 사이에서 상기 소등 전압으로부터 상기 점등 전압으로 반전된다.
본 발명은 1 프레임 기간의 어드레싱 기간 내에서 표시패널의 화면에 대하여 글로벌 디밍을 시작할 수 있다. 그 결과, 본 발명의 글로벌 디밍 제어 방법은 매 프레임 기간마다 충분히 긴 시간 동안 글로벌 디밍 기간을 확보할 수 있기 때문에 글로벌 디밍 듀티비(Duty ratio)를 넓은 범위 내에서 선형적으로 제어할 수 있다.
본 발명은 어드레싱 기간 내에서 어드레싱 스킵 구간을 설정하고, 어드레싱 스킵 구간 내에서 저전위 전원 전압을 반전시킴으로써 저전위 전원 전압의 반전으로 인한 구동 소자의 게이트-소스간 전압의 변동을 방지할 수 있다.
본 발명은 글로벌 디밍시 듀티비의 조절을 이용하여 데이터 전압을 일정 전압 이상으로 고정한 상태에서 픽셀들의 휘도를 조정할 수 있다. 이러한 픽셀들의 점등 및 소등 듀티비 가변 방법은 저휘도에서 얼룩 개선 효과를 제공할 수 있다.
본 발명은 표시장치의 사용 환경이나 구동 모드에 따라 글로벌 디밍 듀티비를 적응적으로 가변하여 사용 환경에 최적화된 화질을 제공할 수 있고 소비 전력을 줄일 수 있다. 나아가, 본 발명은 입력 영상을 분석한 결과를 바탕으로 화질 저하 없이 소비 전력을 더 줄일 수 있다.
본 발명은 표시장치의 주변 환경 밝기나 구동 모드에 따라 넓은 가변 범위에서 글로벌 디밍 듀티비를 가변하여 화질 저하 없이 소비 전력을 줄일 수 있다.
본 발명은 입력 영상의 평균 밝기가 낮을 때 글로벌 디밍 듀티비를 낮추고 데이터 전압 범위를 확장함으로써 어두운 영상에서 저계조 표현력을 향상시킬 수 있다.
본 발명의 효과들은 이상에서 언급한 효과들로 제한되지 않으며, 언급되지 않은 또 다른 효과들은 청구범위의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
도 1은 본 발명의 일 실시에에 따른 표시장치를 보여 주는 블록도이다.
도 2는 도 1에 도시된 표시패널의 단면 구조를 보여 주는 단면도이다.
도 3은 본 발명의 일 실시예에 따른 픽셀 회로를 보여 주는 회로도이다.
도 4는 본 발명의 다른 실시예에 따른 픽셀 회로를 보여 주는 회로도이다.
도 5는 도 4에 도시된 픽셀 회로에 인가되는 게이트 신호를 보여 주는 파형도이다.
도 6은 표시장치의 1 프레임 기간을 보여 주는 도면이다.
도 7은 본 발명의 일 실시예에 따른 표시장치의 어드레싱 기간, 점등 기간, 및 소등 기간을 보여 주는 도면이다.
도 8은 저전위 전원 전압이 변할 때 구동 소자의 게이트-소스간 전압이 변하는 예를 보여 주는 파형도이다.
도 9는 제1 어드레싱 기간과 제2 어드레싱 기간 사이에 어드레싱 스킵 구간이 설정된 예를 보여 주는 도면이다.
도 10은 어드레싱 스킵 구간에서 스캔 펄스가 발생되지 않는 예를 보여 주는 파형도이다.
도 11은 본 발명의 일 실시예에 따른 글로벌 디밍의 예를 보여 주는 도면들이다.
도 12는 어드레싱 스킵 구간 동안 저전위 전원 전압이 변하고, 데이터 전압이 홀드되는 예를 보여 주는 파형도이다.
도 13a 내지 도 13e는 표시패널의 스캐닝 방향을 따라 데이터 어드레싱, 어드레싱 스킵, 및 발광이 순차적으로 수행되는 예를 보여 주는 도면들이다.
도 14a 내지 도 14c는 표시장치의 구동 모드에 따라 다르게 적용되는 글로벌 디밍 듀티비를 보여 주는 도면들이다.
도 15는 동영상에서 화면의 휘도가 낮아지는 예를 보여 주는 도면이다.
도 16은 정지 영상과 동영상에서 글로벌 디밍 듀티비를 비교한 도면이다.
도 17 및 도 18은 평균 화상 레벨(APL)을 바탕으로 글로벌 디밍 듀티비가 가변되는 예를 보여 주는 도면들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명은 도면에 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 실질적으로 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
본 명세서 상에서 언급된 “구비한다”, “포함한다”, “갖는다”, “이루어진다” 등이 사용되는 경우 ' ~ 만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수로 해석될 수 있다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, ' ~ 상에', ' ~ 상부에', ' ~ 하부에', ' ~ 옆에' 등으로 두 구성요소들 간에 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 그 구성요소들 사이에 하나 이상의 다른 구성 요소가 개재될 수 있다.
구성 요소들을 구분하기 위하여 제1, 제2 등이 사용될 수 있으나, 이 구성 요소들은 구성 요소 앞에 붙은 서수나 구성 요소 명칭으로 그 기능이나 구조가 제한되지 않는다.
이하의 실시예들은 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하며, 기술적으로 다양한 연동 및 구동이 가능하다. 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시 가능할 수도 있다.
픽셀들 각각은 컬러 구현을 위하여 컬러가 서로 다른 복수의 서브 픽셀들로 나뉘어지고, 서브 픽셀들 각각은 스위치 소자 또는 구동 소자로 이용되는 트랜지스터를 포함한다. 이러한 트랜지스터는 TFT(Thin Film Transistor)로 구현될 수 있다.
표시장치의 구동 회로는 입력 영상의 픽셀 데이터를 픽셀들에 기입한다. 평판 표시장치의 구동 회로는 데이터 신호를 데이터 라인들에 공급하는 데이터 구동 회로와, 게이트 신호를 게이트 라인들에 공급하는 게이트 구동 회로 등을 포함한다.
본 발명의 표시장치에서 픽셀 회로와 게이트 구동 회로는 복수의 트랜지스터들을 포함할 수 있다. 트랜지스터는 MOSFET(Metal-Oxide-Semiconductor FET) 구조의 TFT로 구현될 수 있으며, 산화물 반도체를 포함한 Oxide TFT 또는 저온 폴리 실리콘(Low Temperature Poly Silicon, LTPS)을 포함한 LTPS TFT일 수 있다. 이하에서 픽셀 회로와 게이트 구동 회로를 구성하는 트랜지스터들은 Oxide TFT로 구현된 n 채널 Oxide TFT로 구현된 예를 중심으로 설명되나 본 발명은 이에 한정되지 않는다.
트랜지스터는 게이트(gate), 소스(source) 및 드레인(drain)을 포함한 3 전극 소자이다. 소스는 캐리어(carrier)를 트랜지스터에 공급하는 전극이다. 트랜지스터 내에서 캐리어는 소스로부터 흐르기 시작한다. 드레인은 트랜지스터에서 캐리어가 외부로 나가는 전극이다. 트랜지스터에서 캐리어의 흐름은 소스로부터 드레인으로 흐른다. n 채널 트랜지스터의 경우, 캐리어가 전자(electron)이기 때문에 소스로부터 드레인으로 전자가 흐를 수 있도록 소스 전압이 드레인 전압보다 낮은 전압을 가진다. n 채널 트랜지스터에서 전류의 방향은 드레인으로부터 소스 쪽으로 흐른다. p 채널 트랜지스터의 경우, 캐리어가 정공(hole)이기 때문에 소스로부터 드레인으로 정공이 흐를 수 있도록 소스 전압이 드레인 전압보다 높다. p 채널 트랜지스터에서 정공이 소스로부터 드레인 쪽으로 흐르기 때문에 전류가 소스로부터 드레인 쪽으로 흐른다. 트랜지스터의 소스와 드레인은 고정된 것이 아니라는 것에 주의하여야 한다. 예컨대, 소스와 드레인은 인가 전압에 따라 변경될 수 있다. 따라서, 트랜지스터의 소스와 드레인으로 인하여 발명이 제한되지 않는다. 이하의 설명에서 트랜지스터의 소스와 드레인을 제1 및 제2 전극으로 칭하기로 한다.
게이트 신호는 게이트 온 전압(Gate On Voltage)과 게이트 오프 전압(Gate Off Voltage) 사이에서 스윙(swing)할 수 있다. 게이트 온 전압은 트랜지스터의 문턱 전압 보다 높은 전압으로 설정된다. 게이트 오프 전압은 트랜지스터의 문턱 전압 보다 낮은 전압으로 설정된다.
트랜지스터는 게이트 온 전압에 응답하여 턴-온(turn-on)되는 반면, 게이트 오프 전압에 응답하여 턴-오프(turn-off)된다. n 채널 트랜지스터의 경우에, 게이트 온 전압은 게이트 하이 전압(Gate High Voltage)이고, 게이트 오프 전압은 게이트 로우 전압(Gate Low Voltage)일 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 다양한 실시예들을 상세히 설명한다. 이하의 실시예들에서, 표시장치는 유기발광 표시장치를 중심으로 설명되지만 본 발명은 이에 한정되지 않는다. 또한, 이하의 실시예와 청구범위에서 구성 요소나 신호의 명칭으로 본 발명이 제한되지 않는다.
도 1 및 도 2를 참조하면, 본 발명의 실시예에 따른 표시장치는 표시패널(100)와, 표시패널(100)의 픽셀들에 픽셀 데이터를 기입(write)하기 위한 표시패널 구동부를 포함한다.
표시패널(100)은 X축 방향의 길이, Y축 방향의 폭 및 Z축 방향의 두께를 가지는 장방형 구조의 패널일 수 있다. 표시패널(100)은 화면 상에서 입력 영상을 표시하는 픽셀 어레이를 포함한다. 픽셀 어레이는 저전위 전원 전압(ELVSS)의 반전 타이밍을 기준으로 어드레싱 기간이 분리되는 제1 픽셀 영역(A)과 제2 픽셀 영역(A')으로 나뉘어질 수 있다.
픽셀 어레이는 복수의 데이터 라인들(102), 데이터 라인들(102)과 교차되는 복수의 게이트 라인들(103), 및 매트릭스 형태로 배치되는 픽셀들을 포함한다. 표시패널(100)은 픽셀들에 공통으로 연결된 전원 라인들을 더 포함할 수 있다. 전원 라인들은 픽셀들(101)의 구동에 필요한 전압을 픽셀들(101)에 공급한다. 예를 들어, 표시패널(100)에는 픽셀 구동 전압(ELVDD)이 인가되는 VDD 라인, 저전위 전원 전압(ELVSS)이 인가되는 VSS 라인을 포함할 수 있다. 전원 라인들은 기준 전압(Vref)이 인가되는 REF 라인, 초기화 전압(Vinit)이 인가되는 INIT 라인을 더 포함할 수 있다.
표시패널(100)의 단면 구조는 도 2에 도시된 바와 같이 기판(10) 상에 적층된 회로층(12), 발광 소자층(14), 및 봉지층(encapsulation layer)(16)을 포함할 수 있다.
회로층(12)은 데이터 라인, 게이트 라인, 전원 라인 등의 배선들에 연결된 픽셀 회로를 포함한 TFT 어레이, 디멀티플렉서 어레이(112), 게이트 구동부(120) 등을 포함할 수 있다. 회로층(12)의 배선과 회로 소자들은 복수의 절연층들과, 절연층을 사이에 두고 분리된 둘 이상의 금속층, 그리고 반도체 물질을 포함한 액티브층을 포함할 수 있다. 회로층(12)에 형성된 모든 트랜지스터들은 n 채널 Oxide TFT로 구현될 수 있으나 이에 한정되지 않는다.
발광 소자층(14)은 픽셀 회로에 의해 구동되는 발광 소자(EL)를 포함할 수 있다. 발광 소자(EL)는 적색(R) 발광 소자, 녹색(G) 발광 소자, 및 청색(B) 발광 소자를 포함할 수 있다. 다른 실시예에서, 발광 소자층(14)은 백색 발광 소자와 컬러 필터를 포함할 수 있다. 발광 소자층(14)의 발광 소자들(EL)은 유기막 및 보호막을 포함한 보호층에 의해 덮여질 수 있다.
봉지층(16)은 회로층(12)과 발광 소자층(14)을 밀봉하도록 발광 소자층(14)을 덮는다. 봉지층(16)은 유기막과 무기막이 교대로 적층된 멀티 절연막 구조일 수도 있다. 무기막은 수분이나 산소의 침투를 차단한다. 유기막은 무기막의 표면을 평탄화한다. 유기막과 무기막이 여러 층들로 적층되면, 단일 층에 비해 수분이나 산소의 이동 경로가 길어져 발광 소자층(14)에 영향을 주는 수분과 산소의 침투가 효과적으로 차단될 수 있다.
봉지층(16) 상에 도면에서 생략된 터치 센서층이 형성되고 그 위에 편광판이나 컬러필터층이 배치될 수 있다. 터치 센서층은 터치 입력 전후에 용량(capacitance)의 변화를 바탕으로 터치 입력을 센싱하는 정전 용량 방식의 터치 센서들을 포함할 수 있다. 터치 센서층은 터치 센서들의 용량을 형성하는 금속 배선 패턴들과 절연막들을 포함할 수 있다. 절연막들은 금속 배선 패턴들에서 교차되는 부분을 절연하고 터치 센서층의 표면을 평탄화할 수 있다. 편광판은 터치 센서층과 회로층의 금속에 의해 반사된 외부 광의 편광을 변환하여 시인성과 명암비를 향상시킬 수 있다. 편광판은 선편광판과 위상지연필름이 접합된 편광판 또는 원편광판으로 구현될 수 있다. 편광판 상에 커버 글래스가 접착될 수 있다. 컬러 필터층은 적색, 녹색, 및 청색 컬러 필터를 포함할 수 있다. 컬러 필터층은 블랙 매트릭스 패턴을 더 포함할 수 있다. 컬러 필터층은 회로층과 터치 센서층으로부터 반사된 빛의 파장 일부를 흡수하여 편광판의 역할을 대신하고 픽셀 어레이에서 재현되는 영상의 색순도를 높일 수 있다.
픽셀 어레이는 복수의 픽셀 라인들(L1~Ln)을 포함한다. 픽셀 라인들(L1~Ln) 각각은 표시패널(100)의 픽셀 어레이에서 라인 방향(X축 방향)을 따라 배치된 1 라인의 픽셀들을 포함한다. 1 픽셀 라인에 배치된 픽셀들은 게이트 라인들(103)을 공유한다. 데이터 라인 방향을 따라 컬럼 방향(Y)으로 배치된 서브 픽셀들은 동일한 데이터 라인(102)을 공유한다. 1 수평 기간은 1 프레임 기간을 픽셀 라인들(L1~Ln)의 총 개수로 나눈 시간이다.
표시패널(100)은 비투과형 표시패널 또는 투과형 표시패널로 구현될 수 있다. 투과형 표시패널은 화면 상에 영상이 표시되고 배경의 실물이 보이는 투명 표시장치에 적용될 수 있다. 표시패널(100)은 플렉시블 표시패널로 제작될 수 있다.
픽셀들(101) 각각은 컬러 구현을 위하여 적색 서브 픽셀, 녹색 서브 픽셀, 청색 서브 픽셀로 나뉘어질 수 있다. 픽셀들 각각은 백색 서브 픽셀을 더 포함할 수 있다. 서브 픽셀들 각각은 픽셀 회로를 포함한다. 이하에서 픽셀은 서브 픽셀과 같은 의미로 해석될 수 있다. 픽셀 회로 각각은 데이터 라인과 게이트 라인들 그리고 전원 라인들에 연결된다.
픽셀들은 리얼(real) 컬러 픽셀과, 펜타일(pentile) 픽셀로 배치될 수 있다. 리얼 컬러 픽셀은 적색 서브 픽셀, 녹색 서브 픽셀, 및 청색 서브 픽셀을 포함한다. 펜타일 픽셀은 미리 설정된 픽셀 렌더링 알고리즘(pixel rendering algorithm)을 이용하여 컬러가 다른 두 개의 서브 픽셀들을 하나의 픽셀(101)로 구동하여 리얼 컬러 픽셀 보다 높은 해상도를 구현할 수 있다. 픽셀 렌더링 알고리즘은 픽셀들 각각에서 부족한 컬러 표현을 인접한 픽셀에서 발광된 빛의 컬러로 보상할 수 있다.
표시패널 구동부는 타이밍 콘트롤러(130)의 제어 하에 표시패널(100)의 픽셀들에 입력 영상의 픽셀 데이터를 기입한다. 표시패널 구동부는 제1 픽셀 영역(A)의 픽셀들에 픽셀 데이터가 1 픽셀 라인씩 순차적으로 기입되는 제1 어드레싱 기간 동안 저전위 전원 전압(ELVSS)을 소등 전압으로 유지시킨다. 표시패널 구동부는 제2 픽셀 영역(A')의 픽셀들에 픽셀 데이터가 1 픽셀 라인씩 순차적으로 기입되는 제2 어드레싱 기간 동안 저전위 전원 전압(ELVSS)을 점등 전압으로 유지시킨다. 표시패널 구동부는 저전위 전원 전압(ELVSS)을 제1 어드레싱 기간과 제2 어드레싱 기간 사이에서 소등 전압으로부터 점등 전압으로 반전시킨다. 픽셀들은 저전위 전원 전압(ELVSS)이 소등 전압일 때 발광될 수 있다.
표시패널 구동부는 데이터 구동부(110), 게이트 구동부(120), 전원부(140), 및 타이밍 콘트롤러(130)를 포함한다. 표시패널 구동부는 데이터 구동부(110)와 데이터 라인들(102) 사이에 배치된 디멀티플렉서 어레이(112)를 더 포함할 수 있다.
전원부(140)는 직류-직류 변환기(DC-DC Converter)를 이용하여 표시패널(100)의 픽셀 어레이와 표시패널 구동부의 구동에 필요한 전압을 발생한다. 직류-직류 변환기는 차지 펌프(Charge pump), 레귤레이터(Regulator), 벅 변환기(Buck Converter), 부스트 변환기(Boost Converter) 등을 포함할 수 있다. 전원부(140)는 도시하지 않은 호스트 시스템으로부터 인가되는 직류 입력 전압의 레벨을 조정하여 감마 기준 전압(VGMA), 게이트 온 전압, 게이트 오프 전압, 픽셀 구동 전압(ELVDD), 저전위 전원 전압(ELVSS), 초기화 전압(Vinit) 기준 전압(Vref) 등의 전압을 발생할 수 있다. 감마 기준 전압(VGMA)은 데이터 구동부(110)에 공급된다. 게이트 온 전압과 게이트 오프 전압은 게이트 구동부(120)에 공급된다. 픽셀 구동 전압(ELVDD), 저전위 전원 전압(ELVSS), 초기화 전압(Vinit), 기준 전압(Vref) 등의 전압은 픽셀들(101)에 공통으로 연결된 전원 라인들을 통해 픽셀들(101)에 공급된다.
전원부(140)는 타이밍 콘트롤러(Timing controller)(130)의 제어 하에 출력 전압을 변경할 수 있다. 예를 들어, 전원부(140)는 픽셀들의 발광을 억제하는 소등 기간 동안 미리 설정된 점등 전압으로 발생되고, 픽셀들의 발광이 허용되는 점등 기간 동안, 점등 전압 보다 높은 소등 전압으로 발생될 수 있다.
디멀티플렉서 어레이(112)는 복수의 디멀티플렉서(De-multiplexer, DEMUX)를 이용하여 데이터 구동부(110)의 채널들을 출력된 데이터 전압을 데이터 라인들(102)에 순차적으로 공급한다. 디멀티플렉서는 표시패널(100) 상에 배치된 다수의 스위치 소자들을 포함할 수 있다. 디멀티플렉서가 데이터 구동부(110)의 출력 단자들과 데이터 라인들(102) 사이에 배치되면, 데이터 구동부(110)의 채널 개수가 감소될 수 있다. 디멀티플렉서 어레이(112)는 생략될 수 있다.
표시패널 구동부는 터치 센서들을 구동하기 위한 터치 센서 구동부를 더 포함할 수 있다. 터치 센서 구동부는 도 1에서 생략되어 있다. 데이터 구동부(110)와 터치 센서 구동부는 하나의 드라이브 IC(Integrated Circuit)에 집적될 수 있다. 모바일 기기나 웨어러블 기기에서 타이밍 콘트롤러(130), 전원부(140), 데이터 구동부(110) 등은 하나의 드라이브 IC에 집적될 수 있다.
표시패널 구동부는 타이밍 콘트롤러(130)의 제어 하에 저속 구동 모드(Low speed driving mode)로 동작할 수 있다. 저속 구동 모드는 입력 영상을 분석하여 입력 영상이 미리 설정된 프레임 개수만큼 변화가 없을 때 표시장치의 소비 전력을 줄이기 위하여 설정될 수 있다. 저속 구동 모드는 정지 영상이 일정 시간 이상 입력될 때 픽셀들의 리프레쉬 레이트(Refresh rate) 즉, 프레임 주파수를 낮춤으로써 표시패널 구동부와 표시패널(100)의 소비 전력을 줄일 수 있다. 저속 구동 모드는 정지 영상이 입력될 때에 한정되지 않는다. 예컨대, 표시장치가 대기 모드로 동작하거나, 사용자 명령 또는 입력 영상이 소정 시간 이상 표시패널 구동 회로에 입력되지 않을 때 표시패널 구동 회로는 저속 구동 모드로 동작할 수 있다.
데이터 구동부(110)는 타이밍 콘트롤러(130)로부터 디지털 신호로 수신되는 입력 영상의 픽셀 데이터를 입력 받아 데이터 전압을 출력한다. 데이터 구동부(110)는 DAC(Digital to Analog Converter)를 이용하여 매 프레임 기간마다 입력 영상의 픽셀 데이터를 감마 보상 전압으로 변환하여 데이터 전압(Vdata)을 발생한다. 감마 기준 전압(VGMA)은 분압회로를 통해 계조별 감마 보상 전압으로 분압된다. 계조별 감마 보상 전압은 데이터 구동부(110)의 DAC에 제공된다. 데이터 전압(Vdata)은 데이터 구동부(110)의 채널들 각각에서 출력 버퍼를 통해 출력된다.
게이트 구동부(120)는 픽셀 어레이의 TFT 어레이 및 배선들과 함께 표시패널(100) 상의 회로층(12)에 형성되는 GIP(Gate in panel) 회로로 구현될 수 있다. 게이트 구동부(120)는 표시패널(100)의 비표시 영역인 베젤 영역(Bezel, BZ) 상에 배치되거나 입력 영상이 재현되는 픽셀 어레이 내에 분산 배치될 수 있다. 게이트 구동부(120)는 타이밍 콘트롤러(130)의 제어 하에 게이트 신호를 게이트 라인들(103)로 순차적으로 출력한다. 게이트 구동부(120)는 시프트 레지스터(Shift register)를 이용하여 게이트 신호를 시프트시킴으로써 그 신호들을 게이트 라인들(103)에 순차적으로 공급할 수 있다. 게이트 신호는 스캔 펄스, 센싱 펄스 등 다양한 게이트 펄스를 포함할 수 있다.
타이밍 콘트롤러(130)는 호스트 시스템으로부터 입력 영상의 디지털 비디오 데이터(DATA)와, 그와 동기되는 타이밍 신호를 수신한다. 타이밍 신호는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 클럭(CLK) 및 데이터 인에이블신호(DE) 등을 포함할 수 있다. 데이터 인에이블신호(DE)를 카운트하는 방법으로 수직 기간과 수평 기간을 알 수 있기 때문에 수직 동기신호(Vsync)와 수평 동기신호(Hsync)는 생략될 수 있다. 데이터 인에이블신호(DE)는 1 수평 기간(1H)의 주기를 갖는다.
호스트 시스템은 TV(Television) 시스템, 태블릿 컴퓨터, 노트북 컴퓨터, 네비게이션 시스템, 개인용 컴퓨터(PC), 홈 시어터 시스템, 모바일 기기, 웨어러블 기기, 차량 시스템 중 어느 하나일 수 있다. 호스트 시스템은 비디오 소스로부터의 영상 신호를 표시패널(100)의 해상도에 맞게 스케일링하여 타이밍 신호와 함께 타이밍 콘트롤러(130)에 전송할 수 있다.
호스트 시스템은 조도 센서의 출력 신호를 바탕으로 주변 환경의 조도를 판단하여 표시패널에서 재현되는 영상의 전체 휘도를 조정할 수 있다. 호스트 시스템은 사용자가 지정한 화면 밝기에 의해 가변 가능한 DBV(Display brightness value), 또는 PLC(Peak Luminance Control) 등의 휘도값에 따라 글로벌 디밍 듀티비를 변경할 수 있다. 호스트 시스템은 표시장치의 노멀 구동 모드(Normal driving mode)를 야외 모드, 일반 모드, 야간 모드, 절전 모드 등으로 구분하고, 모드별로 글러벌 디밍 듀티비를 변경할 수 있다.
호스트 시스템 또는 타이밍 콘트롤러(130)는 입력 영상의 평균 화상 레벨(Average Picture Level, APL)을 바탕으로 글로벌 디밍 듀티비를 가변하거나 입력 영상의 객체(Object) 움직임을 검출하여 움직임 여부, 또는 정지영상과 동영상 간에 글로벌 디밍 듀티비를 가변할 수 있다.
타이밍 콘트롤러(130)는 노멀 구동 모드(Normal driving mode)에서 입력 프레임 주파수를 i 배 체배하여 입력 프레임 주파수×i(i는 자연수) Hz의 프레임 주파수로 표시패널 구동부의 동작 타이밍을 제어할 수 있다. 입력 프레임 주파수는 NTSC(National Television Standards Committee) 방식에서 60Hz이며, PAL(Phase-Alternating Line) 방식에서 50Hz이다. 예를 들어, 표시패널 구동부는 타이밍 콘트롤러(130)의 제어 하에 120Hz 이상의 프레임 주파수로 픽셀들(101)에 픽셀 데이터를 어드레싱할 수 있다. 타이밍 콘트롤러(130)는 저속 구동 모드에서 픽셀들의 리프레쉬 레이트를 낮추기 위하여 프레임 주파수를 1Hz ~ 30Hz 사이의 주파수로 낮추어 표시패널 구동부의 구동 주파수를 낮출 수 있다.
타이밍 콘트롤러(130)는 호스트 시스템으로부터 수신된 타이밍 신호(Vsync, Hsync, DE)를 바탕으로 데이터 구동부(110)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호, 디멀티플렉서 어레이(112)의 동작 타이밍을 제어하기 위한 제어 신호, 게이트 구동부(120)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호를 발생한다. 타이밍 콘트롤러(130)는 표시패널 구동부의 동작 타이밍을 제어하여 데이터 구동부(110), 디멀티플렉서 어레이(112), 터치 센서 구동부, 및 게이트 구동부(120)를 동기시킨다.
타이밍 콘트롤러(130)로부터 발생된 게이트 타이밍 제어신호는 도시하지 않은 레벨 시프터(Level shifter)를 통해 게이트 구동부(120)의 시프트 레지스터에 입력될 수 있다. 레벨 시프터는 게이트 타이밍 제어 신호를 입력 받아 스타트 펄스와 시프트 클럭을 발생하여 게이트 구동부(120)의 시프트 레지스터에 제공할 수 있다.
타이밍 콘트롤러(130)는 픽셀들(101)에 공통으로 인가되는 저전위 전원 전압(ELVSS)의 듀티비를 가변함으로써 매 프레임마다 글로벌 디밍 듀티비를 가변할 수 있다. 타이밍 콘트롤러(130)는 글로벌 디밍 듀티비에 따라 저전위 전원 전압(ELVSS)의 점등 전압 구간과 소등 전압 구간의 비율인 듀티비를 제어한다. 저전위 전원 전압(ELVSS)의 듀티비는 글로벌 디밍 듀티비와 실질적으로 동일하다.
저전위 전원 전압의 듀티비(ELVSS)가 달라질 때 표시패널(100)의 화면 상에서 제1 픽셀 영역(A)과 제2 픽셀 영역(A')의 경계 위치가 달라진다. 예를 들어, 저전위 전원 전압(ELVSS)의 듀티비가 작을 때 표시패널(100)의 화면 상에서 제2 픽셀 영역(A')의 크기가 감소되어 제1 픽셀 영역(A)과 제2 픽셀 영역(A')의 경계가 화면 상에서 아래로 내려 갈 수 있다. 반면에, 저전위 전원 전압(ELVSS)의 듀티비가 커질 때 표시패널(100)의 화면 상에서 제2 픽셀 영역(A')의 크기가 커져 제1 픽셀 영역(A)과 제2 픽셀 영역(A')의 경계가 화면 상에서 위로 올라갈 수 있다.
표시패널(100)의 제조 공정에서 초래되는 공정 편차와 소자 특성 편차로 인하여 픽셀들 간에 구동 소자의 전기특성에서 차이가 있을 수 있고 이러한 차이는 픽셀들의 구동 시간이 경과됨에 따라 더 커질 수 있다. 픽셀들 간에 구동 소자의 전기적 특성 편차를 보상하기 위해, 픽셀 회로에 내부 보상 회로가 내장되거나 외부 보상 회로가 연결될 수 있다. 내부 보상 회로는 픽셀 회로 각각에 구현된 내부 보상 회로를 이용하여 서브 픽셀별로 구동 소자의 전기적 특성을 샘플링하여 그 전기적 특성만큼 구동 소자의 게이트-소스간 전압(Vgs)을 보상한다. 외부 보상 회로는 픽셀 회로에 연결된 외부 보상 회로를 이용하여 구동 소자의 전기적 특성을 센싱한 결과를 바탕으로 보상값을 생성하여 그 구동 소자의 전기적 특정 변화를 보상한다. 외부 보상 회로는 픽셀 회로에 연결된 REF 라인(또는 센싱 라인)과, REF 라인에 저장된 센싱 전압을 디지털 데이터로 변환하는 ADC(Analog to Digital Converter)를 포함한다. 센싱 전압은 구동 소자(DT)의 전기적 특성 예를 들어, 문턱 전압 및/또는 이동도를 포함할 수 있다. ADC의 입력단에 적분기가 연결될 수 있다. 외부 보상 회로가 적용된 타이밍 콘트롤러(130)는 ADC로부터 입력된 센싱 데이터에 따라 구동 소자(DT)의 전기적 특성 변화를 보상하기 위한 보상값을 생성하고, 이 보상값을 입력 영상의 픽셀 데이터에 더하거나 곱하여 구동 소자(DT)의 전기적 특성 변화를 보상할 수 있다. ADC는 데이터 구동부(110)에 내장될 수 있다.
본 발명의 픽셀 회로는 EM 스위치 소자 없이 내부 보상 회로를 포함하거나 외부 보상 회로에 연결될 수 있다. 픽셀 회로는 EM 스위치 소자 없이 내부 보상 회로를 포함하고 외부 보상 회로에 연결될 수 있다.
도 3은 본 발명의 일 실시예에 따른 픽셀 회로를 보여 주는 회로도이다.
도 3을 참조하면, 픽셀 회로는 발광 소자(EL), 발광 소자(EL)를 구동하는 구동 소자(DT), 제2 노드(DRG)와 제3 노드(DRS) 사이에 연결된 커패시터(Cst), 및 복수의 스위치 소자들(M01, M02)를 포함한다. 이 픽셀 회로에서 구동 소자(DT)와 스위치 소자들(M01, M02)은 n 채널 Oxide TFT로 구현될 수 있다.
이 픽셀 회로에는 픽셀 구동 전압(ELVDD), 저전위 전원 전압(ELVSS), 기준 전압(Vref) 등의 전압이 인가된다. 픽셀 구동 전압(ELVDD)은 저전위 전원 전압(ELVSS) 보다 높은 전압이다. 게이트 온 전압은 픽셀 구동 전압(ELVDD) 보다 높은 전압으로 설정될 수 있다. 기준 전압(Vref)은 저전위 전원 전압(ELVSS) 보다 낮은 전압으로 설정될 수 있다. 게이트 오프 전압은 기준 전압(Vref) 보다 낮은 전압으로 설정될 수 있다.
저전위 전원 전압(ELVSS)는 점등 전압과 소등 전압 사이에서 스윙(swing)되는 교류 전압으로 발생될 수 있다. 저전위 전원 전압(ELVSS)이 소등 전압으로 상승할 때 발광 소자(EL)의 애노드 전극과 캐소드 전극 간의 전압차가 발광 소자(EL)의 문턱 전압 보다 낮아져 발광 소자(EL)가 발광될 수 없다.
게이트 구동부(120)는 스캔 펄스(SCAN)를 순차적으로 출력하는 제1 시프트 레지스터를 포함할 수 있다. 게이트 구동부(120)는 센싱 펄스(SENSE)를 순차적으로 출력하는 제2 시프트 레지스터를 더 포함할 수 있다.
발광 소자(EL)는 애노드 전극, 캐소드 전극, 및 그 전극들 사이에 연결된 유기 화합물층을 포함한 OLED로 구현될 수 있다. 유기 화합물층은 정공주입층(Hole Injection layer, HIL), 정공수송층(Hole transport layer, HTL), 발광층(Emission layer, EML), 전자수송층(Electron transport layer, ETL) 및 전자주입층(Electron Injection layer, EIL)을 포함할 수 있으나 이에 한정되지 않는다. 애노드 전극과 캐소드 전극에 전압이 인가되면 정공수송층(HTL)을 통과한 정공과 전자수송층(ETL)을 통과한 전자가 발광층(EML)으로 이동되어 여기자가 형성된다. 이 때, 발광층(EML)으로부터 가시광이 방출될 수 있다. 발광 소자(EL)의 애노드 전극은 제3 노드(DRS)에 연결되고, 그 캐소드 전극은 저전위 전원 전압(ELVSS)이 인가되는 VSS 라인에 연결될 수 있다. 발광 소자(EL)는 애노드 전극과 캐소드 전극 사이에 연결된 커패시터(CEL)를 포함한다.
구동 소자(DT)는 게이트-소스간 전압(Vgs)에 따라 발광 소자(EL)를 구동하기 위한 전류를 발생한다. 구동 소자(DT)는 제2 노드(DRG)에 연결된 게이트 전극, 픽셀 구동 전압(ELVDD)이 인가되는 제1 노드(DRD)에 연결된 제1 전극, 및 제3 노드(DRS)에 연결된 제3 전극을 포함한다. 커패시터(Cst)는 제2 노드(DRG)와 제3 노드(DRS) 사이에 연결된다. 커패시터(Cst)에 구동 소자(DT)의 게이트-소스간 전압(Vgs)이 충전된다.
제1 스위치 소자(M01)는 스캔 펄스(SCAN)의 게이트 온 전압에 따라 턴-온되어 데이터 전압(Vdata)을 제2 노드(DRG)에 공급한다. 제1 스위치 소자(M01)는 스캔 펄스(SCAN)가 인가되는 제1 게이트 라인에 연결된 게이트 전극, 데이터 전압(Vdata)이 인가되는 데이터 라인에 연결된 제1 전극, 및 제2 노드(DRG)에 연결된 제2 전극을 포함한다.
제2 스위치 소자(M02)는 스캔 펄스(SCAN) 또는 센싱 펄스(SENSE)의 게이트 온 전압에 따라 턴-온되어 기준 전압(Vref)을 제3 노드(DRS)에 인가한다. 제2 스위치 소자(M02)는 스캔 펄스(SCAN) 또는 센싱 펄스(SENSE)가 인가되는 제2 게이트 라인에 연결된 게이트 전극, 제3 노드(DRS)에 연결된 제1 전극, 및 기준 전압(Vref)이 인가되는 REF 라인에 연결된 제2 전극을 포함한다.
REF 라인은 외부 보상 회로에 연결될 수 있다. 이 경우, 제3 노드(DRS)의 전압이 REF 라인의 커패시터에 저장되어 구동 소자(DT)의 전기적 특성이 REF 라인에 저장되고, REF 라인의 전압은 ADC를 통해 디지털 데이터로 변환된다. 구동 소자(DT)의 전기적 특정은 문턱 전압과 이동도를 포함할 수 있다.
도 4는 본 발명의 다른 실시예에 따른 픽셀 회로를 보여 주는 회로도이다.
도 4를 참조하면, 픽셀 회로는 발광 소자(EL), 발광 소자(EL)에 전류를 공급하는 구동 소자(DT), 제2 노드(DRG)와 제3 노드(DRS) 사이에 연결된 커패시터(Cst), 및 복수의 스위치 소자들(M11, M12, M13)를 포함한다. 이 픽셀 회로에서 구동 소자(DT)와 스위치 소자들(M11, M12, M13)은 n 채널 Oxide TFT로 구현될 수 있다.
이 픽셀 회로에는 픽셀 구동 전압(ELVDD), 저전위 전원 전압(ELVSS), 기준 전압(Vref), 초기화 전압(Vinit) 등의 전압이 인가된다. 픽셀 구동 전압(ELVDD)은 저전위 전원 전압(ELVSS) 보다 높은 전압이다. 게이트 온 전압은 픽셀 구동 전압(ELVDD) 보다 높은 전압으로 설정될 수 있다. 게이트 오프 전압은 저전위 전원 전압(ELVSS) 보다 낮은 전압으로 설정될 수 있다. 기준 전압(Vref)은 저전위 전압(ELVSS) 보다 낮고 게이트 오프 전압 보다 높은 전압으로 설정될 수 있다. 초기화 전압(Vinit)은 픽셀 구동 전압(ELVDD) 보다 낮고, 데이터 전압(Vdata)의 중간 계조 이상의 전압으로 설정되어 구동 소자(DT)가 턴-온될 수 있는 전압으로 설정될 수 있다.
저전위 전원 전압(ELVSS)는 점등 전압과 소등 전압 사이에서 스윙되는 교류 전압으로 발생될 수 있다. 저전위 전원 전압(ELVSS)이 소등 전압으로 상승할 때 발광 소자(EL)의 애노드 전극과 캐소드 전극 간의 전압차가 발광 소자(EL)의 문턱 전압 보다 낮아져 발광 소자(EL)가 발광될 수 없다.
게이트 구동부(120)는 제1 스캔 펄스(SCAN1)를 순차적으로 출력하는 제1 시프트 레지스터, 제2 스캔 펄스(SCAN2)를 순차적으로 출력하는 제2 시프트 레지스터, 및 제3 스캔 펄스(SCAN3)를 순차적으로 출력하는 제3 시프트 레지스터를 포함할 수 있다.
발광 소자(EL)는 애노드 전극, 캐소드 전극, 및 그 전극들 사이에 연결된 유기 화합물층을 포함한 OLED로 구현될 수 있다. 발광 소자(EL)의 애노드 전극은 제3 노드(DRS)에 연결되고, 그 캐소드 전극은 저전위 전원 전압(ELVSS)이 인가되는 VSS 라인에 연결될 수 있다. 발광 소자(EL)는 애노드 전극과 캐소드 전극 사이에 연결된 커패시터(CEL)를 포함한다.
구동 소자(DT)는 게이트-소스간 전압(Vgs)에 따라 발광 소자(EL)를 구동하기 위한 전류를 발생한다. 구동 소자(DT)는 제2 노드(DRG)에 연결된 게이트 전극, 픽셀 구동 전압(ELVDD)이 인가되는 제1 노드(DRD)에 연결된 제1 전극, 및 제3 노드(DRS)에 연결된 제3 전극을 포함한다. 커패시터(Cst)는 제2 노드(DRG)와 제3 노드(DRS) 사이에 연결된다.
제1 스위치 소자(M11)는 제1 스캔 펄스(SCAN1)의 게이트 온 전압에 따라 턴-온되어 데이터 전압(Vdata)을 제2 노드(DRG)에 공급한다. 제1 스위치 소자(M11)는 제1 스캔 펄스(SCAN1)가 인가되는 제1 게이트 라인에 연결된 게이트 전극, 데이터 전압(Vdata)이 인가되는 데이터 라인(DL)에 연결된 제1 전극, 및 제2 노드(DRG)에 연결된 제2 전극을 포함한다.
제2 스위치 소자(M12)는 제2 스캔 펄스(SCAN2)의 게이트 온 전압에 따라 턴-온되어 기준 전압(Vref)을 제3 노드(DRS)에 공급한다. 제2 스위치 소자(M12)는 제2 스캔 펄스(SCAN2)가 인가되는 제2 게이트 라인에 연결된 게이트 전극, 제3 노드(DRS)에 연결된 제1 전극, 및 기준 전압(Vref)이 인가되는 REF 라인(RL)에 연결된 제2 전극을 포함한다.
제3 스위치 소자(M13)는 제3 스캔 펄스(SCAN3)의 게이트 온 전압에 따라 턴-온되어 초기화 전압(Vinit)을 제2 노드(DRG)에 공급한다. 제3 스위치 소자(M13)는 제3 스캔 펄스(SCAN3)가 인가되는 제3 게이트 라인에 연결된 게이트 전극, 초기화 전압(Vinit)이 인가되는 INIT 라인에 연결된 제1 전극, 및 제2 노드(DRG)에 연결된 제2 전극을 포함한다.
도 4에 도시된 픽셀 회로에는 도 5와 같은 게이트 신호가 입력될 수 있다.
도 5를 참조하면, 픽셀 회로의 구동 기간은 초기화 단계(INIT), 센싱 단계(SEN), 어드레싱 단계(WR), 부스팅 단계(BOOST), 및 발광 단계(EMIS)로 나뉘어질 수 있다. 초기화 단계(INIT)에서 구동 소자(DT)가 턴-온된다. 센싱 단계(SEN)에서 제3 노드(DRS)의 전압이 상승하여 구동 소자(DT)의 게이트-소스간 전압(Vgs)이 문턱 전압(Vth) 보다 낮아질 때 구동 소자(DT)가 턴-오프된다. 센싱 단계(SEN)에서 구동 소자(DT)가 턴-오프될 때 커패시터(Cst)에 구동 소자(DT)의 문턱 전압(Vth)이 샘플링되어 저장된다. 센싱 단계(SEN)와 어드레싱 단계(WR) 사이의 홀드 기간(HO)에서 게이트 신호들(SCAN1, SCAN2, SCAN3) 모두 게이트 오프 전압(VGL) 전압(VGH)이다. 홀드 기간(HO)에서 제2 및 제3 노드들(DRG, DRS)이 플로팅(Floating)되어 이전 전압을 유지한다.
어드레싱 단계(WR)에서 데이터 전압(Vdata)이 제2 노드(DRG)에 인가되면, 구동 소자(DT)의 게이트 전압은 문턱 전압(Vth)만큼 보상된 데이터 전압(Vdata)이 인가된다. 부스팅 단계(BOOST)에서 플로팅된 제2 노드(DRG)와 제3 노드(DRS)의 전압이 상승하여 발광 소자(EL)의 커패시터(CEL)가 충전된 후, 발광 단계(EMIS)에서 구동 소자(DT)의 문턱 전압(Vth)만큼 보상된 게이트-소스간 전압(Vgs)에 따라 발생되는 전류에 의해 발광 소자(EL)가 발광될 수 있다. 발광 단계(EMIS)에서, 저전위 전원 전압(ELVSS)이 점등 전압(Von)으로 발생된다.
제3 스캔 펄스(SCAN3)는 초기화 단계(INIT)와 센싱 단계(SENSE)에서 게이트 온 전압(VGH)으로 발생된다. 제3 스캔 펄스(SCAN3)는 홀드 기간(HO), 어드레싱 단계(WR), 부스팅 단계(BOOST), 및 발광 단계(EMIS)에서 게이트 오프 전압(VGL)이다. 제1 스캔 펄스(SCAN1)는 픽셀 데이터의 데이터 전압(Vdata)에 동기되어 어드레싱 단계(WR)에서 게이트 온 전압(VGH)으로 발생된다. 제1 스캔 펄스(SCAN1)는 홀드 기간(HO), 초기화 단계(INIT), 센싱 단계(SENSE), 부스팅 단계(BOOST), 및 발광 단계(EMIS)에서 게이트 오프 전압(VGL)이다. 제2 스캔 펄스(SCAN2)는 초기화 단계(INIT)에서 게이트 온 전압(VGH)으로 발생된다. 제2 스캔 펄스(SCAN2)는 센싱 단계(SENSE), 홀드 기간(HO), 어드레싱 단계(WR), 부스팅 단계(BOOST), 및 발광 단계(EMIS)에서 게이트 오프 전압(VGL)이다.
도 6은 표시장치의 1 프레임 기간을 보여 주는 도면이다.
도 6을 참조하면, 표시장치의 프레임 기간(1 Frame)은 입력 영상의 픽셀 데이터가 픽셀들에 기입되는 어드레싱 기간(Addressing period, AT)과, 픽셀 데이터가 픽셀들에 기입되지 않는 수직 블랭크 기간(Vertical Blank period, VB)으로 나뉘어진다.
수직 동기신호(Vsync)는 1 프레임 기간을 정의한다. 수평 동기신호(Hsync)와 데이터 인에이블 신호(DE)의 1 펄스 주기는 1 수평 기간(1H)이다. 표시패널 구동부는 어드레싱 기간(AT) 동안 1 프레임 분량의 픽셀 데이터를 표시패널(100)의 1 픽셀 라인씩 픽셀들에 순차적으로 기입한다. 픽셀 데이터의 데이터 전압(Vdata)은 1 수평 기간(1H)에 스캔 펄스에 동기되어 1 픽셀 라인의 픽셀들에 동시에 충전된다.
1 프레임 기간의 어드레싱 기간(AT)은 도 7에 도시된 바와 같이 저전위 전원 전압(ELVSS)이 반전되는 시점을 사이에 두고 나뉘어지는 제1 어드레싱 기간(AT1)과 제2 어드레싱 기간(AT1)을 포함할 수 있다. 타이밍 콘트롤러(130)는 1 프레임 기간의 어드레싱 기간(AT)을 제1 어드레싱 기간과 제2 어드레싱 기간으로 분리하여, 제1 어드레싱 기간에 제1 픽셀 영역(A)의 픽셀들에 기입될 픽셀 데이터를 데이터 구동부(110)로 전송한 후, 제2 어드레싱 기간에 제2 픽셀 영역(A')의 픽셀들에 기입될 픽셀 데이터를 데이터 구동부(110)로 전송할 수 있다. 타이밍 콘트롤러(130)는 전원부(140)를 제어하여 제1 어드레싱 기간(A)과 제2 어드레싱 기간(A') 사이에 설정된 어드레싱 스킵 구간 동안 픽셀 데이터의 전송을 일시적으로 멈출 수 있다.
데이터 인에이블 신호(DE)는 1 수평 기간(1H) 내에서 픽셀들에 기입될 픽셀 데이터를 포함한 유효 데이터 구간을 정의한다. 데이터 인에이블 신호(DE)의 펄스는 1 픽셀 라인의 픽셀 데이터와 동기된다.
수직 블랭크 기간(VB) 동안, 픽셀들에 새로운 픽셀 데이터가 기입되지 않는다. 서브 픽셀들은 수직 블랭크 기간(VB) 동안 이전 프레임에서 충전된 전압을 유지한다. 저전위 전원 전압(ELVSS)은 수직 블랭크 기간(VB)의 적어도 일부 기간까지 점등 전압을 유지할 수 있다. 다음 프레임 기간이 시작되기 전에, 저전위 전원 전압(ELVSS)은 수직 블랭크 기간(VB) 내에서 소등 전압으로 반전될 수 있다.
수평 블랭크 기간(HB)은 1 수평 기간 내에 픽셀 데이터가 없는 기간이다. 제i(i는 양의 정수) 픽셀 라인의 서브 픽셀들에 기입되는 1 라인 데이터와, 제i+1 픽셀 라인의 서브 픽셀들에 기입될 1 라인 데이터 사이에 수평 블랭크 기간(HB)이 존재한다.
본 발명의 표시장치는 도 1 및 도 7에 도시된 바와 같이, 픽셀들이 1 픽셀 라인씩 순차적으로 픽셀 데이터가 기입되는 어드레싱 기간(AT) 내에서 저전위 전원 전압(ELVSS)을 점등 전압(Von)으로 낮추어 픽셀들을 발광하기 시작한다. 따라서, 본 발명은 어드레싱 기간(AT) 내에서 글로벌 디밍이 시작되어 수직 블랭크 기간(VB)까지 글로벌 디밍이 수행될 수 있다. 그 결과, 본 발명의 글로벌 디밍 제어 방법은 매 프레임 기간마다 충분히 긴 시간 동안 글로벌 디밍 기간을 확보할 수 있기 때문에 글로벌 디밍 듀티비(Duty ratio)를 넓은 범위 내에서 선형적으로 제어할 수 있다. 따라서, 제1 및 제2 픽셀 영역들(A, A')의 휘도가 넓은 듀티비 범위에서 선형적으로 가변될 수 없다.
도 1 및 도 7을 참조하면, 표시패널(100)의 화면이 제1 픽셀 영역(A)과 제2 픽셀 영역(A')을 포함할 수 있다. 1 프레임 기간[(N-1)th 내지 (N+1)th Frame]]의 어드레싱 기간은 제1 픽셀 영역(A)의 픽셀들에 픽셀 데이터가 순차적으로 기입되는 제1 어드레싱 기간(AT1)과, 제2 픽셀 영역(A')의 픽셀들에 픽셀 데이터가 순차적으로 기입되는 제2 어드레싱 기간(AT2)으로 나뉘어질 수 있다. 도 6에서, '(N-1)th Frame'은 제N-1 프레임 기간, 'Nth Frame'은 제N 프레임 기간, 그리고 '(N+1)th Frame'은 제N+1 프레임 기간을 각각 나타낸다.
제1 픽셀 영역(A)의 픽셀들이 스캐닝되는 제1 어드레싱 기간(AT1) 동안, 저전위 전원 전압(ELVSS)은 소등 전압(Voff)으로 발생되어 제1 픽셀 영역(A)의 픽셀들은 발광되지 않는다. 제2 픽셀 영역(A')의 픽셀들이 스캐닝되는 제2 어드레싱 기간(AT2) 동안, 저전위 전원 전압(ELVSS)은 발광 전압(Voff)으로 반전된다. 따라서, 제2 픽셀 영역(A')의 스캐닝되기 시작하는 제2 어드레싱 기간의 시작 시점부터 제1 및 제2 픽셀 영역(A, A')의 픽셀들이 발광되기 시작한다.
제1 픽셀 영역(A)은 제1 픽셀 라인부터 제I(I는 2 이상의 양의 정수)-1 픽셀 라인까지 둘 이상의 픽셀 라인들을 포함할 수 있다. 제2 픽셀 영역(A')은 제I 픽셀 라인부터 제n(n은 I 보다 2 이상 큰 양의 정수) 픽셀 라인까지 둘 이상의 픽셀 라인들을 포함할 수 있다. 저전위 전원 전압(ELVSS)은 표시패널의 화면 내에 공통 전극으로 형성된 VSS 라인을 통해 제1 및 제2 픽셀 영역(A, A')의 모든 픽셀들에 공급된다. 따라서, 저전위 전원 전압(ELVSS)의 전압 레벨이 바뀌면 모든 픽셀들에 인가되는 저전위 전원 전압(ELVSS)의 전압 레벨이 동시에 변경된다.
제1 어드레싱 기간(AT1) 동안, 스캔 펄스의 시프트 방향을 따라 제1 픽셀 영역(A)에 속한 제1 픽셀 라인부터 제I-1 픽셀 라인까지 픽셀 데이터의 데이터 전압(Vdata)이 1 픽셀 라인씩 순차적으로 충전된다. 제1 어드레싱 기간(AT1) 동안 저전위 전원 전압(ELVSS)이 소등 전압(Voff)을 유지한다. 이 때문에, 제1 어드레싱 기간(AT1) 동안 제1 및 제2 픽셀 영역(A, A')에 속한 모든 픽셀들은 발광되지 않는다.
픽셀 데이터가 제I 픽셀 라인의 픽셀들에 기입되기 시작할 때부터 제2 어드레싱 기간(AT2)이 시작된다. 제2 어드레싱 기간(AT2) 동안, 스캔 펄스의 시프트 방향을 따라 제2 픽셀 영역(A')에 속한 제I 픽셀 라인부터 제n 픽셀 라인까지 픽셀 데이터의 데이터 전압(Vdata)이 1 픽셀 라인씩 순차적으로 충전된다. 제2 어드레싱 기간(AT2)이 시작할 때 저전위 전원 전압(ELVSS)이 점등 전압(Von)으로 반전되고, 제2 어드레싱 기간(AT2) 동안 저전위 전원 전압(ELVSS)이 점등 전압(Von)으로 발생된다. 그 결과, 제2 어드레싱 기간(AT2) 동안 저전위 전원 전압(ELVSS)이 점등 전압(Von)을 유지하기 때문에, 제2 어드레싱 기간 동안 제1 및 제2 픽셀 영역(A, A')에 속한 픽셀들은 픽셀 데이터의 계조에 대응하는 목표 휘도로 발광될 수 있다.
저전위 전원 전압(ELVSS)은 제2 어드레싱 기간이 시작될 때부터 수직 블랭크 기간(VB)이 끝날때까지 점등 전압(Von)으로 발생될 수 있다. 따라서, 픽셀들의 최대 점등 시간은 제2 어드레싱 기간(AT1)이 시작할 때부터 수직 블랭크 기간(VB)이 끝날때까지의 시간이다. 타이밍 콘트롤러(130)는 구동 모드나 입력 영상의 분석 결과에 따라 글로벌 디밍 듀티비를 가변할 수 있다. 글로벌 디밍 듀티비가 커질 때, 저전위 전원 전압(ELVSS)이 점등 전압(Von)으로 반전되는 시점이 앞당겨지게 되어 제2 어드레싱 기간(AT2)이 시작되는 제I 픽셀 라인의 위치가 스캐닝 시점이 더 빠른 픽셀 라인의 위치로 변경된다. 반대로, 글로벌 디밍 듀티비가 작아질 때, 저전위 전원 전압(ELVSS)이 점등 전압(Von)으로 반전되는 시점이 뒤로 지연되어 제2 어드레싱 기간(AT2)이 시작되는 제I 픽셀 라인의 위치가 스캐닝 시점이 더 늦은 픽셀 라인의 위치로 변경된다.
한편, 저전위 전원 전압(ELVSS)이 반전될 때 도 8에 도시된 바와 같이, 구동 소자(DT)의 게이트-소스간 전압(Vgs)이 변할 수 있다.
도 8을 참조하면, 어드레싱 기간(AT) 내에서 저전위 전원 전압(ELVSS)이 변할 때, 커패시터(CEL)를 통해 VSS 라인과 커플링된 제3 노드(DRS)의 전압 즉, 구동 소자(DT)의 소스 전압이 저전위 전원 전압(ELVSS)이 변한다. 이 때, 제3 노드(DRS)은 ΔELVSS * CAP 비율만큼 변한다. ΔELVSS는 저전위 전원 전압(ELVSS)의 변화량이고, CAP 비율은 제3 노드(DRS)에 연결된 커패시터들(Cst, CEL)의 비율이다. 이 경우, 저전위 전원 전압(ELVSS)이 반전되는 픽셀 라인에서 구동 소자(DT)의 게이트-소스간 전압(Vgs)이 변하여 해당 픽셀 라인의 픽셀들에서 휘도가 변하여 화면에서 라인 딤(Line dim)이 시인될 수 있다. 이를 방지하기 위하여, 본 발명은 도 9 및 도 10에 도시된 바와 같이 저전위 전원 전압(ELVSS)이 반전될 때 어드레싱이 일시적으로 멈추는 어드레싱 스킵(Skip) 구간을 설정할 수 있다.
어드레싱 스킵 구간은 1 프레임 기간의 어드레싱 기간(AT) 내에서 제1 어드레싱 기간(AT1)과 제2 어드레싱 기간(AT1) 사이에 설정될 수 있다. 제1 어드레싱 기간(AT1)과 제2 어드레싱 기간(AT1) 사이에 설정된 어드레싱 스킵 구간 동안, 저전위 전원 전압(ELVSS)은 소등 전압(Voff)으로부터 점등 전압(Von)으로 변할 수 있다. 또한, 어드레싱 스킵 구간은 다음 프레임 기간으로 진입되기 전의 수직 블랭크 기간(VB) 내에 설정될 수 있다. 수직 블랭크 기간(VB) 내에 설정되는 어드레싱 스킵 구간 동안 저전위 전원 전압(ELVSS)은 점등 전압(Von)으로부터 소등 전압(Voff)으로 변할 수 있다.
도 9는 제1 어드레싱 기간(AT1)과 제2 어드레싱 기간(AT2) 사이에 어드레싱 스킵 구간(SK)이 설정된 예를 보여 주는 도면이다. 도 10은 어드레싱 스킵 구간(SK)에서 스캔 펄스가 발생되지 않는 예를 보여 주는 파형도이다.
도 9 및 도 10을 참조하면, 게이트 구동부(120)는 타이밍 콘트롤러(130)의 제어 하에 제1 어드레싱 기간(AT1) 동안 제1 내지 제I-1 픽셀 라인까지 게이트 신호를 순차적으로 출력하여 그 픽셀 라인들의 게이트 라인들에 게이트 신호를 공급한 후, 어드레싱 스킵 구간(SK) 동안 게이트 신호 특히 스캔 펄스를 출력하지 않고 게이트 라인들의 전압을 게이트 오프 전압으로 유지한다. 그 결과, 어드레싱 스킵 구간(SK) 동안, 제I 픽셀 라인은 물론 화면 내의 모든 픽셀들에 스캔 펄스가 인가되지 않기 때문에 픽셀 회로들의 제2 노드(DRG)에 픽셀 데이터의 데이터 전압(Vdata)이 인가되지 않는다.
타이밍 콘트롤러(130)는 라인 메모리(Line memory) 또는 지연 회로를 이용하여 입력 영상의 픽셀 데이터를 어드레싱 스킵 구간(SK) 동안 지연시킨 후에 제2 어드레싱 기간(AT1)이 시작될 때 제I 픽셀 라인의 픽셀 데이터를 데이터 구동부(110)로 전송한다. 타이밍 콘트롤러(130)는 어드레싱 스킵 구간(SK) 동안 데이터 구동부(110)의 출력 단자들과 데이터 라인들 사이의 출력 버퍼의 구동을 일시적으로 멈추거나 출력 스위치 소자를 턴-오프시켜 데이터 구동부(110)의 출력 단자들을 데이터 라인들로부터 전기적으로 분리시킬 수 있다. 다른 실시예에서, 타이밍 콘트롤러(130)는 어드레싱 스킵 구간(SK) 동안 데이터 구동부(110)의 출력 단자들과 데이터 라인들 사이에 배치된 디멀티플렉서 어레이(112)의 스위치 소자들을 턴-오프시켜 데이터 구동부(110)의 출력 단자들을 데이터 라인들로부터 전기적으로 분리시킬 수 있다.
게이트 구동부(120)는 타이밍 콘트롤러(130)의 제어 하에 어드레싱 스킵 구간(SK) 후에 제2 어드레싱 기간(AT2)이 수행되기 시작하는 제I 픽셀 라인부터 제n 픽셀 라인까지 그 픽셀 라인들의 게이트 라인들에 게이트 신호를 순차적으로 공급한다.
도 11은 본 발명의 일 실시예에 따른 글로벌 디밍의 예를 보여 주는 도면들이다.
도 11을 참조하면, 타이밍 콘트롤러(130)는 글로벌 디밍 듀티비를 가변하여 표시패널의 화면에서 재현되는 영상의 휘도를 조정할 수 있다. 예를 들어, 타이밍 콘트롤러(130)는 글로벌 디밍 듀티비를 25%, 50%, 75% 등으로 가변하여 화면의 휘도를 조정할 수 있다. 글로벌 디밍 듀티비에 따라 화면 상에서 어드레싱 스킵 구간에 동기되는 픽셀 라인의 위치가 달라질 수 있다.
도 12는 어드레싱 스킵 구간 동안 저전위 전원 전압이 변하고, 데이터 전압이 홀드(Hold)되는 예를 보여 주는 파형도이다.
도 12를 참조하면, 입력 영상이 제1 픽셀 라인부터 제n 픽셀 라인까지 점진적으로 계조값이 낮아지는 영상(Vertical Gradation Image)일 수 있다. 이 경우, 픽셀 데이터의 데이터 전압(Vdata)은 매 픽셀 라인마다 계조값이 점진적으로 낮아진다. 스캔 펄스(SCAN)는 제1 어드레싱 기간(AT1) 동안 데이터 전압(Vdata)에 동기되어 픽셀 라인들에 순차적으로 인가될 수 있다.
저전위 전원 전압(ELVSS)은 제1 어드레싱 기간(AT1) 동안 소등 전압(Voff)을 유지한다. 따라서, 제1 어드레싱 기간(A1) 동안 데이터 어드레싱만 수행되어 제1 픽셀 영역(A)의 픽셀들은 발광되지 않고 데이터 전압(Vdata)을 충전한다.
어드레싱 스킵 구간(SK) 동안, 데이터 어드레싱이 수행되지 않도록 데이터 라인들의 전압은 이전 데이터 전압을 유지하고(Data Hold), 스캔 펄스는 게이트 오프 전압(VGL)을 유지한다. 어드레싱 스킵 구간(SK) 동안, 저전위 전원 전압(ELVSS)가 소등 전압(Voff)으로부터 점등 전압(Von)으로 변한다.
픽셀 데이터의 데이터 전압(Vdata)은 어드레싱 스킵 구간(SK) 후의 제2 어드레싱 기간(AT2)이 시작될 때 제I 픽셀 라인의 픽셀들에 기입될 픽셀 데이터의 계조 전압으로 발생된다. 스캔 펄스(SCAN)는 어드레싱 스킵 구간(SK) 후에 시작되는 제2 어드레싱 기간(AT2) 동안 데이터 전압(Vdata)에 동기되어 픽셀 라인들에 순차적으로 인가될 수 있다. 따라서, 제2 어드레싱 기간(AT2)이 시작될 때 데이터 구동부(110)는 데이터 전압(Vdata)의 출력을 재개하고, 게이트 구동부(120)는 스캔 펄스(SCAN)의 출력을 재개한다.
저전위 전원 전압(ELVSS)은 제2 어드레싱 기간(AT2)과 수직 블랭크 기간(VB) 동안 점등 전압(Voff)을 유지한다. 따라서, 제2 어드레싱 기간(A1) 동안 제2 픽셀 영역(AT)의 픽셀들에 대하여 데이터 어드레싱이 수행됨과 동시에, 제1 및 제2 픽셀 영역들(A, A')의 픽셀들이 글로벌 디밍 듀티비에 따라 발광될 수 있다. 이 때, 제1 픽셀 영역(A)의 픽셀들은 현재 프레임의 제1 어드레싱 기간에 기입된 픽셀 데이터의 계조에 대응하는 목표 휘도로 발광되며, 제2 픽셀 영역(A')의 픽셀들은 이전 프레임에 기입된 픽셀 데이터로부터 현재 프레임의 픽셀 데이터로 업데이트되는 데이터 어드레싱이 수행되면서 발광된다.
도 13a 내지 도 13e는 표시패널의 스캐닝 방향을 따라 데이터 어드레싱, 어드레싱 스킵, 및 발광이 순차적으로 수행되는 예를 보여 주는 도면들이다. 도 13에서, 표시패널의 화면을 보여 주는 상부 도면에서 블랙 화면은 발광되지 않는 픽셀들이다.
제1 어드레싱 기간(AT1) 동안, 도 13a에 도시된 바와 같이, 데이터 어드레싱만 수행되어 제1 픽셀 영역(A)의 픽셀들에 픽셀 데이터만 기입된다. 제1 어드레싱 기간(AT1) 동안 제1 및 제2 픽셀 영역들(A, A')의 픽셀들은 발광되지 않는다.
어드레싱 스킵 구간(SK) 동안, 도 13b에 도시된 바와 같이 저전위 전원 전압(ELVSS)이 소등 전압(Voff)으로부터 점등 전압(Von)으로 변한다. 이 때, 제1 및 제2 픽셀 영역들(A, A')에 스캐닝이 멈추어 픽셀들은 이전 데이터 전압을 유지하고 발광되지 않는다.
어드레싱 스킵 구간(SK) 후, 제2 어드레싱 기간(AT2)이 시작된다. 저전위 전원 전압(ELVSS)은 제2 어드레싱 기간(AT2) 동안 점등 전압(Von)으로 발생된다. 도 13c에 도시된 바와 같이 제I 픽셀 라인에 기입될 픽셀 데이터의 데이터 전압(Vdata)이 데이터 구동부(110)로부터 출력되고, 이 데이터 전압(Vdata)에 동기되는 스캔 펄스(SCAN)가 게이트 구동부(120)로부터 출력될 때 제2 어드레싱 기간(AT2)이 시작된다. 제I 픽셀 라인의 픽셀들에 픽셀 데이터의 데이터 전압(Vdata)이 충전된 후에 제1 및 제2 픽셀 영역(A, A')의 픽셀들이 발광되기 시작한다.
제2 어드레싱 기간(AT2) 동안, 도 13d에 도시된 바와 같이, 제I+J 픽셀 라인의 픽셀들에 대하여 데이터 어드레싱이 수행된다. 여기서, I 및 J 각각은 양의 정수이고, 'I+J'는 n 보다 작은 양의 정수이다. 제2 어드레싱 기간(AT2) 동안, 저전위 전원 전압(ELVSS)이 점등 전압(Von)이기 때문에 제1 및 제2 픽셀 영역들(A, A')의 픽셀 라인들이 발광될 수 있다.
제2 어드레싱 기간(AT2)의 수행 시간이 길어질수록 발광되는 화면 영역이 확대된다. 마지막 스캔 펄스가 인가되는 제n 픽셀 라인에 데이터 어드레싱이 끝날 때, 도 13e에 도시된 바와 같이 화면의 모든 픽셀들이 발광된다(Full Emission).
본 발명은 글로벌 디밍시 듀티비의 조절을 이용하여 데이터 전압(Vdata)을 일정 전압 이상으로 고정한 상태에서 픽셀들의 휘도를 조정할 수 있다. 이러한 픽셀들의 점등 및 소등 듀티비 가변 방법은 저휘도에서 얼룩 개선 효과를 제공할 수 있다.
사용 환경에 따라 화면에서 필요한 휘도가 다르기 때문에 주변 환경의 밝기에 따라 글로벌 디밍 듀티비를 적응적으로 적용할 수 있다. 예를 들어, 표시장치의 주변 환경의 밝기에 비례하여 저전위 전원 전압(ELVSS)의 듀티비가 가변될 수 있다.
야외 모드의 경우 화면에서 높은 휘도 구현이 필요하기 때문에 최대 듀티비 즉, 도 14a에 도시된 바와 같이 듀티비 100%로 픽셀들이 구동될 수 있다. 일반 모드, 절전 모드 또는 야간 모드로부터 야외 모드로 변경될 때 저전위 전원 전압(ELVSS)의 듀티비가 커진다.
일반 모드의 경우, 사용자가 지정한 밝기에 따라 글로벌 디밍 듀티비가 적용될 수 있으며, 도 14b에 도시된 바와 같이 그 듀티비가 디폴트값으로 50%가 적용될 수 있다.
절전 모드 또는 야간 모드의 경우, 낮은 휘도에서 픽셀들이 구동되기 때문에 도 14c에 도시된 바와 같이 글로벌 디밍 듀티비가 20% 이하의 듀티비로 낮아질 수 있다. 구동 모드가 절전 모드로 또는 야간 모드로 변경될 때 저전위 전원 전압(ELVSS)의 듀티비가 감소된다. 배터리 잔량이 미리 설정된 값 보다 작은 때 절전 모드로 진입될 수 있다. 야간 환경은 디스플레이의 얼룩에 더욱 민감하기 때문에 글로벌 디밍을 적용하여 화질 개선 효과를 향상시킬 수 있다.
본 발명은 전술한 바와 같이 사용 환경이나 구동 모드에 따라 글로벌 디밍 듀티비를 적응적으로 가변하여 사용 환경에 최적화된 화질을 제공할 수 있고 소비 전력을 줄일 수 있다. 나아가, 본 발명은 입력 영상을 분석한 결과를 바탕으로 화질 저하 없이 소비 전력을 더 줄일 수 있다. 예를 들어, 도 15에 도시된 바와 같이 입력 영상이 동영상일 때 정지 영상에 비하여 휘도를 낮추어 동영상에서 소비 전력을 낮출 수 있다. 동영상은 정지 영상에 비하여 복잡도 예를 들면, 에지(edge)가 많고 객체의 움직임이 많기 때문에 사용자가 휘도 증감에 민감하게 반응하지 않는다. 따라서, 동영상에서 화면의 휘도가 낮아지더라도 사용자의 인지 화질 저하가 낮다.
타이밍 콘트롤러(130)는 입력 영상을 분석하여 도 16과 같이 저전위 전원 전압(ELVSS)의 듀티비를 가변함으로써 동영상의 글로벌 디밍 듀티비를 정지 영상의 그 것 보다 낮추어 동영상이 재현되는 화면의 휘도를 낮추어 소비 전력을 줄일 수 있다. 도 16은 정지 영상의 글로벌 디밍 듀티비가 100%이고, 동영상의 글로벌 디밍 듀티비가 30%로 낮아진 예이다. 글러벌 디밍 듀티비는 저전위 전원 전압(ELVSS)의 듀티비와 실질적을 동일하다. 타이밍 콘트롤러(130)는 입력 영상이 정지 영상으로부터 동영상으로 바뀔 때 글로벌 디밍 듀티비를 낮추고, 동영상으로부터 정지 영상으로 바뀔 때 글로벌 디밍 듀티비를 높일 수 있다. 타이밍 콘트롤러는 정지 영상에서 저속 구동 모드로 진입하여 프레임 주파수를 낮춤으로써 정지 영상에서도 소비 전력을 줄일 수 있다.
저전위 전원 전압(ELVSS)의 듀티비는 도 17 및 도 18에 도시된 바와 같이 1 프레임 영상의 평균 밝기에 비례하여 가변될 수 있다.
도 17 및 도 18은 평균 화상 레벨(APL)을 바탕으로 글로벌 디밍 듀티비가 가변되는 예를 보여 주는 도면들이다.
도 17 및 도 18을 참조하면, 평균 화상 레벨(APL)은 1 프레임 영상의 평균 밝기를 대변하는 값으로, 1 프레임 영상의 계조(Gray scale level)별 누적 분포값의 평균값으로 계산된다. 평균 화상 레벨(APL)이 높을수록 밝은 영상이고, 평균 화상 레벨(APL)이 낮은 영상은 어두운 영상이다. 타이밍 콘트롤러(130)는 매 프레임 마다 산출된 1 프레임 영상의 평균 화상 레벨(APL)에 비례하여 글로벌 디밍 듀티비를 가변할 수 있다. 타이밍 콘트롤러(130)는 평균 화상 레벨(APL)이 높은 밝은 영상에서 저전위 전원 전압(ELVSS)의 듀티비를 높임으로써 글로벌 디밍 듀티비를 높여 화면의 휘도를 높인다. 타이밍 콘트롤러(130)는 평균 화상 레벨(APL)이 낮은 어두운 영상에서 저전위 전원 전압(ELVSS)의 듀티비를 낮춤으로써 글로벌 디밍 듀티비를 낮추어 화면의 휘도를 낮출 수 있다. 또한, 타이밍 콘트롤러는 평균 화상 레벨(APL)이 낮은 어두운 영상에서 데이터 전압(Vdata)의 최대 전압과 최소 전압 사이의 전압 범위를 크게 하여 즉, 데이터 전압 범위를 확장하여 어두운 영상에서 저계조 표현력을 향상시킬 수 있다.
이상에서 해결하고자 하는 과제, 과제 해결 수단, 효과에 기재한 명세서의 내용이 청구항의 필수적인 특징을 특정하는 것은 아니므로, 청구항의 권리범위는 명세서의 내용에 기재된 사항에 의하여 제한되지 않는다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시패널 110: 데이터 구동부
120: 게이트 구동부 130: 타이밍 콘트롤러
140: 전원부 EL: 픽셀 회로의 발광 소자
DT: 픽셀 회로의 구동 소자 Cst: 픽셀 회로의 커패시터
M01~M13: 픽셀 회로의 스위치 소자
(N-1)th ~ (N+1)th Frame: 프레임 기간 A: 제1 픽셀 영역
A': 제2 픽셀 영역 AT: 어드레싱 기간
AT1: 제1 어드레싱 기간 AT2: 제2 어드레싱 기간
VB: 수직 블랭크 기간

Claims (18)

  1. 복수의 데이터 라인들, 상기 데이터 라인들과 교차되는 복수의 게이트 라인들, 복수의 전원 라인들, 및 상기 데이터 라인들과 상기 게이트 라인들 및 상기 전원 라인들에 연결된 복수의 픽셀들이 배치된 표시패널; 및
    상기 픽셀들에 입력 영상의 픽셀 데이터를 기입하는 표시패널 구동부를 포함하고,
    상기 픽셀들 각각은,
    저전위 전원 전압이 인가되는 캐소드 전극을 포함한 발광 소자; 및
    게이트-소스간 전압에 따라 발생하는 전류를 상기 발광 소자에 공급하여 상기 발광 소자를 구동하는 구동 소자를 포함하고,
    상기 표시패널의 픽셀들이 배치된 화면은,
    제1 픽셀 영역과 제2 픽셀 영역을 포함하고,
    상기 저전위 전원 전압은,
    상기 제1 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되는 제1 어드레싱 기간 동안 소등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되고, 상기 제2 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되는 제2 어드레싱 기간 동안 전등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되며,
    상기 제1 어드레싱 기간과 상기 제2 어드레싱 기간 사이에서 상기 소등 전압으로부터 상기 점등 전압으로 반전되는 표시장치.
  2. 제 1 항에 있어서,
    상기 픽셀들은 상기 저전위 전원 전압이 상기 점등 전압일 때 발광되는 표시장치.
  3. 제 1 항에 있어서,
    상기 표시장치의 1 프레임 기간은,
    상기 제1 및 제2 어드레싱 기간을 포함한 어드레싱 기간, 및
    상기 픽셀들에 픽셀 데이터가 기입되지 않는 수직 블랭크 기간을 포함하고,
    상기 수직 블랭크 기간의 적어도 일부 기간까지 상기 저전위 전원 전압이 상기 점등 전압을 유지하는 표시장치.
  4. 제 1 항에 있어서,
    상기 제1 어드레싱 기간 동안 상기 제1 및 제2 픽셀 영역의 픽셀들이 발광되지 않고, 상기 제2 어드레싱 기간과 상기 수직 블랭크 기간 내에서 상기 제1 및 제2 픽셀 영역들의 픽셀들이 발광되는 표시장치.
  5. 제 1 항에 있어서,
    상기 저전위 전원 전압의 점등 전압 구간과 소등 전압 구간의 비율인 상기 저전위 전원 전압의 듀티비가 달라질 때 상기 제1 픽셀 영역과 상기 제2 픽셀 영역의 경계 위치가 달라지는 표시장치.
  6. 제 4 항에 있어서,
    상기 제1 어드레싱 기간과 상기 제2 어드레싱 기간 사이에 상기 제1 및 제2 영역의 픽셀들에 상기 픽셀 데이터가 기입되지 않는 어드레싱 스킵 구간이 설정되고
    상기 어드레싱 스킵 구간 동안, 상기 저전위 전원 전압이 상기 소등 전압으로부터 상기 점등 전압으로 반전되는 표시장치.
  7. 제 6 항에 있어서,
    상기 저전위 전원 전압이,
    상기 수직 블랭크 기간 내에서 상기 점등 전압으로부터 상기 소등 전압으로 반전되는 표시장치.
  8. 제 6 항에 있어서,
    상기 제1 및 제2 어드레싱 기간 동안, 상기 게이트 라인들에 게이트 온 전압과 게이트 오프 전압 사이에서 스윙하는 스캔 펄스가 순차적으로 인가되고,
    상기 어드레싱 스킵 구간 동안, 상기 게이트 라인들의 전압이 상기 게이트 오프 전압이고,
    상기 픽셀들은,
    상기 스캔 펄스의 게이트 오프 전압에 따라 턴-온되고, 상기 게이트 오프 전압에 따라 턴-오프되는 스위치 소자를 포함하는 표시장치.
  9. 제 1 항에 있어서,
    상기 표시장치의 주변 환경의 밝기에 비례하여 상기 저전위 전원 전압의 듀티비가 가변되고, 절전 모드에 진입할 때 상기 저전위 전원 전압의 듀티비가 감소되는 표시장치.
  10. 제 1 항에 있어서,
    상기 입력 영상이 동영상일 때 상기 저전위 전원 전압의 듀티비가 정지 영상에서 설정된 듀티비보다 낮은 표시장치.
  11. 제 1 항에 있어서,
    상기 저전위 전원 전압의 듀티비가 상기 입력 영상의 1 프레임 영상의 평균 밝기에 비례하여 가변되는 표시장치.
  12. 제 1 항에 있어서,
    상기 표시패널 구동부는,
    상기 픽셀 데이터를 감마 보상 전압으로 변환하여 상기 데이터 라인들에 공급되는 데이터 전압을 발생하는 데이터 구동부;
    상기 게이트 라인들에 게이트 신호를 공급하는 게이트 구동부;
    상기 저전위 전원 전압을 발생하는 전원부; 및
    상기 데이터 구동부, 상기 게이트 구동부 및 상기 전원부를 제어하고, 글로벌 디밍 듀티비에 따라 상기 저전위 전원 전압의 듀티비를 제어하는 타이밍 콘트롤러를 포함하는 표시장치.
  13. 1 프레임 기간이 어드레싱 기간과 수직 블랭크 기간으로 나뉘어지고, 표시패널의 화면이 적어도 제1 및 제2 픽셀 영역들을 포함하는 표시장치의 글로벌 디밍 제어 방법에 있어서,
    상기 어드레싱 기간을 제1 어드레싱 기간과 제2 어드레싱 기간으로 분리하는 단계;
    상기 제1 어드레싱 기간 동안, 제1 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되고, 저전위 전원 전압이 소등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되는 단계; 및
    상기 제2 어드레싱 기간 동안, 상기 제2 픽셀 영역의 픽셀들에 상기 픽셀 데이터가 기입되고, 상기 저전위 전원 전압이 점등 전압으로 상기 제1 및 제2 픽셀 영역의 픽셀들에 공급되는 단계를 포함하고,
    상기 저전위 전원 전압이,
    상기 제1 어드레싱 기간과 상기 제2 어드레싱 기간 사이에서 상기 소등 전압으로부터 상기 점등 전압으로 반전되는 표시장치의 글로벌 디밍 제어 방법.
  14. 제 13 항에 있어서,
    상기 픽셀들은 상기 저전위 전원 전압이 상기 점등 전압일 때 발광되는 표시장치의 글로벌 디밍 제어 방법.
  15. 제 13 항에 있어서,
    상기 수직 블랭크 기간의 적어도 일부 기간까지 상기 저전위 전원 전압이 상기 점등 전압을 유지하는 표시장치의 글로벌 디밍 제어 방법.
  16. 제 13 항에 있어서,
    상기 제1 어드레싱 기간 동안 상기 제1 및 제2 픽셀 영역의 픽셀들이 발광되지 않고, 상기 제2 어드레싱 기간과 상기 수직 블랭크 기간 내에서 상기 제1 및 제2 픽셀 영역들의 픽셀들이 발광되는 표시장치의 글로벌 디밍 제어 방법.
  17. 제 13 항에 있어서,
    상기 저전위 전원 전압의 점등 전압 구간과 소등 전압 구간의 비율인 상기 저전위 전원 전압의 듀티비가 달라질 때 상기 제1 픽셀 영역과 상기 제2 픽셀 영역의 경계 위치가 달라지는 표시장치의 글로벌 디밍 제어 방법.
  18. 제 13 항에 있어서,
    상기 제1 어드레싱 기간과 상기 제2 어드레싱 기간 사이에 상기 제1 및 제2 영역의 픽셀들에 상기 픽셀 데이터가 기입되지 않는 어드레싱 스킵 구간이 설정되고
    상기 어드레싱 스킵 구간 동안, 상기 저전위 전원 전압이 상기 소등 전압으로부터 상기 점등 전압으로 반전되고, 상기 어드레싱 스킵 구간 동안, 상기 게이트 라인들의 전압이 상기 게이트 오프 전압이고,
    상기 픽셀들의 스위치 소자가 상기 스캔 펄스의 게이트 오프 전압에 따라 턴-온되고, 상기 게이트 오프 전압에 따라 턴-오프되는 표시장치의 글로벌 디밍 제어 방법.
KR1020210174334A 2021-12-08 2021-12-08 표시장치와 그 글로벌 디밍 제어 방법 KR20230086049A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020210174334A KR20230086049A (ko) 2021-12-08 2021-12-08 표시장치와 그 글로벌 디밍 제어 방법
US17/959,695 US11862105B2 (en) 2021-12-08 2022-10-04 Display device and global dimming control method thereof
CN202211239829.8A CN116246574A (zh) 2021-12-08 2022-10-11 显示装置及其全局调光控制方法
EP22207964.2A EP4195195A1 (en) 2021-12-08 2022-11-17 Display device and global dimming control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210174334A KR20230086049A (ko) 2021-12-08 2021-12-08 표시장치와 그 글로벌 디밍 제어 방법

Publications (1)

Publication Number Publication Date
KR20230086049A true KR20230086049A (ko) 2023-06-15

Family

ID=84179636

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210174334A KR20230086049A (ko) 2021-12-08 2021-12-08 표시장치와 그 글로벌 디밍 제어 방법

Country Status (4)

Country Link
US (1) US11862105B2 (ko)
EP (1) EP4195195A1 (ko)
KR (1) KR20230086049A (ko)
CN (1) CN116246574A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20240003374A (ko) * 2022-06-30 2024-01-09 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160006360A (ko) * 2014-07-08 2016-01-19 삼성디스플레이 주식회사 입체 영상을 표시하는 방법 및 표시 장치
KR102266133B1 (ko) * 2014-11-17 2021-06-18 삼성디스플레이 주식회사 전계발광 디스플레이 장치, 이를 포함하는 시스템 및 그 구동 방법
KR20160074758A (ko) * 2014-12-18 2016-06-29 삼성디스플레이 주식회사 입체 영상을 표시하는 방법 및 표시 장치
KR20180065495A (ko) 2016-12-08 2018-06-18 엘지디스플레이 주식회사 전원부 및 이를 포함하는 표시장치
KR102388662B1 (ko) 2017-11-24 2022-04-20 엘지디스플레이 주식회사 전계 발광 표시장치와 그 구동 방법
KR102480426B1 (ko) 2018-03-15 2022-12-22 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102528519B1 (ko) * 2018-08-23 2023-05-03 삼성디스플레이 주식회사 표시장치
KR20200033359A (ko) * 2018-09-19 2020-03-30 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법

Also Published As

Publication number Publication date
US11862105B2 (en) 2024-01-02
CN116246574A (zh) 2023-06-09
US20230178028A1 (en) 2023-06-08
EP4195195A1 (en) 2023-06-14

Similar Documents

Publication Publication Date Title
KR20220068537A (ko) 표시장치와 그 구동 방법
US20240105122A1 (en) Pixel circuit and display device including the same
EP4195195A1 (en) Display device and global dimming control method thereof
US20230178033A1 (en) Data driving circuit and display device including the same
US11620949B2 (en) Pixel circuit and display device including the same
KR102474136B1 (ko) 표시패널과 이를 포함한 표시장치 및 모바일 단말기
US11735116B2 (en) Pixel circuit, method for driving the pixel circuit and display device including the same for improving data charging
US11776476B2 (en) Pixel circuit and display device including the same
US11715428B2 (en) Pixel circuit and display device including the same
US11783779B2 (en) Pixel circuit and display device including the same
US11727878B2 (en) Pixel circuit and display device including the same
US11908405B2 (en) Pixel circuit and display device including the same
US11798476B2 (en) Pixel circuit and display device including the same
US20230008017A1 (en) Pixel Circuit and Display Device Including the Same
KR20230082773A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230009261A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230034821A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230034824A (ko) 픽셀 회로 및 이를 포함하는 표시장치
KR20230009255A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230009290A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230034823A (ko) 픽셀 회로와 이를 포함한 표시장치
GB2611619A (en) Pixel circuit and display device including the same
KR20230034830A (ko) 픽셀 회로 및 이를 포함하는 표시장치
KR20230044911A (ko) 픽셀 회로와 이를 포함한 표시장치
KR20230082766A (ko) 픽셀 회로와 이를 포함한 표시장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal