KR20220074764A - A method of packaging semiconductor, semiconductor assembly and electronic device comprising the same - Google Patents

A method of packaging semiconductor, semiconductor assembly and electronic device comprising the same Download PDF

Info

Publication number
KR20220074764A
KR20220074764A KR1020210164040A KR20210164040A KR20220074764A KR 20220074764 A KR20220074764 A KR 20220074764A KR 1020210164040 A KR1020210164040 A KR 1020210164040A KR 20210164040 A KR20210164040 A KR 20210164040A KR 20220074764 A KR20220074764 A KR 20220074764A
Authority
KR
South Korea
Prior art keywords
alignment
carrier substrate
semiconductor
soldering
semiconductor device
Prior art date
Application number
KR1020210164040A
Other languages
Korean (ko)
Inventor
리 웨이핑
Original Assignee
상하이 이부 세미컨덕터 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 상하이 이부 세미컨덕터 컴퍼니 리미티드 filed Critical 상하이 이부 세미컨덕터 컴퍼니 리미티드
Publication of KR20220074764A publication Critical patent/KR20220074764A/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11003Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for holding or transferring the bump preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/11001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/11005Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for aligning the bump connector, e.g. marks, spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • H01L2224/81121Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors
    • H01L2224/81122Active alignment, i.e. by apparatus steering, e.g. optical alignment using marks or sensors by detecting inherent features of, or outside, the semiconductor or solid-state body
    • H01L2224/81125Bonding areas on the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Wire Bonding (AREA)

Abstract

본 출원은 반도체 패키징 방법, 반도체 어셈블리 및 상기 반도체 어셈블리를 포함하는 전자 디바이스를 공개한다. 반도체 패키징 방법은 능동 표면에는 연결단자가 형성되고 수동 표면에는 복수의 제1 정렬 솔더링부가 형성되는 적어도 하나의 반도체 소자 및 대응되는 복수의 제2 정렬 솔더링부가 형성된 캐리어 기판을 제공하는 단계; 반도체 소자를 캐리어 기판에 배치하여, 제1 정렬 솔더링부를 제2 정렬 솔더링부와 대체로 정렬시키는 단계; 제1 정렬 솔더링부와 제2 정렬 솔더링부를 납땜하여 정렬 솔더조인트를 형성함으로써, 반도체 소자를 캐리어 기판에 정확하게 정렬하고 고정시키는 단계; 캐리어 기판의 반도체 소자가 소재하는 측에 몰딩을 수행하여 반도체 소자를 감싸는 몰딩체를 형성하는 단계; 연결단자를 몰딩체로부터 노출시키는 단계; 및 몰딩체의 연결단자가 노출되는 표면에 상호연결층과 외부단자를 순차적으로 형성하여, 연결단자를 상호연결층을 통해 외부단자에 연결시키는 단계를 포함한다.The present application discloses a semiconductor packaging method, a semiconductor assembly, and an electronic device including the semiconductor assembly. A semiconductor packaging method includes: providing at least one semiconductor device having a connection terminal formed on an active surface and a plurality of first alignment soldering portions formed on a passive surface thereof, and a carrier substrate having a plurality of corresponding second alignment soldering portions formed thereon; disposing the semiconductor device on a carrier substrate to generally align the first alignment soldering portion with the second alignment soldering portion; forming an alignment solder joint by soldering the first alignment soldering unit and the second alignment soldering unit, thereby accurately aligning and fixing the semiconductor device to the carrier substrate; forming a molding body surrounding the semiconductor device by performing molding on a side of the carrier substrate on which the semiconductor device is located; exposing the connection terminal from the molding body; and sequentially forming an interconnection layer and an external terminal on a surface where the connection terminals of the molding body are exposed, and connecting the connection terminals to the external terminals through the interconnection layer.

Description

반도체 패키징 방법, 반도체 어셈블리 및 이를 포함하는 전자 디바이스{A method of packaging semiconductor, semiconductor assembly and electronic device comprising the same}A method of packaging semiconductor, semiconductor assembly and electronic device comprising the same

본 출원의 실시예는 반도체 제조기술 분야에 관한 것으로서, 특히 반도체 패키징 방법, 반도체 어셈블리 및 이를 포함하는 전자 디바이스에 관한 것이다.Embodiments of the present application relate to the field of semiconductor manufacturing technology, and more particularly, to a semiconductor packaging method, a semiconductor assembly, and an electronic device including the same.

반도체 패키지 및 시스템은 줄곧 설계 측면에서 밀집화, 소형화, 경량화, 박형화를 추구함과 동시에, 기능 측면에서 고집적도와 다기능성을 추구해오고 있다. 현재 상기 기술 요구를 충족시키기 위하여 다양한 패키징 기술, 예를 들어 팬아웃(Fan-out)형 웨이퍼 레벨 패키징, 칩렛 패키징(chiplet), 이종 집적화(heterogeneous integration), 2.5차원(2.5d)/3차원(3D) 패키징 등이 제안되었다. 이러한 패키징 기술은 각자 다른 장점과 특성을 지니고 있으나, 모두 기술적인 문제가 일부 존재한다. 종래의 팬아웃형 패키징을 예로 들면, 비틀림(warpage), 다이 시프트(die shift), 표면 평탄도(toporgraphy), 칩과 몰드 간의 비공면성(chip-to-mold non-planarity), 패키징의 신뢰성(Reliability) 등과 같은 여러 가지 기술문제에 직면해 있다. 업계 내에서 장비, 재료, 공정내용 등의 개진을 통해 이러한 기술문제를 개선하고자 지속적으로 노력하고 있으나, 일부 기술문제의 경우, 특히 비틀림, 다이 시프트 및 각기 다른 칩 간의 표면 공면성 문제는 경제적이면서 효과적인 해결방안이 아직 없다.Semiconductor packages and systems have been pursuing compactness, miniaturization, weight reduction, and thinness in terms of design, and high integration and versatility in terms of functions. At present, in order to meet the above technical needs, various packaging technologies, for example, fan-out type wafer-level packaging, chiplet packaging, heterogeneous integration, 2.5-dimensional (2.5d)/3-dimensional ( 3D) packaging has been proposed. Each of these packaging technologies has different advantages and characteristics, but all of them have some technical problems. Taking conventional fan-out packaging as an example, warpage, die shift, surface toporgraphy, chip-to-mold non-planarity, reliability of packaging ( Reliability), etc., are faced with various technical problems. Within the industry, there are continuous efforts to improve these technical problems through the improvement of equipment, materials, process details, etc. However, in some technical problems, in particular, the problems of torsion, die shift, and surface coplanarity between different chips are economical and effective. There is no solution yet.

또한, 각종 하이엔드 반도체 패키지와 시스템 제조 과정에도 일부 공통 기술이 존재하며, 종종 반도체 소자의 고정밀도 배치 및 고정과 관련된다. 이러한 공정 단계는 일반적으로 고정밀도 칩 마운팅(pick and place 또는 die bonder) 장비에 의해 수행되나, 픽앤플레이스 속도가 제한적이어서 생산 속도가 매우 느릴 뿐만 아니라, 장비의 비용도 높아 기술발전과 보급에 큰 걸림돌이 된다.In addition, some common technologies exist in the manufacturing process of various high-end semiconductor packages and systems, and are often related to high-precision placement and fixing of semiconductor devices. These process steps are generally performed by high-precision chip mounting (pick and place or die bonder) equipment, but the pick-and-place speed is limited, so the production speed is very slow, and the cost of the equipment is high, which is a big obstacle to technology development and dissemination. becomes this

본 발명은 상기 일부 핵심적인 기술문제를 해결하고자 하는데 목적이 있다.An object of the present invention is to solve some of the key technical problems.

본 출원은 적어도 종래 기술에 존재하는 상기 및 기타 기술문제를 해결할 수 있는 참신하고 혁신적인 반도체 패키징 방법, 반도체 어셈블리 및 상기 반도체 어셈블리를 포함하는 전자 디바이스를 제공하고자 한다.The present application aims to provide a novel and innovative semiconductor packaging method, a semiconductor assembly, and an electronic device including the semiconductor assembly, which can solve at least the above and other technical problems existing in the prior art.

본 출원은 일 측면으로 반도체 패키징 방법을 제공하며, 이는 연결단자가 형성되는 능동 표면과 복수의 제1 정렬 솔더링부가 형성되는 수동 표면이 각각 서로 마주보는 적어도 하나의 반도체 소자 및 상기 복수의 제1 정렬 솔더링부와 각각 대응되는 복수의 제2 정렬 솔더링부가 형성된 캐리어 기판을 제공하는 단계; 상기 적어도 하나의 반도체 소자를 상기 캐리어 기판에 배치하여, 상기 복수의 제1 정렬 솔더링부를 상기 복수의 제2 정렬 솔더링부와 대체로 정렬시키는 단계; 상기 복수의 제1 정렬 솔더링부와 상기 복수의 제2 정렬 솔더링부를 납땜하여 복수의 정렬 솔더조인트를 형성함으로써, 상기 적어도 하나의 반도체 소자를 상기 캐리어 기판에 정확하게 정렬하고 고정시키는 단계; 상기 캐리어 기판의 상기 적어도 하나의 반도체 소자가 소재하는 측에 몰딩을 수행하여 상기 적어도 하나의 반도체 소자를 감싸는 몰딩체를 형성하는 단계; 상기 연결단자를 상기 몰딩체로부터 노출시키는 단계; 및 상기 몰딩체의 상기 연결단자가 노출되는 표면에 상호연결층과 외부단자를 순차적으로 형성하여, 상기 연결단자를 상기 상호연결층을 통해 상기 외부단자에 전기적으로 연결시키는 단계를 포함한다.The present application provides a semiconductor packaging method in one aspect, which includes at least one semiconductor device in which an active surface on which a connection terminal is formed and a passive surface on which a plurality of first alignment soldering portions are formed face each other, and the plurality of first alignment providing a carrier substrate on which a plurality of second alignment soldering portions respectively corresponding to the soldering portions are formed; disposing the at least one semiconductor device on the carrier substrate to generally align the plurality of first alignment soldering portions with the plurality of second alignment soldering portions; accurately aligning and fixing the at least one semiconductor device to the carrier substrate by soldering the plurality of first alignment soldering portions and the plurality of second alignment soldering portions to forming a plurality of alignment solder joints; forming a molding body surrounding the at least one semiconductor device by performing molding on a side of the carrier substrate on which the at least one semiconductor device is located; exposing the connection terminal from the molding body; and sequentially forming an interconnection layer and an external terminal on a surface on which the connection terminal of the molding body is exposed, and electrically connecting the connection terminal to the external terminal through the interconnection layer.

본 출원은 다른 측면으로 반도체 어셈블리를 제공하며, 상기 반도체 어셈블리는 상기 반도체 패키징 방법을 통해 패키징이 수행된다.In another aspect, the present application provides a semiconductor assembly, wherein the semiconductor assembly is packaged through the semiconductor packaging method.

본 출원은 또 다른 측면으로 상기 반도체 어셈블리를 포함하는 전자 디바이스를 제공한다. In another aspect, the present application provides an electronic device including the semiconductor assembly.

상기 설명은 단지 본 출원의 기술방안을 보다 명확하게 이해하고 명세서의 내용에 따라 실시할 수 있도록 본 출원에 대해 개략적으로 기술한 것에 불과하다. 본 출원의 상기 및 기타 목적, 특징과 장점이 더욱 명확하고 쉽게 이해될 수 있도록, 이하 본 출원의 구체적인 실시방식을 상세히 설명한다.The above description is merely a schematic description of the present application so that the technical solution of the present application can be clearly understood and implemented according to the contents of the specification. In order that the above and other objects, features, and advantages of the present application may be more clearly and easily understood, a specific implementation method of the present application will be described in detail below.

도 1은 종래 기술에 따른 칩퍼스트(chip-first) 팬아웃 패키징 과정 중 배치 오정렬 또는 몰드 플로우(mold flow) 밀림으로 인한 다이 시프트 및 칩 회전현상을 나타낸 설명도이다.
도 2는 도 1에 도시된 다이 시프트 및 회전 후에 형성되는 언더 범프 금속층(UBM) 및 재배선층(RDL) 트레이스의 미스매치(또는 오정렬) 상태 설명도이다.
도 3은 본 출원의 실시방식에 따른 패키징 방법의 흐름도이다.
도 4a 내지 도 4g는 본 출원의 일 예시적 실시예에 따른 패키징 방법을 도식적으로 설명한 단면도이다.
도 5a 내지 도 5g는 본 출원의 다른 일 예시적 실시예에 따른 패키징 방법을 도식적으로 설명한 단면도이다.
FIG. 1 is an explanatory diagram illustrating die shift and chip rotation caused by misalignment or mold flow pushing during a chip-first fan-out packaging process according to the related art.
FIG. 2 is an explanatory diagram of a mismatch (or misalignment) state of under bump metal layer (UBM) and redistribution layer (RDL) traces formed after the die shift and rotation shown in FIG. 1 .
3 is a flowchart of a packaging method according to an embodiment of the present application.
4A to 4G are cross-sectional views schematically illustrating a packaging method according to an exemplary embodiment of the present application.
5A to 5G are cross-sectional views schematically illustrating a packaging method according to another exemplary embodiment of the present application.

본 출원은 이하의 설명에 참고 도면의 적어도 하나의 실시예를 포함하며, 도면에서 유사한 숫자로 동일하거나 유사한 구성요소를 표시한다. 비록 이하의 설명은 주로 구체적인 실시예에 기초한 것이나, 당업계의 보통의 기술자라면 이하의 설명은 첨부된 청구항 및 등가의 내용에 의해 정의되며, 이하의 설명 및 첨부도면에 의해 지지되는 본 출원의 발명 구상 및 범위 내에 포함되는 대체, 변형, 및 등가의 기술 수단 또는 방안을 포괄하고자 하는데 목적이 있음을 이해하여야 한다. 이하의 설명에서, 본 출원에 대한 충분한 이해를 돕기 위해 구체적인 배치, 조성, 및 공정 등과 같은 일부 구체적인 내용을 제공한다. 기타 상황에서, 본 출원에 대한 불필요한 혼동을 피하기 위하여, 공지된 공정 및 제조기술의 구체적인 세부 내용은 설명하지 않는다. 또한, 첨부도면에 도시된 각종 실시예는 도식적으로 도시한 것이며 반드시 비율대로 도시한 것은 아니다.This application includes at least one embodiment of the reference drawings in the description that follows, wherein like numbers indicate like or similar elements. Although the following description is mainly based on specific embodiments, for those of ordinary skill in the art, the following description is defined by the appended claims and equivalents, and the invention of the present application supported by the following description and accompanying drawings It should be understood that the purpose is to cover alternatives, modifications, and equivalent technical means or measures included within the concept and scope. In the following description, some specific details, such as specific arrangements, compositions, and processes, are provided in order to provide a sufficient understanding of the present application. In other circumstances, specific details of well-known processes and manufacturing techniques are not described in order to avoid unnecessary confusion with respect to the present application. In addition, various embodiments shown in the accompanying drawings are schematically illustrated and are not necessarily drawn to scale.

반도체 어셈블리(반도체 패키지라고도 칭함)는 현대 전자 디바이스 또는 제품의 핵심 부재이다. 반도체 어셈블리는 소자의 수량 및 밀도 측면에서 대체적으로 디스크리트 반도체 어셈블리, 다시 말해, 단일한 디지털 논리 프로세서, 다이오드, 트리오드와 같은 단일칩 어셈블리; 이미지 센서(CIS)와 이미지 프로세서(ASIC)의 모듈, 중앙처리장치(CPU)와 동적 메모리(DRAM) 스택과 같은 다중칩 어셈블리; 및 핸드폰 중의 RF 프론트 엔드 모듈(FEM), 핸드폰 및 스마트 워치 중의 디스플레이 스크린 모듈과 같은 시스템 레벨 어셈블리로 분류된다. 통상적으로, 시스템 레벨 어셈블리에 비교적 광범위하고 많은 소자가 포함되며, 반도체 소자 이외에, 수동 소자(레지스터, 커패시터, 인덕터) 및 기타 소자, 심지어 어셈블리를 더 포함한다.BACKGROUND Semiconductor assemblies (also called semiconductor packages) are a key component of modern electronic devices or products. A semiconductor assembly is generally a discrete semiconductor assembly in terms of the quantity and density of devices, that is, a single-chip assembly such as a single digital logic processor, a diode, and a triode; multi-chip assemblies such as modules of image sensors (CIS) and image processors (ASICs), central processing units (CPUs) and dynamic memory (DRAM) stacks; and system-level assemblies, such as RF front-end modules (FEM) in mobile phones, and display screen modules in mobile phones and smart watches. Typically, a system level assembly includes a relatively wide range of components, and in addition to semiconductor components, it further includes passive components (resistors, capacitors, inductors) and other components, even assemblies.

본문 중의 반도체 어셈블리는 능동 및 수동 소자를 포함할 수 있으며, 바이폴라 트랜지스터, 전계효과 트랜지스터, 집적회로 등의 능동소자 및 칩 레지스터, 커패시터, 인덕터, 집적 수동 디바이스(IPD), 마이크로 전자기계 시스템(MEMS) 등의 수동 소자를 포함하나 이에 한정되지 않는다. 각종 능동 및 수동 소자 사이에 각종 전기적 연결 관계를 구축함으로써, 반도체 어셈블리가 고속 계산과 기타 유용한 기능을 실행할 수 있는 회로를 형성한다.Semiconductor assemblies in this text may include active and passive components, and active components such as bipolar transistors, field effect transistors, integrated circuits, and chip resistors, capacitors, inductors, integrated passive devices (IPD), microelectromechanical systems (MEMS) passive elements such as, but not limited to. By establishing various electrical connections between various active and passive components, semiconductor assemblies form circuits capable of performing high-speed calculations and other useful functions.

현재, 반도체 제조는 통상적으로 두 가지 복잡한 제조공정인 웨이퍼를 제조하는 전공정과 패키지를 제조하는 후공정을 포함하며, 각각의 공정은 모두 수백가지의 단계와 관련된다. 웨이퍼를 제조하는 전공정은 웨이퍼의 표면에 복수의 칩(die)을 형성하는 것과 관련되며, 각각의 칩은 통상적으로는 동일하고, 또한 내부에 능동 및/또는 수동 유닛이 전기적으로 연결되어 형성되는 회로를 포함한다. 패키지를 제조하는 후공정은 완성된 웨이퍼로부터 개별 칩을 분리하고, 반도체 어셈블리로 패키징 하여 전기적 연결, 구조적 지지 및 환경적 격리를 제공함과 동시에, 전자제품의 후속 조립에 편의를 제공하는 등과 관련된다. Currently, semiconductor manufacturing typically includes two complex manufacturing processes, a front process for manufacturing a wafer and a post process for manufacturing a package, each process involving hundreds of steps. A whole process of manufacturing a wafer involves forming a plurality of chips (die) on the surface of the wafer, each chip is usually the same, and a circuit formed by electrically connecting active and/or passive units therein includes The post-process of manufacturing the package involves separating individual chips from the finished wafer and packaging them into semiconductor assemblies to provide electrical connection, structural support, and environmental isolation, while also providing convenience for subsequent assembly of electronic products.

반도체 제조의 중요한 목표는 보다 작은 반도체 소자, 패키지와 어셈블리를 생산하는 것이다. 작은 제품일수록 통상적으로 집적도가 더 높고, 소비 전력은 더 적으며, 더 높은 성능을 구비하면서 면적/부피가 더 작으며, 이는 최종 제품의 시장 성과에 매우 중요하다. 한편으로는 전공정인 웨이퍼 공정의 개선을 통해 보다 작은 집적회로를 제작하여, 칩을 축소시키고, 밀도를 증가시키며 성능을 향상시킬 수 있다. 다른 한편으로는 후공정인 패키징 공정에서 패키지 설계, 공정 및 패키지 소재의 개선을 통해 추가적으로 반도체 어셈블리의 크기를 감소시키고, 밀도를 증가시키며 성능을 향상시킬 수 있다.An important goal in semiconductor manufacturing is to produce smaller semiconductor devices, packages and assemblies. Smaller products typically have higher levels of integration, consume less power, have higher performance, and have a smaller area/volume, which is critical to the market performance of the final product. On the other hand, by improving the wafer process, which is the previous process, a smaller integrated circuit can be manufactured, thereby reducing the chip size, increasing the density, and improving performance. On the other hand, in the packaging process, which is a post-process, the size of the semiconductor assembly may be further reduced, the density may be increased, and performance may be improved by improving the package design, process, and package material.

현재 후공정인 패키지 공정에서, 비교적 참신하고 효과적인 패키징 방식은 팬아웃 패키징이다. 팬아웃 패키징은 통상적으로 절단된 웨이퍼로부터의 하나 또는 복수의 합격 칩(die)을 몰딩 화합물로 감싸고 재배선층(RDL)을 거쳐 상호 연결된 트레이스를 칩의 연결 패드로부터 외부의 솔더볼로 인출하여 보다 높은 I/O 밀도와 유연한 집적도를 구현하는 패키징 기술이다. 팬아웃 패키징은 주로 칩 퍼스트(chip-first)형 패키징과 칩 라스트(chip-last)형 패키징으로 구분할 수 있다. chip-first형 패키징은 또한 능동 페이스다운(face-down)형 및 능동 페이스업(face-up)형으로 구분할 수 있다.In the current post-processing packaging process, a relatively novel and effective packaging method is fan-out packaging. Fan-out packaging typically involves wrapping one or more acceptance chips (die) from a cut wafer with a molding compound and drawing interconnected traces via a redistribution layer (RDL) from the chip's connection pads to external solder balls to achieve higher I It is a packaging technology that realizes /O density and flexible integration. Fan-out packaging can be mainly divided into chip-first packaging and chip-last packaging. Chip-first packaging can also be divided into active face-down and active face-up types.

chip-first/face-down형 패키징의 메인 스트림 공정은 다음과 같은 주요 단계를 포함할 수 있다: 절단을 거친 웨이퍼로부터 칩을 픽업하고 접착필름이 부착된 캐리어 기판에 배치하여, 능동 표면이 접착필름을 향하도록 하는 단계; 몰딩 화합물을 사용하여 칩이 장착된 측을 몰딩하는 단계; 캐리어 기판(접착필름과 함께)을 제거하여 칩의 능동 표면을 노출시키는 단계; 칩의 능동 표면에 상호연결층(RDL층과 언더 범프 금속층(UBM) 포함)을 형성하는 단계; 상호연결층에 솔더볼을 형성하는 단계, 여기서 칩의 상호연결 패드 또는 상호연결 범프는 상호연결층을 통해 솔더볼과 전기적 연결을 구현하며; 및 절단하여 독립된 반도체 어셈블리를 형성하는 단계.The main stream process of chip-first/face-down packaging can include the following major steps: Picking up the chip from the cut wafer and placing it on a carrier substrate with an adhesive film attached thereto so that the active surface is an adhesive film to face; molding the side on which the chip is mounted using a molding compound; removing the carrier substrate (along with the adhesive film) to expose the active surface of the chip; forming an interconnect layer (including an RDL layer and an under bump metal layer (UBM)) on the active surface of the chip; forming solder balls in the interconnect layer, wherein the interconnect pads or interconnect bumps of the chip implement electrical connection with the solder balls through the interconnect layer; and cutting to form an independent semiconductor assembly.

chip-first/face-up형 패키징 공정은 chip-first/face-down형 패키징 공정과 대체로 동일할 수 있으며, 주요 차이점은, 칩을 픽업하여 접착필름이 부착된 캐리어 기판에 배치할 때 능동 표면이 접착필름과 등지도록 하는 단계; 몰딩 후 칩의 능동 표면 측 몰딩 화합물을 박화시켜 칩의 능동 표면의 상호연결 범프를 노출시키는 단계; 및 상호연결층과 솔더볼이 형성된 후 캐리어 기판을 제거하는 단계이다.The chip-first/face-up type packaging process can be largely the same as the chip-first/face-down type packaging process, with the main difference being that when the chip is picked up and placed on a carrier substrate to which an adhesive film is attached, the active surface step of making it back to the adhesive film; thinning a molding compound on the active surface side of the chip after molding to expose interconnect bumps on the active surface of the chip; and removing the carrier substrate after the interconnect layer and the solder ball are formed.

팬아웃 패키징이 현재 직면한 기술문제는 칩의 고정밀 배치 및 위치 고정에 있어 효율적이고 경제적인 방법이 여전히 부족하다는 것이다. 종종 칩의 배치 정밀도가 높을수록, 장비의 원가가 높아지고, 생산효율은 낮아질 뿐만 아니라, 칩 픽앤플레이스 장비의 정밀도가 0.5 미크론 한계를 돌파하기 어렵다. 또한, 칩을 접착필름에 배치한 후, 접착필름으로 위치가 접착 고정되나, 점성 접착필름은 변형 가능성이 있어 몰딩 과정에서 몰딩재가 흐르면서 칩이 밀리는 현상을 형성하여, 접착필름 상에서 칩의 이동과 회전을 초래한다. 몰딩 공정에 사용되는 비교적 높은 온도는 이러한 문제를 더욱 가중시킨다. 칩의 이동과 회전의 또 다른 원인은 몰딩체 내의 내부 응력이다. 종래의 chip-first/face-up 패키징 공정으로 구체화하면, 몰딩 과정은 가열 사출하고, 몰딩재를 고온에서 유지하여 부분 경화하며, 냉각하는 3단계를 포함한다. 일반적으로 이후 몰딩재를 항온으로 가열하여 완전 경화시키는 단계가 더 있을 수 있다. 칩, 몰딩재, 접착필름, 캐리어 기판 등은 열팽창계수에 차이가 있기 때문에, 몰딩 과정에서 각종 재료의 열팽창계수의 미스매치 및 몰딩재의 경화 수축으로 인해 몰딩체의 불균일한 내부 응력을 초래하고, 더 나아가 다이 시프트 및/또는 회전(도 1의 우측 하부의 칩 배열)과 몰딩체(칩과 캐리어 기판이 몰딩재로 감싸져 성형된 형태)의 비틀림을 초래한다. 다이 시프트 및/또는 회전은 나아가 후속 형성되는 재배선(RDL) 트레이스 및 언더 범프 금속화 (UBM) 위치의 미스매치 또는 오정렬을 초래하며(도 2의 우측 상부의 다이 시프트와 회전이 발생한 후의 상태), 이에 따라 양품률이 대폭 낮아질 수 있다. 몰딩체의 비틀림은 후속 패키징 공정 (RDL과 UBM 형성 포함)에 어려움을 초래할 수 있으며, 심할 경우 심지어 후속 제조를 계속할 수 없게 된다.The technical problem facing fan-out packaging today is that it still lacks an efficient and economical method for high-precision placement and positioning of chips. Often, the higher the placement precision of the chip, the higher the cost of the equipment, the lower the production efficiency, and the precision of the chip pick and place equipment is difficult to break through the 0.5 micron limit. In addition, after placing the chip on the adhesive film, the position is fixed with the adhesive film, but the viscous adhesive film has the potential to be deformed. causes The relatively high temperatures used in the molding process exacerbate this problem. Another cause of chip movement and rotation is internal stress in the molded body. When embodied in the conventional chip-first/face-up packaging process, the molding process includes three steps: heating and injection, maintaining the molding material at a high temperature to partially harden, and cooling. In general, there may be further a step of completely curing the molding material by heating it to a constant temperature thereafter. Since chips, molding materials, adhesive films, carrier substrates, etc. have different coefficients of thermal expansion, non-uniform internal stress of the molded body is caused due to mismatch of thermal expansion coefficients of various materials and curing shrinkage of molding materials during the molding process. Further, die shift and/or rotation (a chip arrangement in the lower right of FIG. 1) and distortion of a molded body (a form in which a chip and a carrier substrate are wrapped and molded with a molding material) are caused. Die shift and/or rotation further results in mismatch or misalignment of under bump metallization (UBM) positions and redistribution (RDL) traces formed subsequently (state after die shift and rotation in upper right of Figure 2). , and thus the yield rate may be significantly lowered. The torsion of the molded body can cause difficulties in the subsequent packaging process (including the formation of RDL and UBM), and in severe cases, it may even be impossible to continue subsequent manufacturing.

본 출원의 목적은 적어도 상기 기술문제를 해결할 수 있는 새롭고 혁신적인 패키징 방법을 제공하고자 하는데 있다.It is an object of the present application to provide a new and innovative packaging method capable of solving at least the above technical problem.

본 출원의 실시예에 따른 패키징 방법은 땜납이 용융 또는 부분 용융 상태일 때 반도체 소자와 캐리어 기판 간의 정렬 솔더조인트(joint)의 자체 정렬 능력을 이용하여 반도체 소자를 캐리어 기판 상의 목표 위치에 자동으로 정확하게 정렬시키고, 땜납이 응고된 후 반도체 소자에 대한 위치 고정을 달성할 수 있으며, 여기서 반도체 소자의 수동 표면(즉, 능동 표면의 반대면) 및 캐리어 기판의 일측에 각각 제1 정렬 솔더링부 및 상응하는 제2 정렬 솔더링부(예를 들어, 그 중 하나는 정렬 솔더범프이고, 다른 하나는 정렬 패드이거나; 또는 둘 모두 정렬 솔더범프이다)를 미리 형성한다. 상기 패키징 방법은 반도체 소자를 캐리어 기판 상의 목표 위치에 배치하여 제1 정렬 솔더링부와 제2 정렬 솔더링부를 서로 접촉시킨 후, 제1 정렬 솔더링부와 제2 정렬 솔더링부 중의 하나(또는 둘)를 용융시켜 정렬 솔더조인트를 형성하며, 이때 반도체 소자가 캐리어 기판 상의 목표 위치에 정확하게 정렬되지 않으면(즉, 제1 정렬 솔더링부와 제2 정렬 솔더링부가 정렬되지 않으면), 용융 또는 부분 용융 상태(액체 상태 또는 부분 액체 상태)인 정렬 솔더조인트가 최소 표면에너지 원리에 따라 자동으로 반도체 소자를 목표 위치로 정확하게 유도하여 표면에너지를 최소화하며, 또한 정렬 솔더조인트가 경화된 후 반도체 소자가 목표 위치에 견고하게 고정된 상태를 유지시킨다. 제1 정렬 솔더링부와 제2 정렬 솔더링부(부피, 기하 형상, 성분, 위치, 분포 및 수량 등 측면을 포함하나 이에 한정되지 않는다)는 가장 정확하고, 효과적이며, 고효율의 신뢰할 수 있는 자체 정렬 능력을 구현하도록 설계하는 것이 바람직하다. 납땜 방식을 이용하여 접착필름의 접착 방식을 대체함으로써 반도체 소자를 캐리어 기판에 고정시키므로, 비틀림 문제가 개선될 뿐만 아니라, 견고한 납땜 방식을 통해 몰딩 과정에서 반도체 소자에 발생할 가능성이 있는 다이 시프트와 회전 문제를 방지할 수 있고, 또한 정렬 솔더조인트의 자체 정렬 능력을 감안하여 반도체 소자를 픽업 및 배치할 때 소정의 배치 편차가 허용될 수 있어, 반도체 소자의 배치 정밀도(특히, 칩 마운팅 장치(pick and place 또는 die bonder))에 대한 요구를 현저히 낮출 수 있으며, 또한 반도체 소자의 픽업 및 배치 조작 속도가 현저히 향상되어 공정효율이 높아지고, 공정 원가가 절감된다.The packaging method according to the embodiment of the present application uses the self-aligning ability of an alignment solder joint between a semiconductor device and a carrier substrate when solder is in a molten or partially molten state to automatically and accurately position a semiconductor device to a target position on a carrier substrate. Alignment and position fixation to the semiconductor device after the solder is solidified can be achieved, wherein the first alignment soldering portion and the corresponding side respectively on the passive surface of the semiconductor device (that is, the opposite side of the active surface) and on one side of the carrier substrate A second alignment soldering portion (eg, one of which is an alignment solder bump, the other is an alignment pad; or both are alignment solder bumps) is preformed. In the packaging method, one (or two) of the first alignment soldering unit and the second alignment soldering unit is melted after the semiconductor device is placed at a target position on the carrier substrate, the first alignment soldering unit and the second alignment soldering unit are brought into contact with each other. to form an alignment solder joint, and at this time, if the semiconductor device is not accurately aligned to the target position on the carrier substrate (that is, if the first alignment soldering part and the second alignment soldering part are not aligned), a molten or partially molten state (liquid state or Partial liquid state), the alignment solder joint automatically guides the semiconductor device to the target position precisely according to the principle of minimum surface energy to minimize the surface energy. keep the state The first alignment soldering part and the second alignment soldering part (including but not limited to aspects such as volume, geometry, composition, location, distribution and quantity) are the most accurate, effective, highly efficient and reliable self-alignment capability. It is desirable to design it to implement Since the semiconductor element is fixed to the carrier substrate by replacing the adhesion method of the adhesive film using the soldering method, not only the torsion problem is improved, but also the die shift and rotation problems that may occur in the semiconductor element during the molding process through the solid soldering method In addition, in consideration of the self-aligning ability of the alignment solder joint, a predetermined placement deviation can be tolerated when picking up and placing the semiconductor element, so that the placement accuracy of the semiconductor element (especially the pick and place or die bonder))), and the pick-up and placement operation speed of semiconductor devices is significantly improved, thereby increasing process efficiency and reducing process costs.

본문에서 사용되는 용어인 "반도체 소자"는 칩 제조공장(fab)에서 생산되는 칩(베어 칩, 다이, 웨이퍼 칩, 집적회로로 호환하여 칭할 수 있다), 즉 웨이퍼 절단 및 테스트를 거친 후 아직 패키징 되지 않은 칩을 의미하며, 이러한 칩에는 통상적으로 외부와 연결하기 위한 상호연결 패드(pad)만 있을 수 있다. 필요에 따라, 반도체 소자는 상호연결 패드에 상호연결 범프(bump)를 형성하는 등의 전처리(최소 부분 패키징)를 거친 칩일 수도 있으며, 반도체 소자는 적층된 칩 및 패키징된 칩 등의 부가적인 구조를 구비할 수도 있다.The term "semiconductor device" used in this text refers to a chip produced in a chip manufacturing plant (fab) (can be interchangeably referred to as a bare chip, die, wafer chip, and integrated circuit), that is, a wafer that is still packaged after being cut and tested. It means a chip that has not been used, and such a chip may typically have only interconnection pads for connecting to the outside. If necessary, the semiconductor device may be a chip that has undergone pretreatment (minimum partial packaging), such as forming interconnect bumps on interconnect pads, and the semiconductor device includes additional structures such as stacked chips and packaged chips. may be provided.

본문에서 사용되는 용어인 "능동 표면"이란 일반적으로 반도체 소자의 회로기능을 갖는 측의 표면을 의미하며, 그 위에 상호연결 패드(또는 상호연결 패드에 형성되는 상호연결 범프)가 구비되고, 정면 또는 기능면으로 호환하여 칭할 수도 있다. 반도체 소자의 능동 표면은 회로기능을 갖지 않는 타측 표면(수동 표면 또는 배면으로 호환해서 칭할 수도 있다)과 서로 대향한다.As used herein, the term “active surface” generally refers to the surface of the side having a circuit function of a semiconductor device, on which an interconnection pad (or interconnection bump formed on the interconnection pad) is provided, the front or They may be called interchangeably in terms of function. The active surface of the semiconductor element is opposed to the other surface (which may be referred to as a passive surface or a back surface interchangeably) which does not have a circuit function.

본문에서 사용되는 용어인 "연결단자"란 일반적으로 반도체 소자의 능동 표면상의 상호연결 패드 또는 상호연결 범프를 의미한다.As used herein, the term “connection terminal” generally refers to an interconnection pad or interconnection bump on an active surface of a semiconductor device.

본문에서 사용되는 용어인 "정렬 솔더링부"란 일반적으로 당업계의 공지된 납땜 방법을 통해 대응되는 다른 정렬 솔더링부에 정렬되도록 납땜되는 구조를 의미한다.As used herein, the term “aligned soldering unit” refers to a structure that is soldered to be aligned with another corresponding alignment soldering unit through a soldering method known in the art.

도 3은 본 출원의 실시방식에 따른 패키징 방법의 흐름 설명도이다. 도 3에 도시된 바와 같이, 상기 패키징 방법은 이하의 단계를 포함한다:3 is a flow explanatory diagram of a packaging method according to an embodiment of the present application. 3 , the packaging method includes the following steps:

S310: 적어도 하나의 반도체 소자와 캐리어 기판을 제공하는 단계, 상기 반도체 소자는 각각 서로 마주보는 능동 표면과 수동 표면을 구비하며, 상기 능동 표면에 연결단자가 형성되고, 상기 수동 표면에 복수의 제1 정렬 솔더링부가 형성되며, 또한 상기 캐리어 기판에 상기 복수의 제1 정렬 솔더링부와 각각 대응되는 복수의 제2 정렬 솔더링부를 형성한다. S310: providing at least one semiconductor device and a carrier substrate, each of the semiconductor devices having an active surface and a passive surface facing each other, a connection terminal is formed on the active surface, and a plurality of first Alignment soldering portions are formed, and a plurality of second alignment soldering portions respectively corresponding to the plurality of first alignment soldering portions are formed on the carrier substrate.

일부 실시예에서, 상기 반도체 소자는 복수개이다. 예시로서, 상기 복수의 반도체 소자는 기능, 치수 또는 형상 면에서 적어도 부분적으로 서로 다를 수도 있고, 서로 같을 수도 있다. 구체적인 공정 조건 또는 실제 필요에 따라(예를 들어, 상기 캐리어 기판과 상기 반도체 소자의 치수 형상, 상기 반도체 소자의 배치 간격 또는 패키징 치수 형상, 제작 공정 규범, 반도체 어셈블리의 기능 설계 등) 상기 반도체 소자의 유형과 구체적인 수량을 적절히 선택할 수 있음을 이해하여야 하며, 본 출원에서는 이에 대해 특별히 한정하지 않는다.In some embodiments, the semiconductor device is plural. By way of example, the plurality of semiconductor devices may be at least partially different from each other in function, dimension, or shape, or may be the same as each other. According to specific process conditions or actual needs (for example, the dimensional shape of the carrier substrate and the semiconductor device, the arrangement interval or packaging dimensional shape of the semiconductor device, the manufacturing process norm, the functional design of the semiconductor assembly, etc.) of the semiconductor device It should be understood that the type and specific quantity may be appropriately selected, and the present application is not particularly limited thereto.

일부 실시예에서, 상기 캐리어 기판은 유리 캐리어 기판, 세라믹 캐리어 기판, 금속 캐리어 기판, 유기 고분자 소재 캐리어 기판 또는 실리콘 웨이퍼 또는 상기 두 종류, 심지어 두 종류 이상의 캐리어 기판의 조합이다.In some embodiments, the carrier substrate is a glass carrier substrate, a ceramic carrier substrate, a metal carrier substrate, an organic polymer material carrier substrate or a silicon wafer, or a combination of the two, or even two or more types of carrier substrates.

일부 실시예에서, 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부 중의 어느 하나는 정렬 솔더범프이고, 다른 하나는 상기 정렬 솔더범프와 대응되는 정렬 패드이다. 다른 일부 실시예에서, 상기 제1 정렬 솔더링부와 상기 제2 솔더링부는 모두 정렬 솔더범프이고 또한 이 둘의 용융점은 같을 수도 있고 다를 수도 있다. 예시로서, 상기 정렬 솔더범프는 당업계의 공지된 범프 제작 공정(예를 들어, 전기도금법, 볼 어태치법, 스텐실 인쇄법, 증발/스퍼터링법 등)을 이용하여 반도체 소자(예를 들어, 웨이퍼) 또는 캐리어 기판에 미리 제작할 수 있다. 예시로서, 상기 정렬 패드는 증착(예를 들어, 금속층)-포토에칭-에칭 공정을 이용하여 반도체 소자(예를 들어, 웨이퍼) 또는 캐리어 기판에 미리 제작할 수 있다. 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부는 정렬 목적을 위해 서로 납땜될 수만 있다면, 임의의 다른 납땜 구조 또는 형태를 채택해도 된다는 점을 이해하여야 한다.In some embodiments, one of the first alignment soldering unit and the second alignment soldering unit is an alignment solder bump, and the other is an alignment pad corresponding to the alignment solder bump. In some other embodiments, both the first alignment soldering part and the second soldering part are aligned solder bumps, and the melting points of the two soldering parts may be the same or different. As an example, the alignment solder bump is a semiconductor device (eg, a wafer) using a bump manufacturing process known in the art (eg, electroplating method, ball attach method, stencil printing method, evaporation / sputtering method, etc.) Alternatively, it may be fabricated in advance on a carrier substrate. For example, the alignment pad may be fabricated in advance on a semiconductor device (eg, a wafer) or a carrier substrate using a deposition (eg, metal layer)-photoetching-etching process. It should be understood that the first alignment soldering portion and the second alignment soldering portion may adopt any other soldering structure or configuration, as long as they can be soldered to each other for alignment purposes.

일부 실시예에서, 상기 제1 정렬 솔더링부는 부피, 크기, 기하 형상, 성분, 분포, 위치 및 수량 등 방면에서 상기 제2 정렬 솔더링부와 서로 대응됨으로써, 서로 납땜을 통해 상기 반도체 소자를 상기 캐리어 기판에서 상응하는 목표 위치에 정확하게 정렬시킬 수 있다. In some embodiments, the first alignment soldering part corresponds to the second alignment soldering part in volume, size, geometric shape, component, distribution, position, quantity, etc., so that the semiconductor device is connected to the carrier substrate through soldering to each other. can be precisely aligned to the corresponding target position in

구체적인 공정 조건 또는 실제 수요(예를 들어, 상기 캐리어 기판과 상기 반도체 소자의 크기 형상, 상기 반도체 소자의 배치 간격 또는 패키지 크기 형상 등)에 따라 상기 제1 정렬 솔더링부 및/또는 상기 제2 정렬 솔더링부의 구체적인 부피, 크기, 기하 형상, 성분, 분포, 위치와 수량을 적절하게 선택할 수 있음을 이해하여야 하며, 본 출원은 이에 대해 특별히 한정하지 않는다. 예를 들어, 모든 반도체 소자에 대하여, 기능, 크기 또는 형상이 서로 동일한지 여부에 관계없이, 상기 제1 정렬 솔더링부는 모두 대체로 동일한 부피, 크기, 기하 형상 또는 성분으로 형성될 수 있고, 캐리어 기판 상의 상기 제2 정렬 솔더링부 역시 모두 대체로 동일한 부피, 크기, 기하 형상 또는 성분으로 형성되어, 후속 공정의 복잡도를 낮추고 패키징 효율을 높일 수 있다. 또한 예를 들어, 기능, 크기 또는 형상이 상이한 반도체 소자에 대하여, 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부는 상이한 부피, 크기, 기하 형상 또는 성분으로 형성되어, 후속되는 납땜 공정 후 상이한 솔더조인트 높이를 형성함으로써, 특정 기능을 구현하거나 또는 특정 요구를 충족시킬 수 있다. 일부 실시예에서, 복수의 반도체 소자에 대해, 상기 제1 정렬 솔더링부 및/또는 상기 제2 정렬 솔더링부는 후속 공정에서 정렬 솔더조인트를 형성한 후, 상기 복수의 반도체 소자의 능동 표면이 상기 캐리어 기판과 평행한 동일 평면 내에 위치할 수 있도록 설치된다. 일부 실시예에서, 복수의 반도체 소자에 대하여, 상기 제1 정렬 솔더링부 및/또는 상기 제2 정렬 솔더링부는 후속으로 정렬 솔더조인트를 형성한 후 상기 복수의 반도체 소자의 수동 표면이 상기 캐리어 기판과 평행한 동일 평면 내에 위치할 수 있도록 설치된다. 또한 예를 들어, 각각의 상기 반도체 소자마다 적어도 3개의 대체로 규칙적으로 분포되는 상기 제1 정렬 솔더링부를 형성하여, 반도체 소자의 수동 표면이 상기 제1 정렬 솔더링부와 상기 제2 솔더링부의 납땜을 통해 캐리어 기판과 대체로 평행한 평면 내에 견고하고 안정적으로 유지되도록 할 수 있다. The first alignment soldering unit and/or the second alignment soldering unit are performed according to specific process conditions or actual demands (eg, the size shape of the carrier substrate and the semiconductor device, the arrangement interval of the semiconductor device, the package size shape, etc.) It should be understood that the specific volume, size, geometric shape, component, distribution, position and quantity of the part may be appropriately selected, and the present application is not particularly limited thereto. For example, for all semiconductor devices, irrespective of whether the function, size, or shape are identical to each other, the first alignment soldering portions may all be formed of substantially the same volume, size, geometry, or component, and may be formed on a carrier substrate. All of the second alignment soldering units are also formed to have substantially the same volume, size, geometric shape or components, thereby reducing the complexity of a subsequent process and increasing packaging efficiency. Also, for example, for semiconductor devices having different functions, sizes or shapes, the first alignment soldering portion and the second alignment soldering portion may be formed in different volumes, sizes, geometries or components, so that different solders after a subsequent soldering process By forming the joint height, a specific function can be implemented or a specific need can be met. In some embodiments, for the plurality of semiconductor devices, after the first alignment soldering portion and/or the second alignment soldering portion forms an alignment solder joint in a subsequent process, active surfaces of the plurality of semiconductor devices are formed on the carrier substrate It is installed so that it can be located in the same plane parallel to. In some embodiments, for the plurality of semiconductor devices, the passive surfaces of the plurality of semiconductor devices are parallel to the carrier substrate after the first alignment soldering portion and/or the second alignment soldering portion subsequently forming an alignment solder joint. It is installed so that it can be located in the same plane. Also, for example, by forming at least three generally regularly distributed first alignment soldering portions for each of the semiconductor elements, the passive surface of the semiconductor element may be soldered to the carrier through the first alignment soldering portions and the second soldering portions. It can be made to remain rigid and stable in a plane generally parallel to the substrate.

일부 실시예에서, 상기 연결단자는 도 4a에 도시된 바와 같이 상호연결 범프이다. 예시로서, 상기 상호연결 범프는 당업계의 공지된 범프 제작 공정(예를 들어, 전기도금법, 볼 어태치법, 스텐실 인쇄법, 증발/스퍼터링법 등)을 이용하여 반도체 소자(예를 들어, 웨이퍼) 상의 상호연결 패드에 미리 제작할 수 있다. 예를 들어, 상기 상호연결 범프는 도전성 필러 형태일 수 있다. 대체적 실시예로서, 도 5a에 도시된 바와 같이, 상기 연결단자는 상호연결 패드 자체이다.In some embodiments, the connector is an interconnect bump as shown in FIG. 4A . As an example, the interconnect bumps are manufactured using a bump manufacturing process known in the art (eg, electroplating, ball attach, stencil printing, evaporation/sputtering, etc.) to form a semiconductor device (eg, a wafer). It can be prefabricated on the interconnect pads on the top. For example, the interconnect bumps may be in the form of conductive pillars. As an alternative embodiment, as shown in Fig. 5a, the connection terminal is the interconnect pad itself.

S320: 상기 적어도 하나의 반도체 소자를 상기 캐리어 기판에 배치하여, 상기 복수의 제1 정렬 솔더링부를 상기 복수의 제2 정렬 솔더링부와 대체로 정렬시키는 단계.S320: disposing the at least one semiconductor device on the carrier substrate to generally align the plurality of first alignment soldering portions with the plurality of second alignment soldering portions.

일부 실시예에서, 상기 "대체로 정렬된다"는 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부가 각각 서로 접촉되나, 단 상기 수동 표면과 수직인 방향에서는 정확하게 정렬되지 않는 상태를 포함한다. 본문 중의 "정렬"은 일반적으로 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부의 중심이 상기 수동 표면과 수직인 방향에서 정렬되는 것을 의미한다. 설명해 두어야 할 점으로, 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부가 "대체로 정렬된다"는 것은 아래 본문과 같이 납땜 과정 중 용융 또는 부분 용융 상태에 처한 정렬 솔더조인트의 최소 표면에너지 원리에 의해 자체적으로 정렬할 수 있는 정도에 이르도록, 적어도 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부 간의 접촉이 존재함을 나타낸다. 따라서 "대체로 정렬된다"는 정확하게 정렬되지는 않았으나 적어도 물리적인 접촉이 있는 상태를 포함하며, 단 정확하게 정렬된 상태 역시 배제하지 않는다. In some embodiments, the "generally aligned" includes a state in which the first alignment soldering portion and the second alignment soldering portion respectively contact each other, provided that they are not precisely aligned in a direction perpendicular to the passive surface. "Alignment" in the text generally means that the centers of the first alignment soldering portion and the second alignment soldering portion are aligned in a direction perpendicular to the passive surface. It should be explained, that the first alignment soldering part and the second alignment soldering part are "generally aligned" according to the minimum surface energy principle of the alignment solder joint in a molten or partially molten state during the soldering process as shown in the text below. It indicates the presence of contact between at least the first alignment soldering portion and the second alignment soldering portion to the extent of self-aligning. Accordingly, "generally aligned" includes states that are not precisely aligned, but at least in physical contact, but does not exclude precisely aligned states as well.

단계 S320에서 반도체 소자를 캐리어 기판에 배치 시, 반도체 소자의 수동 표면이 캐리어 기판(즉, 제1 정렬 솔더링부가 형성된 표면)을 향하도록 하고, 반도체 소자의 능동 표면은 캐리어 기판을 등지도록 한다는 점을 이해하여야 한다.When the semiconductor device is placed on the carrier substrate in step S320, the passive surface of the semiconductor device faces the carrier substrate (that is, the surface on which the first alignment soldering portion is formed), and the active surface of the semiconductor device faces the carrier substrate. should understand

S330: 상기 복수의 제1 정렬 솔더링부와 상기 복수의 제2 정렬 솔더링부를 납땜하여 복수의 정렬 솔더조인트를 형성함으로써, 상기 적어도 하나의 반도체 소자를 상기 캐리어 기판에 정확하게 정렬하고 고정시키는 단계.S330: Accurately aligning and fixing the at least one semiconductor device to the carrier substrate by soldering the plurality of first alignment soldering portions and the plurality of second alignment soldering portions to form a plurality of alignment solder joints.

설명해 두어야 할 점으로, "정확하게 정렬시킨다" 함은 상기 반도체 소자의 상기 캐리어 기판 상의 실제 위치와 목표 위치 간의 편차가 당업계에서 허용되는 범위 내인 상태를 나타낸다. 상기 정확한 정렬은 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부의 납땜으로 형성된 솔더조인트가 납땜 과정 중의 용융 또는 부분 용융 상태에서 나타나는 최소 표면에너지 원리를 이용하여 구현되는 것임을 이해하여야 한다. 구체적으로, 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부가 서로 접촉되나 반도체 소자의 수동 표면 또는 캐리어 기판과 수직인 방향에서는 정확하게 정렬되지 않은 경우, 납땜 과정에서, 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부 중 정렬 솔더범프로서의 일측이 용융 또는 부분 용융되어 정렬 패드 또는 다른 정렬 솔더범프로서의 타측을 침윤시키거나, 또는 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부가 모두 정렬 솔더범프로서 용융 또는 부분 용융되어, 용융 또는 부분 용융 상태의 정렬 솔더조인트를 형성하며, 이때 최소 표면에너지 원리에 따라, 용융 또는 부분 용융 상태의 정렬 솔더조인트가 상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부가 정렬 상태에 가까워지도록 변형 이동함으로써, 캐리어 기판에 비해 가벼운 반도체 소자를 캐리어 기판 상의 목표 위치에 정확하게 정렬시킬 수 있다.It should be noted that "accurately aligning" refers to a state in which a deviation between an actual position of the semiconductor device on the carrier substrate and a target position is within an acceptable range in the art. It should be understood that the precise alignment is implemented using the principle of minimum surface energy that appears in a molten or partially molten state during a soldering process of a solder joint formed by soldering the first alignment soldering part and the second alignment soldering part. Specifically, when the first alignment soldering unit and the second alignment soldering unit contact each other but are not accurately aligned in a direction perpendicular to the passive surface of the semiconductor device or the carrier substrate, in the soldering process, the first alignment soldering unit and the first alignment soldering unit Among the two alignment soldering parts, one side as the alignment solder bump is melted or partially melted to infiltrate the other side as the alignment pad or other alignment solder bump, or both the first alignment soldering unit and the second alignment soldering unit are melted as alignment solder bumps or partially molten to form an alignment solder joint in a molten or partially molten state, wherein, according to the minimum surface energy principle, the alignment solder joint in a molten or partially molten state is aligned with the first alignment soldering portion and the second alignment soldering portion By deforming and moving to approach the state, it is possible to precisely align a semiconductor device, which is lighter than the carrier substrate, at a target position on the carrier substrate.

상기 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부를 납땜한 후, 이에 의해 형성된 정렬 솔더조인트 자체의 높이(상기 반도체 소자의 수동 표면 또는 상기 캐리어 기판과 수직인 방향에서)로 인해, 상기 반도체 소자의 수동 표면과 상기 캐리어 기판이 서로 이격되어 이들 사이에 소정의 공간이 형성된다는 점을 이해하여야 한다.After soldering the first alignment soldering part and the second alignment soldering part, due to the height of the alignment solder joint itself formed thereby (in a direction perpendicular to the passive surface of the semiconductor device or the carrier substrate), the It should be understood that the passive surface and the carrier substrate are spaced apart from each other to form a space therebetween.

일부 실시예에서, 상기 정렬 솔더범프는 땜납으로 제조되고, 또한 상기 납땜은 당업계의 공지된 각종 땜납을 용융시키는 납땜 방식을 채택할 수 있으며, 리플로우 솔더링, 레이저 솔더링, 고주파 솔더링, 적외선 솔더링 등을 포함하나 이에 한정되지 않는다. In some embodiments, the alignment solder bump is made of solder, and the soldering may adopt a soldering method that melts various solders known in the art, such as reflow soldering, laser soldering, high-frequency soldering, infrared soldering, etc. including, but not limited to.

일부 실시예에서, 단계 S330 이후, 상기 반도체 소자와 상기 캐리어 기판을 전체적으로 뒤집어, 상기 반도체 소자의 상기 능동 표면이 아래로 향하도록 한 다음, 상기 정렬 솔더조인트를 용융 또는 부분 용융시킨 후 상기 정렬 솔더조인트가 응고되도록 온도를 낮추는 단계 S331을 더 포함한다. 이때 다시 용융 또는 부분 용융된 상기 정렬 솔더조인트는 상기 반도체 소자의 중량으로 인해 적당히 늘어나며, 이에 따라 자체 정렬의 정밀도가 추가적으로 개선될 수 있다는 점을 이해하여야 한다. 설명해둘 점으로, 정렬 솔더조인트가 용융 상태 또는 부분 용융 상태일 때의 표면에너지로 인해, 반도체 소자가 자신의 중량으로 인해 캐리어 기판으로부터 탈락되는 일은 발생하지 않는다. 대체 실시예로서, 단계 S310에서, 상기 복수의 제1 정렬 솔더링부 및/또는 제2 정렬 솔더링부에 미리 점성 플럭스를 코팅하며, 또한 단계 S330은 상기 납땜을 수행하기 전, 상기 반도체 소자와 상기 캐리어 기판을 전체적으로 뒤집어, 상기 반도체 소자의 상기 능동 표면이 아래를 향하도록 하는 단계 S330'을 포함한다. 이때 뒤집힌 후, 납땜 과정 중 용융 또는 부분 용융된 상기 정렬 솔더조인트는 상기 반도체 소자의 중량으로 인해 적당히 늘어나며, 이에 따라 자체 정렬 정밀도가 추가적으로 개선될 수 있음을 이해하여야 한다. 설명해 두어야 할 점으로, 점성 플럭스가 반도체 소자를 캐리어 기판에 점착 연결시키므로, 반도체 소자는 뒤집힌 후 자신의 중량으로 인해 캐리어 기판으로부터 탈락할 우려가 없어진다. 아래의 S340 단계 이전에, 상기 반도체 소자와 상기 캐리어 기판을 전체적으로 다시 뒤집는 단계가 더 필요하다는 것을 이해하여야 한다.In some embodiments, after step S330, the semiconductor device and the carrier substrate are entirely turned over so that the active surface of the semiconductor device is facing down, and then the alignment solder joint is melted or partially melted, and then the alignment solder joint It further includes a step S331 of lowering the temperature to solidify. At this time, it should be understood that the molten or partially melted alignment solder joint is appropriately stretched due to the weight of the semiconductor device, and thus the self-alignment precision may be further improved. It should be noted that, due to the surface energy of the alignment solder joint in a molten state or a partially molten state, the semiconductor device does not come off from the carrier substrate due to its own weight. As an alternative embodiment, in step S310, the plurality of first alignment soldering portions and/or second alignment soldering portions are coated with a viscous flux in advance, and in step S330, before performing the soldering, the semiconductor device and the carrier and turning over the substrate as a whole so that the active surface of the semiconductor device faces downward. At this time, it should be understood that the alignment solder joint, which is molten or partially melted during the soldering process after being turned over, is appropriately stretched due to the weight of the semiconductor device, and thus self-alignment precision may be further improved. It should be noted that since the viscous flux adhesively connects the semiconductor device to the carrier substrate, there is no risk of the semiconductor device being detached from the carrier substrate due to its own weight after being turned over. It should be understood that, before step S340 below, a step of turning over the semiconductor device and the carrier substrate as a whole is further required.

일부 실시예에서, 상기 반도체 소자가 복수인 경우, 단계 S330은 상기 반도체 소자와 상기 캐리어 기판이 정확히 정렬되고 상기 정렬 솔더조인트가 여전히 용융 또는 부분 용융 상태인 경우, 가압판(leveling plate)을 이용하여 상기 복수의 반도체 소자의 능동 표면을 평탄화 처리함으로써, 상기 복수의 반도체 소자의 상기 능동 표면을 대체로 상기 캐리어 기판과 평행한 동일 평면 내에 위치시키는 단계 S330"을 포함한다. 예시로서, S330"은 상기 복수의 반도체 소자의 능동 표면 상부에 상기 가압판을 배치하는 단계; 상기 캐리어 기판을 향해 상기 가압판을 가압하여, 상기 복수의 반도체 소자의 상기 능동 표면을 대체로 상기 캐리어 기판과 평행한 동일 평면 내에 위치시키는 단계; 가압 상태를 유지함과 동시에, 온도를 낮추어 상기 정렬 솔더조인트를 대체로 응고시키는 단계; 및 상기 가압판을 제거하는 단계를 포함한다. 대체 실시예로서, 상기 반도체 소자가 복수인 경우, 단계 S330 이후 다시 상기 정렬 솔더조인트를 용융 또는 부분 용융시킨 후, 가압판을 이용하여 상기 복수의 반도체 소자의 능동 표면을 평탄화 처리함으로써, 상기 복수의 반도체 소자의 상기 능동 표면을 대체로 상기 캐리어 기판과 평행한 동일 평면 내에 위치시키는 단계 S332를 더 포함한다. 예시로서, 상기 S332는 다시 상기 정렬 솔더조인트를 용융 또는 부분 용융시키는 단계; 상기 복수의 반도체 소자의 능동 표면 상부에 상기 가압판을 배치하는 단계; 상기 캐리어 기판을 향해 상기 가압판을 가압하여, 상기 복수의 반도체 소자의 상기 능동 표면을 대체로 상기 캐리어 기판과 평행한 동일 평면 내에 위치시키는 단계; 가압을 유지함과 동시에, 온도를 낮추어 상기 정렬 솔더조인트를 대체로 응고시키는 단계; 및 상기 가압판을 제거하는 단계를 포함한다. 정렬 솔더조인트가 대체로 응고될 때까지 가압 상태를 유지한 다음 가압판을 제거하기 때문에, 용융 상태인 솔더조인트의 표면에너지가 다시 반도체 소자를 가압 전의 원래 높이로 복원시키는 것을 방지할 수 있다는 점을 이해할 수 있을 것이다. In some embodiments, when there are a plurality of the semiconductor elements, step S330 is performed using a leveling plate when the semiconductor elements and the carrier substrate are correctly aligned and the alignment solder joint is still in a molten or partially molten state. and planarizing the active surfaces of the plurality of semiconductor devices, thereby positioning the active surfaces of the plurality of semiconductor devices in a substantially coplanar plane parallel to the carrier substrate. As an example, S330″ may include the plurality of semiconductor devices. placing the platen over an active surface of a semiconductor device; pressing the platen against the carrier substrate to position the active surfaces of the plurality of semiconductor devices in a generally coplanar plane parallel to the carrier substrate; while maintaining the pressurized state, lowering the temperature to substantially solidify the alignment solder joint; and removing the pressure plate. As an alternative embodiment, when there are a plurality of semiconductor devices, after step S330, the alignment solder joint is melted or partially melted again, and then the active surfaces of the plurality of semiconductor devices are planarized using a pressure plate, whereby the plurality of semiconductors The method further comprises a step S332 of positioning the active surface of the device generally in the same plane parallel to the carrier substrate. As an example, S332 may further include melting or partially melting the alignment solder joint; disposing the platen over active surfaces of the plurality of semiconductor devices; pressing the platen against the carrier substrate to position the active surfaces of the plurality of semiconductor devices in a generally coplanar plane parallel to the carrier substrate; while maintaining the pressure, lowering the temperature to substantially solidify the alignment solder joint; and removing the pressure plate. It can be understood that since the alignment solder joint is usually pressed until solidified and then the platen is removed, the surface energy of the molten solder joint can prevent the semiconductor device from returning to its original height before pressing. There will be.

따라서, 상기 반도체 소자의 능동 표면을 모두 정확하게 정렬시켜 동일한 높이에 오도록 할 수 있다. 가압판에 적당한 압력을 인가하여, 용융 또는 부분 용융 상태인 정렬 솔더조인트를 적당히 변형시키고, 이를 통해 가압판을 수직으로(반도체 소자의 능동 표면 또는 캐리어 기판에 대하여) 적당히 이동시켜 반도체 소자의 손상을 방지할 필요가 있다. 예시로서, 상기 캐리어 기판의 제2 정렬 솔더링부 주변에 솔더 트랩(solder trap)을 미리 형성함으로써, 가압 과정에서 여분의 용융 땜납이 제어되지 않고 멋대로 유동하는 것을 방지할 수 있다. Accordingly, it is possible to accurately align all of the active surfaces of the semiconductor device to come to the same height. Appropriate pressure is applied to the platen to moderately deform the alignment solder joints in the molten or partially molten state, through which the platen can be properly moved vertically (relative to the active surface of the semiconductor device or carrier substrate) to prevent damage to the semiconductor device. There is a need. For example, by forming a solder trap in advance around the second alignment soldering portion of the carrier substrate, it is possible to prevent the excess molten solder from flowing uncontrollably during the pressing process.

일부 실시예에서, 상기 가압판을 이용한 평탄화 처리를 상기 뒤집은 후의 납땜 처리 또는 재용융 처리와 결합시킨다. 예시로서, S330에서 S330'을 실행한 후 S330"를 실행하거나, 또는 S330'을 포함하는 S330을 실행한 후 S332를 실행하거나, 또는 S330"을 포함하는 S330을 실행한 후 S331을 실행하거나, 또는 S331을 실행할 때 S332를 실행한다.In some embodiments, the planarization treatment with the platen is combined with the soldering treatment or remelting treatment after the inversion. For example, in S330, after executing S330' and then executing S330", or after executing S330 including S330', then executing S332, or after executing S330 including S330", then executing S331, or When S331 is executed, S332 is executed.

S340: 상기 캐리어 기판의 상기 반도체 소자가 소재하는 측을 몰딩하여 상기 적어도 하나의 반도체 소자를 감싸는 몰딩체를 형성하는 단계. S340: Forming a molding body surrounding the at least one semiconductor device by molding a side of the carrier substrate on which the semiconductor device is located.

상기 몰딩을 통해, 상기 반도체 소자의 능동 표면과 측면이 감싸질 뿐만 아니라, 상기 반도체 소자의 수동 표면과 상기 캐리어 기판 사이의 공간 역시 충전되어 감싸진다는 점을 이해하여야 한다.It should be understood that, through the molding, not only the active surface and the side surface of the semiconductor device are wrapped, but also the space between the passive surface of the semiconductor device and the carrier substrate is filled and wrapped.

일부 실시예에서, 수지류 소재(예를 들어, 에폭시 수지)의 몰딩 화합물을 이용하여 몰딩을 수행한다.In some embodiments, molding is performed using a molding compound of a resin material (eg, an epoxy resin).

일부 실시예에서, 사출, 압출, 인쇄 등 몰딩 공정을 이용하여 몰딩을 수행하며, 선택적으로 언더필(underfill) 공정을 결합할 수 있다.In some embodiments, molding may be performed using a molding process such as injection, extrusion, or printing, and an underfill process may be optionally combined.

S350: 상기 연결단자를 상기 몰딩체로부터 노출시키는 단계.S350: exposing the connection terminal from the molding body.

일부 실시예에서, 상기 연결단자가 상호연결 범프인 경우, 상기 몰딩체를 박화(예를 들어, 연마, 에칭 또는 어블레이션 등)시킴으로써 상기 상호연결 범프를 노출시킨다. In some embodiments, when the connection terminal is an interconnect bump, the interconnect bump is exposed by thinning the molding body (eg, polishing, etching or ablation, etc.).

일부 실시예에서, 상기 연결단자가 상호연결 패드인 경우, 상기 몰딩체에 개구를 형성하여 상기 상호연결 패드를 노출시킨다. 예시로서, 레이저 어블레이션(예를 들어, 레이저 천공)을 이용하여 상기 개구를 형성할 수 있다. 예시로서, 기계 천공을 통해 상기 개구를 형성할 수 있다. 예시로서, 개구를 형성하기 전, 제품 설계 요구를 충족시키거나 및/또는 개구가 용이하도록 몰딩체에 대해 박화를 수행할 수 있다.In some embodiments, when the connection terminal is an interconnect pad, an opening is formed in the molding body to expose the interconnect pad. As an example, laser ablation (eg, laser drilling) may be used to form the opening. By way of example, the opening may be formed through machine drilling. As an example, prior to forming the opening, thinning may be performed on the molded body to facilitate opening and/or to meet product design requirements.

S360: 상기 몰딩체의 상기 연결단자가 노출된 표면에 순차적으로 상호연결층과 외부단자를 형성하여, 상기 연결단자를 상기 상호연결층을 통해 상기 외부단자에 전기적으로 연결시키는 단계.S360: A step of sequentially forming an interconnection layer and an external terminal on a surface of the molding body exposed to the connection terminal, and electrically connecting the connection terminal to the external terminal through the interconnection layer.

일부 실시예에서, 상기 상호연결층은 상기 연결단자에서 멀리 떨어진 방향에 따라 순차적으로 재배선층(RDL)과 언더 범프 금속(UBM)을 포함함으로써, 상기 연결단자와 상기 외부단자의 전도성 연결을 구현한다. 이해해야 할 점으로, 상기 상호연결층은 각종 도전성 경로 사이의 전기적인 절연을 구현하기 위한 절연층을 더 포함하며, 절연층의 구체적인 수량과 소재는 구체적인 공정 조건 또는 필요에 따라 적절히 선택할 수 있으므로, 본 출원은 이에 대해 특별히 한정하지 않는다.In some embodiments, the interconnection layer may include a redistribution layer (RDL) and an under bump metal (UBM) sequentially in a direction away from the connection terminal, thereby implementing a conductive connection between the connection terminal and the external terminal. . It should be understood that the interconnection layer further includes an insulating layer for realizing electrical insulation between various conductive paths, and the specific quantity and material of the insulating layer can be appropriately selected according to specific process conditions or needs, so this The application does not specifically limit this.

일부 실시예에서, 상기 외부단자는 솔더볼이다.In some embodiments, the external terminal is a solder ball.

일부 실시예에서, 상기 외부단자는 패드이다.In some embodiments, the external terminal is a pad.

일부 실시예에서, S340 이후 상기 캐리어 기판을 제거하는 단계를 더 포함한다. 예시로서, S340과 S350 사이 또는 S350과 S360 사이 또는 S360 이후, 상기 캐리어 기판을 제거한다.In some embodiments, the method further comprises removing the carrier substrate after S340. For example, between S340 and S350 or between S350 and S360 or after S360, the carrier substrate is removed.

일부 실시예에서, 박리, 에칭, 어블레이션 또는 연마 등 당업계의 공지된 공정을 통해 상기 캐리어 기판을 제거할 수 있다. 예시로서, 박리 공정을 채택하는 경우, 상기 몰딩체로부터 상기 캐리어 기판을 박리하기 용이하도록, 상기 캐리어 기판과 상기 반도체 소자 사이의 납땜(즉, 상기 정렬 솔더조인트에 대한)을 제거할 수 있다.In some embodiments, the carrier substrate may be removed through processes known in the art, such as exfoliation, etching, ablation, or polishing. As an example, when a peeling process is employed, solder (ie, to the alignment solder joint) between the carrier substrate and the semiconductor device may be removed to facilitate peeling the carrier substrate from the molding body.

일부 실시예에서, 상기 캐리어 기판을 제거할 때 또는 상기 캐리어 기판을 제거한 후, 정렬 솔더조인트의 일부 또는 전부를 더 제거한다. 예시로서, 디솔더링, 에칭, 어블레이션 또는 연마 등 당업계의 공지된 공정을 통해 정렬 솔더조인트의 일부 또는 전부를 제거할 수 있다. 일부 실시예에서, 최종 반도체 어셈블리(즉, 패키징 완제품)의 일부분으로서 정렬 솔더조인트의 일부 또는 전부를 남겨, 전기적 연결(예를 들어, 전원 및 접지), 방열, 기계적 구조 등에 사용한다.In some embodiments, some or all of the alignment solder joint is further removed when removing the carrier substrate or after removing the carrier substrate. For example, some or all of the alignment solder joint may be removed through a process known in the art, such as desoldering, etching, ablation, or polishing. In some embodiments, some or all of the alignment solder joints are left as part of the final semiconductor assembly (ie, finished packaging) for electrical connections (eg, power and ground), heat dissipation, mechanical structures, and the like.

일부 실시예에서, 상기 캐리어 기판을 제거한 후, 상기 몰딩체의 캐리어 기판이 제거된 표면을 박화(예를 들어, 연마, 에칭 또는 어블레이션 등)시키는 단계를 더 포함한다. 예시로서, 상기 반도체 소자의 수동 표면까지 박화시키거나, 또는 박화된 부분에 상기 반도체 소자의 수동 표면 측의 일부분이 포함될 수 있다. 상기 박화 과정을 통해 상기 캐리어 기판이 제거된 후 잔류된 정렬 솔더조인트 역시 마찬가지로 제거된다는 점을 이해하여야 한다. 따라서 최종적인 반도체 어셈블리의 두께를 추가적으로 감소시킬 수 있다.In some embodiments, after removing the carrier substrate, the method further comprises the step of thinning (eg, polishing, etching, or ablation, etc.) the surface from which the carrier substrate of the molding body is removed. For example, a portion of the passive surface side of the semiconductor device may be thinned to the passive surface of the semiconductor device, or the thinned portion may be included. It should be understood that the alignment solder joint remaining after the carrier substrate is removed through the thinning process is also removed. Accordingly, the thickness of the final semiconductor assembly may be further reduced.

일부 실시예에서, 수동 소자를 상기 적어도 하나의 반도체 소자와 함께 상기 실시예와 대체로 동일한 방법으로 패키징한다. In some embodiments, a passive device is packaged together with the at least one semiconductor device in substantially the same manner as in the embodiments above.

일부 실시예에서, S360 이후 절단을 수행하는 단계를 더 포함한다.In some embodiments, the method further includes performing cutting after S360.

반도체 어셈블리의 패키징 규격(웨이퍼 레벨 패키징, 칩 레벨 패키징, 시스템 레벨 패키징을 포함하나 이에 한정되지 않는다)에 따라 절단 공정을 실행하여 개별적인 반도체 어셈블리를 제작하거나, 또는 절단 공정을 실행하지 않을 수 있음을 이해하여야 한다.It is understood that individual semiconductor assemblies may or may not be cut by performing the cutting process according to the packaging specifications of the semiconductor assembly (including, but not limited to, wafer level packaging, chip level packaging, and system level packaging). shall.

이하, 예시적 실시예를 결합하여 본 출원의 패키징 방법에 대해 더욱 상세히 설명한다.Hereinafter, the packaging method of the present application will be described in more detail by combining exemplary embodiments.

도 4a 내지 도 4g는 본 출원의 일 예시적 실시예의 패키징 방법을 도식적으로 설명하기 위한 단면도이다.4A to 4G are cross-sectional views schematically illustrating a packaging method according to an exemplary embodiment of the present application.

도 4a에 도시된 바와 같이, 복수의 반도체 소자와 캐리어 기판(420)을 제공한다. 복수의 반도체 소자 중, 적어도 2개의 반도체 소자(410)(및/또는 410')는 서로 다르며, 예를 들어 크기 및/또는 기능이 다르다. 각 반도체 소자(410)(및/또는 410') 상의 능동 표면(411)에 상호연결 패드(미도시)와 각각 전기적으로 연결되는 복수의 상호연결 범프(412)를 분포하여 형성하고, 수동 표면(413)에 복수의 정렬 솔더범프(414)를 형성한다. 캐리어 기판(420)의 표면에 각 반도체 소자(410)(및/또는 410') 상의 정렬 솔더범프(414)와 동일한 배열(또는 상대 위치관계)로 대응되는 복수의 정렬 패드(424)를 형성한다. 선택적으로 반도체 소자 이외에, 유사한 구조로 수동 소자를 제공할 수도 있다. 예를 들어, 도 4에 도시된 도면 부호 410'은 수동 소자로 대체될 수 있다.As shown in FIG. 4A , a plurality of semiconductor devices and a carrier substrate 420 are provided. Among the plurality of semiconductor devices, at least two semiconductor devices 410 (and/or 410 ′) are different from each other, for example, different in size and/or function. Distributing a plurality of interconnection bumps 412 each electrically connected to interconnect pads (not shown) on an active surface 411 on each semiconductor device 410 (and/or 410'), and a passive surface ( A plurality of alignment solder bumps 414 are formed in 413 . A plurality of alignment pads 424 corresponding to the alignment solder bumps 414 on each semiconductor device 410 (and/or 410') are formed on the surface of the carrier substrate 420 in the same arrangement (or relative positional relationship). . Optionally, in addition to the semiconductor device, a passive device may be provided with a similar structure. For example, reference numeral 410' shown in FIG. 4 may be replaced with a passive element.

도 4b에 도시된 바와 같이, 반도체 소자(410)(및/또는 410')를 캐리어 기판(420)에 배치하고, 정렬 솔더범프(414)를 대응되는 정렬 패드(424)와 접촉시킨다. 이때, 정렬 솔더범프(414)는 정렬 패드(424)와 정렬되지 않는다(즉, 정렬 솔더범프(414)의 수직 중심선(L1)과 정렬 패드(424)의 수직 중심선(L2)이 중첩되지 않는다).As shown in FIG. 4B , the semiconductor device 410 (and/or 410 ′) is disposed on the carrier substrate 420 , and the alignment solder bumps 414 are brought into contact with the corresponding alignment pads 424 . At this time, the alignment solder bump 414 is not aligned with the alignment pad 424 (that is, the vertical center line L1 of the alignment solder bump 414 and the vertical center line L2 of the alignment pad 424 do not overlap) .

도 4c에 도시된 바와 같이, 정렬 솔더범프(414)와 정렬 패드(424)를 (예를 들어, 리플로우 솔더링을 통해) 납땜하여 정렬 솔더조인트(416)를 형성한다. 납땜 과정에서, 용융 상태인 정렬 솔더범프(414)가 정렬 패드(424)를 침윤시킬 수 있으며, 자신의 최소 표면에너지 원리를 바탕으로 정렬 패드(424)와 자체 정렬을 수행함으로써(즉, 정렬 솔더범프(414)의 수직 중심선(L1)과 정렬 패드(424)의 수직 중심선(L2)이 중첩된다), 반도체 소자(410) (및/또는 410')가 캐리어 기판(420)에 정확하게 정렬될 수 있다. 납땜이 완료된 후, 반도체 소자(410)(및/또는 410')의 수동 표면(413)이 캐리어 기판(420)과 이격되어 공간을 형성한다.As shown in FIG. 4C , the alignment solder bumps 414 and the alignment pads 424 are soldered (eg, via reflow soldering) to form an alignment solder joint 416 . During the soldering process, the alignment solder bumps 414 in a molten state may infiltrate the alignment pad 424, and perform self-alignment with the alignment pad 424 based on its minimum surface energy principle (ie, alignment solder). The vertical center line L1 of the bump 414 and the vertical center line L2 of the alignment pad 424 overlap), the semiconductor device 410 (and/or 410 ′) can be precisely aligned with the carrier substrate 420 . have. After soldering is complete, the passive surface 413 of the semiconductor device 410 (and/or 410') is spaced apart from the carrier substrate 420 to form a space.

도 4d에 도시된 바와 같이, 캐리어 기판(420)의 반도체 소자(410)(및/또는410')가 납땜된 측에 몰딩을 수행한다. 몰딩체(430)로 능동 표면(411)(및 상호연결 범프(412)), 수동 표면(413) 및 측면을 포함하는 반도체 소자(410)(및/또는 410')의 모든 표면을 감싼다. 수동 표면(413)의 하부 공간은 언더필(underfill) 공정을 채택할 수 있다.As shown in FIG. 4D , molding is performed on the side to which the semiconductor device 410 (and/or 410 ′) of the carrier substrate 420 is soldered. Molding body 430 covers all surfaces of semiconductor device 410 (and/or 410'), including active surface 411 (and interconnect bump 412 ), passive surface 413 , and sides. The space beneath the passive surface 413 may employ an underfill process.

도 4e에 도시된 바와 같이, 몰딩체(430)의 능동 표면(411)(또는 상호연결 범프(412))가 소재하는 측을 상호연결 범프(412)가 노출될 때까지 박화시킨다. As shown in FIG. 4E , the side on which the active surface 411 (or interconnect bump 412 ) of the molding body 430 reside is thinned until the interconnect bump 412 is exposed.

도 4f에 도시된 바와 같이, 몰딩체(430)의 상호연결 범프(412)가 노출된 표면에 아래에서 위로 순차적으로 재배선층(RDL) 트레이스(442), UBM(444), 솔더볼(450)을 형성하여 상호연결 범프(412)로부터 상응하는 솔더볼(450)까지의 전도성 경로를 형성한다. 이 과정에서, 특히 RDL 트레이스(442) 및/또는 UBM(444)을 형성할 때, 도전성 경로 사이의 전기적인 절연을 구현하도록 유전층(446)을 더 형성한다. 이후, 몰딩체(430)로부터 캐리어 기판(420)을 제거한다. 캐리어 기판(420)을 제거할 때, 정렬 솔더조인트(416)의 일부분(정렬 패드(424) 포함) 역시 동시에 제거될 수 있다.4F, redistribution layer (RDL) traces 442, UBMs 444, and solder balls 450 are sequentially formed from bottom to top on the surface where the interconnection bumps 412 of the molding body 430 are exposed. formed to form a conductive path from the interconnect bump 412 to the corresponding solder ball 450 . In this process, in particular when forming the RDL traces 442 and/or the UBM 444 , a dielectric layer 446 is further formed to implement electrical isolation between the conductive paths. Thereafter, the carrier substrate 420 is removed from the molding body 430 . When the carrier substrate 420 is removed, a portion of the alignment solder joint 416 (including the alignment pad 424 ) may also be removed at the same time.

도 4g에 도시된 바와 같이, 몰딩체(430)의 타 표면(즉, 캐리어 기판(420)이 제거된 측)을 박화시켜, 잔류된 정렬 솔더조인트(416) 및 반도체 소자(410)(및/또는 410')의 수동 표면(413) 측의 일부분을 제거한다. As shown in FIG. 4G , the other surface of the molded body 430 (that is, the side from which the carrier substrate 420 is removed) is thinned, so that the remaining alignment solder joint 416 and the semiconductor element 410 (and / or a portion of the passive surface 413 side of 410 ′ is removed.

상기 패키징 방법의 각 단계 이전, 실행하는 동안 또는 이후에, 실제 패키징 수요에 따라 기타 처리(예를 들어, 이종 집적화 패키징에 필요한 부가적인 처리)를 추가적으로 실시할 수 있음을 이해하여야 한다.It should be understood that before, during, or after each step of the packaging method, other processing (eg, additional processing required for heterogeneous integration packaging) may be additionally performed according to actual packaging demand.

마지막으로, 비록 도시되지는 않았으나, 반도체 어셈블리의 패키지 규격에 따라 절단(singulation)하여, 개별적인 반도체 어셈블리의 제작을 완료할 수 있다.Finally, although not shown, the individual semiconductor assembly may be manufactured by performing singulation according to the package standard of the semiconductor assembly.

도 5a 내지 도 5g는 본 출원의 다른 일 예시적 실시예에 따른 패키징 방법을 도식적으로 설명하는 단면도이다. 설명해 두어야 할 점으로, 아래의 본문 중 도 4a 내지 도 4g에 따른 전술한 예시적 실시예와 동일하거나 유사한 부분은 설명을 생략하였다.5A to 5G are cross-sectional views schematically illustrating a packaging method according to another exemplary embodiment of the present application. It should be noted that, in the text below, the same or similar parts to the above-described exemplary embodiment according to FIGS. 4A to 4G have been omitted.

도 5a에 도시된 바와 같이, 복수의 반도체 소자와 캐리어 기판(520)을 제공한다. 각 반도체 소자(510)(및/510')의 능동 표면(511)에 복수의 상호연결 패드(512)를 분포시키고, 수동 표면(513)에 복수의 정렬 솔더범프(514)를 형성한다. 캐리어 기판(520)의 일 표면에는 대응되는 복수의 정렬 패드(524)를 형성한다. As shown in FIG. 5A , a plurality of semiconductor devices and a carrier substrate 520 are provided. A plurality of interconnect pads 512 are distributed on the active surface 511 of each semiconductor device 510 (and/510'), and a plurality of alignment solder bumps 514 are formed on the passive surface 513 . A plurality of alignment pads 524 corresponding to one surface of the carrier substrate 520 are formed.

도 5b에 도시된 바와 같이, 반도체 소자(510)(및/또는 510')를 캐리어 기판(520)에 배치하여, 정렬 솔더범프(514)를 대응되는 정렬 패드(524)와 접촉시킨다. 이때, 정렬 솔더범프(514)는 정렬 패드(524)와 정렬되지 않는다.As shown in FIG. 5B , a semiconductor device 510 (and/or 510 ′) is disposed on a carrier substrate 520 to bring the alignment solder bumps 514 into contact with the corresponding alignment pads 524 . At this time, the alignment solder bumps 514 are not aligned with the alignment pads 524 .

도 5c에 도시된 바와 같이, 정렬 솔더범프(514)와 정렬 패드(520)를 납땜하여 정렬 솔더조인트(516)를 형성하며, 이에 따라 최소 표면에너지 원리를 바탕으로 반도체 소자(510)(및/또는 510')를 캐리어 기판(520)에 정확히 정렬시킬 수 있다.As shown in FIG. 5C, the alignment solder bump 514 and the alignment pad 520 are soldered to form an alignment solder joint 516, and accordingly, the semiconductor device 510 (and/or Alternatively, 510 ′ may be precisely aligned with the carrier substrate 520 .

도 5d에 도시된 바와 같이, 정렬 솔더조인트(516)가 아직 용융 상태일 때, 반도체 소자(510)(및/또는 510')의 능동 표면(511)에 가압판(P)을 배치한 후, 가압판(P)을 가압하여(즉, 캐리어 기판(520)을 향해) 평탄화 처리를 함으로써, 복수의 반도체 소자(510), (510')의 능동 표면을 캐리어 기판(520)과 평행한 동일 평면 내에 위치시킨다. 이후, 가압을 유지함과 동시에 온도를 낮추어 정렬 솔더조인트(516)를 응고시킨 다음 가압판(P)을 제거한다.5D, after placing the platen P on the active surface 511 of the semiconductor device 510 (and/or 510') while the alignment solder joint 516 is still in a molten state, the platen The active surfaces of the plurality of semiconductor devices 510 , 510 ′ are positioned in the same plane parallel to the carrier substrate 520 by pressing (P) (ie, toward the carrier substrate 520) to perform a planarization process. make it Thereafter, while maintaining the pressure, the temperature is lowered to solidify the alignment solder joint 516, and then the pressure plate P is removed.

도 5e에 도시된 바와 같이, 캐리어 기판(520)의 반도체 소자(510)(및/또는 510')가 납땜된 측에 몰딩을 실시하며, 몰딩체(530)로 반도체 소자(510)(및/또는 510')의 모든 표면을 감싼다.As shown in FIG. 5E , molding is performed on the side to which the semiconductor element 510 (and/or 510 ′) of the carrier substrate 520 is soldered, and the semiconductor element 510 (and/or 510 ′) as a molding body 530 . or 510').

도 5f에 도시된 바와 같이, 몰딩체(530)로부터 캐리어 기판(520)을 제거한다. 몰딩체(530)의 능동 표면(511)(또는 상호연결 패드(512))가 소재하는 측에 천공(예를 들어, 레이저 천공)을 실시하여, 상호연결 패드(512)를 노출시킨다. 천공 전, 필요에 따라 몰딩체(530)에 대해 박화를 실시할 수 있다.As shown in FIG. 5F , the carrier substrate 520 is removed from the molding body 530 . A perforation (eg, laser drilling) is made on the side where the active surface 511 (or interconnect pad 512 ) of the molding 530 is located, exposing the interconnect pad 512 . Before perforation, if necessary, thinning may be performed on the molding body 530 .

도 5g에 도시된 바와 같이, 몰딩체(530)의 상호연결 패드(512)가 노출된 표면에 순차적으로 재배선층(RDL) 트레이스(542), UBM(544), 솔더볼(550)을 형성하여, 상호연결 패드(512)로부터 상응하는 솔더볼(550)까지의 전도성 경로를 형성한다. 이 과정에서, 특히 RDL 트레이스(542) 및/또는 UBM(544)을 형성할 때, 전도성 경로 사이의 전기적인 절연을 구현하기 위한 유전층(546)을 더 형성한다.As shown in FIG. 5G , a redistribution layer (RDL) trace 542, UBM 544, and solder ball 550 are sequentially formed on the surface where the interconnection pad 512 of the molding body 530 is exposed, It forms a conductive path from the interconnect pad 512 to the corresponding solder ball 550 . In this process, in particular, when forming the RDL traces 542 and/or the UBM 544 , a dielectric layer 546 is further formed to implement electrical isolation between conductive paths.

마지막으로, 비록 도시되지는 않았으나, 반도체 어셈블리의 기능 설계 규격에 따라 절단하여, 개별적인 반도체 어셈블리의 제작을 완료할 수 있다.Finally, although not shown, the individual semiconductor assembly may be manufactured by cutting according to the functional design standard of the semiconductor assembly.

당업자는 본 출원의 구상과 범위를 벗어나지 않고 본 출원의 실시예에 대해 각종 변경 및 변형을 실시할 수 있음은 자명하다. 이와 같이, 본 출원의 이러한 변경과 변형이 본 출원의 청구항 및 등가의 기술방안 범위 내에 속한다면, 본 출원의 기재 내용은 이러한 변경 및 변형도 포함한다.It is apparent that those skilled in the art can make various changes and modifications to the embodiments of the present application without departing from the spirit and scope of the present application. As such, if such changes and modifications of the present application fall within the scope of the claims and equivalent technical solutions of the present application, the description of the present application includes such changes and modifications.

Claims (20)

반도체 패키징 방법에 있어서,
S310: 연결단자가 형성되는 능동 표면과 복수의 제1 정렬 솔더링부가 형성되는 수동 표면이 각각 서로 마주보는 적어도 하나의 반도체 소자 및 상기 복수의 제1 정렬 솔더링부와 각각 대응되는 복수의 제2 정렬 솔더링부가 형성된 캐리어 기판을 제공하는 단계;
S320: 상기 적어도 하나의 반도체 소자를 상기 캐리어 기판에 배치하여, 상기 복수의 제1 정렬 솔더링부를 상기 복수의 제2 정렬 솔더링부와 대체로 정렬시키는 단계;
S330: 상기 복수의 제1 정렬 솔더링부와 상기 복수의 제2 정렬 솔더링부를 납땜하여 복수의 정렬 솔더조인트를 형성함으로써, 상기 적어도 하나의 반도체 소자를 상기 캐리어 기판에 정확하게 정렬하여 고정시키는 단계;
S340: 상기 캐리어 기판의 상기 적어도 하나의 반도체 소자가 소재하는 측에 몰딩을 수행하여 상기 적어도 하나의 반도체 소자를 감싸는 몰딩체를 형성하는 단계;
S350: 상기 연결단자를 상기 몰딩체로부터 노출시키는 단계; 및
S360: 상기 몰딩체의 상기 연결단자가 노출되는 표면에 상호연결층과 외부단자를 순차적으로 형성하여, 상기 연결단자를 상기 상호연결층을 통해 상기 외부단자에 전기적으로 연결시키는 단계를 포함하는, 반도체 패키징 방법.
In the semiconductor packaging method,
S310: at least one semiconductor device in which an active surface on which a connection terminal is formed and a passive surface on which a plurality of first alignment soldering portions are formed face each other, and a plurality of second alignment soldering corresponding to the plurality of first alignment soldering portions, respectively providing an additionally formed carrier substrate;
S320: disposing the at least one semiconductor device on the carrier substrate to generally align the plurality of first alignment soldering portions with the plurality of second alignment soldering portions;
S330: forming a plurality of alignment solder joints by soldering the plurality of first alignment soldering portions and the plurality of second alignment soldering portions, thereby accurately aligning and fixing the at least one semiconductor device to the carrier substrate;
S340: forming a molding body surrounding the at least one semiconductor device by performing molding on a side of the carrier substrate on which the at least one semiconductor device is located;
S350: exposing the connection terminal from the molding body; and
S360: A semiconductor comprising the step of sequentially forming an interconnection layer and an external terminal on a surface on which the connection terminal of the molding body is exposed, and electrically connecting the connection terminal to the external terminal through the interconnection layer packaging method.
제1항에 있어서,
상기 복수의 제1 정렬 솔더링부와 상기 복수의 제2 정렬 솔더링부 중의 어느 하나는 정렬 솔더범프의 형태를 구비하고, 다른 하나는 상기 정렬 솔더범프와 대응되는 정렬 패드의 형태를 구비하거나; 또는 상기 복수의 제1 정렬 솔더링부와 상기 제2 정렬 솔더링부 모두 정렬 솔더범프의 형태를 구비하는, 반도체 패키징 방법.
According to claim 1,
one of the plurality of first alignment soldering units and the plurality of second alignment soldering units has a shape of an alignment solder bump, and the other has a shape of an alignment pad corresponding to the alignment solder bump; or both the plurality of first alignment soldering units and the second alignment soldering units have a form of alignment solder bumps.
제2항에 있어서,
상기 정렬 솔더범프는 땜납으로 제작되고, 상기 납땜은 땜납을 용융시키는 방식을 통해 실시되는, 반도체 패키징 방법.
3. The method of claim 2,
The alignment solder bumps are made of solder, and the soldering is performed through a method of melting the solder.
제1항에 있어서,
상기 복수의 제1 정렬 솔더링부와 상기 복수의 제2 정렬 솔더링부를 대체로 정렬시키는 단계는, 상기 복수의 제1 정렬 솔더링부와 상기 복수의 제2 정렬 솔더링부를 각각 서로 접촉시키되, 상기 수동 표면에 수직인 방향에서는 정확하게 정렬시키지 않는 단계를 포함하는, 반도체 패키징 방법.
According to claim 1,
In the step of generally aligning the plurality of first alignment soldering parts and the plurality of second alignment soldering parts, the plurality of first alignment soldering parts and the plurality of second alignment soldering parts respectively contact each other, and perpendicular to the passive surface. and not correctly aligning in the phosphor direction.
제3항에 있어서,
단계 S310에서, 상기 복수의 제1 정렬 솔더링부 및/또는 제2 정렬 솔더링부에 미리 점성 플럭스를 코팅하며, 또한 상기 단계 S330은 상기 납땜을 수행하기 전에, 상기 적어도 하나의 반도체 소자와 상기 캐리어 기판을 전체적으로 뒤집어, 상기 적어도 하나의 반도체 소자의 상기 능동 표면이 아래를 향하도록 하는 단계 S330'을 포함하는, 반도체 패키징 방법.
4. The method of claim 3,
In step S310, the plurality of first alignment soldering portions and/or second alignment soldering portions are coated with a viscous flux in advance, and in step S330, before performing the soldering, the at least one semiconductor element and the carrier substrate Turning over the whole, the active surface of the at least one semiconductor device facing down, step S330', a semiconductor packaging method.
제3항에 있어서,
상기 단계 S330 이후, 상기 적어도 하나의 반도체 소자와 상기 캐리어 기판을 전체적으로 뒤집어, 상기 능동 표면이 아래를 향하도록 한 다음, 상기 복수의 정렬 솔더조인트를 용융 또는 부분 용융시킨 후 온도를 낮춰 응고시키는 단계 S331을 더 포함하는, 반도체 패키징 방법.
4. The method of claim 3,
After the step S330, the at least one semiconductor device and the carrier substrate are turned over so that the active surface is facing down, and then the plurality of alignment solder joints are melted or partially melted and then cooled to solidify by lowering the temperature S331 Further comprising a, semiconductor packaging method.
제3항에 있어서,
상기 적어도 하나의 반도체 소자가 복수개일 때, 상기 단계 S330은, 상기 복수의 반도체 소자와 상기 캐리어 기판이 정확히 정렬되었으나 상기 복수의 정렬 솔더조인트가 여전히 용융 또는 부분 용융 상태인 경우, 가압판을 이용하여 상기 복수의 반도체 소자의 능동 표면을 평탄화 처리함으로써, 상기 복수의 반도체 소자의 상기 능동 표면을 대체로 상기 캐리어 기판과 평행한 동일 평면 내에 위치시키고, 상기 정렬 솔더조인트가 대체로 응고된 후 상기 가압판을 제거하는 단계 S330"을 포함하는, 반도체 패키징 방법.
4. The method of claim 3,
When there are a plurality of the at least one semiconductor device, in step S330, when the plurality of semiconductor devices and the carrier substrate are accurately aligned, but the plurality of alignment solder joints are still in a molten or partially molten state, the planarizing the active surfaces of the plurality of semiconductor devices, thereby positioning the active surfaces of the plurality of semiconductor devices in a substantially coplanar plane parallel to the carrier substrate, and removing the platen after the alignment solder joint is generally solidified; S330", the semiconductor packaging method.
제3항에 있어서,
상기 적어도 하나의 반도체 소자가 복수개일 때, 상기 단계 S330 이후, 다시 상기 정렬 솔더조인트를 용융 또는 부분 용융시킨 후, 가압판을 이용하여 상기 복수의 반도체 소자의 능동 표면을 평탄화 처리함으로써, 상기 복수의 반도체 소자의 상기 능동 표면을 대체로 상기 캐리어 기판과 평행한 동일 평면 내에 위치시키고, 상기 정렬 솔더조인트가 대체로 응고된 후 상기 가압판을 제거하는 단계 S332를 더 포함하는, 반도체 패키징 방법.
4. The method of claim 3,
When there are a plurality of the at least one semiconductor device, after step S330, the alignment solder joint is melted or partially melted again, and then the active surfaces of the plurality of semiconductor devices are planarized using a pressure plate, whereby the plurality of semiconductors and placing the active surface of a device in the same plane generally parallel to the carrier substrate, and removing the platen after the alignment solder joint is generally solidified (S332).
제3항에 있어서,
상기 캐리어 기판의 상기 복수의 제2 정렬 솔더링부 주변에 각각 솔더 트랩을 미리 형성하는, 반도체 패키징 방법.
4. The method of claim 3,
A semiconductor packaging method of forming solder traps in advance, respectively, around the plurality of second alignment soldering portions of the carrier substrate.
제1항에 있어서,
상기 단계 S340 이후 또는 상기 단계 S360 이후, 상기 캐리어 기판을 제거하는 단계를 더 포함하는, 반도체 패키징 방법.
According to claim 1,
After the step S340 or after the step S360, the method further comprising removing the carrier substrate.
제10항에 있어서,
상기 몰딩체의 상기 캐리어 기판이 제거된 표면을 박화시키는 단계를 더 포함하는, 반도체 패키징 방법.
11. The method of claim 10,
Further comprising the step of thinning the surface of the molded body from which the carrier substrate has been removed, the semiconductor packaging method.
제11항에 있어서,
상기 박화를 실시함으로써, 상기 적어도 하나의 반도체 소자의 상기 수동 표면이 소재하는 측의 일부가 제거되도록 하는, 반도체 패키징 방법.
12. The method of claim 11,
and, by performing the thinning, a portion of the side on which the passive surface of the at least one semiconductor element is located is removed.
제10항에 있어서,
상기 상호연결층과 상기 외부단자를 형성한 후, 절단을 실시하는 단계를 더 포함하는, 반도체 패키징 방법.
11. The method of claim 10,
After forming the interconnection layer and the external terminal, the method further comprising the step of performing cutting.
제1항에 있어서,
상기 연결단자는 상호연결 범프이며, 상기 연결단자를 상기 몰딩체로부터 노출시키는 단계는, 상기 몰딩체를 박화시킴으로써 상기 상호연결 범프를 노출시키는 단계를 포함하는, 반도체 패키징 방법.
According to claim 1,
wherein the connection terminal is an interconnect bump, and exposing the connection terminal from the molding includes exposing the interconnect bump by thinning the molding body.
제1항에 있어서,
상기 연결단자는 상호연결 패드이고, 상기 연결단자를 상기 몰딩체로부터 노출시키는 단계는, 상기 몰딩체에 개구를 형성함으로써 상기 상호연결 패드를 노출시키는 단계를 포함하는, 반도체 패키징 방법.
According to claim 1,
wherein the connection terminal is an interconnect pad, and exposing the connection terminal from the molding includes exposing the interconnect pad by forming an opening in the molding body.
제10항에 있어서,
상기 캐리어 기판을 제거할 때 또는 상기 캐리어 기판을 제거한 후, 최소한의 일부 상기 정렬 솔더조인트를 더 제거하는 단계를 더 포함하는, 반도체 패키징 방법.
11. The method of claim 10,
and further removing at least some of the alignment solder joints when removing the carrier substrate or after removing the carrier substrate.
제10항에 있어서,
상기 캐리어 기판을 제거할 때 또는 상기 캐리어 기판을 제거한 후, 상기 반도체 패키징 방법을 통해 제조되는 반도체 어셈블리의 전기적 연결, 방열 및 기계 구조 중의 적어도 하나에 사용되도록, 상기 정렬 솔더조인트를 최소한의 부분으로 남기는, 반도체 패키징 방법.
11. The method of claim 10,
When removing the carrier substrate or after removing the carrier substrate, the alignment solder joint is left as a minimal part to be used for at least one of electrical connection, heat dissipation, and mechanical structure of a semiconductor assembly manufactured through the semiconductor packaging method. , semiconductor packaging methods.
제1항에 있어서,
상기 상호연결층은 상기 연결단자에서 먼 방향에 따라 순차적으로 재배선층과 언더 범프 금속층을 포함하는, 반도체 패키징 방법.
According to claim 1,
The interconnection layer includes a redistribution layer and an under-bump metal layer sequentially in a direction away from the connection terminal.
반도체 어셈블리에 있어서,
제1항 내지 제18항 중의 어느 한 항에 따른 반도체 패키징 방법을 통해 패키징되는, 반도체 어셈블리.
A semiconductor assembly comprising:
A semiconductor assembly packaged via the semiconductor packaging method according to claim 1 .
전자 디바이스에 있어서, 제19항에 따른 반도체 어셈블리를 포함하는, 전자 디바이스An electronic device comprising the semiconductor assembly according to claim 19 .
KR1020210164040A 2020-11-27 2021-11-25 A method of packaging semiconductor, semiconductor assembly and electronic device comprising the same KR20220074764A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202011353294.8A CN112420531B (en) 2020-11-27 2020-11-27 Semiconductor packaging method, semiconductor assembly and electronic equipment comprising semiconductor assembly
CN202011353294.8 2020-11-27

Publications (1)

Publication Number Publication Date
KR20220074764A true KR20220074764A (en) 2022-06-03

Family

ID=74843684

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210164040A KR20220074764A (en) 2020-11-27 2021-11-25 A method of packaging semiconductor, semiconductor assembly and electronic device comprising the same

Country Status (3)

Country Link
KR (1) KR20220074764A (en)
CN (1) CN112420531B (en)
TW (1) TWI831089B (en)

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8361842B2 (en) * 2010-07-30 2013-01-29 Taiwan Semiconductor Manufacturing Company, Ltd. Embedded wafer-level bonding approaches
US8993378B2 (en) * 2011-09-06 2015-03-31 Taiwan Semiconductor Manufacturing Co., Ltd. Flip-chip BGA assembly process
US8933551B2 (en) * 2013-03-08 2015-01-13 Taiwan Semiconductor Manufacturing Company, Ltd. 3D-packages and methods for forming the same
CN103745958B (en) * 2013-12-05 2016-08-17 南通富士通微电子股份有限公司 Encapsulating structure
US9230936B2 (en) * 2014-03-04 2016-01-05 Qualcomm Incorporated Integrated device comprising high density interconnects and redistribution layers
CN105448862B (en) * 2014-09-29 2018-08-10 中芯国际集成电路制造(上海)有限公司 Semiconductor structure and preparation method thereof
KR101923659B1 (en) * 2015-08-31 2019-02-22 삼성전자주식회사 Semiconductor package structure, and method of fabricating the same
CN105244341A (en) * 2015-09-01 2016-01-13 华进半导体封装先导技术研发中心有限公司 Semiconductor device FOWLP packaging structure and manufacturing method thereof
US10748900B2 (en) * 2015-12-22 2020-08-18 Intel Corporation Fin-based III-V/SI or GE CMOS SAGE integration
US9818736B1 (en) * 2017-03-03 2017-11-14 Tdk Corporation Method for producing semiconductor package
KR102124892B1 (en) * 2017-09-29 2020-06-22 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 Aligning bumps in fan-out packaging process
KR102497572B1 (en) * 2018-07-03 2023-02-09 삼성전자주식회사 Semiconductor package and method of forming the same

Also Published As

Publication number Publication date
TW202236444A (en) 2022-09-16
CN112420531B (en) 2021-11-30
CN112420531A (en) 2021-02-26
TWI831089B (en) 2024-02-01

Similar Documents

Publication Publication Date Title
EP3288077B1 (en) Microelectronic package having a bumpless laminated interconnection layer
US20130244382A1 (en) High precision self aligning die for embedded die packaging
KR20220093032A (en) A method of packaging semiconductor, semiconductor assembly and an electric device comprising the same
KR20220093033A (en) A method of packaging semiconductor, semiconductor assembly and an electric device comprising the same
US11848272B2 (en) Interconnection between chips by bridge chip
KR102609815B1 (en) A method of packaging semiconductor, semiconductor assembly and electronic device comprising the same
KR20220074764A (en) A method of packaging semiconductor, semiconductor assembly and electronic device comprising the same
US11955396B2 (en) Semiconductor packaging method, semiconductor assembly and electronic device comprising semiconductor assembly
US20220208709A1 (en) Semiconductor Packaging Method, Semiconductor Assembly and Electronic Device Comprising Semiconductor Assembly
TWI821899B (en) Semiconductor packaging method, semiconductor assembly and electronic equipment comprising semiconductor assembly
US20220246576A1 (en) Semiconductor Packaging Method, Semiconductor Assembly and Electronic Device Comprising Semiconductor Assembly
KR20220112173A (en) A assmebly method for semiconductor assembly, semiconductor assembly and an electronic device
US20220271002A1 (en) Semiconductor Packaging Method, Semiconductor Assembly and Electronic Device Comprising Semiconductor Assembly
TW202414627A (en) Semiconductor packaging method, semiconductor assembly and electronic equipment comprising semiconductor assembly

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E902 Notification of reason for refusal