KR20220037005A - 타일형 표시 장치 - Google Patents

타일형 표시 장치 Download PDF

Info

Publication number
KR20220037005A
KR20220037005A KR1020200118796A KR20200118796A KR20220037005A KR 20220037005 A KR20220037005 A KR 20220037005A KR 1020200118796 A KR1020200118796 A KR 1020200118796A KR 20200118796 A KR20200118796 A KR 20200118796A KR 20220037005 A KR20220037005 A KR 20220037005A
Authority
KR
South Korea
Prior art keywords
pixel
display device
sub
divided
pixels
Prior art date
Application number
KR1020200118796A
Other languages
English (en)
Inventor
김훈
장은제
주장복
최창혁
황용식
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200118796A priority Critical patent/KR20220037005A/ko
Priority to US17/445,287 priority patent/US20220085098A1/en
Priority to CN202111019314.2A priority patent/CN114267694A/zh
Publication of KR20220037005A publication Critical patent/KR20220037005A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • G09F9/3026Video wall, i.e. stackable semiconductor matrix display modules
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 타일형 표시 장치에 관한 것이다. 일 실시예에 따른 타일형 표시 장치는 서로 인접하여 배치되며, 복수의 제1 화소 및 복수의 제2 화소를 각각 포함하는 복수의 표시 장치를 포함하는 타일형 표시 장치로서, 상기 표시 장치들의 적어도 일변들이 서로 인접한 경계 영역 및 상기 경계 영역 이외의 메인 영역을 포함하며, 상기 제1 화소는 상기 메인 영역에 배치되고, 상기 제2 화소는 상기 경계 영역에 배치되며, 상기 제1 화소 및 상기 제2 화소는 각각 복수의 서브 화소를 포함하고, 상기 제2 화소의 상기 복수의 서브 화소는 복수 개로 분할된 분할 화소를 포함한다.

Description

타일형 표시 장치{TILED DISPLAY DEVICE}
본 발명은 타일형 표시 장치에 관한 것이다.
정보화 사회가 발전함에 따라 영상을 표시하기 위한 표시 장치에 대한 요구가 다양한 형태로 증가하고 있다. 예를 들어, 표시 장치는 스마트폰, 디지털 카메라, 노트북 컴퓨터, 네비게이션, 및 스마트 텔레비전과 같이 다양한 전자기기에 적용되고 있다. 표시 장치는 액정 표시 장치(Liquid Crystal Display Device), 전계 방출 표시 장치(Field Emission Display Device), 유기 발광 표시 장치(Organic Light Emitting Display Device) 등과 같은 평판 표시 장치일 수 있다. 이러한 평판 표시 장치 중에서 발광 표시 장치는 표시 패널의 화소들 각각이 스스로 발광할 수 있는 발광 소자를 포함함으로써, 표시 패널에 광을 제공하는 백라이트 유닛 없이도 화상을 표시할 수 있다.
표시 장치를 대형 크기로 제조하는 경우, 화소 개수의 증가로 인하여 발광 소자의 불량률이 증가할 수 있고, 생산성 또는 신뢰성이 저하될 수 있다. 이를 해결하기 위해, 타일형 표시 장치는 상대적으로 작은 크기를 갖는 복수의 표시 장치를 연결하여 대형 크기의 화면을 구현할 수 있다. 타일형 표시 장치는 복수의 표시 장치를 서로 인접하여 정렬시켜, 하나의 대형 표시 장치로 시인될 수 있다.
본 발명이 해결하고자 하는 과제는 복수의 표시 장치의 정렬에 차이가 발생하여도 표시 장치의 경계부가 시인되는 것을 개선할 수 있는 타일형 표시 장치를 제공하고자 하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 타일형 표시 장치는 서로 인접하여 배치되며, 복수의 제1 화소 및 복수의 제2 화소를 각각 포함하는 복수의 표시 장치를 포함하는 타일형 표시 장치로서, 상기 표시 장치들의 적어도 일변들이 서로 인접한 경계 영역 및 상기 경계 영역 이외의 메인 영역을 포함하며, 상기 제1 화소는 상기 메인 영역에 배치되고, 상기 제2 화소는 상기 경계 영역에 배치되며, 상기 제1 화소 및 상기 제2 화소는 각각 복수의 서브 화소를 포함하고, 상기 제2 화소의 상기 복수의 서브 화소는 복수 개로 분할된 분할 화소를 포함할 수 있다.
상기 제1 화소 및 상기 제2 화소에 각각 포함된 상기 서브 화소는 서로 다른 색을 방출하며 서로 인접한 제1 서브 화소, 제2 서브 화소 및 제3 서브 화소를 포함할 수 있다.
상기 제1 서브 화소, 상기 제2 서브 화소 및 상기 제3 서브 화소는 각각 동일한 색을 방출하며 서로 인접한 상기 분할 화소들을 포함하며, 상기 분할 화소들은 상기 제1 서브 화소의 단축 방향으로 인접한 제1 분할 화소와 제2 분할 화소를 포함하고, 상기 제1 서브 화소의 장축 방향으로 상기 제1 분할 화소의 일측에 배치된 제3 분할 화소 및 상기 제1 분할 화소의 타측에 배치된 제4 분할 화소를 더 포함할 수 있다.
상기 제1 분할 화소와 상기 제2 분할 화소 각각의 장변의 길이는 상기 제1 화소의 상기 서브 화소의 장변의 길이와 동일할 수 있다.
상기 제1 분할 화소의 일측부터 상기 제2 분할 화소의 타측까지의 거리는 상기 제1 화소의 상기 서브 화소의 단변의 길이와 동일할 수 있다.
상기 제3 분할 화소와 상기 제4 분할 화소는 상기 제1 분할 화소 및 상기 제2 분할 화소를 사이에 두고 서로 이격하여 배치될 수 있다.
상기 제3 분할 화소와 상기 제4 분할 화소 각각의 장변이 연장된 방향은 상기 제1 분할 화소의 단변이 연장된 방향과 나란할 수 있다.
상기 제3 분할 화소와 상기 제4 분할 화소 각각의 장변의 길이는 서로 동일하며 상기 제1 화소의 상기 서브 화소의 단변의 길이와 동일할 수 있다.
상기 제3 분할 화소와 상기 제4 분할 화소 각각의 장변의 길이는 상기 제1 분할 화소의 일측부터 상기 제2 분할 화소의 타측까지의 거리와 동일할 수 있다.
상기 제1 분할 화소 및 상기 제2 분할 화소는 서로 동일한 크기로 이루어지며, 상기 제3 분할 화소 및 상기 제4 분할 화소는 서로 동일한 크기로 이루어질 수 있다.
상기 제1 분할 화소 및 상기 제2 분할 화소 각각의 크기는 상기 제3 분할 화소 및 상기 제4 분할 화소 각각의 크기보다 클 수 있다.
또한, 일 실시예에 따른 타일형 표시 장치는 일 방향으로 이웃하여 배치되는 제1 표시 장치와 제2 표시 장치를 구비하고, 상기 제1 표시 장치와 상기 제2 표시 장치 각각은, 메인 영역에 배치되는 제1 화소, 및 상기 메인 영역의 가장자리에 배치된 경계 영역에 배치되며, 복수의 분할 화소를 각각 갖는 복수의 서브 화소를 포함하는 제2 화소를 포함하고, 상기 제1 표시 장치의 상기 복수의 분할 화소 중에서 적어도 어느 하나의 분할 화소는 비발광하고, 상기 제2 표시 장치의 상기 복수의 분할 화소 중에서 적어도 어느 하나의 분할 화소는 비발광할 수 있다.
상기 복수의 서브 화소는 각각 상기 서브 화소의 단축 방향으로 인접한 제1 분할 화소와 제2 분할 화소를 포함하고, 상기 제1 분할 화소의 장축 방향으로 상기 제1 분할 화소의 일측에 배치된 제3 분할 화소 및 상기 제1 분할 화소의 타측에 배치된 제4 분할 화소를 포함할 수 있다.
상기 제1 표시 장치의 제1 서브 화소의 일변과 상기 제2 표시 장치의 제1 서브 화소의 일변은 동일 선 상에 상호 정렬될 수 있다.
상기 제1 표시 장치는 상기 제2 화소의 상기 복수의 서브 화소 각각의 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광하고, 상기 제2 표시 장치는 상기 제2 화소의 상기 복수의 서브 화소 각각의 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광할 수 있다.
상기 제1 표시 장치는 상기 제1 화소를 발광하고, 상기 제2 표시 장치는 상기 제1 화소를 발광할 수 있다.
상기 제1 표시 장치의 제1 서브 화소의 일변과 상기 제2 표시 장치의 제1 서브 화소의 일변은 동일 선 상에 비정렬될 수 있다.
상기 복수의 서브 화소는 일 방향으로 배열된 제1 서브 화소, 제2 서브 화소 및 제3 서브 화소를 포함할 수 있다.
상기 제1 표시 장치의 상기 제2 화소의 상기 제1 서브 화소는 상기 제1 분할 화소, 상기 제3 분할 화소, 상기 제4 분할 화소를 비발광하고 상기 제2 서브 화소 및 상기 제3 서브 화소는 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광하며, 상기 제2 표시 장치의 상기 제2 화소의 상기 제1 서브 화소 및 상기 제2 서브 화소는 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광하고 상기 제3 서브 화소는 상기 제2 분할 화소, 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광할 수 있다.
상기 제1 표시 장치의 상기 제2 화소의 상기 복수의 서브 화소는 상기 제3 분할 화소를 비발광하고, 상기 제2 표시 장치의 상기 제2 화소의 상기 복수의 서브 화소는 상기 제4 분할 화소를 비발광할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
실시예들에 따른 타일형 표시 장치에 의하면, 복수의 표시 장치가 인접한 경계 영역들에서 각 화소의 서브 화소들을 복수의 분할 화소로 분할하고 정렬 여부에 따라 발광을 달리함으로써, 경계 영역이 시인되는 것을 개선하여 일체감이 우수한 타일형 표시 장치를 구현할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 타일형 표시 장치를 나타내는 평면도이다.
도 2는 일 실시예에 따른 표시 장치를 나타내는 평면도이다.
도 3은 도 2의 절단선 I-I'을 따라 자른 단면도이다.
도 4는 일 실시예에 따른 표시 장치의 화소를 나타내는 평면도이다.
도 5는 도 4의 절단선 II-II'을 따라 자른 단면도이다.
도 6은 일 실시예에 따른 발광 소자를 나타내는 도면이다.
도 7은 일 실시예에 따른 타일형 표시 장치의 결합 구조를 나타낸 평면도이다.
도 8은 일 실시예에 따른 타일형 표시 장치의 제1 화소를 나타낸 평면도이다.
도 9는 일 실시예에 따른 타일형 표시 장치의 제2 화소를 나타낸 평면도이다.
도 10은 도 7의 A 영역을 개략적으로 나타낸 확대도이다.
도 11은 도 7의 A 영역의 일 예를 개략적으로 나타낸 확대도이다.
도 12는 도 7의 A 영역의 다른 예를 개략적으로 나타낸 확대도이다.
도 13은 도 7의 B 영역을 개략적으로 나타낸 확대도이다.
도 14은 도 7의 B 영역의 일 예를 개략적으로 나타낸 확대도이다.
도 15는 도 7의 B 영역의 다른 예를 개략적으로 나타낸 확대도이다.
도 16은 도 7의 A 영역을 나타낸 다른 실시예의 개략적인 평면도이다.
도 17은 도 7의 B 영역을 나타낸 다른 실시예의 개략적인 평면도이다.
도 18은 비교예에 따른 타일형 표시 장치의 각 화소가 백색 발광한 모습을 개략적으로 나타낸 평면도이다.
도 19는 실시예에 따른 타일형 표시 장치의 각 화소가 백색 발광한 모습을 개략적으로 나타낸 평면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "상(on)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 실시예들을 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하 첨부된 도면을 참조하여 구체적인 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 타일형 표시 장치를 나타내는 평면도이다.
도 1을 참조하면, 타일형 표시 장치(TD)는 복수의 표시 장치(10)를 포함할 수 있다. 복수의 표시 장치(10)는 격자형으로 배열될 수 있으나, 이에 한정되지 않는다. 복수의 표시 장치(10)는 제1 방향(X축 방향) 또는 제2 방향(Y축 방향)으로 연결될 수 있고, 타일형 표시 장치(TD)는 특정 형상을 가질 수 있다. 예를 들어, 복수의 표시 장치(10) 각각은 서로 동일한 크기를 가질 수 있으나, 이에 한정되지 않는다. 다른 예를 들어, 복수의 표시 장치(10)는 서로 다른 크기를 가질 수 있다.
복수의 표시 장치(10) 각각은 장변과 단변을 포함하는 직사각형 형상일 수 있다. 복수의 표시 장치(10)는 장변 또는 단변이 서로 연결되며 배치될 수 있다. 일부의 표시 장치(10)는 타일형 표시 장치(TD)의 가장자리에 배치되어, 타일형 표시 장치(TD)의 일변을 이룰 수 있다. 다른 일부의 표시 장치(10)는 타일형 표시 장치(TD)의 모서리에 배치될 수 있고, 타일형 표시 장치(TD)의 인접한 두 개의 변을 형성할 수 있다. 또 다른 일부의 표시 장치(10)는 타일형 표시 장치(TD)의 내부에 배치될 수 있고, 다른 표시 장치들(10)에 의해 둘러싸일 수 있다.
복수의 표시 장치(10) 각각은 표시 영역(DA) 및 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DA)은 복수의 화소를 포함하여 영상을 표시할 수 있다. 비표시 영역(NDA)은 표시 영역(DA)의 주변에 배치되어 표시 영역(DA)을 둘러쌀 수 있고, 영상을 표시하지 않을 수 있다.
타일형 표시 장치(TD)는 전체적으로 평면적 형상을 가질 수 있으나, 이에 한정되지 않는다. 타일형 표시 장치(TD)는 입체적 형상을 가짐으로써, 사용자에게 입체감을 줄 수 있다. 예를 들어, 타일형 표시 장치(TD)가 입체적 형상을 갖는 경우, 복수의 표시 장치(10) 중 적어도 일부의 표시 장치(10)는 커브드(Curved) 형상을 가질 수 있다. 다른 예를 들어, 복수의 표시 장치(10) 각각은 평면 형상을 갖고 서로 소정의 각도로 연결됨으로써, 타일형 표시 장치(TD)는 입체적 형상을 가질 수 있다.
타일형 표시 장치(TD)는 인접한 표시 장치들(10) 각각의 비표시 영역(NDA)이 연결되어 형성될 수 있다. 복수의 표시 장치(10)는 결합 부재 또는 접착 부재를 통해 서로 연결될 수 있다. 따라서, 복수의 표시 장치(10) 사이의 비표시 영역(NDA)은 인접한 표시 영역들(DA)에 의해 둘러싸일 수 있다. 복수의 표시 장치(10) 각각의 표시 영역(DA) 사이의 거리는 복수의 표시 장치(10) 사이의 비표시 영역(NDA) 또는 복수의 표시 장치(10) 사이의 경계 부분이 사용자에게 인지되지 않을 정도로 가까울 수 있다. 또한, 복수의 표시 장치(10) 각각의 표시 영역(DA)의 외광 반사율과 복수의 표시 장치(10) 사이의 비표시 영역(NDA)의 외광 반사율은 실질적으로 동일할 수 있다. 따라서, 타일형 표시 장치(TD)는 복수의 표시 장치(10) 사이의 비표시 영역(NDA) 또는 경계 부분이 인지되는 것을 방지함으로써, 복수의 표시 장치(10) 사이의 단절감을 제거하고 영상의 몰입도를 향상시킬 수 있다.
도 2는 일 실시예에 따른 표시 장치를 나타내는 평면도이다.
도 2를 참조하면, 표시 장치(10)는 표시 영역(DA)에서 복수의 행과 열을 따라 배열된 복수의 화소를 포함할 수 있다. 복수의 화소 각각은 화소 정의막에 의해 정의되는 발광 영역(LA)을 포함할 수 있고, 발광 영역(LA)을 통해 소정의 피크 파장을 갖는 광을 방출할 수 있다. 예를 들어, 표시 장치(10)의 표시 영역(DA)은 제1 내지 제3 발광 영역(LA1, LA2, LA3)을 포함할 수 있다. 제1 내지 제3 발광 영역(LA1, LA2, LA3) 각각은 표시 장치(10)의 발광 소자에서 생성된 광이 표시 장치(10)의 외부로 방출되는 영역일 수 있다.
제1 내지 제3 발광 영역(LA1, LA2, LA3)은 소정의 피크 파장을 갖는 광을 표시 장치(10)의 외부로 방출할 수 있다. 제1 발광 영역(LA1)은 제1 색의 광을 방출할 수 있고, 제2 발광 영역(LA2)은 제2 색의 광을 방출할 수 있으며, 제3 발광 영역(LA3)은 제3 색의 광을 방출할 수 있다. 예를 들어, 제1 색의 광은 610nm 내지 650nm 범위의 피크 파장을 갖는 적색 광일 수 있고, 제2 색의 광은 510nm 내지 550nm 범위의 피크 파장을 갖는 녹색 광일 수 있으며, 제3 색의 광은 440nm 내지 480nm 범위의 피크 파장을 갖는 청색 광일 수 있으나, 이에 한정되지 않는다.
제1 내지 제3 발광 영역(LA1, LA2, LA3)은 표시 영역(DA)의 제1 방향(X축 방향)을 따라 순차적으로 반복 배치될 수 있다. 예를 들어, 제1 발광 영역(LA1)의 제1 방향(X축 방향)의 폭은 제2 발광 영역(LA2)의 제1 방향의 폭보다 넓을 수 있고, 제2 발광 영역(LA2)의 제1 방향의 폭은 제3 발광 영역(LA3)의 제1 방향의 폭보다 넓을 수 있다. 다른 예를 들어, 제1 발광 영역(LA1)의 제1 방향(X축 방향)의 폭, 제2 발광 영역(LA2)의 제1 방향의 폭, 및 제3 발광 영역(LA3)의 제1 방향의 폭은 실질적으로 동일할 수 있다.
예를 들어, 제1 발광 영역(LA1)의 면적은 제2 발광 영역(LA2)의 면적보다 넓을 수 있고, 제2 발광 영역(LA2)의 면적은 제3 발광 영역(LA3)의 면적보다 넓을 수 있다. 다른 예를 들어, 제1 발광 영역(LA1)의 면적, 제2 발광 영역(LA2)의 면적, 및 제3 발광 영역(LA3)의 면적은 실질적으로 동일할 수 있다.
표시 장치(10)의 표시 영역(DA)은 복수의 발광 영역(LA)을 둘러싸는 복수의 차광 영역(BA)을 포함할 수 있다. 예를 들어, 표시 영역(DA)은 제1 내지 제3 차광 영역(BA1, BA2, BA3)을 포함할 수 있다. 제1 내지 제3 차광 영역(BA1, BA2, BA3) 각각은 제1 내지 제3 발광 영역(LA1, LA2, LA3) 각각의 일측에 배치될 수 있고, 제1 내지 제3 발광 영역(LA1, LA2, LA3)에서 방출되는 광들의 혼색을 방지할 수 있다.
도 3은 도 2의 절단선 I-I'을 따라 자른 단면도이다.
도 3을 참조하면, 표시 장치(10)의 표시 영역(DA)은 제1 내지 제3 발광 영역(LA1, LA2, LA3)을 포함할 수 있다. 제1 내지 제3 발광 영역(LA1, LA2, LA3) 각각은 표시 장치(10)의 발광 다이오드(ED)에서 생성된 광이 표시 장치(10)의 외부로 방출되는 영역일 수 있다.
표시 장치(10)는 기판(SUB), 버퍼층(BF), 박막 트랜지스터층(TFTL), 발광 소자층(EML), 파장 변환층(WLCL), 컬러 필터층(CFL), 및 봉지층(TFE)을 포함할 수 있다.
기판(SUB)은 베이스 기판 또는 베이스 부재일 수 있고, 고분자 수지 등의 절연 물질로 이루어질 수 있다. 예를 들어, 기판(SUB)은 벤딩(Bending), 폴딩(Folding), 롤링(Rolling) 등이 가능한 플렉서블(Flexible) 기판일 수 있다. 기판(SUB)은 폴리이미드(PI)를 포함할 수 있으나, 이에 한정되지 않는다.
버퍼층(BF)은 기판(SUB) 상에 배치될 수 있다. 버퍼층(BF)은 공기 또는 수분의 침투를 방지할 수 있는 무기막으로 이루어질 수 있다. 예를 들어, 버퍼층(BF)은 교번하여 적층된 복수의 무기막을 포함할 수 있다.
박막 트랜지스터층(TFTL)은 박막 트랜지스터(TFT), 게이트 절연막(GI), 층간 절연막(ILD), 연결 전극(CNE), 제1 보호층(PAS1), 및 제1 평탄화층(OC1)을 포함할 수 있다.
박막 트랜지스터(TFT)는 버퍼층(BF) 상에 배치될 수 있고, 복수의 화소 각각의 화소 회로를 구성할 수 있다. 예를 들어, 박막 트랜지스터(TFT)는 화소 회로의 구동 트랜지스터 또는 스위칭 트랜지스터일 수 있다. 박막 트랜지스터(TFT)는 반도체 영역(ACT), 게이트 전극(GE), 소스 전극(SE), 및 드레인 전극(DE)을 포함할 수 있다.
반도체 영역(ACT), 소스 전극(SE), 및 드레인 전극(DE)은 버퍼층(BF) 상에 배치될 수 있다. 반도체 영역(ACT)은 게이트 전극(GE)과 두께 방향으로 중첩될 수 있고, 게이트 절연막(GI)에 의해 게이트 전극(GE)과 절연될 수 있다. 소스 전극(SE) 및 드레인 전극(DE)은 반도체 영역(ACT)의 물질을 도체화하여 마련될 수 있다.
게이트 전극(GE)은 게이트 절연막(GI)의 상부에 배치될 수 있다. 게이트 전극(GE)은 게이트 절연막(GI)을 사이에 두고, 반도체 영역(ACT)과 중첩될 수 있다.
게이트 절연막(GI)은 반도체 영역(ACT), 소스 전극(SE), 및 드레인 전극(DE)의 상부에 마련될 수 있다. 예를 들어, 게이트 절연막(GI)은 반도체 영역(ACT), 소스 전극(SE), 드레인 전극(DE), 및 버퍼층(BF)을 덮을 수 있고, 반도체 영역(ACT)과 게이트 전극(GE)을 절연시킬 수 있다. 게이트 절연막(GI)은 연결 전극(CNE)이 관통하는 컨택홀을 포함할 수 있다.
층간 절연막(ILD)은 게이트 전극(GE)의 상부에 배치될 수 있다. 예를 들어, 층간 절연막(ILD)은 연결 전극(CNE)이 관통하는 컨택홀을 포함할 수 있다. 여기에서, 층간 절연막(ILD)의 컨택홀은 게이트 절연막(GI)의 컨택홀과 연결될 수 있다.
연결 전극(CNE)은 층간 절연막(ILD) 상에 배치될 수 있다. 연결 전극(CNE)은 박막 트랜지스터(TFT)의 드레인 전극(DE)과 발광 소자(EL)의 제1 전극(AE)을 접속시킬 수 있다. 연결 전극(CNE)은 게이트 절연막(GI) 및 층간 절연막(ILD)에 마련된 컨택홀을 통해 드레인 전극(DE)에 컨택될 수 있다.
제1 보호층(PAS1)은 연결 전극(CNE)의 상부에 마련되어, 박막 트랜지스터(TFT)를 보호할 수 있다. 예를 들어, 제1 보호층(PAS1)은 발광 소자(EL)의 제1 전극(AE)이 관통하는 컨택홀을 포함할 수 있다.
제1 평탄화층(OC1)은 제1 보호층(PAS1)의 상부에 마련되어, 박막 트랜지스터층(TFTL)의 상단을 평탄화시킬 수 있다. 예를 들어, 제1 평탄화층(OC1)은 발광 소자(EL)의 제1 전극(AE)이 관통하는 컨택홀을 포함할 수 있다. 여기에서, 제1 평탄화층(OC1)의 컨택홀은 제1 보호층(PAS1)의 컨택홀과 연결될 수 있다.
발광 소자층(EML)은 발광 소자(EL), 제1 뱅크(BNK1), 제2 뱅크(BNK2), 제2 보호층(PAS2), 및 제2 평탄화층(OC2)을 포함할 수 있다.
발광 소자(EL)는 박막 트랜지스터(TFT) 상에 마련될 수 있다. 발광 소자(EL)는 제1 전극(AE), 제2 전극(CE), 및 발광 다이오드(ED)를 포함할 수 있다.
제1 전극(AE)은 제1 평탄화층(OC1)의 상부에 마련될 수 있다. 예를 들어, 제1 전극(AE)은 제1 평탄화층(OC1) 상에 배치된 제1 뱅크(BNK1) 상에 배치되어 제1 뱅크(BNK1)를 덮을 수 있다. 제1 전극(AE)은 제2 뱅크(BNK2)에 의해 정의되는 제1 내지 제3 발광 영역(LA1, LA2, LA3) 중 하나의 발광 영역과 중첩되게 배치될 수 있다. 그리고, 제1 전극(AE)은 박막 트랜지스터(TFT)의 드레인 전극(DE)에 접속될 수 있다. 제1 전극(AE)은 발광 소자(EL)의 애노드 전극일 수 있으나, 이에 한정되지 않는다.
제2 전극(CE)은 제1 평탄화층(OC1)의 상부에서, 제1 전극(AE)과 이격되게 배치될 수 있다. 예를 들어, 제2 전극(CE)은 제1 평탄화층(OC1) 상에 배치된 제1 뱅크(BNK1) 상에 배치되어 제1 뱅크(BNK1)를 덮을 수 있다. 제2 전극(CE)은 제2 뱅크(BNK2)에 의해 정의되는 제1 내지 제3 발광 영역(LA1, LA2, LA3) 중 하나의 발광 영역과 중첩되게 배치될 수 있다. 예를 들어, 제2 전극(CE)은 전체 화소에 공급되는 공통 전압을 수신할 수 있다. 제2 전극(CE)은 발광 소자(EL)의 캐소드 전극일 수 있으나, 이에 한정되지 않는다.
제1 절연층(IL1)은 서로 인접한 제1 전극(AE)의 일부와 제2 전극(CE)의 일부를 덮을 수 있고, 제1 전극(AE)과 제2 전극(CE)을 절연시킬 수 있다.
발광 다이오드(ED)는 제1 평탄화층(OC1)의 상부에서 제1 전극(AE) 및 제2 전극(CE) 사이에 배치될 수 있다. 발광 다이오드(ED)는 제1 절연층(IL1) 상에 배치될 수 있다. 발광 다이오드(ED)의 일단은 제1 전극(AE)에 접속될 수 있고, 발광 다이오드(ED)의 타단은 제2 전극(CE)에 접속될 수 있다. 예를 들어, 복수의 발광 다이오드(ED)는 동일 물질을 갖는 활성층을 포함하여, 동일 파장대의 광, 또는 동일 색의 광을 방출할 수 있다. 제1 내지 제3 발광 영역(LA1, LA2, LA3) 각각에서 방출되는 광은 동일 색을 가질 수 있다. 예를 들어, 복수의 발광 다이오드(ED)는 440nm 내지 480nm 범위의 피크 파장을 갖는 제3 색의 광 또는 청색 광을 방출할 수 있다. 따라서, 발광 소자층(EML)은 제3 색의 광 또는 청색 광을 방출할 수 있다.
제2 뱅크(BNK2)는 제1 평탄화층(OC1) 상에 배치되어 제1 내지 제3 발광 영역(LA1, LA2, LA3)을 정의할 수 있다. 예를 들어, 제2 뱅크(BNK2)는 제1 내지 제3 발광 영역(LA1, LA2, LA3) 각각을 둘러쌀 수 있으나, 이에 한정되지 않는다. 제2 뱅크(BNK2)는 복수의 발광 소자(EL) 각각의 제1 전극(AE) 또는 제2 전극(CE)을 이격 및 절연시킬 수 있다. 제2 뱅크(BNK2)는 제1 내지 제3 차광 영역(BA1, BA2, BA3)에 배치될 수 있다.
제2 보호층(PAS2)은 복수의 발광 소자(EL) 및 제2 뱅크(BNK2) 상에 배치될 수 있다. 제2 보호층(PAS2)은 복수의 발광 소자(EL)를 덮을 수 있고, 복수의 발광 소자(EL)를 보호할 수 있다. 제2 보호층(PAS2)은 외부로부터 수분 또는 공기 등 불순물의 침투를 방지하여 복수의 발광 소자(EL)의 손상을 방지할 수 있다.
제2 평탄화층(OC2)은 제2 보호층(PAS2) 상에 마련되어, 발광 소자층(EML)의 상단을 평탄화시킬 수 있다. 제2 평탄화층(OC2)은 유기 물질을 포함할 수 있다. 예를 들어, 제2 평탄화층(OC2)은 아크릴 수지(Acryl Resin), 에폭시 수지(Epoxy Resin), 페놀 수지(Phenolic Resin), 폴리아미드 수지(Polyamide Resin), 및 폴리이미드 수지(Polyimide Resin) 중 적어도 하나를 포함할 수 있다.
파장 변환층(WLCL)은 제1 캡핑층(CAP1), 제1 차광 부재(BK1), 제1 파장 변환부(WLC1), 제2 파장 변환부(WLC2), 광 투과부(LTU), 제2 캡핑층(CAP2), 및 제3 평탄화층(OC3)을 포함할 수 있다.
제1 캡핑층(CAP1)은 발광 소자층(EML)의 제2 평탄화층(OC2) 상에 배치될 수 있다. 제1 캡핑층(CAP1)은 제1 및 제2 파장 변환부(WLC1, WLC2)와 광 투과부(LTU)의 하면을 밀봉할 수 있다. 제1 캡핑층(CAP1)은 무기 물질을 포함할 수 있다. 예를 들어, 제1 캡핑층(CAP1)은 실리콘 질화물, 알루미늄 질화물, 지르코늄 질화물, 티타늄 질화물, 하프늄 질화물, 탄탈륨 질화물, 실리콘 산화물, 알루미늄 산화물, 티타늄 산화물, 주석 산화물, 세륨 산화물, 및 실리콘 산질화물 중 적어도 하나를 포함할 수 있다.
제1 차광 부재(BK1)는 제1 캡핑층(CAP1) 상의 제1 내지 제3 차광 영역(BA1, BA2, BA3)에 배치될 수 있다. 제1 차광 부재(BK1)는 제2 뱅크(BNK2)와 두께 방향으로 중첩될 수 있다. 제1 차광 부재(BK1)는 광의 투과를 차단할 수 있다. 제1 차광 부재(BK1)는 제1 내지 제3 발광 영역(LA1, LA2, LA3) 간에 광이 침범하여 혼색되는 것을 방지함으로써, 색 재현율을 향상시킬 수 있다. 제1 차광 부재(BK1)는 평면 상에서 제1 내지 제3 발광 영역(LA1, LA2, LA3)을 둘러싸는 격자 형태로 배치될 수 있다.
제1 차광 부재(BK1)는 유기 차광 물질과 발액 성분을 포함할 수 있다. 여기에서, 발액 성분은 불소 함유 단량체 또는 불소 함유 중합체로 이루어질 수 있고, 구체적으로 불소 함유 지방족 폴리카보네이트를 포함할 수 있다. 예를 들어, 제1 차광 부재(BK1)는 발액 성분을 포함한 블랙 유기 물질로 이루어질 수 있다. 제1 차광 부재(BK1)는 발액 성분을 포함한 유기 차광 물질의 코팅 및 노광 공정 등을 통해 형성될 수 있다.
제1 차광 부재(BK1)는 발액 성분을 포함함으로써, 제1 및 제2 파장 변환부(WLC1, WLC2)와 광 투과부(LTU)를 대응되는 발광 영역(LA)으로 분리시킬 수 있다. 예를 들어, 제1 및 제2 파장 변환부(WLC1, WLC2)와 광 투과부(LTU)가 잉크젯 방식으로 형성되는 경우, 잉크 조성물이 제1 차광 부재(BK1)의 상면에 흐를 수 있다. 이 경우, 제1 차광 부재(BK1)는 발액 성분을 포함함으로써, 잉크 조성물이 각각의 발광 영역으로 흘러가도록 유도할 수 있다. 따라서, 제1 차광 부재(BK1)는 잉크 조성물이 혼합되는 것을 방지할 수 있다.
제1 파장 변환부(WLC1)는 제1 캡핑층(CAP1) 상의 제1 발광 영역(LA1)에 배치될 수 있다. 제1 파장 변환부(WLC1)는 제1 차광 부재(BK1)에 의해 둘러싸일 수 있다. 제1 파장 변환부(WLC1)는 제1 베이스 수지(BS1), 제1 산란체(SCT1) 및 제1 파장 시프터(WLS1)를 포함할 수 있다.
제1 베이스 수지(BS1)는 광 투과율이 상대적으로 높은 물질을 포함할 수 있다. 제1 베이스 수지(BS1)는 투명 유기 물질로 이루어질 수 있다. 예를 들어, 제1 베이스 수지(BS1)는 에폭시계 수지, 아크릴계 수지, 카도계 수지 및 이미드계 수지 등의 유기 물질 중 적어도 하나를 포함할 수 있다.
제1 산란체(SCT1)는 제1 베이스 수지(BS1)와 상이한 굴절률을 가질 수 있고, 제1 베이스 수지(BS1)와 광학 계면을 형성할 수 있다. 예를 들어, 제1 산란체(SCT1)는 투과광의 적어도 일부를 산란시키는 광 산란 물질 또는 광 산란 입자를 포함할 수 있다. 예를 들어, 제1 산란체(SCT1)는 산화 티타늄(TiO2), 산화 지르코늄(ZrO2), 산화 알루미늄(Al2O3), 산화 인듐(In2O3), 산화 아연(ZnO) 또는 산화 주석(SnO2) 등과 같은 금속 산화물을 포함하거나, 아크릴계 수지 또는 우레탄계 수지 등의 유기 입자를 포함할 수 있다. 제1 산란체(SCT1)는 입사광의 피크 파장을 실질적으로 변환시키지 않으면서, 입사광의 입사 방향과 무관하게 광을 랜덤 방향으로 산란시킬 수 있다.
제1 파장 시프터(WLS1)는 입사광의 피크 파장을 제1 피크 파장으로 변환 또는 시프트시킬 수 있다. 예를 들어, 제1 파장 시프터(WLS1)는 표시 장치(10)에서 제공된 청색 광을 610nm 내지 650nm 범위의 단일 피크 파장을 갖는 적색 광으로 변환하여 방출할 수 있다. 제1 파장 시프터(WLS1)는 양자점, 양자 막대 또는 형광체일 수 있다. 양자점은 전자가 전도대에서 가전자대로 전이하면서 특정한 색을 방출하는 입자상 물질일 수 있다.
예를 들어, 양자점은 반도체 나노 결정 물질일 수 있다. 양자점은 그 조성 및 크기에 따라 특정 밴드 갭을 가져 빛을 흡수한 후 고유의 파장을 갖는 광을 방출할 수 있다. 양자점의 반도체 나노 결정의 예로는 IV족계 나노 결정, II-VI족계 화합물 나노 결정, III-V족계 화합물 나노 결정, IV-VI족계 나노 결정 또는 이들의 조합 등을 들 수 있다.
예를 들어, 양자점은 전술한 나노 결정을 포함하는 코어 및 상기 코어를 둘러싸는 쉘을 포함하는 코어-쉘 구조를 가질 수 있다. 양자점의 쉘은 코어의 화학적 변성을 방지하여 반도체 특성을 유지하기 위한 보호층 역할과, 양자점에 전기 영동 특성을 부여하기 위한 차징층(Charging Layer)의 역할을 수행할 수 있다. 쉘은 단층 또는 다중층일 수 있다. 코어와 쉘의 계면은 쉘에 존재하는 원소의 농도가 중심으로 갈수록 낮아지는 농도 구배(Gradient)를 가질 수 있다. 양자점의 쉘은 금속 또는 비금속의 산화물, 반도체 화합물 또는 이들의 조합 등으로 이루어질 수 있다.
제1 파장 시프터(WLS1)가 방출하는 광은 45nm 이하, 또는 40nm 이하, 또는 30nm 이하의 발광 파장 스펙트럼 반치폭(Full Width of Half Maximum, FWHM)을 가질 수 있고, 표시 장치(10)가 표시하는 색의 색 순도와 색 재현성을 더욱 개선할 수 있다. 제1 파장 시프터(WLS1)가 방출하는 광은 입사광의 입사 방향과 무관하게 여러 방향을 향하여 방출될 수 있다. 따라서, 제1 발광 영역(LA1)에서 표시되는 적색의 측면 시인성을 향상시킬 수 있다.
발광 소자층(EML)에서 제공된 청색 광의 일부는 제1 파장 시프터(WLS1)에 의해 적색 광으로 변환되지 않고 제1 파장 변환부(WLC1)를 투과할 수 있다. 발광 소자층(EML)에서 제공된 청색 광 중 제1 파장 변환부(WLC1)에 의해 변환되지 않고 제1 컬러 필터(CF1)에 입사한 광은 제1 컬러 필터(CF1)에 의해 차단될 수 있다. 그리고, 발광 소자층(EML)에서 제공된 청색 광 중 제1 파장 변환부(WLC1)에 의해 변환된 적색 광은 제1 컬러 필터(CF1)를 투과하여 외부로 출사될 수 있다. 따라서, 제1 발광 영역(LA1)은 적색 광을 방출할 수 있다.
제2 파장 변환부(WLC2)는 제1 캡핑층(CAP1) 상의 제2 발광 영역(LA2)에 배치될 수 있다. 제2 파장 변환부(WLC2)는 제1 차광 부재(BK1)에 의해 둘러싸일 수 있다. 제2 파장 변환부(WLC2)는 제2 베이스 수지(BS2), 제2 산란체(SCT2) 및 제2 파장 시프터(WLS2)를 포함할 수 있다.
제2 베이스 수지(BS2)는 광 투과율이 상대적으로 높은 물질을 포함할 수 있다. 제2 베이스 수지(BS2)는 투명 유기 물질로 이루어질 수 있다. 예를 들어, 제2 베이스 수지(BS2)는 제1 베이스 수지(BS1)와 동일 물질로 이루어지거나, 제1 베이스 수지(BS1)에서 예시된 물질로 이루어질 수 있다.
제2 산란체(SCT2)는 제2 베이스 수지(BS2)와 상이한 굴절률을 가질 수 있고, 제2 베이스 수지(BS2)와 광학 계면을 형성할 수 있다. 예를 들어, 제2 산란체(SCT2)는 투과광의 적어도 일부를 산란시키는 광 산란 물질 또는 광 산란 입자를 포함할 수 있다. 예를 들어, 제2 산란체(SCT2)는 제1 산란체(SCT1)와 동일 물질로 이루어지거나, 제1 산란체(SCT1)에서 예시된 물질로 이루어질 수 있다. 제2 산란체(SCT2)는 입사광의 피크 파장을 실질적으로 변환시키지 않으면서, 입사광의 입사 방향과 무관하게 광을 랜덤 방향으로 산란시킬 수 있다.
제2 파장 시프터(WLS2)는 입사광의 피크 파장을 제1 파장 시프터(WLS1)의 제1 피크 파장과 다른 제2 피크 파장으로 변환 또는 시프트시킬 수 있다. 예를 들어, 제2 파장 시프터(WLS2)는 표시 장치(10)에서 제공된 청색 광을 510nm 내지 550nm 범위의 단일 피크 파장을 갖는 녹색 광으로 변환하여 방출할 수 있다. 제2 파장 시프터(WLS2)는 양자점, 양자 막대 또는 형광체일 수 있다. 제2 파장 시프터(WLS2)는 제1 파장 시프터(WLS1)에서 예시된 물질과 동일 취지의 물질을 포함할 수 있다. 제2 파장 시프터(WLS2)의 파장 변환 범위는 제1 파장 시프터(WLS1)의 파장 변환 범위와 다르도록 양자점, 양자 막대 또는 형광체로 이루어질 수 있다.
광 투과부(LTU)는 제1 캡핑층(CAP1) 상의 제3 발광 영역(LA3)에 배치될 수 있다. 광 투과부(LTU)는 제1 차광 부재(BK1)에 의해 둘러싸일 수 있다. 광 투과부(LTU)는 입사광의 피크 파장을 유지하여 투과시킬 수 있다. 광 투과부(LTU)는 제3 베이스 수지(BS3) 및 제3 산란체(SCT3)를 포함할 수 있다.
제3 베이스 수지(BS3)는 광 투과율이 상대적으로 높은 물질을 포함할 수 있다. 제3 베이스 수지(BS3)는 투명 유기 물질로 이루어질 수 있다. 예를 들어, 제3 베이스 수지(BS3)는 제1 또는 제2 베이스 수지(BS1, BS2)와 동일 물질로 이루어지거나, 제1 또는 제2 베이스 수지(BS1, BS2)에서 예시된 물질로 이루어질 수 있다.
제3 산란체(SCT3)는 제3 베이스 수지(BS3)와 상이한 굴절률을 가질 수 있고, 제3 베이스 수지(BS3)와 광학 계면을 형성할 수 있다. 예를 들어, 제3 산란체(SCT3)는 투과광의 적어도 일부를 산란시키는 광 산란 물질 또는 광 산란 입자를 포함할 수 있다. 예를 들어, 제3 산란체(SCT3)는 제1 또는 제2 산란체(SCT1, SCT2)와 동일 물질로 이루어지거나, 제1 또는 제2 산란체(SCT1, SCT2)에서 예시된 물질로 이루어질 수 있다. 제3 산란체(SCT3)는 입사광의 피크 파장을 실질적으로 변환시키지 않으면서, 입사광의 입사 방향과 무관하게 광을 랜덤 방향으로 산란시킬 수 있다.
파장 변환층(WLCL)은 발광 소자층(EML)의 제2 평탄화층(OC2) 상에 직접 배치됨으로써, 표시 장치(10)는 제1 및 제2 파장 변환부(WLC1, WLC2)와 광 투과부(LTU)를 위한 별도의 기판을 필요로 하지 않을 수 있다. 따라서, 제1 및 제2 파장 변환부(WLC1, WLC2)와 광 투과부(LTU)는 제1 내지 제3 발광 영역(LA1, LA2, LA3) 각각에 용이하게 얼라인될 수 있고, 표시 장치(10)의 두께가 상대적으로 감소될 수 있다.
제2 캡핑층(CAP2)은 제1 및 제2 파장 변환부(WLC1, WLC2), 광 투과부(LTU), 및 제1 차광 부재(BK1)를 덮을 수 있다. 예를 들어, 제2 캡핑층(CAP2)은 제1 및 제2 파장 변환부(WLC1, WLC2)와 광 투과부(LTU)를 밀봉하여 제1 및 제2 파장 변환부(WLC1, WLC2)와 광 투과부(LTU)의 손상 또는 오염을 방지할 수 있다. 제2 캡핑층(CAP2)은 제1 캡핑층(CAP1)과 동일 물질로 이루어지거나, 제1 캡핑층(CAP1)에서 예시된 물질로 이루어질 수 있다.
제3 평탄화층(OC3)은 제2 캡핑층(CAP2)의 상부에 배치되어, 제1 및 제2 파장 변환부(WLC1, WLC2)와 광 투과부(LTU)의 상단을 평탄화시킬 수 있다. 제3 평탄화층(OC3)은 유기 물질을 포함할 수 있다. 예를 들어, 제3 평탄화층(OC3)은 아크릴 수지(Acryl Resin), 에폭시 수지(Epoxy Resin), 페놀 수지(Phenolic Resin), 폴리아미드 수지(Polyamide Resin), 및 폴리이미드 수지(Polyimide Resin) 중 적어도 하나를 포함할 수 있다.
컬러 필터층(CFL)은 제2 차광 부재(BK2), 제1 내지 제3 컬러 필터(CF1, CF2, CF3), 및 제3 보호층(PAS3)을 포함할 수 있다.
제2 차광 부재(BK2)는 파장 변환층(WLCL)의 제3 평탄화층(OC3) 상에서, 제1 내지 제3 차광 영역(BA1, BA2, BA3)에 배치될 수 있다. 제2 차광 부재(BK2)는 제1 차광 부재(BK1) 또는 제2 뱅크(BNK2)와 두께 방향으로 중첩될 수 있다. 제2 차광 부재(BK2)는 광의 투과를 차단할 수 있다. 제2 차광 부재(BK2)는 제1 내지 제3 발광 영역(LA1, LA2, LA3) 간에 광이 침범하여 혼색되는 것을 방지함으로써, 색 재현율을 향상시킬 수 있다. 제2 차광 부재(BK2)는 평면 상에서 제1 내지 제3 발광 영역(LA1, LA2, LA3)을 둘러싸는 격자 형태로 배치될 수 있다.
제1 컬러 필터(CF1)는 제3 평탄화층(OC3) 상의 제1 발광 영역(LA1)에 배치될 수 있다. 제1 컬러 필터(CF1)는 제2 차광 부재(BK2)에 의해 둘러싸일 수 있다. 제1 컬러 필터(CF1)는 제1 파장 변환부(WLC1)와 두께 방향으로 중첩될 수 있다. 제1 컬러 필터(CF1)는 제1 색의 광(예를 들어, 적색 광)을 선택적으로 투과시키고, 제2 색의 광(예를 들어, 녹색 광) 및 제3 색의 광(예를 들어, 청색 광)을 차단하거나 흡수할 수 있다. 예를 들어, 제1 컬러 필터(CF1)는 적색 컬러 필터일 수 있으며, 적색의 색재(Red Colorant)를 포함할 수 있다. 적색의 색재(Red Colorant)는 적색 염료(Red Dye) 또는 적색 안료(Red Pigment)로 이루어질 수 있다.
제2 컬러 필터(CF2)는 제3 평탄화층(OC3) 상의 제2 발광 영역(LA2)에 배치될 수 있다. 제2 컬러 필터(CF2)는 제2 차광 부재(BK2)에 의해 둘러싸일 수 있다. 제2 컬러 필터(CF2)는 제2 파장 변환부(WLC2)와 두께 방향으로 중첩될 수 있다. 제2 컬러 필터(CF2)는 제2 색의 광(예를 들어, 녹색 광)을 선택적으로 투과시키고, 제1 색의 광(예를 들어, 적색 광) 및 제3 색의 광(예를 들어, 청색 광)을 차단하거나 흡수할 수 있다. 예를 들어, 제2 컬러 필터(CF2)는 녹색 컬러 필터일 수 있으며, 녹색의 색재(Green Colorant)를 포함할 수 있다. 녹색의 색재(Green Colorant)는 녹색 염료(Green Dye) 또는 녹색 안료(Green Pigment)로 이루어질 수 있다.
제3 컬러 필터(CF3)는 제3 평탄화층(OC3) 상의 제3 발광 영역(LA3)에 배치될 수 있다. 제3 컬러 필터(CF3)는 제2 차광 부재(BK2)에 의해 둘러싸일 수 있다. 제3 컬러 필터(CF3)는 광 투과부(LTU)와 두께 방향으로 중첩될 수 있다. 제3 컬러 필터(CF3)는 제3 색의 광(예를 들어, 청색 광)을 선택적으로 투과시키고, 제1 색의 광(예를 들어, 적색 광) 및 제2 색의 광(예를 들어, 녹색 광)을 차단하거나 흡수할 수 있다. 예를 들어, 제3 컬러 필터(CF3)는 청색 컬러 필터일 수 있으며, 청색의 색재(Blue Colorant)를 포함할 수 있다. 청색의 색재(Blue Colorant)는 청색 염료(Blue Dye) 또는 청색 안료(Blue Pigment)로 이루어질 수 있다.
제1 내지 제3 컬러 필터(CF1, CF2, CF3)는 표시 장치(10)의 외부에서 유입되는 광의 일부를 흡수하여 외광에 의한 반사광을 저감시킬 수 있다. 따라서, 제1 내지 제3 컬러 필터(CF1, CF2, CF3)는 외광 반사에 의한 색의 왜곡을 방지할 수 있다.
제1 내지 제3 컬러 필터(CF1, CF2, CF3)는 파장 변환층(WLCL)의 제3 평탄화층(OC3) 상에 직접 배치됨으로써, 표시 장치(10)는 제1 내지 제3 컬러 필터(CF1, CF2, CF3)를 위한 별도의 기판을 필요로 하지 않을 수 있다. 따라서, 표시 장치(10)의 두께가 상대적으로 감소될 수 있다.
제3 보호층(PAS3)은 제1 내지 제3 컬러 필터(CF1, CF2, CF3)를 덮을 수 있다. 제3 보호층(PAS3)은 제1 내지 제3 컬러 필터(CF1, CF2, CF3)를 보호할 수 있다.
봉지층(TFE)은 컬러 필터층(CFL)의 제3 보호층(PAS3) 상에 배치될 수 있다. 봉지층(TFE)은 표시층의 상면 및 측면을 덮을 수 있다. 예를 들어, 봉지층(TFE)은 적어도 하나의 무기막을 포함하여, 산소 또는 수분이 침투되는 것을 방지할 수 있다. 또한, 봉지층(TFE)은 적어도 하나의 유기막을 포함하여, 표시 장치(10)를 먼지와 같은 이물질로부터 보호할 수 있다.
도 4는 일 실시예에 따른 표시 장치의 화소를 나타내는 평면도이다.
도 4를 참조하면, 복수의 화소(PX) 각각은 제1 내지 제3 서브 화소(SP1, SP2, SP3)를 포함할 수 있다. 제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각은 제1 내지 제3 발광 영역(LA1, LA2, LA3) 각각에 대응될 수 있다. 제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각의 발광 다이오드(ED)는 제1 내지 제3 발광 영역(LA1, LA2, LA3)을 통해 광을 방출할 수 있다.
제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각은 동일 색의 광을 방출할 수 있다. 예를 들어, 제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각은 동일 종류의 발광 다이오드(ED)를 포함할 수 있고, 제3 색의 광 또는 청색 광을 방출할 수 있다. 다른 예를 들어, 제1 서브 화소(SP1)는 제1 색의 광 또는 적색 광을 방출할 수 있고, 제2 서브 화소(SP2)는 제2 색의 광 또는 녹색 광을 방출할 수 있으며, 제3 서브 화소(SP3)는 제3 색의 광 또는 청색 광을 방출할 수 있다.
제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각은 제1 및 제2 전극(AE, CE), 발광 다이오드(ED), 복수의 접촉 전극(CTE), 및 복수의 제2 뱅크(BNK2)를 포함할 수 있다.
제1 및 제2 전극(AE, CE)은 발광 다이오드(ED)와 전기적으로 연결되어 소정의 전압을 인가받을 수 있고, 발광 다이오드(ED)는 특정 파장대의 광을 방출할 수 있다. 제1 및 제2 전극(AE, CE)의 적어도 일부는 화소(PX) 내에 전기장을 형성할 수 있고, 발광 다이오드(ED)는 전기장에 의해 정렬될 수 있다.
예를 들어, 제1 전극(AE)은 제1 내지 제3 서브 화소(SP1, SP2, SP3) 마다 분리된 화소 전극일 수 있고, 제2 전극(CE)은 제1 내지 제3 서브 화소(SP1, SP2, SP3)에 공통으로 연결된 공통 전극일 수 있다. 제1 전극(AE)과 제2 전극(CE) 중 어느 하나는 발광 다이오드(ED)의 애노드(Anode) 전극일 수 있고, 다른 하나는 발광 다이오드(ED)의 캐소드(Cathode) 전극일 수 있다.
제1 전극(AE)은 제1 방향(X축 방향)으로 연장되는 제1 전극 줄기부(AE1), 및 제1 전극 줄기부(AE1)로부터 분지되어 제2 방향(Y축 방향)의 반대 방향으로 연장된 적어도 하나의 제1 전극 가지부(AE2)를 포함할 수 있다.
제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각의 제1 전극 줄기부(AE1)는 인접한 서브 화소의 제1 전극 줄기부(AE1)와 이격될 수 있고, 제1 전극 줄기부(AE1)는 제1 방향(X축 방향)으로 인접한 서브 화소의 제1 전극 줄기부(AE1)와 가상의 연장 선 상에 배치될 수 있다. 제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각의 제1 전극 줄기부(AE1)는 서로 다른 신호를 인가받을 수 있고, 독립적으로 구동될 수 있다.
제1 전극 가지부(AE2)는 제1 전극 줄기부(AE1)로부터 분지되어 제2 방향(Y축 방향)의 반대 방향으로 연장될 수 있다. 제1 전극 가지부(AE2)의 일단은 제1 전극 줄기부(AE1)에 연결될 수 있고, 제1 전극 가지부(AE2)의 타단은 제1 전극 줄기부(AE1)와 대향하는 제2 전극 줄기부(CE1)와 이격될 수 있다.
제2 전극(CE)은 제1 방향(X축 방향)으로 연장되는 제2 전극 줄기부(CE1), 및 제2 전극 줄기부(CE1)로부터 분지되어 제2 방향(Y축 방향)으로 연장된 제2 전극 가지부(CE2)를 포함할 수 있다. 제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각의 제2 전극 줄기부(CE1)는 인접한 서브 화소의 제2 전극 줄기부(CE1)와 접속될 수 있다. 제2 전극 줄기부(CE1)는 제1 방향(X축 방향)으로 연장되어 복수의 화소(PX)를 가로지를 수 있다. 제2 전극 줄기부(CE1)는 표시 영역(DA)의 외곽부, 또는 비표시 영역(NDA)에서 일 방향으로 연장된 부분과 연결될 수 있다.
제2 전극 가지부(CE2)는 제1 전극 가지부(AE2)와 이격되어 대향할 수 있다. 제2 전극 가지부(CE2)의 일단은 제2 전극 줄기부(CE1)에 연결될 수 있고, 제2 전극 가지부(CE2)의 타단은 제1 전극 줄기부(AE1)와 이격될 수 있다.
제1 전극(AE)은 제1 컨택홀(CNT1)을 통해 표시 장치(10)의 박막 트랜지스터층(TFTL)과 전기적으로 연결될 수 있고, 제2 전극(CE)은 제2 컨택홀(CNT2)을 통해 표시 장치(10)의 박막 트랜지스터층(TFTL)과 전기적으로 연결될 수 있다. 예를 들어, 제1 컨택홀(CNT1)은 복수의 제1 전극 줄기부(AE1) 각각에 배치될 수 있고, 제2 컨택홀(CNT2)은 제2 전극 줄기부(CE1)에 배치될 수 있으나, 이에 한정되지 않는다.
제2 뱅크(BNK2)는 복수의 화소(PX) 간의 경계에 배치될 수 있다. 복수의 제1 전극 줄기부(AE1)는 제2 뱅크(BNK2)를 기준으로 서로 이격될 수 있다. 제2 뱅크(BNK2)는 제2 방향(Y축 방향)으로 연장될 수 있고, 제1 방향(X축 방향)으로 배열된 화소들(SP)의 경계에 배치될 수 있다. 추가적으로, 제2 뱅크(BNK2)는 제2 방향(Y축 방향)으로 배열된 화소들(SP)의 경계에도 배치될 수 있다. 제2 뱅크(BNK2)는 복수의 화소(PX)의 경계를 정의할 수 있다.
제2 뱅크(BNK2)는 표시 장치(10)의 제조 시, 발광 다이오드(ED)가 분산된 잉크를 분사할 때 잉크가 화소들(SP)의 경계를 넘는 것을 방지할 수 있다. 제2 뱅크(BNK2)는 서로 다른 발광 다이오드(ED)들이 분산된 잉크가 서로 혼합되지 않도록 이들을 분리시킬 수 있다.
발광 다이오드(ED)는 제1 전극(AE) 및 제2 전극(CE) 사이에 배치될 수 있다. 발광 다이오드(ED)의 일단은 제1 전극(AE)에 접속될 수 있고, 발광 다이오드(ED)의 타단은 제2 전극(CE)에 접속될 수 있다. 예를 들어, 발광 다이오드(ED)는 제1 접촉 전극(CTE1)을 통해 제1 전극(AE)에 접속될 수 있고, 제2 접촉 전극(CTE2)을 통해 제2 전극(CE)에 접속될 수 있다.
복수의 발광 다이오드(ED)는 서로 이격되게 배치될 수 있고, 실질적으로 상호 평행하게 정렬될 수 있다. 발광 다이오드(ED)들이 이격되는 간격은 특별히 제한되지 않는다. 복수의 발광 다이오드(ED) 중 일부의 발광 다이오드(ED)들은 인접하게 배치될 수 있고, 다른 일부의 발광 다이오드(ED)들은 일정 간격으로 이격될 수 있으며, 또 다른 일부의 발광 다이오드(ED)들은 불균일한 밀집도를 가지되 특정 방향으로 정렬될 수 있다. 예를 들어, 복수의 발광 다이오드(ED) 각각은 제1 전극 가지부(AE2) 또는 제2 전극 가지부(CE2)가 연장된 방향과 수직한 방향으로 배치될 수 있다. 다른 예를 들어, 복수의 발광 다이오드(ED) 각각은 제1 전극 가지부(AE2) 또는 제2 전극 가지부(CE2)가 연장된 방향과 비스듬한 방향으로 배치될 수도 있다.
복수의 발광 다이오드(ED)는 동일 물질을 갖는 활성층을 포함하여, 동일 파장대의 광 또는 동일 색의 광을 방출할 수 있다. 제1 내지 제3 서브 화소(SP1, SP2, SP3)는 동일 색의 광을 방출할 있다. 예를 들어, 복수의 발광 다이오드(ED)는 440nm 내지 480nm 범위의 피크 파장을 갖는 제3 색의 광 또는 청색 광을 방출할 수 있다. 따라서, 표시 장치(10)의 발광 소자층(EML)은 제3 색의 광 또는 청색 광을 방출할 수 있다. 다른 예를 들어, 제1 내지 제3 서브 화소(SP1, SP2, SP3) 각각은 서로 다른 활성층을 갖는 발광 다이오드(ED)를 포함하여 서로 다른 색의 광을 방출할 수 있다.
접촉 전극(CTE)은 제1 및 제2 접촉 전극(CTE1, CTE2)을 포함할 수 있다. 제1 접촉 전극(CTE1)은 제1 전극 가지부(AE2)와 발광 다이오드(ED)의 일부를 덮을 수 있고, 제1 전극 가지부(AE2)와 발광 다이오드(ED)를 전기적으로 연결시킬 수 있다. 제2 접촉 전극(CTE2)은 제2 전극 가지부(CE2)와 발광 다이오드(ED)의 다른 일부를 덮을 수 있고, 제2 전극 가지부(CE2)와 발광 다이오드(ED)를 전기적으로 연결시킬 수 있다.
제1 접촉 전극(CTE1)은 제1 전극 가지부(AE2) 상에 배치되어 제2 방향(Y축 방향)으로 연장될 수 있다. 제1 접촉 전극(CTE1)은 발광 다이오드(ED)의 일단과 접촉될 수 있다. 발광 다이오드(ED)는 제1 접촉 전극(CTE1)을 통해 제1 전극(AE)과 전기적으로 연결될 수 있다.
제2 접촉 전극(CTE2)은 제2 전극 가지부(CE2) 상에 배치되어 제2 방향(Y축 방향)으로 연장될 수 있다. 제2 접촉 전극(CTE2)은 제1 접촉 전극(CTE1)과 제1 방향(X축 방향)으로 이격될 수 있다. 제2 접촉 전극(CTE2)은 발광 다이오드(ED)의 타단과 접촉될 수 있다. 발광 다이오드(ED)는 제2 접촉 전극(CTE2)을 통해 제2 전극(CE)과 전기적으로 연결될 수 있다.
예를 들어, 제1 및 제2 접촉 전극(CTE1, CTE2) 각각의 폭은 제1 및 제2 전극 가지부(AE2, CE2) 각각의 폭보다 클 수 있다. 다른 예를 들어, 제1 및 제2 접촉 전극(CTE1, CTE2) 각각은 제1 및 제2 전극 가지부(AE2, CE2) 각각의 일측을 덮을 수 있다.
도 5는 도 4의 절단선 II-II'을 따라 자른 단면도이다.
도 5를 참조하면, 표시 장치(10)의 발광 소자층(EML)은 박막 트랜지스터층(TFTL) 상에 배치될 수 있고, 제1 내지 제3 절연층(IL1, IL2, IL3)을 포함할 수 있다.
복수의 제1 뱅크(BNK1)는 제1 내지 제3 발광 영역(LA1, LA2, LA3) 각각에 배치될 수 있다. 복수의 제1 뱅크(BNK1) 각각은 제1 전극(AE) 또는 제2 전극(CE)에 대응될 수 있다. 제1 및 제2 전극(AE, CE) 각각은 대응되는 제1 뱅크(BNK1) 상에 배치될 수 있다. 예를 들어, 제1 및 제2 전극 가지부(AE2, CE2) 각각은 대응되는 제1 뱅크(BNK1) 상에 배치될 수 있다. 제1 뱅크(BNK1)는 폴리이미드(PI)를 포함할 수 있으나, 이에 한정되지 않는다.
복수의 제1 뱅크(BNK1)는 제1 평탄화층(OC1) 상에 배치될 수 있고, 복수의 제1 뱅크(BNK1) 각각의 측면은 제1 평탄화층(OC1)으로부터 경사질 수 있다. 예를 들어, 제1 및 제2 전극(AE, CE) 각각은 반사율이 높은 물질을 포함할 수 있고, 제1 뱅크(BNK1)의 경사면 상에 배치되어 발광 다이오드(ED)에서 방출된 광을 표시 장치(10)의 상부 방향으로 반사시킬 수 있다.
도 5를 도 4에 결부하면, 제1 전극 줄기부(AE1)는 제1 평탄화층(OC1)을 관통하는 제1 컨택홀(CNT1)을 포함할 수 있다. 제1 전극 줄기부(AE1)는 제1 컨택홀(CNT1)을 통해 박막 트랜지스터(TFT)와 전기적으로 연결될 수 있다. 따라서, 제1 전극(AE)은 박막 트랜지스터(TFT)로부터 소정의 전기 신호를 수신할 수 있다.
제2 전극 줄기부(CE1)는 제1 방향(X축 방향)으로 연장될 수 있고, 발광 다이오드(ED)가 배치되지 않는 비발광 영역에도 배치될 수 있다. 제2 전극 줄기부(CE1)는 제1 평탄화층(OC1)을 관통하는 제2 컨택홀(CNT2)을 포함할 수 있다. 제2 전극 줄기부(CE1)는 제2 컨택홀(CNT2)을 통해 전원 전극과 전기적으로 연결될 수 있다. 제2 전극(CE)은 전원 전극으로부터 소정의 전기 신호를 수신할 수 있다.
제1 및 제2 전극(AE, CE)은 투명 전도성 물질을 포함할 수 있다. 예를 들어, 제1 및 제2 전극(AE, CE) 각각은 ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide), 및 ITZO(Indium Tin-Zinc Oxide) 중 적어도 하나를 포함할 수 있으나, 이에 한정되지 않는다.
제1 및 제2 전극(AE, CE)은 반사율이 높은 전도성 물질을 포함할 수 있다. 예를 들어, 제1 및 제2 전극(AE, CE)은 반사율이 높은 은(Ag), 구리(Cu), 알루미늄(Al) 등과 같은 금속을 포함할 수 있다. 제1 및 제2 전극(AE, CE)은 발광 다이오드(ED)로부터 입사되는 광을 표시 장치(10)의 상부로 반사시킬 수 있다.
제1 및 제2 전극(AE, CE)은 투명 전도성 물질과 반사율이 높은 금속 각각이 한층 이상 적층된 구조를 이루거나, 이들을 포함하여 하나의 층으로 형성될 수 있다. 예를 들어, 제1 및 제2 전극(AE, CE)은 ITO/은(Ag)/ITO/IZO의 적층 구조를 갖거나, 알루미늄(Al), 니켈(Ni), 란타늄(La) 등을 포함하는 합금일 수 있으나, 이에 한정되지 않는다.
제1 절연층(IL1)은 제1 평탄화층(OC1), 제1 전극(AE), 및 제2 전극(CE) 상에 배치될 수 있다. 제1 절연층(IL1)은 제1 및 제2 전극(AE, CE) 각각의 일부를 덮을 수 있다. 예를 들어, 제1 절연층(IL1)은 제1 및 제2 전극(AE, CE) 중 제1 뱅크(BNK1)의 상면에 대응되는 부분을 노출시킬 수 있고, 제1 및 제2 전극(AE, CE) 중 상면에 대응되지 않는 일부를 덮을 수 있다. 따라서, 제1 절연층(IL1)은 제1 뱅크(BNK1)의 상면에 대응되는 제1 및 제2 전극(AE, CE)의 일부를 노출시키는 개구부를 포함할 수 있다.
예를 들어, 제1 절연층(IL1)은 무기 절연성 물질을 포함할 수 있고, 제1 및 제2 전극(AE, CE)의 사이에서 함몰된 단차를 포함할 수 있다. 제2 절연층(IL2)은 제1 절연층(IL1)의 함몰된 단차를 채울 수 있다. 따라서, 제2 절연층(IL2)은 제1 절연층(IL1)의 상면을 평탄화시킬 수 있고, 발광 다이오드(ED)는 제1 및 제2 절연층(IL1, IL2) 상에 배치될 수 있다.
제1 절연층(IL1)은 제1 및 제2 전극(AE, CE)을 보호할 수 있고, 제1 및 제2 전극(AE, CE)을 상호 절연시킬 수 있다. 제1 절연층(IL1)은 발광 다이오드(ED)가 다른 부재들과 직접 접촉하여 손상되는 것을 방지할 수 있다.
발광 다이오드(ED)는 제1 및 제2 절연층(IL1, IL2) 상에서, 제1 전극(AE) 및 제2 전극(CE) 사이에 배치될 수 있다. 발광 다이오드(ED)의 일단은 제1 전극(AE)에 접속될 수 있고, 발광 다이오드(ED)의 타단은 제2 전극(CE)에 접속될 수 있다. 예를 들어, 발광 다이오드(ED)는 제1 접촉 전극(CTE1)을 통해 제1 전극(AE)에 접속될 수 있고, 제2 접촉 전극(CTE2)을 통해 제2 전극(CE)에 접속될 수 있다.
제3 절연층(IL3)은 제1 및 제2 전극(AE, CE) 사이에 배치된 발광 다이오드(ED) 상에 부분적으로 배치될 수 있다. 제3 절연층(IL3)은 발광 다이오드(ED)의 외면을 부분적으로 덮을 수 있다. 제3 절연층(IL3)은 발광 다이오드(ED)를 보호할 수 있다.
접촉 전극(CTE)은 제1 및 제2 접촉 전극(CTE1, CTE2)을 포함할 수 있다. 제1 접촉 전극(CTE1)은 제1 전극 가지부(AE2)와 발광 다이오드(ED)의 일부를 덮을 수 있고, 제1 전극 가지부(AE2)와 발광 다이오드(ED)를 전기적으로 연결시킬 수 있다. 제2 접촉 전극(CTE2)은 제2 전극 가지부(CE2)와 발광 다이오드(ED)의 다른 일부를 덮을 수 있고, 제2 전극 가지부(CE2)와 발광 다이오드(ED)를 전기적으로 연결시킬 수 있다.
접촉 전극(CTE)은 전도성 물질을 포함할 수 있다. 예를 들어, 접촉 전극(CTE)은 ITO, IZO, ITZO, 알루미늄(Al) 등을 포함할 수 있으나, 이에 한정되지 않는다.
도 6은 일 실시예에 따른 발광 다이오드를 나타내는 도면이다.
도 6을 참조하면, 발광 다이오드(Light Emitting diode)(ED)일 수 있으며, 구체적으로 발광 다이오드(ED)는 마이크로 미터(Micro-meter) 또는 나노 미터(Nano-meter) 단위의 크기를 가지고, 무기물로 이루어진 무기 발광 다이오드일 수 있다. 무기 발광 다이오드는 서로 대향하는 두 전극들 사이에 특정 방향으로 전계를 형성하면 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다. 발광 다이오드(ED)는 두 전극 상에 형성된 전계에 의해 전극 사이에 정렬될 수 있다.
일 실시예에 따른 발광 다이오드(ED)는 일 방향으로 연장된 형상을 가질 수 있다. 발광 다이오드(ED)는 원통, 로드(Rod), 와이어(Wire), 튜브(Tube) 등의 형상을 가질 수 있다. 다만, 발광 소자(30)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다각기둥의 형상을 갖거나, 일 방향으로 연장되되 외면이 부분적으로 경사진 형상을 갖는 등 발광 다이오드(ED)는 다양한 형태를 가질 수 있다. 발광 다이오드(ED)에 포함되는 복수의 반도체들은 상기 일 방향을 따라 순차적으로 배치되거나 적층된 구조를 가질 수 있다.
발광 다이오드(ED)는 임의의 도전형(예컨대, p형 또는 n형) 불순물로 도핑된 반도체층을 포함할 수 있다. 반도체층은 외부의 전원으로부터 인가되는 전기 신호가 전달되어 특정 파장대의 광을 방출할 수 있다.
발광 다이오드(ED)는 제1 반도체층(111), 제2 반도체층(113), 활성층(115), 전극층(117), 및 절연막(118)을 포함할 수 있다.
제1 반도체층(111)은 n형 반도체일 수 있다. 예를 들어, 발광 다이오드(ED)가 청색 광을 방출하는 경우, 제1 반도체층(111)은 AlxGayIn1-x-yN(0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 물질을 포함할 수 있다. 제1 반도체층(111)은 n형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중 적어도 하나의 반도체 물질을 포함할 수 있다. 제1 반도체층(111)은 Si, Ge, Sn 등의 n형 도펀트가 도핑될 수 있다. 제1 반도체층(111)은 n형 Si로 도핑된 n-GaN일 수 있다. 제1 반도체층(111)의 길이는 1.5㎛ 내지 5㎛의 범위를 가질 수 있으나, 이에 한정되지 않는다.
제2 반도체층(113)은 활성층(115) 상에 배치될 수 있다. 예를 들어, 발광 다이오드(ED)가 청색 또는 녹색 광을 방출하는 경우, 제2 반도체층(113)은 AlxGayIn1-x-yN(0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 물질을 포함할 수 있다. 예를 들어, 제2 반도체층(113)은 p형으로 도핑된 AlGaInN, GaN, AlGaN, InGaN, AlN 및 InN 중 적어도 하나의 반도체 물질을 포함할 수 있다. 제2 반도체층(113)은 Mg, Zn, Ca, Se, Ba 등의 p형 도펀트가 도핑될 수 있다. 제2 반도체층(113)은 p형 Mg로 도핑된 p-GaN일 수 있다. 제2 반도체층(113)의 길이는 0.05㎛ 내지 0.10㎛의 범위를 가질 수 있으나, 이에 한정되지 않는다.
제1 및 제2 반도체층(111, 113) 각각은 하나의 층으로 구성될 수 있으나, 이에 한정되지 않는다. 예를 들어, 제1 및 제2 반도체층(111, 113) 각각은 클래드층(Clad Layer) 또는 TSBR(Tensile Strain Barrier Reducing)층을 포함하는 복수의 층을 가질 수 있다.
활성층(115)은 제1 및 제2 반도체층(111, 113) 사이에 배치될 수 있다. 활성층(115)은 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 활성층(115)이 다중 양자 우물 구조의 물질을 포함하는 경우, 양자층(Quantum Layer)과 우물층(Well Layer)이 서로 교번적으로 복수 개 적층될 수 있다. 활성층(115)은 제1 및 제2 반도체층(111, 113)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 발광할 수 있다. 예를 들어, 활성층(115)이 청색 광을 방출하는 경우, AlGaN, AlGaInN 등의 물질을 포함할 수 있다. 활성층(115)이 다중 양자 우물 구조로 양자층과 우물층이 교번적으로 적층된 구조인 경우, 양자층은 AlGaN 또는 AlGaInN 등의 물질을 포함할 수 있고, 우물층은 GaN 또는 AlInN 등의 물질을 포함할 수 있다. 활성층(115)은 양자층으로 AlGaInN를, 우물층으로 AlInN를 포함함으로써, 청색 광을 방출할 수 있다.
다른 예를 들어, 활성층(115)은 밴드 갭(Band gap) 에너지가 큰 종류의 반도체 물질과 밴드 갭 에너지가 작은 반도체 물질이 서로 교번적으로 적층된 구조를 가질 수 있고, 방출하는 광의 파장대에 따라 3족 내지 5족 반도체 물질들을 포함할 수 있다. 활성층(115)이 방출하는 광은 청색 광으로 제한되지 않고, 경우에 따라 적색 또는 녹색의 광을 방출할 수 있다. 활성층(115)의 길이는 0.05㎛ 내지 0.10㎛의 범위를 가질 수 있으나, 이에 한정되지 않는다.
활성층(115)에서 방출되는 광은 발광 다이오드(ED)의 길이 방향으로 방출될 수 있고, 양 측면으로도 방출될 수 있다. 활성층(115)에서 방출되는 광은 방향성이 제한되지 않을 수 있다.
전극층(117)은 오믹(Ohmic) 접촉 전극일 수 있다. 다른 예를 들어, 전극층(117)은 쇼트키(Schottky) 접촉 전극일 수도 있다. 발광 다이오드(ED)는 적어도 하나의 전극층(117)을 포함할 수 있다. 전극층(117)은 발광 다이오드(ED)가 전극 또는 접촉 전극(CTE)과 전기적으로 연결될 때, 발광 다이오드(ED)와 전극 또는 접촉 전극(CTE) 사이의 저항을 감소시킬 수 있다. 전극층(117)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 전극층(117)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au), 은(Ag), ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide) 및 ITZO(Indium Tin-Zinc Oxide) 중 적어도 하나를 포함할 수 있다. 전극층(117)은 n형 또는 p형으로 도핑된 반도체 물질을 포함할 수도 있다.
절연막(118)은 복수의 반도체층 및 전극층들의 외면을 둘러쌀 수 있다. 절연막(118)은 활성층(115)의 외면을 둘러쌀 수 있고, 발광 다이오드(ED)가 연장된 방향으로 연장될 수 있다. 절연막(118)은 발광 다이오드(ED)를 보호할 수 있다. 예를 들어, 절연막(118)은 발광 다이오드(ED)의 측면을 둘러쌀 수 있고, 발광 다이오드(ED)의 길이 방향의 양 단을 노출시킬 수 있다.
절연막(118)은 절연 특성을 가진 물질들, 예를 들어, 실리콘 산화물(Silicon oxide, SiOx), 실리콘 질화물(Silicon nitride, SiNx), 산질화 실리콘(SiOxNy), 질화알루미늄(Aluminum nitride, AlN), 산화알루미늄(Aluminum oxide, Al2O3) 등을 포함할 수 있다. 따라서, 절연막(118)은 활성층(115)이 발광 다이오드(ED)에 전기 신호가 전달되는 전극과 직접 접촉하는 경우 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 절연막(118)은 활성층(115)을 포함하여 발광 다이오드(ED)의 외면을 보호함으로써, 발광 효율의 저하를 방지할 수 있다.
도 7은 일 실시예에 따른 타일형 표시 장치의 결합 구조를 나타낸 평면도이다. 도 8은 일 실시예에 따른 타일형 표시 장치의 제1 화소를 나타낸 평면도이다. 도 9는 일 실시예에 따른 타일형 표시 장치의 제2 화소를 나타낸 평면도이다.
도 7을 참조하면, 일 실시예에 따른 타일형 표시 장치(TD)는 복수의 표시 장치(PA1~PA4)를 포함할 수 있다. 예를 들어, 타일형 표시 장치(TD)는 제1 표시 장치(PA1), 제2 표시 장치(PA2), 제3 표시 장치(PA3) 및 제4 표시 장치(PA4)를 포함할 수 있으나, 표시 장치의 개수는 도 7의 실시예에 한정되지 않는다. 표시 장치의 개수는 타일형 표시 장치(TD)의 크기에 따라 다양하게 조절될 수 있다. 예를 들어, 2개 이상의 표시 장치가 일 방향으로 서로 인접하여 배치될 수도 있다.
표시 장치들(PA1~PA4)은 장변과 단변을 포함하는 직사각형 형상일 수 있다. 표시 장치들(PA1~PA4)의 각 장변은 제1 방향(X축 방향)으로 연장되고 표시 장치들(PA1~PA4)의 각 단변은 제2 방향(Y축 방향)으로 연장될 수 있다. 복수의 표시 장치(PA1~PA4)는 장변 및 단변이 서로 인접하거나 접하여 배치될 수 있다. 예를 들어, 제1 표시 장치(PA1)는 일측 제1 단변(SS1)이 인접한 제2 표시 장치(PA2)의 일측 제2 단변(SS2)에 접하여 배치되고, 제1 표시 장치(PA1)의 일측 제1 장변(LS1)이 인접한 제3 표시 장치(PA3)의 일측 제3 장변(LS3)에 접하여 배치될 수 있다. 제2 표시 장치(PA2)는 일측 제2 장변(LS2)이 인접한 제4 표시 장치(PA4)의 일측 제4 장변(LS4)에 접하여 배치되고, 제3 표시 장치(PA3)는 일측 제3 단변(SS3)이 인접한 제4 표시 장치(PA4)의 일측 제4 단변(SS4)에 접하여 배치될 수 있다.
일 실시예에서, 타일형 표시 장치(TD)는 표시 장치들(PA1~PA4)의 적어도 일변들이 서로 인접한 경계 영역(BA) 및 경계 영역(BA) 이외의 나머지 영역인 메인 영역(MA)을 포함할 수 있다.
경계 영역(BA)은 표시 장치들(PA1~PA4)의 장변들이 서로 인접한 영역 및 표시 장치들(PA1~PA4)의 단변들이 서로 인접한 영역일 수 있다. 예를 들어, 경계 영역(BA)은 제1 표시 장치(PA1)의 일측 제1 장변(LS1)과 제3 표시 장치(PA3)의 일측 제3 장변(LS3)이 인접한 영역, 제2 표시 장치(PA2)의 일측 제2 장변(LS2)과 제4 표시 장치(PA4)의 일측 제4 장변(LS4)이 인접한 영역, 제1 표시 장치(PA1)의 일측 제1 단변(SS1)과 제2 표시 장치(PA2)의 일측 제2 단변(SS2)이 인접한 영역, 및 제3 표시 장치(PA3)의 일측 제3 단변(SS3)과 제4 표시 장치(PA4)의 일측 제4 단변(SS4)이 인접한 영역을 포함할 수 있다.
경계 영역(BA)은 제1 표시 장치(PA1)와 제3 표시 장치(PA3) 사이 및 제2 표시 장치(PA2)와 제4 표시 장치(PA4) 사이에서 제1 방향(X축 방향)으로 연장되어 배치될 수 있다. 또한, 경계 영역(BA)은 제1 표시 장치(PA1)와 제2 표시 장치(PA2) 사이 및 제3 표시 장치(PA3)와 제4 표시 장치(PA4) 사이에서 제2 방향(Y축 방향)으로 연장되어 배치될 수 있다.
메인 영역(MA)은 표시 장치들(PA1~PA4)에서 경계 영역(BA)을 제외한 나머지 영역일 수 있다. 메인 영역(MA)은 표시 장치들(PA1~PA4)에서 대부분의 화소(PX)들이 배치된 영역으로, 타일형 표시 장치(TD)의 대부분의 영역을 차지할 수 있다. 메인 영역(MA)은 복수의 메인 영역을 포함할 수 있으며, 제1 표시 장치(PA1)에 배치된 제1 메인 영역(MA1), 제2 표시 장치(PA2)에 배치된 제2 메인 영역(MA2), 제3 표시 장치(PA3)에 배치된 제3 메인 영역(MA3), 및 제4 표시 장치(PA4)에 배치된 제4 메인 영역(MA4)을 포함할 수 있다. 메인 영역(MA)은 경계 영역(BA)을 사이에 두고 서로 이격하여 배치될 수 있다. 예를 들어, 제1 표시 장치(PA1)의 제1 메인 영역(MA1)은 경계 영역(BA)을 사이에 두고 제1 방향(X축 방향)으로 제2 표시 장치(PA2)의 제2 메인 영역(MA2)과 이격하여 배치될 수 있다. 제1 표시 장치(PA1)의 제1 메인 영역(MA1)은 경계 영역(BA)을 사이에 두고 제2 방향(Y축 방향)으로 제3 표시 장치(PA3)의 제3 메인 영역(MA3)과 이격하여 배치될 수 있다. 제3 표시 장치(PA3)의 제3 메인 영역(MA3)은 경계 영역(BA)을 사이에 두고 제2 방향(Y축 방향)으로 제4 표시 장치(PA4)의 제4 메인 영역(MA4)과 이격하여 배치될 수 있다.
각 표시 장치(PA1~PA4)들은 복수의 서브 화소(SP)를 각각 포함하는 복수의 화소(PX)를 포함하여 영상을 표시할 수 있다. 각각의 표시 장치(PA1~PA4)들은 일체감 있는 영상을 표시하기 위해, 복수의 화소(PX)가 제1 방향(X축 방향) 및 제2 방향(Y축 방향)으로 정렬될 필요가 있다. 각 표시 장치(PA1~PA4)들의 정렬이 제1 방향(X축 방향) 또는 제2 방향(Y축 방향)으로 오정렬된 경우, 경계 영역(BA)에서 복수의 화소(PX)의 배열이 틀어져 경계가 시인될 수 있다.
일 실시예에서는 메인 영역(MA)과 경계 영역(BA) 각각의 서브 화소의 구성을 상이하게 형성하여, 타일형 표시 장치(TD)의 경계가 시인되는 것을 개선할 수 있다.
도 7과 결부하여 도 8을 참조하면, 메인 영역(MA)은 복수의 제1 화소(PX1)를 포함할 수 있다. 복수의 제1 화소(PX1)는 복수의 행과 복수의 열로 이루어진 매트릭스 형상으로 배열될 수 있다. 복수의 제1 화소(PX1)는 서로 다른 색을 방출하며 서로 인접하여 배치되는 복수의 서브 화소(SP)를 포함할 수 있으며, 복수의 서브 화소(SP)는 제1 서브 화소(SP1), 제2 서브 화소(SP2) 및 제3 서브 화소(SP3)를 포함할 수 있다. 복수의 서브 화소(SP)는 서로 동일한 크기로 이루어질 수 있으나, 이에 제한되지 않으며 서로 다른 크기로 이루어질 수도 있다.
도 7과 결부하여 도 9를 참조하면, 경계 영역(BA)은 복수의 제2 화소(PX2)를 포함할 수 있다. 복수의 제2 화소(PX2)들은 2행 또는 2열로 배치될 수 있다. 표시 장치들(PA1~PA4)의 장변들이 인접한 영역에서는 복수의 제2 화소(PX2)들이 2행으로 배치될 수 있고, 표시 장치들(PA1~PA4)의 단변들이 인접한 영역에서는 복수의 제2 화소(PX2)들이 2열로 배치될 수 있다. 예를 들어, 제1 표시 장치(PA1)의 복수의 제2 화소(PX2)들이 이루는 1행과 제3 표시 장치(PA3)의 복수의 제2 화소(PX2)들이 이루는 1행을 더해 총 2행으로 배치될 수 있다. 또한, 제2 표시 장치(PA2)의 복수의 제2 화소(PX2)들이 이루는 1행과 제4 표시 장치(PA4)의 복수의 제2 화소(PX2)들이 이루는 1행을 더해 총 2행으로 배치될 수 있다. 그러나, 이에 제한되지 않으며 복수의 제2 화소(PX)들이 이루는 행은 3행 이상으로 배치될 수도 있다.
또한, 제1 표시 장치(PA1)의 복수의 제2 화소(PX2)들이 이루는 1열과 제2 표시 장치(PA2)의 복수의 제2 화소(PX2)들이 이루는 1열을 더해 총 2열로 배치될 수 있다. 제3 표시 장치(PA3)의 복수의 제2 화소(PX2)들이 이루는 1열과 제4 표시 장치(PA4)의 복수의 제2 화소(PX2)들이 이루는 1열을 더해 총 2열로 배치될 수 있다. 그러나, 이에 제한되지 않으며 복수의 제2 화소(PX2)들이 이루는 열이 3열 이상으로 배치될 수도 있다.
복수의 제2 화소(PX2)들은 전술한 제1 화소(PX1)와 같이 서로 다른 색을 방출하며 서로 인접하여 배치되는 복수의 서브 화소(SP)를 포함할 수 있으며, 복수의 서브 화소(SP)는 제1 서브 화소(SP1), 제2 서브 화소(SP2) 및 제3 서브 화소(SP3)를 포함할 수 있다. 복수의 서브 화소(SP)는 서로 동일한 크기 및/또는 동일한 형상으로 이루어질 수 있으나, 이에 제한되지 않으며 서로 다른 크기 및/또는 동일한 형상으로 이루어질 수도 있다.
제1 화소(PX1)와는 달리, 제2 화소(PX2)에 포함된 복수의 서브 화소(SP)들은 각각 복수 개로 분할된 분할 화소(PSP)를 포함할 수 있다. 분할 화소(PSP)들은 서로 동일한 색을 방출할 수 있다. 예를 들어, 제1 서브 화소(SP1)의 분할 화소(PSP)들은 서로 동일한 제1 색을 방출할 수 있고, 제2 서브 화소(SP2)의 분할 화소(PSP)들은 서로 동일한 제2 색을 방출할 수 있으며, 제3 서브 화소(SP3)의 분할 화소(PSP)들은 서로 동일한 제3 색을 방출할 수 있다.
제1 서브 화소(SP1), 제2 서브 화소(SP2), 및 제3 서브 화소(SP3) 각각은 서로 동일한 형상으로 이루어질 수 있다. 제1 서브 화소(SP1)를 예로 구체적으로 설명하기로 한다.
제1 서브 화소(SP1)는 서로 인접하여 배치된 제1 분할 화소(PSP1), 제2 분할 화소(PSP2), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)를 포함할 수 있다. 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 제1 서브 화소(SP1)의 단축 방향, 즉 제1 방향(X축 방향)으로 서로 인접하되 서로 이격하여 배치될 수 있다. 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 서로 동일한 크기와 형상으로 이루어질 수 있다. 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2) 각각의 장변의 길이(L1)는 전술한 제1 화소(PX1)의 제1 서브 화소(SP1)의 장변의 길이(도 8의 'L2')와 동일할 수 있다. 제1 분할 화소(PSP1)의 일측부터 제2 분할 화소(PSP2)의 타측까지의 거리(L3)는 전술한 제1 화소(PX1)의 제1 서브 화소(SP1)의 단변의 길이(도 8의 'L4')와 동일할 수 있다. 즉, 제2 화소(PX2)의 제1 서브 화소(SP1)의 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 제1 화소(PX1)의 제1 서브 화소(SP1)가 분할된 크기로 이루어질 수 있다.
제3 분할 화소(PSP3)는 제1 서브 화소(SP1)의 장축 방향 즉 제2 방향(Y축 방향)으로 제1 분할 화소(PSP1) 또는 제2 분할 화소(PSP2)의 일측에 배치될 수 있다. 제4 분할 화소(PSP4)는 제1 서브 화소(SP1)의 장축 방향 즉 제2 방향(Y축 방향)의 반대 방향으로 제1 분할 화소(PSP1) 또는 제2 분할 화소(PSP2)의 타측에 배치될 수 있다. 즉, 제3 분할 화소(PSP3)와 제4 분할 화소(PSP4)는 제1 분할 화소(PSP1) 및 제2 분할 화소(PSP2)를 사이에 두고 서로 이격하여 배치될 수 있다. 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4) 각각의 장변이 연장된 방향은 제1 분할 화소(PSP1) 또는 제2 분할 화소(PSP2)의 단변이 연장된 방향과 나란할 수 있다. 즉, 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4) 각각의 장변이 연장된 방향은 제1 방향(X축 방향)일 수 있다.
제3 분할 화소(PSP3)와 제4 분할 화소(PSP4)는 서로 동일한 크기와 형상으로 이루어질 수 있다. 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4) 각각의 장변의 길이(L5)는 전술한 제1 화소(PX1)의 제1 서브 화소(SP1)의 단변의 길이(도 8의 'L4')와 동일할 수 있다. 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4) 각각의 장변의 길이(L5)는 제1 분할 화소(PSP1)의 일측부터 제2 분할 화소(PSP2)의 타측까지의 거리(L3)와 동일할 수 있다. 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4) 각각의 단변의 길이(L6)는 제1 분할 화소(PSP1)의 장변의 길이(L1)보다 작을 수 있다. 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4) 각각의 단변의 길이(L6)는 각 표시 장치(PA1~PA4)의 정렬 공차과 오정렬이 사용자에게 시인되는 거리와 관계될 수 있다. 예를 들어, 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4) 각각의 단변의 길이(L6)는 각 표시 장치(PA1~PA4)의 정렬 공차 거리에서 오정렬이 사용자에게 시인되는 거리를 뺀 값일 수 있다.
상술한 서브 화소(SP)들에 따르면, 제2 화소(PX2)의 각 서브 화소(SP)들의 크기는 제2 화소(PX1)의 각 서브 화소(SP)들의 크기보다 크게 이루어질 수 있다. 그리고 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2) 각각의 크기는 제3 분할 화소(PSP3)와 제4 분할 화소(PSP4) 각각의 크기보다 크게 이루어질 수 있다.
제2 화소(PX2)의 서브 화소(SP)들은 서브 화소(SP)들을 분할하여 작은 크기로 각각 개별 발광할 수 있다. 제1 화소(PX1)의 서브 화소(SP)들은 서브 화소(SP)들의 크기가 제2 서브 화소(PX2)의 서브 화소(SP)들보다 크게 이루어져, 각 서브 화소(SP)들을 구동하기 위한 구동 회로가 상대적으로 복잡하게 이루어질 수 있다. 제2 서브 화소(PX2)의 서브 화소(SP)들 각각에 포함된 분할 화소(PSP)들은 구동 회로가 단순하게 이루어져 각각 개별 구동이 가능할 수 있다. 예를 들어, 각 분할 화소(PSP)들은 스위칭 트랜지스터 및/또는 센싱 트랜지스터가 생략되고 구동 트랜지스터만으로 구동될 수 있다. 구동 트랜지스터는 스캔 라인을 통해 구동 트랜지스터의 게이트 전극에 턴온/턴오프 신호가 인가되고 전원 라인을 통해 발광 다이오드의 구동 전류가 공급되어 발광할 수 있다.
이하, 일 실시예에 따른 타일형 표시 장치의 표시 장치들의 정렬이 정상적으로 이루어진 경우의 동작과, 오정렬된 경우 이를 보상하기 위한 동작에 대해 설명하기로 한다.
도 10은 도 7의 A 영역을 개략적으로 나타낸 확대도이다. 도 10은 제1 표시 장치(PA1)와 제3 표시 장치(PA3)의 제1 방향(X축 방향)으로의 정렬이 정상적인 경우를 나타내었다. 또한, 하기 실시예들에서는 화소(PX)들이 백색을 발광하는 것을 예로 설명한다.
도 10을 참조하면, 제1 표시 장치(PA1)와 제3 표시 장치(PA3)는 제1 방향(X축 방향)으로 정렬되어 배치될 수 있다. 제1 표시 장치(PA1)와 제3 표시 장치(PA3)는 정렬이 정상적으로 이루어질 수 있다. 여기서, 정렬이 정상적이라 함은 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)와 제3 표시 장치(PA3)의 제2 화소(PX2)가 제1 방향(X축 방향)으로 틀어짐이 없는 것을 의미한다. 예를 들어, 제1 표시 장치(PA1)의 제2 화소(PX2)의 일측변과 제3 표시 장치(PA3)의 제2 화소(PX2)의 일측변이 제2 방향(Y축 방향)의 임의의 선(PL)과 일치될 수 있다.
제1 표시 장치(PA1)와 제3 표시 장치(PA3)는 제1 방향(X축 방향)으로 정렬된 경우, 제1 표시 장치(PA1)의 제2 화소(PX2)와 제3 표시 장치(PA3)의 제2 화소(PX2)는 적어도 일부만 발광할 수 있다.
구체적으로, 제1 및 제3 표시 장치(PA1, PA3)들의 제2 화소(PX2)들은 전술한 것처럼 제1 화소(PX1)들보다 면적이 크게 이루어질 수 있다. 제1 및 제3 표시 장치(PA1, PA3)들의 제1 화소(PX1)들과 제2 화소(PX2)들이 모두 발광하면, 제2 화소(PX2)의 발광 면적이 크기 때문에 휘도 차이가 나타날 수 있다.
일 실시예에서는 제1 및 제3 표시 장치(PA1, PA3)들의 제2 화소(PX2)들의 각 서브 화소(SP)들에서 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 발광하고, 제3 분할 화소(PSP3)와 제4 분할 화소(PSP4)는 비발광할 수 있다. 도면에서는 비발광하는 분할 화소들에 'OFF'로 표시하였다.
제2 화소(PX2)의 제1 서브 화소(SP1)의 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2) 각각의 면적은 제1 화소(PX1)의 제1 서브 화소(SP1)의 면적보다 작을 수 있다. 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)의 면적의 합은 이들 간에 서로 이격된 간격이 존재하여, 제1 화소(PX1)의 제1 서브 화소(SP1)의 면적보다 작을 수 있다. 그러나, 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)의 면적의 합은 제1 화소(PX1)의 제1 서브 화소(SP1)의 면적과 유사할 수 있다. 이로써, 제1 화소(PX1)의 제1 서브 화소(SP1)의 발광 면적은 제2 화소(PX2)의 제1 서브 화소(SP1)의 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)의 발광 면적과 유사하게 나타날 수 있다. 이에 따라, 제1 표시 장치(PA1) 및 제3 표시 장치(PA3) 사이의 경계 영역(BA)에서 제1 화소(PX1)들과 제2 화소(PX2)들 간에 휘도 차이가 발생하는 것을 저감하여 하나의 일체형의 타일형 표시 장치(TD)로 사용자에게 시인될 수 있다.
도 11은 도 7의 A 영역의 일 예를 개략적으로 나타낸 확대도이다. 도 12는 도 7의 A 영역의 다른 예를 개략적으로 나타낸 확대도이다. 도 11은 제1 표시 장치(PA1)와 제3 표시 장치(PA3)가 제1 방향(X축 방향)으로 오정렬된 경우를 도시하였고, 도 12는 제1 표시 장치(PA1)와 제3 표시 장치(PA3)가 제1 방향(X축 방향)의 반대 방향으로 오정렬된 경우를 도시하였다.
도 11을 참조하면, 제1 표시 장치(PA1)와 제3 표시 장치(PA3)는 제1 방향(X축 방향)으로 오정렬될 수 있다. 여기서, 오정렬은 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)를 기준으로 제3 표시 장치(PA3)의 제2 화소(PX2)가 제1 방향(X축 방향) 또는 제1 방향의 반대 방향으로 이동된 것을 의미한다. 예를 들어, 제1 표시 장치(PA1)의 제2 화소(PX2)의 일측변과 제3 표시 장치(PA3)의 제2 화소(PX2)의 일측변이 제2 방향(Y축 방향)의 임의의 선(PL)과 비정렬 또는 불일치될 수 있다.
제1 표시 장치(PA1)와 제3 표시 장치(PA3)가 제1 방향(X축 방향)으로 오정렬된 경우, 제1 표시 장치(PA1)의 제2 화소(PX2)와 제3 표시 장치(PA3)의 제2 화소(PX2)는 적어도 일부만 발광할 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)들의 제1 서브 화소(SP1)의 제2 분할 화소(PSP2)는 발광하고 제1 분할 화소(PSP1), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)는 비발광할 수 있다. 그리고 제2 서브 화소(SP2) 및 제3 서브 화소(SP3) 각각에서 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 발광하고, 제3 분할 화소(PSP3)와 제4 분할 화소(PSP4)는 비발광할 수 있다.
제1 표시 장치(PA1) 대비하여 제3 표시 장치(PA3)가 제1 방향(X축 방향)으로 오정렬됨으로써, 제1 표시 장치(PA1)의 제1 화소(PX1) 및 제2 화소(PX2) 대비하여 제3 표시 장치(PA3)의 제1 화소(PX1) 및 제2 화소(PX2)도 제1 방향(X축 방향)으로 오정렬될 수 있다. 이 경우, 사용자는 제1 표시 장치(PA1)와 제3 표시 장치(PA3) 사이의 경계 영역(BA)이 절곡된 것으로 시인될 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)의 제1 서브 화소(SP1)에서 제2 분할 화소(PSP2)를 발광시키고 제1 분할 화소(PSP1), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 발광 면적이 제1 화소(PX1)보다 제1 분할 화소(PSP1)만큼 작아지면서 제1 방향(X축 방향)으로 제1 분할 화소(PSP1)만큼 이동될 수 있다. 즉, 제1 표시 장치(PA1)에서 제1 화소(PX1)와 제2 화소(PX2)가 발광하였을 때 발광 면적의 배치가 미세하게 제1 방향(X축 방향)으로 이동되는 효과가 있다.
이에 더하여, 제3 표시 장치(PA3)의 제2 화소(PX2)들의 제1 서브 화소(SP1) 및 제2 서브 화소(SP2) 각각에서 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 발광하고, 제3 분할 화소(PSP3)와 제4 분할 화소(PSP4)는 비발광할 수 있다. 제3 서브 화소(SP3)에서 제1 분할 화소(PSP1)는 발광하고 제2 분할 화소(PSP2), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)는 비발광할 수 있다.
일 실시예에서는 제3 표시 장치(PA3)의 제2 화소(PX2)의 제3 서브 화소(SP3)에서 제1 분할 화소(PSP1)를 발광시키고 제2 분할 화소(PSP2), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 발광 면적이 제1 화소(PX1)보다 제2 분할 화소(PSP2)만큼 작아지면서 제1 방향(X축 방향)의 반대 방향으로 제2 분할 화소(PSP2)만큼 이동될 수 있다. 즉, 제3 표시 장치(PA3)에서 제1 화소(PX1)와 제2 화소(PX2)가 발광하였을 때 발광 면적의 배치가 미세하게 제1 방향(X축 방향)의 반대 방향으로 이동되는 효과가 있다.
결과적으로, 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)의 발광 면적이 제1 방향(X축 방향)으로 미세하게 이동하고, 제3 표시 장치(PA3)의 제2 화소(PX2)의 발광 면적이 제1 방향(X축 방향)의 반대 방향으로 미세하게 이동하는 효과로 나타날 수 있다. 이로써 제1 표시 장치(PA1)의 제2 화소(PX2)와 제3 표시 장치(PA3)의 제2 화소(PX2)의 백색 발광 시, 경계 영역(BA)에서 오정렬된 것이 사용자에게 시인되는 것을 개선할 수 있다.
도 12를 참조하면, 다른 예로 제1 표시 장치(PA1)와 제3 표시 장치(PA3)는 제1 방향(X축 방향)의 반대 방향으로 오정렬될 수 있다. 제1 표시 장치(PA1)와 제3 표시 장치(PA3)가 제1 방향(X축 방향)의 반대 방향으로 오정렬된 경우, 제1 표시 장치(PA1)의 제2 화소(PX2)와 제3 표시 장치(PA3)의 제2 화소(PX2)는 적어도 일부만 발광할 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)들의 제3 서브 화소(SP3)의 제1 분할 화소(PSP1)는 발광하고 제2 분할 화소(PSP2), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)는 비발광할 수 있다. 그리고 제1 서브 화소(SP1) 및 제2 서브 화소(SP2) 각각에서 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 발광하고, 제3 분할 화소(PSP3)와 제4 분할 화소(PSP4)는 비발광할 수 있다.
제1 표시 장치(PA1) 대비하여 제3 표시 장치(PA3)가 제1 방향(X축 방향)의 반대 방향으로 오정렬됨으로써, 제1 표시 장치(PA1)의 제1 화소(PX1) 및 제2 화소(PX2) 대비하여 제3 표시 장치(PA3)의 제1 화소(PX1) 및 제2 화소(PX2)도 제1 방향(X축 방향)의 반대 방향으로 오정렬될 수 있다. 이 경우, 사용자는 제1 표시 장치(PA1)와 제3 표시 장치(PA3) 사이의 경계 영역(BA)이 절곡된 것으로 시인될 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)의 제3 서브 화소(SP3)에서 제1 분할 화소(PSP1)를 발광시키고 제2 분할 화소(PSP2), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 발광 면적이 제1 화소(PX1)보다 제2 분할 화소(PSP2)만큼 작아지면서 제1 방향(X축 방향)의 반대 방향으로 제2 분할 화소(PSP2)만큼 이동될 수 있다. 즉, 제1 표시 장치(PA1)에서 제1 화소(PX1)와 제2 화소(PX2)가 발광하였을 때 발광 면적의 배치가 미세하게 제1 방향(X축 방향)의 반대 방향으로 이동되는 효과가 있다.
이에 더하여, 제3 표시 장치(PA3)의 제2 화소(PX2)들의 제1 서브 화소(SP1)에서 제2 분할 화소(PSP2)는 발광하고 제1 분할 화소(PSP1), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)는 비발광할 수 있다. 제2 서브 화소(SP2) 및 제3 서브 화소(SP3) 각각에서 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 발광하고, 제3 분할 화소(PSP3)와 제4 분할 화소(PSP4)는 비발광할 수 있다.
일 실시예에서는 제3 표시 장치(PA3)의 제2 화소(PX2)의 제1 서브 화소(SP1)에서 제2 분할 화소(PSP2)를 발광시키고 제1 분할 화소(PSP1), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 발광 면적이 제1 화소(PX1)보다 제1 분할 화소(PSP1)만큼 작아지면서 제1 방향(X축 방향) 방향으로 제1 분할 화소(PSP1)만큼 이동될 수 있다. 즉, 제3 표시 장치(PA3)에서 제1 화소(PX1)와 제2 화소(PX2)가 발광하였을 때 발광 면적의 배치가 미세하게 제1 방향(X축 방향)으로 이동되는 효과가 있다.
결과적으로, 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)의 발광 면적이 제1 방향(X축 방향)의 반대 방향으로 미세하게 이동하고, 제3 표시 장치(PA3)의 제2 화소(PX2)의 발광 면적이 제1 방향(X축 방향)으로 미세하게 이동하는 효과로 나타날 수 있다. 이로써 제1 표시 장치(PA1)의 제2 화소(PX2)와 제3 표시 장치(PA3)의 제2 화소(PX2)의 백색 발광 시, 경계 영역(BA)에서 오정렬된 것이 사용자에게 시인되는 것을 개선할 수 있다.
도 13은 도 7의 B 영역을 개략적으로 나타낸 확대도이다. 도 13은 제1 표시 장치(PA1)와 제2 표시 장치(PA2)의 제2 방향(Y축 방향)으로의 정렬이 정상적인 경우를 나타내었다.
도 13을 참조하면, 제1 표시 장치(PA1)와 제2 표시 장치(PA2)는 제2 방향(Y축 방향)으로 정렬되어 배치될 수 있다. 제1 표시 장치(PA1)와 제2 표시 장치(PA2)는 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)와 제2 표시 장치(PA2)의 제2 화소(PX2)가 제2 방향(Y축 방향)으로 틀어짐이 없이 정렬될 수 있다. 예를 들어, 제1 표시 장치(PA1)의 제2 화소(PX2)의 일측변과 제2 표시 장치(PA2)의 제2 화소(PX2)의 일측변이 제1 방향(X축 방향)의 임의의 선(PL)과 일치될 수 있다.
제1 표시 장치(PA1)와 제2 표시 장치(PA2)는 제2 방향(Y축 방향)으로 정렬된 경우, 제1 표시 장치(PA1)의 제2 화소(PX2)와 제2 표시 장치(PA2)의 제2 화소(PX2)는 적어도 일부만 발광할 수 있다.
구체적으로, 제1 및 제2 표시 장치(PA1, PA2)들의 제2 화소(PX2)들은 전술한 것처럼 제1 화소(PX1)들보다 면적이 크게 이루어질 수 있다. 제1 및 제2 표시 장치(PA1, PA2)들의 제1 화소(PX1)들과 제2 화소(PX2)들이 모두 발광하면, 제2 화소(PX2)의 발광 면적이 크기 때문에 휘도 차이가 나타날 수 있다.
일 실시예에서는 제1 및 제2 표시 장치(PA1, PA2)들의 제2 화소(PX2)들의 각 서브 화소(SP)들에서 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)는 발광하고, 제3 분할 화소(PSP3)와 제4 분할 화소(PSP4)는 비발광할 수 있다.
제2 화소(PX2)의 제1 서브 화소(SP1)의 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2) 각각의 면적은 제1 화소(PX1)의 제1 서브 화소(SP1)의 면적보다 작을 수 있다. 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)의 면적의 합은 이들 간에 서로 이격된 간격이 존재하여, 제1 화소(PX1)의 제1 서브 화소(SP1)의 면적보다 작을 수 있다. 그러나, 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)의 면적의 합은 제1 화소(PX1)의 제1 서브 화소(SP1)의 면적과 유사할 수 있다. 이로써, 제1 화소(PX1)의 제1 서브 화소(SP1)의 발광 면적은 제2 화소(PX2)의 제1 서브 화소(SP1)의 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)의 발광 면적과 유사하게 나타날 수 있다. 이에 따라, 제1 표시 장치(PA1) 및 제2 표시 장치(PA2) 사이의 경계 영역(BA)에서 제1 화소(PX1)들과 제2 화소(PX2)들 간에 휘도 차이가 발생하는 것을 저감하여 하나의 일체형의 타일형 표시 장치(TD)로 사용자에게 시인될 수 있다.
도 14은 도 7의 B 영역의 일 예를 개략적으로 나타낸 확대도이다. 도 15는 도 7의 B 영역의 다른 예를 개략적으로 나타낸 확대도이다. 도 14는 제1 표시 장치(PA1)와 대비하여 제2 표시 장치(PA2)가 제2 방향(Y축 방향)의 반대 방향으로 오정렬된 경우를 도시하였고, 도 15는 제1 표시 장치(PA1)와 대비하여 제2 표시 장치(PA2)가 제2 방향(Y축 방향)으로 오정렬된 경우를 도시하였다.
도 14를 참조하면, 제2 표시 장치(PA2)는 제1 표시 장치(PA1)와 대비하여 제2 방향(Y축 방향)의 반대 방향으로 오정렬될 수 있다. 여기서, 오정렬은 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)를 기준으로 제2 표시 장치(PA2)의 제2 화소(PX2)가 제2 방향(Y축 방향) 또는 제2 방향의 반대 방향으로 이동된 것을 의미한다. 예를 들어, 제1 표시 장치(PA1)의 제2 화소(PX2)의 일측변과 제2 표시 장치(PA2)의 제2 화소(PX2)의 일측변이 제1 방향(X축 방향)의 임의의 선(PL)과 불일치될 수 있다.
제2 표시 장치(PA2)가 제1 표시 장치(PA1)와 대비하여 제2 방향(Y축 방향)의 반대 방향으로 오정렬된 경우, 제1 표시 장치(PA1)의 제2 화소(PX2)와 제2 표시 장치(PA2)의 제2 화소(PX2)는 적어도 일부만 발광할 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)들의 제1 내지 제3 서브 화소(SP1~SP3)의 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제4 분할 화소(PSP4)는 발광하고 제3 분할 화소(PSP3)는 비발광할 수 있다.
제1 표시 장치(PA1)와 대비하여 제2 표시 장치(PA2)가 제2 방향(Y축 방향)의 반대 방향으로 오정렬됨으로써, 제1 표시 장치(PA1)의 제1 화소(PX1) 및 제2 화소(PX2) 대비하여 제2 표시 장치(PA2)의 제1 화소(PX1) 및 제2 화소(PX2)도 제2 방향(Y축 방향)의 반대 방향으로 오정렬될 수 있다. 이 경우, 사용자는 제1 표시 장치(PA1)와 제2 표시 장치(PA2) 사이의 경계 영역(BA)이 절곡된 것으로 시인될 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)의 제1 내지 제3 서브 화소(SP1~SP3)에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제4 분할 화소(PSP4)를 발광시키고 제3 분할 화소(PSP3)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 발광 면적이 제1 화소(PX1)보다 제4 분할 화소(PSP4)만큼 커지면서 제2 방향(Y축 방향)의 반대 방향으로 제4 분할 화소(PSP4)만큼 이동될 수 있다. 즉, 제1 표시 장치(PA1)에서 제1 화소(PX1)와 제2 화소(PX2)가 발광하였을 때 발광 면적의 배치가 미세하게 제2 방향(Y축 방향)의 반대 방향으로 이동되는 효과가 있다.
이에 더하여, 제2 표시 장치(PA2)의 제2 화소(PX2)들의 제1 내지 제3 서브 화소(SP1~SP3) 각각에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제3 분할 화소(PSP3)는 발광하고, 제4 분할 화소(PSP4)는 비발광할 수 있다.
일 실시예에서는 제2 표시 장치(PA2)의 제2 화소(PX2)의 제1 내지 제3 서브 화소(SP1~SP3) 각각에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제3 분할 화소(PSP3)를 발광시키고 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 발광 면적이 제1 화소(PX1)보다 제3 분할 화소(PSP3)만큼 커지면서 제2 방향(Y축 방향)으로 제3 분할 화소(PSP3)만큼 이동될 수 있다. 즉, 제2 표시 장치(PA2)에서 제1 화소(PX1)와 제2 화소(PX2)가 발광하였을 때 발광 면적의 배치가 미세하게 제2 방향(Y축 방향)으로 이동되는 효과가 있다.
결과적으로, 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)의 발광 면적이 제2 방향(Y축 방향)의 반대 방향으로 미세하게 이동하고, 제2 표시 장치(PA2)의 제2 화소(PX2)의 발광 면적이 제2 방향(Y축 방향)으로 미세하게 이동하는 효과로 나타날 수 있다. 이로써 제1 표시 장치(PA1)의 제2 화소(PX2)와 제2 표시 장치(PA2)의 제2 화소(PX2)의 백색 발광 시, 경계 영역(BA)에서 오정렬된 것이 사용자에게 시인되는 것을 개선할 수 있다.
도 15를 참조하면, 다른 예로 제1 표시 장치(PA1)와 대비하여 제2 표시 장치(PA2)는 제2 방향(Y축 방향)으로 오정렬될 수 있다. 제2 표시 장치(PA2)가 제1 표시 장치(PA1)와 대비하여 제2 방향(Y축 방향)으로 오정렬된 경우, 제1 표시 장치(PA1)의 제2 화소(PX2)와 제2 표시 장치(PA2)의 제2 화소(PX2)는 적어도 일부만 발광할 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)들의 제1 내지 제3 서브 화소(SP1~SP3) 각각의 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제3 분할 화소(PSP3)는 발광하고 제4 분할 화소(PSP4)는 비발광할 수 있다.
제1 표시 장치(PA1) 대비하여 제2 표시 장치(PA2)가 제2 방향(Y축 방향)으로 오정렬됨으로써, 제1 표시 장치(PA1)의 제1 화소(PX1) 및 제2 화소(PX2) 대비하여 제2 표시 장치(PA2)의 제1 화소(PX1) 및 제2 화소(PX2)도 제2 방향(Y축 방향)으로 오정렬될 수 있다. 이 경우, 사용자는 제1 표시 장치(PA1)와 제2 표시 장치(PA2) 사이의 경계 영역(BA)이 절곡된 것으로 시인될 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)의 제1 내지 제3 서브 화소(SP1~SP3) 각각에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제3 분할 화소(PSP3)를 발광시키고 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 발광 면적이 제1 화소(PX1)보다 제3 분할 화소(PSP3)만큼 커지면서 제2 방향(Y축 방향)으로 제3 분할 화소(PSP3)만큼 이동될 수 있다. 즉, 제1 표시 장치(PA1)에서 제1 화소(PX1)와 제2 화소(PX2)가 발광하였을 때 발광 면적의 배치가 미세하게 제2 방향(Y축 방향)으로 이동되는 효과가 있다.
이에 더하여, 제2 표시 장치(PA2)의 제2 화소(PX2)들의 제1 내지 제3 서브 화소(SP1~SP3)에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제4 분할 화소(PSP4)는 발광하고 제3 분할 화소(PSP3)는 비발광할 수 있다.
일 실시예에서는 제2 표시 장치(PA2)의 제2 화소(PX2)의 제1 내지 제3 서브 화소(SP1~SP3) 각각에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제4 분할 화소(PSP4)를 발광시키고 제3 분할 화소(PSP3)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 발광 면적이 제1 화소(PX1)보다 제4 분할 화소(PSP4)만큼 커지면서 제2 방향(Y축 방향)의 반대 방향으로 제4 분할 화소(PSP4)만큼 이동될 수 있다. 즉, 제2 표시 장치(PA2)에서 제1 화소(PX1)와 제2 화소(PX2)가 발광하였을 때 발광 면적의 배치가 미세하게 제2 방향(Y축 방향)의 반대 방향으로 이동되는 효과가 있다.
결과적으로, 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)의 발광 면적이 제2 방향(Y축 방향)으로 미세하게 이동하고, 제2 표시 장치(PA2)의 제2 화소(PX2)의 발광 면적이 제2 방향(Y축 방향)의 반대 방향으로 미세하게 이동하는 효과로 나타날 수 있다. 이로써 제1 표시 장치(PA1)의 제2 화소(PX2)와 제2 표시 장치(PA2)의 제2 화소(PX2)의 백색 발광 시, 경계 영역(BA)에서 오정렬된 것이 사용자에게 시인되는 것을 개선할 수 있다.
도 16은 도 7의 A 영역을 나타낸 다른 실시예의 개략적인 평면도이다. 도 17은 도 7의 B 영역을 나타낸 다른 실시예의 개략적인 평면도이다. 도 16과 도 17은 단일 색을 나타내는 하나의 서브 화소의 발광 시, 표시 장치의 오정렬이 시인되는 것을 방지하기 위한 것을 설명하기 위한 도면들이다.
도 16을 참조하면, 일 실시예에서는 전술한 화소(PX)들이 백색을 발광하는 것과는 달리, 각 화소(PX)들에서 단일 색을 발광하기 위한 서브 화소들의 동작을 녹색을 발광하는 것으로 예를 들어 설명하기로 한다.
도 16을 참조하면, 제1 표시 장치(PA1)와 제3 표시 장치(PA3)는 제1 방향(X축 방향)으로 오정렬될 수 있다. 제1 표시 장치(PA1)와 제3 표시 장치(PA3)가 제1 방향(X축 방향)으로 오정렬된 경우, 제1 표시 장치(PA1)의 제2 화소(PX2)와 제3 표시 장치(PA3)의 제2 화소(PX2)는 적어도 일부만 발광할 수 있다. 각 화소(PX)들의 제2 서브 화소(SP2)가 녹색을 발광하고 제1 서브 화소(SP1)는 적색을 발광하고 제3 서브 화소(SP3)는 청색을 발광하는 경우를 예로 설명한다.
일 실시예에서는 제1 표시 장치(PA1)와 제3 표시 장치(PA3) 각각의 제1 화소(PX1)들 중 제2 서브 화소(SP2)가 발광하고 나머지 제1 및 제3 서브 화소(SP1, SP3)는 비발광하여 녹색을 구현할 수 있다. 그리고, 경계 영역(BA)에서는 제1 표시 장치(PA1)의 제2 화소(PX2)들 중 제1 서브 화소(SP1)와 제3 서브 화소(SP3)는 전체가 비발광하고, 제2 서브 화소(SP2)의 제2 분할 화소(PSP2)는 발광하고 제1 분할 화소(PSP1), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)는 비발광할 수 있다.
제1 표시 장치(PA1) 대비하여 제3 표시 장치(PA3)가 제1 방향(X축 방향)으로 오정렬됨으로써, 제1 표시 장치(PA1)의 제1 화소(PX1) 및 제2 화소(PX2) 대비하여 제3 표시 장치(PA3)의 제1 화소(PX1) 및 제2 화소(PX2)도 제1 방향(X축 방향)으로 오정렬될 수 있다. 이 경우, 사용자는 제1 표시 장치(PA1)와 제3 표시 장치(PA3) 사이의 경계 영역(BA)이 절곡된 것으로 시인될 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제2 화소(PX2)의 제2 서브 화소(SP2)에서 제2 분할 화소(PSP2)를 발광시키고 제1 분할 화소(PSP1), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 제2 서브 화소(SP2)의 발광 면적이 제1 화소(PX1)의 제2 서브 화소(SP2)보다 제1 분할 화소(PSP1)만큼 작아지면서 제1 방향(X축 방향)으로 제1 분할 화소(PSP1)만큼 이동될 수 있다. 즉, 제1 표시 장치(PA1)에서 제1 화소(PX1)의 제2 서브 화소(SP2)와 제2 화소(PX2)의 제2 서브 화소(SP2)가 녹색을 발광하였을 때 발광 면적의 배치가 미세하게 제1 방향(X축 방향)으로 이동되는 효과가 있다.
이에 더하여, 제3 표시 장치(PA3)의 제2 화소(PX2)들의 제1 서브 화소(SP1) 및 제3 서브 화소(SP3)는 전체가 비발광하고, 제2 서브 화소(SP2)에서 제1 분할 화소(PSP1)는 발광하고, 제2 분할 화소(PSP2), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)는 비발광할 수 있다.
일 실시예에서는 제3 표시 장치(PA3)의 제2 화소(PX2)의 제2 서브 화소(SP3)에서 제1 분할 화소(PSP1)를 발광시키고 제2 분할 화소(PSP2), 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 제2 서브 화소(SP2)의 발광 면적이 제1 화소(PX1)의 제2 서브 화소(SP2)보다 제2 분할 화소(PSP2)만큼 작아지면서 제1 방향(X축 방향)의 반대 방향으로 제2 분할 화소(PSP2)만큼 이동될 수 있다. 즉, 제3 표시 장치(PA3)에서 제1 화소(PX1)의 제2 서브 화소(SP2)와 제2 화소(PX2)의 제2 서브 화소(SP2)가 녹색을 발광하였을 때 발광 면적의 배치가 미세하게 제1 방향(X축 방향)의 반대 방향으로 이동되는 효과가 있다.
결과적으로, 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)의 제2 서브 화소(SP2)의 발광 면적이 제1 방향(X축 방향)으로 미세하게 이동하고, 제3 표시 장치(PA3)의 제2 화소(PX2)의 제2 화소(SP2)의 발광 면적이 제1 방향(X축 방향)의 반대 방향으로 미세하게 이동하는 효과로 나타날 수 있다. 이로써 제1 표시 장치(PA1)의 제2 화소(PX2)의 제2 서브 화소(SP2)와 제3 표시 장치(PA3)의 제2 화소(PX2)의 제2 서브 화소(SP2)의 녹색 발광 시, 경계 영역(BA)에서 오정렬된 것이 사용자에게 시인되는 것을 개선할 수 있다.
도 17을 참조하면, 다른 예에서 제1 표시 장치(PA1)와 제2 표시 장치(PA2)는 제2 방향(Y축 방향)으로 오정렬될 수 있다. 제1 표시 장치(PA1)와 제2 표시 장치(PA2)가 제2 방향(Y축 방향)으로 오정렬된 경우, 제1 표시 장치(PA1)의 제2 화소(PX2)의 제2 서브 화소(SP2)와 제2 표시 장치(PA2)의 제2 화소(PX2)의 제2 서브 화소(SP2)는 적어도 일부만 발광할 수 있다.
일 실시예에서는 제1 표시 장치(PA1)의 제1 화소(PX1)들 각각의 제2 서브 화소(SP2)는 녹색을 발광하고 제1 서브 화소(SP1)와 제3 서브 화소(SP3)는 비발광할 수 있다. 그리고 제1 표시 장치(PA1)의 제2 화소(PX2)들 중 제1 서브 화소(SP1)와 제3 서브 화소(SP3)는 비발광하고, 제2 서브 화소(SP2)의 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제4 분할 화소(PSP4)는 발광하고 제3 분할 화소(PSP3)는 비발광할 수 있다.
제1 표시 장치(PA1)와 대비하여 제2 표시 장치(PA2)가 제2 방향(Y축 방향)의 반대 방향으로 오정렬됨으로써, 제1 표시 장치(PA1)의 제1 화소(PX1)의 제2 서브 화소(SP2) 및 제2 화소(PX2)의 제2 서브 화소(SP2) 대비하여 제2 표시 장치(PA2)의 제1 화소(PX1)의 제2 서브 화소(SP2) 및 제2 화소(PX2)의 제2 서브 화소(SP2)도 제2 방향(Y축 방향)의 반대 방향으로 오정렬될 수 있다. 이 경우, 사용자는 제1 표시 장치(PA1)와 제2 표시 장치(PA2) 사이의 경계 영역(BA)이 절곡된 것으로 시인될 수 있다.
일 실시예에서는 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)의 제1 및 제3 서브 화소(SP1, SP3)는 전체가 비발광하고, 제2 서브 화소(SP2)에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제4 분할 화소(PSP4)를 발광시키고 제3 분할 화소(PSP3)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 제2 서브 화소(SP2)의 발광 면적이 제1 화소(PX1)의 제2 서브 화소(SP2)보다 제4 분할 화소(PSP4)만큼 커지면서 제2 방향(Y축 방향)의 반대 방향으로 제4 분할 화소(PSP4)만큼 이동될 수 있다. 즉, 제1 표시 장치(PA1)에서 제1 화소(PX1)의 제2 서브 화소(SP2)와 제2 화소(PX2)의 제2 서브 화소(SP2)가 발광하였을 때 발광 면적의 배치가 미세하게 제2 방향(Y축 방향)의 반대 방향으로 이동되는 효과가 있다.
이에 더하여, 제2 표시 장치(PA2)의 제2 화소(PX2)들의 제1 및 제3 서브 화소(SP1, SP3)는 전체가 비발광하고, 제2 서브 화소(SP2)에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제3 분할 화소(PSP3)는 발광하고, 제4 분할 화소(PSP4)는 비발광할 수 있다.
일 실시예에서는 제2 표시 장치(PA2)의 제2 화소(PX2)의 제2 서브 화소(SP2)에서 제1 분할 화소(PSP1), 제2 분할 화소(PSP2) 및 제3 분할 화소(PSP3)를 발광시키고 제4 분할 화소(PSP4)를 비발광시킬 수 있다. 이 경우, 제2 화소(PX2)의 제2 서브 화소(SP2)의 발광 면적이 제1 화소(PX1)의 제2 서브 화소(SP2)보다 제3 분할 화소(PSP3)만큼 커지면서 제2 방향(Y축 방향)으로 제3 분할 화소(PSP3)만큼 이동될 수 있다. 즉, 제2 표시 장치(PA2)에서 제1 화소(PX1)의 제2 서브 화소(SP2)와 제2 화소(PX2)의 제2 서브 화소(SP2)가 발광하였을 때 발광 면적의 배치가 미세하게 제2 방향(Y축 방향)으로 이동되는 효과가 있다.
결과적으로, 경계 영역(BA)에서 제1 표시 장치(PA1)의 제2 화소(PX2)의 제2 서브 화소(SP2)의 발광 면적이 제2 방향(Y축 방향)의 반대 방향으로 미세하게 이동하고, 제2 표시 장치(PA2)의 제2 화소(PX2)의 제2 서브 화소(SP2)의 발광 면적이 제2 방향(Y축 방향)으로 미세하게 이동하는 효과로 나타날 수 있다. 이로써 제1 표시 장치(PA1)의 제2 화소(PX2)의 제2 서브 화소(SP2)와 제2 표시 장치(PA2)의 제2 화소(PX2)의 제2 서브 화소(SP2)의 녹색 발광 시, 경계 영역(BA)에서 오정렬된 것이 사용자에게 시인되는 것을 개선할 수 있다.
도 16 및 도 17의 실시예에서는 녹색을 발광하는 제2 서브 화소(SP2)의 동작을 설명하였지만, 이에 제한되지 않으며 적색을 발광하는 제1 서브 화소(SP1) 및 청색을 발광하는 제3 서브 화소(SP3)의 동작도 이와 동일하게 동작할 수 있다. 또한, 제1 표시 장치(PA1)와 제3 표시 장치(PA3), 그리고 제1 표시 장치(PA1)와 제2 표시 장치(PA2)의 정렬이 정확한 경우에는 각 서브 화소(SP)들의 제3 분할 화소(PSP3) 및 제4 분할 화소(PSP4)가 비발광하고 제1 분할 화소(PSP1)와 제2 분할 화소(PSP2)가 발광할 수 있다.
도 18은 비교예에 따른 타일형 표시 장치의 각 화소가 백색 발광한 모습을 개략적으로 나타낸 평면도이고, 도 19는 실시예에 따른 타일형 표시 장치의 각 화소가 백색 발광한 모습을 개략적으로 나타낸 평면도이다.
도 18 및 도 19를 참조하면, 비교예 및 실시예에 따른 타일형 표시 장치 각각은 제1 표시 장치(PA1)와 대비하여 제3 표시 장치(PA3)가 제1 방향(X축 방향)으로 이동하여 제2 방향(Y축 방향)으로 오정렬된 예를 도시하였다. 비교예는 경계 영역(BA)에 배치된 제2 화소(PX2)들이 복수의 서브 화소로 분할되지 않은 구조이고, 실시예는 전술한 도 11의 구조에서 백색 발광하였을 때의 발광 면적을 나타내었다.
도 18에 도시된 바와 같이, 제1 표시 장치(PA1)와 제3 표시 장치(PA3)의 경계에서 제1 표시 장치(PA1)와 제3 표시 장치(PA3) 각각의 화소(PX)들이 절곡된 것이 시인될 수 있다. 반면, 도 19를 참조하면, 경계 영역(BA)에서 제2 화소(PX2)의 분할 화소들(PSP)이 발광 면적의 절곡을 보상하여 시인 정도가 약해진 것으로 나타날 수 있다.
전술한 바와 같이, 일 실시예에 따른 타일형 표시 장치는 복수의 표시 장치가 인접한 경계 영역에 배치된 제2 화소들을 복수의 분할 화소로 분할하고 정렬 여부에 따라 발광을 달리함으로써, 경계 영역이 시인되는 것을 개선하여 일체감이 우수한 타일형 표시 장치를 구현할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
TD: 타일형 표시 장치 PA1~PA4: 제1 내지 제4 표시 장치
PX1, PX2: 제1 및 제2 화소 SP1~SP3: 제1 내지 제3 서브 화소
BA: 경계 영역 MA: 메인 영역
PSP1~PSP4: 제1 분할 화소 내지 제4 분할 화소

Claims (20)

  1. 서로 인접하여 배치되며, 복수의 제1 화소 및 복수의 제2 화소를 각각 포함하는 복수의 표시 장치를 포함하는 타일형 표시 장치로서,
    상기 표시 장치들의 적어도 일변들이 서로 인접한 경계 영역 및 상기 경계 영역 이외의 메인 영역을 포함하며,
    상기 제1 화소는 상기 메인 영역에 배치되고, 상기 제2 화소는 상기 경계 영역에 배치되며,
    상기 제1 화소 및 상기 제2 화소는 각각 복수의 서브 화소를 포함하고,
    상기 제2 화소의 상기 복수의 서브 화소는 복수 개로 분할된 분할 화소를 포함하는 타일형 표시 장치.
  2. 제1 항에 있어서,
    상기 제1 화소 및 상기 제2 화소에 각각 포함된 상기 서브 화소는 서로 다른 색을 방출하며 서로 인접한 제1 서브 화소, 제2 서브 화소 및 제3 서브 화소를 포함하는 타일형 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 서브 화소, 상기 제2 서브 화소 및 상기 제3 서브 화소는 각각 동일한 색을 방출하며 서로 인접한 상기 분할 화소들을 포함하며,
    상기 분할 화소들은 상기 제1 서브 화소의 단축 방향으로 인접한 제1 분할 화소와 제2 분할 화소를 포함하고, 상기 제1 서브 화소의 장축 방향으로 상기 제1 분할 화소의 일측에 배치된 제3 분할 화소 및 상기 제1 분할 화소의 타측에 배치된 제4 분할 화소를 더 포함하는 타일형 표시 장치.
  4. 제3 항에 있어서,
    상기 제1 분할 화소와 상기 제2 분할 화소 각각의 장변의 길이는 상기 제1 화소의 상기 서브 화소의 장변의 길이와 동일한 타일형 표시 장치.
  5. 제3 항에 있어서,
    상기 제1 분할 화소의 일측부터 상기 제2 분할 화소의 타측까지의 거리는 상기 제1 화소의 상기 서브 화소의 단변의 길이와 동일한 타일형 표시 장치.
  6. 제3 항에 있어서,
    상기 제3 분할 화소와 상기 제4 분할 화소는 상기 제1 분할 화소 및 상기 제2 분할 화소를 사이에 두고 서로 이격하여 배치되는 타일형 표시 장치.
  7. 제3 항에 있어서,
    상기 제3 분할 화소와 상기 제4 분할 화소 각각의 장변이 연장된 방향은 상기 제1 분할 화소의 단변이 연장된 방향과 나란한 타일형 표시 장치.
  8. 제3 항에 있어서,
    상기 제3 분할 화소와 상기 제4 분할 화소 각각의 장변의 길이는 서로 동일하며 상기 제1 화소의 상기 서브 화소의 단변의 길이와 동일한 타일형 표시 장치.
  9. 제3 항에 있어서,
    상기 제3 분할 화소와 상기 제4 분할 화소 각각의 장변의 길이는 상기 제1 분할 화소의 일측부터 상기 제2 분할 화소의 타측까지의 거리와 동일한 타일형 표시 장치.
  10. 제3 항에 있어서,
    상기 제1 분할 화소 및 상기 제2 분할 화소는 서로 동일한 크기로 이루어지며, 상기 제3 분할 화소 및 상기 제4 분할 화소는 서로 동일한 크기로 이루어진 타일형 표시 장치.
  11. 제10 항에 있어서,
    상기 제1 분할 화소 및 상기 제2 분할 화소 각각의 크기는 상기 제3 분할 화소 및 상기 제4 분할 화소 각각의 크기보다 큰 타일형 표시 장치.
  12. 일 방향으로 이웃하여 배치되는 제1 표시 장치와 제2 표시 장치를 구비하고,
    상기 제1 표시 장치와 상기 제2 표시 장치 각각은,
    메인 영역에 배치되는 제1 화소; 및
    상기 메인 영역의 가장자리에 배치된 경계 영역에 배치되며, 복수의 분할 화소를 각각 갖는 복수의 서브 화소를 포함하는 제2 화소를 포함하고,
    상기 제1 표시 장치의 상기 복수의 분할 화소 중에서 적어도 어느 하나의 분할 화소는 비발광하고,
    상기 제2 표시 장치의 상기 복수의 분할 화소 중에서 적어도 어느 하나의 분할 화소는 비발광하는 타일형 표시 장치.
  13. 제12 항에 있어서,
    상기 복수의 서브 화소는 각각 상기 서브 화소의 단축 방향으로 인접한 제1 분할 화소와 제2 분할 화소를 포함하고, 상기 제1 분할 화소의 장축 방향으로 상기 제1 분할 화소의 일측에 배치된 제3 분할 화소 및 상기 제1 분할 화소의 타측에 배치된 제4 분할 화소를 포함하는 타일형 표시 장치.
  14. 제13 항에 있어서,
    상기 제1 표시 장치의 제1 서브 화소의 일변과 상기 제2 표시 장치의 제1 서브 화소의 일변은 동일 선 상에 상호 정렬되는 타일형 표시 장치.
  15. 제14 항에 있어서,
    상기 제1 표시 장치는 상기 제2 화소의 상기 복수의 서브 화소 각각의 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광하고, 상기 제2 표시 장치는 상기 제2 화소의 상기 복수의 서브 화소 각각의 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광하는 타일형 표시 장치.
  16. 제15 항에 있어서,
    상기 제1 표시 장치는 상기 제1 화소를 발광하고, 상기 제2 표시 장치는 상기 제1 화소를 발광하는 타일형 표시 장치.
  17. 제13 항에 있어서,
    상기 제1 표시 장치의 제1 서브 화소의 일변과 상기 제2 표시 장치의 제1 서브 화소의 일변은 동일 선 상에 비정렬되는 타일형 표시 장치.
  18. 제17 항에 있어서,
    상기 복수의 서브 화소는 일 방향으로 배열된 제1 서브 화소, 제2 서브 화소 및 제3 서브 화소를 포함하는 타일형 표시 장치.
  19. 제18 항에 있어서,
    상기 제1 표시 장치의 상기 제2 화소의 상기 제1 서브 화소는 상기 제1 분할 화소, 상기 제3 분할 화소, 상기 제4 분할 화소를 비발광하고 상기 제2 서브 화소 및 상기 제3 서브 화소는 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광하며,
    상기 제2 표시 장치의 상기 제2 화소의 상기 제1 서브 화소 및 상기 제2 서브 화소는 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광하고 상기 제3 서브 화소는 상기 제2 분할 화소, 상기 제3 분할 화소 및 상기 제4 분할 화소를 비발광하는 타일형 표시 장치.
  20. 제18 항에 있어서,
    상기 제1 표시 장치의 상기 제2 화소의 상기 복수의 서브 화소는 상기 제3 분할 화소를 비발광하고,
    상기 제2 표시 장치의 상기 제2 화소의 상기 복수의 서브 화소는 상기 제4 분할 화소를 비발광하는 타일형 표시 장치.
KR1020200118796A 2020-09-16 2020-09-16 타일형 표시 장치 KR20220037005A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020200118796A KR20220037005A (ko) 2020-09-16 2020-09-16 타일형 표시 장치
US17/445,287 US20220085098A1 (en) 2020-09-16 2021-08-17 Tiled display device
CN202111019314.2A CN114267694A (zh) 2020-09-16 2021-09-01 拼接显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200118796A KR20220037005A (ko) 2020-09-16 2020-09-16 타일형 표시 장치

Publications (1)

Publication Number Publication Date
KR20220037005A true KR20220037005A (ko) 2022-03-24

Family

ID=80627044

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200118796A KR20220037005A (ko) 2020-09-16 2020-09-16 타일형 표시 장치

Country Status (3)

Country Link
US (1) US20220085098A1 (ko)
KR (1) KR20220037005A (ko)
CN (1) CN114267694A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230069535A (ko) * 2021-11-12 2023-05-19 엘지디스플레이 주식회사 대면적 표시장치 및 대면적 표시장치 구동 시스템

Also Published As

Publication number Publication date
CN114267694A (zh) 2022-04-01
US20220085098A1 (en) 2022-03-17

Similar Documents

Publication Publication Date Title
KR20220041970A (ko) 타일형 표시 장치
KR20220016388A (ko) 타일형 표시 장치
KR20220004896A (ko) 표시 장치 및 이를 포함하는 타일형 표시 장치
KR20220021062A (ko) 표시 장치 및 이를 포함하는 타일형 표시 장치
US20220045124A1 (en) Tiled display device
US20220223664A1 (en) Display device
US20220085098A1 (en) Tiled display device
US11882744B2 (en) Display device including display devices connected together via protrusions and grooves
US20220069167A1 (en) Display device
KR20220014347A (ko) 표시 장치 및 이를 포함하는 타일형 표시 장치
KR20220079713A (ko) 표시 장치 및 이를 포함하는 타일형 표시 장치
KR20220031803A (ko) 표시 장치 및 이를 포함하는 타일형 표시 장치
US20220128740A1 (en) Tiled display device
KR20220007754A (ko) 표시 장치 및 이를 포함하는 타일형 표시 장치
CN220065699U (zh) 显示装置
US20230275196A1 (en) Display device
US20230261144A1 (en) Display device
KR20220021997A (ko) 표시 장치 및 이를 포함하는 타일형 표시 장치
KR20230089603A (ko) 표시 장치 및 이의 제조 방법
KR20230126282A (ko) 발광 소자, 발광 소자의 제조 방법 및 표시 장치의 제조 방법
KR20220077957A (ko) 표시 장치 및 이를 포함하는 타일형 표시 장치
KR20230129101A (ko) 표시 장치
KR20220140064A (ko) 표시 장치
KR20220117379A (ko) 표시 장치
KR20220112316A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination