KR20210030996A - 데이터 흐름 제어를 위한 라인 드라이버 장치 - Google Patents
데이터 흐름 제어를 위한 라인 드라이버 장치 Download PDFInfo
- Publication number
- KR20210030996A KR20210030996A KR1020217006928A KR20217006928A KR20210030996A KR 20210030996 A KR20210030996 A KR 20210030996A KR 1020217006928 A KR1020217006928 A KR 1020217006928A KR 20217006928 A KR20217006928 A KR 20217006928A KR 20210030996 A KR20210030996 A KR 20210030996A
- Authority
- KR
- South Korea
- Prior art keywords
- line driver
- interface unit
- unit
- communication path
- data flow
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0298—Arrangement for terminating transmission lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40006—Architecture of a communication node
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Dc Digital Transmission (AREA)
- Small-Scale Networks (AREA)
Abstract
본 발명은 예를 들어, 실행 유닛을 작동시키기 위한 시스템 배열에서, 제 1 또는 제 2 통신 경로가 진행되는 데이터 흐름에 대해 낮은 기술 비용으로 선택되게 하는 것을 가능하게 하는 라인 드라이버 장치에 관한 것이다. 또한, 제안된 라인 드라이버 장치는 특히 오류 내성이 있으며, 특히 자동차에서 사용하는데 적합하다. 본 발명은 또한, 대응하는 시스템 배열 및 라인 드라이버 장치를 작동 또는 제조하기 위한 방법에 관한 것이다. 또한, 제안된 방법을 수행하거나 라인 드라이버 장치를 제조 또는 작동시키는 제어 명령을 포함하는 컴퓨터 프로그램 제품이 제안된다.
Description
본 발명은 예를 들어, 실행 유닛을 작동시키기 위한 시스템 배열에서, 제 1 또는 제 2 통신 경로가 진행되는 데이터 흐름에 대해 낮은 기술 비용으로 선택되게 하는 것을 가능하게 하는 라인 드라이버 장치(line driver device)에 관한 것이다. 또한, 제안된 라인 드라이버 장치는 특히 오류 내성이 있으며, 특히 자동차에서 사용하는데 적합하다. 본 발명은 또한, 대응하는 시스템 배열(system arrangement) 및 라인 드라이버 장치를 작동 또는 제조하기 위한 방법에 관한 것이다. 또한, 제안된 방법을 수행하거나 라인 드라이버 장치를 제조 또는 작동시키는 제어 명령을 포함하는 컴퓨터 프로그램 제품이 제안된다.
WO 2017/162 323 A1 호는 순차적으로 배열된 실행 유닛이 명령 유닛에 의해서 작동되는 효율적인 제어 배열 및 제어 방법을 개시한다.
WO 2018/103 880 A1 호는 일반적으로 사용될 수 있지만, 콤팩트 구성(compact construction)의 결과로써 특히, 차량에 사용하는데 유리한 콤팩트 LED 배열을 개시한다.
WO 2017/153 026 A1 호는 적어도 하나의 LED에서 밝기 보상을 위한 방법을 개시한다.
종래의 방법에서, 직렬로 연결된 제어 유닛을 주소지정(addressing)하기 위한 복수의 옵션이 공지되어 있다. 특정 애플리케이션 시나리오에서 불리할 수 있는 일반적인 접근방식뿐만 아니라, 더 이상 일반적으로 사용할 수 없는 아주 특정한 접근방식이 존재한다. 예를 들어, 케이블 하네스(harness)와 관련하여 개발되었으며 특히 제어 장치의 네트워킹을 구현하기 위한 캔 버스(CAN bus)가 공지되어 있다.
일반적으로 캔 프로토콜(CAN protocol)의 복잡성은 ISELED(등록 상표)보다 훨씬 더 크기 때문에 더 비싸다. 그러나, 캔 및 LIN의 가장 큰 단점은 버스 구조 때문에 이들이 자연적인(자동) 주소지정 옵션을 제공하지 않는다는 점이다. 이들 경우에, 주소가 구성되어야 한다. ISELED(실행 유닛) 및 분할 ISELED(라인 드라이버 유닛 및 실행 유닛)에 대해서도, 주소를 자동으로 할당하기 위한 하나의 옵션을 초래하는 물리적으로 미리 결정된 문자열(string)이 있다.
종래 기술로부터, 복수의 실행 유닛을 작동시키는 역할을 하는 시스템 배열이 공지되어 있다. 이는 대응 실행 유닛이 제어 명령에 의해서 주소 지정되거나 이들 실행 유닛으로부터 데이터가 판독되어야 함을 의미한다. 데이지 체이닝(daisy-chaining) 방식에서, 실행 유닛은 직렬로 연결되고 개별 명령 유닛에 의해서 주소가 지정된다. 실행 유닛이 실패하는 것이 아니라 실제 명령 유닛이 실패하면, 이는 더 광범위한 오기능 발생을 초래할 수 있다.
또한, 일반적으로 복수의 명령 유닛이 직렬로 연결되는 결과로써 오류 민감도가 높아지는 문제가 있다. 따라서, 각각의 경우에 한편으로 개별 명령 유닛 사이에, 그리고 다른 한편으로 복수의 실행 유닛 사이에 단지 하나의 직렬 통신 경로가 있다. 이는 차단될 추가 명령 유닛으로의 데이터 흐름을 초래한다. 따라서 나머지 시스템 전체가 정지된다.
또한, 자동차의 애플리케이션 시나리오(application scenario)에서, 설치된 구성요소가 안전해야 하지만, 동시에 비용 절감으로 이어져야 하는 낮은 기술 비용만을 제공해야 하는 문제가 있다. 따라서 고장 안전과 기술적 복잡성 사이의 균형을 찾는 것이 필요하다. 그러나 이는 고객이 안전성 실패의 감소를 받아들이지 않고 제조업자가 고가의 회로에 대한 어떠한 성향도 나타내지 않기 때문에, 종래 기술에서 불리하다. 결과적으로, 여전히 안전한 비용 효율적인 구성요소가 필요하다.
따라서, 본 발명의 목적은 효율적으로 작동하고 또한 오류에 내성이 있는 라인 드라이버 유닛을 제안하는 것이다. 라인 드라이버 장치는 특히 안전해야 하거나, 고장 시 임의의 추가 결과를 초래하지 않아야 한다. 또한, 본 발명의 목적은 라인 드라이버 장치가 유리하게 사용되는 시스템 배열을 제안하는 것이다. 또한, 라인 드라이버 장치를 제공하거나 작동시키는 방법이 제안될 것이다. 또한, 본 발명의 목적은 라인 드라이버 장치를 제조 또는 작동시키고 제안된 방법을 수행하는 제어 명령을 포함하는 컴퓨터 프로그램 제품을 제공하는 것이다.
위의 목적은 독립항의 특징에 의해 달성된다. 추가의 유리한 실시예는 종속항에 명시되어 있다.
따라서, 효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치가 제안되며, 상기 장치는 명령 유닛 또는 추가 라인 드라이버 장치와의 통신을 위해 설정된 제 1 인터페이스 유닛(interface unit), 추가 라인 드라이버 장치와의 통신을 위해 설정된 제 2 인터페이스 유닛, 및 복수의 실행 유닛과의 통신을 위해 설정된 제 3 인터페이스 유닛을 포함하며, 제 1 통신 경로가 제 1 인터페이스 유닛과 제 2 인터페이스 유닛 사이에 배열되며, 제 2 통신 경로가 제 1 인터페이스 유닛, 제 2 인터페이스 유닛 및 제 3 인터페이스 유닛 사이에 배열되며, 스위치 및 적어도 2 개의 저항기(resistor)가 제 1 통신 경로에 배열되며, 데이터 흐름이 스위치 위치에 의해서 제 1 통신 경로 또는 제 2 통신 경로를 통해 전환 가능하다.
라인 드라이버 장치는 예를 들어, 시스템 배열에 제공되어 추가 라인 드라이버 장치와 통신하는 장치일 수 있다. 일반적으로, 추가 구성 요소와의 통신이 유리하며, 라인 드라이버 장치는 예를 들어, 복수의 실행 유닛과 통신하는 구성요소이다. 실행 유닛은 라인 드라이버 장치에서 직접 또는 간접적으로 발생하는 명령을 구현하는 구성요소이다. 따라서, 실행 장치 또는 실행 유닛은 LED를 작동시키는 LED 유닛의 형태일 수 있다. LED는 전형적으로, 적색, 녹색 또는 청색 LED의 형태를 취하며, 선택적으로 백색 LED를 제공하는 것이 또한 가능하다.
따라서, 라인 드라이버 장치는 복수의 실행 유닛과 통신하고, 추가 유닛, 예를 들어 명령 유닛으로부터 명령을 수신하도록 자체적으로 설정될 수 있다. 따라서, 명령 유닛은 마이크로컨트롤러의 형태를 취할 수 있으며, 라인 드라이버 장치는 또한, 마이크로컨트롤러의 형태를 취하거나 데이터 흐름 제어 및 추가적으로 명령 처리를 위한 수단을 갖는 일반적으로 간단한 유닛의 형태를 취할 수 있다.
전형적으로, 라인 드라이버 장치는 직렬로 연결되며, 이러한 유형의 복수의 라인 드라이버 장치는 데이터 라인을 따라 직렬로 결합된다. 그 결과, 전형적으로 제어 유닛에 연결된 복수의 라인 드라이버 장치가 있다. 직렬로 연결된 제 1 라인 드라이버 장치는 명령 유닛에 직접적으로 연결되며, 추가 라인 드라이버 장치는 명령 유닛에 간접적으로 결합된다. 종래 기술에서는 직렬 결합에서, 하나의 라인 드라이버 장치가 고장 나면 직렬의 모든 추가 라인 드라이버 장치가 고장 나는 문제가 있다. 따라서, 종래 기술에서 하나의 라인 드라이버 장치의 고장 또는 비활성 상태는 복수의 추가 구성요소가 고장난 것을 의미한다. 이는 제안된 라인 드라이버 장치가 비활성 상태에서 신호를 간단히 연결하는 통신 경로 또는 데이터 경로를 가진다는 점에서 본 발명에 따라 극복된다.
결과적으로, 단일 라인 드라이버 장치가 고장나더라도, 직렬로 연결된 추가 라인 드라이버 장치는 데이터 흐름에서 제외되지 않고, 오히려 라인 드라이버가 비활성 상태이면 입력 신호가 임의의 처리 없이 출력에서 다시 출력된다. 이는 이후에, 통과 또는 연결로서 설명된다.
따라서 전반적으로, 제안된 라인 드라이버 장치는 오류에 내성이 있으며, 이는 특히 추가 라인 드라이버 장치와의 상호 작용에 효과적이다. 라인 드라이버 장치는 이미 그 자체로 시스템 배열로 설명될 수 있으므로, 라인 드라이버 장치에 대한 용어도 변경될 수 있으며, 따라서 이미 자체적으로 시스템 배열로서 지칭된다. 제안된 라인 드라이버 장치는 일반적으로 라인 드라이버 장치 자체에만 설치되는 구조적 특징을 기반으로 한다. 외부 구성요소와 관련하여, 라인 드라이버 장치는 통신 능력이 있으므로, 제안된 라인 드라이버는 외부 특징과 관련하여 설명되지 않는다. 오히려, 라인 드라이버 장치는 추가 구성요소를 가지는 시스템 배열에 내장되는데 적합하다.
또한, 데이터 흐름 제어가 간단한 기술적 수단을 사용하여 구현되기 때문에, 라인 드라이버 장치도 효율적이다. 본 발명의 일 양태에서, 데이터 흐름 제어를 위해서 단지 제 1 통신 경로, 추가 통신 경로, 2 개의 저항기 및 스위치가 필요하다. 데이터 라인 또는 통신 경로는 개별 전도 경로 또는 간단한 전기 연결일 수 있다. 결과적으로, 제안된 라인 드라이버 장치는 단일 회로 기판에 배열되거나 단일 부품으로 하우징에 포장된다.
추가 장치와의 통신을 위해서, 라인 드라이버 장치는 적어도 3 개의 인터페이스 유닛을 가진다. 따라서, 제 1 인터페이스 유닛은 추가 라인 드라이버 장치와의 통신을 위한 인터페이스로서의 역할을 한다. 이러한 인터페이스는 명령 유닛과의 통신에도 적합하다. 명령 유닛은 라인 드라이버 장치에 상위이고 라인 드라이버 장치에 명령을 제공하는 사례이다. 따라서 명령 유닛은 라인 드라이버 장치용 마스터 유닛(master unit)으로 작용할 수 있으며, 다음에 슬레이브 유닛(slave unit) 또는 클라이언트 유닛(client unit)으로서 작용한다.
제 2 인터페이스 유닛(interface unit)은 제 1 인터페이스 유닛과 유사하게 설계될 수 있으며, 적어도 추가 라인 드라이버 유닛 또는 라인 드라이버 장치와의 통신에 적합하다. 따라서, 예를 들어, 제 1 인터페이스 유닛은 라인 드라이버 장치의 입력으로서 지정되고 제 2 인터페이스는 출력으로서 지정된다. 그러나 라인 드라이버 장치는 추가 장치, 예를 들어 명령 장치 또는 추가 라인 드라이버 장치에 양방향으로 연결될 수도 있으며, 이는 양방향 통신이 가능해지게 만들어질 수 있음을 의미하며 결과적으로 제 2 인터페이스 유닛이 입력으로서 그리고 제 1 인터페이스 유닛이 출력으로서 존재한다. 결과적으로, 두 개의 인터페이스 유닛은 통신 방향에 따라서 출력 또는 입력의 역할을 수행할 수 있다.
제 3 인터페이스 유닛은 예를 들어, 직렬로 결합될 수 있는 실행 유닛과 통신하는 역할을 한다. 따라서, 제 3 통신 인터페이스 또는 인터페이스 유닛은 추가 외부 구성요소와 통신하는 역할을 하며, 라인 드라이버 장치는 이들 추가 구성요소와 관련하여 마스터 유닛으로서 거동한다. 제 3 인터페이스 유닛에 의해 결합된 구성요소는 명령을 수신하고 실행하는 실행 유닛으로서 지정될 수 있다. 또한, 이들 실행 유닛으로부터 반환 값을 수신하도록 인터페이스 유닛을 설정하는 것이 가능하다.
제 1 통신 경로는 제 1 인터페이스 유닛과 제 2 인터페이스 유닛 사이에 배열된다. 이러한 통신 경로는 두 인터페이스를 연결하고 신호를 전달하는 역할을 한다. 적어도 2 개의 저항 또는 스위치 유닛과 같은 추가 구성요소는 예를 들어, 데이터 라인으로서 구현되는 이러한 통신 경로에 배열될 수 있다. 그 결과, 통신 경로는 제 1 인터페이스 유닛으로부터 제 2 인터페이스 유닛으로 연속적으로 진행할 필요가 없지만, 제 1 인터페이스 유닛으로부터 제 2 인터페이스 유닛으로 데이터를 간접적으로 전달할 수 있으며, 이는 중간 구성요소가 설치되게 하는 것도 가능하다.
제 1 인터페이스 유닛, 제 2 인터페이스 유닛 및 제 3 인터페이스 유닛 사이에 제 2 통신 경로가 배열되며, 마찬가지로 인터페이스 유닛을 직접 또는 간접적으로 연결할 수 있다. 전형적으로, 제 1 인터페이스 유닛을 제 3 인터페이스 유닛에 연결한 다음 제 3 인터페이스 유닛을 제 2 인터페이스 유닛에 연결하는 방식으로 통신 경로를 구성하는 것이 유리하다. 결과적으로, 제 2 통신 경로는 제 1 통신 경로와 유사하게 구성되지만, 제 3 인터페이스 유닛도 제 2 통신 경로 상에 배열된다. 제 2 통신 경로는 또한, 수신기 모듈 또는 전송기 모듈과 같은 추가 구성요소를 포함할 수 있다.
통신 측면에서 제 1 인터페이스 유닛을 제 3 인터페이스 유닛에 결합하고 제 3 인터페이스 유닛을 제 2 인터페이스 유닛에 결합하는 제 2 데이터 라인 또는 제 2 통신 경로는 본 발명의 일 양태에 불과하다. 따라서, 인터페이스 유닛들 사이의 배열은 또한, 제안된 인터페이스 유닛들 사이의 논리적 통신의 진행을 위해서 상이한 구성을 구조적으로 선택하는 것에 기초할 수 있다.
또한, 입력 신호를 처리한 후에 이를 다시 출력하는 처리 유닛이 제 2 통신 경로에 배치될 수 있다. 이러한 맥락에서, 당업자는 기술적 구현을 위해서 추가 구성요소가 설치될 수 있음을 인식할 것이다.
제 1 통신 경로는 스위치 및 적어도 2 개의 저항기를 가진다. 바람직하게, 2 개의 저항기가 스위치의 상류 및 하류에 각각 배열된다. 이러한 맥락에서, 스위치로부터 상류 및 하류는 통신 흐름을 지칭하며 제 1 통신 경로가 양방향으로 구성되는 것이 가능하다. 일반적으로, 스위치의 각각의 측면에 적어도 하나의 저항기가 배열되는 것이 유리하다. 일반적으로, 이는 이러한 유형의 저항기가 구성되는 방법과 무관할 수 있다. 순전히 예로서, 50 옴이 저항기에 적합하다. 원하는 저항은 그의 레벨에 따라서 적어도 하나의 물리적 저항기에 의해 제공될 수 있다.
스위치는 통신 경로를 설정하는 역할을 하며, 일반적으로 제 1 및 제 2 통신 경로 사이에서 선택하는 것이 가능하다. 라인 드라이버 장치에 전류가 흐르면, 데이터 신호가 수신되며, 이는 내부 논리 유닛에서 대응하는 신호의 처리 및 처리된 신호의 후속 전송이 이어진다. 이는 제 2 통신 경로에 대응한다. 반대로, 전압이 없으면 신호가 아날로그로 전달되며 이는 제 1 통신 경로에 대응한다. 설치된 스위치가 개방되면 전류가 흐르지 않고 스위치가 폐쇄되면 전류가 흐른다. 따라서 트랜지스터가 폐쇄되면 전도성 통과 경로가 없다. 따라서, 폐쇄 상태에서, 제 1 통신 경로는 차단되고 신호는 제 2 통신 경로를 통해 전달된다.
결함 시나리오, 즉 라인 드라이버 장치가 결함이 있거나 비활성화된 상황도 이러한 방식으로 처리된다. 이러한 경우에, 스위치는 개방되고 전도성 통과 경로가 있다. 따라서 라인 드라이버 장치의 활성 상태에서, 입력 신호가 처리된 다음 다시 출력된다. 비활성화된 상태에서, 신호는 단순히 수동적으로 전달된다. 이러한 맥락에서, 제 2 통신 경로를 통해 능동적으로 전달하는 것은 데이터 처리를 포함하며, 이는 라인 드라이버 장치의 활성 상태에 대응한다. 일반적으로, 스위치는 제 2 통신 경로에 직접 배열되는 것이 아니라, 오히려 종단 전압이 그에 인가될 수 있다. 일반적으로, 스위치는 일반적으로 폐쇄되며 능동적으로 개방해야 한다. 따라서 전압이 존재하면 라인 드라이버 장치가 켜진다. 추가 구성요소에 대해서, 전압이 존재하지 않으면 라인 드라이버 장치가 보이지 않는다. 결과적으로, 라인 드라이버 장치는 고장일 경우 수동 상태로 전환되고 추가 구성요소를 손상시키지 않고 여전히 수동 신호를 전달한다. 라인 드라이버 장치가 작동 중이 아니거나 차단된 경우에는 전압이 존재하지 않으므로 신호가 수동적으로 전달된다.
본 발명의 추가 양태에서, 제 3 인터페이스 유닛은 직렬로 연결 가능한 실행 유닛과 통신하도록 설정된다. 이는 인터페이스 유닛이 다양한 실행 유닛과 통신하고 각각의 경우에 직접 발생할 필요가 없는 장점을 가진다. 오히려, 복수의 실행 유닛이 직렬로 연결되는 것이 가능하고, 따라서 라인 드라이버 장치는 바람직하게, 제 3 인터페이스 유닛을 통해 직접적으로 단일 실행 유닛과 그리고 간접적으로 추가로 연결된 실행 유닛과 통신한다. 일반적으로, 제 3 인터페이스 유닛은 명령을 추가 실행 유닛에 전달하고 반환 값을 수신할 수 있다.
본 발명의 추가 양태에서, 저항은 통과 저항기 또는 종단 저항기로 설정될 수 있다. 이는 데이터 흐름이 제 1 통신 라인 또는 제 1 통신 경로를 통해 또는 제 2 통신 라인 또는 제 2 통신 경로를 통해 실행되는지에 관계없이 저항기 또는 단일 저항기의 값을 사용하여 설정될 수 있는 장점을 가진다. 신호가 전달될 때 스위치 위치를 사용하여 두 저항기의 효과를 추가하는 지의 여부를 설정하는 것이 가능하며 결과적으로 제 1 통신 경로 또는 제 2 통신 경로가 선택되는 방식으로 데이터 라인에 저항기를 간접적으로 설정하는 것이 가능하다. 일반적으로, 제 1 통신 경로와 제 2 통신 경로가 서로 분리되어 구현되는 것이 아니라, 오히려 통신 경로가 부분적으로 겹칠 수 있다. 따라서 구조적 관점에서 단지 하나의 통신 라인을 제공하는 것이 가능하며 스위치 위치는 제 1 논리 경로 또는 제 2 논리 경로가 선택되는 지의 여부를 설정한다.
본 발명의 추가 양태에서, 논리 유닛은 제 3 인터페이스 유닛으로부터 상류에 연결된다. 이는 입력 통신 신호 또는 명령이 제 2 통신 경로를 사용하여 논리 유닛을 통해 전달될 수 있고 따라서 처리될 수 있다는 장점을 가진다. 따라서 신호를 처리하는 논리 유닛이 제 2 통신 경로에 존재한다. 따라서, 처리된 신호는 제 3 인터페이스 유닛을 사용하여 실행 유닛으로 출력되거나 그렇지 않으면 출력, 즉 제 2 인터페이스 유닛에 적용될 수 있다.
본 발명의 추가 양태에서, 논리 유닛은 제 2 인터페이스 유닛 및/또는 제 3 인터페이스 유닛을 제어한다. 이는 대응 명령 또는 처리된 신호가 하나 또는 두 개의 추가 유닛에 적용될 수 있다는 장점을 가진다. 따라서 논리 유닛이 복수의 실행 유닛에 전달되는 명령을 출력하는 것이 가능하다.
본 발명의 추가 양태에서, 스위치는 저항기들 사이의 제 1 통신 경로에 결합된다. 이는 저항기가 회로 또는 스위치의 양쪽에 위치되고 각각의 경우에 적어도 하나의 저항기가 배치된다는 장점이 있다. 이러한 방식으로, 데이터 흐름 또는 통신 경로가 유리하게 설정될 수 있다.
본 발명의 추가 양태에서, 종단 전압이 스위치에 인가된다. 이는 간단한 기술적 수단을 사용하여 스위치가 구현될 수 있다는 장점이 있다. 또한, 이전에 공지된 구성요소만이 설치될 필요가 있으며, 이 경우에는 간단하면서도 효율적인 데이터 흐름 제어가 구현되도록 적절하게 조합될 수 있다.
본 발명의 추가 양태에서, 종단 전압은 최대 공급 전압에 대응한다. 이는 인가 전압이 제한되고 실제로 필요한 만큼의 종단 전압만이 인가되어야 한다는 장점을 가진다. 이 경우에도, 데이터 흐름 제어를 위한 간단하면서도 효율적인 구조가 다시 제공된다.
본 발명의 추가 양태에서, 제 1 통신 경로는 수동 통신 경로의 형태를 취한다. 이는 라인 드라이버 장치가 비활성화된 경우 통신 경로가 단순히 수동적으로 신호를 전달하기 때문에 결함이 있는 라인 드라이버 장치가 추가 구성요소에 영향을 미치지 않는다는 장점이 있다. 특히, 비활성화되거나 결함이 있는 라인 드라이버 장치는 통신의 추가 흐름을 손상시키지 않고, 오히려 신호가 수동 통신 경로를 통해 전달된다.
본 발명의 추가 양태에서, 제 2 통신 경로는 능동 통신 경로의 형태를 취한다. 이는 일반적인 시나리오, 즉 라인 드라이버 장치가 작동될 때 통신 경로가 활성화되도록 설정된 다음 제 2 통신 경로가 신호를 처리하는데 사용되는 장점을 가진다. 이러한 목적을 위해서 논리 유닛이 바람직하게 제공될 수 있다.
본 발명의 추가 양태에서, 라인 드라이버 장치는 단일 부품으로 형성된다. 이는 라인 드라이버 장치가 특히 쉽게 시스템 배열에 설치될 수 있고, 예를 들어 개별 회로 기판에 배열될 수 있거나 개별 하우징에 설치될 수 있다는 장점을 가진다. 따라서, 라인 드라이버 장치는 개별적으로 제공될 수 있으며 추가 처리 단계에서 후속으로 설치될 수 있다.
본 발명의 추가 양태에서, 스위치는 계전기(relay), 트랜지스터 및/또는 디지털 스위치의 형태를 취한다. 이는 간단한 구성요소를 사용하여 스위치가 구현될 수 있어서, 낮은 기술 비용을 초래한다는 장점을 가진다. 낮은 기술 비용은 비용 절감을 유도하지만 견고한 스위치는 여전히 제공된다.
위의 목적은 또한, 전술한 바와 같은 라인 드라이버 장치를 포함하는 시스템 배열에 의해 달성된다.
위의 목적은 또한, 효율적이고 오류 허용 데이터 흐름 제어를 위한 방법에 의해 달성되며, 상기 방법은 명령 유닛 또는 추가 라인 드라이버 장치와의 통신을 위해 설정된 제 1 인터페이스 유닛을 제공하는 단계, 추가 라인 드라이버 장치와의 통신을 위해 설정된 제 2 인터페이스 유닛을 제공하는 단계, 및 복수의 실행 유닛과의 통신을 위해 설정된 제 3 인터페이스 유닛을 제공하는 단계를 포함하며, 제 1 통신 경로가 제 1 인터페이스 유닛과 제 2 인터페이스 유닛 사이에 배열되며, 제 2 통신 경로가 제 1 인터페이스 유닛, 제 2 인터페이스 유닛 및 제 3 인터페이스 유닛 사이에 배열되며, 스위치 및 적어도 2 개의 저항기가 제 1 통신 경로에 배열되며, 데이터 흐름이 스위치 위치에 의해서 제 1 통신 경로 또는 제 2 통신 경로를 통해 전환 가능하다.
이러한 맥락에서, 당업자는 개별 방법 단계가 반복적으로 및/또는 다른 순서로 수행될 수 있음을 인식할 것이다. 특히, 개별 방법 단계에는 하위 단계를 가질 수 있다.
위의 목적은 또한, 제안된 방법을 작동시키거나 제안된 라인 드라이버 장치를 작동 또는 제조하는 제어 명령을 포함하는 컴퓨터 프로그램 제품에 의해 달성된다.
본 발명에 따르면, 상기 방법은 라인 드라이버 장치의 구조적 특징에 의해 기능적으로 모방될 수 있는 방법 단계를 제공하는 것이 특히 유리하다. 라인 드라이버 장치 및 시스템 배열은 상기 방법을 수행하는데 적합한 구조적 특징을 제공한다.
추가의 유리한 구성은 첨부 도면을 참조하여 더 상세히 설명된다.
도 1은 종래 기술에 따라서 직렬로 연결된 명령 유닛 및 복수의 실행 유닛을 포함하는 개략적인 배열을 도시하며;
도 2는 본 발명의 양태에 따른 효율적인 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치를 포함하는 블록도이며;
도 3은 본 발명의 추가 양태에 따른 효율적인 오류 허용 데이터 흐름 제어를 위한 방법의 개략적인 흐름도이다.
도 1은 종래 기술에 따라서 직렬로 연결된 명령 유닛 및 복수의 실행 유닛을 포함하는 개략적인 배열을 도시하며;
도 2는 본 발명의 양태에 따른 효율적인 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치를 포함하는 블록도이며;
도 3은 본 발명의 추가 양태에 따른 효율적인 오류 허용 데이터 흐름 제어를 위한 방법의 개략적인 흐름도이다.
도 1의 좌측은 예를 들어, 명령 유닛으로서 작용하는 마이크로컨트롤러를 도시한다. 또한, 이러한 경우에, LED 컨트롤러로서 구현된 복수의 실행 유닛이 양방향 통신으로 배열된다. 이는 참조 부호(MLED CTRL)로 표시된다. 몇몇 애플리케이션 시나리오에 대해서, 종래 기술은 컨트롤러가 실패하면 통신이 억제되기 때문에 직렬로 연결된 모든 추가 컨트롤러도 실패하는 단점을 가진다.
도 1은 종래 기술에 따른 시스템 또는 통신 배열의 가능한 구성을 도시한다. 따라서 이러한 경우에, 3 개의 제어 유닛에 연결된 명령 유닛(BE)은 좌측에서 볼 수 있다. 3 개의 제어 유닛이 직렬로 연결되어 있기 때문에, 명령 유닛은 제어 유닛에 직접 연결되고 추가 제어 유닛에 간접적으로 연결된다. 제어 유닛은 다중 LED 컨트롤러일 수 있다. 이는 도 1에서 MLED CTRL로 표시된다. 단일 참조 부호는 특히, 제어 장치가 전형적으로 동일하게 구성된다는 것을 예시하기 위한 것이다. 여기에서 볼 수 있듯이, LED는 RGB(적색, 녹색, 청색)LED이다. 이들은 개별 LED 유닛의 혼합 비율에 의해서 특정 색상 값을 설정하도록 설정된다. 또한, 이러한 도면에서 추가 구성 요소가 필요에 따라 제공되는 것을 볼 수 있다. 예를 들어, 전원이 필요할 수 있다. 그러나 이러한 맥락에서, 이들 구성요소(예를 들어, 전원)를 외부에 제공하고 이들을 단순히 연결하는 것도 가능하다.
데이터 라인은 이러한 경우에 양방향 화살표(SIO1, SIO2)로 표시된 복수의 데이터 라인 세그먼트의 형태이다. 제어 유닛은 실행 유닛으로도 지칭될 수 있다.
도 2는 본 발명에 따른 라인 드라이버 장치(LTV)를 도시한다. 여기에 도시된 바와 같이, 3 개의 인터페이스 유닛, 특히 제 1 인터페이스 유닛(A), 제 2 인터페이스 유닛(B) 및 제 3 인터페이스 유닛(C)이 제공된다. 또한, 논리 유닛(LE)은 제 3 인터페이스 유닛(C)으로부터 상류에 연결된다. 제 3 인터페이스 유닛(C)은 복수의 추가 실행 유닛(AE)과 통신하도록 설정된다. 또한, 수신기(Rx) 및 전송기(Tx)와 같은 추가 구성요소가 설치될 수 있다. 여기서, R은 수신기를 그리고 T는 전송기를 나타낸다. 또한, 저항기(W1, W2)뿐만 아니라 스위치(S)가 도시된다. 또한, 전류 공급원 또는 전압 공급원(VCC)은 바닥 좌측에 설치된다.
제 1 통신 경로는 점선에 의해서 예시되며, 제 1 인터페이스 유닛을 제 2 인터페이스 유닛(B)에 연결한다. 이는 간접적으로 발생하며, 제 1 저항기(W1) 및 제 2 저항기(W2)와 같은 복수의 구성요소가 그 사이에 배열된다. 또한, 스위치(S)는 마찬가지로 제 1 데이터 라인에 배열된다. 제 2 데이터 라인은 점선을 사용하여 예시되며, 제 3 인터페이스 유닛(C)을 통해 제 1 인터페이스 유닛(A)과 제 2 인터페이스 유닛(B) 사이로 연장한다. 제 2 데이터 라인에도 위치되는 논리 유닛(LE)은 제 3 인터페이스 유닛의 상류에 연결된다.
점선 데이터 라인인 제 1 데이터 라인 및 점선 데이터 라인인 제 2 데이터 라인은 적어도 제 1 하위 부분이 공동으로 구현되도록, 즉 단일 데이터 라인이 인터페이스 유닛(A)과 저항기(W1) 사이에 배열될 뿐만 아니라 단일 데이터 라인이 제 2 저항기(W2)와 제 2 인터페이스 유닛(B) 사이에 배열되도록 구성될 수 있다. 제 1 통신 경로와 제 2 통신 경로 모두는 이러한 데이터 라인에 결합된다. 물리적으로, 단일 라인 시스템이 전체적으로 제시될 수 있으며, 스위치는 제 1 논리 통신 경로 또는 제 2 논리 통신 경로가 선택되는지 여부를 설정한다. 따라서, 대응하는 신호는 적어도 하나의 저항기 또는 스위치를 통해 제 1 인터페이스 유닛(A)으로부터 제 2 인터페이스 유닛(B)으로 수평으로 흐르거나, 대안적으로 제 2 데이터 라인이 선택될 수 있으며, 그러한 경우에 제 3 인터페이스 유닛(C)을 통해서 진행한다.
추가 라인 드라이버 장치(LTV)는 좌측 및/또는 우측에 배열될 수 있으며, 따라서 인터페이스 유닛(A 또는 B)에 의해서 통신할 수 있거나, 연속적으로 연결된 복수의 실행 유닛(AE)이 도 2의 최상부에 제공되는 것이 또한 가능하다. 따라서, 본 발명에 따라 제안된 시스템 배열은 단지 하나의 라인 드라이버 장치(LTV)가 아닌, 직렬로 연결된 복수의 실행 유닛(AE)뿐만 아니라 마찬가지로 직렬로 연결된 복수의 실행 유닛(AE)을 포함할 수 있다. 또한, 예를 들어 인터페이스(A)에 의해서 라인 드라이버 장치(LTV)와 통신하는 명령 유닛이 제공될 수 있다. 이러한 유형의 명령 유닛은 마이크로컨트롤러로서 구현될 수 있다.
도 3은 효율적이고 오류 허용 데이터 흐름 제어를 위한 제안된 방법의 개략적인 흐름도이며, 여기서 상기 방법은 명령 유닛 또는 추가 라인 드라이버 장치(LTV)와의 통신을 위해 설정된 제 1 인터페이스 유닛(A)을 제공하는 단계, 추가 라인 드라이버 장치(LTV)와의 통신을 위해 설정된 제 2 인터페이스 유닛(B)을 제공하는 단계, 및 복수의 실행 유닛(AE)과의 통신을 위해 설정된 제 3 인터페이스 유닛(C)을 제공하는 단계를 포함하며, 제 1 통신 경로가 제 1 인터페이스 유닛(A)과 제 2 인터페이스 유닛(B) 사이에 배열되며(103), 제 2 통신 경로가 제 1 인터페이스 유닛(A), 제 2 인터페이스 유닛(B) 및 제 3 인터페이스 유닛(C) 사이에 배열되며(104), 스위치(S) 및 적어도 2 개의 저항기(W1, W2)가 제 1 통신 경로에 배열되며(105), 데이터 흐름이 스위치 위치에 의해서 제 1 통신 경로 또는 제 2 통신 경로를 통해 전환 가능하다(106).
이러한 맥락에서, 당업자는 개별 방법 단계가 반복적으로 및/또는 다른 순서로 수행될 수 있고, 하위 단계를 가질 수 있음을 인식할 것이다.
Claims (13)
- - 명령 유닛 또는 추가 라인 드라이버 장치(LTV)와의 통신을 위해 설정된 제 1 인터페이스 유닛(A),
- 추가 라인 드라이버 장치(LTV)와의 통신을 위해 설정된 제 2 인터페이스 유닛(B), 및
- 복수의 실행 유닛(AE)과의 통신을 위해 설정된 제 3 인터페이스 유닛(C)을 포함하는 효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치(LTV)에 있어서,
제 1 통신 경로가 제 1 인터페이스 유닛(A)과 제 2 인터페이스 유닛(B) 사이에 배열되며, 제 2 통신 경로가 제 1 인터페이스 유닛(A), 제 2 인터페이스 유닛(B) 및 제 3 인터페이스 유닛(C) 사이에 배열되며, 스위치(S) 및 적어도 2 개의 저항기(W1, W2)가 제 1 통신 경로에 배열되며, 데이터 흐름이 스위치 위치에 의해서 제 1 통신 경로 또는 제 2 통신 경로를 통해 전환 가능하며, 저항기(W1, W2)가 스위치 위치의 함수로서 통과 저항기 또는 종단 저항기로 설정 가능하고 종단 전압이 스위치(S)에 적용되는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항에 있어서,
상기 제 3 인터페이스 유닛(C)은 직렬로 연결 가능한 실행 유닛(AE)과 통신하도록 설정되는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항 또는 제 2 항에 있어서,
논리 유닛(LE)은 제 3 인터페이스 유닛(C)으로부터 상류에 연결되는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 3 항에 있어서,
상기 논리 유닛(LE)은 제 2 인터페이스 유닛(B) 및/또는 제 3 인터페이스 유닛(C)을 작동시키는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항 내지 제 4 항 중 어느 한 항에 있어서,
상기 스위치(S)는 저항기(W1, W2) 사이의 제 1 통신 경로에 결합되는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항 내지 제 5 항 중 어느 한 항에 있어서,
상기 종단 전압은 최대 공급 전압에 대응하는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항 내지 제 6 항 중 어느 한 항에 있어서,
상기 제 1 통신 경로는 수동 통신 경로의 형태를 취하는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항 내지 제 7 항 중 어느 한 항에 있어서,
상기 제 2 통신 경로는 능동 통신 경로의 형태를 취하는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항 내지 제 8 항 중 어느 한 항에 있어서,
상기 라인 드라이버 장치(LTV)는 단일 부품으로 형성되는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항 내지 제 9 항 중 어느 한 항에 있어서,
상기 스위치(S)는 계전기, 트랜지스터 및/또는 디지털 스위치의 형태를 취하는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 라인 드라이버 장치. - 제 1 항 내지 제 10 항 중 어느 한 항에 따른 라인 드라이버 장치(LTV)를 포함하는 것을 특징으로 하는,
시스템 배열. - - 명령 유닛 또는 추가 라인 드라이버 장치(LTV)와의 통신을 위해 설정된 제 1 인터페이스 유닛(A)을 제공하는 단계(100),
- 추가 라인 드라이버 장치(LTV)와의 통신을 위해 설정된 제 2 인터페이스 유닛(B)을 제공하는 단계(101), 및
- 복수의 실행 유닛(AE)과의 통신을 위해 설정된 제 3 인터페이스 유닛(C)을 제공하는 단계(102)를 포함하는 효율적이고 오류 허용 데이터 흐름 제어를 위한 방법에 있어서,
제 1 통신 경로가 제 1 인터페이스 유닛(A)과 제 2 인터페이스 유닛(B) 사이에 배열되며(103), 제 2 통신 경로가 제 1 인터페이스 유닛(A), 제 2 인터페이스 유닛(B) 및 제 3 인터페이스 유닛(C) 사이에 배열되며(104), 스위치(S) 및 적어도 2 개의 저항기(W1, W2)가 제 1 통신 경로에 배열되며(105), 데이터 흐름이 스위치 위치에 의해서 제 1 통신 경로 또는 제 2 통신 경로를 통해 전환 가능하며(106), 저항기(W1, W2)가 스위치 위치의 함수로서 통과 저항기 또는 종단 저항기로 설정 가능하고 종단 전압이 스위치(S)에 인가되는 것을 특징으로 하는,
효율적이고 오류 허용 데이터 흐름 제어를 위한 방법. - 컴퓨터에서 실행될 때 제 12 항에 따른 방법을 수행하는 제어 명령을 포함하는 것을 특징으로 하는,
컴퓨터 프로그램 제품.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102018007144.9A DE102018007144B4 (de) | 2018-09-10 | 2018-09-10 | Leitungstreibervorrichtung zur Datenflusskontrolle |
DE102018007144.9 | 2018-09-10 | ||
PCT/EP2019/025187 WO2020052802A1 (de) | 2018-09-10 | 2019-06-17 | Leitungstreibervorrichtung zur datenflusskontrolle |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20210030996A true KR20210030996A (ko) | 2021-03-18 |
KR102294548B1 KR102294548B1 (ko) | 2021-08-26 |
Family
ID=67060359
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020217006928A KR102294548B1 (ko) | 2018-09-10 | 2019-06-17 | 데이터 흐름 제어를 위한 라인 드라이버 장치 |
Country Status (8)
Country | Link |
---|---|
EP (3) | EP3834388B1 (ko) |
JP (1) | JP6996806B2 (ko) |
KR (1) | KR102294548B1 (ko) |
CN (1) | CN112771822B (ko) |
DE (1) | DE102018007144B4 (ko) |
ES (1) | ES2900076T3 (ko) |
SG (1) | SG11202102331SA (ko) |
WO (1) | WO2020052802A1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4060945B1 (en) | 2021-03-17 | 2023-11-29 | INOVA Semiconductors GmbH | Low latency command propagation protocol |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010104734A (ko) * | 1999-04-13 | 2001-11-26 | 시몬 펠레그 | 투코어 라인을 통하여 전송 신호를 전송하기 위한 방법 및장치 |
JP2018520605A (ja) * | 2015-07-15 | 2018-07-26 | イノヴァ セミコンダクトルズ ゲーエムベーハー | 受信機側でスキャニングインスタントを決定するための方法、装置、およびシステム |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01114133A (ja) * | 1987-10-27 | 1989-05-02 | Fujitsu Ltd | 信号伝送回路 |
JPH06327007A (ja) * | 1993-05-12 | 1994-11-25 | Matsushita Electric Ind Co Ltd | Avネットワークシステム |
JPH09107277A (ja) * | 1995-10-13 | 1997-04-22 | Nec Eng Ltd | 波形整形回路 |
DE10044309A1 (de) * | 2000-09-07 | 2002-04-04 | Ean Elektroschaltanlagen Gmbh | Redundante Datenübertragung über Datenbus |
CN201026897Y (zh) * | 2007-04-18 | 2008-02-27 | 北京康吉森交通技术有限公司 | 模块化计算机联锁信号模块 |
DE102007044820B4 (de) * | 2007-09-20 | 2009-06-18 | Insta Elektro Gmbh | Bussystem und Verfahren für dessen Betrieb |
DE102009056563B4 (de) * | 2009-12-03 | 2011-12-29 | Sew-Eurodrive Gmbh & Co. Kg | System von Busteilnehmern eines Bussystems zur Datenübertragung |
DE102010029300A1 (de) * | 2010-05-26 | 2011-05-19 | Siemens Aktiengesellschaft | Netzwerkschnittstelle und Verfahren zur Datenübertragung |
BR112014009959B1 (pt) * | 2011-10-25 | 2020-11-03 | Jdi International Leasing Limited | sistema para a transmissão de sinal de fundo de poço e método para a comunicação de dados |
US8760198B2 (en) * | 2011-12-27 | 2014-06-24 | Broadcom Corporation | Low voltage line driver |
EP2631806A1 (en) * | 2012-02-27 | 2013-08-28 | Televic Rail NV | Devices and method for assigning network addresses |
DE102013201106B4 (de) * | 2013-01-24 | 2014-12-11 | Smiths Heimann Gmbh | Busknoten und Bussystem sowie Verfahren zur Identifikation der Busknoten des Bussystems |
DE202013103146U1 (de) * | 2013-07-15 | 2014-10-16 | Hanning & Kahl Gmbh & Co. Kg | Gerätesystem |
JP6327007B2 (ja) | 2014-06-24 | 2018-05-23 | 株式会社Sumco | 研削装置および研削方法 |
US9112550B1 (en) * | 2014-06-25 | 2015-08-18 | Kandou Labs, SA | Multilevel driver for high speed chip-to-chip communications |
US10484202B2 (en) | 2015-11-05 | 2019-11-19 | Hitachi Automotive Systems, Ltd. | Relay device, electronic control device, and vehicle-mounted network system |
DE102016104440A1 (de) | 2016-03-10 | 2017-09-14 | Inova Semiconductors Gmbh | Verfahren und Vorrichtung zur Helligkeitskompensation einer LED |
DE202016008329U1 (de) | 2016-03-21 | 2017-07-28 | Inova Semiconductors Gmbh | Effiziente Steuerungsanordnung |
US9887737B2 (en) * | 2016-04-25 | 2018-02-06 | Cisco Technology, Inc. | Radio frequency signal fault signature isolation in cable network environments |
DE102016014649A1 (de) | 2016-12-08 | 2018-06-14 | Inova Semiconductors Gmbh | Kompakte Leuchtdioden-Anordnung |
DE102017208833B4 (de) * | 2017-05-24 | 2018-12-13 | Wago Verwaltungsgesellschaft Mbh | Moduleinheit |
-
2018
- 2018-09-10 DE DE102018007144.9A patent/DE102018007144B4/de active Active
-
2019
- 2019-06-17 JP JP2021512846A patent/JP6996806B2/ja active Active
- 2019-06-17 ES ES19733398T patent/ES2900076T3/es active Active
- 2019-06-17 KR KR1020217006928A patent/KR102294548B1/ko active IP Right Grant
- 2019-06-17 CN CN201980059100.2A patent/CN112771822B/zh active Active
- 2019-06-17 WO PCT/EP2019/025187 patent/WO2020052802A1/de unknown
- 2019-06-17 EP EP19733398.2A patent/EP3834388B1/de active Active
- 2019-06-17 SG SG11202102331SA patent/SG11202102331SA/en unknown
- 2019-06-17 EP EP22160668.4A patent/EP4037259B1/de active Active
- 2019-06-17 EP EP21199639.2A patent/EP3982595B1/de active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010104734A (ko) * | 1999-04-13 | 2001-11-26 | 시몬 펠레그 | 투코어 라인을 통하여 전송 신호를 전송하기 위한 방법 및장치 |
JP2018520605A (ja) * | 2015-07-15 | 2018-07-26 | イノヴァ セミコンダクトルズ ゲーエムベーハー | 受信機側でスキャニングインスタントを決定するための方法、装置、およびシステム |
Also Published As
Publication number | Publication date |
---|---|
EP3834388A1 (de) | 2021-06-16 |
JP6996806B2 (ja) | 2022-02-03 |
CN112771822B (zh) | 2022-04-19 |
EP3982595A1 (de) | 2022-04-13 |
SG11202102331SA (en) | 2021-04-29 |
DE102018007144A1 (de) | 2019-08-29 |
CN112771822A (zh) | 2021-05-07 |
ES2900076T3 (es) | 2022-03-15 |
DE102018007144B4 (de) | 2019-10-10 |
EP3982595A9 (de) | 2023-01-11 |
EP4037259B1 (de) | 2024-07-31 |
EP4037259A1 (de) | 2022-08-03 |
WO2020052802A1 (de) | 2020-03-19 |
JP2021527372A (ja) | 2021-10-11 |
EP3982595B1 (de) | 2024-07-31 |
KR102294548B1 (ko) | 2021-08-26 |
EP3834388B1 (de) | 2021-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9772966B2 (en) | Circuit arrangement for universal connection of a bus participant to at least one bus | |
US7483778B2 (en) | Redundant array of control devices | |
US10942497B2 (en) | Method and arrangement for providing redundancy in a vehicle electrical control system | |
KR102316677B1 (ko) | 분할 제어 배열 | |
US10313139B2 (en) | Power over data lines system with redundant power connections | |
US7594054B2 (en) | Data bus interface for a control unit, and control unit having a data bus interface | |
US20060192663A1 (en) | Electrical system for controlling coach resources | |
KR102533939B1 (ko) | 차량 제어 시스템 | |
WO2007056696A2 (en) | Method and system for distributing power across an automotive network | |
US11700297B2 (en) | Device for loading data into computer processing units from a data source | |
KR20210030996A (ko) | 데이터 흐름 제어를 위한 라인 드라이버 장치 | |
CN112753199B (zh) | 用于数据流控制的高效线路驱动器装置 | |
US10848378B2 (en) | Setting device and computer | |
US20230289317A1 (en) | Low latency command propagation protocol | |
US20200305337A1 (en) | Method for operating a user terminal of an agricultural machine and agricultural machine | |
JPH10170606A (ja) | 半導体装置 | |
US20080054730A1 (en) | System interface and installation with the system interface | |
KR102713729B1 (ko) | 농기계의 사용자 단말기의 작동 방법 및 농기계 | |
JP2007310718A (ja) | セーフティ・コントローラ | |
US20210037643A1 (en) | Interface circuit, chip containing interface circuit and manufacturing method thereof | |
JPH1195814A (ja) | プログラマブルコントローラの信号伝送方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
A302 | Request for accelerated examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |