KR20200136526A - 표시패널 - Google Patents

표시패널 Download PDF

Info

Publication number
KR20200136526A
KR20200136526A KR1020190061836A KR20190061836A KR20200136526A KR 20200136526 A KR20200136526 A KR 20200136526A KR 1020190061836 A KR1020190061836 A KR 1020190061836A KR 20190061836 A KR20190061836 A KR 20190061836A KR 20200136526 A KR20200136526 A KR 20200136526A
Authority
KR
South Korea
Prior art keywords
layer
light
display
color
disposed
Prior art date
Application number
KR1020190061836A
Other languages
English (en)
Inventor
김정기
김종훈
안재헌
윤여건
이명종
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020190061836A priority Critical patent/KR20200136526A/ko
Priority to US16/878,396 priority patent/US11600804B2/en
Priority to CN202010460457.6A priority patent/CN112002730A/zh
Publication of KR20200136526A publication Critical patent/KR20200136526A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/38Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
    • H01L27/322
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/86Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K50/865Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. light-blocking layers
    • H01L27/3211
    • H01L51/5262
    • H01L51/5271
    • H01L51/5275
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/875Arrangements for extracting light from the devices
    • H10K59/878Arrangements for extracting light from the devices comprising reflective means
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/8791Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K59/8792Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. black layers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/875Arrangements for extracting light from the devices
    • H10K59/879Arrangements for extracting light from the devices comprising refractive means, e.g. lenses

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

표시패널은, 표시 영역 및 상기 표시 영역에 인접한 비표시 영역을 포함하고, 상기 표시 영역은 복수 개의 화소 영역들 및 상기 화소 영역들에 인접한 차광 영역을 포함하는 상부 표시기판, 상기 상부 표시기판과 대향하며 제1 색 광을 출사하고, 상기 화소 영역들에 각각 중첩한 복수 개의 표시 소자들을 포함하는 하부 표시기판을 포함하고, 상기 상부 표시기판은, 베이스기판, 상기 베이스기판 상에 배치되어 상기 제1 색 광을 제어하는 제1 광 제어층, 상기 표시 영역에 중첩하며 상기 제1 광 제어층 상에 배치된 흡수부 및 상기 차광 영역에 중첩하며 상기 베이스기판의 두께 방향을 따라 상기 흡수부로부터 돌출된 격벽부를 포함한 캡핑층, 상기 격벽부 상에 배치된 제2 광 제어층을 포함한다.

Description

표시패널{DISPLAY PANEL}
본 발명은 표시장치에 관한 것으로, 보다 상세하게는 광 변환층을 포함한 표시패널에 관한 것이다.
텔레비전, 휴대 전화, 태블릿 컴퓨터, 네비게이션, 게임기 등과 같은 멀티 미디어 장치에 사용되는 다양한 표시장치들이 개발되고 있다. 표시장치는 광원으로부터 생성된 소스광을 선택적으로 투과시키는 투과형 표시패널과 표시패널 자체에서 소스광을 생성하는 발광형 표시패널을 포함한다.
표시패널은 광원으로부터 출사된 광을 수신하고, 수신된 광의 특성을 변형할 수 있는 광 변환층을 포함한다. 한편, 높은 열을 발생시키는 챔버 또는 고온 다습한 환경에서 광 변환층으로부터 가스가 발생될 수 있다.
본 발명의 목적은 광 변환층으로부터 발생된 가스가 두 표시기판들 사이의 내부 공간으로 침투하는 것을 방지하는 캡핑층을 포함한 표시패널을 제공하는 데 있다.
본 발명의 목적을 달성하기 위한 일 실시 예에 따른 표시패널은, 표시 영역 및 상기 표시 영역에 인접한 비표시 영역을 포함하고, 상기 표시 영역은 복수 개의 화소 영역들 및 상기 화소 영역들에 인접한 차광 영역을 포함하는 상부 표시기판, 상기 상부 표시기판과 대향하며 제1 색 광을 출사하고, 상기 화소 영역들에 각각 중첩한 복수 개의 표시 소자들을 포함하는 하부 표시기판을 포함하고, 상기 상부 표시기판은, 베이스기판, 상기 베이스기판 상에 배치되어 상기 제1 색 광을 제어하는 제1 광 제어층, 상기 표시 영역에 중첩하며 상기 제1 광 제어층 상에 배치된 흡수부 및 상기 차광 영역에 중첩하며 상기 베이스기판의 두께 방향을 따라 상기 흡수부로부터 돌출된 격벽부를 포함한 캡핑층, 상기 격벽부 상에 배치된 제2 광 제어층을 포함한다.
본 발명의 실시 예에 따르면, 표시패너른 기 제1 광 제어층을 커버하며 상기 베이스기판 및 상기 캡핑층 사이에 배치된 서브 캡핑층을 더 포함한다.
본 발명의 실시 예에 따르면, 캡핑층은 상기 서브 캡핑층 상에 직접 배치된다.
본 발명의 실시 예에 따르면, 기 서브 캡핑층은 무기 물질을 포함하고, 상기 캡핑층은 유기 물질을 포함한다.
본 발명의 실시 예에 따르면, 상기 두께 방향에서, 상기 흡수부의 두께는 상기 서브 캡핑층의 두께 보다 큰 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 화소 영역들은 일 방향으로 배열된 제1 내지 제3 화소 영역들을 포함하고, 상기 제1 광 제어층은, 상기 제1 화소 영역에 중첩하고 상기 제1 색을 변환하여 제2 색으로 출사하는 제1 변환부, 상기 제2 화소 영역에 중첩하고 상기 제1 색을 변환하여 상기 제2 색과 다른 제3 색으로 출사하는 제2 변환부, 상기 제3 화소 영역에 중첩하고 상기 제1 색을 투과하는 투과부를 포함한다.
본 발명의 실시 예에 따르면, 상기 흡수부는, 상기 차광 영역에 중첩하며, 상기 제1 변환부와 상기 제2 변환부 사이, 상기 제2 변환부와 상기 투과부 사이, 및 상기 제1 변환부와 상기 투과부 사이에 배치된 제1 흡수부, 상기 표시 영역에 중첩하며, 상기 제1 흡수부를 커버하며 상기 제1 광 제어층 상에 배치된 제2 흡수부를 포함하고, 상기 격벽부는 상기 제2 흡수부로부터 돌출된다.
본 발명의 실시 예에 따르면, 상기 두께 방향에서, 상기 격벽부의 높이는 상기 제2 흡수부의 두께 보다 큰 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 격벽부는 상기 하부 표시기판으로부터 일정 간격 이격된다.
본 발명의 실시 예에 따르면, 상기 제2 광 제어층은 상기 제1 색 광을 반사시키는 금속 물질을 포함한 반사층인 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 반사층은 상기 격벽부의 외면에 전체적으로 배치된다.
본 발명의 실시 예에 따르면, 상기 격벽부는 일 방향에서 서로 마주하며 상기 흡수부에 연결된 제1 외면 및 제2 외면과 상기 제1 외면과 상기 제2 외면을 연결하는 바닥면을 포함하고, 상기 반사층은 상기 제1 외면 및 상기 제2 외면 상에 배치된다.
본 발명의 실시 예에 따르면, 상기 바닥면은 상기 제2 광 제어층으로부터 노출되어 상기 하부 표시기판과 마주한다.
본 발명의 실시 예에 따르면, 상기 제2 광 제어층의 적어도 일부가 상기 하부 표시기판에 접촉한다.
본 발명의 실시 예에 따르면, 상기 하부 표시기판은, 하부 베이스기판, 상기 하부 베이스기판 상에 배치되며 상기 표시 소자들을 포함한 표시 소자층, 상기 표시 소자층을 커버하는 커버층을 포함하고, 상기 제2 광 제어층은 상기 커버층 상에 접촉된다.
본 발명의 실시 예에 따르면, 상기 제2 광 제어층은 상기 제1 색 광을 흡수하는 차광층인 것을 특징으로 한다.
본 발명의 실시 예에 따르면, 상기 차광층은 상기 격벽부의 외면에 전체적으로 배치된다.
본 발명의 실시 예에 따르면, 표시패널은 상기 베이스기판 및 상기 제1 광 제어층 사이에 배치된 컬러 필터층을 더 포함한다.
상기 화소 영역들은 일 방향으로 배열된 제1 내지 제3 화소 영역들을 포함하고, 상기 컬러 필터층은, 상기 제1 화소 영역에 중첩하며 상기 제1 색과 다른 제2 색 광을 투과하는 제1 컬러 필터, 상기 제2 화소 영역에 중첩하고 상기 제2 색과 다른 제3 색 광을 투과하는 제2 컬러 필터, 상기 제3 화소 영역에 중첩하고 상기 제1 색 광을 투과하는 제3 컬러 필터를 포함하고, 상기 제3 컬러 필터는 상기 제3 화소 영역에 중첩한 필터 부분과 상기 차광 영역에 중첩한 차광 부분을 포함한다.
본 발명의 실시 예에 따르면, 상기 비표시 영역에 중첩하며 상기 상부 표시기판 및 상기 하부 표시기판 사이에 배치되고, 상기 상부 표시기판 및 상기 하부 표시기판과 내부 간을 정의하는 접착 부재를 더 포함하고, 상기 내부 공간에 채워진 충진제를 더 포함한다.
본 발명의 실시 예에 따르면, 캡핑층이 광 제어층 상에 배치될 수 있다. 캡핑층은 광 제어층으로부터 분출된 가스가 두 표시기판들 사이의 내부 공간으로 침투되는 것을 차단할 수 있다. 즉, 캡핑층에 의해 광 제어층으로부터 분출된 가스가 내부 공간으로 침투되는 것이 차단됨으로써, 가스에 의한 표시패널의 변형이 보호될 수 있다.
도 1은 본 발명의 실시 예에 따른 표시패널의 사시도이다.
도 2는 본 발명의 실시 예에 따른 표시패널의 단면도이다.
도 3은 본 발명의 실시 예에 따른 표시패널의 평면도이다.
도 4a는 본 발명의 실시 예에 따른 표시패널의 표시 영역에 포함된 화소 영역들의 평면도이다.
도 4b는 본 발명의 실시 예에 따른 화소 영역의 일 부분을 보여주는 표시패널의 단면도이다.
도 5는 본 발명의 실시 예에 따른 상부 표시기판의 단면도이다.
도 6a는 본 발명의 실시 예에 따른 상부 표시기판의 적층 구조물들의 평면도이다.
도 6b는 본 발명의 실시 예에 따른 상부 표시기판의 적층 구조물들의 평면도이다.
도 6c는 본 발명의 실시 예에 따른 광 제어층의 광 특성을 간략히 나타낸 도면이다.
도 7은 본 발명의 실시 예에 따른 상부 표시기판의 격벽층을 보여주는 사시도이다.
도 8은 본 발명의 실시 예에 따른 상부 표시기판의 단면도이다.
도 9a는 본 발명의 다른 실시 예에 따른 상부 표시기판의 단면도이다.
도 9b는 본 발명의 다른 실시 예에 따른 상부 표시기판의 격벽층을 보여주는 사시도이다.
도 10은 본 발명의 다른 실시 예에 따른 상부 표시기판의 단면도이다.
도 11 및 도 12는 본 발명의 다른 실시 예에 따른 상부 표시기판의 단면도이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 “상에 있다”, “연결 된다”, 또는 “결합된다”고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다.
“및/또는”은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, “아래에”, “하측에”, “위에”, “상측에” 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 이상적인 또는 지나치게 형식적인 의미로 해석되지 않는 한, 명시적으로 여기에서 정의됩니다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 실시 예에 따른 표시패널의 사시도이다. 도 2는 본 발명의 실시 예에 따른 표시패널의 단면도이다.
도 1은 본 발명의 실시 예에 따른 표시패널의 사시도이다. 도 2는 본 발명의 실시 예에 따른 표시패널의 단면도이다.
본 발명의 실시 예에 따른 표시패널(DP)은 모니터, 또는 외부 광고판과 같은 대형 전자장치를 비롯하여, 퍼스널 컴퓨터, 노트북 컴퓨터, 개인 디지털 단말기, 자동차 내비게이션 유닛, 게임기, 스마트폰, 태블릿, 및 카메라와 같은 중소형 전자 장치 등에 적용될 수 있다. 또한, 이것들은 단지 실시 예로서 제시된 것들로서, 본 발명의 개념에서 벗어나지 않은 이상 다른 전자 기기에도 채용될 수 있음은 물론이다.
본 발명의 실시 예에 따르면, 표시패널(DP)은 영상을 생성하며, 생성된 영상은 윈도우(미도시)를 통해 외부 사용자에게 전달할 수 있다. 표시패널(DP)은 유기발광 표시패널, 액정 표시패널, 또는 퀀텀닷 발광 표시패널일 수 있으며, 특별히 제한되지 않는다. 예를 들어, 유기발광 표시패널은 유기발광소자들을 포함한다. 액정 표시패널은 액정분자들을 포함한다. 퀀텀닷 발광 표시패널은 퀀텀닷, 또는 퀀텀로드를 포함한다.
별도로 도시하지 않았으나, 표시패널(DP)은 샤시부재 또는 몰딩부재를 더 포함할 수 있고, 표시패널(DP)이 액정 표시패널일 경우 백라이트 유닛을 더 포함할 수 있다. 이하, 본 명세서에서, 표시패널(DP)은 유기발광 표시패널인 것으로 설명된다.
도 1을 참조하면, 표시패널(DP)은 하부 표시기판(100) 및 하부 표시기판(100)과 마주하며 이격된 상부 표시기판(200)을 포함할 수 있다. 도 1에 도시된 것과 같이, 표시패널(DP)은 표시면(DP-IS)을 통해 이미지를 표시할 수 있다. 표시면(DP-IS)은 제1 방향(DR1) 및 제2 방향(DR2)이 정의하는 면과 평행한다.
표시면(DP-IS)은 표시 영역(DA)과 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DA)에는 화소(PX)가 배치되고, 비표시 영역(NDA)에는 화소(PX)가 미배치된다. 비표시 영역(NDA)은 표시면(DP-IS)의 테두리를 따라 정의될 수 있다. 본 발명에 따르면, 표시 영역(DA)은 비표시 영역(NDA)에 의해 에워싸일 수 있다. 다만, 이에 한정되지 않으며, 비표시 영역(NDA)은 표시 영역(DA)의 어느 일 측에 인접하거나 생략될 수 있다.
표시면(DP-IS)의 법선 방향, 즉 표시패널(DP)의 두께 방향은 제3 방향(DR3)이 지시한다. 본 명세서 내에서 “평면상에서 보았을 때 또는 평면상에서”의 의미는 제3 방향(DR3)에서 바라보는 경우를 의미할 수 있다. 이하에서 설명되는 각 층들 또는 유닛들의 전면(또는 상면)과 배면(또는 하면)은 제3 방향(DR3)에 의해 구분된다. 그러나, 제1 내지 제3 방향들(DR1, DR2, DR3)이 지시하는 방향은 상대적인 개념으로서 다른 방향, 예를 들어 반대 반향으로 변환될 수 있다.
본 발명의 일 실시 예에 따르면, 평면형 표시면(DP-IS)을 구비한 표시패널(DP)을 도시하였으나, 이에 한정되지 않는다. 표시패널(DP)은 평면상에서 적어도 일 부분이 곡면 형상을 갖는 표시면 또는 입체 형상을 갖는 표시면을 포함할 수도 있다. 입체형 표시면은 서로 다른 방향을 지시하는 복수 개의 표시 영역들을 포함할 수도 있다.
도 2를 참조하면, 상부 표시기판(200)과 하부 표시기판(100) 사이에는 내부 공간(GP)이 형성될 수 있다. 내부 공간(GP)은 상부 표시기판(200)과 하부 표시기판(100) 사이에 배치된 접착 부재(SLM)에 의해 유지될 수 있다. 일 예로, 접착 부재(SLM)는 유기 접착부재 또는 무기 접착부재를 포함할 수 있다.
도 3은 본 발명의 실시 예에 따른 표시패널의 평면도이다.
도 3을 참조하면, 표시패널(DP)은 게이트 구동회로(GDC), 화소들(PX11~PXnm) 및 신호라인들(GL1~GLn, DL1~DLm)을 포함한다. 도 3에서는 신호라인들(GL1~GLn, DL1~DLm) 및 화소들(PX11~PXnm)의 평면상 배치관계를 도시하였다.
평면상에서, 화소들(PX11~PXnm)은 표시 영역(DA)에 중첩하며, 신호라인들(GL1~GLn, DL1~DLm) 및 게이트 구동회로(GDC)는 비표시 영역(NDA)에 중첩한다. 신호라인들(GL1~GLn, DL1~DLm)은 복수 개의 게이트 라인들(GL1~GLn), 복수 개의 데이터 라인들(DL1~DLm)을 포함할 수 있다.
화소들(PX11~PXnm) 각각은 복수 개의 게이트 라인들(GL1~GLn) 중 대응하는 게이트 라인과 복수 개의 데이터 라인들(DL1~DLm) 중 대응하는 데이터 라인에 연결된다. 화소들(PX11~PXnm) 각각은 화소 구동회로 및 표시 소자를 포함할 수 있다. 화소 구동회로의 구성에 따라 더 많은 종류의 신호라인이 표시패널(DP)에 구비될 수 있다.
화소들(PX11~PXnm)은 매트릭스 형태로 배치될 수 있으나, 이에 한정되지 않는다. 화소들(PX11~PXnm)은 펜타일 형태로 배치될 수 있다. 화소들(PX11~PXnm)은 다이아몬드 형태로 배치될 수 있다.
게이트 구동회로(GDC)는 비표시 영역(NDA)에 배치될 수 있다. 게이트 구동회로(GDC)는 OSG(oxide silicon gate driver circuit) 또는 ASG(amorphose silicon gate driver circuit) 공정을 통해 표시패널(DP)에 집적화될 수 있다.
도 4a는 본 발명의 실시 예에 따른 표시패널의 표시 영역에 포함된 화소 영역들의 평면도이다. 도 4b는 본 발명의 실시 예에 따른 화소 영역의 일 부분을 보여주는 표시패널의 단면도이다.
도 4a는 도 1에 도시된 표시 영역(DA)의 일부분을 확대 도시한 것이다. 표시 영역(DA)은 복수 개의 화소 영역들(PXA) 및 이에 인접한 차광 영역(NPXA)을 포함할 수 있다. 평면상에서, 차광 영역(NPXA)은 화소 영역들(PXA)을 에워쌀 수 있다. 예시적으로, 도 4a를 통해선 3종의 화소 영역들(PXA-R, PXA-G, PXA-B)을 중심으로 도시하였다. 도 4a에 도시된 3종의 화소 영역들(PXA-R, PXA-G, PXA-B)은 표시 영역(DA) 전체에 반복적으로 배치될 수 있다.
제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B)의 주변에는 차광 영역(NPXA)이 배치된다. 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B) 및 차광 영역(NPXA)은 실질적으로 상부 표시기판(200)에 정의될 수 있다.
한편, 본 명세서에서, 화소 영역(PXA)이란 도 1을 통해 설명된 표시면(DD-IS)을 통과하여 외부로 광이 실제 출사되는 영역을 의미한다. 화소 영역들(PXA)은 수신된 광을 외부로 출사하며, 차광 영역(NPXA)은 수신된 광을 흡수하거나 반사할 수 있다.
도 4a를 통해 평면상 면적이 동일한 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B)을 예시적으로 도시하였으나, 이에 한정되지 않는다. 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B)은 서로 다른 면적을 갖거나, 적어도 2개 이상의 면적은 서로 다를 수 있다.
또한, 평면상 둥근 코너 영역을 갖는 직사각형상의 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B)을 도시하였으나, 이에 한정되지 않는다. 평면상에서 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B)은 또 다른 다각형상을 가질 수 있고, 코너 영역이 둥근 정다각형상을 가질 수도 있다.
사용자에게 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B) 중 하나는 제1 색의 파장 대역을 갖는 제1 색 광을 제공하고, 다른 하나는 제1 색과 다른 제2의 파장 대역을 갖는 제2 색 광을 제공하고, 남은 다른 하나는 제1 색 및 제2 색과 다른 제3 색의 파장 대역을 갖는 제3 색 광을 제공한다.
예를 들어, 제1 화소 영역(PXA-R)은 레드광을 출사하고, 제2 화소 영역(PXA-G)은 그린광을 출사하고, 제3 화소 영역(PXA-B)은 블루광을 출사할 수 있다. 본 발명의 일 실시 예에 따르면, 소스광은 제1 색 광인 블루광일 수 있다. 소스광은 백라이트 유닛과 같은 광원에서 생성되거나, 발광 다이오드와 같은 표시 소자에서 생성될 수 있다.
차광 영역(NPXA)은 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B)의 경계를 설정하여 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B) 사이의 혼색을 방지한다. 또한, 차광 영역(NPXA)은 소스광이 사용자에 제공되지 않도록 소스광을 차단한다.
특히, 본 발명의 실시 예에 따른 표시패널(DP)은 차광 영역(NPXA)에 중첩하는 격벽을 포함할 수 있다. 격벽은 인접한 두 개의 화소 영역들로부터 출력되는 광의 혼색을 방지할 수 있으며, 각 화소 영역으로부터 출력되는 출광 효율을 높일 수 있다. 이에 대해서는, 도 5를 통해 보다 자세히 설명된다.
도 4b는 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B) 중 어느 하나의 화소 영역에 대응하는 구동 트랜지스터(T-D) 및 발광 소자(OLED)에 대응하는 표시패널의 단면을 예시적으로 도시하였다. 다만, 화소 영역에 대응하는 구조는 이에 한정되지 않으며, 화소는 예컨대, 구동 트랜지스터(T-D)에 연결된 스위칭 트랜지스터를 더 포함할 수 있다. 스위칭 트랜지스터는 신호라인들(GL1~GLn, DL1~DLm)에 연결될 수 있다. 한편, 도 4b에서 상부 표시기판(200)은 간략히 도시되었다.
도 4b를 참조하면, 하부 표시기판(100)은 제1 베이스기판(BS1), 제1 베이스기판(BS1) 상에 배치된 회로 소자층(DP-CL), 회로 소자층(DP-CL) 상에 배치된 표시 소자층(DP-OLED), 및 커버층(CL)을 포함한다.
제1 베이스기판(BS1)은 합성수지기판 또는 유리기판을 포함할 수 있다. 회로 소자층(DP-CL)은 적어도 하나의 절연층과 회로 소자를 포함한다. 회로 소자는 신호라인, 화소의 구동회로 등을 포함한다. 코팅, 증착 등에 의한 절연층, 반도체층 및 도전층 형성공정과 포토리소그래피 공정에 의한 절연층, 반도체층 및 도전층의 패터닝 공정을 통해 회로 소자층(DP-CL)이 형성될 수 있다.
본 실시예에서 회로 소자층(DP-CL)은 버퍼막(BFL), 제1 절연층(10), 제2 절연층(20), 제3 절연층(30)을 포함할 수 있다. 일 예로, 제1 절연층(10) 및 제2 절연층(20)은 무기막이고, 제3 절연층(30)은 유기막일 수 있다. 다만, 이에 한정되지 않으며, 제1 절연층(10) 및 제2 절연층(20)은 무기막 및 유기막이 혼합된 층일 수 있다.
도 4b에는 구동 트랜지스터(T-D)를 구성하는 반도체 패턴(OSP), 제어전극(GE), 입력전극(DE), 출력전극(SE)의 배치관계가 예시적으로 도시되었다. 제1, 제2, 제3, 관통홀(CH1, CH2, CH3) 역시 예시적으로 도시되었다.
표시 소자층(DP-OLED)은 표시 소자로써 발광 소자(OLED)를 포함한다. 발광 소자(OLED)는 상술한 소스광을 생성할 수 있다. 발광 소자(OLED)는 제1 전극(AE), 제2 전극(CE), 및 이들 사이에 배치된 발광층(ENL)을 포함한다. 본 실시예에서 발광 소자(OLED)는 유기발광 다이오드를 포함할 수 있다. 표시 소자층(DP-OLED)은 화소 정의막(PDL)을 포함한다. 예컨대, 화소 정의막(PDL)은 유기층일 수 있다
제3 절연층(30) 상에 제1 전극(AE)이 배치된다. 제1 전극(AE)은 제3 절연층(30)을 관통하는 제3 관통홀(CH3)을 통해 출력전극(SE)에 연결된다. 화소 정의막(PDL)에는 발광 개구부(OP)가 정의된다. 본 발명에 따르면, 발광 개구부(OP)는 제1 색 광이 발광층(ENL)으로부터 출사되는 발광 영역(EA)으로 정의될 수 있다.
화소 정의막(PDL)의 개구부(OP)는 제1 전극(AE)의 적어도 일부분을 노출시킨다. 본 발명에 따르면, 발광 개구부(OP)는 발광 소자(OLED)로부터 실제 광이 출사되는 발광 영역으로 정의될 수 있다. 즉, 발광 영역은 복수 개로 제공되어, 화소 영역들에 각각 대응될 수 있다.
정공 제어층(HCL), 발광층(ENL), 전자 제어층(ECL)은 제1 전극(AE)과 화소 정의막(PDL) 상에 공통으로 배치될 수 있다. 정공 제어층(HCL), 발광층(ENL), 전자 제어층(ECL)은 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B, 도 4 참고)에 공통적으로 배치될 수 있다.
정공 제어층(HCL)은 정공 수송층을 포함하고, 정공 주입층을 더 포함할 수 있다. 발광층(ENL)은 블루광을 생성할 수 있다. 블루광은 410nm 내지 480 nm 파장을 포함할 수 있다. 블루광의 발광 스펙트럼은 440nm 내지 460 nm 내에서 최대 피크를 가질 수 있다. 전자 제어층(ECL)은 전자 수송층을 포함하고, 전자 주입층을 더 포함할 수 있다. 발광층(ENL)은 텐덤 구조를 갖거나 단층 구조를 가질 수 있다.
전자 제어층(ECL) 상에 제2 전극(CE)이 배치된다. 제2 전극(CE)은 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B)에 공통적으로 배치될 수 있다. 제2 전극(CE)은 제1 전극(AE)보다 큰 면적을 갖는다.
커버층(CL)은 제2 전극(CE) 상에 배치될 수 있다. 커버층(CL)은 제2 전극(CE)을 보호한다. 커버층(CL)은 유기물질 또는 무기물질을 포함할 수 있다. 일 실시 예에서 커버층(CL)은 생략될 수 있다.
별도로 도시하지 않았으나, 하부 표시기판(100)은 도 4a에 도시된 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B)에 대응하는 제1 내지 제3 발광 소자들을 포함할 수 있다. 제1 내지 제3 발광 소자들의 적층 구조는 서로 동일하고, 도 4b에 도시된 발광 소자(OLED)의 적층 구조를 가질 수 있다.
도 5는 본 발명의 실시 예에 따른 상부 표시기판의 단면도이다. 도 6a는 본 발명의 실시 예에 따른 상부 표시기판의 적층 구조물들의 평면도이다. 도 6b는 본 발명의 실시 예에 따른 상부 표시기판의 적층 구조물들의 평면도이다. 도 6c는 본 발명의 실시 예에 따른 광 제어층의 광 특성을 간략히 나타낸 도면이다.
도 5를 참조하면, 상부 표시기판(200)은 제2 베이스기판(BS2), 제1 내지 제3 컬러 필터들(CF-R, CF-G, CF-B), 상부 절연층(IL), 제1 광 제어층(CCL), 제1 캡핑층(OC1), 제2 캡핑층(OC2), 및 제2 광 제어층(ML)을 포함한다.
제1 내지 제3 컬러 필터들(CF-R, CF-G, CF-B)은 제2 베이스기판(BS2) 상에 배치될 수 있다. 본 명세서에서, 제1 내지 제3 컬러 필터들(CF-R, CF-G, CF-B)은 컬러 필터층에 포함된 구성들로 정의될 수 있다. 일 실시 예에 따르면, 제1 내지 제3 컬러 필터들(CF-R, CF-G, CF-B)은 제2 베이스기판(BS2) 상에 직접 배치된다.
본 명세서에서 "A 구성이 B 구성 상에 직접 배치된다"는 것은 A 구성과 B 구성 사이에 접착층이 배치되지 않는 것을 의미한다. 즉, 제1 내지 제3 컬러 필터들(CF-R, CF-G, CF-B)은 제2 베이스기판(BS2) 상에 접착층 없이 직접 배치될 수 있다.
제1 컬러 필터(CF-R)는 제1 화소 영역(PXA-R)에 중첩하며 제1 색과 다른 제2 색의 파장 대역에 해당하는 광을 투과하고, 나머지 파장 대역의 광을 흡수할 수 있다. 일 예로, 제2 색은 레드 색상일 수 있다. 제2 컬러 필터(CF-G)는 제2 화소 영역(PXA-G)에 중첩하고 제2 색과 다른 제3 색의 파장 대역에 해당하는 광을 투과하고, 나머지 파장 대역의 광을 흡수할 수 있다. 일 예로, 제3 색은 그린 색상일 수 있다. 제3 컬러 필터(CF-B)는 제3 화소 영역(PXA-B)에 중첩하고 제1 색의 파장 대역에 해당하는 광을 투과하고, 나머지 파장 대역의 광을 흡수할 수 있다.
본 발명에 따르면, 표시 영역(DA)에 중첩한 제1 내지 제3 컬러 필터들(CF-R, CF-G, CF-B)은 차광층(SHD) 또는 차광 부분(BP2)에 의해 구획될 수 있다.
본 발명의 실시 예에 따르면, 제3 컬러 필터(CF-B)는 제1 컬러 필터(CF-R)의 굴절률 및 제2 컬러 필터(CF-G)의 굴절률 보다 제2 베이스기판(BS2)의 굴절률과 유사한 굴절률로 제공될 수 있다. 그 결과, 외부에서 들어오는 외광이 제2 베이스기판(BS2)을 통과하여 제3 컬러 필터(CF-B)로 입사될 수 있다. 따라서, 제2 베이스기판(BS2) 및 제3 컬러 필터(CF-B) 간의 계면에서 발생하는 외광 반사가 줄어들 수 있다. 다만, 이에 한정되지 않으며, 제1 내지 제3 컬러 필터들(CF-R, CF-G, CF-B) 각각이 제2 베이스기판(BS2)의 굴절률과 유사한 굴절률로 제공될 수 있다.
제3 컬러 필터(CF-B)는 컬러 필터의 역할을 갖는 필터 부분(BP1)과 차광 역할을 갖는 차광 부분(BP2)으로 구분될 수 있다. 필터 부분(BP1)은 제3 화소 영역(PXA-B)에 중첩하고, 차광 부분(BP2)은 차광 영역(NPXA)에 중첩할 수 있다.
자세하게, 도 6a를 참조하면, 제2 베이스기판(BS2)의 일면에 블루 컬러의 유기층을 형성한 후, 유기층을 노광 및 현상하여 제1 개구부(B-OP1) 및 제2 개구부(B-OP2) 갖는 제3 컬러 필터(CF-B)가 형성될 수 있다. 즉, 필터 부분(BP1)과 차광 부분(BP2)은 일체의 형상으로 제공될 수 있다.
도 6b를 참조하면, 제1 컬러 필터(CF-R)는 제3 컬러 필터(CF-B)에 정의된 제1 개구부(B-OP1)에 배치된다. 평면상에서, 제1 컬러 필터(CF-R)는 제1 개구부(B-OP1)를 전체적으로 커버하며 적어도 일 부분 차광 부분(BP2) 상에 배치될 수 있다. 제2 컬러 필터(CF-G)는 제3 컬러 필터(CF-B)에 정의된 제2 개구부(B-OP2)에 배치된다. 평면상에서, 제2 컬러 필터(CF-G)는 제2 개구부(B-OP2)를 전체적으로 커버하며 적어도 일 부분 차광 부분(BP2) 상에 배치될 수 있다.
다시 도 5을 참조하면, 차광층(SHD)은 제3 컬러 필터(CF-B)의 차광 부분(BP2) 상에 배치될 수 있다. 제1 컬러 필터(CF-R)의 일 부분 및 제2 컬러 필터(CF-G)의 일 부분은 차광층(SHD)의 일부를 커버할 수 있다. 제1 컬러 필터(CF-R)의 테두리 및 차광층(SHD)은 차광 부분(BP2)을 통해 전달되는 외광을 흡수할 수 있으며, 제1 내지 제3 화소 영역들(PXA-R, PXA-G, PXA-B) 사이의 혼색을 방지할 수 있다. 또한, 차광층(SHD)은 제1 광 제어층(CCL)으로부터 출력된 광 중 일부를 흡수할 수도 있다.
상부 절연층(IL)은 제1 내지 제3 컬러 필터들(CF-R, CF-G, CF-B)을 커버하며 제2 베이스기판(BS2) 상에 배치될 수 있다. 일 예로, 상부 절연층(IL)은 무기막으로 제공될 수 있다.
제1 광 제어층(CCL)은 상부 절연층(IL) 상에 배치되어 표시 소자층(DP-OLED, 도 4b 참조)으로부터 출력된 제1 색 광을 제어할 수 있다. 예를 들어, 제1 광 제어층(CCL)은 제1 색 광을 수신하여, 다른 색의 광으로 변환하거나 그대로 투과할 수 있다.
제1 광 제어층(CCL)은 제1 변환부(CCF-R), 제2 변환부(CCF-G), 및 투과부(CCF-B)를 포함한다. 제1 변환부(CCF-R)는 제1 화소 영역(PXA-R)에 중첩하며 제1 색의 광을 변환하여 제1 색과 다른 제2 색의 광으로 출사할 수 있다. 제2 변환부(CCF-G)는 제2 화소 영역(PXA-G)에 중첩하며 제1 색의 광을 변환하여 제2 색과 다른 제3 색의 광으로 출사할 수 있다. 투과부(CCF-B)는 제3 화소 영역(PXA-B)에 중첩하며 제1 색의 광을 투과할 수 있다.
자세하게, 도 6c를 참조하면, 제1 발광체(EP-R)는 블루 광인 제1 색 광을 흡수하여 레드 광인 제2 색 광을 방출하고, 제2 발광체(EP-G)는 제1 색 광을 흡수하여 그린 광인 제3 색 광을 방출할 수 있다. 투과부(CCF-B)는 발광체를 포함하지 않는 부분일 수 있다. 투과부(CCF-B)는 제1 색 광을 투과시키는 부분일 수 있다.
또한, 제1 변환부(CCF-R), 제2 변환부(CCF-G), 및 투과부(CCF-B)는 베이스 수지(BR)를 포함할 수 있다. 베이스 수지(BR)는 고분자 수지일 수 있다. 예를 들어, 베이스 수지(BR)는 아크릴계 수지, 우레탄계 수지, 실리콘계 수지, 에폭시계 수지 등일 수 있다. 베이스 수지(BR)는 투명 수지일 수 있다.
또한, 제1 변환부(CCF-R), 제2 변환부(CCF-G), 및 투과부(CCF-B) 각각은 산란 입자(OL)를 더 포함할 수 있다. 산란 입자(OL)는 TiO2 또는 실리카계 나노 입자 등일 수 있다. 산란 입자(OL)는 발광체에서 방출되는 빛을 산란시켜 변환부의 외부로 방출할 수 있다. 또한, 투과부(CCF-B)와 같이 제공된 광을 그대로 투과하는 경우, 산란 입자(OL)는 제공된 광을 산란시켜 외부로 방출할 수 있다.
제1 광 제어층(CCL)에 포함되는 제1 및 제2 발광체들(EP-R, EP-G, 이하, 발광체들)은 형광체 또는 양자점(Quantum Dot)일 수 있다. 즉, 일 실시예에서 제1 광 제어층(CCL)은 발광체들(EP-R, EP-G)로 형광체 또는 양자점 중 적어도 하나를 포함할 수 있다.
일 예로, 발광체들(EP-R, EP-G)로 사용되는 형광체는 무기 형광체일 수 있다. 일 실시예의 표시패널(DP)에서 발광체들(EP-R, EP-G)로 사용되는 형광체는 녹색 형광체 또는 레드 형광체일 수 있다.
한편, 일 실시예의 제1 광 제어층(CCL)에 사용된 형광체의 종류는 개시된 재료에 한정 되지 않으며, 상술한 형광체 이외의 공지의 형광체 재료가 이용될 수 있다.
다른 예로, 제1 광 제어층(CCL)에 포함되는 발광체들(EP-R, EP)은 양자점(Quantum Dot)일 수 있다. 양자점의 코어는 II-VI족 화합물, III-V족 화합물, IV-VI족 화합물, IV족 원소, IV족 화합물 및 이들의 조합에서 선택될 수 있다.
II-VI족 화합물은 CdSe, CdTe, ZnS, ZnSe, ZnTe, ZnO, HgS, HgSe, HgTe, MgSe, MgS 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물; AgInS, CuInS, CdSeS, CdSeTe, CdSTe, ZnSeS, ZnSeTe, ZnSTe, HgSeS, HgSeTe, HgSTe, CdZnS, CdZnSe, CdZnTe, CdHgS, CdHgSe, CdHgTe, HgZnS, HgZnSe, HgZnTe, MgZnSe, MgZnS 및 이들의 혼합물로 이루어진 군에서 선택되는 삼원소 화합물; 및 HgZnTeS, CdZnSeS, CdZnSeTe, CdZnSTe, CdHgSeS, CdHgSeTe, CdHgSTe, HgZnSeS, HgZnSeTe, HgZnSTe 및 이들의 혼합물로 이루어진 군에서 선택되는 사원소 화합물로 이루어진 군에서 선택될 수 있다.
III-V족 화합물은 GaN, GaP, GaAs, GaSb, AlN, AlP, AlAs, AlSb, InN, InP, InAs, InSb 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물; GaNP, GaNAs, GaNSb, GaPAs, GaPSb, AlNP, AlNAs, AlNSb, AlPAs, AlPSb, InGaP, InNP, InNAs, InNSb, InPAs, InPSb, GaAlNP 및 이들의 혼합물로 이루어진 군에서 선택되는 삼원소 화합물; 및 GaAlNAs, GaAlNSb, GaAlPAs, GaAlPSb, GaInNP, GaInNAs, GaInNSb, GaInPAs, GaInPSb, InAlNP, InAlNAs, InAlNSb, InAlPAs, InAlPSb 및 이들의 혼합물로 이루어진 군에서 선택되는 사원소 화합물로 이루어진 군에서 선택될 수 있다.
IV-VI족 화합물은 SnS, SnSe, SnTe, PbS, PbSe, PbTe 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물; SnSeS, SnSeTe, SnSTe, PbSeS, PbSeTe, PbSTe, SnPbS, SnPbSe, SnPbTe 및 이들의 혼합물로 이루어진 군에서 선택되는 삼원소 화합물; 및 SnPbSSe, SnPbSeTe, SnPbSTe 및 이들의 혼합물로 이루어진 군에서 선택되는 사원소 화합물로 이루어진 군에서 선택될 수 있다. IV족 원소로는 Si, Ge 및 이들의 혼합물로 이루어진 군에서 선택될 수 있다. IV족 화합물로는 SiC, SiGe 및 이들의 혼합물로 이루어진 군에서 선택되는 이원소 화합물일 수 있다.
이때, 이원소 화합물, 삼원소 화합물 또는 사원소 화합물은 균일한 농도로 입자 내에 존재하거나, 농도 분포가 부분적으로 다른 상태로 나누어져 동일 입자 내에 존재하는 것일 수 있다. 또한 하나의 양자점이 다른 양자점을 둘러싸는 코어/쉘 구조를 가질 수도 있다. 코어와 쉘의 계면은 쉘에 존재하는 원소의 농도가 중심으로 갈수록 낮아지는 농도 구배(gradient)를 가질 수 있다.
몇몇 실시예에서, 양자점은 전술한 나노 결정을 포함하는 코어 및 상기 코어를 둘러싸는 쉘을 포함하는 코어-쉘 구조를 가질 수 있다. 상기 양자점의 쉘은 상기 코어의 화학적 변성을 방지하여 반도체 특성을 유지하기 위한 보호층 역할 및/또는 양자점에 전기 영동 특성을 부여하기 위한 차징층(charging layer)의 역할을 수행할 수 있다. 상기 쉘은 단층 또는 다중층일 수 있다. 코어와 쉘의 계면은 쉘에 존재하는 원소의 농도가 중심으로 갈수록 낮아지는 농도 구배(gradient)를 가질 수 있다. 상기 양자점의 쉘의 예로는 금속 또는 비금속의 산화물, 반도체 화합물 또는 이들의 조합 등을 들 수 있다.
예를 들어, 상기 금속 또는 비금속의 산화물은 SiO2, Al2O3, TiO2, ZnO, MnO, Mn2O3, Mn3O4, CuO, FeO, Fe2O3, Fe3O4, CoO, Co3O4, NiO 등의 이원소 화합물, 또는 MgAl2O4, CoFe2O4, NiFe2O4, CoMn2O4등의 삼원소 화합물을 예시할 수 있으나 본 발명이 이에 제한되는 것은 아니다.
또, 상기 반도체 화합물은 CdS, CdSe, CdTe, ZnS, ZnSe, ZnTe, ZnSeS, ZnTeS, GaAs, GaP, GaSb, HgS, HgSe, HgTe, InAs, InP, InGaP, InSb, AlAs, AlP, AlSb등을 예시할 수 있으나 본 발명이 이에 제한되는 것은 아니다.
양자점은 약 45nm 이하, 바람직하게는 약 40nm 이하, 더욱 바람직하게는 약 30nm 이하의 발광 파장 스펙트럼의 반치폭(full width of half maximum, FWHM)을 가질 수 있으며, 이 범위에서 색순도나 색재현성을 향상시킬 수 있다. 또한 이러한 양자점을 통해 발광되는 광은 전 방향으로 방출되는바, 광 시야각이 향상될 수 있다.
또한, 양자점의 형태는 당 분야에서 일반적으로 사용하는 형태의 것으로 특별히 한정하지 않지만, 보다 구체적으로 구형, 피라미드형, 다중 가지형(multi-arm), 또는 입방체(cubic)의 나노 입자, 나노 튜브, 나노와이어, 나노 섬유, 나노 판상 입자 등의 형태의 것을 사용할 수 있다.
양자점은 입자 크기에 따라 방출하는 광의 색상을 조절 할 수 있으며, 이에 따라 양자점은 청색, 적색, 녹색 등 다양한 발광 색상을 가질 수 있다.
다시 도 5를 참조하면, 상술된 바와 같이, 제1 광 제어층(CCL)을 통해 표시 소자층(DP-OLED)으로부터 출사된 제1 색 광이 다른 색으로 변환되거나 그대로 제2 베이스기판(BS2)을 통해 외부로 출사될 수 있다.
한편, 제1 광 제어층(CCL)은 일정 이상의 고온 다습한 환경에서 가스(Gas)가 분출될 수 있다. 제1 광 제어층(CCL)에 의해 분출되는 가스는 제1 광 제어층(CCL)에 포함된 다양한 물질에 영향을 받을 수 있다. 일 예로, 도 6c에 도시된 베이스 수지(BR)가 고온 환경에서 일정 시간 이상 노출될 시, 베이스 수지(BR)로부터 가스가 분출되어 하부 표시기판(100) 및 상부 표시기판(200) 사이의 내부 공간(GP)으로 침투될 수 있다. 이 경우, 내부 공간(GP)의 팽창으로 인해 제1 베이스기판(BS1) 및 제2 베이스기판(BS2)의 형상이 변형될 수 있다.
본 발명의 실시 예에 따르면, 캡핑층(OC1, OC2)이 제1 광 제어층(CCL) 상에 배치될 수 있다. 특히, 본 발명에 따른 캡핑층(OC1, OC2)은 서로 다른 층을 갖는 유기층 및 무기층을 포함할 수 있다. 그 결과, 캡핑층(OC1, OC2)은 제1 광 제어층(CCL)으로부터 분출되는 가스가 내부 공간(GP)으로 침투되는 것을 차단할 수 있다. 즉, 캡핑층(OC1, OC2)에 의해 제1 광 제어층(CCL)으로부터 분출된 가스가 내부 공간으로 침투되는 것이 차단됨으로써, 가스에 의한 표시패널(DP)의 변형이 보호될 수 있다.
이하, 캡핑층(OC1, OC2)에 대해 보다 자세히 설명한다. 캡핑층(OC1, OC2)은 제1 캡핑층(OC1) 및 제2 캡핑층(OC2)을 포함할 수 있다.
제1 캡핑층(OC1)은 제1 광 제어층(CCL)을 전체적으로 커버하며 상부 절연층(IL) 상에 배치될 수 있다. 제1 캡핑층(OC1)은 표시 영역(DA)의 화소 영역들(PXA-R, PXA-G, PXA-B) 및 차광 영역(NPXA) 각각에 중첩할 수 있다. 또한, 도시되지 않았지만, 제1 캡핑층(OC1)은 비표시 영역(NDA)에 중첩할 수 있다. 본 발명에 따른 제1 캡핑층(OC1)은 무기 물질을 포함할 수 있다. 본 명세서에서, 제1 캡핑층(OC1)은 서브 캡핑층으로 설명될 수 있다.
제2 캡핑층(OC2)은 제1 캡핑층(OC1) 상에 배치될 수 있다. 제2 캡핑층(OC2)은 표시 영역(DA)의 화소 영역들(PXA-R, PXA-G, PXA-B) 및 차광 영역(NPXA) 각각에 중첩할 수 있다. 또한, 도시되지 않았지만, 제2 캡핑층(OC2) 역시 비표시 영역(NDA)에 중첩할 수 있다. 본 발명에 따른 제2 캡핑층(OC2)은 유기 물질을 포함할 수 있다.
본 발명의 실시 예에 따르면, 제2 캡핑층(OC2)은 제1 캡핑층(OC1) 상에 직접 배치될 수 있다. 즉, 제2 캡핑층(OC2)은 제1 캡핑층(OC1)이 형성된 후, 제1 캡핑층(OC1) 상에 연속 공정에 의해 형성될 수 있다. 또한, 제2 베이스기판(BS2)의 두께 방향인, 제3 방향(DR3)에서 제2 캡핑층(OC2)의 두께는 제1 캡핑층(OC1)의 두께 보다 클 수 있다.
한편, 본 발명의 다른 실시 예의 경우, 제1 캡핑층(OC1)은 생략될 수 도 있다. 이 경우, 제2 캡핑층(OC2)이 제1 광 제어층(CCL)을 커버하여 제1 광 제어층(CCL)으로부터 분출된 가스가 내부 공간(GP)으로 전달되는 것을 차단할 수 있다. 또한, 제1 캡핑층(OC1)이 생략될 경우, 본 발명에 따른 캡핑층은 유기층으로 제공될 수 있다.
제2 광 제어층(ML)은 차광 영역(NPXA)에 중첩한 제2 캡핑층(OC2) 상에 배치될 수 있다. 제2 광 제어층(ML)은 표시 소자층(DP-OLED)으로부터 출사된 제1 색 광을 반사하거나 흡수할 수 있다. 예컨대, 제2 광 제어층(ML)은 광을 반사시키는 반사층으로 제공되거나, 광을 흡수하는 차광층으로 제공될 수 있다. 제2 광 제어층(ML)은 상부 표시기판(200)을 통해 외부로 출력되는 광의 혼색을 방지할 수 있다.
일 예로, 도 5에 도시된 제2 광 제어층(ML)은 반사층인 것으로 설명된다.
본 발명의 실시 예에 따르면, 제2 광 제어층(ML)은 차광 영역(NPXA)에 전체적으로 중첩할 수 있다. 다만, 이에 한정되지 않으며, 다른 실시 예의 경우 제2 광 제어층(ML)은 차광 영역(NPXA)에 일 부분 중첩할 수도 있다.
또한, 본 발명의 일 실시 예에 따르면, 제2 캡핑층(OC2) 및 제2 캡핑층(OC2) 상에 배치된 제2 광 제어층(ML)은 하부 표시기판(100)으로부터 일정 간격(SP) 이격될 수 있다. 제2 캡핑층(OC2) 및 하부 표시기판(100) 사이는 내부 공간(GP)이 정의될 수 있다.
상술된 바와 같이, 제1 캡핑층(OC1) 및 제2 캡핑층(OC2)은 연속 공정에 의해 서로 접촉되어, 제1 광 제어층(CCL)으로부터 분출된 가스가 내부 공간(GP)으로 침투하는 것을 차단할 수 있다. 이하, 제2 캡핑층(OC2) 및 제2 광 제어층(ML)의 구조에 대해 도 7을 통해 보다 자세히 설명한다.
도 7은 본 발명의 실시 예에 따른 상부 표시기판의 격벽층을 보여주는 사시도이다. 도 8은 본 발명의 실시 예에 따른 상부 표시기판의 단면도이다.
도 5 및 도 7을 참조하면, 제1 캡핑층(OC1)은 무기층으로 제공되어, 제1 광 제어층(CCL)을 전체적으로 커버할 수 있다. 제2 캡핑층(OC2)은 유기층으로 제공되어 제1 캡핑층(OC1) 상에 직접 배치될 수 있다.
특히, 제2 캡핑층(OC2)은 제1 캡핑층(OC1) 상에 배치된 흡수부(OC2-H) 및 차광 영역(NPXA)에 중첩하며 제3 방향(DR3)을 따라 흡수부(OC2-H)으로부터 돌출된 격벽부(OC2-M)를 포함한다.
흡수부(OC2-H)는 제1 흡수부(OC2-H1) 및 제2 흡수부(OC2-H2)를 포함한다. 제1 흡수부(OC2-H1)는 차광 영역(NPXA)에 중첩하며, 제1 변환부(CCF-R) 및 제2 변환부(CCF-G) 사이, 제2 변환부(CCF-G) 및 투과부(CCF-B) 사이, 및 투과부(CCF-B) 및 제1 변환부(CCF-R) 사이에 배치될 수 있다. 제2 흡수부(OC2-H2)는 표시 영역(DA), 즉 화소 영역들(PXA-R, PXA-G, PXA-B) 및 차광 영역(NPXA)에 각각 중첩할 수 있다. 제2 흡수부(OC2-H2)는 제1 흡수부(OC2-H1)를 커버하며 제1 광 제어층(CCL) 상에 배치될 수 있다.
격벽부(OC2-M)는 차광 영역(NPXA)에 중첩하며 제2 흡수부(OC2-H2)로부터 돌출된 형상을 가질 수 있다. 격벽부(OC2-M) 상에 제2 광 제어층(ML)이 배치될 수 있다. 제2 광 제어층(ML)은 격벽부(OC2-M) 상에 배치되어, 상부 표시기판(200)을 통해 외부로 출력되는 광의 혼색을 방지할 수 있다. 예를 들어, 제2 광 제어층(ML)을 통해 하나의 발광 소자(OLED)로부터 출사된 제1 색 광이 화소 영역들(PXA) 중 상기 하나의 발광 소자(OLED)와 비중첩한 다른 화소 영역에 전달되는 것이 방지될 수 있다.
본 발명의 일 실시 예에 따른 제2 광 제어층(ML)은 금속 물질을 포함한 반사층일 수 있다. 또한, 제2 광 제어층(ML)은 격벽부(OC2-M)의 외면에 전체적으로 배치될 수 있다. 도 8에 도시된 바와 같이, 하부 표시기판(100)의 표시 소자층(DP-OLED)로부터 출사된 제1 색 광(LT)이 제2 광 제어층(ML)에 전달될 수 있다. 이 경우, 제2 광 제어층(ML)은 제1 색 광(LT)을 반사시켜 제1 광 제어층(CCL)으로 전달될 수 있다. 따라서, 표시패널(DP)의 전반적인 출광 효율이 높아질 수 있다.
또한, 도 8에 도시된 바에 따르면, 제1 광 제어층(CCL)으로부터 분출되는 가스(GS)가 제1 캡핑층(OC1) 및 제2 캡핑층(OC2)에 의해 내부 공간(GP)으로 침투되는 것이 방지될 수 있다. 특히, 도 8에 도시된 표시패널(DP)은 하부 표시기판(100) 및 상부 표시기판(200) 사이의 내부 공간(GP)에 충진제(CGH)가 채워질 수 있다.
다시 도 7을 참조하면, 격벽부(OC2-M)는 일 방향에서 서로 마주하며 제2 흡수부(OC2-H2)에 연결된 제1 외면 및 제2 외면과, 제1 외면과 제2 외면을 연결하는 바닥면을 포함한다. 제2 광 제어층(ML)은 격벽부(OC2-M)의 제1 외면 상에 배치된 제1 반사 부분(Ma), 제2 외면 상에 배치된 제2 반사 부분(Mb), 및 바닥면 상에 배치된 제3 반사 부분(Mc)을 포함한다.
본 발명의 실시 예에 따르면, 제1 흡수부(OC2-H1), 제2 흡수부(OC2-H2), 및 격벽부(OC2-M)은 동일 물질로 제공될 수 있으며, 일체 형상으로 제공될 수 있다. 예컨대, 제1 캡핑층(OC1) 상에 유기층을 형성한 후, 유기층을 노광 및 현상을 통해 제1 흡수부(OC2-H1), 제2 흡수부(OC2-H2), 및 격벽부(OC2-M)가 형성될 수 있다. 예시적으로, 격벽부(OC2-M)를 형성하기 위해, 차광 영역(NPXA)에 중첩한 유기층에 비해 화소 영역들(PXA-R, PXA-G, PXA-B) 중첩한 유기층에 소요되는 노광 시간이 더 길 수 있다.
본 발명의 실시 예에 따르면, 유기층으로 제공된 제1 흡수부(OC2-H1) 및 제2 흡수부(OC2-H2) 각각의 두께는 무기층으로 제공된 제1 캡핑층(OC1)의 두께 보다 클 수 있다. 또한, 도 5에 도시된 바에 따르면, 제2 흡수부(OC2-H2)의 두께(DHa) 보다 격벽부(OC2-M)의 높이(DHb)가 더 클 수 있다.
도 9a는 본 발명의 다른 실시 예에 따른 상부 표시기판의 단면도이다. 도 9b는 본 발명의 다른 실시 예에 따른 상부 표시기판의 격벽층을 보여주는 사시도이다.
도 9a 및 도 9b는 도 5 및 도 7에 도시된 표시패널과 비교하여, 제2 광 제어층(ML-1)의 구조가 변형될 뿐, 나머지 구성들의 구조는 실질적으로 동일할 수 있다. 따라서, 설명의 편의를 위해, 도 9a 및 도 9b를 통해선 제2 광 제어층(ML-1)의 구성을 중점으로 설명한다.
본 발명의 실시 예에 따르면, 제2 광 제어층(ML-1)은 차광 영역(NPXA)에 전체적으로 중첩한 것이 아닌, 차광 영역(NPXA)의 일 부분에 중첩할 수 있다.
도 9b를 참조하면, 제2 광 제어층(ML-1)은 격벽부(OC2-M)의 제1 외면 상에 배치된 제1 반사 부분(M1a) 및 제2 외면 상에 배치된 제2 반사 부분(M1b)을 포함한다. 본 발명에 따르면, 격벽부(OC2-M)의 적어도 일부가 제2 광 제어층(ML-1), 즉 반사층으로부터 내부 공간(GP)으로 노출될 수 있다. 자세하게, 격벽부(OC2-M)의 제1 외면 및 제2 외면을 연결하는 바닥면이 하부 표시기판(100)과 마주하며 내부 공간에 노출될 수 있다.
도 10은 본 발명의 다른 실시 예에 따른 상부 표시기판의 단면도이다.
도 10은 도 5에 도시된 표시패널과 비교하여, 격벽부(OC2-M1) 및 제2 광 제어층(ML-2)의 구조가 변형될 뿐, 나머지 구성들의 구조는 실질적으로 동일할 수 있다. 따라서, 설명의 편의를 위해, 도 10을 통해선 격벽부(OC2-M1) 및 제2 광 제어층(ML-2)의 구성을 중점으로 설명한다.
본 발명의 실시 예에 따르면, 제2 광 제어층(ML-2)의 적어도 일부가 하부 표시기판(100)에 접촉될 수 있다. 특히, 제2 광 제어층(ML-2)은 하부 표시기판(100)의 커버층(CL) 상에 접촉될 수 있다. 도 10에 도시된 바에 따르면, 격벽부(OC2-M1)의 바닥면에 상에 배치된 제2 광 제어층(ML-2)이 커버층(CL)에 접촉한다.
본 발명의 다른 실시 예에 따르면, 도 9b를 통해 설명된 격벽부(OC2-M1)의 바닥면이 제2 광 제어층(ML-2)에 의해 외부로 노출될 경우, 격벽부(OC2-M1)의 바닥면이 커버층(CL)에 접촉할 수 있다.
도 11 및 도 12는 본 발명의 다른 실시 예에 따른 상부 표시기판의 단면도이다.
도 11 및 도 12는 도 5에 도시된 표시패널과 비교하여, 제2 광 제어층(ML-3)의 구조가 변형될 뿐, 나머지 구성들의 구조는 실질적으로 동일할 수 있다. 따라서, 설명의 편의를 위해, 도 11 및 도 12를 통해선 제2 광 제어층(ML-3)의 구성을 중점으로 설명한다.
본 발명의 실시 예에 따르면, 제2 광 제어층(ML-3)은 광을 흡수하는 차광층으로 제공될 수 있다. 특히, 제2 광 제어층(ML-3)은 제1 색 광을 흡수할 수 있는 차광층일 수 있다. 예컨대, 제2 광 제어층(ML-3)은 블랙 색상을 가지거나, 옐로우 색상을 가질 수 있다. 다만, 이에 한정되지 않으며, 제2 광 제어층(ML-3)은 제1 색 광을 흡수할 수 있는 다양한 색을 가질 수 있다.
도 12에 도시된 바와 같이, 하부 표시기판(100)으로부터 출사된 제1 색 광(LT)이 제2 광 제어층(ML-3)에 의해 흡수될 수 있다. 그 결과, 예를 들어, 제2 광 제어층(ML-3)을 통해 하나의 발광 소자(OLED)로부터 출사된 제1 색 광이 화소 영역들(PXA) 중 상기 하나의 발광 소자(OLED)와 비중첩한 다른 화소 영역에 전달되는 것이 방지될 수 있다.
이상에서와 같이 도면과 명세서에서 실시 예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허 청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호 범위는 첨부된 특허 청구범위의 기술적 사상에 의해 정해져야 할 것이다.
100: 하부 표시기판
200: 상부 표시기판
SLM: 접착 부재
BS1: 제1 베이스기판
DP-CL: 회로 소자층
DP-OLED: 표시 소자층
CL: 커버층
BS2: 제2 베이스기판
CCL: 제1 광 제어층
OC1: 제1 캡핑층
OC2: 제2 캡핑층
OC2-H: 흡수부
OC2-M: 격벽부
ML, ML-1, ML-2, ML-3: 제2 광 제어층

Claims (20)

  1. 표시 영역 및 상기 표시 영역에 인접한 비표시 영역을 포함하고, 상기 표시 영역은 복수 개의 화소 영역들 및 상기 화소 영역들에 인접한 차광 영역을 포함하는 상부 표시기판; 및
    상기 상부 표시기판과 대향하며 제1 색 광을 출사하고, 상기 화소 영역들에 각각 중첩한 복수 개의 표시 소자들을 포함하는 하부 표시기판을 포함하고,
    상기 상부 표시기판은,
    베이스기판;
    상기 베이스기판 상에 배치되어 상기 제1 색 광을 제어하는 제1 광 제어층;
    상기 표시 영역에 중첩하며 상기 제1 광 제어층 상에 배치된 흡수부 및 상기 차광 영역에 중첩하며 상기 베이스기판의 두께 방향을 따라 상기 흡수부로부터 돌출된 격벽부를 포함한 캡핑층; 및
    상기 격벽부 상에 배치된 제2 광 제어층을 포함하는 표시패널.
  2. 제 1 항에 있어서,
    상기 제1 광 제어층을 커버하며 상기 베이스기판 및 상기 캡핑층 사이에 배치된 서브 캡핑층을 더 포함하는 표시패널.
  3. 제 2 항에 있어서,
    상기 캡핑층은 상기 서브 캡핑층 상에 직접 배치되는 표시패널.
  4. 제 2 항에 있어서,
    상기 서브 캡핑층은 무기 물질을 포함하고, 상기 캡핑층은 유기 물질을 포함하는 표시패널.
  5. 제 2 항에 있어서,
    상기 두께 방향에서, 상기 흡수부의 두께는 상기 서브 캡핑층의 두께 보다 큰 것을 특징으로 하는 표시패널.
  6. 제 1 항에 있어서,
    상기 화소 영역들은 일 방향으로 배열된 제1 내지 제3 화소 영역들을 포함하고,
    상기 제1 광 제어층은,
    상기 제1 화소 영역에 중첩하고 상기 제1 색을 변환하여 제2 색으로 출사하는 제1 변환부;
    상기 제2 화소 영역에 중첩하고 상기 제1 색을 변환하여 상기 제2 색과 다른 제3 색으로 출사하는 제2 변환부; 및
    상기 제3 화소 영역에 중첩하고 상기 제1 색을 투과하는 투과부를 포함하는 표시패널.
  7. 제 6 항에 있어서,
    상기 흡수부는,
    상기 차광 영역에 중첩하며, 상기 제1 변환부와 상기 제2 변환부 사이, 상기 제2 변환부와 상기 투과부 사이, 및 상기 제1 변환부와 상기 투과부 사이에 배치된 제1 흡수부; 및
    상기 표시 영역에 중첩하며, 상기 제1 흡수부를 커버하며 상기 제1 광 제어층 상에 배치된 제2 흡수부를 포함하고,
    상기 격벽부는 상기 제2 흡수부로부터 돌출된 표시패널.
  8. 제 7 항에 있어서,
    상기 두께 방향에서, 상기 격벽부의 높이는 상기 제2 흡수부의 두께 보다 큰 것을 특징으로 하는 표시패널.
  9. 제 1 항에 있어서,
    상기 격벽부는 상기 하부 표시기판으로부터 일정 간격 이격된 표시패널.
  10. 제 9 항에 있어서,
    상기 제2 광 제어층은 상기 제1 색 광을 반사시키는 금속 물질을 포함한 반사층인 것을 특징으로 하는 표시패널.
  11. 제 10 항에 있어서,
    상기 반사층은 상기 격벽부의 외면에 전체적으로 배치된 표시패널.
  12. 제 10 항에 있어서,
    상기 격벽부는 일 방향에서 서로 마주하며 상기 흡수부에 연결된 제1 외면 및 제2 외면과 상기 제1 외면과 상기 제2 외면을 연결하는 바닥면을 포함하고,
    상기 반사층은 상기 제1 외면 및 상기 제2 외면 상에 배치되는 표시패널.
  13. 제 12 항에 있어서,
    상기 바닥면은 상기 제2 광 제어층으로부터 노출되어 상기 하부 표시기판과 마주하는 표시패널.
  14. 제 1 항에 있어서,
    상기 제2 광 제어층의 적어도 일부가 상기 하부 표시기판에 접촉하는 표시패널.
  15. 제 14 항에 있어서,
    상기 하부 표시기판은,
    하부 베이스기판;
    상기 하부 베이스기판 상에 배치되며 상기 표시 소자들을 포함한 표시 소자층; 및
    상기 표시 소자층을 커버하는 커버층을 포함하고,
    상기 제2 광 제어층은 상기 커버층 상에 접촉되는 표시패널.
  16. 제 1 항에 있어서,
    상기 제2 광 제어층은 상기 제1 색 광을 흡수하는 차광층인 것을 특징으로 하는 표시패널.
  17. 제 16 항에 있어서,
    상기 차광층은 상기 격벽부의 외면에 전체적으로 배치된 표시패널.
  18. 제 1 항에 있어서,
    상기 베이스기판 및 상기 제1 광 제어층 사이에 배치된 컬러 필터층을 더 포함하는 표시패널.
  19. 제 18 항에 있어서,
    상기 화소 영역들은 일 방향으로 배열된 제1 내지 제3 화소 영역들을 포함하고,
    상기 컬러 필터층은,
    상기 제1 화소 영역에 중첩하며 상기 제1 색과 다른 제2 색 광을 투과하는 제1 컬러 필터;
    상기 제2 화소 영역에 중첩하고 상기 제2 색과 다른 제3 색 광을 투과하는 제2 컬러 필터; 및
    상기 제3 화소 영역에 중첩하고 상기 제1 색 광을 투과하는 제3 컬러 필터를 포함하고,
    상기 제3 컬러 필터는 상기 제3 화소 영역에 중첩한 필터 부분과 상기 차광 영역에 중첩한 차광 부분을 포함하는 표시패널.
  20. 제 1 항에 있어서,
    상기 비표시 영역에 중첩하며 상기 상부 표시기판 및 상기 하부 표시기판 사이에 배치되고, 상기 상부 표시기판 및 상기 하부 표시기판과 내부 공간을 정의하는 접착 부재를 더 포함하고,
    상기 내부 공간에 채워진 충진제를 더 포함하는 표시패널.
KR1020190061836A 2019-05-27 2019-05-27 표시패널 KR20200136526A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020190061836A KR20200136526A (ko) 2019-05-27 2019-05-27 표시패널
US16/878,396 US11600804B2 (en) 2019-05-27 2020-05-19 Display panel including a capping layer
CN202010460457.6A CN112002730A (zh) 2019-05-27 2020-05-27 显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190061836A KR20200136526A (ko) 2019-05-27 2019-05-27 표시패널

Publications (1)

Publication Number Publication Date
KR20200136526A true KR20200136526A (ko) 2020-12-08

Family

ID=73466375

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190061836A KR20200136526A (ko) 2019-05-27 2019-05-27 표시패널

Country Status (3)

Country Link
US (1) US11600804B2 (ko)
KR (1) KR20200136526A (ko)
CN (1) CN112002730A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113517414A (zh) * 2021-07-09 2021-10-19 武汉天马微电子有限公司 显示面板及显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120120710A (ko) * 2011-04-25 2012-11-02 삼성디스플레이 주식회사 표시장치 및 그 제조방법
KR102168874B1 (ko) 2014-04-10 2020-10-22 엘지디스플레이 주식회사 액정 표시 장치
KR20150125207A (ko) 2014-04-30 2015-11-09 엘지디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조 방법
US9989806B2 (en) * 2015-09-10 2018-06-05 Samsung Display Co., Ltd. Color conversion panel and display device including the same
US10228586B2 (en) * 2016-09-28 2019-03-12 Samsung Display Co., Ltd. Color filter and display device including the same
KR20180039218A (ko) * 2016-10-07 2018-04-18 삼성디스플레이 주식회사 색변환 표시판 및 색변환 표시판의 제조 방법 및 색변환 표시판을 포함하는 표시 장치
KR20200100910A (ko) 2019-02-18 2020-08-27 삼성디스플레이 주식회사 표시 장치
KR20210008265A (ko) * 2019-07-12 2021-01-21 삼성디스플레이 주식회사 표시장치 및 그의 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113517414A (zh) * 2021-07-09 2021-10-19 武汉天马微电子有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
CN112002730A (zh) 2020-11-27
US11600804B2 (en) 2023-03-07
US20200381670A1 (en) 2020-12-03

Similar Documents

Publication Publication Date Title
JP7407553B2 (ja) 表示パネル
US10978518B2 (en) Display panel
JP7492835B2 (ja) ディスプレイパネル
US11877491B2 (en) Display panel
US11469287B2 (en) Display panel and method for manufacturing the same
US11450714B2 (en) Display panel and display device including the same
KR20200133086A (ko) 표시 패널
KR20220008995A (ko) 표시 패널
US11574962B2 (en) Display panel including a light control layer and a capping layer
US11502279B2 (en) Display module
US11600804B2 (en) Display panel including a capping layer
KR20200113077A (ko) 표시 패널
US20210376000A1 (en) Display panel and method for manufacturing the same
US20230329064A1 (en) Display device
KR20220102680A (ko) 표시 패널
KR20210005402A (ko) 표시패널
KR20200111872A (ko) 표시장치 및 이의 제조 방법