KR20200124736A - 비디오 코딩을 위한 방법 및 장치 - Google Patents

비디오 코딩을 위한 방법 및 장치 Download PDF

Info

Publication number
KR20200124736A
KR20200124736A KR1020207027952A KR20207027952A KR20200124736A KR 20200124736 A KR20200124736 A KR 20200124736A KR 1020207027952 A KR1020207027952 A KR 1020207027952A KR 20207027952 A KR20207027952 A KR 20207027952A KR 20200124736 A KR20200124736 A KR 20200124736A
Authority
KR
South Korea
Prior art keywords
intra prediction
block
mode
prediction mode
modes
Prior art date
Application number
KR1020207027952A
Other languages
English (en)
Other versions
KR102530377B1 (ko
Inventor
량 자오
산 류
신 자오
샹 리
Original Assignee
텐센트 아메리카 엘엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텐센트 아메리카 엘엘씨 filed Critical 텐센트 아메리카 엘엘씨
Priority to KR1020237015149A priority Critical patent/KR20230065389A/ko
Publication of KR20200124736A publication Critical patent/KR20200124736A/ko
Application granted granted Critical
Publication of KR102530377B1 publication Critical patent/KR102530377B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/44Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/11Selection of coding mode or of prediction mode among a plurality of spatial predictive coding modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/119Adaptive subdivision aspects, e.g. subdivision of a picture into rectangular or non-rectangular coding blocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/132Sampling, masking or truncation of coding units, e.g. adaptive resampling, frame skipping, frame interpolation or high-frequency transform coefficient masking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • H04N19/159Prediction type, e.g. intra-frame, inter-frame or bidirectional frame prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/176Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/593Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving spatial prediction techniques
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 개시내용의 양태들은 비디오 코딩을 위한 방법 및 장치를 제공한다. 장치 내의 처리 회로는 코딩된 비디오 비트스트림으로부터 제1 블록의 예측 정보를 디코딩한다. 제1 블록은 비-정사각형 블록이고, 제1 블록의 예측 정보는 정사각형 블록에 대한 제1 인트라 예측 모드 세트 내의 제1 인트라 예측 모드를 나타낸다. 그 후, 처리 회로는, 제1 인트라 예측 모드가 정사각형 블록에 대한 제1 인트라 예측 모드 세트 내의 비-정사각형 블록에 대한 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 결정하고, 제1 인트라 예측 모드를 비-정사각형 블록에 대해 사용되는 제2 인트라 예측 모드 세트 내의 제2 인트라 예측 모드에 재매핑한다. 또한, 처리 회로는 제2 인트라 예측 모드에 따라 제1 블록의 적어도 하나의 샘플을 재구성한다.

Description

비디오 코딩을 위한 방법 및 장치
인용에 의한 통합
본 출원은, 2018년 7월 2일자로 출원된 미국 가출원 번호 제62/693,050호, "METHODS AND APPARATUS FOR WIDE ANGULAR INTRA PREDICTION IN VIDEO COMPRESSION"의 우선권의 이익을 주장하는, 2018년 9월 28일자로 출원된 미국 특허 출원 제16/147,503호, "METHOD AND APPARATUS FOR VIDEO CODING", 지금은 미국 특허 제10,284,866호의 우선권의 이익을 주장하고, 그 전체 내용이 인용에 의해 본 명세서에 통합된다.
기술분야
본 개시내용은 일반적으로 비디오 코딩에 관련된 실시예들을 설명한다.
본 명세서에 제공되는 배경기술 설명은 본 개시내용의 맥락을 일반적으로 제시하려는 목적을 위한 것이다. 현재 호명된 발명자들의 연구 - 그 연구가 이 배경기술 부분에서 설명되는 한 - 뿐만 아니라 출원 시에 종래 기술로서의 자격이 없을 수 있는 설명의 양태들은 명백하게도 또는 암시적으로도 본 개시내용에 대한 종래 기술로서 인정되지 않는다.
비디오 코딩 및 디코딩은 움직임 보상을 갖는 인터-화상 예측(inter-picture prediction)을 사용하여 수행될 수 있다. 압축되지 않은 디지털 비디오는 일련의 화상들을 포함할 수 있고, 각각의 화상은, 예를 들어, 1920x1080 루미넌스 샘플들 및 연관된 크로미넌스 샘플들의 공간 차원(spatial dimension)을 갖는다. 이 일련의 화상들은, 예를 들어, 초당 60개 화상 또는 60 Hz의, 고정된 또는 가변 화상 레이트(비공식적으로 프레임 레이트로도 알려져 있음)를 가질 수 있다. 압축되지 않은 비디오는 상당한 비트레이트 요건들을 갖는다. 예를 들어, 샘플당 8 비트에서의 1080p60 4:2:0 비디오(60 Hz 프레임 레이트에서의 1920x1080 루미넌스 샘플 해상도)는 1.5 Gbit/s 대역폭에 가까울 것을 요구한다. 그러한 비디오의 시간은 600 기가바이트보다 많은 저장 공간을 필요로 한다.
비디오 코딩 및 디코딩의 하나의 목적은, 압축을 통한, 입력 비디오 신호에서의 중복성(redundancy)의 감소일 수 있다. 압축은 전술한 대역폭 또는 저장 공간 요건들을, 일부 경우들에서, 2 자릿수 이상 감소시키는 데 도움이 될 수 있다. 무손실 및 손실 압축 둘 다뿐만 아니라 이들의 조합이 이용될 수 있다.
무손실 압축은 압축된 원래 신호로부터 원래 신호의 정확한 사본이 재구성될 수 있는 기법들을 지칭한다. 손실 압축을 이용할 때, 재구성된 신호는 원래 신호와 동일하지 않을 수 있지만, 원래 신호와 재구성된 신호 사이의 왜곡은 재구성된 신호를 의도된 응용에 유용하게 만들 정도로 충분히 작다. 비디오의 경우, 손실 압축이 널리 이용된다. 용인되는 왜곡의 양은 응용에 의존한다; 예를 들어, 특정 소비자 스트리밍 응용들의 사용자들은 텔레비전 기여 응용들(television contribution applications)의 사용자들보다 더 높은 왜곡을 용인할 수 있다. 달성가능한 압축비는 더 높은 허용가능한/용인가능한 왜곡이 더 높은 압축비를 산출할 수 있다는 것을 반영할 수 있다.
비디오 인코더 및 디코더는, 예를 들어, 움직임 보상, 변환, 양자화, 및 엔트로피 코딩을 포함하는, 수개의 넓은 카테고리들로부터의 기법들을 활용할 수 있다.
비디오 코덱 기술들은 인트라 코딩(intra coding)으로 알려진 기법들을 포함할 수 있다. 인트라 코딩에서, 샘플 값들은 이전에 재구성된 참조 화상들로부터의 샘플들 또는 다른 데이터를 참조하지 않고 표현된다. 일부 비디오 코덱들에서, 화상은 샘플들의 블록들로 공간적으로 세분된다. 샘플들의 모든 블록들이 인트라 모드에서 코딩될 때, 그 화상은 인트라 화상(intra picture)일 수 있다. 인트라 화상들 및 그것들의 파생물들, 예컨대, 독립 디코더 리프레시 화상들(independent decoder refresh pictures)은 디코더 상태를 리셋하기 위해 사용될 수 있고, 따라서 코딩된 비디오 비트스트림 및 비디오 세션에서의 첫번째 화상으로서 또는 스틸 이미지(still image)로서 사용될 수 있다. 인트라 블록의 샘플들은 변환에 노출될 수 있고, 변환 계수들은 엔트로피 코딩 전에 양자화될 수 있다. 인트라 예측은 사전-변환 도메인(pre-transform domain)에서 샘플 값들을 최소화하는 기법일 수 있다. 일부 경우들에서, 변환 후의 DC 값이 더 작을수록, 그리고 AC 계수들이 더 작을수록, 엔트로피 코딩 후의 블록을 나타내기 위해 주어진 양자화 스텝 크기(quantization step size)에서 더 적은 비트들이 요구된다.
예를 들면, MPEG-2 세대 코딩 기술들(MPEG-2 generation coding technologies)로부터 알려진 것과 같은 전통적인 인트라 코딩은 인트라 예측을 사용하지 않는다. 그러나, 일부 더 새로운 비디오 압축 기술들은, 예를 들어, 공간적으로 이웃하고 디코딩 순서에서 선행하는 데이터 블록들의 인코딩/디코딩 동안 획득된 주위의 샘플 데이터 및/또는 메타데이터로부터 시도하는 기법들을 포함한다. 이러한 기법들은 이후 "인트라 예측(intra prediction)" 기법들로 불린다. 적어도 일부 경우들에서, 인트라 예측은 참조 화상들로부터가 아니라 재구성 중인 현재 화상으로부터의 참조 데이터만을 사용한다는 점에 유의한다.
많은 상이한 형태의 인트라 예측이 있을 수 있다. 그러한 기법들 중 하나보다 많은 기법이 주어진 비디오 코딩 기술에서 사용될 수 있는 경우, 사용 중인 기법은 인트라 예측 모드에서 코딩될 수 있다. 특정 경우들에서, 모드들은 서브모드들 및/또는 파라미터들을 가질 수 있고, 이들은 개별적으로 코딩되거나 모드 코드워드에 포함될 수 있다. 주어진 모드/서브모드/파라미터 조합에 어느 코드워드를 사용할지는 인트라 예측을 통해 코딩 효율 이득에 영향을 미칠 수 있고, 따라서 엔트로피 코딩 기술이 코드워드들을 비트스트림으로 변환하는 데 사용될 수 있다.
특정 모드의 인트라 예측이 H.264에서 도입되었고, H.265에서 개선되었고, JEM(joint exploration model), VVC(versatile video coding), BMS(benchmark set)와 같은 더 새로운 코딩 기술들에서 더 개선되었다. 이미 이용가능한 샘플들에 속하는 이웃 샘플 값들을 사용하여 예측자 블록(predictor block)이 형성될 수 있다. 이웃 샘플들의 샘플 값들은 방향에 따라 예측자 블록 내로 복사된다. 사용중인 방향에 대한 참조는 비트스트림에서 코딩될 수 있거나, 그 자체가 예측될 수 있다.
도 1을 참조하면, 우측 하부에는 H.265의 35개의 가능한 예측자 방향들로부터 알려진 9개의 예측자 방향의 서브세트가 도시되어 있다. 화살표들이 수렴(converge)하는 포인트(101)는 예측되고 있는 샘플을 나타낸다. 화살표들은 샘플이 예측되고 있는 방향을 나타낸다. 예를 들어, 화살표(102)는, 샘플(101)이 샘플 또는 샘플들로부터 우측 상부로, 수평으로부터 45도 각도로 예측된다는 것을 나타낸다. 유사하게, 화살표(103)는, 샘플(101)이 샘플 또는 샘플들로부터 샘플(101)의 우측 하부로, 수평으로부터 22.5도 각도로 예측된다는 것을 나타낸다.
여전히 도 1을 참조하면, 우측 상단에, 4x4 샘플들의 정사각형 블록(104)(볼드체 파선으로 표시됨)이 묘사되어 있다. 정사각형 블록(104)은 16개의 샘플을 포함하며, 각각의 샘플은 "S", Y 차원에서의 위치(예를 들어, 행 인덱스), 및 X 차원에서의 위치(예를 들어, 열 인덱스)로 라벨링되어 있다. 예를 들어, 샘플 S21은 Y 차원에서의 (상단으로부터) 2번째 샘플 및 X 차원에서의 (좌측으로부터) 1번째 샘플이다. 유사하게, 샘플 S44는 블록(104)에서 Y 차원과 X 차원 둘 다에서의 4번째 샘플이다. 블록의 크기가 4x4 샘플이므로, S44는 우측 하단에 있다. 유사한 넘버링 방식을 따르는 참조 샘플들이 더 도시되어 있다. 참조 샘플이 R, 블록(104)에 대한 Y 위치(예를 들어, 행 인덱스) 및 X 위치(열 인덱스)로 라벨링되어 있다. H.264와 H.265 둘 다에서는, 예측 샘플들이 재구성중인 블록에 이웃하며; 따라서 음의 값들이 사용될 필요가 없다.
인트라 화상 예측은 시그널링된 예측 방향에 의해 적합한 바와 같이 이웃 샘플들로부터 참조 샘플 값들을 복사함으로써 작동할 수 있다. 예를 들어, 코딩된 비디오 비트스트림은, 이 블록에 대해, 화살표(102)와 일치하는 예측 방향 - 즉, 샘플들이 예측 샘플 또는 샘플들로부터 우측 상부로, 수평으로부터 45도 각도로 예측됨 - 을 나타내는 시그널링을 포함한다고 가정한다. 그 경우, 샘플들 S41, S32, S23, 및 S14는 동일한 R05로부터 예측된다. 이어서, 샘플 S44는 R08로부터 예측된다.
특정 경우들에서, 특히, 방향들이 45도로 균등하게 분할가능하지 않을 때, 참조 샘플을 계산하기 위해, 다수의 참조 샘플들의 값들이, 예를 들어, 보간을 통해 조합될 수 있다.
가능한 방향들의 수는 비디오 코딩 기술이 발전함에 따라 증가하였다. H.264(2003년)에서, 9개의 상이한 방향이 표현될 수 있었다. 그것은 H.265(2013년)에서 33으로 증가하였고, JEM/VVC/BMS는 공개 시점에 최대 65개의 방향을 지원할 수 있다. 가장 가능성이 높은 방향들을 식별하기 위한 실험들이 수행되었고, 엔트로피 코딩에서의 특정 기법들을 사용하여 적은 수의 비트들로 그러한 가능성이 있는 방향들(those likely directions)을 나타내어, 가능성이 더 낮은 방향들에 대해서는 특정 페널티를 허용한다. 또한, 방향들 자체는 이웃하는, 이미 디코딩된, 블록들에서 사용되는 이웃 방향들로부터 때때로 예측될 수 있다.
도 2는 시간 경과에 따라 증가하는 수의 예측 방향들을 예시하기 위해 JEM에 따라 65개의 인트라 예측 방향을 도시하는 개략도(201)이다.
방향을 나타내는 코딩된 비디오 비트스트림 내의 인트라 예측 방향 비트들의 매핑은 비디오 코딩 기술마다 상이한 형태일 수 있고; 예를 들어, 인트라 예측 모드에 대한 예측 방향의 코드워드들로의 간단한 직접 매핑들로부터, 가장 가능성 있는 모드들 및 유사한 기법들을 수반하는 복잡한 적응적 방식들에 이르기까지 다양할 수 있다. 본 기술분야의 통상의 기술자는 이러한 기법들에 쉽게 익숙하다. 그러나, 모든 경우에, 특정한 다른 방향들보다 비디오 콘텐츠에서 발생할 가능성이 통계적으로 낮은 특정 방향들이 있을 수 있다. 비디오 압축의 목표는 중복성의 감소이므로, 잘 동작하는 비디오 코딩 기술에서, 그러한 가능성이 더 낮은 방향들은 가능성이 더 높은 방향들보다 더 많은 수의 비트들로 표현될 것이다.
본 개시내용의 양태들은 비디오 코딩을 위한 방법 및 장치를 제공한다. 일부 예들에서, 장치는 처리 회로를 포함한다. 처리 회로는 코딩된 비디오 비트스트림으로부터 제1 블록의 예측 정보를 디코딩한다. 제1 블록은 비-정사각형 블록이고, 제1 블록의 예측 정보는 정사각형 블록에 대한 제1 인트라 예측 모드 세트 내의 제1 인트라 예측 모드를 나타낸다. 그 후, 처리 회로는, 제1 인트라 예측 모드가 정사각형 블록에 대한 제1 인트라 예측 모드 세트 내의 비-정사각형 블록에 대한 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 결정하고, 제1 인트라 예측 모드를 비-정사각형 블록에 대해 사용되는 제2 인트라 예측 모드 세트 내의 제2 인트라 예측 모드에 재매핑한다. 제2 인트라 예측 모드 세트는 디스에이블된 인트라 예측 모드들의 서브세트를 포함하지 않는다. 또한, 처리 회로는 제2 인트라 예측 모드에 따라 제1 블록의 적어도 하나의 샘플을 재구성한다.
일부 예들에서, 처리 회로는 제2 인트라 예측 모드와 연관된 인트라 예측 각도 파라미터를 결정하고, 인트라 예측 각도 파라미터에 따라 제1 블록의 적어도 하나의 샘플을 재구성한다. 일 예에서, 제2 인트라 예측 모드는 제1 인트라 예측 모드 세트에 포함되지 않는다.
일부 예들에서, 처리 회로는 제1 블록의 형상에 기초하여 제2 인트라 예측 모드 세트를 결정한다. 일부 실시예들에서, 처리 회로는 제1 블록의 종횡비를 계산하고, 제1 블록의 종횡비에 기초하여, 비-정사각형 블록에 대한 디스에이블된 인트라 예측 모드들의 서브세트를 결정한다. 예를 들어, 디스에이블된 인트라 예측 모드들의 서브세트는, 제1 블록의 더 짧은 변에 대한 더 긴 변의 비율(ratio of a longer side to a shorter side)이 2 이하일 때 제1 수의 디스에이블된 인트라 예측 모드를 갖고, 비율이 4 이상일 때 제2 수의 디스에이블된 인트라 예측 모드를 갖고, 제2 수는 제1 수보다 크다.
또한, 일부 실시예들에서, 처리 회로는, 제1 블록의 폭이 제1 블록의 높이보다 크다고 결정하고, 제1 인트라 예측 모드가 제1 인트라 예측 모드 세트에서 좌측-하단 대각선 방향 모드로부터 시작하는 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 검출한다. 다른 실시예에서, 처리 회로는, 제1 블록의 높이가 제1 블록의 폭보다 크다고 결정하고, 제1 인트라 예측 모드가 제1 인트라 예측 모드 세트에서 우측-상단 대각선 방향 모드로부터 시작하는 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 검출한다.
일부 실시예들에서, 처리 회로는, 제1 블록의 폭이 제1 블록의 높이보다 크다고 결정하고, 제1 인트라 예측 모드와 연관된 모드 번호에 값을 더하여 제1 인트라 예측 모드를 제2 인트라 예측 모드에 재매핑한다. 일부 예들에서, 처리 회로는, 제1 블록의 높이가 제1 블록의 폭보다 크다고 결정하고, 제1 인트라 예측 모드와 연관된 모드 번호에서 값을 빼서 제1 인트라 예측 모드를 제2 인트라 예측 모드로 변환한다.
본 개시내용의 양태들은, 비디오 디코딩을 위해 컴퓨터에 의해 실행될 때, 컴퓨터로 하여금 비디오 코딩을 위한 방법을 수행하게 하는 명령어들을 저장하는 비일시적 컴퓨터 판독가능 매체를 또한 제공한다.
개시된 주제의 추가의 특징들, 본질 및 다양한 이점들이 다음의 상세한 설명 및 첨부 도면들로부터 더 명백할 것이다.
도 1은 H.265에 따른 인트라 예측 모드들의 서브세트의 개략도이다.
도 2는 JEM에 따른 인트라 예측 방향들의 도면이다.
도 3은 일 실시예에 따른 통신 시스템(300)의 단순화된 블록도의 개략도이다.
도 4는 일 실시예에 따른 통신 시스템(400)의 단순화된 블록도의 개략도이다.
도 5는 일 실시예에 따른 디코더의 단순화된 블록도의 개략도이다.
도 6은 일 실시예에 따른 인코더의 단순화된 블록도의 개략도이다.
도 7은 다른 실시예에 따른 인코더의 블록도를 도시한다.
도 8은 다른 실시예에 따른 디코더의 블록도를 도시한다.
도 9는 광각 모드들의 예를 예시하는 개략도(900)를 도시한다.
도 10은 일부 종래의 인트라 예측 모드들을 광각 모드들에 재매핑하는 예를 도시한다.
도 11은 일부 종래의 인트라 예측 모드들을 광각 모드들에 재매핑하는 다른 예를 도시한다.
도 12는 종래의 인트라 예측 방향들 및 광각 인트라 예측 방향들을 나타내는 개략도를 도시한다.
도 13은 본 개시내용의 일 실시예에 따른 프로세스(1300)를 약술하는 흐름도를 도시한다.
도 14는 일 실시예에 따른 컴퓨터 시스템의 개략도이다.
도 3은 본 개시내용의 일 실시예에 따른 통신 시스템(300)의 단순화된 블록도를 예시한다. 통신 시스템(300)은, 예를 들어, 네트워크(350)를 통해, 서로 통신할 수 있는 복수의 단말 디바이스를 포함한다. 예를 들어, 통신 시스템(300)은 네트워크(350)를 통해 상호접속되는 제1 쌍의 단말 디바이스들(310 및 320)을 포함한다. 도 3의 예에서, 제1 쌍의 단말 디바이스들(310 및 320)은 데이터의 단방향 송신을 수행한다. 예를 들어, 단말 디바이스(310)는 네트워크(350)를 통해 다른 단말 디바이스(320)로의 송신을 위해 비디오 데이터(예를 들어, 단말 디바이스(310)에 의해 캡처되는 비디오 화상들의 스트림)를 코딩할 수 있다. 인코딩된 비디오 데이터는 하나 이상의 코딩된 비디오 비트스트림의 형식으로 송신될 수 있다. 단말 디바이스(320)는 네트워크(350)로부터 코딩된 비디오 데이터를 수신하고, 코딩된 비디오 데이터를 디코딩하여 비디오 화상들을 복구하고 복구된 비디오 데이터에 따라 비디오 화상들을 디스플레이할 수 있다. 단방향 데이터 송신은 미디어 서빙 응용들(media serving applications) 등에서 일반적일 수 있다.
다른 예에서, 통신 시스템(300)은, 예를 들어, 영상 회의 동안 발생할 수 있는 코딩된 비디오 데이터의 양방향 송신을 수행하는 제2 쌍의 단말 디바이스들(330 및 340)을 포함한다. 데이터의 양방향 송신을 위해, 일 예에서, 단말 디바이스들(330 및 340) 중의 각각의 단말 디바이스는 네트워크(350)를 통해 단말 디바이스들(330 및 340) 중의 다른 단말 디바이스로의 송신을 위해 비디오 데이터(예를 들어, 단말 디바이스에 의해 캡처되는 비디오 화상들의 스트림)를 코딩할 수 있다. 단말 디바이스들(330 및 340) 중의 각각의 단말 디바이스는 또한 단말 디바이스들(330 및 340) 중의 다른 단말 디바이스에 의해 송신된 코딩된 비디오 데이터를 수신할 수 있고, 코딩된 비디오 데이터를 디코딩하여 비디오 화상들을 복구할 수 있고, 복구된 비디오 데이터에 따라 액세스가능한 디스플레이 디바이스에서 비디오 화상들을 디스플레이할 수 있다.
도 3의 예에서, 단말 디바이스들(310, 320, 330 및 340)은 서버들, 개인용 컴퓨터들 및 스마트폰들로서 예시될 수 있지만, 본 개시내용의 원리들은 그렇게 제한되지 않는다. 본 개시내용의 실시예들은 랩톱 컴퓨터들, 태블릿 컴퓨터들, 미디어 플레이어들 및/또는 전용 영상 회의 장비를 이용한 응용을 찾는다. 네트워크(350)는 예를 들어 와이어라인(유선) 및/또는 무선 통신 네트워크들을 포함하여, 단말 디바이스들(310, 320, 330 및 340) 사이에 코딩된 비디오 데이터를 전달하는 임의의 수의 네트워크들을 나타낸다. 통신 네트워크(350)는 회선 교환 및/또는 패킷 교환 채널들에서 데이터를 교환할 수 있다. 대표적인 네트워크들은 통신 네트워크들, 로컬 영역 네트워크들, 광역 네트워크들 및/또는 인터넷을 포함한다. 본 논의의 목적을 위해, 네트워크(350)의 아키텍처 및 토폴로지는 아래에서 본 명세서에서 설명되지 않는 한 본 개시내용의 동작에 중요하지 않을 수 있다.
도 4는, 개시된 주제를 위한 응용에 대한 예로서, 스트리밍 환경에서의 비디오 인코더 및 비디오 디코더의 배치를 예시한다. 개시된 주제는, 예를 들어, 영상 회의, 디지털 TV, CD, DVD, 메모리 스틱 등을 포함하는 디지털 미디어 상의 압축된 비디오의 저장 등을 포함하여, 다른 비디오 인에이블 응용들에 동등하게 적용가능할 수 있다.
스트리밍 시스템은, 예를 들어 압축되지 않은 비디오 화상들의 스트림(402)을 생성하는 비디오 소스(401), 예를 들어 디지털 카메라를 포함할 수 있는 캡처 서브시스템(413)을 포함할 수 있다. 일 예에서, 비디오 화상들의 스트림(402)은 디지털 카메라에 의해 촬영되는 샘플들을 포함한다. 인코딩된 비디오 데이터(404)(또는 코딩된 비디오 비트스트림)와 비교할 때 많은 데이터 볼륨을 강조하기 위해 굵은 라인으로 묘사된 비디오 화상들의 스트림(402)은 비디오 소스(401)에 결합된 비디오 인코더(403)를 포함하는 전자 디바이스(420)에 의해 처리될 수 있다. 비디오 인코더(403)는 아래에서 더 상세히 설명되는 바와 같이 개시된 주제의 양태들을 가능하게 하거나 구현하기 위해 하드웨어, 소프트웨어, 또는 이들의 조합을 포함할 수 있다. 비디오 화상들의 스트림(402)과 비교할 때 적은 데이터 볼륨을 강조하기 위해 얇은 라인으로서 묘사된 인코딩된 비디오 데이터(404)(또는 인코딩된 비디오 비트스트림(404))는 미래의 사용을 위해 스트리밍 서버(405) 상에 저장될 수 있다. 도 4에서의 클라이언트 서브시스템들(406 및 408)과 같은 하나 이상의 스트리밍 클라이언트 서브시스템들은 스트리밍 서버(405)에 액세스하여 인코딩된 비디오 데이터(404)의 사본들(407 및 409)을 검색할 수 있다. 클라이언트 서브시스템(406)은, 예를 들어, 전자 디바이스(430) 내에 비디오 디코더(410)를 포함할 수 있다. 비디오 디코더(410)는 인코딩된 비디오 데이터의 착신 사본(407)을 디코딩하고 디스플레이(412)(예를 들어, 디스플레이 스크린) 또는 다른 렌더링 디바이스(묘사되지 않음) 상에 렌더링될 수 있는 비디오 화상들의 발신 스트림(411)을 생성한다. 일부 스트리밍 시스템들에서, 인코딩된 비디오 데이터(404, 407, 및 409)(예를 들어, 비디오 비트스트림들)는 특정 비디오 코딩/압축 표준들에 따라 인코딩될 수 있다. 그러한 표준들의 예들은 ITU-T 권고안(Recommendation) H.265를 포함한다. 일 예에서, 개발 중인 비디오 코딩 표준은 비공식적으로 다용도 비디오 코딩(Versatile Video Coding) 또는 VVC로 알려져 있다. 개시된 주제는 VVC의 맥락에서 사용될 수 있다.
전자 디바이스들(420 및 430)은 다른 컴포넌트들(도시되지 않음)을 포함할 수 있다는 점에 유의한다. 예를 들어, 전자 디바이스(420)는 비디오 디코더(도시되지 않음)도 포함할 수 있고 전자 디바이스(430)는 비디오 인코더(도시되지 않음)도 포함할 수 있다. 도 5는 본 개시내용의 일 실시예에 따른 비디오 디코더(510)의 블록도를 도시한다. 비디오 디코더(510)는 전자 디바이스(530)에 포함될 수 있다. 전자 디바이스(530)는 수신기(531)(예를 들어, 수신 회로)를 포함할 수 있다. 비디오 디코더(510)는 도 4의 예에서의 비디오 디코더(410) 대신에 사용될 수 있다.
수신기(531)는 비디오 디코더(510)에 의해 디코딩될 하나 이상의 코딩된 비디오 시퀀스를 수신할 수 있다; 동일한 또는 다른 실시예에서, 한 번에 하나의 코딩된 비디오 시퀀스를 수신할 수 있으며, 여기서 각각의 코딩된 비디오 시퀀스의 디코딩은 다른 코딩된 비디오 시퀀스들과 독립적이다. 코딩된 비디오 시퀀스는, 인코딩된 비디오 데이터를 저장하는 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는, 채널(501)로부터 수신될 수 있다. 수신기(531)는 인코딩된 비디오 데이터를 다른 데이터, 예를 들어, 코딩된 오디오 데이터 및/또는 보조 데이터 스트림들과 함께 수신할 수 있고, 이들은 그것들 각자의 사용 엔티티들(묘사되지 않음)에 포워딩될 수 있다.
수신기(531)는 코딩된 비디오 시퀀스를 다른 데이터로부터 분리할 수 있다. 네트워크 지터를 방지하기 위해, 수신기(531)와 엔트로피 디코더/파서(520)(이후 "파서(520)") 사이에 버퍼 메모리(515)가 결합될 수 있다. 특정 응용들에서, 버퍼 메모리(515)는 비디오 디코더(510)의 일부이다. 다른 것들에서, 그것은 비디오 디코더(510)(묘사되지 않음) 외부에 있을 수 있다. 또 다른 것들에서, 예를 들어 네트워크 지터를 방지하기 위해, 비디오 디코더(510) 외부의 버퍼 메모리(묘사되지 않음), 그리고 추가로, 예를 들어 플레이 아웃 타이밍을 핸들링하기 위해, 비디오 디코더(510) 내부의 다른 버퍼 메모리(515)가 존재할 수 있다. 수신기(531)가 충분한 대역폭 및 제어가능성의 저장/포워드 디바이스로부터, 또는 등시 동기식 네트워크(isosynchronous network)로부터 데이터를 수신하고 있을 때, 버퍼 메모리(515)는 필요하지 않을 수 있거나, 작을 수 있다. 인터넷과 같은 최선 노력 패킷 네트워크들 상에서의 사용을 위해, 버퍼 메모리(515)는 요구될 수 있고, 비교적 클 수 있고, 유리하게는 적응적 크기일 수 있고, 비디오 디코더(510) 외부의 운영 체제 또는 유사한 요소들(묘사되지 않음)에서 적어도 부분적으로 구현될 수 있다.
비디오 디코더(510)는 코딩된 비디오 시퀀스로부터 심볼들(521)을 재구성하기 위해 파서(520)를 포함할 수 있다. 해당 심볼들의 카테고리들은 비디오 디코더(510)의 동작을 관리하기 위해 사용되는 정보, 및 잠재적으로, 도 5에 도시된 바와 같이, 전자 디바이스(530)의 일체 부분(integral part)은 아니지만 전자 디바이스(530)에 결합될 수 있는 렌더링 디바이스(512)(예를 들어, 디스플레이 스크린)와 같은 렌더링 디바이스를 제어하기 위한 정보를 포함한다.
렌더링 디바이스(들)에 대한 제어 정보는 보충 증강 정보(Supplementary Enhancement Information)(SEI 메시지들) 또는 비디오 사용성 정보(Video Usability Information)(VUI) 파라미터 세트 프래그먼트들(묘사되지 않음)의 형태로 될 수 있다. 파서(520)는 수신되는 코딩된 비디오 시퀀스를 파싱/엔트로피 디코딩할 수 있다. 코딩된 비디오 시퀀스의 코딩은 비디오 코딩 기술 또는 표준에 따를 수 있고, 가변 길이 코딩, 허프만 코딩(Huffman coding), 맥락 민감성(context sensitivity)을 갖거나 갖지 않는 산술 코딩 등을 포함하는 다양한 원리들을 따를 수 있다. 파서(520)는, 코딩된 비디오 시퀀스로부터, 그룹에 대응하는 적어도 하나의 파라미터에 기초하여, 비디오 디코더 내의 픽셀들의 서브그룹들 중 적어도 하나에 대한 서브그룹 파라미터들의 세트를 추출할 수 있다. 서브그룹들은 화상 그룹들(Groups of Pictures, GOPs), 화상들, 타일들, 슬라이스들, 매크로블록들, 코딩 유닛들(Coding Units, CUs), 블록들, 변환 유닛들(Transform Units, TUs), 예측 유닛들(Prediction Units, PUs) 등을 포함할 수 있다. 파서(520)는 또한 코딩된 비디오 시퀀스로부터 변환 계수들, 양자화기 파라미터 값들, 움직임 벡터들 등과 같은 정보를 추출할 수 있다.
파서(520)는 버퍼 메모리(515)로부터 수신된 비디오 시퀀스에 대해 엔트로피 디코딩/파싱 동작을 수행하여, 심볼들(521)을 생성할 수 있다.
심볼들(521)의 재구성은 코딩된 비디오 화상 또는 그것의 부분들의 타입(예컨대: 인터 및 인트라 화상, 인터 및 인트라 블록), 및 다른 인자들에 의존하여 다수의 상이한 유닛들을 수반할 수 있다. 어느 유닛들이 수반되는지, 그리고 어떻게 되는지는 파서(520)에 의해 코딩된 비디오 시퀀스로부터 파싱된 서브그룹 제어 정보에 의해 제어될 수 있다. 파서(520)와 아래의 다수의 유닛 사이의 그러한 서브그룹 제어 정보의 흐름은 명확성을 위해 묘사되어 있지 않다.
이미 언급된 기능 블록들 이외에, 비디오 디코더(510)는 아래에 설명되는 바와 같이 개념적으로 다수의 기능 유닛으로 세분될 수 있다. 상업적 제약 하에서 동작하는 실제 구현에서, 이들 유닛 중 다수는 서로 밀접하게 상호작용하고, 적어도 부분적으로 서로 통합될 수 있다. 그러나, 개시된 주제를 설명하기 위해, 아래의 기능 유닛들로의 개념적 세분이 적절하다.
제1 유닛은 스케일러/역변환 유닛(551)이다. 스케일러/역변환 유닛(551)은, 파서(520)로부터의 심볼(들)(521)로서, 어느 변환을 사용할지, 블록 크기, 양자화 인자, 양자화 스케일링 행렬들(quantization scaling matrices) 등을 포함하여, 제어 정보뿐만 아니라 양자화된 변환 계수를 수신한다. 스케일러/역변환 유닛(551)은 집계기(aggregator)(555)에 입력될 수 있는 샘플 값들을 포함하는 블록들을 출력할 수 있다.
일부 경우들에서, 스케일러/역변환(551)의 출력 샘플들은 인트라 코딩된 블록; 즉, 이전에 재구성된 화상들로부터의 예측 정보를 사용하는 것이 아니고, 현재 화상의 이전에 재구성된 부분들로부터의 예측 정보를 사용할 수 있는 블록에 관련될 수 있다. 그러한 예측 정보는 인트라 화상 예측 유닛(552)에 의해 제공될 수 있다. 일부 경우들에서, 인트라 화상 예측 유닛(552)은 현재 화상 버퍼(558)로부터 페치된 주위의 이미 재구성된 정보를 사용하여, 재구성 중인 블록의 동일한 크기 및 형상의 블록을 생성한다.
현재 화상 버퍼(558)는, 예를 들어, 부분적으로 재구성된 현재 화상 및/또는 완전히 재구성된 현재 화상을 버퍼링한다. 집계기(555)는, 일부 경우들에서, 샘플당 기준으로, 인트라 예측 유닛(552)이 생성한 예측 정보를 스케일러/역변환 유닛(551)에 의해 제공된 출력 샘플 정보에 추가한다.
다른 경우들에서, 스케일러/역변환 유닛(551)의 출력 샘플들은 인터 코딩되고, 잠재적으로 움직임 보상된 블록에 관련될 수 있다. 그러한 경우에, 움직임 보상 예측 유닛(553)은 참조 화상 메모리(557)에 액세스하여 예측에 사용되는 샘플들을 페치할 수 있다. 블록에 관련된 심볼들(521)에 따라 페치된 샘플들을 움직임 보상한 후에, 이들 샘플은 집계기(555)에 의해 스케일러/역변환 유닛(551)의 출력(이 경우 잔차 샘플들 또는 잔차 신호라고 불림)에 추가되어 출력 샘플 정보를 생성할 수 있다. 움직임 보상 예측 유닛(553)이 예측 샘플들을 페치하는 참조 화상 메모리(557) 내의 어드레스들은, 예를 들어 X, Y, 및 참조 화상 컴포넌트들을 가질 수 있는 심볼들(521)의 형식으로 움직임 보상 예측 유닛(553)에 이용가능한 움직임 벡터들에 의해 제어될 수 있다. 움직임 보상은 또한 서브샘플 정확한 움직임 벡터들이 사용 중일 때 참조 화상 메모리(557)로부터 페치된 샘플 값들의 보간, 움직임 벡터 예측 메커니즘 등을 포함할 수 있다.
집계기(555)의 출력 샘플들에 대해 루프 필터 유닛(556) 내의 다양한 루프 필터링 기법들이 수행될 수 있다. 비디오 압축 기술들은, 파서(520)로부터의 심볼들(521)로서 루프 필터 유닛(556)에 이용가능하게 되고 코딩된 비디오 시퀀스(코딩된 비디오 비트스트림이라고도 지칭됨)에 포함된 파라미터들에 의해 제어되지만, 코딩된 화상 또는 코딩된 비디오 시퀀스의 이전(디코딩 순서로) 부분들의 디코딩 동안 획득된 메타-정보에 응답할 뿐만 아니라, 이전에 재구성된 및 루프-필터링된 샘플 값들에 응답할 수도 있는 인-루프 필터(in-loop filter) 기술들을 포함할 수 있다.
루프 필터 유닛(556)의 출력은 렌더링 디바이스(512)에 출력될 뿐만 아니라 미래의 인터-화상 예측에서 사용하기 위해 참조 화상 메모리(557)에 저장될 수도 있는 샘플 스트림일 수 있다.
특정 코딩된 화상들은, 완전히 재구성되면, 미래 예측을 위한 참조 화상들로서 사용될 수 있다. 예를 들어, 현재 화상에 대응하는 코딩된 화상이 완전히 재구성되고 코딩된 화상이 참조 화상으로서 식별되면(예를 들어, 파서(520)에 의해), 현재 화상 버퍼(558)는 참조 화상 메모리(557)의 일부가 될 수 있고, 다음의 코딩된 화상의 재구성을 개시하기 전에 새로운 현재 화상 버퍼가 재할당될 수 있다.
비디오 디코더(510)는 ITU-T Rec. H.265와 같은 표준에서의 미리 결정된 비디오 압축 기술에 따라 디코딩 동작들을 수행할 수 있다. 코딩된 비디오 시퀀스가 비디오 압축 기술 또는 표준의 구문과 비디오 압축 기술 또는 표준에서 문서화된 프로파일들 둘 다를 고수한다는 점에서, 코딩된 비디오 시퀀스는 사용 중인 비디오 압축 기술 또는 표준에 의해 특정된 구문을 따를 수 있다. 구체적으로, 프로파일은 비디오 압축 기술 또는 표준에서 이용가능한 모든 툴들로부터 해당 프로파일 하에서 사용하기 위해 이용가능한 유일한 툴들로서 특정 툴들을 선택할 수 있다. 또한 준수를 위해 필요한 것은 코딩된 비디오 시퀀스의 복잡성이 비디오 압축 기술 또는 표준의 레벨에 의해 정의된 경계 내에 있는 것일 수 있다. 일부 경우들에서, 레벨들은 최대 화상 크기, 최대 프레임 레이트, 최대 재구성 샘플 레이트(예를 들어, 초당 메가샘플수로 측정됨), 최대 참조 화상 크기 등을 제한한다. 레벨들에 의해 설정된 한계들은, 일부 경우들에서, HRD(Hypothetical Reference Decoder) 사양들 및 코딩된 비디오 시퀀스에서 시그널링된 HRD 버퍼 관리를 위한 메타데이터를 통해 추가로 제한될 수 있다.
일 실시예에서, 수신기(531)는 인코딩된 비디오와 함께 추가적인(중복) 데이터를 수신할 수 있다. 이 추가적인 데이터는 코딩된 비디오 시퀀스(들)의 일부로서 포함될 수 있다. 이 추가적인 데이터는 데이터를 적절히 디코딩하고/하거나 원래의 비디오 데이터를 더 정확하게 재구성하기 위해 비디오 디코더(510)에 의해 사용될 수 있다. 추가적인 데이터는 예를 들어, 시간, 공간, 또는 신호 잡음 비(SNR) 향상 계층들, 중복 슬라이스들, 중복 화상들, 순방향 오류 정정 코드들 등의 형태로 될 수 있다.
도 6은 본 개시내용의 일 실시예에 따른 비디오 인코더(603)의 블록도를 도시한다. 비디오 인코더(603)는 전자 디바이스(620)에 포함된다. 전자 디바이스(620)는 송신기(640)(예를 들어, 송신 회로)를 포함한다. 비디오 인코더(603)는 도 4의 예에서의 비디오 인코더(403) 대신에 사용될 수 있다.
비디오 인코더(603)는 비디오 인코더(603)에 의해 코딩될 비디오 이미지(들)를 캡처할 수 있는 비디오 소스(601)(도 6의 예에서는 전자 디바이스(620)의 일부가 아님)로부터 비디오 샘플들을 수신할 수 있다. 다른 예에서, 비디오 소스(601)는 전자 디바이스(620)의 일부이다.
비디오 소스(601)는, 임의의 적합한 비트 심도(예를 들어: 8 비트, 10 비트, 12 비트, ...), 임의의 색공간(예를 들어, BT.601 Y CrCB, RGB, ...), 및 임의의 적합한 샘플링 구조(예를 들어, Y CrCb 4:2:0, Y CrCb 4:4:4)일 수 있는 디지털 비디오 샘플 스트림의 형식으로 비디오 인코더(603)에 의해 코딩될 소스 비디오 시퀀스를 제공할 수 있다. 미디어 서빙 시스템에서, 비디오 소스(601)는 이전에 준비된 비디오를 저장하는 저장 디바이스일 수 있다. 영상 회의 시스템에서, 비디오 소스(601)는 비디오 시퀀스로서 로컬 이미지 정보를 캡처하는 카메라일 수 있다. 비디오 데이터는 순차적으로 볼 때 움직임을 부여하는 복수의 개별 화상으로서 제공될 수 있다. 화상들 자체는 픽셀들의 공간 어레이로서 조직될 수 있고, 여기서 각각의 픽셀은 사용 중인 샘플링 구조, 색 공간 등에 의존하여 하나 이상의 샘플을 포함할 수 있다. 본 기술분야의 통상의 기술자는 픽셀들과 샘플들 사이의 관계를 쉽게 이해할 수 있다. 아래의 설명은 샘플들에 초점을 맞춘다.
일 실시예에 따르면, 비디오 인코더(603)는 소스 비디오 시퀀스의 화상들을 실시간으로 또는 응용에 의해 요구되는 임의의 다른 시간 제약들 하에서 코딩된 비디오 시퀀스(643)로 코딩 및 압축할 수 있다. 적절한 코딩 속도를 시행하는 것이 제어기(650)의 하나의 기능이다. 일부 실시예들에서, 제어기(650)는 아래 설명되는 바와 같이 다른 기능 유닛들을 제어하고 다른 기능 유닛들에 기능적으로 결합된다. 결합은 명확성을 위해 묘사되어 있지 않다. 제어기(650)에 의해 설정된 파라미터들은 레이트 제어 관련 파라미터들(화상 스킵, 양자화기, 레이트-왜곡 최적화 기법들의 람다 값, ...), 화상 크기, 화상 그룹(GOP) 레이아웃, 최대 움직임 벡터 검색 범위 등을 포함할 수 있다. 제어기(650)는 특정 시스템 설계에 대해 최적화된 비디오 인코더(603)에 관련된 다른 적합한 기능들을 갖도록 구성될 수 있다.
일부 실시예들에서, 비디오 인코더(603)는 코딩 루프에서 동작하도록 구성된다. 과도하게 단순화된 설명으로서, 일 예에서, 코딩 루프는 소스 코더(630)(예를 들어, 코딩될 입력 화상, 및 참조 화상(들)에 기초하여 심볼 스트림과 같은 심볼들을 생성하는 것을 담당함), 및 비디오 인코더(603)에 임베드된 (로컬) 디코더(633)를 포함할 수 있다. 디코더(633)는 (원격) 디코더가 또한 생성하는 것과 유사한 방식으로 샘플 데이터를 생성하기 위해 심볼들을 재구성한다(심볼들과 코딩된 비디오 비트스트림 사이의 임의의 압축이 개시된 주제에서 고려되는 비디오 압축 기술들에서 무손실이기 때문에). 재구성된 샘플 스트림(샘플 데이터)은 참조 화상 메모리(634)에 입력된다. 심볼 스트림의 디코딩이 디코더 위치(로컬 또는 원격)와는 독립적으로 비트-정확한 결과들을 야기하기 때문에, 참조 화상 메모리(634) 내의 콘텐츠도 또한 로컬 인코더와 원격 인코더 사이에서 비트 정확하다. 다시 말해서, 인코더의 예측 부분은 디코딩 동안 예측을 사용할 때 디코더가 "보는" 것과 정확히 동일한 샘플 값들을 참조 화상 샘플로서 "본다". 참조 화상 동기성(reference picture synchronicity)의 이러한 기본적인 원리(그리고 결과적인 드리프트, 예를 들어, 채널 오류들 때문에 동기성이 유지될 수 없는 경우)는 일부 관련 기술들에서도 사용된다.
"로컬" 디코더(633)의 동작은 도 5와 관련하여 위에서 이미 상세히 설명된 비디오 디코더(510)와 같은 "원격" 디코더와 동일할 수 있다. 그러나, 또한 도 5를 잠시 참조하면, 심볼들이 이용가능하고 엔트로피 코더(645) 및 파서(520)에 의한 코딩된 비디오 시퀀스로의 심볼들의 인코딩/디코딩이 무손실일 수 있기 때문에, 버퍼 메모리(515), 및 파서(520)를 포함하는, 비디오 디코더(510)의 엔트로피 디코딩 부분들은 로컬 디코더(633)에서 완전히 구현되지 않을 수 있다.
이 시점에서 이루어질 수 있는 관찰은, 디코더에 존재하는 파싱/엔트로피 디코딩을 제외한 임의의 디코더 기술이 또한 필연적으로, 대응하는 인코더에서, 실질적으로 동일한 기능 형식으로 존재할 필요가 있다는 점이다. 이러한 이유로, 개시된 주제는 디코더 동작에 초점을 맞춘다. 인코더 기술들은 포괄적으로 설명된 디코더 기술들의 역(inverse)이기 때문에 그것들에 대한 설명은 축약될 수 있다. 특정 영역들에서만 더 상세한 설명이 요구되고 아래에 제공된다.
동작 동안, 일부 예들에서, 소스 코더(630)는, "참조 화상"으로 지정된 비디오 시퀀스로부터의 하나 이상의 이전에 코딩된 화상을 참조하여 예측적으로 입력 화상을 코딩하는, 움직임 보상된 예측 코딩을 수행할 수 있다. 이러한 방식으로, 코딩 엔진(632)은 입력 화상의 픽셀 블록들과 입력 화상에 대한 예측 참조(들)로서 선택될 수 있는 참조 화상(들)의 픽셀 블록들 사이의 차이들을 코딩한다.
로컬 비디오 디코더(633)는, 소스 코더(630)에 의해 생성된 심볼들에 기초하여, 참조 화상들로서 지정될 수 있는 화상들의 코딩된 비디오 데이터를 디코딩할 수 있다. 코딩 엔진(632)의 동작들은 유리하게는 손실 프로세스들일 수 있다. 코딩된 비디오 데이터가 비디오 디코더(도 6에 도시되지 않음)에서 디코딩될 수 있는 경우, 재구성된 비디오 시퀀스는 전형적으로 일부 오류들을 갖는 소스 비디오 시퀀스의 복제본(replica)일 수 있다. 로컬 비디오 디코더(633)는 참조 화상들에 대해 비디오 디코더에 의해 수행될 수 있는 디코딩 프로세스들을 복제하고 재구성된 참조 화상들이 참조 화상 캐시(634)에 저장되게 할 수 있다. 이러한 방식으로, 비디오 인코더(603)는 (송신 오류들이 없이) 원단(far-end) 비디오 디코더에 의해 획득될 재구성된 참조 화상으로서 공통 콘텐츠를 갖는 재구성된 참조 화상들의 사본들을 저장할 수 있다.
예측기(635)는 코딩 엔진(632)에 대한 예측 검색들을 수행할 수 있다. 즉, 코딩될 새로운 화상에 대해, 예측기(635)는 새로운 화상들에 대한 적절한 예측 참조로서 역할을 할 수 있는 참조 화상 움직임 벡터들, 블록 형상들 등과 같은 특정 메타데이터 또는 샘플 데이터(후보 참조 픽셀 블록들로서)에 대해 참조 화상 메모리(634)를 검색할 수 있다. 예측기(635)는 적절한 예측 참조들을 찾기 위해 샘플 블록-바이-픽셀 블록(sample block-by-pixel block) 기준으로 동작할 수 있다. 일부 경우들에서, 예측기(635)에 의해 획득된 검색 결과들에 의해 결정된 바와 같이, 입력 화상은 참조 화상 메모리(634)에 저장된 다수의 참조 화상으로부터 인출된 예측 참조들을 가질 수 있다.
제어기(650)는, 예를 들어, 비디오 데이터를 인코딩하기 위해 사용되는 파라미터들 및 서브그룹 파라미터들의 설정을 포함하여, 소스 코더(630)의 코딩 동작을 관리할 수 있다.
전술한 모든 기능 유닛들의 출력은 엔트로피 코더(645)에서 엔트로피 코딩을 거칠 수 있다. 엔트로피 코더(645)는 다양한 기능 유닛들에 의해 생성된 심볼들을, 본 기술분야의 통상의 기술자에게 예를 들어 허프만 코딩, 가변 길이 코딩, 산술 코딩 등으로서 알려진 기술들에 따라 심볼들을 무손실 압축함으로써, 코딩된 비디오 시퀀스로 변환한다.
송신기(640)는, 인코딩된 비디오 데이터를 저장할 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는, 통신 채널(660)을 통한 송신을 준비하기 위해 엔트로피 코더(645)에 의해 생성된 코딩된 비디오 시퀀스(들)를 버퍼링할 수 있다. 송신기(640)는 비디오 코더(603)로부터의 코딩된 비디오 데이터를 송신될 다른 데이터, 예를 들어, 코딩된 오디오 데이터 및/또는 보조 데이터 스트림(소스들이 도시되지 않음)과 병합할 수 있다.
제어기(650)는 비디오 인코더(603)의 동작을 관리할 수 있다. 코딩 동안, 제어기(650)는, 각자의 화상에 적용될 수 있는 코딩 기법들에 영향을 미칠 수 있는, 특정 코딩된 화상 타입을 각각의 코딩된 화상에 할당할 수 있다. 예를 들어, 화상들은 종종 다음 화상 타입들 중 하나로서 할당될 수 있다:
인트라 화상(Intra Picture)(I 화상)은 예측의 소스로서 시퀀스 내의 임의의 다른 화상을 사용하지 않고 코딩되고 디코딩될 수 있는 것일 수 있다. 일부 비디오 코덱들은, 예를 들어, 독립 디코더 리프레시(Independent Decoder Refresh)("IDR") 화상들을 포함하는, 상이한 타입들의 인트라 화상들을 허용한다. 본 기술분야의 통상의 기술자는 I 화상들의 해당 변형들 및 그것들 각자의 응용들 및 특징들을 인식한다.
예측 화상(Predictive picture)(P 화상)은 각각의 블록의 샘플 값들을 예측하기 위해 많아야 하나의 움직임 벡터 및 참조 인덱스를 사용하여 인트라 예측 또는 인터 예측을 사용하여 코딩되고 디코딩될 수 있는 것일 수 있다.
양방향 예측 화상(Bi-directionally Predictive Picture)(B 화상)은 각각의 블록의 샘플 값들을 예측하기 위해 많아야 2개의 움직임 벡터 및 참조 인덱스를 사용하여 인트라 예측 또는 인터 예측을 사용하여 코딩되고 디코딩될 수 있는 것일 수 있다. 유사하게, 다중-예측 화상들은 단일 블록의 재구성을 위해 2개보다 많은 참조 화상 및 연관된 메타데이터를 사용할 수 있다.
소스 화상들은 일반적으로 복수의 샘플 블록(예를 들어, 각각 4x4, 8x8, 4x8, 또는 16x16 샘플들의 블록들)으로 공간적으로 세분되고 블록-바이-블록(block-by-block) 기준으로 코딩될 수 있다. 블록들은 블록들의 각자의 화상들에 적용되는 코딩 할당에 의해 결정된 다른(이미 코딩된) 블록들을 참조하여 예측적으로 코딩될 수 있다. 예를 들어, I 화상들의 블록들은 비예측적으로 코딩될 수 있거나 그것들은 동일한 화상의 이미 코딩된 블록들을 참조하여 예측적으로 코딩될 수 있다(공간 예측 또는 인트라 예측). P 화상의 픽셀 블록들은, 하나의 이전에 코딩된 참조 화상을 참조하여 공간 예측을 통해 또는 시간 예측을 통해, 예측적으로 코딩될 수 있다. B 화상들의 블록들은, 하나 또는 2개의 이전에 코딩된 참조 화상을 참조하여 공간 예측을 통해 또는 시간 예측을 통해, 예측적으로 코딩될 수 있다.
비디오 인코더(603)는 ITU-T Rec. H.265와 같은 표준에서의 미리 결정된 비디오 코딩 기술에 따라 코딩 동작들을 수행할 수 있다. 그것의 동작 중에, 비디오 인코더(603)는, 입력 비디오 시퀀스에서 시간 및 공간 중복성을 이용하는 예측 코딩 동작들을 포함하여, 다양한 압축 동작들을 수행할 수 있다. 따라서, 코딩된 비디오 데이터는 사용 중인 비디오 코딩 기술 또는 표준에 의해 특정된 구문을 따를 수 있다.
일 실시예에서, 송신기(640)는 인코딩된 비디오와 함께 추가적인 데이터를 송신할 수 있다. 소스 코더(630)는 코딩된 비디오 시퀀스의 일부로서 그러한 데이터를 포함할 수 있다. 추가적인 데이터는 시간/공간/SNR 향상 계층들, 중복 화상들 및 슬라이스들과 같은 다른 형태들의 중복 데이터, SEI(Supplementary Enhancement Information) 메시지들, VUI(Visual Usability Information) 파라미터 세트 프래그먼트들 등을 포함할 수 있다.
비디오는 시간 시퀀스에서 복수의 소스 화상(비디오 화상)으로서 캡처될 수 있다. 인트라-화상 예측(종종 인트라 예측으로 축약됨)은 주어진 화상에서 공간 상관을 이용하고, 인터-화상 예측은 화상들 사이의 (시간 또는 다른) 상관을 이용한다. 일 예에서, 현재 화상이라고 지칭되는, 인코딩/디코딩 중인 특정 화상이 블록들로 분할된다. 현재 화상 내의 블록이 비디오 내의 이전에 코딩되고 여전히 버퍼링된 참조 화상 내의 참조 블록과 유사할 때, 현재 화상 내의 블록은 움직임 벡터라고 지칭되는 벡터에 의해 코딩될 수 있다. 움직임 벡터는 참조 화상 내의 참조 블록을 가리키고, 다수의 참조 화상이 사용 중인 경우, 참조 화상을 식별하는 제3의 차원을 가질 수 있다.
일부 실시예들에서, 인터-화상 예측에서 양방향 예측(bi-prediction) 기법이 사용될 수 있다. 양방향 예측 기법에 따르면, 둘 다 비디오 내의 현재 화상에 디코딩 순서에서 앞서는(그러나, 디스플레이 순서에서, 과거 및 미래에 각각 있을 수 있는) 제1 참조 화상 및 제2 참조 화상과 같은 2개의 참조 화상이 사용된다. 현재 화상 내의 블록은 제1 참조 화상 내의 제1 참조 블록을 가리키는 제1 움직임 벡터, 및 제2 참조 화상 내의 제2 참조 블록을 가리키는 제2 움직임 벡터에 의해 코딩될 수 있다. 블록은 제1 참조 블록과 제2 참조 블록의 조합에 의해 예측될 수 있다.
또한, 코딩 효율을 개선하기 위해 인터-화상 예측에서 병합 모드 기법이 사용될 수 있다.
본 개시내용의 일부 실시예들에 따르면, 인터-화상 예측들 및 인트라-화상 예측들과 같은 예측들이 블록들의 단위로 수행된다. 예를 들어, HEVC 표준에 따르면, 비디오 화상들의 시퀀스 내의 화상은 압축을 위해 코딩 트리 단위들(CTU)로 분할되고, 화상 내의 CTU들은 64x64 픽셀들, 32x32 픽셀들, 또는 16x16 픽셀들과 같은 동일한 크기를 갖는다. 일반적으로, CTU는 3개의 코딩 트리 블록(coding tree block)(CTB)을 포함하는데, 이는 하나의 루마 CTB 및 2개의 크로마 CTB이다. 각각의 CTU는 하나 또는 다수의 코딩 단위(CU)로 재귀적으로 쿼드트리 분열(recursively quadtree split)될 수 있다. 예를 들어, 64x64 픽셀들의 CTU는 64x64 픽셀들의 하나의 CU, 또는 32x32 픽셀들의 4개의 CU, 또는 16x16 픽셀들의 16개의 CU로 분열될 수 있다. 일 예에서, 각각의 CU는, 인터 예측 타입 또는 인트라 예측 타입과 같은, CU에 대한 예측 타입을 결정하기 위해 분석된다. CU는 시간 및/또는 공간 예측성에 의존하여 하나 이상의 예측 단위(PU)로 분열된다. 일반적으로, 각각의 PU는 루마 예측 블록(PB), 및 2개의 크로마 PB를 포함한다. 일 실시예에서, 코딩(인코딩/디코딩)에서의 예측 동작은 예측 블록의 단위로 수행된다. 예측 블록의 예로서 루마 예측 블록을 사용하여, 예측 블록은, 8x8 픽셀들, 16x16 픽셀들, 8x16 픽셀들, 16x8 픽셀들 등과 같은, 픽셀들에 대한 값들(예를 들어, 루마 값들)의 행렬을 포함한다.
도 7은 본 개시내용의 다른 실시예에 따른 비디오 인코더(703)의 도면을 도시한다. 비디오 인코더(703)는 비디오 화상들의 시퀀스에서 현재 비디오 화상 내의 샘플 값들의 처리 블록(예를 들어, 예측 블록)을 수신하고, 처리 블록을 코딩된 비디오 시퀀스의 일부인 코딩된 화상 내에 인코딩하도록 구성된다. 일 예에서, 비디오 인코더(703)는 도 4의 예에서의 비디오 인코더(403) 대신에 사용된다.
HEVC 예에서, 비디오 인코더(703)는 8x8 샘플들 등의 예측 블록과 같은 처리 블록에 대한 샘플 값들의 행렬 등을 수신한다. 비디오 인코더(703)는 처리 블록이, 예를 들어, 레이트-왜곡 최적화를 사용하여 인트라 모드, 인터 모드, 또는 양방향 예측 모드 중 어느 것을 사용하여 최선으로 코딩되는지를 결정한다. 처리 블록이 인트라 모드로 코딩되어야 할 때, 비디오 인코더(703)는 인트라 예측 기법을 사용하여 처리 블록을 코딩된 화상 내에 인코딩할 수 있다; 그리고 처리 블록이 인터 모드 또는 양방향 예측 모드로 코딩되어야 할 때, 비디오 인코더(703)는 인터 예측 또는 양방향 예측 기법을 각각 사용하여 처리 블록을 코딩된 화상 내에 인코딩할 수 있다. 특정 비디오 코딩 기술들에서, 병합 모드는 예측자들 외부의 코딩된 움직임 벡터 성분의 혜택 없이 하나 이상의 움직임 벡터 예측자들로부터 움직임 벡터가 도출되는 인터 화상 예측 서브모드일 수 있다. 특정 다른 비디오 코딩 기술들에서, 대상 블록에 적용가능한 움직임 벡터 성분이 존재할 수 있다. 일 예에서, 비디오 인코더(703)는 처리 블록들의 모드를 결정하기 위한 모드 결정 모듈(도시되지 않음)과 같은 다른 컴포넌트들을 포함한다.
도 7의 예에서, 비디오 인코더(703)는 도 7에 도시된 바와 같이 함께 결합된 인터 인코더(inter encoder)(730), 인트라 인코더(intra encoder)(722), 잔차 계산기(residue calculator)(723), 스위치(726), 잔차 인코더(724), 일반 제어기(721) 및 엔트로피 인코더(725)를 포함한다.
인터 인코더(730)는 현재 블록(예를 들어, 처리 블록)의 샘플들을 수신하고, 블록을 참조 화상들 내의 하나 이상의 참조 블록(예를 들어, 이전 화상들 및 나중 화상들 내의 블록들)과 비교하고, 인터 예측 정보(예를 들어, 인터 인코딩 기법에 따른 중복 정보의 설명, 움직임 벡터들, 병합 모드 정보)를 생성하고, 임의의 적합한 기법을 사용하여 인터 예측 정보에 기초하여 인터 예측 결과들(예를 들어, 예측된 블록)을 계산하도록 구성된다. 일부 예들에서, 참조 화상들은 인코딩된 비디오 정보에 기초하여 디코딩되는 디코딩된 참조 화상들이다.
인트라 인코더(722)는 현재 블록(예를 들어, 처리 블록)의 샘플들을 수신하고, 일부 경우들에서 블록을 동일한 화상 내의 이미 코딩된 블록들과 비교하고, 변환 후 양자화된 계수들을 생성하고, 일부 경우들에서 또한 인트라 예측 정보(예를 들어, 하나 이상의 인트라 인코딩 기법에 따라 인트라 예측 방향 정보)를 수신하도록 구성된다.
일반 제어기(721)는 일반 제어 데이터를 결정하고 일반 제어 데이터에 기초하여 비디오 인코더(703)의 다른 컴포넌트들을 제어하도록 구성된다. 일 예에서, 일반 제어기(721)는 블록의 모드를 결정하고, 모드에 기초하여 스위치(726)에 제어 신호를 제공한다. 예를 들어, 모드가 인트라일 때, 일반 제어기(721)는 잔차 계산기(723)에 의한 사용을 위해 인트라 모드 결과를 선택하도록 스위치(726)를 제어하고, 인트라 예측 정보를 선택하고 인트라 예측 정보를 비트스트림에 포함시키도록 엔트로피 인코더(725)를 제어하고; 모드가 인터 모드일 때, 일반 제어기(721)는 잔차 계산기(723)에 의한 사용을 위해 인터 예측 결과를 선택하도록 스위치(726)를 제어하고, 인터 예측 정보를 선택하고 인터 예측 정보를 비트스트림에 포함시키도록 엔트로피 인코더(725)를 제어한다.
잔차 계산기(723)는 수신된 블록과 인트라 인코더(722) 또는 인터 인코더(730)로부터 선택된 예측 결과들 사이의 차이(잔차 데이터)를 계산하도록 구성된다. 잔차 인코더(724)는 잔차 데이터에 기초하여 동작하여 잔차 데이터를 인코딩하여 변환 계수들을 생성하도록 구성된다. 일 예에서, 잔차 인코더(724)는 잔차 데이터를 주파수 도메인으로 변환하고, 변환 계수들을 생성하도록 구성된다. 그 후 변환 계수들에 대해 양자화 처리를 수행하여 양자화된 변환 계수들을 획득한다.
엔트로피 인코더(725)는 인코딩된 블록을 포함하도록 비트스트림을 포맷하도록 구성된다. 엔트로피 인코더(725)는 HEVC 표준과 같은 적합한 표준에 따라 다양한 정보를 포함하도록 구성된다. 일 예에서, 엔트로피 인코더(725)는 일반 제어 데이터, 선택된 예측 정보(예를 들어, 인트라 예측 정보 또는 인터 예측 정보), 잔차 정보, 및 다른 적합한 정보를 비트스트림 내에 포함시키도록 구성된다. 개시된 주제에 따르면, 인터 모드 또는 양방향 예측 모드의 병합 서브모드에서 블록을 코딩할 때, 잔차 정보가 존재하지 않는다는 점에 유의한다.
도 8은 본 개시내용의 다른 실시예에 따른 비디오 디코더(810)의 도면을 도시한다. 비디오 디코더(810)는 코딩된 비디오 시퀀스의 일부인 코딩된 화상을 수신하고, 코딩된 화상을 디코딩하여 재구성된 화상을 생성하도록 구성된다. 일 예에서, 비디오 디코더(810)는 도 4의 예에서의 비디오 디코더(410) 대신에 사용된다.
도 8의 예에서, 비디오 디코더(810)는 도 8에 도시된 바와 같이 함께 결합된 엔트로피 디코더(871), 인터 디코더(880), 잔차 디코더(873), 재구성 모듈(874), 및 인트라 디코더(872)를 포함한다.
엔트로피 디코더(871)는, 코딩된 화상으로부터, 코딩된 화상이 구성되는 구문 요소들을 나타내는 특정 심볼들을 재구성하도록 구성될 수 있다. 그러한 심볼들은, 예를 들어, 블록이 코딩되는 모드(예를 들어, 인트라, 인터, b-예측(b-predicted) 등, 후자의 둘은 병합 서브모드 또는 다른 서브모드에서), 인트라 디코더(872) 또는 인터 디코더(880) 각각에 의한 예측을 위해 사용되는 특정 샘플 또는 메타데이터를 식별할 수 있는 예측 정보(예컨대, 예를 들어, 인트라 예측 정보 또는 인터 예측 정보), 예를 들어 양자화된 변환 계수들의 형태로 된 잔차 정보 등을 포함할 수 있다. 일 예에서, 예측 모드가 인터 또는 양방향 예측 모드일 때, 인터 예측 정보가 인터 디코더(880)에 제공되고; 예측 타입이 인트라 예측 타입일 때, 인트라 예측 정보가 인트라 디코더(872)에 제공된다. 잔차 정보에 대해 역양자화가 수행될 수 있고 이는 잔차 디코더(873)에 제공된다.
인터 디코더(880)는 인터 예측 정보를 수신하고, 인터 예측 정보에 기초하여 인터 예측 결과들을 생성하도록 구성된다.
인트라 디코더(872)는 인트라 예측 정보를 수신하고, 인트라 예측 정보에 기초하여 예측 결과들을 생성하도록 구성된다.
잔차 디코더(873)는 역양자화를 수행하여 탈양자화된(de-quantized) 변환 계수들을 추출하고, 탈양자화된 변환 계수들을 처리하여 잔차를 주파수 도메인으로부터 공간 도메인으로 변환하도록 구성된다. 잔차 디코더(873)는 또한 (양자화기 파라미터(QP)를 포함하도록) 특정 제어 정보를 요구할 수 있고, 그 정보는 엔트로피 디코더(871)에 의해 제공될 수 있다(이는 단지 낮은 볼륨의 제어 정보일 수 있으므로 데이터 경로가 묘사되지 않음).
재구성 모듈(874)은, 공간 도메인에서, 잔차 디코더(873)에 의해 출력된 잔차와 예측 결과들(경우에 따라 인터 또는 인트라 예측 모듈에 의해 출력된 것)을 조합하여 재구성된 블록을 형성하도록 구성하고, 재구성된 블록은 재구성된 화상의 일부일 수 있고, 재구성된 화상은 결국 재구성된 비디오의 일부일 수 있다. 시각적 품질을 개선하기 위해 디블로킹 동작 등과 같은 다른 적합한 동작들이 수행될 수 있다는 점에 유의한다.
비디오 인코더들(403, 603 및 703), 및 비디오 디코더들(410, 510 및 810)은 임의의 적합한 기법을 사용하여 구현될 수 있다는 점에 유의한다. 일 실시예에서, 비디오 인코더들(403, 603 및 703), 및 비디오 디코더들(410, 510 및 810)은 하나 이상의 집적 회로를 사용하여 구현될 수 있다. 다른 실시예에서, 비디오 인코더들(403, 603 및 603), 및 비디오 디코더들(410, 510 및 810)은 소프트웨어 명령어들을 실행하는 하나 이상의 프로세서를 사용하여 구현될 수 있다. 본 개시내용의 일부 양태들에 따르면, 인트라 예측들에 대해, 비디오를 압축하고 대역폭 또는 저장 공간 요건들을 감소시키기 위해 광각 모드들이 사용될 수 있다.
도 9는 광각 모드들의 예를 예시하는 개략도(900)를 도시한다. 일반적으로, 인트라 예측은, 종래의 인트라 예측 모드들로 불리는, (모드 34를 나타내는, 도 9에서 34를 가리키는 화살표에 대응하는) 우측-상단으로 45도 방향 내지 (모드 2를 나타내는, 도 9에서 2를 가리키는 화살표에 대응하는) 좌측-하단 방향으로 45도 방향 내에 있다. 35개의 HEVC 인트라 예측 모드가 적용될 때, 모드 2는 좌측-하단 대각선 모드로 지칭되고 모드 34는 우측-상단 대각선 모드로 지칭된다. 종래의 인트라 예측 모드들에 의해 커버되는 예측 방향의 범위를 초과한 광각들은 광각 인트라 예측 모드들에 대응할 수 있다.
일부 예들에서, 광각 인트라 예측 방향은 하나의 종래의 인트라 예측 방향과 연관된다. 예를 들어, 광각 인트라 예측 방향 및 그 연관된 인트라 예측 방향은 동일한 방향성을 캡처하지만, 반대 측들(좌측 열 또는 상단 행)의 참조 샘플들을 이용한다. 일 예에서, 광각 인트라 예측 모드는 이용가능한 광각 "플립 모드"를 갖는 연관된 방향에 대한 1비트 플래그를 전송함으로써 시그널링된다. 도 9의 예에서, 35를 가리키는 화살표를 갖는 제1 방향은 광각 인트라 예측 방향이고, 03을 가리키는 화살표를 갖는 제2 방향과 연관된다. 따라서, 제1 방향은 제2 방향에 대해 1 비트 플래그를 전송함으로써 시그널링될 수 있다.
일 실시예에서, 33-방향 각도 인트라 예측의 경우, 새로운 모드들의 이용가능성은 45도 대각선 우측-상단 모드(즉, 35개의 종래의 인트라 모드가 적용될 때의 모드 34) 및 좌측-하단 모드(즉, 35개의 종래의 인트라 모드가 적용될 때의 모드 2)에 가장 가까운 10개의 방향 모드들로 한정된다. 실제 샘플 예측 프로세스는 HEVC 또는 VVC에서의 것을 따른다.
도 9의 예에는, 모드 2 내지 모드 34와 연관되는 33개의 인트라 예측 방향들이 도시되어 있다. 일 예에서, 블록의 폭이 블록의 높이보다 클 때, 모드 35 및 모드 36과 연관된 방향들은 광각 인트라 예측 방향들로서 사용될 수 있다. 다음으로, 모드 3 및 모드 4는 표시된 모드를 사용할지 또는 모드 35 및 모드 36의 플립된 광각 방향들을 사용할지를 표시하는 여분의 플래그들을 가질 수 있다. 일부 예들(예를 들어, 다기능 비디오 코딩 테스트 모델 1(VTM1))에서, 정사각형 블록과 비-정사각형 블록 둘 다는 쿼드 트리, 이진 트리 및 삼진 트리(QT+BT+TT) 분할 구조에서 지원된다. 정사각형 및 비-정사각형 블록에 대한 인트라 예측 설계가 정사각형 블록들에 대한 동일한 인트라 예측 모드들(예를 들어, 모드 2 내지 모드 34)을 사용하는 경우, 인트라 예측 모드들(예를 들어, 도 9의 예에서의 모드 2 내지 모드 34)은 비-정사각형 블록들에 대해 효율적이지 않다. 광각 예측 모드들(예를 들어, 도 9의 예에서의 모드 35 및 모드 36)은 비-정사각형 블록들을 보다 효율적으로 인코딩하는데 사용될 수 있다.
일부 예들에서, 광각 인트라 예측의 시그널링은 인트라 예측 모드에 의존한다. 따라서, 광각 제어 플래그들을 파싱할 때 파싱 의존성 문제(인트라 예측 모드가 파싱 프로세스 동안 재구성될 필요가 있음)가 있다.
일부 실시예들에서, 정사각형 블록들에 대한 일부 인트라 예측 모드들은 비-정사각형 블록들에 대한 광각 예측 모드들에 재매핑된다. 일 예에서, 재매핑 프로세스 동안, 정사각형 블록들에 대한 일부 인트라 예측 모드들이 정사각형 블록들에 원래 사용되는 인트라 예측 모드 세트로부터 제거되고, 동일한 수의 광각 예측 모드들이 인트라 예측 모드 세트에 추가되어 특정 비-정사각형 블록들에 대한 새로운 인트라 예측 모드 세트를 형성한다. 따라서, 인트라 예측 모드 세트 내의 특정 수의 모드들은 변경되고, 다른 것들은 동일하게 유지된다. 일부 예들에서, 변경된 특정 수의 모드들은 블록의 종횡비와 같은 블록 형상에 의존한다.
정사각형 블록들의 경우, 종래의 인트라 예측 모드 세트가 인트라 예측에 사용될 수 있고, 종래의 인트라 예측 모드 세트에 대한 모드 수는 35, 67 등일 수 있다. 비-정사각형 블록들의 경우, 일부 모드들은 종래의 인트라 예측 모드 세트로부터 제거될 수 있고, (제거된 모드들과) 동일한 수의 광각 모드들이 나머지 종래의 인트라 예측 모드들에 추가되어 새로운 인트라 예측 모드 세트를 형성한다. 그 결과, 일 예에서, 비-정사각형 블록들 및 정사각형 블록들에 대한 시그널링된 모드 인덱스는 동일하고, 비-정사각형 블록과 정사각형 블록은 동일한 모드 코딩 알고리즘을 공유한다. 35개의 종래의 인트라 예측 모드의 경우에, 추가된 우측-상단 광각 모드들의 인덱스들은 모드 35, 모드 36, 모드 37, 모드 38 등이고, 추가된 좌측-하단 광각 모드들의 인덱스들은 모드 -1, 모드 -2, 모드 -3, 모드 -4 등이다.
도 10 및 도 11은 일부 종래의 인트라 예측 모드들을 광각 모드들에 재매핑하는 2가지 예를 도시한다. 도 10에서, 모드들 2-34는 도 10에 도시된 바와 같이 인트라 예측 방향들과 연관된다. 모드들 2-34는 모드 0 및 모드 1에 포함되어 정사각형 블록들에 대한 종래의 인트라 예측 모드 세트를 형성한다. 도 10의 예에서, 모드 2 및 모드 3은 종래의 인트라 예측 모드 세트로부터 (파선들로 표시된 바와 같이) 제거된다. 또한, 광각 모드 35 및 모드 36이 (점선들로 표시된 바와 같이) 추가되고, 모드 35의 방향은 ((1001)로 표시된 바와 같이) 모드 3의 방향과 반대이고, 모드 36의 방향은 ((1002)로 표시된 바와 같이) 모드 4의 방향과 반대이다. 따라서, 모드 4-36은 모드 0 및 모드 1에 포함되어 특정 비-정사각형 블록들에 대한 새로운 인트라 예측 모드 세트를 형성한다.
도 11에서는, 모드 33 및 모드 34가 (파선들로 표시된 바와 같이) 제거되고, 광각 모드 -1 및 모드 -2가 (점선들로 표시된 바와 같이) 추가된다. 모드 -1의 방향은 ((1101)로 표시된 바와 같이) 모드 33의 방향과 반대이고, 모드 -2의 방향은 ((1102)로 표시된 바와 같이) 모드 32의 방향과 반대이다. 따라서, 모드들 -2 및 -1과 모드들 2-32는 모드 0 및 모드 1에 포함되어 특정 비-정사각형 블록들에 대한 새로운 인트라 예측 모드 세트를 형성한다.
일 실시예에서, 제거된 종래의 모드들과 추가된 광각 모드들 사이의 각도 거리는 90도 초과이고 180도 이하이다. 예를 들어, 35개의 종래의 인트라 예측 모드가 있고, 폭이 높이보다 큰 경우에는, 모드 2 내지 모드 5가 제거되고 광각 모드 35 내지 모드 38이 추가되고; 높이가 폭보다 큰 경우에는, 모드 31 내지 모드 34가 제거되고 모드 -1 내지 모드 -4가 추가된다. 다른 예에서, 67개의 종래의 인트라 예측 모드가 있고, 폭이 높이보다 큰 경우에는, 모드 2 내지 모드 9가 제거되고 모드 67 내지 모드 74가 추가되고; 높이가 폭보다 큰 경우에는, 모드 59 내지 모드 66이 제거되고, 모드 -1 내지 모드 -8이 추가된다.
대안적인 실시예에서, 제거된 종래의 모드들 및 추가된 광각 모드들은 반대 방향들에 있다. 예를 들어, 35개의 종래의 인트라 예측 모드가 있을 때, 폭이 높이보다 큰 경우에는, 모드 3 내지 모드 6이 제거되고 광각 모드 35 내지 모드 38이 추가되고; 높이가 폭보다 큰 경우에는, 모드 30 내지 모드 33이 제거되고 광각 모드 -1 내지 모드 -4가 추가된다. 다른 예로서, 67개의 종래의 인트라 예측 모드가 있을 때, 폭이 높이보다 큰 경우에는, 모드 3 내지 모드 10이 제거되고 광각 모드 67 내지 모드 74가 추가되고; 높이가 폭보다 큰 경우에는, 모드 58 내지 모드 65가 제거되고 광각 모드 -1 내지 모드 -8이 추가된다.
대안적인 실시예에서, 폭이 높이보다 큰 경우, 좌측-하단 방향으로부터 일부 종래의 모드들이 제거되고, 우측-상단 방향으로부터 동일한 수의 광각 모드들이 추가된다. 그렇지 않으면, 높이가 폭보다 큰 경우, 우측-상단 방향으로부터 일부 모드들이 제거되고, 좌측-하단 방향으로부터 동일한 수의 광각 모드들이 추가된다.
예를 들어, 35개의 종래의 인트라 예측 모드가 있고, 폭이 높이보다 큰 경우에는, 모드 2 내지 모드 5가 제거되고 광각 모드 35 내지 모드 38이 추가되고; 높이가 폭보다 큰 경우에는, 모드 31 내지 모드 34가 제거되고 광각 모드 -1 내지 모드 -4가 추가된다.
대안적인 실시예에서, 제거된 종래의 인트라 예측 모드들의 수는 모든 비-정사각형 블록 형상들에 대해 고정된다. 모든 비-정사각형 블록에 대해, N개의 종래의 인트라 예측 모드가 제거되고, 그에 따라 N개의 광각 모드가 추가된다. 예를 들어, 35개의 종래의 모드가 사용될 때에는 N이 1 내지 7일 수 있고, 67개의 종래의 모드가 사용될 때에는 N이 2 내지 14일 수 있고, 129개의 종래의 인트라 예측 모드가 사용될 때에는 N이 4 내지 28일 수 있다.
하나의 하위 실시예에서, N은 SPS(sequence parameter set), PPS(picture parameter set), 슬라이스 헤더와 같은 하이 레벨 구문 요소로서, 또는 화상 영역에 대한 공통 구문 요소 또는 파라미터로서 시그널링될 수 있다.
일 예에서, 35개의 종래의 인트라 예측 모드가 있을 때 4개의 종래의 인트라 모드가 제거되고, 67개의 종래의 인트라 예측 모드가 있을 때 8개의 종래의 인트라 모드가 제거된다.
대안적인 실시예에서, 제거된 종래의 인트라 예측 모드의 수는 비-정사각형 블록들의 형상에 의존한다.
일부 예들에서, 폭/높이<=2 또는 높이/폭<=2(종횡비=폭/높이, 1<종횡비<=2, 또는 1/2<=종횡비<1)일 때 M개의 종래의 인트라 예측 모드가 제거된다. 또한, 폭/높이>=4 또는 높이/폭>=4(종횡비>=4 또는 종횡비<=1/4)일 때 N개의 종래의 인트라 예측 모드가 제거된다. 또한, 일 예에서, 2<종횡비<4 또는 1/4<종횡비<1/2일 때 P개의 종래의 인트라 예측 모드가 제거된다. 일 예에서, M은 N과 동일하지 않다. 일 예에서, 35개의 종래의 인트라 예측 모드가 있을 때 M은 3과 동일하고 N은 5와 동일하고, 67개의 종래의 인트라 예측 모드가 있을 때 M은 6과 동일하고 N은 10과 동일하다. P는 M 또는 N과 동일할 수 있거나, M 또는 N과 상이할 수 있다.
하나의 하위 실시예에서, M 및 N은 SPS(sequence parameter set), PPS(picture parameter set), 슬라이스 헤더와 같은 하이 레벨 구문 요소로서, 또는 화상 영역에 대한 공통 구문 요소 또는 파라미터로서 시그널링될 수 있다. 다른 예에서, 제거된 종래의 인트라 예측 모드의 수는 블록 폭, 블록 높이, 및 블록 폭 대 높이 비, 블록 영역 크기를 포함하지만 이에 한정되지 않는 코딩된 정보에 의존한다.
대안적인 실시예에서, 제거된 종래의 인트라 예측 모드들은 좌측-하단 대각선 모드(즉, 35개의 모드가 적용될 때 모드 2) 또는 우측-상단 대각선 모드(즉, 35개의 모드가 적용될 때 모드 34)로부터 시작하고, 추가된 광각 모드들은 좌측-하단 대각선 모드 또는 우측-상단 대각선 모드를 넘어 가장 가까운 각도(즉, 모드 -1 또는 모드 35)로부터 시작한다.
일부 예들에서, 제거된 종래의 모드들 및 추가된 광각 모드들은 연속적이거나 비연속적일 수 있다. 일 예에서, 35개의 종래의 인트라 예측 모드가 있고 폭이 높이보다 큰 경우, 모드 2 내지 모드 5가 제거되고 광각 모드 35 내지 모드 38이 추가된다. 다른 예에서, 35개의 종래의 인트라 예측 모드가 있고 폭이 높이보다 큰 경우, 모드 2 내지 모드 5가 제거되고 광각 모드 35, 모드 37, 모드 38 및 모드 39가 추가된다.
대안적인 실시예에서, 미사용된/제거된 종래의 인트라 예측 모드들은 추가된 광각 모드들을 나타내는데 사용된다. 그 결과, 미사용된 종래의 인트라 예측 모드들은 여전히 시그널링되지만, 이러한 미사용된 종래의 인트라 예측 모드들의 의미는 추가된 광각 모드들로 변환된다. 예를 들어, 폭이 높이보다 클 때, 모드 2는 제거되지만, 모드 2는 여전히 시그널링된다. 하나의 비-정사각형 블록의 경우, 디코더가 모드 2를 디코딩하고 폭이 높이보다 클 때, 디코더는 모드 2를 모드 35로 변환할 것이다.
대안적인 실시예에서, 현재 블록의 최고 확률 모드(most probable mode, MPM)를 도출하기 위해, 인접 블록들의 인트라 예측이 현재 블록의 인트라 예측 방향 범위를 넘어갈 때, 인접 블록들의 모드들은 현재 블록의 인트라 예측 방향 범위에 의해 커버되는 가장 가까운 방향으로 매핑될 것이다. 예를 들어, 현재 블록이 정사각형 블록이고, 그것의 좌측 블록이 비-정사각형 블록인 경우, 좌측 블록의 모드 번호는 35이다. 모드 35는 현재 블록의 모드 범위에 의해 커버되지 않는다. 따라서, 좌측 블록의 모드는 현재 블록의 모드 범위에 의해 커버되는 가장 가까운 모드 34에 매핑된다.
일부 실시예들에서, 직사각형 블록에 대한 광각 예측을 사용하여 인트라 예측 프로세스가 수행된다. 인트라 예측 프로세스는 (predModeIntra로 표시되는) 인트라 예측 모드, (nWidth로 표시되는) 현재 블록의 폭, (nHeight로 표시되는) 블록의 높이, (p[x][y]로 표시되며, (x=-1, y=-1 내지 nWidth+nHeight-1)(x=0 내지 nWidth+nHeight-1, y=-1)인 이웃 샘플들, 및 현재 블록의 컬러 컴포넌트를 특정하는 변수 cIdx와 같은 입력들을 수신한다. 인트라 예측 프로세스는 예측된 샘플들 predSamples[x][y]을 생성할 수 있으며, x=0 내지 nWidth-1이고, y=0 내지 nHeight-1이다.
일부 실시예들에서, 인트라 예측 프로세스는 인트라 예측 모드 predModeIntra와 각도 파라미터 intraPredAngle 사이의 매핑에 기초하여 수행된다.
도 12는 43개의 인트라 예측 방향을 나타내는 개략도를 도시한다. 43개의 인트라 예측 방향은 종래의 인트라 예측 모드들의 모드 2 내지 모드 34에 대응하는 33개의 종래의 인트라 예측 방향을 포함하고, 모드 34를 넘어 연장되는 5개의 광각 방향(모드들 35 내지 39로 도시되어 있음) 및 모드 2를 넘어 연장되는 5개의 광각 방향(모드들 -1 내지 -5로 도시되어 있음)을 포함한다.
도 12는 또한 상단 눈금자(top-ruler) 및 좌측 눈금자(left-ruler)를 도시한다. 일부 예들에서, 각도 파라미터 intraPredAngle는 상단 눈금자 또는 좌측 눈금자에 따라 측정된다. 표 1은 인트라 예측 모드 predModeIntra와 각도 파라미터 intraPredAngle 사이의 매핑 표를 특정한다.
Figure pct00001
일 예에서, 입력들에서의 인트라 예측 모드 predModeIntra는 제거되는 종래의 인트라 예측 모드들 중 하나이고, 입력들에서의 인트라 예측 모드 predModeIntra는 현재 블록의 종횡비(nWidth/nHeight)에 기초하여 광각 모드로 변환된다.
예를 들어, nWidth/nHeight = 2이고 2 <= predModeIntra <= 4일 때, predModeIntra ← predModeIntra + 33이다. 구체적으로, 블록의 폭 nWidth가 블록의 높이 nHeight의 2배일 때, 3개의 종래의 인트라 예측 모드(모드 2, 모드 3 및 모드 4)가 종래의 인트라 예측 모드 세트로부터 제거되고, 3개의 광각 모드(모드 35, 모드 36 및 모드 37)가 나머지 종래의 인트라 예측 모드들에 추가되어 블록에 대한 새로운 인트라 예측 모드 세트를 형성한다. 입력들에서의 인트라 예측 모드 predModeIntra가 제거된 모드들 중 하나에 대응할 때, 인트라 예측 모드 predModeIntra는 광각 모드로 변환된다.
추가로, nWidth/nHeight >= 4이고 2 <= predModelntra <= 6일 때, predModelntra ← predModelntra + 33이다. 구체적으로, 블록의 폭 nWidth이 블록의 높이 nHeight의 4배 이상일 때, 5개의 종래의 인트라 예측 모드(모드 2, 모드 3, 모드 4, 모드 5, 모드 6)가 종래의 인트라 예측 모드 세트로부터 제거되고, 5개의 광각 모드(모드 35, 모드 36, 모드 37, 모드 38 및 모드 39)가 나머지 종래의 인트라 예측 모드들에 추가되어 블록에 대한 새로운 인트라 예측 모드 세트를 형성한다. 입력들에서의 인트라 예측 모드 predModeIntra가 제거된 모드들 중 하나에 대응할 때, 인트라 예측 모드 predModeIntra는 광각 모드로 변환된다.
추가로, nHeight/nWidth = 2이고 32 <= predModelntra <= 34일 때, predModelntra ← predModelntra - 35이다. 구체적으로, 블록의 높이 nHeight가 블록의 폭 nWidth의 2배일 때, 3개의 종래의 인트라 예측 모드(모드 34, 모드 33 및 모드 32)가 종래의 인트라 예측 모드 세트로부터 제거되고, 3개의 광각 모드(모드 -1, 모드 -2 및 모드 -3)가 나머지 종래의 인트라 예측 모드들에 추가되어 블록에 대한 새로운 인트라 예측 모드 세트를 형성한다. 입력들에서의 인트라 예측 모드 predModeIntra가 제거된 모드들 중 하나에 대응할 때, 인트라 예측 모드 predModeIntra는 광각 모드로 변환된다.
추가로, nHeight/nWidth >= 4이고 30 <= predModelntra <= 34일 때, predModelntra ← predModelntra - 35이다. 구체적으로, 블록의 높이 nHeight가 블록의 폭 nWidth의 4배 이상일 때, 5개의 종래의 인트라 예측 모드(모드 34, 모드 33, 모드 32, 모드 32, 모드 30)가 종래의 인트라 예측 모드 세트로부터 제거되고, 5개의 광각 모드(모드 -1, 모드 -2, 모드 -3, 모드 -4 및 모드 -5)가 나머지 종래의 인트라 예측 모드들에 추가되어 블록에 대한 새로운 인트라 예측 모드 세트를 형성한다. 입력들에서의 인트라 예측 모드 predModeIntra가 제거된 모드들 중 하나에 대응할 때, 인트라 예측 모드 predModeIntra는 광각 모드로 변환된다.
그 후, 인트라 예측 모드 predModeIntra에 기초하여, 대응하는 각도 파라미터 intraPredAngle가, 예를 들어, 표 1에 기초하여 결정될 수 있다. 그 후, 예측된 샘플들 predSamples[x][y]은 HEVC 표준과 같은 적합한 비디오 코딩 표준에 기초하는 각도 파라미터 intraPredAngle에 기초하여 계산될 수 있다.
다른 예에서, 65개의 종래의 인트라 예측 방향이 정사각형 블록의 인트라 예측에 사용된다. 65개의 종래의 인트라 예측 방향은, 도 2에 도시된 바와 같은, 종래의 인트라 예측 모드들인 모드들 2-66에 대응한다. 모드들 2-66 및 모드 0(평면 모드) 및 모드 1(DC 모드)은 정사각형 블록에 대한 67개의 인트라 예측 모드의 세트를 형성한다. 일부 실시예들에서, 다수의 종래의 인트라 예측 모드가 제거되고 동일한 수의 광각 모드들이 직사각형 블록에 대한 새로운 인트라 예측 모드 세트에 추가되고, 그 수는 직사각형 블록의 종횡비에 의존한다.
일부 실시예들에서, 직사각형 블록(현재 블록)에 대한 광각 예측을 사용하여 인트라 예측 프로세스가 수행된다. 인트라 예측 프로세스는 인트라 예측 모드 predModeIntra, 현재 블록의 폭 nWidth, 블록의 높이 nHeight, (p[x][y]로 표시되며, (x=-1, y=-1 내지 nWidth+nHeight-1)(x=0 내지 nWidth+nHeight-1, y=-1)인 이웃 샘플들과 같은 입력들을 수신한다. 인트라 예측 프로세스는 예측된 샘플들 predSamples[x][y]을 생성할 수 있으며, x=0 내지 nWidth-1이고, y=0 내지 nHeight-1이다.
일 예에서, 변수 whRatio는 min(abs(Log2(nWidth/nHeight)), 2)과 동일하도록 정의된다. nWidth가 nHeight보다 크지만, nHeight의 2배보다 작으면, whRatio는 1보다 작다. nWidth가 nHeight의 2배와 동일할 때, whRatio는 1과 동일하다. nWidth가 nHeight의 2배보다 크지만, nHeight의 4배보다 작으면, whRatio는 (1,2)의 범위 내의 값이다. nWidth가 nHeight의 4배일 때, whRatio는 2와 동일하다. nWidth가 nHeight의 4배보다 클 때, whRatio는 2와 동일하다.
유사하게, nHeight가 nWidth보다 크지만, nWidth의 2배보다 작을 때, whRatio는 1보다 작다. nHeight가 nWidth의 2배와 동일할 때, whRatio는 1과 동일하다. nHeight가 nWidth의 2배보다 크지만, nWidth의 4배보다 작을 때, whRatio는 (1,2)의 범위 내의 값이다. nHeight가 nWidth의 4배일 때, whRatio는 2이다. nHeight가 nWidth의 4배보다 클 때, whRatio는 2와 동일하다. 따라서, whRatio는 블록의 형상의 함수이고, 블록의 배향에 의존하지 않는다.
일 예에서, 입력들에서의 인트라 예측 모드 predModeIntra는 제거되는 종래의 인트라 예측 모드 중 하나이고, 입력들에서의 인트라 예측 모드 predModeIntra는 현재 블록의 whRatio에 기초하여 광각 모드로 변환된다.
예를 들어, nWidth가 nHeight보다 더 크지만, nHeight의 2배보다 작을 때, whRatio는 1보다 작고, 6개의 종래의 인트라 예측 모드(모드들 2-7)가 종래의 인트라 예측 모드 세트로부터 제거되고, 6개의 광각 모드(모드들 67-72)가 나머지 종래의 인트라 예측 모드들에 추가되어 블록에 대한 새로운 인트라 예측 모드 세트를 형성한다. 입력에서의 인트라 예측 모드 predModeIntra가 제거된 모드들(2 이상이고 8 미만임) 중 하나에 대응할 때, 인트라 예측 모드 predModeIntra는 65를 더함으로써 광각 모드로 변환된다.
또한, nWidth가 nHeight의 4배 이상일 때, 10개의 종래의 인트라 예측 모드(모드들 2-11)가 종래의 인트라 예측 모드들의 세트로부터 제거되고, 10개의 광각 모드(모드들 67-76)가 나머지 종래의 인트라 예측 모드들에 추가되어 블록에 대한 새로운 인트라 예측 모드 세트를 형성한다. 입력에서의 인트라 예측 모드 predModeIntra가 제거된 모드들(2 이상이고 12 미만임) 중 하나에 대응할 때, 인트라 예측 모드 predModeIntra는 65를 더함으로써 광각 모드로 변환된다.
또한, nHeight가 nWidth보다 크지만 nWidth의 2배보다 작을 때, whRatio는 1보다 작고, 6개의 종래의 인트라 예측 모드(모드들 61-66)가 종래의 인트라 예측 모드 세트로부터 제거되고, 6개의 광각 모드(모드들 -1 내지 -6)가 나머지 종래의 인트라 예측 모드들에 추가되어 블록에 대한 새로운 인트라 예측 모드 세트를 형성한다. 입력에서의 인트라 예측 모드 predModeIntra가 제거된 모드들(61 이상이고 67 미만임) 중 하나에 대응할 때, 인트라 예측 모드 predModeIntra는 67을 뺌으로써 광각 모드로 변환된다.
또한, nHeight가 nWidth의 4배 이상일 때, 10개의 종래의 인트라 예측 모드(모드들 57-66)가 종래의 인트라 예측 모드 세트로부터 제거되고, 10개의 광각 모드(모드들 -1 내지 -10)가 나머지 종래의 인트라 예측 모드들에 추가되어 블록에 대한 새로운 인트라 예측 모드 세트를 형성한다. 입력에서의 인트라 예측 모드 predModeIntra가 제거된 모드들(57 이상이고 67 미만임) 중 하나에 대응할 때, 인트라 예측 모드 predModeIntra는 67을 뺌으로써 광각 모드로 변환된다.
그 후, 인트라 예측 모드 predModeIntra에 기초하여, 대응하는 각도 파라미터 intraPredAngle가, 예를 들어, 룩업 테이블에 기초하여 결정될 수 있다. 그 후, 예측된 샘플들 predSamples[x][y]은 HEVC 표준과 같은 적합한 비디오 코딩 표준에 기초하는 각도 파라미터 intraPredAngle에 기초하여 계산될 수 있다.
도 13은 본 개시내용의 일 실시예에 따른 프로세스(1300)를 약술하는 흐름도를 도시한다. 프로세스(1300)는, 재구성 중인 블록에 대한 예측 블록을 생성하기 위해, 인트라 모드에서 코딩된 블록의 재구성에서 사용될 수 있다. 다양한 실시예들에서, 프로세스(1300)는, 단말 디바이스들(310, 320, 330 및 340) 내의 처리 회로, 비디오 인코더(403)의 기능들을 수행하는 처리 회로, 비디오 디코더(410)의 기능들을 수행하는 처리 회로, 비디오 디코더(510)의 기능들을 수행하는 처리 회로, 인트라 예측 모듈(552)의 기능들을 수행하는 처리 회로, 비디오 인코더(603)의 기능들을 수행하는 처리 회로, 예측기(635)의 기능들을 수행하는 처리 회로, 인트라 인코더(722)의 기능들을 수행하는 처리 회로, 인트라 디코더(872)의 기능들을 수행하는 처리 회로 등과 같은 처리 회로에 의해 실행된다. 일부 실시예들에서, 프로세스(1300)는 소프트웨어 명령어들로 구현되고, 따라서 처리 회로가 소프트웨어 명령어들을 실행할 때, 처리 회로는 프로세스(1300)를 수행한다. 프로세스는 (S1301)에서 시작되어 (S1310)으로 진행한다.
(S1310)에서, 블록에 대한 예측 정보가 디코딩된다. 일 예에서, 처리 회로는 코딩된 비디오 비트스트림으로부터 블록의 예측 정보를 디코딩한다. 일부 예들에서, 블록은 비-정사각형 블록이고, 블록의 예측 정보는 정사각형 블록에 대한 제1 인트라 예측 모드 세트 내의 제1 인트라 예측 모드를 나타낸다.
(S1320)에서, 처리 회로는 제1 인트라 예측 모드가 비-정사각형 블록에 대한 디스에이블된 인트라 예측 모드들의 서브세트 내에 있는지를 결정한다. 제1 인트라 예측 모드가 비-정사각형 블록에 대한 디스에이블된 인트라 예측 모드들의 서브세트 내에 있을 때, 프로세스는 (S1330)으로 진행되고; 그렇지 않으면, 프로세스가 (S1350)으로 진행된다.
(S1330)에서, 제1 인트라 예측 모드는 비-정사각형 블록에 사용되는 제2 인트라 예측 모드 세트 내의 제2 인트라 예측 모드에 재매핑된다. 제2 인트라 예측 모드는 정사각형 블록에 대한 제1 인트라 예측 모드 세트에 있지 않은 광각 인트라 예측 모드이다. 제2 인트라 예측 모드 세트는 디스에이블된 인트라 예측 모드들의 서브세트를 포함하지 않는다.
(S1340)에서, 블록의 샘플들이 제2 인트라 예측 모드에 따라 재구성된다. 일부 예들에서, 제2 인트라 예측 모드에 기초하여, 대응하는 각도 파라미터는, 예를 들어, 룩업 테이블에 기초하여 결정될 수 있다. 그 후, 블록의 샘플들은 HEVC 표준과 같은 적합한 비디오 코딩 표준에 따라 각도 파라미터에 기초하여 계산될 수 있다. 그 후, 프로세스는 S1399로 진행하여 종료된다.
(1350)에서, 블록의 샘플들은 제1 인트라 예측 모드에 따라 재구성된다. 일부 예들에서, 제1 인트라 예측 모드에 기초하여, 대응하는 각도 파라미터는, 예를 들어, 룩업 테이블에 기초하여 결정될 수 있다. 그 후, 블록의 샘플들은 HEVC 표준과 같은 적합한 비디오 코딩 표준에 따라 각도 파라미터에 기초하여 계산될 수 있다. 그 후, 프로세스는 (S1399)로 진행하여 종료된다.
위에서 설명된 기법들은 컴퓨터 판독가능 명령어들을 사용하여 컴퓨터 소프트웨어로서 구현되고 하나 이상의 컴퓨터 판독가능 매체에 물리적으로 저장될 수 있다. 예를 들어, 도 14는 개시된 주제의 특정 실시예들을 구현하기에 적합한 컴퓨터 시스템(1400)을 도시한다.
컴퓨터 소프트웨어는, 하나 이상의 컴퓨터 중앙 처리 유닛(CPU), 그래픽 처리 유닛(GPU) 등에 의해, 직접, 또는 해석, 마이크로-코드 실행 등을 통해 실행될 수 있는 명령어들을 포함하는 코드를 생성하기 위해 어셈블리, 컴파일(compilation), 링킹(linking), 또는 유사한 메커니즘들이 수행될 수 있는 임의의 적합한 머신 코드 또는 컴퓨터 언어를 사용하여 코딩될 수 있다.
명령어들은, 예를 들어, 개인용 컴퓨터, 태블릿 컴퓨터, 서버, 스마트폰, 게이밍 디바이스, 사물 인터넷 디바이스 등을 포함하여, 다양한 타입의 컴퓨터들 또는 그것의 컴포넌트들 상에서 실행될 수 있다.
컴퓨터 시스템(1400)에 대한 도 14에 도시된 컴포넌트들은 사실상 예시적인 것이고, 본 개시내용의 실시예들을 구현하는 컴퓨터 소프트웨어의 사용 또는 기능성의 범위에 대한 임의의 제한을 암시하도록 의도되지 않는다. 컴포넌트들의 구성이 컴퓨터 시스템(1400)의 예시적인 실시예에서 예시된 컴포넌트들 중 임의의 하나 또는 이들의 조합과 관련하여 임의의 종속성 또는 요건을 갖는 것으로 해석되어서도 안 된다.
컴퓨터 시스템(1400)은 특정 휴먼 인터페이스 입력 디바이스들을 포함할 수 있다. 그러한 휴먼 인터페이스 입력 디바이스는, 예를 들어, 촉각 입력(예컨대: 키스트로크, 스와이프, 데이터 글러브 움직임), 오디오 입력(예컨대: 음성, 손뼉), 시각적 입력(예컨대, 제스처), 후각적 입력(묘사되지 않음)을 통한 하나 이상의 인간 사용자에 의한 입력에 응답할 수 있다. 휴먼 인터페이스 디바이스들은 또한 오디오(예컨대: 음성, 음악, 주변 사운드), 이미지들(예컨대: 스캐닝된 이미지들, 스틸 이미지 카메라로부터 획득된 사진 이미지들), 비디오(예컨대 2차원 비디오, 입체적 비디오를 포함하는 3차원 비디오)와 같은, 인간에 의한 의식적인 입력과 반드시 직접적으로 관련되는 것은 아닌 특정 미디어를 캡처하기 위해 사용될 수 있다.
입력 휴먼 인터페이스 디바이스들은: 키보드(1401), 마우스(1402), 트랙패드(1403), 터치 스크린(1410), 데이터-글러브(도시되지 않음), 조이스틱(1405), 마이크로폰(1406), 스캐너(1407), 카메라(1408) 중 하나 이상(각각의 하나만이 묘사됨)을 포함할 수 있다.
컴퓨터 시스템(1400)은 특정 휴먼 인터페이스 출력 디바이스들을 또한 포함할 수 있다. 그러한 휴먼 인터페이스 출력 디바이스들은, 예를 들어, 촉각 출력, 사운드, 광, 및 냄새/맛을 통해 하나 이상의 인간 사용자의 감각들을 자극하고 있을 수 있다. 그러한 휴먼 인터페이스 출력 디바이스들은 촉각 출력 디바이스들(예를 들어 터치-스크린(1410), 데이터-글러브(도시되지 않음), 또는 조이스틱(1405)에 의한 촉각 피드백이지만, 입력 디바이스들로서 역할을 하지 않는 촉각 피드백 디바이스들도 있을 수 있음), 오디오 출력 디바이스들(예컨대: 스피커들(1409), 헤드폰들(묘사되지 않음)), 시각적 출력 디바이스들(예컨대 CRT 스크린들, LCD 스크린들, 플라즈마 스크린들, OLED 스크린들을 포함하는 스크린들(1410), 각각은 터치-스크린 입력 능력이 있거나 없고, 각각은 촉각 피드백 능력이 있거나 없고 - 이들 중 일부는 스테레오그래픽 출력과 같은 수단을 통해 2차원 시각적 출력 또는 3보다 많은 차원의 출력을 출력할 수 있음; 가상 현실 안경(묘사되지 않음), 홀로그래픽 디스플레이들 및 연기 탱크들(묘사되지 않음)), 및 프린터들(묘사되지 않음)을 포함할 수 있다.
컴퓨터 시스템(1400)은 인간 액세스 가능한 저장 디바이스들 및 그것들과 연관된 매체들, 예컨대 CD/DVD 등의 매체(1421)를 갖는 CD/DVD ROM/RW(1420)를 포함하는 광학 매체, 썸-드라이브(1422), 이동식 하드 드라이브 또는 솔리드 스테이트 드라이브(1423), 테이프 및 플로피 디스크(묘사되지 않음)와 같은 레거시 자기 매체, 보안 동글(묘사되지 않음)과 같은 특수화된 ROM/ASIC/PLD 기반 디바이스들 등을 또한 포함할 수 있다.
본 기술분야의 통상의 기술자들은 또한, 현재 개시된 주제와 관련하여 사용되는 용어 "컴퓨터 판독가능 매체"가 송신 매체, 반송파들, 또는 다른 일시적 신호들을 포함하지 않는다는 것을 이해해야 한다.
컴퓨터 시스템(1400)은 하나 이상의 통신 네트워크에 대한 인터페이스를 또한 포함할 수 있다. 네트워크들은 예를 들어 무선, 와이어라인, 광학일 수 있다. 네트워크들은 추가로 로컬, 광역, 대도시, 차량 및 산업, 실시간, 지연-허용(delay-tolerant) 등일 수 있다. 네트워크들의 예들은 로컬 영역 네트워크들, 예컨대 이더넷, 무선 LAN들, GSM, 3G, 4G, 5G, LTE 등을 포함하는 셀룰러 네트워크들, 케이블 TV, 위성 TV 및 지상파 브로드캐스트 TV를 포함하는 TV 와이어라인 또는 무선 광역 디지털 네트워크들, CANBus를 포함하는 차량 및 산업 등을 포함한다. 특정 네트워크들은 일반적으로 특정 범용 데이터 포트들 또는 주변 버스들(1449)(예컨대, 예를 들어, 컴퓨터 시스템(1400)의 USB 포트들)에 부착된 외부 네트워크 인터페이스 어댑터들을 요구한다; 다른 것들은 일반적으로 아래에 설명되는 바와 같은 시스템 버스로의 부착에 의해 컴퓨터 시스템(1400)의 코어에 통합된다(예를 들어, PC 컴퓨터 시스템으로의 이더넷 인터페이스 또는 스마트폰 컴퓨터 시스템으로의 셀룰러 네트워크 인터페이스). 이들 네트워크들 중 임의의 것을 사용하여, 컴퓨터 시스템(1400)은 다른 엔티티들과 통신할 수 있다. 그러한 통신은 단방향성 수신 전용(예를 들어, 브로드캐스트 TV), 단방향성 송신 전용(예를 들어, CANbus 대 특정 CANbus 디바이스들), 또는 예를 들어 로컬 영역 또는 광역 디지털 네트워크들을 사용하는 다른 컴퓨터 시스템들과의 양방향성일 수 있다. 위에서 설명된 바와 같은 네트워크들 및 네트워크 인터페이스들 각각에 대해 특정 프로토콜들 및 프로토콜 스택들이 사용될 수 있다.
전술한 휴먼 인터페이스 디바이스들, 인간-액세스 가능한 저장 디바이스들, 및 네트워크 인터페이스들은 컴퓨터 시스템(1400)의 코어(1440)에 부착될 수 있다.
코어(1440)는 하나 이상의 중앙 처리 유닛(CPU)(1441), 그래픽 처리 유닛(GPU)(1442), 필드 프로그래머블 게이트 영역(FPGA)(1443)의 형식으로 특수화된 프로그래머블 처리 유닛, 특정 태스크들에 대한 하드웨어 가속기(1444) 등을 포함할 수 있다. 이들 디바이스는, 판독 전용 메모리(ROM)(1445), 랜덤 액세스 메모리(1446), 내부 비-사용자 액세스 가능 하드 드라이브들, SSD들 등과 같은 내부 대용량 저장소(1447)와 함께, 시스템 버스(1448)를 통해 접속될 수 있다. 일부 컴퓨터 시스템들에서, 시스템 버스(1448)는 추가적인 CPU들, GPU들 등에 의한 확장을 가능하게 하기 위해 하나 이상의 물리적 플러그의 형식으로 액세스 가능할 수 있다. 주변 디바이스들은 코어의 시스템 버스(1448)에 직접, 또는 주변 버스(1449)를 통해 부착될 수 있다. 주변 버스를 위한 아키텍처들은 PCI, USB 등을 포함한다.
CPU들(1441), GPU들(1442), FPGA들(1443), 및 가속기들(1444)은, 조합하여, 전술한 컴퓨터 코드를 구성할 수 있는 특정 명령어들을 실행할 수 있다. 그 컴퓨터 코드는 ROM(1445) 또는 RAM(1446)에 저장될 수 있다. 과도적인 데이터가 또한 RAM(1446)에 저장될 수 있는 반면, 영구 데이터는, 예를 들어, 내부 대용량 저장소(1447)에 저장될 수 있다. 메모리 디바이스들 중 임의의 것에 대한 고속 저장 및 검색은, 하나 이상의 CPU(1441), GPU(1442), 대용량 저장소(1447), ROM(1445), RAM(1446) 등과 밀접하게 연관될 수 있는, 캐시 메모리의 사용을 통해 가능하게 될 수 있다.
컴퓨터 판독가능 매체는 다양한 컴퓨터 구현 동작들을 수행하기 위한 컴퓨터 코드를 그 위에 가질 수 있다. 매체 및 컴퓨터 코드는 본 개시내용의 목적을 위해 특별히 설계되고 구성된 것들일 수 있거나, 또는 그것들은 컴퓨터 소프트웨어 기술분야의 기술자들에게 잘 알려져 있고 이용가능한 종류의 것일 수 있다.
제한이 아니라 예로서, 아키텍처를 갖는 컴퓨터 시스템(1400), 및 구체적으로 코어(1440)는 프로세서(들)(CPU들, GPU들, FPGA, 가속기들 등을 포함함)가 하나 이상의 유형의(tangible) 컴퓨터 판독가능 매체에 구현된 소프트웨어를 실행하는 결과로서 기능성을 제공할 수 있다. 그러한 컴퓨터 판독가능 매체는 위에 소개된 바와 같은 사용자-액세스 가능한 대용량 저장소뿐만 아니라, 코어-내부 대용량 저장소(1447) 또는 ROM(1445)과 같은 비일시적인 본질의 것인 코어(1440)의 특정 저장소와 연관된 매체일 수 있다. 본 개시내용의 다양한 실시예들을 구현하는 소프트웨어가 그러한 디바이스들에 저장되고 코어(1440)에 의해 실행될 수 있다. 컴퓨터 판독가능 매체는 특정 필요에 따라 하나 이상의 메모리 디바이스 또는 칩을 포함할 수 있다. 소프트웨어는 코어(1440) 및 구체적으로 그 내부의 프로세서들(CPU, GPU, FPGA 등을 포함함)로 하여금, RAM(1446)에 저장된 데이터 구조들을 정의하는 것 및 소프트웨어에 의해 정의된 프로세스들에 따라 그러한 데이터 구조들을 수정하는 것을 포함하여, 본 명세서에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하게 할 수 있다. 추가로 또는 대안으로서, 컴퓨터 시스템은, 본 명세서에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하기 위해 소프트웨어 대신에 또는 그와 함께 동작할 수 있는, 회로(예를 들어: 가속기(1444))에 하드와이어링되거나 다른 방식으로 구현된 로직의 결과로서 기능성을 제공할 수 있다. 소프트웨어에 대한 참조는, 적절한 경우, 로직을 포함할 수 있고, 그 반대도 가능하다. 컴퓨터 판독가능 매체에 대한 참조는, 적절한 경우, 실행을 위한 소프트웨어를 저장하는 회로(예컨대 집적 회로(IC)), 또는 실행을 위한 로직을 구현하는 회로, 또는 둘 다를 포함할 수 있다. 본 개시내용은 하드웨어 및 소프트웨어의 임의의 적합한 조합을 포함한다.
부록 A: 두문자어들
JEM: joint exploration model
VVC: versatile video coding
BMS: benchmark set
HEVC: High Efficiency Video Coding
SEI: Supplementary Enhancement Information
VUI: Video Usability Information
GOPs: Groups of Pictures
TUs: Transform Units
PUs: Prediction Units
CTUs: Coding Tree Units
CTBs: Coding Tree Blocks
PBs: Prediction Blocks
HRD: Hypothetical Reference Decoder
SNR: Signal Noise Ratio
CPUs: Central Processing Units
GPUs: Graphics Processing Units
CRT: Cathode Ray Tube
LCD: Liquid-Crystal Display
OLED: Organic Light-Emitting Diode
CD: Compact Disc
DVD: Digital Video Disc
ROM: Read-Only Memory
RAM: Random Access Memory
ASIC: Application-Specific Integrated Circuit
PLD: Programmable Logic Device
LAN: Local Area Network
GSM: Global System for Mobile communications
LTE: Long-Term Evolution
CANBus: Controller Area Network Bus
USB: Universal Serial Bus
PCI: Peripheral Component Interconnect
FPGA: Field Programmable Gate Areas
SSD: solid-state drive
IC: Integrated Circuit
CU: Coding Unit
본 개시내용이 여러 예시적인 실시예들을 설명하였지만, 본 개시내용의 범위 내에 속하는 변경들, 치환들, 및 다양한 대체 균등물들이 존재한다. 따라서, 본 기술분야의 통상의 기술자들은, 비록 본 명세서에 명시적으로 도시되거나 설명되지는 않았지만, 본 개시내용의 원리들을 구현하고 따라서 그것의 진의 및 범위 내에 있는, 다수의 시스템들 및 방법들을 고안할 수 있을 것이라는 점이 인정될 것이다.

Claims (20)

  1. 디코더에서의 비디오 디코딩을 위한 방법으로서,
    코딩된 비디오 비트스트림으로부터 제1 블록의 예측 정보를 디코딩하는 단계 - 상기 제1 블록은 비-정사각형 블록이고, 상기 제1 블록의 예측 정보는 정사각형 블록에 대한 제1 인트라 예측 모드 세트 내의 제1 인트라 예측 모드를 나타냄 - ;
    상기 제1 인트라 예측 모드가 상기 정사각형 블록에 대한 상기 제1 인트라 예측 모드 세트에서 상기 비-정사각형 블록에 대한 디스에이블된 인트라 예측 모드들의 서브세트(subset of disabled intra prediction modes) 내에 있다고 결정하는 단계;
    상기 제1 인트라 예측 모드를 상기 비-정사각형 블록에 사용되는 제2 인트라 예측 모드 세트 내의 제2 인트라 예측 모드에 재매핑하는 단계 - 상기 제2 인트라 예측 모드 세트는 상기 디스에이블된 인트라 예측 모드의 서브세트를 포함하지 않음 - ; 및
    상기 제2 인트라 예측 모드에 따라 상기 제1 블록의 적어도 하나의 샘플을 재구성하는 단계
    를 포함하는, 방법.
  2. 제1항에 있어서,
    상기 제2 인트라 예측 모드와 연관된 인트라 예측 각도 파라미터를 결정하는 단계; 및
    상기 인트라 예측 각도 파라미터에 따라 상기 제1 블록의 상기 적어도 하나의 샘플을 재구성하는 단계
    를 추가로 포함하는, 방법.
  3. 제1항에 있어서, 상기 제2 인트라 예측 모드는 상기 제1 인트라 예측 모드 세트에 포함되지 않는, 방법.
  4. 제1항에 있어서,
    상기 제1 블록의 형상에 기초하여 상기 제2 인트라 예측 모드 세트를 결정하는 단계를 추가로 포함하는, 방법.
  5. 제1항에 있어서,
    상기 제1 블록의 종횡비를 계산하는 단계; 및
    상기 제1 블록의 상기 종횡비에 기초하여, 상기 비-정사각형 블록에 대한 상기 디스에이블된 인트라 예측 모드들의 서브세트를 결정하는 단계
    를 추가로 포함하는, 방법.
  6. 제1항에 있어서, 상기 디스에이블된 인트라 예측 모드들의 서브세트는, 상기 제1 블록의 더 짧은 변에 대한 더 긴 변의 비율(ratio of a longer side to a shorter side)이 2 이하일 때 제1 수의 디스에이블된 인트라 예측 모드를 갖고, 상기 비율이 4 이상일 때 제2 수의 디스에이블된 인트라 예측 모드를 갖고, 상기 제2 수는 상기 제1 수보다 큰, 방법.
  7. 제1항에 있어서,
    상기 제1 블록의 폭이 상기 제1 블록의 높이보다 크다고 결정하는 단계; 및
    상기 제1 인트라 예측 모드가 상기 제1 인트라 예측 모드 세트에서 좌측-하단 대각선 방향 모드로부터 시작하는 상기 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 검출하는 단계
    를 추가로 포함하는, 방법.
  8. 제1항에 있어서,
    상기 제1 블록의 높이가 상기 제1 블록의 폭보다 크다고 결정하는 단계; 및
    상기 제1 인트라 예측 모드가 상기 제1 인트라 예측 모드 세트에서 우측-상단 대각선 방향 모드로부터 시작하는 상기 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 검출하는 단계
    를 추가로 포함하는, 방법.
  9. 제1항에 있어서,
    상기 제1 블록의 폭이 상기 제1 블록의 높이보다 크다고 결정하는 단계; 및
    상기 제1 인트라 예측 모드와 연관된 모드 번호(mode number)에 값을 더하여 상기 제1 인트라 예측 모드를 상기 제2 인트라 예측 모드에 재매핑하는 단계
    를 추가로 포함하는, 방법.
  10. 제1항에 있어서,
    상기 제1 블록의 높이가 상기 제1 블록의 폭보다 크다고 결정하는 단계; 및
    상기 제1 인트라 예측 모드와 연관된 모드 번호에서 값을 빼서 상기 제1 인트라 예측 모드를 상기 제2 인트라 예측 모드로 변환하는 단계
    를 추가로 포함하는, 방법.
  11. 장치로서,
    처리 회로를 포함하고,
    상기 처리 회로는:
    코딩된 비디오 비트스트림으로부터 제1 블록의 예측 정보를 디코딩하고 - 상기 제1 블록은 비-정사각형 블록이고, 상기 제1 블록의 예측 정보는 정사각형 블록에 대한 제1 인트라 예측 모드 세트 내의 제1 인트라 예측 모드를 나타냄 - ;
    상기 제1 인트라 예측 모드가 상기 정사각형 블록에 대한 상기 제1 인트라 예측 모드 세트에서 상기 비-정사각형 블록에 대한 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 결정하고;
    상기 제1 인트라 예측 모드 세트 내의 상기 제1 인트라 예측 모드를 상기 비-정사각형 블록에 사용되는 제2 인트라 예측 모드 세트 내의 제2 인트라 예측 모드에 재매핑하고 - 상기 제2 인트라 예측 모드 세트는 상기 디스에이블된 인트라 예측 모드의 서브세트를 포함하지 않음 - ;
    상기 제2 인트라 예측 모드에 따라 상기 제1 블록의 적어도 하나의 샘플을 재구성하도록
    구성되는, 장치.
  12. 제11항에 있어서, 상기 처리 회로는:
    상기 제2 인트라 예측 모드와 연관된 인트라 예측 각도 파라미터를 결정하고;
    상기 인트라 예측 각도 파라미터에 따라 상기 제1 블록의 상기 적어도 하나의 샘플을 재구성하도록
    구성되는, 장치.
  13. 제11항에 있어서, 상기 제2 인트라 예측 모드는 상기 제1 인트라 예측 모드 세트에 포함되지 않는, 장치.
  14. 제11항에 있어서, 상기 처리 회로는:
    상기 제1 블록의 형상에 기초하여 상기 제2 인트라 예측 모드 세트를 결정하도록 구성되는, 장치.
  15. 제11항에 있어서, 상기 처리 회로는:
    상기 제1 블록의 종횡비를 계산하고;
    상기 제1 블록의 상기 종횡비에 기초하여, 상기 비-정사각형 블록에 대한 상기 디스에이블된 인트라 예측 모드들의 서브세트를 결정하도록
    구성되는, 장치.
  16. 제11항에 있어서, 상기 디스에이블된 인트라 예측 모드들의 서브세트는, 상기 제1 블록의 더 짧은 변에 대한 더 긴 변의 비율이 2 이하일 때 제1 수의 디스에이블된 인트라 예측 모드를 갖고, 상기 비율이 4 이상일 때 제2 수의 디스에이블된 인트라 예측 모드를 갖고, 상기 제2 수는 상기 제1 수보다 큰, 장치.
  17. 제11항에 있어서, 상기 처리 회로는:
    상기 제1 블록의 폭이 상기 제1 블록의 높이보다 크다고 결정하고;
    상기 제1 인트라 예측 모드가 상기 제1 인트라 예측 모드 세트에서 좌측-하단 대각선 방향 모드로부터 시작하는 상기 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 검출하도록
    구성되는, 장치.
  18. 제11항에 있어서, 상기 처리 회로는:
    상기 제1 블록의 높이가 상기 제1 블록의 폭보다 크다고 결정하고;
    상기 제1 인트라 예측 모드가 상기 제1 인트라 예측 모드 세트에서 우측-상단 대각선 방향 모드로부터 시작하는 상기 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 검출하도록
    구성되는, 장치.
  19. 제11항에 있어서, 상기 처리 회로는:
    상기 제1 블록의 폭이 상기 제1 블록의 높이보다 클 때, 상기 제1 인트라 예측 모드와 연관된 모드 번호에 값을 더하여 상기 제1 인트라 예측 모드를 상기 제2 인트라 예측 모드에 재매핑하고;
    상기 제1 블록의 높이가 상기 제1 블록의 폭보다 클 때, 상기 제1 인트라 예측 모드와 연관된 모드 번호에서 값을 빼서 상기 제1 인트라 예측 모드를 상기 제2 인트라 예측 모드로 변환하도록
    구성되는, 장치.
  20. 명령어들을 저장하는 비일시적 컴퓨터 판독가능 매체로서,
    상기 명령어들은 비디오 디코딩을 위해 컴퓨터에 의해 실행될 때, 상기 컴퓨터로 하여금:
    코딩된 비디오 비트스트림으로부터 제1 블록의 예측 정보를 디코딩하는 동작 - 상기 제1 블록은 비-정사각형 블록이고, 상기 제1 블록의 예측 정보는 정사각형 블록에 대한 제1 인트라 예측 모드 세트 내의 제1 인트라 예측 모드를 나타냄 - ;
    상기 제1 인트라 예측 모드가 상기 정사각형 블록에 대한 상기 제1 인트라 예측 모드 세트에서 상기 비-정사각형 블록에 대한 디스에이블된 인트라 예측 모드들의 서브세트 내에 있다고 결정하는 동작;
    상기 제1 인트라 예측 모드를 상기 비-정사각형 블록에 사용되는 제2 인트라 예측 모드 세트 내의 제2 인트라 예측 모드에 재매핑하는 동작 - 상기 제2 인트라 예측 모드 세트는 상기 디스에이블된 인트라 예측 모드의 서브세트를 포함하지 않음 - ; 및
    상기 제2 인트라 예측 모드에 따라 상기 제1 블록의 적어도 하나의 샘플을 재구성하는 동작
    을 수행하게 하는, 비일시적 컴퓨터 판독가능 매체.
KR1020207027952A 2018-07-02 2019-06-20 비디오 코딩을 위한 방법 및 장치 KR102530377B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020237015149A KR20230065389A (ko) 2018-07-02 2019-06-20 비디오 코딩을 위한 방법 및 장치

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201862693050P 2018-07-02 2018-07-02
US62/693,050 2018-07-02
US16/147,503 2018-09-28
US16/147,503 US10284866B1 (en) 2018-07-02 2018-09-28 Method and apparatus for video coding
PCT/US2019/038306 WO2020009811A1 (en) 2018-07-02 2019-06-20 Method and apparatus for video coding

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020237015149A Division KR20230065389A (ko) 2018-07-02 2019-06-20 비디오 코딩을 위한 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20200124736A true KR20200124736A (ko) 2020-11-03
KR102530377B1 KR102530377B1 (ko) 2023-05-10

Family

ID=66333877

Family Applications (5)

Application Number Title Priority Date Filing Date
KR1020237015149A KR20230065389A (ko) 2018-07-02 2019-06-20 비디오 코딩을 위한 방법 및 장치
KR1020207027952A KR102530377B1 (ko) 2018-07-02 2019-06-20 비디오 코딩을 위한 방법 및 장치
KR1020247030803A KR20240144431A (ko) 2018-07-02 2019-06-26 비디오 코딩을 위한 방법 및 장치
KR1020207029048A KR102545299B1 (ko) 2018-07-02 2019-06-26 비디오 디코딩을 위한 방법 및 장치
KR1020237020150A KR102708037B1 (ko) 2018-07-02 2019-06-26 비디오 코딩을 위한 방법 및 장치

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020237015149A KR20230065389A (ko) 2018-07-02 2019-06-20 비디오 코딩을 위한 방법 및 장치

Family Applications After (3)

Application Number Title Priority Date Filing Date
KR1020247030803A KR20240144431A (ko) 2018-07-02 2019-06-26 비디오 코딩을 위한 방법 및 장치
KR1020207029048A KR102545299B1 (ko) 2018-07-02 2019-06-26 비디오 디코딩을 위한 방법 및 장치
KR1020237020150A KR102708037B1 (ko) 2018-07-02 2019-06-26 비디오 코딩을 위한 방법 및 장치

Country Status (6)

Country Link
US (13) US10284860B1 (ko)
EP (2) EP3818709A4 (ko)
JP (6) JP7280887B2 (ko)
KR (5) KR20230065389A (ko)
CN (6) CN115623203B (ko)
WO (2) WO2020009811A1 (ko)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2552323B (en) * 2016-07-18 2020-04-29 Imagination Tech Ltd Mip map compression
KR101842178B1 (ko) * 2018-01-19 2018-05-14 광성(주) 선박용 황산화물 저감장치 및 선박용 황산화물 저감장치의 운전방법
CN117834858A (zh) * 2018-04-24 2024-04-05 三星电子株式会社 视频编码方法和装置以及视频解码方法和装置
CN112204965B (zh) * 2018-06-21 2024-09-20 株式会社Kt 用于处理视频信号的方法和设备
US10951900B2 (en) * 2018-06-22 2021-03-16 Intel Corporation Speeding up small block intra-prediction in video coding
CA3102546A1 (en) 2018-06-27 2020-01-02 Kt Corporation Method and apparatus for processing video signal
US11509889B2 (en) 2018-06-27 2022-11-22 Kt Corporation Method and apparatus for processing video signal
US10893285B2 (en) 2018-06-29 2021-01-12 FG Innovation Company Limited Device and method for coding video data based on one or more reference lines
US10567752B2 (en) 2018-07-02 2020-02-18 Tencent America LLC Method and apparatus for intra prediction for non-square blocks in video compression
KR102553341B1 (ko) * 2018-08-12 2023-07-06 엘지전자 주식회사 영상 신호를 처리하기 위한 방법 및 장치
MX2021002968A (es) * 2018-09-19 2021-05-12 Fujitsu Ltd Aparato de codificacion de video, metodo de codificacion de video, programa de codificacion de video, aparato de decodificacion de video, metodo de decodificacion de video y programa de decodificacion de video.
WO2020072249A1 (en) * 2018-10-01 2020-04-09 Interdigital Vc Holdings, Inc. Directions for wide angle intra prediction
WO2020140219A1 (zh) * 2019-01-02 2020-07-09 Oppo广东移动通信有限公司 帧内预测方法、装置及计算机存储介质
CN112956191A (zh) 2019-01-02 2021-06-11 Oppo广东移动通信有限公司 帧内预测方法及装置、计算机可读存储介质
US11423582B2 (en) * 2019-03-01 2022-08-23 Tencent America LLC Method and apparatus for point cloud compression
WO2020207502A1 (en) 2019-04-12 2020-10-15 Beijing Bytedance Network Technology Co., Ltd. Most probable mode list construction for matrix-based intra prediction
WO2020216255A1 (en) * 2019-04-25 2020-10-29 Mediatek Inc. Method and apparatus of encoding or decoding with mode dependent intra smoothing filter in intra prediction
SG11202112517QA (en) * 2019-05-22 2021-12-30 Beijing Bytedance Network Technology Co Ltd Matrix-based intra prediction using upsampling
CN113924775B (zh) 2019-05-31 2023-11-14 北京字节跳动网络技术有限公司 基于矩阵的帧内预测中的限制的上采样
US11134275B2 (en) 2019-06-04 2021-09-28 Tencent America LLC Method and apparatus for performing primary transform based on filtering of blocks
WO2020244610A1 (en) 2019-06-05 2020-12-10 Beijing Bytedance Network Technology Co., Ltd. Context determination for matrix-based intra prediction
CN110166774B (zh) * 2019-06-25 2021-08-31 浙江大华技术股份有限公司 帧内预测方法、视频编码方法、视频处理装置、存储介质
PL3972258T3 (pl) * 2019-06-25 2024-07-15 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Sposób przetwarzania informacji oraz urządzenie, aparatura i nośnik danych
MX2022000716A (es) 2019-07-26 2022-02-23 Beijing Bytedance Network Tech Co Ltd Determinación del modo de particionado de imagen con base en el tamaño de bloque.
KR20220032634A (ko) * 2019-08-06 2022-03-15 에이치에프아이 이노베이션 인크. 인트라 예측 모드 매핑을 사용하여 비디오 데이터를 인코딩 또는 디코딩하는 방법 및 장치
CN114342408A (zh) * 2019-08-26 2022-04-12 北京字节跳动网络技术有限公司 视频编码中帧内编码模式的扩展
WO2021054868A1 (en) * 2019-09-20 2021-03-25 Huawei Technologies Co., Ltd. Method and apparatus for intra prediction
US11432018B2 (en) 2020-05-11 2022-08-30 Tencent America LLC Semi-decoupled partitioning for video coding
US11259055B2 (en) 2020-07-10 2022-02-22 Tencent America LLC Extended maximum coding unit size
US11432006B2 (en) 2020-08-14 2022-08-30 Tencent America LLC Chroma mode video coding
CN114554195B (zh) * 2020-11-25 2024-06-25 腾讯科技(深圳)有限公司 图像处理方法、设备及存储介质
CN113099229B (zh) * 2021-02-22 2022-08-09 浙江大华技术股份有限公司 块划分方法、帧间预测方法、视频编码方法及相关装置
CN112437102B (zh) * 2021-01-28 2021-05-14 北京电信易通信息技术股份有限公司 一种音视频加密计算加速的方法及系统
CN113709456B (zh) * 2021-06-30 2022-11-25 杭州海康威视数字技术股份有限公司 解码方法、装置、设备及机器可读存储介质
WO2023044617A1 (zh) * 2021-09-22 2023-03-30 深圳市大疆创新科技有限公司 编解码方法及装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018117894A1 (en) * 2016-12-23 2018-06-28 Huawei Technologies Co., Ltd An encoding apparatus for signaling an extension directional intra-prediction mode within a set of directional intra-prediction modes

Family Cites Families (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7935108B2 (en) * 1999-07-14 2011-05-03 Cardiofocus, Inc. Deflectable sheath catheters
FI20060254L (fi) * 2006-03-17 2007-12-14 Toivo Lipponen Höyrykaappi
KR101380580B1 (ko) * 2006-08-02 2014-04-02 톰슨 라이센싱 비디오 인코딩을 위한 적응형 기하학적 파티셔닝 방법 및 장치
CN104811717B (zh) * 2009-12-01 2018-09-14 数码士有限公司 用于编码/解码高分辨率图像的方法和设备
US9467705B2 (en) * 2009-12-30 2016-10-11 Ariscale Inc. Video encoding apparatus, video decoding apparatus, and video decoding method for performing intra-prediction based on directionality of neighboring block
JP5602878B2 (ja) * 2009-12-31 2014-10-08 アーベーベー・リサーチ・リミテッド 発電プラントに対する負荷スケジューリングを最適化する方法及び制約解析モジュール
CN103282365B (zh) * 2010-10-21 2017-12-29 麦迪韦逊科技有限公司 结晶的(8S,9R)‑5‑氟‑8‑(4‑氟苯基)‑9‑(1‑甲基‑1H‑1,2,4‑三唑‑5‑基)‑8,9‑二氢‑2H‑吡啶并[4,3,2‑de]酞嗪‑3(7H)‑酮甲苯磺酸盐
US8526495B2 (en) 2010-11-22 2013-09-03 Mediatek Singapore Pte. Ltd. Apparatus and method of constrained partition size for high efficiency video coding
KR102696949B1 (ko) * 2010-12-08 2024-08-20 엘지전자 주식회사 인트라 예측 방법과 이를 이용한 부호화 장치 및 복호화 장치
AU2011354441B2 (en) * 2011-01-07 2014-07-17 Hfi Innovation Inc. Method and apparatus of improved intra luma prediction mode coding
BR122015017257B1 (pt) * 2011-01-13 2022-08-02 Nec Corporation Dispositivo de codificação de vídeo, dispositivo de decodificação de vídeo, método de codificação de vídeo e método de decodificação de vídeo
US9049452B2 (en) 2011-01-25 2015-06-02 Mediatek Singapore Pte. Ltd. Method and apparatus for compressing coding unit in high efficiency video coding
US9392301B2 (en) * 2011-07-01 2016-07-12 Qualcomm Incorporated Context adaptive entropy coding for non-square blocks in video coding
CN103748877B (zh) * 2011-08-17 2017-05-10 联发科技(新加坡)私人有限公司 帧内预测方法和装置
US9787982B2 (en) * 2011-09-12 2017-10-10 Qualcomm Incorporated Non-square transform units and prediction units in video coding
US9363511B2 (en) 2011-09-13 2016-06-07 Mediatek Singapore Pte. Ltd. Method and apparatus for Intra mode coding in HEVC
US9699457B2 (en) * 2011-10-11 2017-07-04 Qualcomm Incorporated Most probable transform for intra prediction coding
CN109413429B (zh) * 2012-01-20 2022-05-17 杜比实验室特许公司 解码方法、视频解码设备及编码方法
GB2501535A (en) * 2012-04-26 2013-10-30 Sony Corp Chrominance Processing in High Efficiency Video Codecs
US20140078394A1 (en) * 2012-09-17 2014-03-20 General Instrument Corporation Selective use of chroma interpolation filters in luma interpolation process
KR101650532B1 (ko) * 2012-09-28 2016-08-23 니폰 덴신 덴와 가부시끼가이샤 인트라 예측 부호화 방법, 인트라 예측 복호 방법, 인트라 예측 부호화 장치, 인트라 예측 복호 장치, 이들의 프로그램 및 프로그램을 기록한 기록매체
US20140198855A1 (en) * 2013-01-14 2014-07-17 Qualcomm Incorporated Square block prediction
US20140286413A1 (en) * 2013-03-25 2014-09-25 Qualcomm Incorporated Disabling sign data hiding in video coding
EP2936816B1 (en) * 2013-04-09 2020-04-29 MediaTek Singapore Pte Ltd. Method and apparatus for non-square intra mode coding
US9451254B2 (en) * 2013-07-19 2016-09-20 Qualcomm Incorporated Disabling intra prediction filtering
FR3010210B1 (fr) 2013-08-29 2017-01-13 Stmicroelectronics Rousset Protection d'un calcul contre des attaques par canaux caches
US10516884B2 (en) * 2014-03-05 2019-12-24 Lg Electronics Inc. Method for encoding/decoding image on basis of polygon unit and apparatus therefor
US10200719B2 (en) * 2015-11-25 2019-02-05 Qualcomm Incorporated Modification of transform coefficients for non-square transform units in video coding
US11032550B2 (en) * 2016-02-25 2021-06-08 Mediatek Inc. Method and apparatus of video coding
US10448011B2 (en) 2016-03-18 2019-10-15 Mediatek Inc. Method and apparatus of intra prediction in image and video processing
US10230961B2 (en) 2016-06-03 2019-03-12 Mediatek Inc. Method and apparatus for template-based intra prediction in image and video coding
EP3499884B1 (en) * 2016-08-08 2022-12-14 LG Electronics Inc. Intra-prediction mode-based video coding methods and video processing apparatus thereof
WO2018037896A1 (ja) * 2016-08-26 2018-03-01 シャープ株式会社 画像復号装置、画像符号化装置、画像復号方法、および画像符号化方法
US10506228B2 (en) * 2016-10-04 2019-12-10 Qualcomm Incorporated Variable number of intra modes for video coding
US10674165B2 (en) * 2016-12-21 2020-06-02 Arris Enterprises Llc Constrained position dependent intra prediction combination (PDPC)
KR102574714B1 (ko) * 2016-12-23 2023-09-06 후아웨이 테크놀러지 컴퍼니 리미티드 미리 결정된 방향성 인트라 예측 모드들의 세트를 확장하기 위한 인트라 예측 장치
KR102371266B1 (ko) * 2016-12-23 2022-03-07 후아웨이 테크놀러지 컴퍼니 리미티드 미리 결정된 방향성 인트라 예측 모드들의 세트로부터 방향성 인트라 예측 모드를 제거하기 위한 인트라 예측 장치
FI20175006A1 (en) * 2017-01-03 2019-02-15 Nokia Technologies Oy Video and image coding using wide-angle intra-prediction
US10764587B2 (en) * 2017-06-30 2020-09-01 Qualcomm Incorporated Intra prediction in video coding
JP2020526965A (ja) 2017-06-30 2020-08-31 エアリティー・テクノロジーズ・インコーポレイテッドAirity Technologies, Inc. 抵抗性出力インピーダンスのための高利得共振増幅器
KR20190090731A (ko) * 2018-01-25 2019-08-02 주식회사 윌러스표준기술연구소 비디오 신호 처리 방법 및 장치
CN117354544A (zh) * 2018-02-23 2024-01-05 英迪股份有限公司 对图像进行解码或编码的方法和传输图像的数据的方法
US10419754B1 (en) * 2018-04-02 2019-09-17 Tencent America LLC Method and apparatus for video decoding using multiple line intra prediction
US11611757B2 (en) * 2018-04-02 2023-03-21 Qualcomm Incorproated Position dependent intra prediction combination extended with angular modes
US11856184B2 (en) * 2018-05-14 2023-12-26 Interdigital Vc Holdings, Inc. Block shape adaptive intra prediction directions for quadtree-binary tree
US11758159B2 (en) * 2018-05-14 2023-09-12 Intellectual Discovery Co., Ltd. Image decoding method/device, image encoding method/device, and recording medium in which bitstream is stored
JP2021525388A (ja) 2018-05-25 2021-09-24 ビーエイエスエフ・ソシエタス・エウロパエアBasf Se 50nm以下のライン間寸法を有するパターン化材料を処理したときのパターン倒壊を回避するための溶媒混合物を含む組成物を使用する方法
CA3102546A1 (en) * 2018-06-27 2020-01-02 Kt Corporation Method and apparatus for processing video signal
US11159806B2 (en) * 2018-06-28 2021-10-26 Qualcomm Incorporated Position dependent intra prediction combination with multiple reference lines for intra prediction

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018117894A1 (en) * 2016-12-23 2018-06-28 Huawei Technologies Co., Ltd An encoding apparatus for signaling an extension directional intra-prediction mode within a set of directional intra-prediction modes

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Jianle Chen, "Algorithm Description of Joint Exploration Test Model 7 (JEM7)", JVET-G1001, 2017.8.19.* *
Rickard Sjoberg, "Description of SDR and HDR video coding technology proposal by Ericsson and Nokia,", JVET-J0012, version 2, 2018.4.13* *

Also Published As

Publication number Publication date
US10382772B1 (en) 2019-08-13
US10623748B2 (en) 2020-04-14
KR102708037B1 (ko) 2024-09-23
US20210127127A1 (en) 2021-04-29
CN115623203B (zh) 2024-07-19
JP2022179714A (ja) 2022-12-02
CN115866273A (zh) 2023-03-28
JP2021517411A (ja) 2021-07-15
CN110677677B (zh) 2022-08-12
US11350119B2 (en) 2022-05-31
CN115623203A (zh) 2023-01-17
KR102545299B1 (ko) 2023-06-20
US11706436B2 (en) 2023-07-18
EP3818707A4 (en) 2022-05-11
US10284866B1 (en) 2019-05-07
US20200007868A1 (en) 2020-01-02
US10284860B1 (en) 2019-05-07
JP7280887B2 (ja) 2023-05-24
CN111837390A (zh) 2020-10-27
US11683516B2 (en) 2023-06-20
KR20230092030A (ko) 2023-06-23
CN111989921A (zh) 2020-11-24
US20220038729A1 (en) 2022-02-03
JP2022020694A (ja) 2022-02-01
KR20240144431A (ko) 2024-10-02
US20200195950A1 (en) 2020-06-18
EP3818707A1 (en) 2021-05-12
US10911766B2 (en) 2021-02-02
KR20200121904A (ko) 2020-10-26
EP3818709A4 (en) 2022-05-04
US20240283960A1 (en) 2024-08-22
US20200007878A1 (en) 2020-01-02
EP3818709A1 (en) 2021-05-12
CN110677677A (zh) 2020-01-10
CN115623201A (zh) 2023-01-17
JP7443455B2 (ja) 2024-03-05
KR20230065389A (ko) 2023-05-11
US20200204815A1 (en) 2020-06-25
WO2020009870A1 (en) 2020-01-09
JP2021515491A (ja) 2021-06-17
US20220232235A1 (en) 2022-07-21
US11516488B2 (en) 2022-11-29
CN115623201B (zh) 2024-07-19
JP7159423B2 (ja) 2022-10-24
JP7026249B2 (ja) 2022-02-25
US11265565B2 (en) 2022-03-01
CN111837390B (zh) 2023-01-06
JP2023054290A (ja) 2023-04-13
US20230023233A1 (en) 2023-01-26
US10616593B2 (en) 2020-04-07
KR102530377B1 (ko) 2023-05-10
WO2020009811A1 (en) 2020-01-09
CN115604464A (zh) 2023-01-13
JP2024045671A (ja) 2024-04-02
US20200007880A1 (en) 2020-01-02
CN111989921B (zh) 2022-08-30
US12003749B2 (en) 2024-06-04

Similar Documents

Publication Publication Date Title
KR102530377B1 (ko) 비디오 코딩을 위한 방법 및 장치
US11930167B2 (en) Wide-angle intra prediction
KR102506525B1 (ko) 비디오 디코딩을 위한 방법, 장치 및 매체
KR102479457B1 (ko) 비디오 압축에서의 비-정사각형 블록들에 대한 인트라 예측을 위한 방법 및 장치
KR102442931B1 (ko) 비디오 코딩을 위한 방법 및 장치
KR20200124746A (ko) 비디오 코딩을 위한 방법 및 장치
KR20230003005A (ko) 템플릿 매칭 기반 인트라 예측
KR102454760B1 (ko) 비디오 코딩을 위한 방법 및 장치
EP3918802A1 (en) Method and apparatus for video coding
KR20200118896A (ko) 비디오 코딩을 위한 방법 및 장치
KR20200128149A (ko) 비디오 코딩을 위한 방법 및 장치
KR102511621B1 (ko) 비디오 코딩을 위한 방법 및 장치
KR20210036408A (ko) 비디오 코딩을 위한 방법 및 장치
JP7236558B2 (ja) ビデオコーディングのための方法および装置
KR102461780B1 (ko) 비디오 코딩을 위한 방법 및 장치
KR20240155383A (ko) 비디오 코딩을 위한 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
A107 Divisional application of patent
GRNT Written decision to grant