KR20200033963A - 서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치 - Google Patents

서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치 Download PDF

Info

Publication number
KR20200033963A
KR20200033963A KR1020207006678A KR20207006678A KR20200033963A KR 20200033963 A KR20200033963 A KR 20200033963A KR 1020207006678 A KR1020207006678 A KR 1020207006678A KR 20207006678 A KR20207006678 A KR 20207006678A KR 20200033963 A KR20200033963 A KR 20200033963A
Authority
KR
South Korea
Prior art keywords
service
bit block
receiving device
stream
switching indication
Prior art date
Application number
KR1020207006678A
Other languages
English (en)
Other versions
KR102323871B1 (ko
Inventor
샤오쥔 장
민 자
치웬 종
징 후앙
Original Assignee
후아웨이 테크놀러지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후아웨이 테크놀러지 컴퍼니 리미티드 filed Critical 후아웨이 테크놀러지 컴퍼니 리미티드
Publication of KR20200033963A publication Critical patent/KR20200033963A/ko
Application granted granted Critical
Publication of KR102323871B1 publication Critical patent/KR102323871B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/0654Management of faults, events, alarms or notifications using network fault recovery
    • H04L41/0668Management of faults, events, alarms or notifications using network fault recovery by dynamic selection of recovery network elements, e.g. replacement by the most appropriate element after failure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0023Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the signalling
    • H04L1/0025Transmission of mode-switching indication
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1652Optical Transport Network [OTN]
    • H04J3/1658Optical Transport Network [OTN] carrying packets or ATM cells
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0002Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate
    • H04L1/0003Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate by switching between different modulation schemes
    • H04L1/0005Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate by switching between different modulation schemes applied to payload information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0015Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy
    • H04L1/0017Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy where the mode-switching is based on Quality of Service requirement
    • H04L1/0018Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy where the mode-switching is based on Quality of Service requirement based on latency requirement
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/28Flow control; Congestion control in relation to timing considerations
    • H04L47/283Flow control; Congestion control in relation to timing considerations in response to processing delays, e.g. caused by jitter or round trip time [RTT]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/70Admission control; Resource allocation
    • H04L47/72Admission control; Resource allocation using reservation actions during connection setup
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/70Admission control; Resource allocation
    • H04L47/72Admission control; Resource allocation using reservation actions during connection setup
    • H04L47/722Admission control; Resource allocation using reservation actions during connection setup at the destination endpoint, e.g. reservation of terminal resources or buffer space
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/70Admission control; Resource allocation
    • H04L47/72Admission control; Resource allocation using reservation actions during connection setup
    • H04L47/726Reserving resources in multiple paths to be used simultaneously
    • H04L47/728Reserving resources in multiple paths to be used simultaneously for backup paths
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/70Admission control; Resource allocation
    • H04L47/82Miscellaneous aspects
    • H04L47/821Prioritising resource allocation or reservation requests
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0073Services, e.g. multimedia, GOS, QOS
    • H04J2203/0082Interaction of SDH with non-ATM protocols
    • H04J2203/0085Support of Ethernet

Abstract

본 발명의 실시예는 서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치를 개시한다. 상기 방법은, 송신 장치가, 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신하는 단계; 송신 장치가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하기로 결정하면, 송신 장치가, 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신하는 단계; 및 송신 장치가, 제2 서비스의 비트 블록 스트림을 수신 장치에게 송신하는 단계를 포함한다. 알 수 있는 것은, 송신 장치의 서비스 스위칭이 현재 전송되고 있는 서비스에 의해 영향을 받지 않고, 서비스가 필요에 기반하여 실시간으로 임의의 비트 블록 상에서 스위칭될 수 있다는 것이다. 게다가, 서비스 스위칭 지시 비트 블록이, 서비스 스위칭을 수행하기 위해, 서비스 스위칭을 요구하는 비트 블록 스트림들 사이에 삽입되어서, 서비스 스위칭 프로세스에서의 지연 및 지터가 감소될 수 있고, 서비스 스위칭 동안의 낮은 지연이 보장될 수 있다.

Description

서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치
본 발명은 통신 기술 분야에 관한 것으로서, 특히 서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치에 관한 것이다.
본 출원은 2017년 8월 8일에 발명의 명칭 "서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치"로 중국 특허청에 제출된 중국 특허 출원 번호 201710671402.8의 우선권을 주장하며, 그 전체가 여기에 참조로서 병합된다.
서비스 인터페이스로서, 전기 및 전자 엔지니어 협회(Institute of Electrical and Electronics Engineers, IEEE)에서 정의한 802.3 기반 이더넷은 다양한 시나리오에 성공적으로 적용된다. 하지만, 네트워크 기술의 발전과 함께, 네트워크는 더 많은 서비스 유형을 지원할 필요가 있다.
종래 기술에서, 유연한 이더넷(flex ethernet, FlexE)의 개념이 제안되어서, 네트워크는 복수의 유형의 서비스를 지원할 수 있게 되었다. flexE를 사용함으로써, 복수의 서비스는 동일한 물리적 링크 상에서 다중화될 수 있다. 도 1에 도시된 대로, 네트워크 장치는 복수의 인코더(encoder)(101) 및 다중화 모듈(multiplexing module)(102)을 포함한다. flexE에서, 복수의 서비스는 서비스에 대응하는 인코더(101)에 의해 인코딩되고, 인코더(101)는 인코딩된 코드 블록 스트림(code block stream)을 다중화 모듈(102)에게 송신하고, 다중화 모듈(102)은 복수의 서비스의 코드 블록 스트림을 다중화할 수 있다. 다중화 모듈(102)에 의해 사용되는 다중화 방법은 시분할 다중화(Time Division Multiplexing, TDM) 기술이다. 다중화 모듈(102)은 코드 블록을 단위(granularity)로서 사용하여 시간슬롯(timeslot) 분할을 수행하고, 시간슬롯 인터리빙을 통해 다중화를 구현한다. 다중화 모듈(102)에 의해 출력되는 서비스 데이터 스트림(service data stream)의 특정 구조의 예시가 도 2에 도시될 수 있다. 20개의 시간슬롯이 한 사이클로서 사용되고, 하나의 flexE 오버헤드 코드 블록(overhead code block)이 시간슬롯 포지셔닝을 위해 매 1023 사이클마다 삽입된다. 특정한 서비스 송신 프로세스에서, 각 시간슬롯은 서비스를 전송하기 위해 독립 채널로서 사용될 수 있고, 20개의 시간슬롯은 20개의 채널이며 20개의 서비스를 전송하기 위해 사용될 수 있다.
flexE 기반 다중화에서, 각 시간슬롯 내에서 운반되는 서비스가 미리 구성되고, 실시간 서비스 스위칭은 다중화 모듈(102)에 의해 출력되는 서비스 데이터 스트림에 대해 수행될 수 없다.
본 출원은 서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치를 제공하여서, 실시간 서비스 스위칭이 구현될 수 있고, 서비스 스위칭 동안의 저지연(low latency)이 효과적으로 보장될 수 있다.
본 발명의 실시예의 제1 측면은 다음 단계를 포함하는 서비스 다중화 방법을 제공한다.
단계 A. 송신 장치는 제1 서비스의 비트 블록 스트림 및 제2 서비스의 비트 블록 스트림을 대응하는 버퍼에 입력한다.
송신 장치의 수신 인터페이스는 제1 서비스의 비트 블록 스트림 및 제2 서비스의 비트 블록 스트림을 수신하도록 구성되고, 송신 장치는 제1 서비스의 비트 블록 스트림에 대응하는 제1 버퍼 및 제2 서비스의 비트 블록 스트림에 대응하는 제2 버퍼를 결정할 수 있다.
송신 장치는 제1 서비스의 비트 블록 스트림을 대응하는 제1 버퍼에 입력하고, 제2 서비스의 비트 블록 스트림을 대응하는 제2 버퍼에 입력할 수 있다.
이 측면에서, 제1 서비스의 비트 블록 스트림 및 제2 서비스의 비트 블록 스트림은 복수의 서비스의 것이면서 또한 송신 장치에 의해 수신되는 비트 블록 스트림 내의, 수신 장치로 순차적으로 송신될 필요가 있는, 임의의 두 개의 비트 블록 스트림일 수 있다.
단계 B. 송신 장치는 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신한다.
송신 장치는 제1 서비스의 비트 블록 스트림 및 제2 서비스의 비트 블록 스트림을 수신 장치에게 송신하는 우선 순위를 결정할 수 있다.
이 측면은 제1 서비스의 비트 블록 스트림이 제2 서비스의 비트 블록 스트림 전에 수신 장치에게 송신되는 예시를 사용하여 설명된다.
예를 들어, 송신 장치는 제1 서비스의 비트 블록 스트림의 송신 대기 시간이 제2 서비스의 비트 블록 스트림의 송신 대기 시간보다 긴 것으로 판정하고, 이후 제1 서비스의 비트 블록 스트림이 제2 서비스의 비트 블록 스트림 이전에 수신 장치에게 송신되는 것을 결정한다.
송신 장치가 제1 서비스의 비트 블록 스트림이 제2 서비스의 비트 블록 스트림 이전에 수신 장치에게 송신되는 것을 결정할 때, 송신 장치는 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신할 수 있다.
단계 C. 송신 장치는 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭할지 여부를 판정하고, 송신 장치가 제1 서비스에서 제2 서비스로 스위칭하기로 결정하면 단계 D를 수행한다.
이 측면에서, 송신 장치는 제1 서비스의 전체 비트 블록 스트림이 송신된 후에 송신을 위해 제2 서비스의 비트 블록 스트림으로 스위칭하기로 결정할 수 있다.
다른 예를 들면, 송신 장치는 제1 서비스의 비트 블록 스트림 내의 송신 장치에 의해 미리 결정된 사전 설정된 데이터 트래픽이 송신된 후에 서비스 송신을 위해 제2 서비스의 비트 블록 스트림으로 스위칭하기로 결정할 수 있다. 구체적으로, 송신 장치는 송신 장치가 제1 서비스의 전체 비트 블록 스트림을 송신하기 전에 그리고 송신 장치가 제1 서비스의 비트 블록 스트림 내의 사전 설정된 데이터 트래픽을 송신한 이후에 서비스 송신을 위해 제2 서비스의 비트 블록 스트림으로 스위칭할 수 있다.
단계 D. 송신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신한다.
송신 장치가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하기로 결정하면, 송신 장치는 제1 서비스의 비트 블록 스트림과 제2 서비스의 비트 블록 스트림 사이에 적어도 하나의 서비스 스위칭 지시 비트 블록을 삽입할 수 있고, 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신할 수 있다.
적어도 하나의 서비스 스위칭 지시 비트 블록은 제1 서비스가 서비스 송신을 위해 제2 서비스로 스위칭되는 것을 지시하기 위해 사용된다.
단계 E. 송신 장치는 제2 서비스의 비트 블록 스트림을 수신 장치에게 송신한다.
송신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록을 송신한 이후에 제2 서비스의 비트 블록 스트림을 송신할 수 있다.
알 수 있는 것은, 송신 장치는 송신 시간에 기반하여 제1 서비스의 비트 블록 스트림, 적어도 하나의 서비스 스위칭 지시 비트 블록, 및 제2 서비스의 비트 블록 스트림을 시간순으로 송신한다는 것이다.
이 측면에서 제공되는 서비스 다중화 방법의 유리한 효과는, 송신 장치가 필요에 기반하여 임의의 비트 블록 상에서 실시간 서비스 스위칭을 구현할 수 있다는 것에 있다. 게다가, 서비스 스위칭 지시 비트 블록이, 서비스 스위칭을 수행하기 위해, 서비스 스위칭을 요구하는 비트 블록 스트림들 사이에 삽입되어서, 서비스 스위칭 프로세스에서의 지연 및 지터를 줄이고, 서비스 스위칭 동안의 낮은 지연을 보장할 수 있다.
본 실시예에서, 송신 장치는 낮은 우선 순위를 갖는 서비스 전에 높은 우선 순위를 갖는 서비스를 송신하기 위해 스위칭을 수행하여서, 높은 우선 순위를 갖는 서비스의 선점 송신이 구현되고, 높은 우선 순위를 갖는 서비스의 매우 낮은 지연 및 매우 낮은 지터가 보장된다.
본 실시예에서, 서비스 다중화가 버퍼를 사용하여 구현되어서, 다중화가 독점 대역폭을 사용하여 수행되기 때문에 발생하는 대역폭 낭비 및 전송 지연을 효과적으로 회피할 수 있다.
실시예들의 제1 측면의 선택적인 구현에서, 제1 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 제2 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나는 M1/M2 비트 블록이고, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1이다.
실시예들의 제1 측면의 선택적 구현에서, 단계 B를 수행하기 전에, 송신 장치는 다음 단계를 추가로 수행한다.
단계 B01. 송신 장치는 제1 서비스의 제1 서비스 데이터를 획득한다.
이 측면에서 제1 서비스는 비-이더넷 서비스일 수 있다.
단계 B02. 송신 장치는 제1 서비스의 비트 블록 스트림을 생성하기 위해 제1 서비스 데이터를 인코딩한다.
단계 E를 수행하기 전에, 송신 장치는 다음 단계를 추가로 수행한다.
단계 E01. 송신 장치는 제2 서비스의 제2 서비스 데이터를 획득한다.
단계 E02. 송신 장치는 제2 서비스의 비트 블록 스트림을 생성하기 위해 제2 서비스 데이터를 인코딩한다.
이 측면에서, 송신 장치는 서로 다른 유형의 네트워크의 데이터를 다중화하여서, 송신 장치는 서로 다른 유형의 서비스를 다중화할 수 있고, 본 실시예의 서비스 다중화 방법은 서로 다른 네트워크 환경에 적용될 수 있다.
실시예들의 제1 측면의 선택적인 구현에서, M1/M2 비트 블록이 64B/66B 비트 블록일 수 있다면, M2-M1, 즉, 66-64는 각 비트 블록 내의 헤더 동기화 헤더의 비트 수량을 나타낸다.
이 측면에서, 하나 이상의 서비스 스위칭 지시 비트 블록은 제1 서비스의 비트 블록 스트림이 제2 서비스의 비트 블록 스트림으로 스위칭되는 것을 지시하기 위해 사용될 수 있다.
서비스 스위칭 지시 비트 블록은 파라미터 O0, D1, D2, D3, C4, C5, C6, 및 C7을 포함할 수 있으며, 여기서 파라미터 D1, D2, 및 D3은 8비트의 비트 데이터이고, 파라미터 C4, C5, C6, 및 C7은 7비트의 비트 데이터이고, 파라미터 O0은 4비트의 제어 코드이다.
실시예의 제1 측면의 선택적인 구현에서, M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 있고, 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함한다.
알 수 있는 것은, 8B/10B 인코딩에 대해, 특수 비트 블록과 데이터 비트 블록은 서비스 스위칭을 지시하기 위해 함께 사용될 필요가 있다는 것이다.
알 수 있는 것은, 이 측면에서의 인코딩 방식에서, 서비스 스위칭 지시 비트 블록은 서비스 스위칭을 지시하기 위해 사용되어서, 실시간 서비스 스위칭이 적어도 하나의 서비스 스위칭 지시 비트 블록을 사용함으로써 구현될 수 있고, 따라서 서비스 스위칭 프로세스에서의 지연 및 지터가 감소되고, 서비스 스위칭 동안의 낮은 지연이 보장될 수 있다는 것이다.
실시예의 제1 측면의 선택적인 구현에서, 적어도 하나의 서비스 스위칭 지시 비트 블록은 지시 정보를 더 포함하고, 지시 정보는 제2 서비스의 것이면서 또한 수신 장치에게 송신되는 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하기 위해 사용된다.
구체적으로, 서비스 스위칭 지시 비트 블록이 64B/66B 비트 블록이면, 지시 정보는 서비스 스위칭 지시 비트 블록 스트림 내에 포함된 파라미터 D1, D2, D3, C4, C5, C6, 및 C7 중 어느 하나를 사용하여 전송될 수 있거나, 또는 지시 정보는 복수의 서비스 스위칭 지시 비트 블록을 사용하여 전송될 수 있다.
이 측면에서, 송신 장치의 서비스 다중화 프로세스에서, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량은 적어도 하나의 서비스 스위칭 지시 비트 블록을 사용함으로써 실시간으로 통지될 수 있어서, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량은 낮은 지연이 보장되는 동안 수신 장치에게 통지될 수 있다.
실시예들의 제1 측면의 선택적인 구현에서, 단계 D를 수행하기 전에, 송신 장치는 다음 단계를 추가로 수행한다.
단계 D01. 송신 장치는 타깃 식별자를 결정한다.
타깃 식별자는 제2 서비스에 대응하는 식별자이다.
송신 장치가 타깃 식별자를 획득하는 구체적 프로세스는 다음과 같을 수 있다.
송신 장치는, 미리, 복수의 서비스 중 어느 하나에 대응하는 식별자를 수신할 수 있고, 송신 장치는 제2 서비스에 대응하는 타깃 식별자를 결정할 수 있다.
복수의 서비스를 수신한 후, 송신 장치는 복수의 서비스 중 어느 하나에 대한 대응하는 식별자를 구성할 수 있고, 송신 장치는 구성된 식별자로부터 제2 서비스에 대응하는 타깃 식별자를 결정할 수 있다.
단계 D02. 송신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록을 생성한다.
적어도 하나의 서비스 스위칭 지시 비트 블록은 타깃 식별자를 포함하고, 타깃 식별자는 제2 서비스의 비트 블록 스트림을 타깃 버퍼에 저장하도록 수신 장치에게 지시하는 데 사용되며, 타깃 버퍼는 수신 장치에 의해 타깃 식별자에 할당된 버퍼이다.
이 측면에서, 송신 장치가 타깃 식별자를 포함하는 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신할 때, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록에 기반하여, 서비스가 스위칭된 것을 결정할 수 있고, 타깃 식별자에 기반하여, 서비스가 제2 서비스의 비트 블록 스트림으로 스위칭되는 것을 결정하여서, 수신 장치의 서비스 처리 효율을 향상시킬 수 있다.
실시예의 제1 측면의 선택적 구현에서, 상기 방법은 다음을 더 포함한다.
송신 장치가 제1 서비스의 비트 블록 스트림 및/또는 제2 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 결정하면, 송신 장치에 의해, 유휴 비트 블록을 삭제한다.
송신 장치의 수신 인터페이스가 복수의 서비스의 비트 블록 스트림을 대응하는 버퍼(tx_buf)에 입력하기 전에, 송신 장치는 복수의 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는지 여부를 판정할 수 있다. 본 실시예에서, 유휴 비트 블록은 이더넷 표준에서 레이트 매칭(rate matching)을 위해 사용되는 전용 제어 비트 블록이고, 유휴 비트 블록은 현재 유효한 데이터 전송이 없을 때 송신될 수 있다. 알 수 있는 것은, 송신 장치가 유휴 비트 블록을 삭제할 때, 송신 장치가 서비스를 송신하는 대역폭의 활용이 개선될 수 있다는 것이다.
본 발명의 실시예의 제2 측면은 다음 단계를 포함하는 서비스 역다중화 방법을 제공한다.
단계 F. 수신 장치는 송신 장치에 의해 송신된 비트 블록 스트림을 수신한다.
단계 G. 수신 장치는, 비트 블록 스트림에서, 송신 장치에 의해 송신된 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되는지 여부를 판정하고, 수신 장치가 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되는 것을 결정하면 단계 H를 수행한다.
적어도 하나의 서비스 스위칭 지시 비트 블록은 송신 장치가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하는 것을 지시하기 위해 사용되고, 제1 서비스의 비트 블록 스트림은 수신 장치가 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신하기 전에 수신 장치에 의해 수신되는 비트 블록 스트림이다.
단계 H. 수신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 후 수신되는 비트 블록 스트림이 제2 서비스의 비트 블록 스트림인 것을 결정한다.
수신 장치가 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것을 결정하면, 수신 장치는 수신 장치가 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신한 이후 수신 장치에 의해 수신되는 비트 블록 스트림이 제2 서비스의 비트 블록 스트림인 것을 결정할 수 있다.
알 수 있는 것은, 이 측면에서, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록에 기반하여, 서비스 스위칭이 수행되는 것을 결정할 수 있고, 수신 장치는 수신 장치가 수신 시간에 기반하여 제1 서비스의 비트 블록 스트림, 적어도 하나의 서비스 스위칭 지시 비트 블록, 및 제2 서비스의 비트 블록 스트림을 시간순으로 송신하는 것을 결정할 수 있다는 것이다.
이 측면에서 제공되는 서비스 다중화 방법의 유리한 효과는 수신 장치가 임의의 비트 블록 상에서 서비스 스위칭을 결정할 수 있어서, 서비스 스위칭 프로세스에서 지연 및 지터를 감소시키고, 서비스 스위칭 동안의 낮은 지연을 보장할 수 있다는 것에 있다. 본 실시예에서, 서비스 역다중화는 버퍼를 사용하여 구현되므로, 역다중화가 독점 대역폭을 사용하여 수행되기 때문에 발생하는 대역폭 낭비 및 전송 지연을 효과적으로 회피할 수 있다.
실시예의 제2 측면의 선택적인 구현에서, 제1 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 제2 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나는 M1/M2 비트 블록이고, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1이다.
실시예의 제2 측면의 선택적인 구현에서, 단계 H를 수행하기 전에, 수신 장치는 다음 단계를 추가로 수행한다.
단계 H01. 수신 장치는 제1 서비스의 것이면서 또한 송신 장치에 의해 송신되는 비트 블록 스트림을 수신한다.
단계 H02. 수신 장치는 제1 서비스의 제1 서비스 데이터를 획득하기 위해, 제1 서비스의 비트 블록 스트림을 디코딩한다.
단계 H를 수행한 후, 수신 장치는 다음 단계를 추가로 수행한다.
단계 H11. 수신 장치는 제2 서비스의 것이면서 또한 송신 장치에 의해 송신되는 비트 블록 스트림을 수신한다.
단계 H12. 수신 장치는 제2 서비스의 제1 서비스 데이터를 획득하기 위해, 제2 서비스의 비트 블록 스트림을 디코딩한다.
이 측면에서, 수신 장치는 서로 다른 유형의 서비스를 역다중화할 수 있어서, 본 실시예의 서비스 역다중화 방법은 서로 다른 네트워크 환경에 적용될 수 있다.
실시예의 제2 측면의 선택적인 구현에서, M1/M2 비트 블록이 64B/66B 비트 블록일 수 있다면, M2-M1, 즉 66-64는 각 비트 블록 내의 헤더 동기화 헤더의 비트 수량을 나타낸다.
이 측면에서, 하나 이상의 서비스 스위칭 지시 비트 블록들은 제1 서비스의 비트 블록 스트림이 제2 서비스의 비트 블록 스트림으로 스위칭되는 것을 지시하기 위해 사용될 수 있다.
서비스 스위칭 지시 비트 블록은 파라미터 O0, D1, D2, D3, C4, C5, C6, 및 C7을 포함할 수 있으며, 여기서 파라미터 D1, D2, 및 D3은 8비트의 비트 데이터이고, 파라미터 C4, C5, C6, 및 C7은 7비트의 비트 데이터이고, 파라미터 O0은 4비트의 제어 코드이다.
실시예의 제2 측면의 선택적인 구현에서, M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 있고, 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함한다.
알 수 있는 것은, 8B/10B 인코딩에 대해, 특수 비트 블록과 데이터 비트 블록이 서비스 스위칭을 지시하기 위해 함께 사용될 필요가 있다는 것이다.
실시예의 제2 측면의 선택적인 구현에서, 단계 H를 수행한 후, 수신 장치는 다음 단계들을 추가로 수행할 필요가 있다.
단계 H21. 수신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 지시 정보를 획득한다.
지시 정보는 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하기 위해 사용된다.
구체적으로, 서비스 스위칭 지시 비트 블록이 64B/66B 비트 블록이면, 지시 정보는 서비스 스위칭 지시 비트 블록 스트림 내에 포함된 파라미터 D1, D2, D3, C4, C5, C6, 및 C7 중 어느 하나를 사용하여 전송될 수 있거나, 또는 지시 정보는 복수의 서비스 스위칭 지시 비트 블록을 사용하여 전송될 수 있다.
단계 H22. 수신 장치는, 지시 정보에 따라, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량을 결정한다.
이 측면에서, 서비스 역다중화 프로세스에서, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록을 사용함으로써, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량을 결정할 수 있어서, 서비스 역다중화 프로세스의 낮은 지연을 보장할 수 있다.
실시예의 제2 측면의 선택적인 구현에서, 단계 H를 수행한 후, 수신 장치는 다음 단계를 추가로 수행할 필요가 있다.
단계 H31. 수신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자를 획득한다.
타깃 식별자는 제2 서비스에 대응하는 식별자이다.
단계 H32. 수신 장치는 제2 서비스의 비트 블록 스트림을 타깃 버퍼에 저장한다.
타깃 버퍼는 수신 장치에 의해 타깃 식별자에 할당된 버퍼이다.
이 측면에서, 수신 장치가 타깃 식별자를 포함하는 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신할 때, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록에 기반하여, 서비스가 스위칭되는 것을 결정할 수 있고, 타깃 식별자에 기반하여, 서비스가 제2 서비스의 비트 블록 스트림으로 스위칭되는 것을 결정할 수 있어서, 수신 장치의 서비스 처리 효율이 향상될 수 있다.
실시예들의 제2 측면의 선택적 구현에서, 상기 방법은 다음을 더 포함한다.
수신 장치가 제1 서비스의 비트 블록 스트림 및/또는 제2 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는 것을 결정하면, 수신 장치에 의해, 유휴 비트 블록을 삭제한다.
수신 장치가 복수의 서비스의 비트 블록 스트림을 대응하는 버퍼 tx_buf에 버퍼링하기 전에, 수신 장치는 복수의 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는지 여부를 판정할 수 있다. 본 실시예에서, 유휴 비트 블록은 이더넷 표준에서 레이트 매칭을 위해 사용되는 전용 제어 비트 블록이고, 유휴 비트 블록은 현재 유효한 데이터 전송이 없을 때 송신될 수 있다. 알 수 있는 것은, 수신 장치가 유휴 비트 블록을 삭제할 때, 수신 장치의 서비스 처리 효율이 향상될 수 있다는 것이다.
본 발명의 실시예의 제3 측면은 송신기 및 송신기에 연결된 다중화기를 포함하는 송신 장치를 제공한다.
송신기는 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신하도록 구성된다.
다중화기는 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭할지 여부를 판정하도록 구성된다.
송신기는 또한, 다중화기가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하기로 결정하면, 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신하고, 여기서 적어도 하나의 서비스 스위칭 지시 비트 블록은 제1 서비스가 서비스 송신을 위해 제2 서비스로 스위칭되는 것을 지시하기 위해 사용되며, 송신기는 또한 제2 서비스의 비트 블록 스트림을 수신 장치에게 송신하도록 구성된다.
이 측면의 송신 장치는 본 출원의 제1 측면의 서비스 다중화 방법을 수행하도록 구성된다. 서비스 다중화 방법을 수행하는 구체적 프로세스에 대해, 본 출원의 제1 측면이 참조된다. 세부사항은 다시 설명되지 않는다.
이 측면에서 제공되는 송신 장치의 유리한 효과는, 송신 장치가 필요에 기반하여 임의의 비트 블록 상에서 실시간 서비스 스위칭을 구현할 수 있다는 것에 있다. 게다가, 서비스 스위칭 지시 비트 블록이, 서비스 스위칭을 수행하기 위해, 서비스 스위칭을 요구하는 비트 블록 스트림들 사이에 삽입되어서, 서비스 스위칭 프로세서에서의 지연 및 지터를 감소시킬 수 있고, 서비스 스위칭 동안의 낮은 지연을 보장할 수 있다.
본 실시예에서, 송신 장치는 낮은 우선 순위를 갖는 서비스 전에 높은 우선 순위를 갖는 서비스를 송신하기 위해 스위칭을 수행하여서, 높은 우선 순위를 갖는 서비스의 선점 송신이 구현되고, 높은 우선 순위를 갖는 서비스의 매우 낮은 지연 및 매우 낮은 지터가 보장될 수 있다. 본 실시예에서, 서비스 다중화는 버퍼를 사용하여 구현되므로, 다중화가 독점 대역폭을 사용하여 수행되기 때문에 발생하는 대역폭 낭비 및 전송 지연을 효과적으로 회피할 수 있다.
실시예의 제3 측면의 선택적인 구현에서, 제1 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 제2 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나는 M1/M2 비트 블록이고, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1이다.
실시예의 제3 측면의 선택적인 구현에서, 송신기는 또한, 제1 서비스의 제1 서비스 데이터를 획득하고, 제1 서비스의 비트 블록 스트림을 생성하기 위해 제1 서비스 데이터를 인코딩하고, 제2 서비스의 제2 서비스 데이터를 획득하고, 제2 서비스의 비트 블록 스트림을 생성하기 위해 제2 서비스 데이터를 인코딩하도록 구성된다.
이 측면에서, 송신 장치는 서로 다른 유형의 네트워크의 데이터를 다중화하여서, 송신 장치는 서로 다른 유형의 서비스를 다중화할 수 있고, 본 실시예의 송신 장치는 서로 다른 네트워크 환경에 적용될 수 있다.
실시예의 제3 측면의 선택적 구현에서, M1/M2 비트 블록이 64B/66B 비트 블록이면, M2-M1, 즉 66-64는 각 비트 블록 내의 헤더 동기화 헤더의 비트 수량을 나타낸다.
이 측면에서, 하나 이상의 서비스 스위칭 지시 비트 블록은 제1 서비스의 비트 블록 스트림이 제2 서비스의 비트 블록 스트림으로 스위칭되는 것을 지시하기 위해 사용될 수 있다.
서비스 스위칭 지시 비트 블록은 파라미터 O0, D1, D2, D3, C4, C5, C6, 및 C7을 포함할 수 있으며, 여기서 파라미터 D1, D2, 및 D3은 8비트의 비트 데이터이고, 파라미터 C4, C5, C6, 및 C7은 7비트의 비트 데이터이고, 파라미터 O0은 4비트의 제어 코드이다.
실시예의 제3 측면의 선택적인 구현에서, M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록들이 있고, 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함한다.
알 수 있는 것은, 8B/10B 인코딩에 대해, 특수 비트 블록과 데이터 비트 블록이 서비스 스위칭을 지시하기 위해 함께 사용될 필요가 있다는 것이다.
알 수 있는 것은, 이 측면의 수신 장치에 따르면, 서비스 스위칭 지시 비트 블록은 서비스 스위칭을 지시하기 위해 사용되어서, 실시간 서비스 스위칭이 적어도 하나의 서비스 스위칭 지시 비트 블록을 사용함으로써 구현될 수 있고, 따라서 서비스 스위칭 프로세스에서의 대기 시간과 지터가 감소될 수 있고, 서비스 스위칭 동안의 낮은 지연이 보장될 수 있다는 것이다.
실시예의 제3 측면의 선택적인 구현에서, 적어도 하나의 서비스 스위칭 지시 비트 블록은 지시 정보를 더 포함하고, 지시 정보는 제2 서비스의 것이면서 또한 수신 장치에게 송신되는 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하기 위해 사용된다.
구체적으로, 서비스 스위칭 지시 비트 블록이 64B/66B 비트 블록이면, 지시 정보는 서비스 스위칭 지시 비트 블록 스트림 내에 포함된 파라미터 D1, D2, D3, C4, C5, C6, 및 C7 중 어느 하나를 사용하여 전송될 수 있거나, 또는 지시 정보는 복수의 서비스 스위칭 지시 비트 블록을 사용하여 전송될 수 있다.
이 측면에서, 송신 장치의 서비스 다중화 프로세스에서, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량은 적어도 하나의 서비스 스위칭 지시 비트 블록을 사용함으로써 실시간으로 통지될 수 있어서, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량이 낮은 지연이 보장되는 동안 수신 장치에 통지될 수 있다.
실시예의 제3 측면의 선택적인 구현에서, 다중화기는 또한, 타깃 식별자를 결정하고 - 여기서 타깃 식별자는 제2 서비스에 대응하는 식별자임 -, 상기 적어도 하나의 서비스 스위칭 지시 비트 블록을 생성하도록 구성되고, 여기서 적어도 하나의 서비스 스위칭 지시 비트 블록은 타깃 식별자를 포함하고, 타깃 식별자는 제2 서비스의 비트 블록 스트림을 타깃 버퍼에 저장하도록 수신 장치에게 지시하기 위해 사용되고, 타깃 버퍼는 수신 장치에 의해 타깃 식별자에 할당된 버퍼이다.
이 측면에서, 송신 장치가 타깃 식별자를 포함하는 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신할 때, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록에 기반하여, 서비스가 스위칭되는 것을 결정할 수 있고, 타깃 식별자에 기반하여, 서비스가 제2 서비스의 비트 블록 스트림으로 스위칭되는 것을 결정할 수 있어서, 수신 장치의 서비스 처리 효율을 향상시킬 수 있다.
실시예의 제3 측면의 선택적 구현에서, 다중화기는 또한, 제1 서비스의 비트 블록 스트림 및/또는 제2 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 결정되면, 유휴 비트 블록을 삭제하도록 구성된다.
송신 장치가 복수의 서비스의 비트 블록 스트림을 대응하는 버퍼 tx_buf에 입력하기 전에, 송신 장치는 복수의 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는지 여부를 판정할 수 있다. 본 실시예에서, 유휴 비트 블록은 이더넷 표준에서 레이트 매칭을 위해 사용되는 전용 제어 비트 블록이고, 유휴 비트 블록은 현재 유효한 데이터 전송이 없을 때 송신될 수 있다. 알 수 있는 것은, 송신 장치가 유휴 비트 블록을 삭제할 때, 송신 장치가 서비스를 송신하는 대역폭의 활용이 개선될 수 있다는 것이다.
본 발명의 실시예의 제4 측면은,
송신 장치에 의해 송신된 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되는지 여부를 판정하도록 구성된 수신기 - 적어도 하나의 서비스 스위칭 지시 비트 블록은 송신 장치가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하는 것을 지시하기 위해 사용되고, 제1 서비스의 비트 블록 스트림은 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되기 전에 수신되는 비트 블록 스트림임 -; 및
적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것이 결정되면, 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 후에 수신되는 비트 블록 스트림이 제2 서비스의 비트 블록 스트림인 것을 결정하도록 구성된 역다중화기를 포함하는 수신 장치를 제공한다.
수신기는 역다중화기에 연결되어 있다.
이 측면은 본 출원의 제2 측면의 서비스 역다중화 방법을 수행하는 데 사용된다. 서비스 역다중화 방법을 수행하는 구체적 프로세스에 대해, 본 출원의 제2 측면이 참조된다. 세부사항은 다시 설명되지 않는다.
실시예의 제4 측면의 선택적인 구현에서, 제1 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 제2 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나는 M1/M2 비트 블록이며, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1이다.
실시예의 제4 측면의 선택적 구현에서, 수신기는 또한, 제1 서비스의 것이면서 또한 송신 장치에 의해 송신되는 비트 블록 스트림을 수신하도록 구성되고, 역다중화기는 또한, 제1 서비스의 제1 서비스 데이터를 획득하기 위해 제1 서비스의 비트 블록 스트림을 디코딩하도록 구성되고, 수신기는 또한, 제2 서비스의 것이면서 또한 송신 장치에 의해 송신되는 비트 블록 스트림을 수신하도록 구성되고, 역다중화기는 또한, 제2 서비스의 제1 서비스 데이터를 획득하기 위해 제2 서비스의 비트 블록 스트림을 디코딩하도록 구성된다.
이 측면에서, 수신 장치는 서로 다른 유형의 서비스를 역다중화할 수 있어서, 본 실시예의 서비스 역다중화 방법은 서로 다른 네트워크 환경에 적용될 수 있다.
실시예의 제4 측면의 선택적인 구현에서, M1/M2 비트 블록이 64B/66B 비트 블록이면, M2-M1, 즉 66-64는 각 비트 블록 내의 헤더 동기화 헤더의 비트 수량을 나타낸다.
이 측면에서, 하나 이상의 서비스 스위칭 지시 비트 블록은 제1 서비스의 비트 블록 스트림이 제2 서비스의 비트 블록 스트림으로 스위칭됨을 지시하기 위해 사용될 수 있다.
서비스 스위칭 지시 비트 블록은 파라미터 O0, D1, D2, D3, C4, C5, C6, 및 C7을 포함할 수 있으며, 여기서 파라미터 D1, D2, 및 D3은 8비트의 비트 데이터이고, 파라미터 C4, C5, C6, 및 C7은 7비트의 비트 데이터이고, 파라미터 O0은 4비트의 제어 코드이다.
실시예의 제4 측면의 선택적인 구현에서, M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 존재하고, 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함한다.
알 수 있는 것은, 8B/10B 인코딩에 대해, 특수 비트 블록과 데이터 비트 블록이 서비스 스위칭을 지시하기 위해 함께 사용될 필요가 있다는 것이다.
실시예의 제4 측면의 선택적인 구현에서, 역다중화기는 또한 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 지시 정보를 획득하고 - 여기서 지시 정보는 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하기 위해 사용됨 -, 지시 정보에 따라, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량을 결정하도록 구성된다.
이 측면에서, 서비스 역다중화 프로세스에서, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록을 사용함으로써, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량을 결정할 수 있어서, 서비스 역다중화 프로세스에서 낮은 지연이 보장될 수 있다.
실시예의 제4 측면의 선택적인 구현에서, 역다중화기는 또한, 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자를 획득하고 - 여기서 타깃 식별자는 제2 서비스에 대응하는 식별자임 -, 제2 서비스의 비트 블록 스트림을 타깃 버퍼에 저장하도록 구성되고, 여기서 타깃 버퍼는 수신 장치에 의해 타깃 식별자에 할당된 버퍼이다.
이 측면에서, 수신 장치가 타깃 식별자를 포함하는 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신할 때, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록에 기반하여, 서비스가 스위칭되는 것을 결정할 수 있고, 타깃 식별자에 기반하여, 서비스가 제2 서비스의 비트 블록 스트림으로 스위칭되는 것을 결정할 수 있어서, 수신 장치의 서비스 처리 효율이 향상될 수 있다.
실시예의 제4 측면의 선택적인 구현에서, 역다중화기는 또한, 제1 서비스의 비트 블록 스트림 및/또는 제2 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 결정되면, 유휴 비트 블록을 삭제하도록 구성된다.
수신 장치가 복수의 서비스의 비트 블록 스트림을 대응하는 버퍼 tx_buf에 버퍼링하기 전에, 수신 장치는 복수의 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는지 여부를 판정할 수 있다. 본 실시예에서, 유휴 비트 블록은 이더넷 표준에서 레이트 매칭을 위해 사용되는 전용 제어 비트 블록이고, 유휴 비트 블록은 현재 유효한 데이터 전송이 없을 때 송신될 수 있다. 알 수 있는 것은, 수신 장치가 유휴 비트 블록을 삭제할 때, 수신 장치의 서비스 처리 효율이 향상될 수 있다는 것이다.
본 출원에서 제공되는 서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치의 이점은, 송신 장치가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하기로 결정할 때, 송신 장치는 제1 서비스의 비트 블록 스트림과 제2 서비스의 비트 블록 스트림 사이에 적어도 하나의 서비스 스위칭 지시 비트 블록을 삽입할 수 있어서, 송신 장치가 제1 서비스의 비트 블록 스트림, 적어도 하나의 서비스 스위칭 지시 비트 블록, 및 상기 제2 서비스의 비트 블록 스트림을 수신 장치에게 순차적으로 송신할 수 있다는 것에 있다. 알 수 있는 것은, 송신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록을 사용함으로써 실시간 서비스 스위칭을 구현할 수 있어서, 이에 의해 서비스 스위칭 프로세스에서의 지연 및 지터를 감소시키고, 서비스 스위칭 동안의 낮은 지연을 보장할 수 있다는 것이다.
도 1은 종래 기술의 네트워크 장치의 개략적인 구조도이다;
도 2는 종래 기술의 네트워크 장치에 의해 출력되는 서비스 데이터 스트림의 개략적인 구조도이다;
도 3은 본 출원의 통신 네트워크의 실시예의 개략적인 구조도이다;
도 4는 본 출원의 네트워크 장치의 실시예에서의 하드웨어 구조의 개략도이다;
도 5는 본 출원의 네트워크 장치의 다른 실시예에서의 하드웨어 구조의 개략도이다;
도 6은 본 출원의 서비스 다중화 방법의 일 실시예의 단계의 흐름도이다;
도 7은 본 출원의 네트워크 장치의 네트워크 통신의 기본 프레임워크의 일 실시예의 개략적인 구조도이다;
도 8은 본 출원의 다중화기가 복수의 서비스의 비트 블록 스트림을 다중화하는 프로세스의 개략도이다;
도 9는 본 출원의 서비스 역다중화 방법의 일 실시예의 단계의 흐름도이다;
도 10은 본 출원의 역다중화기가 비트 블록 스트림을 역다중화하는 일 실시예의 프로세스의 개략도이다;
도 11은 본 출원의 네트워크 장치가 서비스를 다중화 또는 역다중화하는 프로세스의 개략도이다;
도 12는 본 출원의 서비스 다중화 방법의 다른 실시예의 단계의 흐름도이다;
도 13은 본 출원의 다중화기의 일 실시예의 개략적인 구조도이다;
도 14는 본 출원의 서비스 역다중화 방법의 다른 실시예의 단계의 흐름도이다;
도 15는 본 출원의 역다중화기의 일 실시예의 개략적인 구조도이다;
도 16은 본 출원의 네트워크 장치가 서비스를 다중화 또는 역다중화하는 다른 실시예의 프로세스의 개략도이다;
도 17은 본 출원의 서비스 역다중화 방법의 다른 실시예의 단계의 흐름도이다;
도 18은 본 출원의 다중화기의 일 실시예의 개략적인 구조도이다;
도 19는 본 출원의 서비스 역다중화 방법의 다른 실시예의 단계의 흐름도이다;
도 20은 본 출원의 역다중화기의 일 실시예의 개략적인 구조도이다;
도 21은 본 출원의 네트워크 장치가 서비스를 다중화 또는 역다중화하는 다른 실시예의 프로세스의 개략도이다;
도 22는 본 출원의 서비스 스위칭 지시 비트 블록 스트림의 일 실시예의 코드워드의 개략적인 구조도이다;
도 23은 본 출원의 송신 장치의 일 실시예의 개략적인 구조도이다; 그리고
도 24는 본 출원의 수신 장치의 일 실시예의 개략적인 구조도이다.
본 출원은 통신 네트워크를 제공한다. 통신 네트워크는 본 출원에서 서비스 다중화 방법 및 서비스 역다중화 방법을 구현할 수 있다. 본 출원에서 제공되는 통신 네트워크의 구조는 도 3을 참조하여 예시로서 아래에서 설명된다.
통신 네트워크는 적어도 두 개의 연결된 네트워크 장치(300)를 포함한다. 통신 네트워크에 포함되는 네트워크 장치(300)의 구체적인 수량은 본 실시예에서 한정되지 않으며, 임의의 네트워크 장치(300)에 연결된 네트워크 장치(300)의 구체적인 수량은 본 실시예에서 한정되지 않는다.
본 실시예의 네트워크 장치는 네트워크 어댑터(network adapter), 스위치, 또는 라우터와 같은 장치일 수 있다.
네트워크 장치는 이더넷, 또는 무선 액세스 네트워크(radio access network, RAN), 또는 무선 근거리 네트워크(wireless local area network, WLAN)와 같은 네트워크 환경에 적용될 수 있다.
네트워크 장치의 하드웨어 구조는 도 4에 도시된 실시예를 참조하여 아래에서 설명된다.
본 실시예는 네트워크 장치가 송신 장치로서 사용되는 예시를 사용하여 설명된다. 송신 장치로서 사용되는 네트워크 장치는, 수신된 서비스 데이터를 다중화하고, 다중화된 비트 블록 스트림을 수신 장치에게 송신하도록 구성된다.
본 실시예는 네트워크 장치(400)가 제1 네트워크 장치(401), 제2 네트워크 장치(402), 제3 네트워크 장치(403), 및 제N 네트워크 장치(404)에 의해 송신된 서비스 데이터를 수신하도록 구성된 예시를 사용하여 설명된다.
네트워크 장치(400)가 수신할 수 있는 서비스 데이터의 수량은 본 실시예에서 한정되지 않는다.
구체적으로, 네트워크 장치(400) 내에 포함된 수신 인터페이스는 서로 다른 네트워크 장치에 의해 송신된 서비스 데이터를 수신하도록 구성된다.
도 4가 예시로서 사용되고, 수신 인터페이스(406)는 제1 네트워크 장치(401)에 의해 송신된 서비스 데이터를 수신하도록 구성되고, 수신 인터페이스(407)는 제2 네트워크 장치(402)에 의해 송신된 서비스 데이터를 수신하도록 구성되고, 수신 인터페이스(408)는 제3 네트워크 장치(403)에 의해 송신된 서비스 데이터를 수신하도록 구성되고, 수신 인터페이스(409)는 제N 네트워크 장치(404)에 의해 송신된 서비스 데이터를 수신하도록 구성된다.
네트워크 장치(400) 내에 포함된 수신 인터페이스의 수량은 본 실시예에서 한정되지 않는다.
네트워크 장치의 송신 인터페이스(405)는, 수신 인터페이스에 의해 송신된 서비스 데이터를 수신하고, 비트 블록 스트림을 형성하기 위해, 본 출원 내의 서비스 다중화 방법을 사용하여 서비스 다중화를 수행하도록 구성된다.
네트워크 장치 내에 포함된 송신 인터페이스(405)의 구체적인 수량은 본 실시예에서 한정되지 않는다.
도 4에 도시된 실시예는 네트워크 장치가 통신 네트워크에서 송신 장치로서 사용될 때의 네트워크 장치의 하드웨어 구조를 설명한다. 네트워크 장치가 수신 장치로서 사용될 때의 네트워크 장치의 하드웨어 구조는 도 5에 도시된 실시예를 참조하여 아래에 설명된다.
본 실시예에서, 수신 장치로서 사용되는, 네트워크 장치는, 다중화된 비트 블록 스트림을 수신하도록 구성되고, 네트워크 장치는 또한 다중화된 비트 블록 스트림을 역다중화하도록 구성된다.
본 실시예에서, 네트워크 장치(500)의 수신 인터페이스(501)는 다중화된 비트 블록 스트림을 수신하도록 구성된다.
네트워크 장치 내에 포함된 수신 인터페이스(501)의 구체적인 수량은 본 실시예에서 한정되지 않는다.
수신 인터페이스(501)는, 서비스에 개별적으로 대응하는 비트 블록 스트림을 형성하기 위해, 본 출원 내의 서비스 역다중화 방법을 사용하여 비트 블록 스트림을 역다중화하도록 구성된다. 수신 인터페이스(501)는 서비스에 대응하는 비트 블록 스트림을 대응하는 송신 인터페이스에게 송신한다. 예를 들어, 수신 인터페이스(501)는 제1 서비스의 비트 블록 스트림을 송신 인터페이스(502)에게 송신하고, 수신 인터페이스(501)는 제2 서비스의 비트 블록 스트림을 송신 인터페이스(503)에게 송신하고, 수신 인터페이스(501)는 제3 서비스의 비트 블록 스트림을 송신 인터페이스(504)에게 송신하며, 수신 인터페이스(501)는 N번째 서비스의 비트 블록 스트림을 송신 인터페이스(505)에게 송신한다.
네트워크 장치(500) 내에 포함된 송신 인터페이스의 수량은 본 실시예에서 한정되지 않는다.
앞서 설명한 실시예들에 기반하여, 송신 장치로서 사용되는 네트워크 장치가 수신되는 서비스 데이터에 대해 서비스 다중화를 수행하는 방법의 구체적인 프로세스가 도 6을 참조하여 아래에서 상세히 설명된다.
본 실시예는 본 실시예가 이더넷에 적용되는 예시를 사용하여 설명된다.
단계 601. 복수의 서비스의 비트 블록 스트림을 대응하는 버퍼(tx_buf)에 입력한다.
구체적으로, 본 실시예 내의 송신 장치의 수신 인터페이스는 복수의 서비스의 비트 블록 스트림을 수신하도록 구성되고, 수신 인터페이스는 서비스의 비트 블록 스트림에 대응하는 버퍼(tx_buf)를 개별적으로 결정할 수 있고, 또한, 복수의 서비스의 비트 블록 스트림을 대응하는 버퍼(tx_buf)에 입력할 수 있다.
선택적으로, 송신 장치의 수신 인터페이스가 복수의 서비스의 비트 블록 스트림을 대응하는 버퍼(tx_buf)에 입력하기 전에, 송신 장치는 복수의 서비스의 비트 블록 스트림 내에 유휴 비트 블록(idle bit block)이 있는지 여부를 판정할 수 있다. 본 실시예에서, 유휴 비트 블록은 이더넷 표준에서 레이트 매칭을 위해 사용되는 전용 제어 비트 블록이고, 유휴 비트 블록은 유효한 데이터 전송이 현재 없을 때 송신될 수 있다.
송신 장치의 수신 인터페이스가 복수의 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 판정하면, 송신 장치의 수신 인터페이스는 유휴 비트 블록을 직접 폐기할 수 있다.
단계 602. 중재 결과 정보(arbitration result information)를 생성하기 위해, 버퍼 tx_buf에 대해 중재를 수행한다.
본 실시예에서, 송신 장치의 송신 인터페이스상의 다중화기는, 서비스 다중화에 사용되는 중재 결과 정보를 생성하기 위해, 버퍼 tx_buf에 대해 중재를 수행하도록 구성될 수 있다.
본 실시예에서 다중화기를 배치하는 방식이 아래에 설명된다.
도 7에 도시된 대로, 본 실시예에서, 송신 장치의 네트워크 통신의 기본 프레임워크는 개방 시스템 상호 접속(open system interconnection, OSI)이다. OSI 모델은 송신 장치의 네트워크 통신 작업을 7개의 계층 - 물리 계층(physical layer), 데이터 링크 계층(data link layer), 네트워크 계층(network layer), 전송 계층(transport layer), 세션 계층(session layer), 표현 계층(presentation layer), 및 애플리케이션 계층(application layer) - 으로 나눈다.
구체적으로, 물리 계층은 물리 코딩 서브계층(physical coding sublayer, PCS), 순방향 오류 정정(forward error correction, FEC), 물리 매체 접속(physical medium attachment, PMA), 및 물리 매체 의존(physical medium dependent, PMD)을 포함한다.
보다 구체적으로, 71에 도시된 대로, 송신 장치의 물리 코딩 서브계층(PCS)은 서비스 데이터를 인코딩하도록 구성된 복수의 인코딩 모듈(712)을 포함하고, 인코딩 모듈(712)은 수신 인터페이스 상에 배치되고, 인코딩 모듈(712)은 비트 블록 스트림을 생성하기 위해 수신된 서비스 데이터를 인코딩하고, 비트 블록 스트림을 다중화기(713)에 입력할 수 있다.
본 실시예에서, 서비스 데이터를 인코딩함으로써 인코딩 모듈(712)에 의해 생성되는 비트 블록 스트림 내의 임의의 비트 블록은 M1/M2 비트 블록이다. M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1과 M2는 양의 정수이며, M2>M1이다.
본 실시예에서, 물리 코딩 서브계층(PCS)은 복수의 서비스의 인코딩된 비트 블록 스트림을 다중화하도록 구성된 다중화기(713)를 포함하고, 다중화기(713)는 송신 인터페이스 상에 배치된다.
물리 코딩 서브계층(PCS)은 송신 인터페이스 상에 배치된 스크램블링 모듈(714) 및 처리 모듈(715)을 더 포함할 수 있다. 스크램블링 모듈(714)은 다중화된 비트 블록 스트림에 대해 스크램블링 처리를 수행하도록 구성된다.
처리 모듈(715)은 다중화된 비트 블록 스트림에 대응하는 처리를 수행, 예를 들어, 다중화된 비트 블록 스트림을 복수의 물리적 링크에 분배하고, 정렬 식별자(alignment identifier)를 주기적으로 삽입하도록 구성된다. 명백해야 할 것은, 본 실시예의 처리 모듈(715)에 의해 수행되는 처리의 설명이 선택적인 예시이며, 한정되지 않는다는 것이다.
서비스 다중화에 사용되는 중재 결과 정보를 생성하기 위해 다중화기가 버퍼 tx_buf에 대해 중재를 수행하는 방법의 구체적인 프로세스가 아래에서 설명된다.
다중화기는 서비스의 비트 블록 스트림을 개별적으로 버퍼링하는 버퍼 tx_buf가 목표 조건(target condition)을 만족하는지 여부를 판정하고, 다중화기는 버퍼 tx_buf가 목표 조건을 만족하는 경우에만 중재 결과 정보를 생성하기 위해 버퍼 tx_buf에 대한 중재를 수행한다.
본 실시예에서, 목표 조건은 버퍼(tx_buf) 내에 송신될 데이터가 있다는 것이고, 목표 조건은 또한 데이터 송신이 서비스의 것이면서 또한 버퍼 tx_buf 내에서 버퍼링된 비트 블록 스트림의 플로 제어(flow control) 하에 허용된다는 것이다.
다중화기는 목표 조건을 만족하는 복수의 버퍼(tx_buf)로부터 중재 결과 정보를 결정한다. 본 실시예에서, 중재 결과 정보는 목표 조건을 만족하는 복수의 버퍼(tx_buf) 내에 버퍼링된 비트 블록 스트림을 수신 장치에게 송신하는 우선 순위를 지시하기 위해 사용될 수 있어서, 송신 장치는 서비스의 중재 결과 정보 내에서 지시된 우선 순위에 기반하여 우선 순위의 내림차순으로 서비스의 비트 블록 스트림을 수신 장치에게 송신할 수 있다.
선택적으로, 본 실시예에서, 중재 결과 정보는 목표 조건을 만족하는 복수의 버퍼(tx_buf) 내에 개별적으로 버퍼링된 비트 블록 스트림이 버퍼(tx_buf) 내에 버퍼링된 비트 블록 스트림의 송신 대기 시간의 내림차순으로 분류(sort)된다는 것을 지시한다.
선택적으로, 본 실시예에서, 중재 결과 정보는 목표 조건을 만족하는 복수의 버퍼(tx_buf) 내에 개별적으로 버퍼링된 비트 블록 스트림이 버퍼(tx_buf) 내에 버퍼링된 비트 블록 스트림의 송신된 데이터 트래픽의 오름차순으로 분류된다는 것을 지시한다.
명백해야 할 것은, 중재 결과 정보 내에서 지시되면서 또한 목표 조건을 만족하는 복수의 버퍼(tx_buf) 내에 개별적으로 버퍼링된 비트 블록 스트림을 수신 장치에게 송신하는 것의 우선 순위의 설명은 선택적인 예시이며, 한정되지 않는다는 것이다.
단계 603. 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신한다.
본 실시예에서, 수신 장치는, 목표 조건을 만족하는 복수의 버퍼(tx_buf) 내에 개별적으로 버퍼링된 비트 블록 스트림으로부터 그리고 중재 결과 정보에 기반하여, 제1 서비스의 것이면서 또한 현재 수신 장치에게 송신될 필요가 있는 비트 블록 스트림을 결정한다.
단계 604. 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭할지 여부를 판정하고, 제1 서비스에서 제2 서비스로 스위칭하기로 결정되면 단계 605를 수행한다.
본 실시예에서, 다중화기는, 중재 결과 정보에 기반하여, 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭할지 여부를 판정할 수 있다.
선택적으로, 중재 결과 정보에서 지시된 우선 순위 시퀀스는 - 송신 장치는 제1 서비스의 비트 블록 스트림을 송신한 이후 제2 서비스의 비트 블록 스트림을 송신한다 - 일 수 있다.
선택적으로, 중재 결과 정보에서 지시된 우선 순위 시퀀스는 대안적으로 - 송신 장치는 제1 서비스의 비트 블록 스트림 내의 미리 설정된 데이터 트래픽을 송신한 이후 제2 서비스의 비트 블록 스트림을 송신한다 - 일 수 있다. 미리 설정된 데이터 트래픽은 중재 결과 정보에서 지시된 데이터 트래픽이다. 구체적으로, 본 실시예에서, 송신 장치는 송신 장치가 제1 서비스의 전체 비트 블록 스트림을 송신하기 전에 그리고 송신 장치가 제1 서비스의 비트 블록 스트림 내의 미리 설정된 데이터 트래픽을 송신한 이후에, 서비스 송신을 위해 제2 서비스의 비트 블록 스트림으로 스위칭할 수 있다.
단계 605. 제1 서비스의 비트 블록 스트림과 제2 비트 블록 스트림 사이에 적어도 하나의 서비스 스위칭 지시 비트 블록을 삽입한다.
도 8이 예시로서 사용된다. 다중화기가, 중재 결과 정보에 표시된 우선 순위 시퀀스에 기반하여, 제1 서비스의 비트 블록 스트림 및 제2 서비스의 비트 블록 스트림이 순차적으로 수신 장치에게 송신되는 것으로 판정하면, 다중화기는 제1 서비스의 비트 블록 스트림과 제1 서비스의 비트 블록 스트림 사이에 적어도 하나의 서비스 스위칭 지시 비트 블록(801)을 삽입한다.
적어도 하나의 서비스 스위칭 지시 비트 블록은 제1 서비스가 서비스 송신을 위해 제2 서비스로 스위칭된 것을 지시하기 위해 사용된다.
본 실시예에서, 적어도 하나의 서비스 스위칭 지시 비트 블록은 타깃 식별자(target identifier)를 더 포함하고, 타깃 식별자는 제2 서비스의 비트 블록 스트림에 대응하는 식별자이다.
본 실시예에서, 송신 장치가 타깃 식별자를 획득하는 구체적인 프로세스는, 송신 장치가 제2 서비스의 비트 블록 스트림에 대응하는 타깃 식별자를 결정할 수 있는 한, 본 실시예에서 한정되지 않는다.
예를 들어, 송신 장치는, 미리, 복수의 서비스 중 어느 하나에 대응하는 식별자를 수신할 수 있고, 송신 장치는 제2 서비스에 대응하는 타깃 식별자를 결정할 수 있다.
다른 예를 들면, 복수의 서비스를 수신한 후, 송신 장치는 복수의 서비스 중 어느 하나에 대해 대응하는 식별자를 구성할 수 있고, 송신 장치는 구성된 식별자로부터 제2 서비스에 대응하는 타깃 식별자를 결정할 수 있다.
알 수 있는 것은, 송신 장치가 타깃 식별자를 포함하는 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신할 때, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록에 기반하여, 서비스가 스위칭된 것을 결정할 수 있고, 타깃 식별자에 기반하여, 서비스가 제2 서비스의 비트 블록 스트림으로 스위칭된 것을 결정할 수 있다는 것이다.
서비스 스위칭 지시 비트 블록의 수량은 본 실시예에서 한정되지 않는다.
단계 606. 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신한다.
본 실시예에서, 송신 장치가 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신한 이후, 송신 장치는 제1 서비스의 비트 블록 스트림과 제2 서비스의 비트 블록 스트림 사이에 삽입된 적어도 하나의 서비스 스위칭 지시 비트 블록을 송신할 수 있다.
단계 607. 제2 서비스의 비트 블록 스트림을 수신 장치에게 송신한다.
본 실시예에서, 송신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록을 송신한 이후에 제2 서비스의 비트 블록 스트림을 송신할 수 있다.
알 수 있는 것은, 송신 장치는 송신 시간에 기반하여 제1 서비스의 비트 블록 스트림, 적어도 하나의 서비스 스위칭 지시 비트 블록, 및 제2 서비스의 비트 블록 스트림을 시간순으로 송신한다는 것이다.
버퍼(tx_buf)의 상태는 송신 장치가 서비스 스위칭을 수행할 때마다 변하기 때문에, 본 실시예의 송신 장치는 목표 조건을 만족하는 버퍼(tx_buf) 상의 모든 송신될 비트 블록 스트림이 수신 장치에게 송신되기 전까지 본 실시예의 단계 602 내지 단계 607을 순환하여 수행할 수 있다.
단계 608. 송신될 비트 블록 스트림을 가진 버퍼 tx_buf가 없다는 것이 탐지되면, 유휴 비트 블록을 수신 장치에게 송신한다.
본 실시예에서, 다중화기가 목표 조건을 만족하는 버퍼(tx_buf) 상의 모든 비트 블록 스트림이 송신된 것을 탐지하면, 송신 장치는 유휴 비트 블록을 수신 장치에게 송신한다.
본 실시예에서 제공되는 서비스 다중화 방법의 유리한 효과는 송신 장치의 서비스 스위칭이 현재 전송될 서비스에 의해 영향을 받지 않으며, 서비스 스위칭은 필요에 기반하여 실시간으로 임의의 비트 블록 상에서 구현될 수 있다는 것이다. 게다가, 서비스 스위칭 지시 비트 블록이, 서비스 스위칭을 수행하기 위해, 서비스 스위칭을 요구하는 비트 블록 스트림 사이에 삽입되어서, 서비스 스위칭 프로세스에서의 지연(latency) 및 지터(jitter)를 줄이고, 서비스 스위칭 동안의 저지연을 보장할 수 있다.
본 실시예에서, 송신 장치는 낮은 우선 순위를 갖는 서비스 전에 높은 우선 순위를 갖는 서비스를 송신하기 위해 스위칭을 수행하여서, 높은 우선 순위를 갖는 서비스의 선점 송신(preemption)이 구현되고, 높은 우선 순위를 갖는 서비스의 극저지연(very low latency) 및 매우 낮은 지터가 보장된다.
본 실시예에서, 서비스 다중화가 버퍼를 사용하여 구현되어서, 다중화가 독점 대역폭을 사용하여 수행됨으로써 발생하는 대역폭 낭비 및 전송 지연을 효과적으로 회피할 수 있다.
서비스 다중화를 수행하는 방법의 구체적인 프로세스는 도 6에 도시된 실시예의 송신 장치의 관점에서 설명된다. 서비스 역다중화를 수행하는 구체적인 프로세스는 도 9를 참조하여 수신 장치의 관점에서 아래에서 설명된다.
단계 901. 송신 장치에 의해 송신된 비트 블록 스트림을 수신한다.
선택적으로, 본 실시예에서, 수신 장치의 수신 인터페이스는 송신 장치에 의해 송신된 비트 블록 스트림 내에 유휴 비트 블록이 있는지 여부를 판정할 수 있다. 수신 장치가, 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 판정하면, 수신 장치의 수신 인터페이스는 유휴 비트 블록을 직접 폐기할 수 있다.
단계 902. 비트 블록 스트림 내에 적어도 하나의 서비스 스위칭 지시 비트 블록이 존재하는지 여부를 탐지하고, 비트 블록 스트림 내에 적어도 하나의 서비스 스위칭 지시 비트 블록이 있으면, 단계 903을 수행한다.
본 실시예에서, 수신 장치의 역다중화기는 각 수신된 비트 블록이 서비스 스위칭 지시 비트 블록인지 여부를 탐지한다.
역다중화기가 하나의 서비스 스위칭 지시 비트 블록 또는 복수의 연속적인 서비스 스위칭 지시 비트 블록을 수신하면, 단계 903이 수행된다.
역다중화기는 수신 장치의 수신 인터페이스 상에 배치된다.
본 실시예에서 역다중화기를 배치하는 방식이 아래에서 설명된다.
도 7에 도시된 대로, 본 실시예의 수신 장치의 네트워크 통신의 기본 프레임워크에 대해, 송신 장치의 네트워크 통신의 기본 프레임워크가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
구체적으로, 72에 도시된 대로, 수신 장치의 물리 코딩 서브계층(PCS)은 복수의 처리 모듈(724)을 포함한다. 처리 모듈(724)은, 복수의 물리적 링크로부터 데이터 스트림을 수신하고, 정렬 식별자에 기반하여 데이터 스트림을 정렬 및 분류하도록 구성된다. 명백해야 할 것은, 본 실시예에서 처리 모듈(724)에 의해 수행되는 처리의 설명은 선택적인 예시이며, 한정되지 않는다는 것이다.
물리 코딩 서브계층(PCS)은 디스크램블링 모듈(723)을 더 포함하고, 디스크램블링 모듈(723)은 역다중화된 서비스 데이터에 대해 디스크램블링 처리를 수행하도록 구성된다.
물리 코딩 서브계층(PCS)은 역다중화기(722)를 더 포함하고, 역다중화기(722)는 비트 블록 스트림에 대응하는 버퍼에 비트 블록 스트림을 저장하도록 구성된다.
물리 코딩 서브계층(PCS)은 디코딩 모듈(721)을 더 포함하고, 디코딩 모듈(721)은 서비스 데이터를 생성하기 위해 역다중화된 비트 블록 스트림을 디코딩하도록 구성된다.
본 실시예에서, 비트 블록 스트림 내의 임의의 비트 블록은 M1/M2 비트 블록이다. M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1과 M2는 양의 정수이며, M2>M1이다.
선택적으로, 본 실시예에서, 송신 장치에 의해 송신된 완전한 비트 블록 스트림을 수신한 후, 수신 장치는, 비트 블록 스트림 내에 포함된 모든 서비스 스위칭 지시 비트 블록을 결정하기 위해, 비트 블록 스트림 내에 포함된 비트 블록을 하나씩 탐지할 수 있다.
선택적으로, 본 실시예에서, 송신 장치에 의해 송신된 하나의 비트 블록을 수신한 후, 수신 장치는, 현재 수신된 비트 블록이 서비스 스위칭 지시 비트 블록인지 여부를 판정하기 위해, 현재 수신된 비트 블록을 탐지할 수 있다.
단계 903. 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 후에 수신되는 비트 블록 스트림이 제2 서비스의 비트 블록 스트림인 것을 결정한다.
역다중화기가 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 후에 수신된 비트 블록 스트림이 제2 서비스의 비트 블록 스트림인 것을 결정하는 방법은 아래에서 설명된다.
본 실시예에서, 수신 장치 및 송신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록이 서비스 스위칭을 지시하기 위해 사용되는 것에 동의할 수 있고, 역다중화기가 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신할 때, 역다중화기는 서비스 스위칭이 제1 서비스의 비트 블록 스트림과 제2 서비스의 비트 블록 스트림 사이에서 수행된다는 것을 결정할 수 있다.
제1 서비스의 비트 블록 스트림은 수신 장치가 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신하기 전에 수신 장치에 의해 수신된 비트 블록 스트림이고, 제2 서비스의 비트 블록 스트림은 수신 장치가 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신한 후에 수신 장치에 의해 수신되는 비트 블록 스트림이다.
구체적으로, 본 실시예에서, 적어도 하나의 서비스 스위칭 지시 비트 블록은 타깃 식별자를 포함하고, 타깃 식별자는 제2 서비스의 비트 블록 스트림에 대응하는 식별자이다.
수신 장치는 타깃 식별자에 기반하여 제2 서비스의 대응하는 비트 블록 스트림을 결정할 수 있고, 수신 장치는 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 후에 제2 서비스의 비트 블록 스트림이 수신되는 것을 결정할 수 있다.
선택적으로, 본 실시예에서, 수신 장치는, 미리, 복수의 서비스 중 어느 하나에 대응하는 식별자를 수신할 수 있고, 송신 장치에 의해 송신된 타깃 식별자를 수신한 후, 수신 장치는 타깃 식별자에 대응하는 제2 서비스를 결정할 수 있다.
선택적으로, 수신 장치는, 미리, 송신 장치에 의해 송신된 식별자 세트를 수신할 수 있고, 식별자 세트는 복수의 서비스 중 임의의 하나에 대응하는 식별자를 포함한다. 이 경우, 송신 장치에 의해 송신된 타깃 식별자를 수신한 후, 수신 장치는 타깃 식별자에 대응하는 제2 서비스를 결정할 수 있다.
알 수 있는 것은, 송신 장치가 타깃 식별자를 포함하는 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신할 때, 수신 장치는, 적어도 하나의 서비스 스위칭 지시 비트 블록에 기반하여, 서비스가 스위칭된 것을 결정할 수 있고, 타깃 식별자에 기반하여, 서비스가 제2 서비스의 비트 블록 스트림으로 스위칭된 것으로 결정할 수 있다.
단계 904. 제2 서비스의 비트 블록 스트림을 타깃 버퍼에 저장한다.
본 실시예에서, 역다중화기가 복수의 서비스 중 임의의 하나에 대응하는 식별자를 수신한 후, 역다중화기는, 서비스와 버퍼 사이의 대응 관계를 설정하기 위해, 각 식별자에 버퍼를 할당할 수 있다.
도 10에 도시된 대로, 예를 들어, 역다중화기는 제1 서비스의 비트 블록 스트림과 제2 서비스의 비트 블록 스트림을 수신한다.
역다중화기는 제1 서비스에 제1 버퍼(tx_buf)를 그리고 제2 서비스에 제2 버퍼(tx_buf)를 사전 할당할 수 있다.
역다중화기가 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자를 획득하면, 역다중화기는 타깃 식별자에 대응하는 사전 할당된 타깃 버퍼를 결정할 수 있고, 역다중화기는 제2 서비스의 비트 블록 스트림을 타깃 버퍼에 저장할 수 있다.
본 실시예에서의 단계 902 내지 단계 904는 임의의 서비스의 것이면서 또한 수신 장치에 의해 수신된 비트 블록 스트림이 대응하는 버퍼에 저장될 때까지 순환하여 수행된다.
본 실시예에서 제공되는 서비스 역다중화 방법의 유리한 효과는, 수신 장치가, 서비스 스위칭 지시 비트 블록을 탐지하는 방식으로, 서비스가 스위칭된 것을 결정하여서, 서비스 스위칭이 실시간으로 임의의 비트 블록 상에서 구현될 수 있고, 서비스 스위칭 프로세스에서의 지연 및 지터를 감소시키고, 서비스 스위칭 동안의 저지연을 보장한다는 것이다.
본 실시예에서는, 서비스 역다중화가 버퍼를 사용하여 구현되어서, 역다중화가 전용 대역폭을 사용하여 수행됨으로써 발생하는 대역폭 낭비 및 전송 지연이 효과적으로 회피될 수 있다.
송신 장치가 본 출원에서 서비스 다중화를 수행하는 구체적인 프로세스를 더 잘 이해하기 위해, 송신 장치가 서비스 다중화를 수행하는 구체적인 프로세스가 구체적 서비스 유형을 참조하여 예시로서 설명된다.
송신 장치가 이더넷의 전이중 모드에서 서비스 다중화를 구현하는 방법이 본 실시예에서 예시로서 설명된다.
도 11에 도시된 대로, 본 실시예에서, 예를 들어, 송신 장치에 의해 수신된 모든 서비스는 이더넷 패킷 서비스(Ethernet packet service)이다.
이더넷 패킷 서비스는 구체적으로 지연-민감 패킷 서비스(express Media Access Control, eMAC) 및 저-우선 순위 패킷 서비스(low-priority packet service)(preemptable Media Access Control, pMAC)이다.
eMAC 서비스의 지연 민감도는 pMAC 서비스의 지연 민감도보다 높다.
본 실시예의 서비스 다중화 프로세스는 도 12에 도시된 단계의 흐름도를 참조하여 아래에서 상세하게 설명된다.
단계 1201. 제1 버퍼(Tx_buf)는 eMAC의 것이면서 또한 PCS 상부(up-part)에 의해 출력된 64B/66B 비트 블록 스트림을 버퍼링한다.
송신 장치의 PCS 상부(PCS의 64B/66B 인코더 및 디코더 부분, PCS 상부)은 도 7의 인코딩에 사용되는 인코딩 모듈(712)이다.
본 실시예에서, 송신 장치의 제1 Tx_buf는 eMAC 서비스를 버퍼링하도록 구성된다. eMAC 서비스를 수신한 후, 송신 장치는 eMAC 서비스에 대응하는 제1 Tx_buf 이내로 eMAC 서비스를 버퍼링할 수 있다.
이더넷에서, eMAC 서비스의 데이터 스트림은 64B/66B 비트 블록 스트림이다.
단계 1202. 제2 Tx_buf는 pMAC의 것이면서 또한 PCS 상부에 의해 출력되는 64B/66B 비트 블록 스트림을 버퍼링한다.
본 실시예에서, 송신 장치의 제2 Tx_buf는 pMAC 서비스를 버퍼링하도록 구성된다. pMAC 서비스를 수신한 후, 송신 장치는 pMAC 서비스에 대응하는 제2 Tx_buf 이내로 pMAC 서비스를 버퍼링할 수 있다.
이더넷에서 pMAC 서비스의 데이터 스트림은 64B/66B 비트 블록 스트림이다.
본 실시예에서, 대역폭 활용을 개선하기 위해, 다중화기는 제1 Tx_buf 및 제2 Tx_buf 내에 유휴 비트 블록이 존재하는지 여부를 탐지할 수 있다.
구체적으로, 다중화기는 PCS 상부에 의해 출력되는 64B/66B 비트 블록 스트림 내의 패킷 간 갭(inter-packet-gap, IPG) 내에 유휴 비트 블록이 있는지 여부를 탐지할 수 있고, 유휴 비트 블록이 있다면, 다중화기는 IPG 내에서 유휴 비트 블록을 삭제할 수 있다.
다중화기의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 다중화기는 버퍼 내의 비트 블록 스트림에 대해 플로 제어(flow control)를 수행할 수 있으며, 구체적 프로세스는 다음과 같다.
다중화기는 주기적으로 또는 실시간으로 버퍼 내의 비트 블록 스트림을 탐지할 수 있고, 다중화기가 버퍼 내의 비트 블록 스트림의 데이터 볼륨이 미리 설정된 임계치보다 크거나 같은 것을 탐지하면, 다중화기는 송신 장치, 데이터 송신을 중단하도록 지시하기 위해 사용되는 지시 정보, 및 송신 장치는 서비스의 비트 블록 스트림을 PCS 상부에 입력하는 것을 중단할 수 있다. 그 후, 다중화기가 버퍼 내의 비트 블록 스트림의 데이터양이 미리 설정된 임계 값보다 작은 것을 탐지하면, 다중화기는, 송신 장치에게, 데이터를 송신하도록 지시하기 위해 사용되는 지시 정보를 송신할 수 있고, 송신 장치는 PCS 서비스의 비트 블록 스트림을 PCS 상부에 입력할 수 있다.
단계 1203. 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하는지 여부를 탐지하고, 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하지 않으면, 단계 1204를 수행하고, 또는 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하면 단계 1205를 수행한다.
구체적으로, 다중화기는 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하는지 여부를 탐지하도록 구성되며, 본 실시예는 다중화기의 구체적인 구조를 참조하여 아래에서 상세히 설명된다.
도 13에 도시된 대로, 다중화기 내의 버퍼(tx_buf)에 대한 통신 연결 중인 중재 모듈(1302)은 제1 tx_buf 및 제2 tx_buf 모두가 목표 조건을 만족시키는지 여부를 탐지하도록 구성된다.
본 실시예에서, 목표 조건은 제1 tx_buf 및 제2 tx_buf 내에 송신될 데이터가 있다는 것이고, 목표 조건은 또한, 데이터 송신이 서비스의 것이면서 또한 제1 tx_buf 및 제2 tx_buf 내에 버퍼링된 비트 블록 스트림의 플로 제어 하에서 허용된다는 것이다. 목표 조건의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
단계 1204. 유휴 비트 블록을 수신 장치에게 송신한다.
구체적으로, 송신 장치의 다중화기는 유휴 비트 블록을 수신 장치에게 송신하도록 구성된다.
본 실시예에서, 다중화기의 다중화 모듈(1301)이 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하지 않는다는 것을 판정하면, 다중화 모듈(1301)은 유휴 비트 블록을 수신 장치에게 송신하도록 구성된다.
단계 1205. eMAC 서비스의 것이면서 또한 제1 tx_buf 내에 버퍼링된 비트 블록 스트림을 수신 장치에게 송신한다.
구체적으로, 다중화기의 다중화 모듈(1301)에 통신 연결 중인 중재 모듈(1302)은, 수신 장치에게 송신될 tx_buf 내의 제1 비트 블록 스트림을 결정하기 위해, tx_buf 내의 비트 블록 스트림에 대해 중재를 수행할 수 있다.
본 실시예에서, 중재 모듈(1302)이 eMAC 서비스의 지연 민감도가 pMAC 서비스의 지연 민감도보다 높은 것으로 판정할 때, 중재 모듈(1302)은 eMAC 서비스를 버퍼링하는 제1 tx_buf가 pMAC 서비스를 버퍼링하는 버퍼보다 높은 우선 순위를 갖는 것으로 결정할 수 있고, 중재 모듈(1302)은 제1 tx_buf에 버퍼링된 비트 블록 스트림이 수신 장치에게 송신되는 것을 결정할 수 있다.
본 실시예는 수신 장치에게 송신된 비트 블록 스트림의 우선 순위가 서비스의 지연 민감도에 기반하여 결정되는 예시를 사용하여 설명된다.
단계 1206. 서비스 스위칭이 수행되는지를 여부를 판정하고, 서비스 스위칭이 수행되면 단계 1207을 수행한다.
본 실시예에서, 다중화기에서의 다중화 모듈(1301)은 서비스 스위칭이 수행되는지 여부를 판정하도록 구성된다. 구체적으로, 다중화 모듈(1301)은 eMAC 서비스가 서비스 송신을 위해 pMAC 서비스로 스위칭되는지 여부를 판정한다.
구체적으로, 중재 모듈(1302)은 버퍼 내의 비트 블록 스트림에 대한 중재를 수행할 때 중재 결과 정보를 생성할 수 있고, 중재 모듈(1302)은 중재 결과 정보를 다중화 모듈(1301)에 송신할 수 있고, 다중화 모듈(1301)은, 중재 결과 정보에 기반하여, 서비스 스위칭이 수행되는지 여부를 판정할 수 있다.
중재 결과 정보의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
1207 단계. eMAC 서비스의 비트 블록 스트림과 pMAC의 비트 블록 스트림 사이에 서비스 스위칭 지시 비트 블록을 삽입한다.
다중화 모듈(1301)이, 중재 결과 정보에 기반하여, 서비스 스위칭 지시 비트 블록이 삽입될 필요가 있는 것으로 결정할 때, 다중화 모듈(1301)과의 통신 연결 중인 삽입 모듈(1303)은 eMAC 서비스의 비트 블록 스트림 및 pMAC 서비스의 비트 블록 스트림 사이에 서비스 스위칭 지시 비트 블록을 삽입할 수 있다.
본 실시예에서, 서비스 스위칭 지시 비트 블록은 태그(TAG) 비트 블록이고, 적어도 하나의 TAG 비트 블록이 있다.
서비스 스위칭 지시 비트 블록은 아래에서 상세하게 설명된다.
본 실시예에서, 이더넷에서, 서비스 스위칭 지시 비트 블록은 64B/66B 비트 블록이다. M2-M1, 즉 66-64는 각 비트 블록 내의 헤더 동기화 헤더의 비트 수량을 나타낸다.
본 실시예는 하나의 서비스 스위칭 지시 비트 블록이 존재하는 예시를 사용하여 설명된다. 64B/66B 비트 블록의 코드워드의 구조에 대해, 도 22가 참조된다.
본 실시예에서, 서비스 스위칭 지시 비트 블록은 서비스 스위칭 지시 비트 블록이 파라미터 O0, D1, D2, D3, C4, C5, C6, 및 C7을 포함하는 예시를 사용하여 설명된다.
파라미터 D1, D2, 및 D3은 8비트의 비트 데이터이고, 파라미터 C4, C5, C6, 및 C7은 7비트의 비트 데이터이며, 파라미터 O0은 파라미터 00을 포함하는 비트 블록의 카테고리를 지시하는 데 사용되는 4비트의 제어 코드이다. 본 실시예에서, 파라미터 O0는 파라미터 O0를 포함하는 비트 블록이 서비스 스위칭이 수행되는 것을 지시하기 위해 사용된다는 것과 같은 정의를 위해 사용된다.
구체적으로, 본 실시예에서, 송신 장치는, 파라미터 O0를 포함하는 비트 블록을 서비스 스위칭 지시 비트 블록으로서 식별하기 위해, O0 내지 0x4의 값을 설정한다.
본 실시예에서, O0의 값이 0x4로 설정되는 것은 선택적인 예시이고, O0의 값은 대안적으로 기존 표준에서 정의되지 않은 또 다른 값으로 설정될 수 있다.
서비스 스위칭 지시 비트 블록 내에 포함되는 파라미터 D1, D2, 및 D3은 3바이트의 파라미터를 운반한다. D1, D2, 및 D3내에서 운반되는 3바이트의 파라미터는 타깃 식별자를 전송하는 데 사용될 수 있다. 타깃 식별자는 pMAC 서비스의 비트 블록 스트림에 대응하는 식별자이다.
본 실시예에서, 타깃 식별자가 D1, D2, 및 D3을 사용하여 전송된다는 설명은 선택적인 예시이며, 이에 한정되지 않는다. 구체적인 응용에서, 타깃 식별자는 파라미터 D1, D2, D3, C4, C5, C6, 및 C7 중 어느 하나를 사용하여 전송될 수 있거나, 또는 타깃 식별자는 복수의 서비스 스위칭 지시 비트 블록을 사용하여 전송될 수 있다.
타깃 식별자의 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 서비스 스위칭 지시 비트 블록은 지시 정보를 더 포함하고, 지시 정보는 pMAC 서비스의 것이면서 또한 수신 장치에게 송신되는 비트 블록 스트림 내에 포함되는 비트 블록의 수량을 지시하기 위해 사용된다.
본 실시예에서, 지시 정보는 서비스 스위칭 지시 비트 블록 스트림 내에 포함되는 파라미터 D1, D2, D3, C4, C5, C6, 및 C7 중 어느 하나를 사용하여 전송될 수 있거나, 또는 지시 정보는 복수의 서비스 스위칭 지시 비트 블록을 사용하여 전송될 수 있다.
선택적으로, 중재 모듈(1302)이 pMAC 서비스에 대해 중재를 수행하는 프로세스에서, 중재 모듈(1302)은 pMAC 서비스 내에 포함된 모든 비트 블록이 수신 장치에게 송신되는 것으로 결정할 수 있고, 삽입 모듈(1303)에 의해 삽입된 서비스 스위칭 지시 비트 블록 내에 포함된 지시 정보는 pMAC 서비스의 모든 비트 블록의 수량을 지시할 수 있다.
선택적으로, 중재 모듈(1302)이 pMAC 서비스에 대해 중재를 수행하는 프로세스에서, 중재 모듈(1302)은 pMAC 서비스 내에 포함된 모든 비트 블록이 수신 장치에게 송신되는 것은 아닌 것을, 달리 말해, pMAC 서비스 내에 포함된 일부 비트 블록이 송신되는 것을 결정할 수 있다. 이 경우, 삽입 모듈(1303)에 의해 삽입된 서비스 스위칭 지시 비트 블록 내에 포함되는 지시 정보는 수신 장치에게 송신될 필요가 있는 pMAC 서비스의 비트 블록의 수량을 포함할 수 있다.
단계 1208. 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신한다.
1209 단계. pMAC 서비스의 비트 블록 스트림을 수신 장치에게 송신한다.
본 실시예에서, 송신 장치는 서비스 스위칭 지시 비트 블록을 송신한 이후 pMAC 서비스의 비트 블록 스트림을 송신할 수 있다.
알 수 있는 것은, 송신 장치는 송신 시간에 기반하여 eMAC 서비스의 비트 블록 스트림, 서비스 스위칭 지시 비트 블록, 및 pMAC 서비스의 비트 블록 스트림을 시간순으로 송신한다는 것이다.
1210 단계. 송신될 비트 블록 스트림을 가진 버퍼 tx_buf가 없는 것으로 탐지되면, 유휴 비트 블록을 수신 장치에게 송신한다.
본 실시예에서, 다중화기가 목표 조건을 만족하는 제1 tx_buf 및 제2 tx_buf 상의 비트 블록 스트림이 모두 송신된 것을 탐지할 때, 송신 장치는 유휴 비트 블록을 수신 장치에게 송신한다.
명백해야 할 것은, 본 실시예의 다중화기 내에 포함된 모듈의 설명은 선택적인 예시이며, 다중화기가 본 실시예 내의 서비스 다중화 프로세스를 수행할 수 있는 한, 한정되지 않는다는 것이다.
본 실시예는 본 실시예가 이더넷 패킷 서비스에 적용되는 예시를 사용하여 설명된다. 본 출원의 서비스 다중화는 대안적으로 저속 네트워크에 적용될 수 있다.
이러한 적용 방식에서, 복수의 서비스 스위칭 지시 비트 블록이 존재하고, 서비스 스위칭 지시 비트 블록은 8B/10B 비트 블록이다.
선택적으로, 본 실시예는 네 개의 서비스 스위칭 지시 비트 블록이 있는 예시를 사용하여 설명된다.
서비스 스위칭 지시 비트 블록의 구조에 대해, 표 1이 참조된다.
코드워드 코드 정돈된(ordered) 코드 그룹
정돈된 세트
코드 그룹의 길이
코드 그룹의 개수
코드-그룹
인코딩 인코딩
/I 1/ 유휴 1 2 /K28.5/D5.6/
/I 2/ 유휴 2 2 /K28.5/D16.2/
8B/10B 인코딩에 대해, 서비스 스위칭 지시 비트 블록의 구조는 K28.5/D18.6/DX,Y/DX,Y이거나, 또는 비트 블록의 구조는 K28.5/D1.2/DX,Y/DX,Y일 수 있다.
예를 들어, 64B/66B 인코딩에 대해, 서비스 스위칭은 단일 비트 블록을 사용하여 지시될 수 있고, 8B/10B 인코딩에 대해, 복수의 비트 블록이 서비스 스위칭을 위해 함께 바인딩될 필요가 있다.
구체적으로, 본 실시예에서, 예를 들어, 서비스 스위칭 지시 비트 블록의 구조는 K28.5/D18.6/DX,Y/DX,Y이다. 비트 블록 K28.5는 특수 비트 블록이고, 특수 비트 블록 다음의 비트 블록(Dx.y)은 데이터 비트 블록이다. 8B/10B 인코딩에서, 특수 비트 블록과 데이터 비트 블록은 서비스 스위칭을 지시하기 위해 함께 사용된다.
수신 장치가 서비스 역다중화를 수행하는 구체적 프로세스가 도 11 및 도 14를 참조하여 예시로서 아래에서 설명된다.
도 11에 도시된 대로, 본 실시예에서, 예를 들어, 송신 장치에 의해 송신되고 수신 장치에 의해 수신되는 모든 서비스는 이더넷 패킷 서비스이다.
이더넷 패킷 서비스는 구체적으로 지연-민감 패킷 서비스(express Media Access Control, eMAC) 및 낮은 우선 순위 패킷 서비스(preemptable Media Access Control, pMAC)이다.
eMAC 서비스의 지연 민감도는 pMAC 서비스의 지연 민감도보다 높다.
단계 1401. 송신 장치에 의해 송신된 비트 블록 스트림을 수신한다.
도 11에 도시된 대로, 수신 장치의 PCS 하부(low-part)(PCS의 64B/66B 인코더 및 디코더 부분, PCS 하위 부분)는 송신 장치에 의해 송신된 비트 블록 스트림을 수신하도록 구성된다.
수신 장치의 PCS 하부는 도 7에 도시된 PCS 내의 디스크램블링 모듈(723) 및 처리 모듈(724)이다.
본 실시예에서, 수신 장치가 비트 블록 스트림이 유휴 비트 블록을 포함하는 것을 탐지하면, 수신 장치는 유휴 비트 블록을 직접 삭제할 수 있다.
구체적으로, 도 15에 도시된 대로, 수신 장치의 역다중화기 내에 포함된 탐지 모듈(1501)은 유휴 비트 블록을 탐지하도록 구성되고, 탐지 모듈(1501)이 유휴 비트 블록을 탐지하면, 탐지 모듈(1501)은 유휴 비트 블록을 직접 삭제할 수 있다.
단계 1402. 비트 블록 스트림 내에 적어도 하나의 서비스 스위칭 지시 비트 블록이 있는지 여부를 탐지하고, 비트 블록 스트림 내에 적어도 하나의 서비스 스위칭 지시 비트 블록이 있다면 단계 1403을 수행한다.
본 실시예에서, 역다중화기에 의해 수신된 비트 블록 스트림 내의 각 비트 블록이 서비스 스위칭 지시 비트 블록인지 여부가 탐지된다. 역다중화기가 하나의 서비스 스위칭 지시 비트 블록 또는 복수의 연속적인 서비스 스위칭 지시 비트 블록을 수신하면, 단계 1405가 수행된다.
역다중화기의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 다시 설명되지 않는다.
서비스 스위칭 지시 비트 블록은 64B/66B 비트 블록이다. 64B/66B 비트 블록의 구체적인 설명에 대해, 위의 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
단계 1403. 서비스 스위칭 지시 비트 블록이 수신된 이후 수신된 비트 블록 스트림이 pMAC 서비스의 비트 블록 스트림인 것을 결정한다.
본 실시예에서, 서비스 스위칭 지시 비트 블록은 서비스 스위칭을 지시하기 위해 사용되고, 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자는 서비스가 pMAC 서비스로 스위칭되었음을 지시하기 위해 사용된다.
단계 1404. pMAC 서비스의 비트 블록 스트림을 대응하는 버퍼에 입력한다.
본 실시예에서, 탐지 모듈(1501)이 서비스 스위칭 지시 비트 블록을 탐지한 이후, 탐지 모듈(1501)과의 통신 연결 중인 추출 모듈(1503)은 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자를 추출할 수 있다.
타깃 식별자의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
추출 모듈(1503)과의 통신 연결 중인 역다중화 모듈(1502)은 타깃 식별자에 기반하여 대응하는 버퍼를 결정한다.
본 실시예는 수신 장치가 서비스 스위칭 지시를 수신하기 전에 수신 장치에 의해 수신된 비트 블록 스트림이 eMAC 서비스의 비트 블록 스트림이고, 수신 장치가 서비스 스위칭 지시 비트 블록을 수신한 이후에 수신 장치에 의해 수신되는 비트 블록 스트림이 pMAC 서비스의 비트 블록 스트림인 예시를 사용하여 설명된다. eMAC 서비스 및 pMAC 서비스의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
수신 장치가 서비스 스위칭 지시 비트 블록을 수신하기 전에, 역다중화 모듈(1502)은 eMAC 서비스의 비트 블록 스트림을 eMAC 서비스를 위해 사전 구성된 제1 tx_buf에 저장한다. 타깃 식별자를 결정한 후, 역다중화 모듈(1502)은 타깃 식별자에 대응하는 타깃 버퍼가 제2 tx_buf인 것으로 결정하고, pMAC 서비스의 후속하는 수신된 비트 블록 스트림을 제2 tx_buf에 입력할 수 있다.
단계 1405. 각 버퍼가 출력 조건을 만족하는지 여부를 판정하고, 각 버퍼가 출력 조건을 만족하면 단계 1406을 수행한다.
역다중화기 내의 출력 제어 모듈(1504)은 각 버퍼가 출력 조건을 만족하는지 여부를 탐지하도록 구성될 수 있다. 출력 조건은 각 버퍼가 완전한 이더넷 미디어 액세스 제어(media access control, MAC) 프레임을 저장하는지 여부이다.
구체적으로, 이더넷에서, 수신 장치로 출력되는 MAC 계층 데이터는 완전한 MAC 프레임에 기초한다.
제어 모듈(1504)이 버퍼에 저장된 비트 블록 스트림은 완전한 MAC 프레임이 아닌 것으로 판정할 때, 제어 모듈(1504)은 완전한 MAC 프레임이 프레임 스플라이싱(frame splicing)을 통해 획득될 때까지 버퍼를 사용하여 비트 블록 스트림에 대해 버퍼링하고 프레임 스플라이싱을 수행할 수 있다.
단계 1406. 완전한 MAC 프레임을 MAC 계층에 출력한다.
구체적으로, 제어 모듈(1504)이 버퍼에 저장된 비트 블록 스트림은 완전한 MAC 프레임인 것으로 판정할 때, 제어 모듈(1504)은 완전한 MAC 프레임을 MAC 레이어에 출력하기 위해 완전한 MAC 프레임을 저장하는 버퍼를 제어할 수 있다.
명백해야 할 것은, 본 실시예에서 역다중화기 내에 포함된 모듈의 설명은 선택적인 예시이며, 역다중화기가 본 실시예의 서비스 역다중화 프로세스를 수행하는 한, 한정되지 않는다는 것이다.
앞서 설명한 실시예는 이더넷 패킷 서비스를 예시로 사용하여 설명되고, 송신 장치가 비-이더넷 패킷 서비스(non-Ethernet packet service) 및 이더넷 패킷 서비스에 대해 서비스 다중화를 수행하는 방법의 구체적 프로세스는 다음 실시예에서 상세히 설명된다.
도 16에 도시된 대로, 이더넷 패킷 서비스는 pMAC 서비스이다. pMAC 서비스의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
예를 들어, 비-이더넷 패킷 서비스는 스트리밍 서비스이다. 스트리밍 서비스는 고정 비트 레이트(Constant Bit Rate, CBR) 서비스 또는 가변 비트 레이트(variable bit rate, VBR) 서비스이다.
본 실시예는 스트리밍 서비스가 VBR 서비스인 예시를 사용하여 설명된다.
본 실시예의 서비스 다중화 프로세스는 도 17에 도시된 단계의 흐름도를 참조하여 아래에서 상세하게 설명된다.
단계 1701. 제1 Tx_buf는 pMAC의 것이면서 또한 PCS 상부에 의해 출력되는 64B/66B 비트 블록 스트림을 버퍼링한다.
PCS 상부의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
본 실시예에서, 송신 장치의 제1 Tx_buf는 pMAC 서비스를 버퍼링하도록 구성된다. pMAC 서비스를 수신한 후, 송신 장치는 pMAC 서비스에 대응하는 제1 Tx_buf에 eMAC 서비스를 버퍼링할 수 있다.
단계 1702. VBR 서비스를 인코딩한다.
본 실시예에서, 스트리밍 서비스는 PCS 계층 관련 로직을 포함하지 않기 때문에, 수신 장치의 인코딩 모듈은 비트 블록 스트림을 생성하기 위해 VBR 서비스 상에서 64B/66B 인코딩을 수행할 필요가 있다.
인코딩 모듈의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
단계 1703. 제2 Tx_buf는 인코딩 모듈에 의해 출력된 64B/66B 비트 블록 스트림을 버퍼링한다.
본 실시예에서, 대역폭 활용을 개선하기 위해, 다중화기는 제1 Tx_buf 및 제2 Tx_buf 내에 유휴 비트 블록이 존재하는지 여부를 탐지하고, 유휴 비트 블록이 있다면, 다중화기는 IPG 내에서 유휴 비트 블록을 삭제할 수 있다.
다중화기의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
다중화기는 버퍼 내의 비트 블록 스트림에 대해 플로 제어를 수행할 수 있다. 구체적 프로세스에 대해, 앞선 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
단계 1704. 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하는지 여부를 탐지하고, 제1 tx_buf 및 제2 tx_buf 모두가 목표 조건을 만족하지 않으면, 단계 1705를 수행하고, 또는 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하면 단계 1706을 수행한다.
구체적으로, 다중화기는 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하는지 여부를 탐지하도록 구성된다. 다중화기의 구체적인 구조에 대해, 도 18이 참조된다. 도 18에 도시된 다중화기 내에 포함된 다중화 모듈(1801), 중재 모듈(1802), 및 삽입 모듈(1803)의 구체적인 설명에 대해, 도 13에 도시된 다중화기 내에 포함된 다중화 모듈(1301), 중재 모듈(1302), 및 삽입 모듈(1303)의 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
보다 구체적으로, 본 실시예에서, 중재 모듈(1802)은 제1 tx_buf 및 제2 tx_buf 모두가 목표 조건을 만족하는지 여부를 탐지하도록 구성된다. 목표 조건의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
단계 1705. 유휴 비트 블록을 수신 장치에게 송신한다.
구체적으로, 다중화 모듈(1801)이 제1 tx_buf 및 제2 tx_buf가 모두 목표 조건을 만족하지 않는다고 판정하면, 다중화 모듈(1801)은 유휴 비트 블록을 수신 장치에게 송신하도록 구성된다.
단계 1706. pMAC 서비스의 것이면서 또한 제1 tx_buf 내에서 버퍼링된 비트 블록 스트림을 수신 장치에게 송신한다.
구체적으로, 중재 모듈(1802)은, 수신 장치의 tx_buf에게 송신될 tx_bufs 내의 제1 비트 블록 스트림을 결정하기 위해, tx_bufs 내의 비트 블록 스트림에 대해 중재를 수행할 수 있다.
본 실시예에서, 중재 모듈(1802)이 pMAC 서비스를 버퍼링하는 제1 tx_buf가 VBR 서비스를 버퍼링하는 버퍼보다 높은 우선 순위를 갖는 것으로 판정하면, 중재 모듈(1802)은 제1 tx_buf 내에 버퍼링된 비트 블록 스트림을 수신 장치에게 송신할 수 있다.
단계 1707. 서비스 스위칭이 수행되는지 여부를 판정하고, 서비스 스위칭이 수행되면 단계 1708을 수행한다.
본 실시예에서, 다중화 모듈(1801)은 서비스 스위칭이 수행되는지 여부를 판정하도록 구성되고, 구체적으로, 다중화 모듈(1801)은 스위칭이 pMAC 서비스와 VBR 서비스 사이에서 수행되는지 여부를 판정한다.
구체적으로, 중재 모듈(1802)은 버퍼 내의 비트 블록 스트림에 대해 중재를 수행할 때 중재 결과 정보를 생성할 수 있고, 중재 모듈(1802)은 중재 결과 정보를 다중화 모듈(1801)에게 송신할 수 있으며, 다중화 모듈(1801)은, 중재 결과 정보에 기반하여, 서비스 스위칭이 수행되는지 여부를 판정할 수 있다.
중재 결과 정보의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
단계 1708. pMAC 서비스의 비트 블록 스트림과 VBR 서비스의 비트 블록 스트림 사이에 서비스 스위칭 지시 비트 블록을 삽입한다.
다중화 모듈(1801)이 서비스 스위칭 지시 비트 블록(TAG)이 삽입될 필요가 있는 것으로 결정할 때, 삽입 모듈(1803)은 pMAC 서비스의 비트 블록 스트림과 VBR 서비스의 비트 블록 스트림 사이에 서비스 스위칭 지시 비트 블록을 삽입할 수 있다.
본 실시예의 서비스 스위칭 지시 비트 블록의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
단계 1709. 서비스 스위칭 지시 비트 블록 및 VBR 서비스의 비트 블록 스트림을 수신 장치에게 순차적으로 송신한다.
서비스 스위칭 지시 비트 블록이 pMAC 서비스의 비트 블록 스트림과 VBR 서비스의 비트 블록 스트림 사이에 삽입된 후, 송신 장치는 서비스 스위칭 지시 비트 블록 및 VBR 서비스의 비트 블록 스트림을 수신 장치에게 순차적으로 송신할 수 있다.
본 실시예에서 다중화기 내에 포함된 모듈의 설명은 선택적인 예시이며, 다중화기가 본 실시예에서의 서비스 다중화 프로세스를 수행할 수 있는 한, 한정되지 않는다는 것이 명백해야한다.
도 16 내지 도 18에 도시된 대로, 비-이더넷 패킷 서비스 및 이더넷 패킷 서비스에 대해 서비스 다중화를 수행하는 구체적 프로세스가 송신 장치의 관점에서 설명된다. 비-이더넷 패킷 서비스 및 이더넷 패킷 서비스를 역다중화하는 구체적 프로세스는 수신 장치의 관점에서 아래에서 상세히 설명된다.
다시 도 16을 참조하면, 본 실시예는 이더넷 패킷 서비스가 pMAC 서비스이고 비-이더넷 패킷 서비스가 VBR 서비스인 예시를 사용하여 설명된다.
본 실시예의 서비스 역다중화 프로세스는 도 19에 도시된 단계의 흐름도를 참조하여 아래에서 상세히 설명된다.
1901 단계. 송신 장치에 의해 송신되는 비트 블록 스트림을 수신한다.
도 16에 도시된 대로, 수신 장치의 PCS 하부는 송신 장치에 의해 송신된 비트 블록을 수신한다.
본 실시예에서, 수신 장치가 비트 블록 스트림이 유휴 비트 블록을 포함하는 것을 탐지하면, 수신 장치는 유휴 비트 블록을 직접 삭제할 수 있다.
구체적으로, 도 20에 도시된 대로, 수신 장치의 역다중화기 내에 포함된 탐지 모듈(2001)은 유휴 비트 블록을 탐지하도록 구성되고, 탐지 모듈(2001)이 유휴 비트 블록을 탐지하면, 탐지 모듈(2001)은 유휴 비트 블록을 직접 삭제할 수 있다.
1902 단계. 비트 블록 스트림 내에 서비스 스위칭 지시 비트 블록이 존재하는지 여부를 탐지하고, 비트 블록 스트림 내에 서비스 스위칭 지시 비트 블록이 있으면, 단계 1903을 수행한다.
본 실시예에서, 역다중화기는 비트 블록이 서비스 스위칭 지시 비트 블록인지 여부를 탐지하도록 구성된다. 역다중화기의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 다시 설명되지 않는다.
서비스 스위칭 지시 비트 블록은 64B/66B 비트 블록이다. 64B/66B 비트 블록의 구체적인 설명에 대해, 위의 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
1903 단계. 서비스 스위칭 지시 비트 블록이 수신된 이후에 수신되는 비트 블록 스트림이 VBR 서비스의 비트 블록 스트림인 것을 결정한다.
본 실시예에서, 서비스 스위칭 지시 비트 블록은 서비스 스위칭을 지시하기 위해 사용되고, 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자는 서비스가 VBR 서비스로 스위칭된 것을 지시하기 위해 사용된다.
단계 1904. VBR 서비스의 비트 블록 스트림을 대응하는 버퍼에 입력한다.
본 실시예에서, 탐지 모듈(2001)이 서비스 스위칭 지시 비트 블록을 탐지한 후, 탐지 모듈(2001)과 통신 연결 중인 추출 모듈(2003)은 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자를 추출할 수 있다.
타깃 식별자의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
추출 모듈(2003)과 통신 연결 중인 역다중화 모듈(2002)은 타깃 식별자에 기반하여 대응하는 버퍼를 결정한다.
본 실시예는 수신 장치가 서비스 스위칭 지시 비트 블록을 수신하기 이전에 수신 장치에 의해 수신된 비트 블록 스트림은 pMAC 서비스의 비트 블록 스트림이고 수신 장치가 서비스 스위칭 지시 비트 블록을 수신한 이후에 수신 장치에 의해 수신되는 비트 블록 스트림은 VBR 서비스의 비트 블록 스트림인 예시를 사용하여 설명된다. VBR 서비스 및 pMAC 서비스의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 다시 설명되지 않는다.
수신 장치가 서비스 스위칭 지시 비트 블록을 수신하기 전에, 역다중화 모듈(2002)은 pMAC 서비스의 비트 블록 스트림을 pMAC 서비스를 위해 미리 구성된 제1 tx_buf에 저장한다. 타깃 식별자를 결정한 후, 역다중화 모듈(2002)은 타깃 식별자에 대응하는 타깃 버퍼가 제2 tx_buf인 것을 결정할 수 있고, VBR 서비스의 후속하여 수신되는 비트 블록 스트림을 제2 tx_buf에 입력할 수 있다.
단계 1905. VBR 서비스의 비트 블록 스트림을 디코딩 모듈에 입력한다.
본 실시예에서, 스트리밍 서비스 VBR에 대해, 출력 제어 모듈(2004)은 프레임 스플라이싱을 수행할 필요가 없으며, 수신 장치는 디코딩을 위해 VBR 서비스의 비트 블록 스트림을 디코딩 모듈에 직접 입력할 수 있다.
디코딩 모듈의 구체적인 설명에 대해, 앞선 설명이 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
디코딩 모듈은 VBR 서비스의 비트 블록 스트림을 디코딩하고 VBR 서비스 데이터를 출력하도록 구성된다.
1906 단계. VBR 서비스 데이터를 출력한다.
본 실시예에서, 디코딩 모듈은 디코딩된 VBR 서비스 데이터를 출력할 수 있다.
본 실시예에서, 예를 들어, 수신 장치는, 공통 공중 무선 인터페이스(Common Public Radio Interface, CPRI)에, 디코딩 모듈에 의해 출력된 VBR 서비스 데이터를 출력할 수 있다.
본 출원의 서비스 다중화 방법 및 서비스 역다중화 방법이 적용되는 네트워크의 상세한 설명은 선택적인 예시이며, 이에 한정되지 않는다. 예를 들어, 본 출원의 서비스 다중화 방법 및 서비스 역다중화 방법은 플렉서블 이더넷(flex Ethernet, FlexE)에도 적용될 수 있다.
도 21에 도시된 대로, 네트워크 장치는 서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an에 대해 서비스 다중화를 구현할 수 있다.
구체적으로, 다중화기는 서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an에 대해 레벨 1 서비스 다중화를 수행한다. 구체적인 다중화 프로세스에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 다시 설명되지 않는다.
서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an의 것이면서 또한 다중화기가 서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an을 처리한 이후 다중화기에 의해 출력되는 비트 블록 스트림은, flexE 캘린더 모듈 캘린더에 입력되고, flexE 캘린더는 flexE 표준의 방법을 사용하여 서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an의 비트 블록 스트림에 대해 레벨 2 다중화를 수행하도록 구성된다.
본 실시예에서, 서비스 flexE 클라이언트 b는 flexE 다중화에 기초한 서비스이다. 유휴 비트 블록 삽입 또는 삭제 모듈이 서비스 flexE 클라이언트 b의 비트 블록 스트림에 대해 유휴 비트 블록 삽입 또는 삭제를 수행한 후, 비트 블록 스트림은 flexE 캘린더에 입력된다.
유휴 삽입 또는 삭제 모듈은 서비스 flexE 클라이언트 b의 비트 블록 스트림에 대해 레이트 적응(rate adaptation)을 수행하도록 구성된다.
flexE 캘린더는, 서비스 송신을 수행하기 위해, flexE 표준의 방법을 사용하여 서비스 flexE 클라이언트 b의 비트 블록 스트림에 대해 시간슬롯 매핑(timeslot mapping)을 수행하도록 구성된다.
도 21에 도시된 대로, 네트워크 장치가 역다중화를 구현하는 프로세스는 다음과 같다.
비트 블록 스트림을 수신한 후, flexE 캘린더는 서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an의 비트 블록 스트림 및 flexE 클라이언트 b의 비트 블록 스트림을 획득하기 위해 비트 블록 스트림을 역다중화한다.
flexE 캘린더는 서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an의 비트 블록 스트림을 개별적으로 획득하기 위해, 서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an의 비트 블록 스트림을 역다중화를 위한 역다중화기에 입력하고, 서비스 flexE 클라이언트 a1 내지 서비스 flexE 클라이언트 an에 대응하는 버퍼에 비트 블록 스트림을 입력한다. 구체적인 역다중화 프로세스에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
flexE 캘린더는 flexE 클라이언트 b의 역다중화된 비트 블록 스트림을 유휴 삽입 또는 삭제 모듈에 입력하고, 유휴 삽입 또는 삭제 모듈은 flexE 클라이언트 b의 비트 블록 스트림에 대해 레이트 적응을 수행하도록 구성된다.
본 출원에서 제공되는 송신 장치의 실시예 구조는 도 23을 참조하여 예시로서 설명된다. 본 실시예의 송신 장치는 본 출원의 서비스 다중화 방법을 수행하도록 구성된다. 서비스 다중화 방법을 수행하는 구체적 프로세스에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
본 실시예의 송신 장치는,
제1 서비스의 비트 블록 스트림을 수신 장치에게 송신하도록 구성된 송신기(2301); 및
서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭할지 여부를 판정하도록 구성된 다중화기(2302)를 포함한다.
송신기(2301)는 또한, 다중화기가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하기로 결정하면, 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신 장치에게 송신하도록 구성되고, 여기서 적어도 하나의 서비스 스위칭 지시 비트 블록은 서비스 송신을 위해 제1 서비스가 제2 서비스로 스위칭되는 것을 지시하기 위해 사용된다.
송신기(2301)는 또한 제2 서비스의 비트 블록 스트림을 수신 장치에게 송신하도록 구성된다.
본 실시예에서, 송신기(2301) 및 다중화기(2302)는 앞서 설명한 실시예의 송신 인터페이스 상에 배치된다. 구체적으로, 다중화기(2302)의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다.
본 실시예의 송신 장치가 본 출원에 제공된 서비스 다중화를 수행하는 프로세스의 유리한 효과에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 본 실시예에서, 제1 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 제2 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나는 M1/M2 비트 블록이고, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1이다.
제1 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 제2 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 송신기(2301)는 구체적으로,
제1 서비스의 제1 서비스 데이터를 획득하고;
제1 서비스의 비트 블록 스트림을 생성하기 위해 제1 서비스 데이터를 인코딩하고;
제2 서비스의 제2 서비스 데이터를 획득하고; 과
제2 서비스의 비트 블록 스트림을 생성하기 위해 제2 서비스 데이터를 인코딩하도록 구성된다.
선택적으로, M1/M2 비트 블록이 64B/66B 비트 블록이면, 적어도 하나의 서비스 스위칭 지시 비트 블록이 존재한다.
본 실시예의 64B/66B 비트 블록의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 존재하고, 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함한다.
본 실시예의 8B/10B 비트 블록의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 적어도 하나의 서비스 스위칭 지시 비트 블록은 지시 정보를 더 포함하고, 지시 정보는 제2 서비스의 것이면서 또한 수신 장치에게 송신되는 비트 블록 스트림 내에 포함되는 비트 블록의 수량을 지시하기 위해 사용된다.
본 실시예의 지시 정보의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 다중화기(2302)는 또한 타깃 식별자를 결정하고 - 여기서 타깃 식별자는 제2 서비스에 대응하는 식별자임 -; 적어도 하나의 서비스 스위칭 지시 비트 블록을 생성하도록 구성되고, 여기서 적어도 하나의 서비스 스위칭 지시 비트 블록은 타깃 식별자를 포함하고, 타깃 식별자는 제2 서비스의 비트 블록 스트림을 타깃 버퍼에 저장하도록 수신 장치에게 지시하기 위해 사용되고, 타깃 버퍼는 수신 장치에 의해 타깃 식별자에 할당된 버퍼이다.
본 실시예의 타깃 식별자의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 다중화기(2302)는 또한, 제1 서비스의 비트 블록 스트림 및/또는 제2 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 결정되면, 유휴 비트 블록을 삭제하도록 구성된다.
유휴 비트 블록 삭제 프로세스에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 설명되지 않는다.
본 출원에서 제공되는 수신 장치의 실시예 구조는 도 24를 참조하여 예시로서 설명된다. 본 실시예의 수신 장치는 본 출원의 서비스 역다중화 방법을 수행하도록 구성된다. 서비스 역다중화 방법을 수행하는 구체적 프로세스에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
본 실시예에서 수신 장치는 다음을 포함한다 :
송신 장치에 의해 송신된 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되는지 여부를 판정하도록 구성된 수신기(2401) - 적어도 하나의 서비스 스위칭 지시 비트 블록은 송신 장치가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하는 것을 지시하기 위해 사용되고, 제1 서비스의 비트 블록 스트림은 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되기 전에 수신되는 비트 블록 스트림임 -; 및
적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것이 결정되면, 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 후에 수신되는 비트 블록 스트림은 제2 서비스의 비트 블록 스트림인 것으로 결정하도록 구성된 역다중화기(2402)를 포함한다.
본 실시예의 수신 장치가 본 출원에 제공된 서비스 역다중화를 수행하는 프로세스의 유리한 효과에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
본 실시예에서, 수신기(2401) 및 역다중화기(2402)는 앞서 설명한 실시예의 수신 인터페이스 상에 배치된다. 구체적으로, 역다중화기(2402)의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다.
선택적으로, 제1 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 제2 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나는 M1/M2 비트 블록이며, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1과 M2는 양의 정수이며, M2>M1이다.
본 실시예의 제1 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 제2 서비스의 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 수신기(2401)는 또한 제1 서비스의 것이면서 또한 송신 장치에 의해 송신되는 비트 블록 스트림을 수신하도록 구성된다.
역다중화기(2402)는 또한 제1 서비스의 제1 서비스 데이터를 획득하기 위해, 제1 서비스의 비트 블록 스트림을 디코딩하도록 구성된다.
수신기(2401)는 또한 제2 서비스의 것이면서 또한 송신 장치에 의해 송신되는 비트 블록 스트림을 수신하도록 구성된다.
역다중화기(2402)는 또한 제2 서비스의 제1 서비스 데이터를 획득하기 위해, 제2 서비스의 비트 블록 스트림을 디코딩하도록 구성된다.
선택적으로, M1/M2 비트 블록이 64B/66B 비트 블록이면, 적어도 하나의 서비스 스위칭 지시 비트 블록이 존재한다.
본 실시예에서의 64B/66B 비트 블록의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 있고, 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함한다.
본 실시예에서의 8B/10B 비트 블록의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 역다중화기(2402)는 또한, 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 지시 정보를 획득하고 - 여기서 지시 정보는 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하는 데 사용됨 -, 지시 정보에 따라, 제2 서비스의 비트 블록 스트림 내에 포함된 비트 블록의 수량을 결정하도록 구성된다.
본 실시예에서의 지시 정보 비트 블록의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 역다중화기(2402)는 또한, 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자를 획득하고 - 여기서 타깃 식별자는 제2 서비스에 대응하는 식별자임 -, 제2 서비스의 비트 블록 스트림을 타깃 버퍼에 저장하도록 구성되고, 여기서 타깃 버퍼는 수신 장치에 의해 타깃 식별자에 할당된 버퍼이다.
본 실시예의 타깃 식별자의 구체적인 설명에 대해, 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
선택적으로, 역다중화기(2402)는 또한 제1 서비스의 비트 블록 스트림 및/또는 제2 서비스의 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 결정되면, 유휴 비트 블록을 삭제하도록 구성된다.
본 실시예의 유휴 비트 블록 삭제 프로세스에 대해서는 앞서 설명한 실시예가 참조된다. 세부사항은 본 실시예에서 다시 설명되지 않는다.
편리하고 간단한 설명의 목적으로, 앞서 설명한 시스템, 장치, 및 유닛의 상세한 작업 프로세스에 대해, 앞서 설명한 방법 실시예의 대응하는 프로세스가 참조되는 것이 당업자에게 명백하게 이해될 수 있다. 세부사항은 여기서 다시 설명되지 않는다.
본 출원에 제공된 여러 실시예에서, 개시된 시스템, 장치, 및 방법은 다른 방식으로 구현될 수 있음을 이해되어야 한다. 예를 들어, 설명된 장치 실시예는 단지 예시일 뿐이다. 예를 들어, 유닛 분할은 단지 논리적 기능 분할일 뿐이며 실제 구현에서 다른 분할일 수 있다. 예를 들어, 복수의 유닛 또는 구성 요소가 다른 시스템에 결합되거나 통합될 수 있거나, 일부 특징이 무시되거나 수행되지 않을 수 있다. 게다가, 표시되거나 논의된 상호 커플링 또는 직접 커플링 또는 통신 연결은 일부 인터페이스를 사용하여 구현될 수 있다. 장치 또는 유닛 사이의 간접 커플링 또는 통신 연결은 전기, 기계, 또는 다른 형태로 구현될 수 있다.
개별적인 부분으로 기술된 유닛은 물리적으로 분리되거나 아닐 수 있고, 또는 유닛으로서 디스플레이된 부분은 물리적 유닛일 수도 있고 아닐 수도 있고, 또는 한 위치에 위치할 수도 있고, 또는 복수의 네트워크 유닛 상에 분산될 수도 있다. 유닛의 일부 또는 전부는 실시예의 해결방안의 목적을 달성하기 위한 실제 요구에 기반하여 선택될 수 있다.
게다가, 본 발명의 실시예의 기능 유닛은 하나의 처리 유닛에 통합될 수 있거나, 또는 각각의 유닛이 물리적으로 단독으로 존재할 수 있거나, 또는 둘 이상의 유닛이 하나의 유닛에 통합될 수 있다. 통합 유닛은 하드웨어 형태로 구현되거나, 소프트웨어 기능 유닛 형태로 구현될 수 있다.
통합 유닛이 소프트웨어 기능 유닛의 형태로 구현되고 독립적인 제품으로서 판매되거나 사용될 때, 통합 유닛은 컴퓨터 판독 가능 저장 매체에 저장될 수 있다. 이러한 이해에 기반하여, 본 발명의 기술적 해결방안은 본질적으로, 또는 종래 기술에 기여하는 부분은, 또는 기술적 해결방안의 전부 또는 일부는 소프트웨어 제품의 형태로 구현될 수 있다. 소프트웨어 제품은 저장 매체 내에 저장되고, 본 발명의 실시예에 기술된 방법의 단계 전부 또는 일부를 수행하도록 컴퓨터 장치(개인용 컴퓨터, 서버, 네트워크 장치 등일 수 있음)에 지시하기 위한 몇몇 명령을 포함한다. 앞서 설명한 저장 매체는 프로그램 코드를 저장할 수 있는 임의의 매체, 예를 들어, USB 플래시 드라이브, 또는 탈착식 하드 디스크, 또는 읽기 전용 메모리(read-only Memory, ROM), 또는 랜덤 액세스 메모리(random access memory, RAM), 또는 자기 디스크, 또는 선택적 디스크를 포함한다.
앞서 설명한 실시예는 단지 본 발명의 기술적 해결 방안을 설명하기 위한 것이고, 본 발명을 제한하기 위한 것이 아니다. 비록 본 발명이 앞서 설명한 실시예들을 참조하여 상세하게 설명되었지만, 당업자는 그들이, 본 발명의 실시예의 기술적 해결 방안의 사상 및 범위를 벗어남 없이, 여전히 앞서 설명한 실시예들에서 설명된 기술적 해결방안을 수정하거나 그것의 일부 기술적 특징에 대한 동등한 대체를 만들어 낼 수 있다는 것을 이해해야 한다.

Claims (32)

  1. 서비스 다중화 방법으로서,
    송신 장치가, 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신하는 단계;
    상기 송신 장치가, 서비스 송신을 위해 상기 제1 서비스에서 제2 서비스로 스위칭할지 여부를 판정하는 단계;
    상기 송신 장치가 서비스 송신을 위해 상기 제1 서비스에서 상기 제2 서비스로 스위칭하기로 결정하면, 상기 송신 장치가, 적어도 하나의 서비스 스위칭 지시 비트 블록을 상기 수신 장치에게 송신하는 단계 - 여기서 상기 적어도 하나의 서비스 스위칭 지시 비트 블록은 상기 제1 서비스가 서비스 송신을 위해 상기 제2 서비스로 스위칭되는 것을 지시하기 위해 사용됨 -; 및
    상기 송신 장치가, 상기 제2 서비스의 비트 블록 스트림을 상기 수신 장치에게 송신하는 단계
    를 포함하는 서비스 다중화 방법.
  2. 제1항에 있어서,
    상기 제1 서비스의 상기 비트 블록 스트림 내에 포함된 임의의 비트 블록, 상기 제2 서비스의 상기 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 상기 적어도 하나의 서비스 스위칭 지시 비트 블록 중 임의의 하나는 M1/M2 비트 블록이고, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1인, 서비스 다중화 방법.
  3. 제2항에 있어서,
    상기 송신 장치가, 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신하는 단계 이전에, 상기 서비스 다중화 방법은,
    상기 송신 장치가, 상기 제1 서비스의 제1 서비스 데이터를 획득하는 단계; 및
    상기 송신 장치가, 상기 제1 서비스의 상기 비트 블록 스트림을 생성하기 위해 상기 제1 서비스 데이터를 인코딩하는 단계를 더 포함하고,
    상기 송신 장치가, 상기 제2 서비스의 비트 블록 스트림을 상기 수신 장치에게 송신하는 단계 이전에, 상기 서비스 다중화 방법은,
    상기 송신 장치가, 제2 서비스의 제2 서비스 데이터를 획득하는 단계; 및
    상기 송신 장치가, 상기 제2 서비스의 상기 비트 블록 스트림을 생성하기 위해 상기 제2 서비스 데이터를 인코딩하는 단계
    를 더 포함하는 서비스 다중화 방법.
  4. 제2항 또는 제3항에 있어서,
    상기 M1/M2 비트 블록이 64B/66B 비트 블록이면, 적어도 하나의 서비스 스위칭 지시 비트 블록이 존재하는, 서비스 다중화 방법.
  5. 제2항 또는 제3항에 있어서,
    상기 M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 존재하고, 상기 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함하는, 서비스 다중화 방법.
  6. 제1항 내지 제5항 중 어느 한 항에 있어서,
    상기 적어도 하나의 서비스 스위칭 지시 비트 블록은 지시 정보를 더 포함하고, 상기 지시 정보는 상기 제2 서비스의 것이면서 또한 상기 수신 장치에게 송신되는 상기 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하기 위해 사용되는, 서비스 다중화 방법.
  7. 제1항 내지 제6항 중 어느 한 항에 있어서,
    상기 송신 장치가, 적어도 하나의 서비스 스위칭 지시 비트 블록을 상기 수신 장치에게 송신하는 단계 이전에, 상기 서비스 다중화 방법은,
    상기 송신 장치가, 타깃 식별자를 결정하는 단계 - 상기 타깃 식별자는 상기 제2 서비스에 대응하는 식별자임 -; 및
    상기 송신 장치가, 상기 적어도 하나의 서비스 스위칭 지시 비트 블록을 생성하는 단계 - 여기서 상기 적어도 하나의 서비스 스위칭 지시 비트 블록은 상기 타깃 식별자를 포함하고, 상기 타깃 식별자는 상기 제2 서비스의 상기 비트 블록 스트림을 타깃 버퍼에 저장하도록 상기 수신 장치에게 지시하기 위해 사용되고, 상기 타깃 버퍼는 상기 수신 장치에 의해 상기 타깃 식별자에 할당된 버퍼임 -
    를 더 포함하는 서비스 다중화 방법.
  8. 제1항 내지 제7항 중 어느 한 항에 있어서,
    상기 서비스 다중화 방법은,
    상기 송신 장치가, 상기 제1 서비스의 상기 비트 블록 스트림 및/또는 상기 제2 서비스의 상기 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 결정하면, 상기 송신 장치가 상기 유휴 비트 블록을 삭제하는 단계
    를 더 포함하는 서비스 다중화 방법.
  9. 서비스 역다중화 방법으로서,
    수신 장치가, 송신 장치에 의해 송신되는 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되는지 여부를 판정하는 단계 - 여기서 상기 적어도 하나의 서비스 스위칭 지시 비트 블록은 상기 송신 장치가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하는 것을 지시하기 위해 사용되고, 상기 제1 서비스의 비트 블록 스트림은, 상기 수신 장치가 상기 적어도 하나의 서비스 스위칭 지시 비트 블록을 수신하기 전에 상기 수신 장치에 의해 수신되는 비트 블록 스트림임 -; 및
    상기 수신 장치가 상기 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것을 결정하면, 상기 수신 장치가, 상기 수신 장치가 적어도 하나의 서비스 스위칭 지시 비트를 수신한 후 상기 수신 장치에 의해 수신되는 비트 블록 스트림이 상기 제2 서비스의 비트 블록 스트림인 것으로 결정하는 단계
    를 포함하는 서비스 역다중화 방법.
  10. 제9항에 있어서,
    상기 제1 서비스의 상기 비트 블록 스트림 내에 포함된 임의의 비트 블록, 상기 제2 서비스의 상기 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 상기 적어도 하나의 서비스 스위칭 지시 비트 블록 중 어느 하나는 M1/M2 비트 블록이고, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1인, 서비스 역다중화 방법.
  11. 제10항에 있어서,
    상기 수신 장치가 상기 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것을 결정하는 단계 이전에, 상기 서비스 역다중화 방법은,
    상기 수신 장치가, 상기 제1 서비스의 것이면서 또한 상기 송신 장치에 의해 송신되는 상기 비트 블록 스트림을 수신하는 단계; 및
    상기 수신 장치가, 상기 제1 서비스의 제1 서비스 데이터를 획득하기 위해, 상기 제1 서비스의 상기 비트 블록 스트림을 디코딩하는 단계를 더 포함하고,
    상기 수신 장치가 상기 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것을 결정한 이후, 상기 서비스 역다중화 방법은,
    상기 수신 장치가, 상기 제2 서비스의 것이면서 또한 상기 송신 장치에 의해 송신되는 상기 비트 블록 스트림을 수신하는 단계; 및
    상기 수신 장치가, 상기 제2 서비스의 제1 서비스 데이터를 획득하기 위해, 상기 제2 서비스의 상기 비트 블록 스트림을 디코딩하는 단계
    를 더 포함하는 서비스 역다중화 방법.
  12. 제10항 또는 제11항에 있어서,
    상기 M1/M2 비트 블록이 64B/66B 비트 블록이면, 적어도 하나의 서비스 스위칭 지시 비트 블록이 존재하는, 서비스 역다중화 방법.
  13. 제10항 또는 제11항에 있어서,
    상기 M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 존재하고, 상기 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함하는, 서비스 역다중화 방법.
  14. 제11항 내지 제13항 중 어느 한 항에 있어서,
    상기 수신 장치가 상기 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것을 결정한 이후, 상기 서비스 역다중화 방법은,
    상기 수신 장치가, 상기 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 지시 정보를 획득하는 단계 - 여기서 상기 지시 정보는 상기 제2 서비스의 상기 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하기 위해 사용됨 -; 및
    상기 지시 정보에 따라 상기 수신 장치가, 상기 제2 서비스의 상기 비트 블록 스트림 내에 포함된 비트 블록의 상기 수량을 결정하는 단계
    를 더 포함하는 서비스 역다중화 방법.
  15. 제9항 내지 제14항 중 어느 한 항에 있어서,
    상기 수신 장치가 상기 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것을 결정한 이후, 상기 서비스 역다중화 방법은,
    상기 수신 장치가, 상기 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자를 획득하는 단계 - 여기서 상기 타깃 식별자는 상기 제2 서비스에 대응하는 식별자임 -; 및
    상기 수신 장치가, 상기 제2 서비스의 상기 비트 블록 스트림을 타깃 버퍼에 저장하는 단계 - 여기서 상기 타깃 버퍼는 상기 수신 장치에 의해 상기 타깃 식별자에 할당된 버퍼임 -
    를 더 포함하는 서비스 역다중화 방법.
  16. 제9항 내지 제15항 중 어느 한 항에 있어서,
    상기 서비스 역다중화 방법은,
    상기 수신 장치가 상기 제1 서비스의 상기 비트 블록 스트림 및/또는 상기 제2 서비스의 상기 비트 블록 스트림 내에 유휴 비트 블록이 있다는 것을 결정하면, 상기 수신 장치가 상기 유휴 비트 블록을 삭제하는 단계
    를 더 포함하는 서비스 역다중화 방법.
  17. 송신 장치로서,
    송신기 및 상기 송신기에 연결된 다중화기를 포함하고,
    상기 송신기는 제1 서비스의 비트 블록 스트림을 수신 장치에게 송신하도록 구성되고;
    상기 다중화기는 서비스 송신을 위해 상기 제1 서비스에서 제2 서비스로 스위칭할지 여부를 판정하도록 구성되고;
    상기 송신기는, 상기 다중화기가 서비스 송신을 위해 상기 제1 서비스에서 상기 제2 서비스로 스위칭하기로 결정하면, 적어도 하나의 서비스 스위칭 지시 비트 블록을 상기 수신 장치에게 송신하도록 구성되고, 여기서 상기 적어도 하나의 서비스 스위칭 지시 비트 블록은 상기 제1 서비스가 서비스 송신을 위해 제2 서비스로 스위칭된 것을 지시하기 위해 사용되며, 상기 송신기는 또한, 상기 제2 서비스의 비트 블록 스트림을 상기 수신 장치에게 송신하도록 구성되는, 송신 장치.
  18. 제17항에 있어서,
    상기 제1 서비스의 상기 비트 블록 스트림 내에 포함된 임의의 비트 블록, 상기 제2 서비스의 상기 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 상기 적어도 하나의 서비스 스위칭 지시 비트 블록 중 어느 하나는 M1/M2 비트 블록이고, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1인, 송신 장치.
  19. 제18항에 있어서,
    상기 송신기는 또한, 상기 제1 서비스의 제1 서비스 데이터를 획득하고, 상기 제1 서비스의 상기 비트 블록 스트림을 생성하기 위해 상기 제1 서비스 데이터를 인코딩하고, 상기 제2 서비스의 제2 서비스 데이터를 획득하며, 상기 제2 서비스의 상기 비트 블록 스트림을 생성하기 위해 상기 제2 서비스 데이터를 인코딩하도록 구성되는, 송신 장치.
  20. 제18항 또는 제19항에 있어서,
    상기 M1/M2 비트 블록이 64B/66B 비트 블록이면, 적어도 하나의 서비스 스위칭 지시 비트 블록이 존재하는, 송신 장치.
  21. 제18항 또는 제19항에 있어서,
    상기 M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 존재하고, 상기 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함하는, 송신 장치.
  22. 제17항 내지 제21항 중 어느 한 항에 있어서,
    상기 적어도 하나의 서비스 스위칭 지시 비트 블록은 지시 정보를 더 포함하고, 상기 지시 정보는 상기 제2 서비스의 것이면서 또한 상기 수신 장치에게 송신되는 상기 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하기 위해 사용되는, 송신 장치.
  23. 제17항 내지 제22항 중 어느 한 항에 있어서,
    상기 다중화기는 또한, 타깃 식별자를 결정하고 - 여기서 상기 타깃 식별자는 상기 제2 서비스에 대응하는 식별자임; 상기 적어도 하나의 서비스 스위칭 지시 비트 블록을 생성하도록 구성되고, 여기서 상기 적어도 하나의 서비스 스위칭 지시 비트 블록은 상기 타깃 식별자를 포함하고, 상기 타깃 식별자는 상기 제2 서비스의 상기 비트 블록 스트림을 타깃 버퍼에 저장하도록 상기 수신 장치에게 지시하기 위해 사용되며, 상기 타깃 버퍼는 상기 수신 장치에 의해 상기 타깃 식별자에 할당된 버퍼인, 송신 장치.
  24. 제17항 내지 제23항 중 어느 한 항에 있어서,
    상기 다중화기는 또한, 상기 제1 서비스의 상기 비트 블록 스트림 및/또는 상기 제2 서비스의 상기 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 결정되면, 상기 유휴 비트 블록을 삭제하도록 구성된, 송신 장치.
  25. 수신 장치로서,
    수신기 및 상기 수신기에 연결된 역다중화기를 포함하고,
    상기 수신기는 송신 장치에 의해 송신된 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되는지 여부를 판정하도록 구성되고, 여기서 상기 적어도 하나의 서비스 스위칭 지시 비트 블록은 상기 송신 장치가 서비스 송신을 위해 제1 서비스에서 제2 서비스로 스위칭하는 것을 지시하기 위해 사용되고, 상기 제1 서비스의 비트 블록 스트림은 상기 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신되기 전에 수신되는 비트 블록 스트림이고;
    상기 역다중화기는, 상기 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 것이 결정되면, 상기 적어도 하나의 서비스 스위칭 지시 비트 블록이 수신된 후에 수신되는 비트 블록 스트림이 상기 제2 서비스의 비트 블록 스트림인 것을 결정하도록 구성된, 수신 장치.
  26. 제25항에 있어서,
    상기 제1 서비스의 상기 비트 블록 스트림 내에 포함된 임의의 비트 블록, 상기 제2 서비스의 상기 비트 블록 스트림 내에 포함된 임의의 비트 블록, 및 상기 적어도 하나의 서비스 스위칭 지시 비트 블록 중 어느 하나는 M1/M2 비트 블록이고, 여기서 M1은 각 비트 블록 내의 페이로드 비트의 수량을 나타내고, M2는 각 비트 블록 내의 비트의 총 수량을 나타내고, M1 및 M2는 양의 정수이며, M2>M1인, 수신 장치.
  27. 제26항에 있어서,
    상기 수신기는 또한, 상기 제1 서비스의 것이면서 또한 상기 송신 장치에 의해 송신된 상기 비트 블록 스트림을 수신하도록 구성되고;
    상기 역다중화기는 또한, 상기 제1 서비스의 제1 서비스 데이터를 획득하기 위해, 상기 제1 서비스의 상기 비트 블록 스트림을 디코딩하도록 구성되고;
    상기 수신기는 또한, 상기 제2 서비스의 것이면서 또한 상기 송신 장치에 의해 송신되는 상기 비트 블록 스트림을 수신하도록 구성되며;
    상기 역다중화기는 또한, 상기 제2 서비스의 제1 서비스 데이터를 획득하기 위해, 상기 제2 서비스의 상기 비트 블록 스트림을 디코딩하도록 구성된, 수신 장치.
  28. 제26항 또는 제27항에 있어서,
    상기 M1/M2 비트 블록이 64B/66B 비트 블록이면, 적어도 하나의 서비스 스위칭 지시 비트 블록이 존재하는, 수신 장치.
  29. 제26항 또는 제27항에 있어서,
    상기 M1/M2 비트 블록이 8B/10B 비트 블록이면, 복수의 서비스 스위칭 지시 비트 블록이 존재하고, 상기 복수의 서비스 스위칭 지시 비트 블록은 적어도 하나의 특수 비트 블록 및 적어도 하나의 데이터 비트 블록을 포함하는, 수신 장치.
  30. 제27항 내지 제29항 중 어느 한 항에 있어서,
    상기 역다중화기는 또한, 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 지시 정보를 획득하고 - 여기서 상기 지시 정보는 상기 제2 서비스의 상기 비트 블록 스트림 내에 포함된 비트 블록의 수량을 지시하기 위해 사용됨 -; 상기 지시 정보에 따라, 상기 제2 서비스의 상기 비트 블록 스트림 내에 포함된 비트 블록의 상기 수량을 결정하도록 구성된, 수신 장치.
  31. 제25항 내지 제30항 중 어느 한 항에 있어서,
    상기 역다중화기는 또한, 상기 적어도 하나의 서비스 스위칭 지시 비트 블록 내에 포함된 타깃 식별자를 획득하고 - 여기서 상기 타깃 식별자는 상기 제2 서비스에 대응하는 식별자임 -; 상기 제2 서비스의 상기 비트 블록 스트림을 타깃 버퍼에 저장하도록 구성되고, 여기서 상기 타깃 버퍼는 상기 수신 장치에 의해 상기 타깃 식별자에 할당된 버퍼인, 수신 장치.
  32. 제25항 내지 제31항 중 어느 한 항에 있어서,
    상기 역다중화기는 또한, 상기 제1 서비스의 상기 비트 블록 스트림 및/또는 상기 제2 서비스의 상기 비트 블록 스트림 내에 유휴 비트 블록이 있는 것으로 결정되면, 상기 유휴 비트 블록을 삭제하도록 구성된, 수신 장치.
KR1020207006678A 2017-08-08 2018-06-26 서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치 KR102323871B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201710671402.8A CN109379207A (zh) 2017-08-08 2017-08-08 一种业务复用方法、业务解复用方法以及相关设备
CN201710671402.8 2017-08-08
PCT/CN2018/092835 WO2019029285A1 (zh) 2017-08-08 2018-06-26 一种业务复用方法、业务解复用方法以及相关设备

Publications (2)

Publication Number Publication Date
KR20200033963A true KR20200033963A (ko) 2020-03-30
KR102323871B1 KR102323871B1 (ko) 2021-11-08

Family

ID=65272875

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020207006678A KR102323871B1 (ko) 2017-08-08 2018-06-26 서비스 다중화 방법, 서비스 역다중화 방법, 및 관련 장치

Country Status (6)

Country Link
US (1) US11349595B2 (ko)
EP (1) EP3661124B1 (ko)
JP (1) JP6992939B2 (ko)
KR (1) KR102323871B1 (ko)
CN (1) CN109379207A (ko)
WO (1) WO2019029285A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110784418B (zh) * 2019-10-24 2022-06-24 烽火通信科技股份有限公司 一种基于时延约束的数据发送方法及系统
CN114095435A (zh) * 2020-07-31 2022-02-25 华为技术有限公司 比特块的发送方法及装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106788855A (zh) * 2015-11-23 2017-05-31 华为技术有限公司 一种灵活以太网业务的光传送网承载方法及装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62227231A (ja) * 1986-03-28 1987-10-06 Nippon Telegr & Teleph Corp <Ntt> 優先情報伝送制御方式
US7123625B2 (en) * 2001-12-28 2006-10-17 Allan Dennis Dufour Method and apparatus for in-service dynamic allocation of bandwidth in a TDM network
JP4033152B2 (ja) * 2004-03-10 2008-01-16 Kddi株式会社 時分割多重装置及び方法
JP4984797B2 (ja) 2006-09-29 2012-07-25 富士通株式会社 光ネットワークシステム
US7839839B2 (en) 2008-10-13 2010-11-23 Applied Micro Circuits Corporation Differential inverse multiplexing virtual channels in 40G ethernet applications
CN103237339B (zh) * 2009-05-21 2016-12-07 华为技术有限公司 控制时隙的方法、设备及系统
US9125223B2 (en) * 2012-06-13 2015-09-01 Telefonaktiebolaget L M Ericsson (Publ) Methods providing buffer estimation and related network nodes and wireless terminals
CA2924089C (en) * 2013-09-13 2023-02-21 Huawei Technologies Co., Ltd. Data transmission method and apparatus
CN111130684A (zh) 2014-12-22 2020-05-08 华为技术有限公司 一种处理信号的方法及通信设备
CN105871502B (zh) 2015-01-22 2020-01-03 华为技术有限公司 一种利用以太网信道传输业务信号的方法及通信设备
EP4060914A1 (en) * 2015-06-30 2022-09-21 Ciena Corporation Flexible ethernet systems and methods for time transfer
US9800361B2 (en) * 2015-06-30 2017-10-24 Ciena Corporation Flexible ethernet switching systems and methods
CN110719143A (zh) * 2015-07-30 2020-01-21 华为技术有限公司 用于数据传输的方法、发送机和接收机
CN105516288B (zh) 2015-12-01 2019-05-21 盛科网络(苏州)有限公司 采用单根Serdes扩展物理接口的装置、其控制方法及控制系统

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106788855A (zh) * 2015-11-23 2017-05-31 华为技术有限公司 一种灵活以太网业务的光传送网承载方法及装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Flex Ethernet Implementation Agreement, IA OIF-FLEXE-01.1, 2017년 6월 21일. https://www.oiforum.com/wp-content/uploads/2019/01/FLEXE1.1.pdf* *

Also Published As

Publication number Publication date
WO2019029285A1 (zh) 2019-02-14
EP3661124A1 (en) 2020-06-03
US20200177305A1 (en) 2020-06-04
JP2020530959A (ja) 2020-10-29
JP6992939B2 (ja) 2022-01-13
US11349595B2 (en) 2022-05-31
CN109379207A (zh) 2019-02-22
EP3661124A4 (en) 2020-07-22
KR102323871B1 (ko) 2021-11-08
EP3661124B1 (en) 2023-12-20

Similar Documents

Publication Publication Date Title
CN108777667B (zh) 灵活以太网中调整传输通道的带宽方法和装置
CN108075903B (zh) 用于建立灵活以太网群组的方法和设备
US8416770B2 (en) Universal service transport transitional encoding
EP1983668A2 (en) Adaptive coding and modulation for synchronous connections
US8363670B2 (en) Framed flows over packet-switched fabrics
US11477549B2 (en) Transmission network system, data switching and transmission method, apparatus and equipment
UA77036C2 (en) Method for transmitting data packets (variants); a data transmission system and a mobile terminal for the realization of the method
WO2001035560A1 (en) Systems and methods for transporting associated data signals over a network
KR20120125507A (ko) 동기화된 네트워크들을 위한 장치 및 방법
WO2008151543A1 (fr) Procédé de transmission en amont et en aval et équipement convergent
US11349595B2 (en) Service multiplexing method, service demultiplexing method, and related device
Benzaoui et al. Deterministic dynamic networks (DDN)
EP3468097B1 (en) Generating a forwarding table in a forwarding device
WO1999014905A1 (fr) Procede de transmission de paquets, dispositif de transmission de paquets, procede de transmission de trames radio, procede concernant les telecommunications mobiles, systeme de telecommunications mobiles et commutateur
US20110013635A1 (en) Method and device for signal processing on multi-protocol switching network
EP2195975B1 (en) Errorless and hitless variable data rate communications
EP4287544A1 (en) Method for determining transmission time slot and related apparatus
JP7167345B2 (ja) データ伝送方法、通信機器、および記憶媒体
US7558260B2 (en) Byte-timeslot-synchronous, dynamically switched multi-source-node data transport bus system
KR20120056643A (ko) 디지털 멀티미디어 방송 서비스 제공장치 및 방법
WO2020107298A1 (zh) 传输通用服务传输转变编码的设备和方法
Yang et al. Channel statistical multiplexing in SDH/SONET networks
CN118054891A (zh) 时隙调整方法、通信装置及计算机可读存储介质
KR101341752B1 (ko) 이동 통신 시스템에서 블라인드 디코딩 방법 및 장치
WO2001008419A1 (en) Statistical multiplexing utilizing ring network for in-band control

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant