KR20200031004A - 입력 감지 유닛 및 이를 포함하는 표시 장치 - Google Patents

입력 감지 유닛 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR20200031004A
KR20200031004A KR1020180129178A KR20180129178A KR20200031004A KR 20200031004 A KR20200031004 A KR 20200031004A KR 1020180129178 A KR1020180129178 A KR 1020180129178A KR 20180129178 A KR20180129178 A KR 20180129178A KR 20200031004 A KR20200031004 A KR 20200031004A
Authority
KR
South Korea
Prior art keywords
patterns
electrode
main patterns
connection
main
Prior art date
Application number
KR1020180129178A
Other languages
English (en)
Inventor
김기욱
김광민
김양완
나지수
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to US16/556,340 priority Critical patent/US11243624B2/en
Priority to EP19196265.3A priority patent/EP3623919A1/en
Priority to CN201910864606.2A priority patent/CN110896095A/zh
Priority to TW108132821A priority patent/TWI828751B/zh
Publication of KR20200031004A publication Critical patent/KR20200031004A/ko
Priority to US17/665,582 priority patent/US12001624B2/en
Priority to US18/648,279 priority patent/US20240281081A1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/0418Control or interface arrangements specially adapted for digitisers for error correction or compensation, e.g. based on parallax, calibration or alignment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • H01L27/323
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

입력 감지 유닛은 복수의 제1 메인 패턴들 및 제1 메인 패턴들 사이에 배치되어 인접하는 두 개의 제1 메인 패턴들을 연결하는 복수의 제1 연결 패턴들을 포함하는 복수의 제1 전극들, 각각이 복수의 제2 메인 패턴들 및 제2 메인 패턴들 사이에 배치되어 인접하는 두 개의 제2 메인 패턴들을 연결하는 복수의 제2 연결 패턴들을 포함하는 복수의 제2 전극들, 및 제2 전극들과 상이한 전기적 신호를 수신하는 복수의 제3 전극들을 포함하고, 제3 전극들 각각은, 제2 감지 패턴들로부터 평면상에서 이격된 복수의 제3 메인 패턴들, 및 제3 메인 패턴들 사이에 각각 배치되어 인접하는 두 개의 제3 메인 패턴들을 연결하고 제1 연결 패턴들로부터 평면상에서 이격된 복수의 제3 연결 패턴들을 포함한다.

Description

입력 감지 유닛 및 이를 포함하는 표시 장치{INPUT SENSING UNIT AND DISPLAY APPARATUS INCLUDING THE SAME}
본 발명은 입력 감지 유닛 및 이를 포함하는 표시 장치에 관한 것으로, 좀 더 상세하게는 전기적 신뢰성이 향상된 입력 감지 유닛 및 이를 포함하는 표시 장치에 관한 것이다.
텔레비전, 휴대 전화, 태블릿 컴퓨터, 네비게이션, 게임기 등과 같은 멀티 미디어 장치에 사용되는 다양한 전자 장치들이 개발되고 있다. 전자 장치들의 입력장치로써 키보드 또는 마우스 등을 포함한다. 전자 장치들은 표시 장치들을 포함한다. 표시 장치들은 출력 장치로써 표시 유닛을 구비하고, 입력 장치로써 입력 감지 유닛을 구비한다.
본 발명의 목적은 외부 입력 감도가 향상된 입력 감지 유닛 및 이를 포함하는 표시 장치를 제공하는 것이다.
본 발명의 일 실시예에 따른 입력 감지 유닛은 제1 방향을 따라 배열되고 각각이 상기 제1 방향과 교차하는 제2 방향을 따라 연장되고, 각각이 상기 제2 방향을 따라 배열된 복수의 제1 메인 패턴들 및 상기 제1 메인 패턴들 사이에 배치되어 인접하는 두 개의 제1 메인 패턴들을 연결하는 복수의 제1 연결 패턴들을 포함하는 복수의 제1 전극들, 상기 제2 방향을 따라 배열되고 각각이 상기 제1 방향을 따라 연장되고, 각각이 상기 제1 방향을 따라 배열된 복수의 제2 메인 패턴들 및 상기 제2 메인 패턴들 사이에 배치되어 인접하는 두 개의 제2 메인 패턴들을 연결하는 복수의 제2 연결 패턴들을 포함하는 복수의 제2 전극들, 및
상기 제2 방향을 따라 배열되고 각각이 상기 제1 방향을 따라 연장되며, 상기 제2 전극들과 상이한 전기적 신호를 수신하는 복수의 제3 전극들을 포함하고, 상기 제3 전극들 각각은, 상기 제1 방향을 따라 배열되고 상기 제2 감지 패턴들로부터 평면상에서 이격된 복수의 제3 메인 패턴들, 및 상기 제3 메인 패턴들 사이에 각각 배치되어 인접하는 두 개의 제3 메인 패턴들을 연결하고, 상기 제1 연결 패턴들로부터 평면상에서 이격된 복수의 제3 연결 패턴들을 포함한다.
상기 제1 연결 패턴들과 상기 제2 연결 패턴들은 상이한 층 상에 배치될 수 있다.
상기 제3 연결 패턴들은 상기 제1 연결 패턴들과 동일 층 상에 배치될 수 있다.
상기 제2 메인 패턴들과 상기 제3 메인 패턴들은 서로 동일 층 상에 배치되고 평면상에서 서로 이격될 수 있다.
상기 제2 메인 패턴들 각각에 개구부가 정의되고, 상기 제3 메인 패턴들은 상기 개구부들에 각각 배치될 수 있다.
상기 제3 연결 패턴들은 상기 제1 메인 패턴들과 상이한 층 상에 배치될 수 있다.
상기 제3 연결 패턴들 각각은 상기 제1 전극들 중 적어도 일부와 평면상에서 중첩할 수 있다.
상기 제3 메인 패턴들 각각은, 중심부, 및 상기 중심부의 일 측에 연결되고 상기 중심부로부터 상기 제1 방향을 따라 돌출된 가지부를 포함하고, 상기 제3 연결부들 각각은 상기 가지부에 접속될 수 있다.
상기 가지부는 복수로 제공되어 상기 중심부의 양 측들에 각각 배치될 수 있다.
상기 가지부는 상기 제1 방향을 따라 연장된 바(bar) 형상을 가질 수 있다.
상기 가지부는 상기 제1 방향을 따라 연장된 지그 재그(zig-zag) 형상을 가질 수 있다.
상기 제2 연결 패턴들과 상기 제3 연결 패턴들은 서로 상이한 형상을 가질 수 있다.
상기 제3 연결 패턴들 각각은, 상기 제2 방향을 따라 배열되고 동일한 제3 메인 패턴들에 연결된 복수의 서브 연결 패턴들을 포함할 수 있다.
상기 제1 연결 패턴들 각각은 상기 제1 메인 패턴들 각각에 연결되어 일체의 형상을 이룰 수 있다.
상기 제1 내지 제3 메인 패턴들 각각은 복수의 메쉬선들을 포함할 수 있다.
상기 제3 연결 패턴들 각각은 상기 메쉬선들을 따라 연장될 수 있다.
상기 제1 연결 패턴들과 상기 제3 메인 패턴들은 서로 비 중첩할 수 있다.
상기 제3 연결 패턴들은 상기 제1 전극 및 상기 제2 전극과 평면상에서 중첩할 수 있다.
상기 제3 전극들 각각은 접지 전압을 제공받을 수 있다.
본 발명의 일 실시예에 따른 표시 장치는 영상을 표시하는 복수의 화소들을 포함하는 표시 유닛, 및 상기 화소들과 중첩하여 배치되고, 서로 다른 전기적 신호들을 제공받는 제1 전극, 제2 전극, 및 제3 전극을 포함하는 입력 감지 유닛을 포함하고, 상기 제1 전극, 상기 제2 전극, 및 상기 제3 전극 각각은, 서로 이격되어 배열된 복수의 메인 패턴들, 및 상기 메인 패턴들 사이에 배치되고 인접하는 두 개의 메인 패턴들을 연결하는 복수의 연결 패턴들을 포함하고, 상기 제3 전극의 연결 패턴들과 상기 제1 전극의 연결 패턴들은 평면상에서 이격된다.
상기 제1 전극의 연결 패턴들과 상기 제3 전극의 연결 패턴들은 동일 층 상에 배치될 수 있다.
상기 제1 전극의 연결 패턴들과 상기 제1 전극의 메인 패턴들은 서로 상이한 층 상에 배치되고, 상기 제3 전극의 연결 패턴들과 상기 제3 전극의 메인 패턴들은 서로 상이한 층 상에 배치될 수 있다.
상기 제3 전극의 메인 패턴들은 상기 제1 전극의 메인 패턴들로부터 평면상에서 이격될 수 있다.
상기 제1 전극의 연결 패턴들과 상기 제2 전극의 연결 패턴들은 서로 상이한 층 상에 배치될 수 있다.
상기 제1 전극의 연결 패턴들과 상기 제3 전극의 연결 패턴들은 상기 제1 전극의 메인 패턴들과 평면상에서 중첩할 수 있다.
상기 제2 전극의 메인 패턴들과 상기 제3 전극의 메인 패턴들은 동일한 방향을 따라 배열될 수 있다.
상기 제2 전극의 메인 패턴들 각각에는 소정의 개구부가 정의되고, 상기 제3 전극의 메인 패턴들은 상기 개구부들에 각각 배치될 수 있다.
상기 메인 패턴들 각각은 복수의 메쉬선들을 포함할 수 있다.
상기 제3 전극의 연결 패턴들 각각은 상기 메쉬선들을 따라 연장될 수 있다.
상기 화소들 각각은 유기발광소자를 포함할 수 있다.
상기 제3 전극은 접지 전압을 제공받을 수 있다.
본 발명에 따르면, 서로 다른 전기적 신호를 전달하는 신호 라인들 사이의 중첩을 감소시킬 수 있다. 이에 따라, 신호 라인들 사이의 전기적 간섭에 따른 노이즈 등의 불량 발생이 감소되고 외부 입력에 대한 감도가 향상된 입력 감지 유닛을 제공할 수 있다. 또한, 전기적 신뢰성이 향상된 표시 장치를 제공할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 사시도이다.
도 2a 내지 2d는 본 발명의 일 실시예에 따른 표시장치의 단면도이다.
도 3a 및 도 3b는 본 발명의 일 실시예에 따른 표시 패널의 단면도이다.
도 4는 본 발명의 일 실시예에 따른 표시 유닛의 평면도이다.
도 5a는 본 발명의 일 실시예에 따른 표시 유닛의 확대된 단면도이다.
도 5b는 본 발명의 일 실시예에 따른 상부 절연층의 확대된 단면도이다.
도 6a는 본 발명의 일 실시예에 따른 입력 감지 유닛의 단면도이다.
도 6b는 본 발명의 일 실시예에 따른 입력 감지 유닛의 평면도이다.
도 6c는 도 6b의 일부 영역을 확대하여 도시한 평면도이다.
도 6d는 본 발명의 일 실시예에 따른 입력 감지 유닛의 평면도이다.
도 7은 본 발명의 일 실시예에 따른 입력 감지 유닛의 일부를 도시한 평면도들이다.
도 8a 및 도 8b는 본 발명의 일 실시예에 따른 입력 감지 유닛의 일부를 도시한 단면도들이다.
도 9는 본 발명의 일 실시예에 따른 입력 감지 유닛의 일부를 도시한 평면도이다.
도 10a 내지 도 10c는 본 발명의 일 실시예에 따른 입력 감지 유닛의 일부들을 도시한 평면도들이다.
도 11은 본 발명의 일 실시예에 따른 입력 감지 유닛의 평면도이다.
도 12a 내지 도 12c는 본 발명의 일 실시예에 따른 입력 감지 유닛의 평면도들이다.
도 13a는 본 발명의 일 실시예에 따른 표시 장치의 결합 사시도이다.
도 13b는 도 13a에 도시된 표시 장치의 분해 사시도이다.
도 14a 내지 도 14c는 도 13b에 도시된 구성들 중 일부의 평면도들이다.
도 15a는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다.
도 15b는 도 15a에 도시된 일부 구성을 도시한 평면도이다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다. 본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. "및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 도면들을 참조하여 본 발명에 대해 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 사시도이다. 도 1에 도시된 것과 같이, 표시 장치(DD)는 전면(IS)을 통해 영상(IM)을 표시할 수 있다. 전면(IS)은 제1 방향축(DR1) 및 제2 방향축(DR2)이 정의하는 면과 평행한다.
전면(IS)의 법선 방향, 즉 표시 장치(DD)의 두께 방향은 제3 방향축(DR3)이 지시한다. 이하에서 설명되는 각 부재들 또는 유닛들의 전면(또는 상면)과 배면(또는 하면)은 제3 방향축(DR3)에 의해 구분된다. 그러나, 본 실시예에서 도시된 제1 내지 제3 방향축들(DR1, DR2, DR3)은 예시에 불과하다. 이하, 제1 내지 제3 방향들은 제1 내지 제3 방향축들(DR1, DR2, DR3) 각각 이 지시하는 방향으로써 동일한 도면 부호를 참조한다.
본 발명의 일 실시예에서 평면형 전면을 구비한 표시장치(DD)를 도시하였으나, 이에 제한되지 않는다. 표시장치(DD)는 곡면형 전면 또는 입체형 전면을 포함할 수도 있다. 입체형 전면은 서로 다른 방향을 지시하는 복수 개의 표시영역들을 포함하고, 예컨대, 다각 기둥형 전면을 포함할 수도 있다.
본 실시예에 따른 표시 장치(DD)는 리지드 표시장치일 수 있다. 그러나 이에 제한되지 않고, 본 발명에 따른 표시 장치(DD)는 플렉서블 표시장치(DD)일 수도 있다. 본 실시예에서 핸드폰 단말기에 적용될 수 있는 표시 장치(DD)를 예시적으로 도시하였다.
한편, 도 1에는 도시되지 않았으나, 메인보드에 실장된 전자모듈들, 카메라 모듈, 전원모듈 등이 표시장치(DD)과 함께 브라켓/케이스 등에 배치됨으로써 핸드폰 단말기를 구성할 수 있다. 본 발명에 따른 표시장치(DD)는 텔레비전, 모니터 등과 같은 대형 전자장치를 비롯하여, 테블릿, 자동차 네비게이션, 게임기, 스마트 와치 등과 같은 중소형 전자장치 등에 적용될 수 있다.
도 1에 도시된 것과 같이, 표시 장치(DD)의 전면(IS)은 액티브 영역(AA) 및 액티브 영역(AA)에 인접한 주변 영역(NAA)을 포함한다. 본 실시예에서, 액티브 영역(AA)은 영상(IM)이 표시되는 영역이며, 동시에 외부 입력(TC)이 감지되는 영역일 수 있다.
영상(IM)은 정지 영상 및 동적 영상을 포함한다. 도 1에는 영상(IM)의 일 예로 아이콘 이미지들을 도시하였다.
외부 입력(TC)은 외부에서 인가되는 사용자의 입력(TC)을 포함한다. 사용자의 입력(TC)은 사용자 신체의 일부, 광, 열, 또는 압력 등 다양한 형태의 외부 입력들을 포함할 수 있다. 본 실시예에서, 사용자의 입력(TC)은 전면에 인가되는 사용자의 손으로 도시되었다.
한편, 이는 예시적으로 도시한 것이고, 표시 장치(DD)는 표시 장치(DD)의 측면이나 배면에 인가되는 사용자의 입력(TC)을 감지할 수도 있으며, 이때, 액티브 영역(AA)은 표시 장치(DD)의 측면이나 배면까지 확장될 수 있다. 본 발명의 일 실시예에 따른 표시 장치(DD)는 다양한 형태로 설계될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
주변 영역(NAA)은 전기적 신호가 인가되어도 영상(IM)이 표시되거나 외부 입력이 감지되지 않는 영역이다. 도 1에 도시된 것과 같이, 액티브 영역(AA)은 사각형상일 수 있다. 주변 영역(AA)은 액티브 영역(AA)을 에워쌀 수 있다. 다만, 이에 제한되지 않고, 액티브 영역(AA)의 형상과 주변 영역(AA)의 형상은 상대적으로 디자인될 수 있다.
도 2a 내지 2d는 본 발명의 일 실시예에 따른 표시장치의 단면도이다. 도 2a 내지 2d는 제2 방향축(DR2)과 제3 방향축(DR3)이 정의하는 단면을 도시하였다. 도 2a 내지 2d는 표시장치(DD)를 구성하는 기능성 패널 및/또는 기능성 유닛들의 적층관계를 설명하기 위해 단순하게 도시되었다.
본 발명의 일 실시예에 따른 표시장치(DD)는 표시 유닛, 입력 감지 유닛, 반사 방지 유닛, 및 윈도우를 포함할 수 있다. 표시 유닛, 입력 감지 유닛, 반사 방지 유닛, 및 윈도우 중 적어도 일부의 구성들은 연속공정에 의해 형성되거나, 적어도 일부의 구성들은 접착부재를 통해 서로 결합될 수 있다. 도 2a 내지 2d에는 접착부재로써 광학 투명 접착부재(OCA)가 예시적으로 도시되었다. 이하에서 설명되는 접착부재는 통상의 접착제 또는 점착제를 포함할 수 있다. 본 발명의 일 실시예에서 반사 방지 유닛 및 윈도우는 다른 구성으로 대체되거나 생략될 수 있다.
도 2a 내지 도 2d에 있어서, 입력 감지 유닛, 반사 방지 유닛, 및 윈도우중 다른 구성과 연속공정을 통해 형성된 해당 구성은 "층"으로 표현된다. 입력 감지 유닛, 반사 방지 유닛, 및 윈도우중 다른 구성과 접착부재를 통해 결합된 구성은 "패널"로 표현된다. 패널은 베이스면을 제공하는 베이스층, 예컨대 합성수지 필름, 복합재료 필름, 유리 기판 등을 포함하지만, "층"은 상기 베이스층이 생략될 수 있다. 다시 말해, "층"으로 표현되는 상기 유닛들은 다른 유닛이 제공하는 베이스면 상에 배치된다.
표시 유닛, 입력 감지 유닛, 반사 방지 유닛, 및 윈도우는 베이스층의 유/무에 따라 표시 패널(DP), 입력감지패널(ISP), 반사방지패널(RPP), 윈도우패널(WP) 또는 표시 패널(DP), 입력감지층(ISL), 반사방지층(RPL), 윈도우층(WL)로 지칭될 수 있다.
도 2a에 도시된 것과 같이, 표시장치(DD)는 표시 패널(DP), 입력감지층(ISL), 반사방지패널(RPP), 및 윈도우패널(WP)을 포함할 수 있다. 입력감지층(ISL)은 표시 패널(DP)에 직접 배치된다. 본 명세서에서 "B의 구성이 A의 구성 상에 직접 배치된다"는 것은 A의 구성과 B의 구성 사이에 별도의 접착층/접착부재이 배치되지 않는 것을 의미한다. B 구성은 A 구성이 형성된 이후에 A구성이 제공하는 베이스면 상에 연속공정을 통해 형성된다.
표시 패널(DP)과 표시 패널(DP) 상에 직접 배치된 입력감지층(ISL)을 포함하여 표시모듈(DM)로 정의될 수 있다. 표시모듈(DM)과 반사방지패널(RPP) 사이, 반사방지패널(RPP)과 윈도우패널(WP) 사이 각각에 광학 투명 접착부재(OCA)가 배치된다.
표시 패널(DP)은 이미지를 생성하고, 입력감지층(ISL)은 외부입력(예컨대, 터치 이벤트)의 좌표정보를 획득한다. 별도로 도시하지 않았으나, 본 발명의 일 실시예에 따른 표시모듈(DM)은 표시 패널(DP)의 하면에 배치된 보호부재를 더 포함할 수 있다. 보호부재와 표시 패널(DP)은 접착부재를 통해 결합될 수 있다. 이하에서 설명되는 도 2b 내지 도 2d의 표시장치들(DD) 역시 보호부재를 더 포함할 수 있다.
본 발명의 일 실시예에 따른 표시 패널(DP)은 발광형 표시 패널일 수 있고, 특별히 제한되지 않는다. 예컨대, 표시 패널(DP)은 유기발광 표시 패널 또는 퀀텀닷 발광 표시 패널일 수 있다. 유기발광 표시 패널의 발광층은 유기발광물질을 포함할 수 있다. 퀀텀닷 발광 표시 패널의 발광층은 퀀텀닷, 및 퀀텀로드 등을 포함할 수 있다. 이하, 표시 패널(DP)은 유기발광 표시 패널로 설명된다.
반사방지패널(RPP)은 윈도우패널(WP)의 상측으로부터 입사되는 외부광의 반사율을 감소시킨다. 본 발명의 일 실시예에 따른 반사방지패널(RPP)은 위상지연자(retarder) 및 편광자(polarizer)를 포함할 수 있다. 위상지연자는 필름타입 또는 액정 코팅타입일 수 있고,
Figure pat00001
/2 위상지연자 및/또는
Figure pat00002
/4 위상지연자를 포함할 수 있다. 편광자 역시 필름타입 또는 액정 코팅타입일 수 있다. 필름타입은 연신형 합성수지 필름을 포함하고, 액정 코팅타입은 소정의 배열로 배열된 액정들을 포함할 수 있다. 위상지연자 및 편광자는 보호필름을 더 포함할 수 있다. 위상지연자(retarder) 및 편광자(polarizer) 자체 또는 보호필름이 반사방지패널(RPP)의 베이스층으로 정의될 수 있다.
본 발명의 일 실시예에 따른 반사방지패널(RPP)은 컬러필터들을 포함할 수 있다. 컬러필터들은 소정의 배열을 갖는다. 표시 패널(DP)에 포함된 화소들의 발광컬러들을 고려하여 컬러필터들의 배열이 결정될 수 있다. 반사방지패널(RPP)은 컬러필터들에 인접한 블랙매트릭스를 더 포함할 수 있다.
본 발명의 일 실시예에 따른 반사방지패널(RPP)은 상쇄간섭 구조물을 포함할 수 있다. 예컨대, 상쇄간섭 구조물은 서로 다른 층 상에 배치된 제1 반사층과 제2 반사층을 포함할 있다. 제1 반사층 및 제2 반사층에서 각각 반사된 제1 반사광과 제2 반사광은 상쇄간섭될 수 있고, 그에 따라 외부광 반사율이 감소된다.
본 발명의 일 실시예에 따른 윈도우패널(WP)은 베이스층(WP-BS)및 차광패턴(WP-BZ)을 포함한다. 베이스층(WP-BS)는 유리 기판 및/또는 합성수지 필름 등을 포함할 수 있다. 베이스층(WP-BS)은 단층으로 제한되지 않는다. 베이스층(WP-BS)은 접착부재로 결합된 2 이상의 필름들을 포함할 수 있다.
차광패턴(WP-BZ)은 베이스층(WP-BS)에 부분적으로 중첩한다. 차광패턴(WP-BZ)은 베이스층(WP-BS)의 배면에 배치되고, 베이스층(WP-BS)의 차광영역(WP-NT)에 배치된다. 차광영역(WP-NT)은 실질적으로 표시장치(DD)의 주변 영역(NAA)을 정의할 수 있다. 차광패턴(WP-BZ)이 미배치된 영역은 윈도우패널(WP)의 투과영역(WP-T)으로 정의된다.
차광패턴(WP-BZ)은 유색의 유기막으로써 예컨대, 코팅 방식으로 형성될 수 있다. 별도로 도시하지는 않았으나, 윈도우패널(WP)은 베이스층(WP-BS)의 전면에 배치된 기능성 코팅층을 더 포함할 수 있다. 기능성 코팅층은 지문 방지층, 반사 방지층, 및 하드 코팅층 등을 포함할 수 있다. 이하에서 참조되는 도 2b 내지 도 2d에 있어서, 윈도우패널(WP) 및 윈도우층(WL)은 베이스층(WP-BS) 및 차광패턴(WP-BZ)의 구분 없이 간략히 도시되었다.
도 2b 및 도 2c에 도시된 것과 같이, 표시장치(DD)는 표시 패널(DP), 입력감지패널(ISP), 반사방지패널(RPP), 및 윈도우패널(WP)을 포함할 수 있다. 입력감지패널(ISP)과 반사방지패널(RPP)의 적층 순서는 변경될 수 있다.
도 2d에 도시된 것과 같이, 표시장치(DD)는 표시 패널(DP), 입력감지층(ISL), 반사방지층(RPL), 및 윈도우층(WL)을 포함할 수 있다. 표시장치(DD)로부터 접착부재들이 생략되고, 표시 패널(DP)에 제공하는 베이스면 상에 입력감지층(ISL), 반사방지층(RPL), 및 윈도우층(WL)이 연속공정으로 형성될 수 있다. 입력감지층(ISL)과 반사방지층(RPL)의 적층 순서는 변경될 수 있다.
도 3a 및 도 3b는 본 발명의 일 실시예에 따른 표시장치의 일부 구성의 단면도이다. 표시 패널(DP)은 후술하는 표시 유닛과 대응될 수 있다. 본 실시예에서 영역과 영역이 대응한다는 것은 서로 중첩한다는 것을 의미하고 동일한 면적을 갖는 것으로 제한되지 않는다. 이하 상세한 설명은 후술하기로 한다.
도 3a에 도시된 것과 같이, 표시 패널(DP)은 베이스층(BL), 베이스층(BL) 상에 배치된 회로 소자층(DP-CL), 표시 소자층(DP-OLED) 및 상부 절연층(TFL)을 포함한다.
표시 패널(DP)에는 표시 영역(AA1)과 비표시영역(NAA1)이 정의될 수 있다. 표시 영역(AA1)은 영상(IM)이 표시되는 영역이고, 비표시영역(NAA1)은 영상(IM)이 표시되지 않는 영역일 수 있다. 표시 영역(AA1)과 비표시영역(NAA1)은 도 1에 도시된 액티브 영역(AA) 및 주변 영역(NAA)과 대응하여 제공될 수 있다. 본 실시예에서 영역과 영역이 대응한다는 것은 서로 중첩한다는 것을 의미하고 동일한 면적을 갖는 것으로 제한되지 않는다.
베이스층(BL)은 적어도 하나의 플라스틱 필름을 포함할 수 있다. 베이스층(BL)은 플라스틱 기판, 유리 기판, 메탈 기판, 또는 유/무기 복합재료 기판 등을 포함할 수 있다.
회로 소자층(DP-CL)은 적어도 하나의 중간 절연층과 회로 소자를 포함한다. 중간 절연층은 적어도 하나의 중간 무기막과 적어도 하나의 중간 유기막을 포함한다. 상기 회로 소자는 신호라인들, 화소의 구동회로 등을 포함한다. 이에 대한 상세한 설명은 후술한다.
표시 소자층(DP-OLED)은 적어도 유기발광 다이오드들을 포함한다. 표시 소자층(DP-OLED)은 화소 정의막과 같은 유기막을 더 포함할 수 있다.
상부 절연층(TFL)은 복수 개의 박막들을 포함한다. 일부 박막은 광학 효율을 향상시키기 위해 배치되고, 일부 박막은 유기발광 다이오드들을 보호하기 위해 배치된다. 상부 절연층(TFL)에 대한 상세한 설명은 후술한다.
도 3b에 도시된 것과 같이, 표시 패널(DP)은 베이스층(BL), 베이스층(BL) 상에 배치된 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 봉지기판(ES) 및 베이스층(BL)과 봉지기판(ES)을 결합하는 실런트(SM)를 포함한다. 봉지기판(ES)은 표시 소자층(DP-OLED)으로부터 소정의 갭(SP3)을 두고 이격될 수 있다. 베이스층(BL) 및 봉지기판(ES)은 플라스틱 기판, 유리 기판, 메탈 기판, 또는 유/무기 복합재료 기판 등을 포함할 수 있다. 실런트(SM)는 유기 접착부재 또는 프릿(frit) 등을 포함할 수 있다.
도 4는 본 발명의 일 실시예에 따른 표시 유닛의 평면도이다. 도 5a는 본 발명의 일 실시예에 따른 표시 유닛의 확대된 단면도이다. 도 5b는 본 발명의 일 실시예에 따른 상부 절연층의 확대된 단면도이다. 도 도 4 및 5a의 표시 유닛(DPU)은 도 3a의 표시 패널(DP)을 기준으로 도시하였다.
도 4에 도시된 것과 같이, 표시 유닛(DPU)은 구동회로(GDC), 복수 개의 신호라인들(SGL, 이하 신호라인들), 복수 개의 신호패드들(DP-PD, 이하 신호패드들) 및 복수 개의 화소들(PX, 이하 화소들)을 포함할 수 있다.
표시영역(AA1)은 화소들(PX)이 배치된 영역으로 정의될 수 있다. 화소들(PX) 각각은 유기발광 다이오드와 그에 연결된 화소 구동회로를 포함한다. 구동회로(GDC), 신호라인들(SGL), 신호패드들(DP-PD) 및 화소 구동회로는 도 3a 및 도 3b에 도시된 회로 소자층(DP-CL)에 포함될 수 있다.
구동회로(GDC)는 주사 구동회로를 포함할 수 있다. 주사 구동회로는 복수 개의 주사 신호들(이하, 주사 신호들)을 생성하고, 주사 신호들을 후술하는 복수 개의 주사 라인들(GL, 이하 주사 라인들)에 순차적으로 출력한다. 주사 구동회로는 화소들(PX)의 구동회로에 또 다른 제어 신호를 더 출력할 수 있다.
주사 구동회로는 화소들(PX)의 구동회로와 동일한 공정, 예컨대 LTPS(Low Temperature Polycrystaline Silicon) 공정 또는 LTPO(Low Temperature Polycrystalline Oxide) 공정을 통해 형성된 복수 개의 박막 트랜지스터들을 포함할 수 있다.
신호라인들(SGL)은 주사 라인들(GL), 데이터 라인들(DL), 전원 라인(PL), 및 제어신호 라인(CSL)을 포함한다. 주사 라인들(GL)은 화소들(PX) 중 대응하는 화소(PX)에 각각 연결되고, 데이터 라인들(DL)은 화소들(PX) 중 대응하는 화소(PX)에 각각 연결된다. 전원 라인(PL)은 화소들(PX)에 연결된다. 제어신호 라인(CSL)은 주사 구동회로에 제어신호들을 제공할 수 있다.
신호라인들(SGL)은 표시 영역(AA1) 및 비표시영역(NAA1)에 중첩한다. 신호라인들(SGL)은 패드부 및 라인부를 포함할 수 있다. 라인부는 표시 영역(AA1) 및 비표시영역(NAA1)에 중첩한다. 패드부는 라인부의 말단에 연결된다. 패드부는 비표시영역(NAA1)에 배치되고, 신호패드들(DP-PD) 중 대응하는 신호패드에 중첩한다. 비표시영역(NAA1) 중 신호패드들(DP-PD)이 배치된 영역은 패드영역(DP-PA)으로 정의될 수 있다. 패드영역(DP-PA)은 미도시된 회로기판이 접속될 수 있다.
실질적으로 화소(PX)에 연결된 라인부가 신호라인들(SGL)의 대부분을 구성한다. 라인부는 화소(PX)의 트랜지스터들(TR1, TR2, 도 5a 참조)에 연결된다. 라인부는 단층/다층 구조를 가질 수 있고, 라인부는 일체의 형상(single body)이거나, 2 이상의 부분들을 포함할 수 있다. 2 이상의 부분들은 서로 다른 층 상에 배치되고, 2 이상의 부분들 사이에 배치된 절연층을 관통하는 컨택홀을 통해 서로 연결될 수 있다.
도 5a는 트랜지스터들(TR1, TR2) 및 발광 소자(ELD)에 대응하는 표시 패널(DP)의 부분 단면을 도시하였다. 베이스층(BL) 상에 배치된 회로 소자층(DP-CL)은 적어도 하나의 절연층과 회로 소자를 포함한다. 회로 소자는 신호라인, 화소의 구동회로 등을 포함한다. 코팅, 증착 등에 의한 절연층, 반도체층 및 도전층 형성공정과 포토리소그래피 공정에 의한 절연층, 반도체층 및 도전층의 패터닝 공정을 통해 회로 소자층(DP-CL)이 형성될 수 있다.
본 실시예에서 회로 소자층(DP-CL)은 무기막인 버퍼막(BFL), 제1 중간 무기막(10) 및 제2 중간 무기막(20)을 포함하고, 유기막인 중간 유기막(30)을 포함할 수 있다. 버퍼막(BFL)은 적층된 복수개의 무기막을 포함할 수 있다. 도 5a에는 스위칭 트랜지스터(TR1) 및 구동 트랜지스터(TR2)를 구성하는 제1 반도체 패턴(OSP1), 제2 반도체 패턴(OSP2), 제1 제어전극(GE1), 제2 제어전극(GE2), 제1 입력전극(DE1), 제1 출력전극(SE1), 제2 입력전극(DE2), 제2 출력전극(SE2)의 배치관계가 예시적으로 도시되었다. 제1 내지 제4 관통홀(CH1 내지 CH4) 역시 예시적으로 도시되었다.
표시 소자층(DP-OLED)은 발광 소자(ELD)를 포함할 수 있다. 본 실시예에서, 발광 소자(ELD)는 유기발광소자로 예시적으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 발광 소자(ELD)는 전기영동소자, 전기습윤소자, 액정커패시터, 양자점 다이오드, 나노 발광 다이오드(nano-LED), 마이크로 발광 다이오드(micro-LED) 등 다양한 실시예들을 포함할 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
표시 소자층(DP-OLED)은 화소 정의막(PDL)을 포함한다. 화소 정의막(PDL)은 절연 물질을 포함한다. 예를 들어, 화소 정의막(PDL)은 유기층을 포함할 수 있다.
중간 유기막(30) 상에 제1 전극(AE)이 배치된다. 제1 전극(AE)은 중간 유기막(30)을 관통하는 제5 관통홀(CH5)을 통해 제2 출력전극(SE2)에 연결된다. 화소 정의막(PDL)에는 개구부(OP)가 정의된다. 화소 정의막(PDL)의 개구부(OP)는 제1 전극(AE)의 적어도 일부분을 노출시킨다. 화소 정의막(PDL)의 개구부(OP)는 다른 개구부들과 구분하기 위해 발광 개구부로 명명된다.
도 5a에 도시된 것과 같이, 표시 영역(AA1)은 발광영역(PXA)과 발광영역(PXA)에 인접한 비발광영역(NPXA)을 포함할 수 있다. 비발광영역(NPXA)은 발광영역(PXA)을 에워쌀 수 있다. 본 실시예에서 발광영역(PXA)은 발광 개구부(OP)에 의해 노출된 제1 전극(AE)의 일부영역에 대응하게 정의되었다.
정공 제어층(HCL)은 발광영역(PXA)과 비발광영역(NPXA)에 공통으로 배치될 수 있다. 정공 제어층(HCL)은 정공 수송층을 포함하고, 정공 주입층을 더 포함할 수 있다. 정공 제어층(HCL) 상에 발광층(EML)이 배치된다. 발광층(EML)은 발광 개구부(OP)에 대응하는 영역에 배치될 수 있다. 즉, 발광층(EML)은 화소들 각각에 분리되어 형성될 수 있다. 발광층(EML)은 유기물질 및/또는 무기물질을 포함할 수 있다. 발광층(EML)은 소정의 유색 컬러광을 생성할 수 있다.
발광층(EML) 상에 전자 제어층(ECL)이 배치된다. 전자 제어층(ECL)은 전자 수송층을 포함하고, 전자 주입층을 더 포함할 수 있다. 정공 제어층(HCL)과 전자 제어층(ECL)은 오픈 마스크를 이용하여 복수 개의 화소들에 공통으로 형성될 수 있다. 전자 제어층(ECL) 상에 제2 전극(CE)이 배치된다. 제2 전극(CE)은 일체의 형상을 갖고 복수 개의 화소들에 공통적으로 배치된다.
도 5a 및 도 5b에 도시된 것과 같이, 제2 전극(CE) 상에 상부 절연층(TFL)이 배치된다. 상부 절연층(TFL)은 복수 개의 박막들을 포함할 수 있다. 본 실시예와 같이 상부 절연층(TFL)은 캡핑층(CPL)과 박막 봉지층(TFE)을 포함할 수 있다. 박막 봉지층(TFE)은 제1 무기층(IOL1), 유기층(OL), 및 제2 무기층(IOL2)을 포함할 수 있다.
캡핑층(CPL)은 제2 전극(CE) 상에 배치되고 제2 전극(CE)에 접촉한다. 캡핑층(CPL)은 유기물질을 포함할 수 있다. 제1 무기층(IOL1)은 캡핑층(CPL) 상에 배치되고 캡핑층(CPL)에 접촉한다. 유기층(OL)은 제1 무기층(IOL1) 상에 배치되고 제1 무기층(IOL1)에 접촉한다. 제2 무기층(IOL2)은 유기층(OL) 상에 배치되고 유기층(OL)에 접촉한다.
캡핑층(CPL)은 후속의 공정 예컨대 스퍼터링 공정으로부터 제2 전극(CE)을 보호하고, 발광 소자(ELD)의 출광효율을 향상시킨다. 캡핑층(CPL)은 제1 무기층(IOL1)보다 큰 굴절률을 가질 수 있다.
제1 무기층(IOL1) 및 제2 무기층(IOL2)은 수분/산소로부터 표시 소자층(DP-OLED)을 보호하고, 유기층(OL)은 먼지 입자와 같은 이물질로부터 표시 소자층(DP-OLED)을 보호한다. 제1 무기층(IOL1) 및 제2 무기층(IOL2)은 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층, 실리콘 옥사이드층 중 어느 하나일 수 있다. 일 실시예에서 제1 무기층(IOL1) 및 제2 무기층(IOL2)은 티타늄옥사이드층, 또는 알루미늄옥사이드층 등을 포함할 수 있다. 유기층(OL)은 아크릴 계열 유기층을 포함할 수 있고, 이에 제한되지 않는다.
본 발명의 일 실시예에서 캡핑층(CPL)과 제1 무기층(IOL1) 사이에 무기층, 예컨대 리튬플루오르(LiF)층이 더 배치될 수 있다. 리튬플루오르 층은 발광소자(ELD)의 출광 효율을 향상시킬 수 있다.
도 6a는 본 발명의 일 실시예에 따른 입력 감지 유닛의 단면도이다. 도 6b는 본 발명의 일 실시예에 따른 입력 감지 유닛의 평면도이다. 도 6c는 도 6b의 일부 영역을 확대하여 도시한 평면도이다. 도 6d는 본 발명의 일 실시예에 따른 입력 감지 유닛의 평면도이다. 이하, 도 6a 내지 도 6d를 참조하여 본 발명에 대해 설명한다.
도 6a에 도시된 것과 같이, 입력 감지 유닛(ISU) 제1 절연층(IS-IL1), 제1 도전층(IS-CL1), 제2 절연층(IS-IL2), 제2 도전층(IS-CL2), 및 제3 절연층(IS-IL3)을 포함할 수 있다. 제1 절연층(IS-IL1)은 상부 절연층(TFL) 상에 직접 배치된다. 본 발명의 일 실시예에서 제1 절연층(IS-IL1)은 생략될 수 있다.
제1 도전층(IS-CL1) 및 제2 도전층(IS-CL2) 각각은 단층구조를 갖거나, 제3 방향축(DR3)을 따라 적층된 다층구조를 가질 수 있다. 다층구조의 도전층은 투명 도전층들과 금속층들 중 적어도 2이상을 포함할 수 있다. 다층구조의 도전층은 서로 다른 금속을 포함하는 금속층들을 포함할 수 있다. 투명 도전층은 ITO(indium tin oxide), IZO(indium zinc oxide), ZnO(zinc oxide), ITZO(indium tin zinc oxide), PEDOT, 금속 나노 와이어, 그라핀을 포함할 수 있다. 금속층은 몰리브덴, 은, 티타늄, 구리, 알루미늄, 및 이들의 합금을 포함할 수 있다. 예컨대, 제1 도전층(IS-CL1) 및 제2 도전층(IS-CL2) 각각은 3층의 금속층 구조, 예컨대, 티타늄/알루미늄/티타늄의 3층 구조를 가질 수 있다.
제1 도전층(IS-CL1) 및 제2 도전층(IS-CL2) 각각은 복수 개의 도전패턴들을 포함한다. 이하, 제1 도전층(IS-CL1)은 제1 도전패턴들을 포함하고, 제2 도전층(IS-CL2)은 제2 도전패턴들을 포함하는 것으로 설명된다. 제1 도전패턴들과 제2 도전패턴들 각각은 감지전극들 및 이에 연결된 신호라인들을 포함할 수 있다.
제1 절연층(IS-IL1) 내지 제3 절연층(IS-IL3) 각각은 무기물 또는 유기물을 포함할 수 있다. 본 실시예에서 제1 절연층(IS-IL1) 및 제2 절연층(IS-IL2)은 무기물을 포함하는 무기막일 수 있다. 무기막은 알루미늄 옥사이드, 티타늄 옥사이드, 실리콘 옥사이드 실리콘옥시나이트라이드, 지르코늄옥사이드, 및 하프늄 옥사이드 중 적어도 하나를 포함할 수 있다. 제3 절연층(IS-IL3)은 유기막을 포함할 수 있다. 유기막은 아크릴계 수지, 메타크릴계 수지, 폴리이소프렌, 비닐계 수지, 에폭시계 수지, 우레탄계 수지, 셀룰로오스계 수지, 실록산계 수지, 폴리이미드계 수지, 폴리아미드계 수지 및 페릴렌계 수지 중 적어도 어느 하나를 포함할 수 있다.
도 6b 및 도 6c를 참조하면, 입력 감지 유닛(ISU)은 베이스 기판(BS) 상에 배치된다. 입력 감지 유닛(ISU)은 표시 유닛(DPU), 또는 표시 패널(DP), 상에 배치되거나, 표시 유닛(DPU)과 베이스 기판(BS) 사이에 배치되거나, 베이스 기판(BS)을 사이에 두고 표시 유닛(DPU)으로부터 이격되어 배치될 수도 있다.
입력 감지 유닛(ISU)은 감지 영역(AA2) 및 제2 주변 영역(NAA2)을 포함하는 전면(IS2)을 제공한다. 감지 영역(AA2)은 표시 장치(DD: 도 1 참조)의 액티브 영역(AA: 도 1 참조)과 대응될 수 있다. 제2 주변 영역(NAA2)은 표시 장치(DD)의 주변 영역(NAA)과 대응될 수 있다. 본 실시예에서, 표시 영역(AA1)과 감지 영역(AA2)은 일치하는 것으로 도시되었다.
다만, 이는 예시적으로 도시한 것이고, 표시 영역(AA1)과 감지 영역(AA2)은 부분적으로 중첩할 수 있다. 액티브 영역(AA)은 실질적으로 표시 영역(AA1) 및 감지 영역(AA2)이 투영되어 정의되는 영역일 수 있다. 이에 따라, 액티브 영역(AA)은 표시 영역(AA1)과 감지 영역(AA2)을 모두 포함하는 영역일 수 있다.
입력 감지 유닛(ISU)은 복수의 제1 전극들(TE1), 복수의 제2 전극들(TE2), 복수의 제3 전극들(TE3), 복수의 감지 라인들(TL1, TL2, TL3), 및 복수의 감지 패드들(T11, T12, T2, T3)을 포함한다. 용이한 설명을 위해 제1 전극들(TE1), 제2 전극들(TE2), 및 제3 전극들(TE3)이 구별되도록 일부 전극들에 대해 음영 처리하여 도시하였다.
제1 전극들(TE1), 제2 전극들(TE2), 및 제3 전극들(TE3)은 감지 영역(AA2)에 배치된다. 상술한 바와 같이, 감지 영역(AA2)은 표시 유닛(DPU)의 표시 영역(AA1)과 중첩하며, 표시 장치(DD)의 액티브 영역(AA)에 대응될 수 있다.
감지 라인들(TL11, TL12, TL2, TL3) 및 감지 패드들(T11, T12, T2, T3)은 제2 주변 영역(NAA2)에 배치된다. 상술한 바와 같이, 제2 주변 영역(NAA2)은 표시 유닛(DPU)의 제1 주변 영역(NAA1)과 중첩하며, 표시 장치(DD)의 주변 영역(NAA)에 대응될 수 있다.
감지 라인들(TL11, TL12, TL2, TL3)은 복수의 제1 감지 라인들(TL11, TL12), 복수의 제2 감지 라인들(TL2), 및 제3 감지 라인(TL3)을 포함할 수 있다. 감지 패드들(T11, T12, T2, T3)은 복수의 제1 감지 패드들(T11, T12), 복수의 제2 감지 패드들(T2), 및 제3 감지 패드(T3)를 포함한다. 감지 라인들(TL11, TL12, TL2, TL3)은 감지 패드들(T11, T12, T2, T3) 중 대응되는 패드들에 각각 연결된다.
제1 전극들(TE1)은 제1 방향(DR1)을 따라 배열된다. 제1 전극들(TE1) 각각은 제2 방향(DR2)을 따라 연장된다. 제1 전극들(TE1) 각각은 복수의 제1 메인 패턴들(SP1) 및 복수의 제1 연결 패턴들(BP1)을 포함할 수 있다.
제1 메인 패턴들(SP1) 및 제1 연결 패턴들(BP1)은 각각 제2 방향(DR2)을 따라 배열된다. 제1 메인 패턴들(SP1) 각각은 마름모 형상으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 제1 메인 패턴들(SP1)의 형상은 어느 하나의 실시예로 한정되지 않는다.
제1 연결 패턴들(BP1)은 제1 메인 패턴들(SP1) 사이에 각각 배치된다. 제1 연결 패턴들(BP1) 각각은 인접하는 두 개의 제1 메인 패턴들(SP1)을 연결한다. 제1 메인 패턴들(SP1)은 제1 연결 패턴들(BP1)을 통해 전기적으로 연결된다.
본 실시예에서, 제1 연결 패턴들(BP1) 각각은 제1 메인 패턴들(SP1)과 상이한 층 상에 배치된 것으로 도시되었다. 제1 연결 패턴들(BP1) 각각은 제 메인 패턴들(SP1)과 부분적으로 중첩할 수 있다. 제1 메인 패턴들(SP1)은 각각 소정의 절연층을 관통하여 제1 연결 패턴들(BP1)에 접속될 수 있다.
제1 감지 라인들(TL1)은 제1 전극들(TE1)에 각각 연결된다. 제1 감지 라인들(TL1)은 제1 패드들(T11, T12) 중 제1 전극들(TE1) 각각에 대응되는 패드들에 제1 전극들(TE1)을 각각 연결한다.
본 실시예에서, 제1 감지 라인들(TL1)은 제1 서브 라인들(TL11) 및 제2 서브 라인들(TL12)을 포함할 수 있다. 제1 서브 라인들(TL11)은 제1 전극들(TE1) 중 일부와 제1 패드들(T11, T12) 중 일부(T11)를 연결한다. 제2 서브 라인들(TL12)은 제1 전극들(TE1) 중 나머지와 제1 패드들(T11, T12) 중 나머지(T12)를 연결한다.
도 6c에는 용이한 설명을 위해 제1 감지 라인들(TL1) 중 세 개의 제1 감지 라인들(L11, L12, L13)을 도시하였다. 세 개의 제1 감지 라인들(L11, L12, L13)은 대응되는 제1 전극들(TE1)에 각각 연결된다.
제1 감지 라인들(TL1)은 제1 패드들(T11, T12)을 통해 제공되는 전기적 신호들을 제1 전극들(TE1)에 각각 전달하거나 제1 전극들(TE1)로부터 제공되는 전기적 신호를 제1 패드들(T11, T12)을 통해 외부로 전달할 수 있다. 다만, 이는 예시적으로 도시한 것이고, 제1 패드들(T11, T12)은 표시 패널 패드들(DPD)의 일 측에 연속적으로 배열될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
다시 도 6b 및 도 6c를 참조하면, 제2 전극들(TE2)은 제2 방향(DR2)을 따라 배열된다. 제2 전극들(TE2) 각각은 제1 방향(DR1)을 따라 연장된다. 제2 전극들(TE2) 각각은 복수의 제2 메인 패턴들(SP2) 및 복수의 제2 연결 패턴들(BP2)을 포함할 수 있다.
제2 메인 패턴들(SP2) 및 제2 연결 패턴들(BP2)은 제1 방향(DR1)을 따라 배열된다. 제2 메인 패턴들(SP2) 각각은 마름모 형상으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 제1 메인 패턴들(SP1)의 형상은 어느 하나의 실시예로 한정되지 않는다.
제2 연결 패턴들(BP2)은 제2 메인 패턴들(SP2) 사이에 각각 배치된다. 제2 연결 패턴들(BP2) 각각은 인접하는 두 개의 제2 메인 패턴들(SP2)을 연결한다. 제2 메인 패턴들(SP2)은 제2 연결 패턴들(BP2)을 통해 전기적으로 연결된다.
본 실시예에서, 제2 연결 패턴들(BP2) 각각은 제2 메인 패턴들(SP2)과 동일 층 상에 배치되어 서로 연결된 일체의 형상을 가진 것으로 도시되었다. 이에 따라, 제2 전극(TE2)은 제1 방향(DR1)을 따라 연장된 일체의 형상을 가질 수 있다. 다만, 이는 예시적으로 도시한 것이고, 제2 연결 패턴들(BP2)은 제2 메인 패턴들(SP2)과 상이한 층 상에 배치될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
제2 감지 라인들(TL2)은 제2 전극들(TE2)에 각각 연결된다. 제2 감지 라인들(TL2)은 제2 전극들(TE2)과 제2 감지 패드들(T2)을 각각 연결한다.
도 6c에는 용이한 설명을 위해 제2 감지 라인들(TL2) 중 N 개의 제2 감지 라인들(L21, L22, L23, L24, L2N)을 도시하였다. 제2 감지 라인들(L21, L22, L23, L24, L2N)은 대응되는 제2 전극들(TE2)에 각각 연결된다. N 개는 입력 감지 유닛(ISU)에 포함된 제2 전극들(TE2)의 개수와 대응될 수 있다.
제2 감지 라인들(TL2)은 제2 감지 패드들(T2)을 통해 제공되는 전기적 신호를 제2 전극들(TE2)에 전달하거나 제2 전극들(TE2)로부터 제공되는 전기적 신호를 제2 감지 패드들(T2)을 통해 외부로 전달할 수 있다.
제2 전극들(TE2)은 제1 전극들(TE1)과 상이한 전기적 신호를 제공받을 수 있다. 이때, 제2 전극들(TE2)은 제1 전극들(TE1)과 전계를 형성할 수 있다. 예를 들어, 제1 전극들(TE1)은 구동 신호들을 수신하고, 제2 전극들(TE2)은 감지 신호들을 수신할 수 있다. 입력 감지 유닛(ISU)은 제2 전극들(TE2)과 제1 전극들(TE1) 상호간에 형성되는 정전 용량의 변화를 통해 외부 입력(TC: 도 1 참조)을 감지하는 뮤추얼 캡 방식으로 동작될 수 있다.
또는, 제2 전극들(TE2)은 제1 전극들(TE1)과 동일한 종류의 전기적 신호를 제공받을 수 있다. 예를 들어, 제1 전극들(TE1)과 제2 전극들(TE2)은 감지 신호들을 수신할 수 있다. 입력 감지 유닛(ISU)은 외부 입력(TC)에 따른 감지 신호들의 변화를 통해 외부 입력(TC) 정보를 감지하는 셀프 캡 방식으로 동작될 수 있다.
다시 도 6b 및 도 6c를 참조하면, 제3 전극들(TE3)은 제2 방향(DR2)을 따라 배열된다. 제3 전극들(TE3) 각각은 제1 방향(DR1)을 따라 연장된다. 본 실시예에서, 제3 전극들(TE3)은 제2 전극(TE2)과 나란하게 연장 및 배열될 수 있다.
제3 전극들(TE3) 각각은 복수의 제3 메인 패턴들(SP3) 및 복수의 제3 연결 패턴들(BP3)을 포함할 수 있다. 제3 메인 패턴들(SP3) 및 제3 연결 패턴들(BP3)은 제1 방향(DR1)을 따라 배열된다.
제3 메인 패턴들(SP3)은 제2 메인 패턴들(SP2)의 내 측에 배치될 수 있다. 본 실시예에서, 제3 메인 패턴들(SP3)은 제2 메인 패턴들(SP2) 각각에 정의된 소정의 개구부들(SP-OP)에 각각 배치된다.
제3 메인 패턴들(SP3)은 개구부들(SP-OP) 내에 수용되어 제2 메인 패턴들(SP2)로부터 평면상에서 이격될 수 있다. 본 실시예에서, 제3 메인 패턴들(SP3)과 제2 메인 패턴들(SP2)은 평면상에서 비 중첩한다. 본 실시예에서, 제3 메인 패턴들(SP3) 각각은 제2 메인 패턴들(SP2) 각각에 의해 에워싸일 수 있다.
제3 메인 패턴들(SP3) 각각은 제1 부분(MP) 및 제2 부분(PP)을 포함할 수 있다. 제1 부분(MP)은 제2메인 패턴들(SP2) 각각과 유사한 형상을 가질 수 있다. 본 실시예에서, 제1 부분(MP)은 제2 메인 패턴들(SP2) 각각보다 작은 마름모 형상을 가질 수 있다.
제2 부분(PP)은 제1 부분(MP)의 일 측에 연결된다. 제2 부분(PP)은 제1 방향(DR1)을 따라 연장된 바(bar) 형상을 가진 것으로 예시적으로 도시되었다. 본 실시예에서, 제2 부분(PP)은 복수로 구비되어 제1 방향(DR1)에서 대향되도록 제1 부분(MP)의 양 측에 연결될 수 있다.
제3 연결 패턴들(BP3)은 제3 메인 패턴들(SP3) 사이에 각각 배치된다. 제3 연결 패턴들(BP3) 각각은 인접하는 두 개의 제3 메인 패턴들(SP3)을 연결한다. 제3 메인 패턴들(SP3)은 제3 연결 패턴들(BP3)을 통해 전기적으로 연결된다. 한편, 이는 예시적으로 도시한 것이고, 제3 전극들(TE3)은 제1 방향(DR1)을 따라 배열될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
제3 연결 패턴들(BP3)은 평면상에서 제1 연결 패턴들(BP1)로부터 이격될 수 있다. 제3 연결 패턴들(BP3)은 제1 연결 패턴들(BP1)과 평면상에서 비 중첩하도록 배치될 수 있다. 본 실시예에에 따른 제3 연결 패턴들(BP3) 각각은 제1 방향(DR1)을 따라 적어도 1 회 이상 절곡된 형상을 가질 수 있다. 본 실시예에서는 제3 연결 패턴들(BP3) 각각이 1 회 절곡된 형상을 가진 것으로 도시되었다.
제3 연결 패턴들(BP3) 각각은 절곡된 형상을 통해 제1 연결 패턴들(BP1)로부터 이격되어 제1 메인 패턴들(SP1)과 평면상에서 중첩할 수 있다. 본 발명에 따른 제3 연결 패턴들(BP3)은 절곡된 형상을 가짐으로써, 제2 연결 패턴들(BP2)과의 간섭 없이 제3 메인 패턴들(SP3)에 안정적으로 접속될 수 있다.
제3 감지 라인(TL3)은 제3 전극들(TE3)에 각각 연결된다. 제3 감지 라인(TL3)은 제3 패드(T3)와 제3 전극들(TE3)을 연결한다. 본 실시예에서, 제3 패드(T3)와 제3 감지 라인(TL3) 각각은 단일로 제공되었다. 제3 전극들(TE3)은 제3 패드(T3)를 통해 접지 전압을 제공받을 수 있다.
본 발명에 따르면, 입력 감지 유닛(ISU)은 접지 전압을 제공받는 제3 전극(TE3)을 더 포함함으로써, 표시 유닛(DPU)에 제공되는 전기적 신호에 의해 입력 감지 유닛(ISU)에 노이즈 등의 신호 불량이 발생되는 것을 방지할 수 있다. 이에 따라, 입력 감지 유닛(ISU)의 감도 저하를 용이하게 방지할 수 있다.
또한, 본 발명에 따르면, 제3 전극(TE3)을 구성하는 제3 연결 패턴들(BP3)을 동일 층 상에 배치된 제1 연결 패턴들(BP1)과 비 중첩하도록 설계함으로써, 제3 전극(TE3)과 제1 전극(TE1) 사이의 전기적 간섭을 방지할 수 있다. 이에 따라, 입력 감지 유닛(ISU)의 전기적 신뢰성이 향상될 수 있다.
한편, 도 6d에 도시된 것과 같이, 입력 감지 유닛(ISU)에 있어서, 제3 감지 라인(TL3)과 제3 패드(T3) 각각은 복수로 제공될 수도 있다. 복수의 제3 감지라인들(TL3P)과 복수의 제3 패드들(T3P)은 대응되는 제3 전극들(TE3)에 각각 연결될 수 있다. 이때, 제3 전극들(TE3)은 액티브 영역(AA)에서의 노이즈를 감지하기 위한 전기적 신호들을 제공받을 수 있다. 본 발명에 따르면, 입력 감지 유닛(ISU)은 다양한 구조로 설계될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 7은 본 발명의 일 실시예에 따른 입력 감지 유닛의 일부를 도시한 평면도들이다. 도 8a 및 도 8b는 본 발명의 일 실시예에 따른 입력 감지 유닛의 일부를 도시한 단면도들이다. 도 7에는 도 6c에 도시된 AA'영역을 도시하였다. 도 8a에는 도 7b에 도시된 Ⅰ-Ⅰ'를 따라 자른 단면을 도시하였고, 도 8b에는 도 7b에 도시된 Ⅱ-Ⅱ'를 따라 자른 단면을 도시하였다. 이하, 도 7 내지 도 8b를 참조하여 본 발명에 대해 설명한다. 한편, 도 1 내지 도 6c에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 7에는 용이한 설명을 위해 하나의 제1 연결 패턴(BP1), 하나의 제2 연결 패턴(BP2), 및 하나의 제3 연결 패턴(BP3)이 배치된 영역을 도시하였다.
제1 메인 패턴들(SP1)과 제2 메인 패턴들(SP2)은 동일 층 상에 배치되어 서로 이격된다. 제1 메인 패턴들(SP1)과 제2 메인 패턴들(SP2) 사이에는 소정의 이격 공간(GS1)이 정의될 수 있다. 도시되지 않았으나, 제1 메인 패턴들(SP1)과 제2 메인 패턴들(SP2) 사이의 이격 공간(GS1)에는 제1 메인 패턴들(SP1) 및 제2 메인 패턴들(SP2)로부터 이격된 플로팅 패턴이 더 배치될 수도 있다.
제2 메인 패턴들(SP2)과 제3 메인 패턴들(SP3)은 동일 층 상에 배치되어 서로 이격된다. 본 실시예에서, 제3 메인 패턴들(SP3)은 제2 메인 패턴들(SP2)에 정의된 소정의 개구부들(SP_OP)에 각각 배치될 수 있다. 이에 따라, 제2 메인 패턴들(SP2)과 제3 메인 패턴들(SP3) 사이에는 소정의 이격 공간(GS2)이 정의될 수 있다. 제2 메인 패턴들(SP2)과 제3 메인 패턴들(SP3)은 평면상에서 서로 비 중첩한다.
본 실시예에 따르면, 제1 연결 패턴(BP1) 및 제2 연결 패턴(BP2)은 소정의 절연층(SIL)을 사이에 두고 제1 메인 패턴들(SP1), 제2 메인 패턴들(SP2), 제2 연결 패턴(BP2), 및 제3 메인 패턴들(SP3)과 상이한 층 상에 배치될 수 있다.
제1 연결 패턴(BP1)은 제2 연결 패턴(BP2)과 상이한 층 상에 배치된다. 본 실시예에서 제1 연결 패턴(BP1)은 평면상에서 제2 연결 패턴(BP2)과 교차할 수 있다. 제1 연결 패턴(BP1)은 절연층(SIL)을 관통하는 컨택부(CNT1)를 통해 제1 메인 패턴들(SP1)에 접속될 수 있다.
제3 연결 패턴(BP3)은 제1 연결 패턴(BP1)과 동일 층 상에 배치된다. 제3 연결 패턴(BP3)은 절연층(SIL)을 관통하는 컨택부(CNT3)를 통해 제3 메인 패턴들(SP3)에 접속될 수 있다.
제3 연결 패턴(BP3)은 제1 연결 패턴(BP1)으로부터 평면상에서 이격될 수 있다. 제3 연결 패턴(BP3)은 제1 연결 패턴(BP1)과 비 중첩할 수 있다. 상술한 바와 같이, 제3 연결 패턴(BP3)은 제1 연결 패턴(BP1)으로부터 이격되어 제1 메인 패턴들(SP1)과 중첩하도록 제1 방향(DR1)을 따라 평면상에서 절곡된 형상을 가진다.
본 발명에 따르면, 제3 연결 패턴(BP3)은 제1 연결 패턴(BP1)은 동일 층에 배치되더라도 서로의 전기적 단락 등이 없이 각각 제3 메인 패턴들(SP3) 및 제1 메인 패턴들(SP1)에 접속될 수 있다. 이에 따라, 입력 감지 유닛(ISU)의 전기적 신뢰성이 향상될 수 있다.
도 9는 본 발명의 일 실시예에 따른 입력 감지 유닛의 일부를 도시한 평면도이다. 도 10a 내지 도 10c는 본 발명의 일 실시예에 따른 입력 감지 유닛의 일부들을 도시한 평면도들이다. 용이한 설명을 위해 도 9에는 도 7과 대응되는 영역을 도시하였고, 도 10a 내지 도 10c에는 도 9에 도시된 영역의 층간 평면도들을 도시하였다. 이하, 도 9 내지 도 10c를 참조하여 본 발명에 대해 설명한다. 한편, 도 1 내지 도 8b에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 9에 도시된 것과 같이, 입력 감지 유닛(ISU_M)은 복수의 메쉬선들(MSL)을 포함할 수 있다. 메쉬선들(MSL)은 제1 방향(DR1) 및 제2 방향(DR2)에 교차하는 방향을 따라 연장되고 서로 교차하는 제1 메쉬선(MS1) 및 제2 메쉬선(MS2)을 포함한다. 메쉬선들(MSL)은 소정의 개구부들(MS_OP, 이하 메쉬 개구부들)을 정의한다. 메쉬 개구부들(MS_OP) 각각은 상술한 발광영역(PXA: 도 5 참조)과 대응될 수 있다. 이에 따라, 메쉬선들(MSL)이 광학적으로 불투명한 물질로 형성되더라도 입력 감지 유닛(ISU_M)이 발광영역(PXA)에 미치는 영향을 최소화하여 표시 장치의 표시 특성 저하를 방지할 수 있다.
메쉬선들(MSL)은 제1 전극(TE1_M), 제2 전극(TE2_M), 및 제3 전극(TE3_M) 각각을 구성할 수 있다. 구체적으로, 제1 메인 패턴들(SP1_M), 제2 메인 패턴들SP2_M), 및 제3 메인 패턴들(SP3_M), 및 제2 연결 패턴(BP2_M) 각각은 메쉬선들(MSL)을 포함할 수 있다. 메쉬선들(MSL) 중 절단된 간격들(GS)은 제1 메인 패턴들(SP1_M), 제2 메인 패턴들SP2_M), 및 제3 메인 패턴들(SP3_M), 및 제2 연결 패턴(BP2_M) 사이의 경계를 정의한다.
제1 연결 패턴(BP1_M)은 제1 방향(DR1)을 따라 배열된 복수로 제공될 수 있다. 각 제1 연결 패턴(BP1_M)은 제2 방향(DR2)을 따라 절곡된 부분을 포함할 수 있다. 이에 따라, 제1 연결 패턴(BP1_M)은 제2 연결 패턴(BP2_M)과 평면상에서 비 중첩하고, 제2 메인 패턴들(SP2_M)과 평면상에서 중첩할 수 있다.
제3 연결 패턴(BP3_M)은 제1 연결 패턴(BP1_M)으로부터 이격되어 배치된다. 제3 연결 패턴(BP3_M)은 제2 방향(DR2)을 따라 배열된 복수로 제공될 수 있다. 각 제3 연결 패턴(BP3_M)은 제1 방향(DR1)을 따라 절곡된 부분을 포함할 수 있다. 이에 따라, 제3 연결 패턴(BP3_M)은 제2 연결 패턴(BP2_M) 및 제1 연결 패턴(BP1_M)과 평면상에서 비 중첩하고, 제1 메인 패턴들(SP1_M)과 평면상에서 중첩할 수 있다.
본 발명에 따르면, 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)은 메쉬선들(MSL)과 다른 층 상에 배치된다. 도 10a 내지 도 10c를 참조하면, 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)은 제1 층(LY1)을 구성하고, 메쉬선들(MSL)은 제3 층(LY3)을 구성하며, 컨택부들(CNT1, CNT2)은 제2 층(LY2)을 구성할 수 있다.
구체적으로, 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)은 제1 층(LY1)에 배치된다. 제1 층(LY1)은 절연층(ISL: 도 8a 참조) 하 측에 배치되는 층일 수 있다. 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)은 제1 메인 패턴들(SP1_M), 제2 메인 패턴들SP2_M), 및 제3 메인 패턴들(SP3_M), 및 제2 연결 패턴(BP2_M)으로부터 분리되어 다른 층 상에 제공된다.
제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)은 메쉬선들(MSL)을 따라 연장될 수 있다. 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)은 메쉬선들(MSL)과 대응되는 형상으로 형성될 수 있다. 이에 따라, 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)은 메쉬선들(MSL) 중 일부가 제거되어 형성된 형상을 가질 수 있다. 이에 따라, 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)이 발광 영역(PXA)에 미치는 영향이 감소될 수 있다.
제2 층(LY2)은 절연층(SIL)과 대응될 수 있다. 컨택부들(CNT1, CNT2)이 정의된 절연층(SIL)은 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M) 상에 배치될 수 있다. 컨택부들(CNT1, CNT2)은 절연층(SIL) 중 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)과 중첩하는 영역 중 메쉬선들(MSL)과 접속이 필요한 영역에 관통되어 정의될 수 있다.
제3 층(LY3)은 절연층(SIL) 상에 배치되는 층일 수 있다. 메쉬선들(MSL)은 절연층(SIL) 상에 배치된다. 즉, 제1 메인 패턴들(SP1_M), 제2 메인 패턴들SP2_M), 및 제3 메인 패턴들(SP3_M), 및 제2 연결 패턴(BP2_M) 각각은 입력 감지 유닛(ISU_M) 중 최 상층에 배치될 수 있다. 제1 메인 패턴들(SP1_M), 제2 메인 패턴들SP2_M), 및 제3 메인 패턴들(SP3_M), 및 제2 연결 패턴(BP2_M) 중 컨택부들(CNT1, CNT2)과 중첩하는 부분들은 절연층(SIL)을 관통하여 제1 연결 패턴(BP1_M) 및 제3 연결 패턴(BP3_M)에 접속될 수 있다.
한편, 본 실시예에 따른 입력 감지 유닛(ISU_M)은 제1 메인 패턴들(SP1_M) 내측에 배치된 플로팅 패턴들(FL)을 더 포함할 수 있다. 플로팅 패턴들(FL)은 제1 메인 패턴들(SP1_M) 각각의 내부에 정의된 소정의 개구부들에 배치될 수 있다. 플로팅 패턴들(FL)은 제1 메인 패턴들(SP1_M)로부터 이격되어 배치된다. 본 발명에 따르면, 플로팅 패턴들(FL)을 더 포함함으로써, 제3 메인 패턴들(SP3_M)이 배치된 제2 전극들(TE2_M1)과 제1 전극들(TE1_M) 사이의 구별 가능성을 저하시킬 수 있다. 이에 따라, 입력 감지 유닛(ISU_M1)의 시인성이 개선될 수 있다.
또한, 본 발명에 따르면, 플로팅 패턴들(FL)을 더 포함함으로써, 표시 유닛(DPU)에 인가되는 전기적 신호에 따라 입력 감지 유닛(ISU_M)의 감도가 저하되는 것을 방지할 수 있다. 이에 따라, 입력 감지 유닛(ISU_M)의 전기적 신뢰성이 향상될 수 있다.
도 11은 본 발명의 일 실시예에 따른 입력 감지 유닛의 평면도이다. 도 12a 내지 도 12c는 본 발명의 일 실시예에 따른 입력 감지 유닛의 평면도들이다. 도 12a에는 도 11의 BB' 영역을 확대하여 도시하였고, 도 12b에는 도 12a의 일부 영역을 확대하여 도시하였다. 도 12c에는 도 11의 CC' 영역을 확대하여 도시하였다. 이하, 도 11 내지 도 12c를 참조하여 본 발명에 대해 설명한다. 한편, 도 1 내지 도 10c에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 11에는 제1 연결 패턴(BP1_M1), 제2 연결 패턴(BP2_M1), 및 제3 연결 패턴(BP3_M1)이 배치된 영역을 중심으로 입력 감지 유닛(ISU_M1)의 일부 영역을 도시하였다. 도 11에는 제1 연결 패턴(BP1_M1)을 사이에 두고 제2 방향(DR2)에서 이격되어 배치된 두 개의 제1 메인 패턴들(SP1_M1)의 일부, 제2 연결 패턴(BP2_M1)을 사이에 두고 제1 방향(DR1)에서 이격되어 배치된 두 개의 제2 메인 패턴들(SP2_M1)의 일부, 및 제3 연결 패턴(BP3_M1)을 사이에 두고 제2 방향(DR2)에서 이격되어 배치된 두 개의 제3 메인 패턴들(SP3_M1)의 일부가 함께 도시되었다. 본 실시예에 따른 입력 감지 유닛(ISU_M1)은 복수의 메쉬선들(MSL)을 포함하는 것으로 도시되었다.
도 11 및 도 12a에 도시된 것과 같이, 감지 유닛(ISU_M1)에 있어서, 제1 연결 패턴(BP1_M1) 및 제3 연결 패턴(BP3_M1)은 다양한 형상을 가질 수 있다. 예를 들어, 제1 연결 패턴(BP1_M1)은 복수로 제공되어 제1 방향(DR2)에서 이격되어 각각 제1 메인 패턴들(SP1_M1)에 접속된다.
각 제1 연결 패턴(BP1_M1)은 메쉬선들(MSL)의 일부를 따라 연장된다. 이에 따라, 각 제1 연결 패턴(BP1_M1)은 메쉬 개구부들(MS_OP)과 비 중첩하고 실질적으로 발광 영역들(PXA)을 노출시킨다. 따라서, 입력 감지 유닛(ISU_M)과의 적층에 따른 표시 장치의 표시 특성 저하가 방지할 수 있다.
제3 연결 패턴(BP3_M1)은 메쉬선들(MSL)의 일부를 따라 연장된다. 제3 연결 패턴(BP3_M1)은 제1 연결 패턴(BP1_M1)으로부터 평면상에서 이격될 수 있다. 도 12b에는 도 12a에 도시된 영역 중 제3 연결 패턴(BP3_M1), 제1 연결 패턴(BP1_M1), 및 제2 연결 패턴(BP2_M1)이 인접하는 영역을 확대하여 도시하였다.
도 12a 및 도 12b를 참조하면, 제3 연결 패턴(BP3_M1)은 제1 연결 패턴(BP1_M1)으로부터 평면상에서 이격될 수 있다. 제3 연결 패턴(BP3_M1)은 제1 메인 패턴들(SP1_M1) 중 일부와 평면상에서 중첩할 수 있다. 본 발명에 따르면, 동일 층 상에 배치된 제3 연결 패턴(BP3_M1)과 제1 연결 패턴(BP1_M1) 사이의 전기적 단락이 방지될 수 있다.
또한, 제3 연결 패턴(BP3_M1)은 제2 연결 패턴(BP2_M1)과 평면상에서 비 중첩하도록 절곡될 수 있다. 제3 연결 패턴(BP3_M1)은 제1 방향(DR1)을 따라 적어도 1 회 이상 절곡된 형상을 가질 수 있다. 본 실시예에서, 제3 연결 패턴(BP3_M1)은 제1 방향DR1)을 따라 다수 회 절곡된 지그재그 형상을 가진 것으로 도시되었다. 본 발명에 따르면, 제3 연결 패턴(BP3_M1)을 절곡된 형상을 갖도록 설계함으로써, 제3 연결 패턴(BP3_M1)과 제1 연결 패턴(BP1_M1) 사이의 비 중첩 정도를 증가시키고, 발광 영역들(PXA) 과의 간섭을 용이하게 방지할 수 있다.
도 11 및 도 12c를 참조하면, 제3 메인 패턴들(SP3_M1) 각각은 제1 부분(MP1) 및 제2 부분(PP1)을 포함할 수 있다. 제1 부분(MP1) 및 제2 부분(PP1)은 제2 메인 패턴들(SP2_M1)로부터 소정의 간격(GS2_M1)으로 이격되어 배치된다.
제2 부분(PP1)은 제1 방향(DR1)을 따라 적어도 1 회 이상 절곡된 형상을 가질 수 있다. 본 실시예에 따른 제2 부분(PP1)은 제1 방향(DR1)을 따라 연장된 지그재그 형상을 가진 것으로 도시되었다. 본 발명에 따르면, 제2 부분(PP1)을 복수의 절곡된 형상으로 설계함으로써, 제2 메인 패턴들(SP2_M1) 내측에 배치된 제3 메인 패턴들(SP3_M1)과 제2 메인 패턴들(SP_M1) 사이의 경계, 예를 들어 간격(GS1_M1)이 용이하게 시인되는 것을 방지할 수 있다. 또한, 제2 메인 패턴들(SP2_M1)로부터 제3 메인 패턴들(SP3_M1)의 구별이 어려워질 수 있다. 이에 따라, 입력 감지 유닛(ISU_M1)의 시인성이 개선될 수 있다.
도 13a는 본 발명의 일 실시예에 따른 표시 장치의 결합 사시도이다. 도 13b는 도 13a에 도시된 표시 장치의 분해 사시도이다. 도 14a 내지 도 14c는 도 13b에 도시된 구성들 중 일부의 평면도들이다. 도 14a에는 표시 유닛(DPU_H)의 평면도를 도시하였고, 도 14b에는 XX'영역을 간략히 확대하여 도시하였고, 도 14c에는 입력 감지 유닛(ISU_H)의 평면도를 도시하였다. 이하, 도 13a 내지 도 14c를 참조하여 본 발명에 대해 설명한다. 한편, 도 1 내지 조 12c에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 13a에 도시된 것과 같이, 표시 장치(DD)는 전기적 신호에 따라 활성화되는 장치일 수 있다. 표시 장치(DD)는 다양한 실시예들을 포함할 수 있다. 예를 들어, 표시 장치(DD)는 태블릿, 노트북, 컴퓨터, 스마트 텔레비전 등을 포함할 수 있다. 본 실시예에서, 표시 장치(DD)는 스마트 폰으로 예시적으로 도시되었다.
표시 장치(DD)는 이미지(IM)를 표시하고 외부 입력(TC)을 감지할 수 있다. 이미지(IM)는 정지 영상 및 동적 영상을 포함한다. 외부 입력(TC)은 사용자 신체의 일부, 광, 열, 또는 압력 등 다양한 형태의 외부 입력들을 포함한다. 본 실시예에서, 사용자의 입력(TC)은 전면에 인가되는 사용자의 손으로 도시되었다.
본 실시예에서, 표시 장치(DD)는 영상이 표시되고 외부 입력(TC)이 감지되는 전면(FS)을 제공한다. 다만, 이는 예시적으로 도시한 것이고, 상술한 바와 같이 사용자의 입력(TC)은 다양한 형태로 제공될 수 있고, 또한, 표시 장치(DD)는 표시 장치(DD)의 구조에 따라 표시 장치(DD)의 측면이나 배면에 인가되는 사용자의 입력(TC)을 감지할 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 13b에 도시된 것과 같이, 표시 장치(DD)는 윈도우 패널(WP), 전자 패널(EP), 전자 모듈(EM), 및 외부 케이스(EDC)를 포함할 수 있다. 윈도우 패널(WP)은 절연 패널을 포함할 수 있다. 예를 들어, 윈도우 패널(WP)은 유리, 플라스틱, 또는 이들의 조합으로 구성될 수 있다.
표시 장치(DD)의 전면(FS)은 윈도우 패널(WP)의 전면과 대응될 수 있다. 윈도우 패널(WP)의 전면(FS)은 투과 영역(TA) 및 베젤 영역(BZA)을 포함한다. 투과 영역(TA)은 광학적으로 투명한 영역일 수 있다. 예를 들어, 투과 영역(TA)은 약 90% 이상의 가시광선 투과율을 가진 영역일 수 있다. 투과 영역(TA)은 상술한 투과 영역(WP-T: 도 2a 참조)과 대응될 수 있다.
베젤 영역(BZA)은 투과 영역(TA)에 비해 상대적으로 광 투과율이 낮은 영역일 수 있다. 베젤 영역(BZA)은 투과 영역(TA)의 형상을 정의한다. 베젤 영역(BZA)은 투과 영역(TA)에 인접하며, 투과 영역(TA)을 에워쌀 수 있다.
베젤 영역(BZA)은 소정의 컬러를 가질 수 있다. 베젤 영역(BZA)은 전자 패널(200)의 주변 영역(NAA)을 커버하여 주변 영역(NAA)이 외부에서 시인되는 것을 차단할 수 있다. 본 실시예에서, 베젤 영역(BZA)은 상술한 차광 패턴(WP-BZ: 도 2a)에 의해 정의되고 차광영역(WP-NT)과 대응될 수 있다. 한편, 이는 예시적으로 도시된 것이고, 본 발명의 일 실시예에 따른 윈도우 패널(WP)에 있어서, 베젤 영역(BZA)은 생략될 수도 있다.
한편, 본 실시예에 따른 윈도우 패널(WP)에는 소정의 홀 영역(HA)이 정의될 수 있다. 홀 영역(HA)은 투과 영역(TA) 내에 제공될 수 있다. 홀 영역(HA)은 전자 모듈(EM)과 평면상에서 중첩한다. 본 실시예에서, 홀 영역(HA)은 윈도우 패널(WP) 중 후술하는 전자 패널(EP_H)의 모듈 홀(MH)과 중첩하는 영역과 대응될 수 있다.
전자 모듈(EM)은 윈도우 패널(WP)의 하 측에 배치된다. 전자 모듈(EM)은 모듈 홀(MH)과 평면상에서 중첩하고 홀 영역(HA)과 중첩할 수 있다. 전자 모듈(EM)은 홀 영역(HA)을 통해 전달되는 외부 입력을 수신하거나 홀 영역(HA)을 통해 출력을 제공할 수 있다. 전자 모듈(EM)의 적어도 일부는 모듈 홀(MH) 내에 수용될 수 있다. 본 발명에 따르면, 전자 모듈(EM)은 액티브 영역(AA)에 중첩하여 배치됨으로써, 베젤 영역(BZA)의 증가를 방지할 수 있다.
전자 모듈(EM)은 표시 장치(DD)를 동작시키기 위한 다양한 기능성 모듈을 포함한다. 전자 모듈(EM)은 미 도시된 커넥터 등을 통해 전자 패널(EP)과 전기적으로 연결될 수 있다. 예를 들어, 전자 모듈(EM)은 카메라, 스피커, 또는 광이나 열 등의 감지 센서일 수 있다.
전자 패널(EP_H)은 이미지(IM)를 표시하고 외부 입력(TC)을 감지할 수 있다. 본 실시예에서, 전자 패널(EP_H)에는 소정의 모듈 홀(MH)이 구비될 수 있다. 모듈 홀(MH)은 전자 패널(EP_H)을 제3 방향(DR3)을 따라 관통하여 정의될 수 있다.
본 실시예에서, 모듈 홀(MH)은 액티브 영역(AA) 내에 형성될 수 있다. 모듈 홀(MH)은 후술하는 전자 모듈(EM)과 중첩한다. 전자 모듈(EM)은 모듈 홀(MH)을 통해 윈도우 패널(WP) 외측에 제공되는 외부 피사체 정보를 수신할 수 있다.
구체적으로, 도 14a 내지 도 14c를 참조하여 전자 패널(EP_H)에 대해 설명한다. 도 14a에는 전자 패널(EP_H) 중 표시 유닛(DPU_H)의 일부 평면도를 도시하였고, 도 14b에는 전자 패널(EP_H) 중 입력 감지 유닛(ISU_H)의 평면도를 도시하였다. 도 14b에는 표시 유닛(DPU_H) 중 XX'와 대응되는 영역을 간략히 도시하였다.
도 14a 및 도 14b에 도시된 것과 같이, 표시 유닛(EPU_H)은 복수의 화소들(PX)을 포함한다. 화소들(PX)은 모듈 홀(MH)의 주변에 배치되며, 평면상에서 모듈 홀(MH)을 에워쌀 수 있다. 화소들(PX) 각각은 제1 전원 단자(VDD)에 연결된 전원 라인(PL), 데이터 라인(DL), 및 게이트 라인(GL)에 각각 연결될 수 있다. 표시 패드들(DPD)은 데이터 라인들(DL)에 연결된 패드들(D1) 및 제1 전원 단자(VDD)에 연결된 패드들(D2)을 포함할 수 있다. 한편, 도 14a에는 발광소자(ELD)에 연결된 제2 전원 단자(VSS)가 도시되었다. 이하, 화소들(PX)에 대한 상세한 설명은 중복되어 생략하기로 한다.
표시 유닛(DPU_H)은 모듈 홀(MH)에 의해 관통된다. 도 14b에는 화소들(PX) 각각에 연결된 신호 라인들 중 두 개의 제1 신호 라인(SL1) 및 제2 신호 라인(SL2)을 예시적으로 도시하였다.
제1 신호 라인(SL1)은 제2 방향(DR2)을 따라 연장된다. 제1 신호 라인(SL1)은 화소들(PX) 중 제2 방향(DR2)을 따라 배열된 동일 열 내의 화소들에 연결된다. 제1 신호 라인(SL1)은 예를 들어, 주사 라인(GL)과 대응될 수 있다. 제1 신호 라인(SL1)은 화소들(PX)을 턴-온 시키는 게이트 신호를 대응되는 화소들에 제공한다.
제1 신호 라인(SL1)에 연결된 화소들 중 일부는 모듈 홀(MH)을 중심으로 좌 측에 배치되고, 다른 일부는 모듈 홀(MH)을 중심으로 우 측에 배치된다. 이에 따라, 제1 신호 라인(SL1)에 연결된 동일 행 내의 화소들은 모듈 홀(MH)을 중심으로 일부의 화소가 생략되더라도, 실질적으로 동일한 게이트 신호에 의해 온/오프 될 수 있다.
제2 신호 라인(SL2)은 제1 방향(D1)을 따라 연장된다. 제2 신호 라인(SL2)은 화소들(PX) 중 제1 방향(D1)을 따라 배열된 동일 행 내의 화소들에 연결된다. 제2 신호 라인(SL2)은 예를 들어, 데이터 라인(DL)과 대응될 수 있다. 제1 신호 라인(SL1)은 데이터 신호를 대응되는 화소들에 제공한다.
제2 신호 라인(SL2)에 연결된 화소들 중 일부는 모듈 홀(MH)을 중심으로 상 측에 배치되고, 다른 일부는 모듈 홀(MH)을 중심으로 하 측에 배치된다. 이에 따라, 제2 신호 라인(SL2)에 연결된 동일 열 내의 화소들은 모듈 홀(MH)을 중심으로 일부의 화소가 생략되더라도, 동일한 라인을 통해 데이터 신호를 수신할 수 있다.
한편, 본 발명의 일 실시예에 따른 표시 유닛(DPU_H)에 있어서, 제1 신호 라인(SL1)이 데이터 라인과 대응되고 제2 신호 라인(SL2)이 게이트 라인과 대응될 수도 있다. 또는, 제1 신호 라인(SL1) 및 제2 신호 라인(SL2)은 전원 라인, 초기화 전압 라인, 발광 제어 라인 중 어느 하나일 수도 있다. 또한, 도시되지 않았으나, 화소들(PX) 각각은 미 도시된 추가 신호 라인들에 더 연결될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 14c를 참조하면, 입력 감지 유닛(ISU_H)은 모듈 홀(MH)에 의해 관통된다. 감지 영역(AA2)에 배치된 제1 전극들(TE1_H), 제2 전극들(TE2_H), 및 제3 전극들(TE3_H) 중 적어도 일부는 모듈 홀(MH)의 가장 자리에 인접하여 모듈 홀(MH)을 에워쌀 수 있다. 모듈 홀(MH)에 인접하는 제1 전극들(TE1_H), 제2 전극들(TE2_H), 및 제3 전극들(TE3_H)은 모듈 홀(MH)로부터 이격된 패턴들에 비해 일부 제거된 형상을 가진 제1 메인 패턴들(SP1_H), 제2 메인 패턴들(SP2_H), 및 제3 메인 패턴들(SP3_H)을 포함할 수 있다.
다시 도 13b를 참조하면, 외부 케이스(EDC)는 윈도우 패널(WP) 하 측에 배치된다. 외부 케이스(EDC)는 윈도우 패널(WP)과 결합되어 표시 장치(DD_H)의 외관을 구성한다. 외부 케이스(EDC)는 상대적으로 높은 강성을 가진 물질을 포함할 수 있다. 예를 들어, 외부 케이스(EDC)는 글라스, 플라스틱, 메탈로 구성된 복수 개의 프레임 및/또는 플레이트를 포함할 수 있다. 외부 케이스(EDC)는 소정의 수용 공간을 제공한다. 전자 패널(EP_H) 및 전자 모듈(EM)은 수용 공간 내에 수용되어 외부 충격으로부터 보호될 수 있다.
본 발명에 따르면, 전자 모듈(EM) 중 일부가 전자 패널(EP_H)의 액티브 영역(AA) 및 윈도우 패널(WP)의 투과 영역(TA)에 중첩하도록 배치될 수 있다. 이에 따라, 베젤 영역(BZA)의 면적이 감소될 수 있어 표시 장치(DD)의 미감이 향상될 수 있다.
도 15a는 본 발명의 일 실시예에 따른 표시 장치의 분해 사시도이다. 도 15b는 도 15a에 도시된 일부 구성을 도시한 평면도이다. 이하, 도 15a 및 도 15b를 참조하여 본 발명에 대해 설명한다. 한편, 도 1 내지 도 14b에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
표시 장치(DD_N)는 윈도우 패널(WP_N), 전자 패널(EP_N), 전자 모듈(EM1), 및 외부 케이스(EDC)를 포함할 수 있다. 윈도우 패널(WP_N)은 도 13b에 도시된 윈도우 패널(WP_H: 도 13b 참조)과 비교할 때, 일 측에 정의된 노치부(NTA)를 더 포함할 수 있다.
노치부(NTA)는 윈도우 패널(WP_N) 중 제1 방향(DR1)을 따라 연장된 측의 일부가 윈도우 패널(WP_N)의 중심을 향하는 방향으로 함몰되어 형성될 수 있다. 이에 따라, 윈도우 패널(WP_N)의 전면(FS)은 노치부(NTA)에 의해 변형된 형상을 가진 투과 영역(TA_N) 및 베젤 영역(BZA_N)을 포함한다. 투과 영역(TA_N) 및 베젤 영역(BZA_N)은 노치부(NTA)와 대응되어 일 측이 함몰된 형상으로 제공될 수 있다.
노치부(NTA)는 윈도우 패널(WP_N) 중 전자 모듈(EM1)과 중첩하는 영역에 정의될 수 있다. 전자 모듈(EM1)은 예를 들어, 카메라, 스피커, 또는 광이나 열 등의 감지 센서일 수 있다. 본 발명에 따르면, 전자 모듈(EM1)은 윈도우 패널(WP_N)의 노치부(NTA)를 통해 외부로 노출될 수 있다.
전자 패널(EP_N)은 윈도우 패널(WP_N)과 외부 케이스(EDC) 사이에 배치된다. 전자 패널(EP_N)에는 윈도우 패널(WP_N)과 대응되도록 노치부(NT)가 구비될 수 있다. 전자 패널(EP_N)의 노치부(NT)는 전자 모듈(EM1)과 중첩하는 위치에 정의될 수 있다. 본 발명에 따르면, 전자 모듈(EM1)은 전자 패널(EP_N) 및 윈도우 패널(WP_N)로부터 노출되어 윈도우 패널(WP_N)이나 전자 패널(EP_N)과의 간섭 없이, 출력된 신호를 외부에 제공하거나 외부 정보를 수신하는 데 용이해질 수 있다.
한편, 도 15b를 참조하면, 입력 감지 유닛(ISU_N)은 소정의 노치부(NT)를 포함할 수 있다. 본 실시예에서, 노치부(NT)는 표시 유닛(DPU_N) 중 제1 방향(DR1)을 따라 연장된 상 측 변의 일부가 제2 방향(DR2)의 반대 방향으로 함몰되어 정의된 것으로 도시되었다.
노치부(NT)가 정의됨에 따라, 감지 영역(AA2)에 배치된 제1 전극들(TE1_N), 제2 전극들(TE2_N), 및 제3 전극들(TE3_N) 중 적어도 일부는 도 6b에 도시된 입력 감지 유닛(ISU: 도 6b 참조)으로부터 제거된 형상을 가질 수 있다. 예를 들어, 제1 전극들(TE1_N) 중 일부는 노치부(NT)로 인해 노치부(NT)로부터 이격된 영역에서보다 작은 면적이나 길이를 가질 수 있다. 제1 전극들(TE1_N) 중 노치부(NT)로부터 제2 방향(DR2)으로 이격된 제1 전극은 노치부(NT)로부터 제1 방향(DR1)으로 이격된 제1 전극에 비해 짧은 길이와 작은 면적을 가질 수 있다.
또한, 예를 들어, 제2 전극들(TE2_N) 중 일부는 노치부(NT)를 중심으로 좌 측 및 우 측으로 구분될 수 있다. 제2 전극들(TE2_N) 중 노치부(NT)를 중심으로 이격된 두 개의 제2 메인 패턴들(SP2_N) 사이를 연결하는 제2 연결 패턴(BP2_N)은 노치부(NT)의 가장 자리를 따라 연장될 수 있다. 이에 따라, 제2 전극들(TE2_N) 중 일부가 노치부(NT)에 의해 분리되더라도 제2 연결 패턴(BP2_N)을 통해 전기적으로 연결될 수 있다.
또한, 예를 들어, 제3 전극들(TE3_N)은 제2 전극들(TE2_N)과 마찬가지로 노치부(NT)를 중심으로 좌 측 및 우 측으로 구분될 수 있다. 이에 따라, 노치부(NT)에 인접하는 제3 연결 패턴(BP3_N)은 노치부(NT)의 가장 자리를 따라 연장되어 노치부(NT)를 사이에 두고 제1 방향(DR1)에서 이격된 두 제3 메인 패턴들(SP3_N)을 연결한다. 이에 따라, 제3 전극들(TE3_N) 중 일부가 노치부(NT)에 의해 분리되더라도 제3 연결 패턴(BP3_N)을 통해 전기적으로 연결될 수 있다.
본 발명에 따르면, 다양한 형상을 가진 입력 감지 유닛(ISU_N) 및 이를 포함하는 표시 장치(DD_N)가 제공될 수 있다. 또한, 입력 감지 유닛(ISU_N)의 다양한 형상에 대해서도 제3 연결 패턴들(BP3_N)은 제1 연결 패턴들(BP1_N)과 비 중첩하도록 설계될 수 있다. 이에 따라, 제3 연결 패턴들(BP3_N)과 제1 연결 패턴들(BP1_N) 사이의 평면상에서의 중첩을 방지하고 전기적 신뢰성이 향상된 전자 장치가 제공될 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
DD: 표시 장치 EP: 전자 패널
DPU: 표시 유닛 ISU: 입력 감지 유닛

Claims (31)

  1. 제1 방향을 따라 배열되고 각각이 상기 제1 방향과 교차하는 제2 방향을 따라 연장되고, 각각이 상기 제2 방향을 따라 배열된 복수의 제1 메인 패턴들 및 상기 제1 메인 패턴들 사이에 배치되어 인접하는 두 개의 제1 메인 패턴들을 연결하는 복수의 제1 연결 패턴들을 포함하는 복수의 제1 전극들;
    상기 제2 방향을 따라 배열되고 각각이 상기 제1 방향을 따라 연장되고, 각각이 상기 제1 방향을 따라 배열된 복수의 제2 메인 패턴들 및 상기 제2 메인 패턴들 사이에 배치되어 인접하는 두 개의 제2 메인 패턴들을 연결하는 복수의 제2 연결 패턴들을 포함하는 복수의 제2 전극들; 및
    상기 제2 방향을 따라 배열되고 각각이 상기 제1 방향을 따라 연장되며, 상기 제2 전극들과 상이한 전기적 신호를 수신하는 복수의 제3 전극들을 포함하고,
    상기 제3 전극들 각각은,
    상기 제1 방향을 따라 배열되고 상기 제2 감지 패턴들로부터 평면상에서 이격된 복수의 제3 메인 패턴들; 및
    상기 제3 메인 패턴들 사이에 각각 배치되어 인접하는 두 개의 제3 메인 패턴들을 연결하고, 상기 제1 연결 패턴들로부터 평면상에서 이격된 복수의 제3 연결 패턴들을 포함하는 입력 감지 유닛.
  2. 제1 항에 있어서,
    상기 제1 연결 패턴들과 상기 제2 연결 패턴들은 상이한 층 상에 배치된 입력 감지 유닛.
  3. 제2 항에 있어서,
    상기 제3 연결 패턴들은 상기 제1 연결 패턴들과 동일 층 상에 배치된 입력 감지 유닛.
  4. 제2 항에 있어서,
    상기 제2 메인 패턴들과 상기 제3 메인 패턴들은 서로 동일 층 상에 배치되고 평면상에서 서로 이격된 입력 감지 유닛.
  5. 제4 항에 있어서,
    상기 제2 메인 패턴들 각각에 개구부가 정의되고,
    상기 제3 메인 패턴들은 상기 개구부들에 각각 배치된 입력 감지 유닛.
  6. 제1 항에 있어서,
    상기 제3 연결 패턴들은 상기 제1 메인 패턴들과 상이한 층 상에 배치된 입력 감지 유닛.
  7. 제6 항에 있어서,
    상기 제3 연결 패턴들 각각은 상기 제1 전극들 중 적어도 일부와 평면상에서 중첩하는 입력 감지 유닛.
  8. 제1 항에 있어서,
    상기 제3 메인 패턴들 각각은,
    중심부; 및
    상기 중심부의 일 측에 연결되고 상기 중심부로부터 상기 제1 방향을 따라 돌출된 가지부를 포함하고,
    상기 제3 연결부들 각각은 상기 가지부에 접속된 입력 감지 유닛.
  9. 제8 항에 있어서,
    상기 가지부는 복수로 제공되어 상기 중심부의 양 측들에 각각 배치되는 입력 감지 유닛.
  10. 제8 항에 있어서,
    상기 가지부는 상기 제1 방향을 따라 연장된 바(bar) 형상을 가진 입력 감지 유닛.
  11. 제8 항에 있어서,
    상기 가지부는 상기 제1 방향을 따라 연장된 지그 재그(zig-zag) 형상을 가진 입력 감지 유닛.
  12. 제1 항에 있어서,
    상기 제2 연결 패턴들과 상기 제3 연결 패턴들은 서로 상이한 형상을 가진 입력 감지 유닛.
  13. 제1 항에 있어서,
    상기 제3 연결 패턴들 각각은, 상기 제2 방향을 따라 배열되고 동일한 제3 메인 패턴들에 연결된 복수의 서브 연결 패턴들을 포함하는 입력 감지 유닛.
  14. 제1 항에 있어서,
    상기 제1 연결 패턴들 각각은 상기 제1 메인 패턴들 각각에 연결되어 일체의 형상을 이루는 입력 감지 유닛.
  15. 제1 항에 있어서,
    상기 제1 내지 제3 메인 패턴들 각각은 복수의 메쉬선들을 포함하는 입력 감지 유닛.
  16. 제15 항에 있어서,
    상기 제3 연결 패턴들 각각은 상기 메쉬선들을 따라 연장된 입력 감지 유닛.
  17. 제1 항에 있어서,
    상기 제1 연결 패턴들과 상기 제3 메인 패턴들은 서로 비 중첩하는 입력 감지 유닛.
  18. 제1 항에 있어서,
    상기 제3 연결 패턴들은 상기 제1 전극 및 상기 제2 전극과 평면상에서 중첩하는 입력 감지 유닛.
  19. 제1 항에 있어서,
    상기 제3 전극들 각각은 접지 전압을 제공받는 입력 감지 유닛.
  20. 영상을 표시하는 복수의 화소들을 포함하는 표시 유닛; 및
    상기 화소들과 중첩하여 배치되고, 서로 다른 전기적 신호들을 제공받는 제1 전극, 제2 전극, 및 제3 전극을 포함하는 입력 감지 유닛을 포함하고,
    상기 제1 전극, 상기 제2 전극, 및 상기 제3 전극 각각은,
    서로 이격되어 배열된 복수의 메인 패턴들; 및
    상기 메인 패턴들 사이에 배치되고 인접하는 두 개의 메인 패턴들을 연결하는 복수의 연결 패턴들을 포함하고,
    상기 제3 전극의 연결 패턴들과 상기 제1 전극의 연결 패턴들은 평면상에서 이격된 표시 장치.
  21. 제20 항에 있어서,
    상기 제1 전극의 연결 패턴들과 상기 제3 전극의 연결 패턴들은 동일 층 상에 배치된 표시 장치.
  22. 제21 항에 있어서,
    상기 제1 전극의 연결 패턴들과 상기 제1 전극의 메인 패턴들은 서로 상이한 층 상에 배치되고,
    상기 제3 전극의 연결 패턴들과 상기 제3 전극의 메인 패턴들은 서로 상이한 층 상에 배치된 표시 장치.
  23. 제22 항에 있어서,
    상기 제3 전극의 메인 패턴들은 상기 제1 전극의 메인 패턴들로부터 평면상에서 이격된 표시 장치.
  24. 제20 항에 있어서,
    상기 제1 전극의 연결 패턴들과 상기 제2 전극의 연결 패턴들은 서로 상이한 층 상에 배치된 표시 장치.
  25. 제24 항에 있어서,
    상기 제1 전극의 연결 패턴들과 상기 제3 전극의 연결 패턴들은 상기 제1 전극의 메인 패턴들과 평면상에서 중첩하는 표시 장치.
  26. 제20 항에 있어서,
    상기 제2 전극의 메인 패턴들과 상기 제3 전극의 메인 패턴들은 동일한 방향을 따라 배열된 표시 장치.
  27. 제26 항에 있어서,
    상기 제2 전극의 메인 패턴들 각각에는 소정의 개구부가 정의되고,
    상기 제3 전극의 메인 패턴들은 상기 개구부들에 각각 배치되는 표시 장치.
  28. 제20 항에 있어서,
    상기 메인 패턴들 각각은 복수의 메쉬선들을 포함하는 표시 장치.
  29. 제28 항에 있어서,
    상기 제3 전극의 연결 패턴들 각각은 상기 메쉬선들을 따라 연장된 표시 장치.
  30. 제20 항에 있어서,
    상기 화소들 각각은 유기발광소자를 포함하는 표시 장치.
  31. 제20 항에 있어서,
    상기 제3 전극은 접지 전압을 제공받는 표시 장치.
KR1020180129178A 2018-09-12 2018-10-26 입력 감지 유닛 및 이를 포함하는 표시 장치 KR20200031004A (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
US16/556,340 US11243624B2 (en) 2018-09-12 2019-08-30 Input sensing unit and display apparatus including the same
EP19196265.3A EP3623919A1 (en) 2018-09-12 2019-09-09 Input sensing unit and display apparatus including the same
CN201910864606.2A CN110896095A (zh) 2018-09-12 2019-09-10 输入感测单元以及包括其的显示设备
TW108132821A TWI828751B (zh) 2018-09-12 2019-09-11 輸入感測單元及包含其之顯示裝置
US17/665,582 US12001624B2 (en) 2018-09-12 2022-02-06 Input sensing unit and display apparatus including the same
US18/648,279 US20240281081A1 (en) 2018-09-12 2024-04-26 Input sensing unit and display apparatus including the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020180109298 2018-09-12
KR20180109298 2018-09-12

Publications (1)

Publication Number Publication Date
KR20200031004A true KR20200031004A (ko) 2020-03-23

Family

ID=69998690

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180129178A KR20200031004A (ko) 2018-09-12 2018-10-26 입력 감지 유닛 및 이를 포함하는 표시 장치

Country Status (2)

Country Link
KR (1) KR20200031004A (ko)
TW (1) TWI828751B (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101833408B (zh) * 2010-05-26 2012-12-05 福州华映视讯有限公司 电容式触控面板及其制造方法
TWI521288B (zh) * 2013-03-07 2016-02-11 友達光電股份有限公司 一種觸控單元陣列以及觸控顯示面板
KR102194607B1 (ko) * 2013-12-30 2020-12-23 동우 화인켐 주식회사 터치 스크린 패널
JP6756538B2 (ja) * 2016-08-03 2020-09-16 株式会社ジャパンディスプレイ 表示装置
KR20180090936A (ko) * 2017-02-03 2018-08-14 삼성디스플레이 주식회사 터치 센서 및 이를 구비한 디스플레이 장치

Also Published As

Publication number Publication date
TWI828751B (zh) 2024-01-11
TW202021117A (zh) 2020-06-01

Similar Documents

Publication Publication Date Title
KR20200075996A (ko) 표시 장치
JP7416585B2 (ja) ディスプレイ装置
US12001624B2 (en) Input sensing unit and display apparatus including the same
KR20180074880A (ko) 표시장치
CN111883561A (zh) 显示装置
US12069929B2 (en) Electronic device comprising display panel
KR20210109694A (ko) 표시 장치
KR20210094194A (ko) 전자패널 및 이를 포함한 표시장치
KR20210070457A (ko) 입력 감지 유닛 및 이를 포함한 표시장치
CN111276513B (zh) 包括阻挡单元的显示设备
KR20200031004A (ko) 입력 감지 유닛 및 이를 포함하는 표시 장치
KR20210127295A (ko) 표시 장치
KR20210116732A (ko) 표시 장치
KR20200031001A (ko) 표시장치
CN221103941U (zh) 电子设备
KR102715634B1 (ko) 표시 장치
EP4435572A1 (en) Input sensor and electronic device including the same
US20230185402A1 (en) Display device
KR20230155063A (ko) 표시장치
KR20200031002A (ko) 표시장치
KR20240143773A (ko) 입력 센서 및 이를 포함하는 전자 장치
KR20230167775A (ko) 표시장치
KR20210091867A (ko) 표시 장치
KR20220021055A (ko) 입력 감지 유닛 및 이를 포함하는 전자 장치
KR20240147834A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal