KR20200004482A - 표시 장치 및 이의 제조방법 - Google Patents

표시 장치 및 이의 제조방법 Download PDF

Info

Publication number
KR20200004482A
KR20200004482A KR1020180077092A KR20180077092A KR20200004482A KR 20200004482 A KR20200004482 A KR 20200004482A KR 1020180077092 A KR1020180077092 A KR 1020180077092A KR 20180077092 A KR20180077092 A KR 20180077092A KR 20200004482 A KR20200004482 A KR 20200004482A
Authority
KR
South Korea
Prior art keywords
pixel
wiring
common
branch
disposed
Prior art date
Application number
KR1020180077092A
Other languages
English (en)
Inventor
이원준
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180077092A priority Critical patent/KR20200004482A/ko
Priority to US16/261,385 priority patent/US11424308B2/en
Priority to CN201910404689.7A priority patent/CN110676262A/zh
Publication of KR20200004482A publication Critical patent/KR20200004482A/ko
Priority to US17/821,278 priority patent/US11751454B2/en

Links

Images

Classifications

    • H01L27/3211
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components with at least one potential-jump barrier or surface barrier specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/3276
    • H01L51/52
    • H01L51/56
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/341Short-circuit prevention
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/1201Manufacture or treatment

Abstract

표시 장치 및 이의 제조방법이 제공된다. 표시 장치는 일 측부에 제1 방향으로 연장되어 배치된 제1 화소 가지 배선 및 상기 일 측부와 대향하는 타 측부에 상기 제1 방향으로 연장되어 배치된 제1 공통 가지 배선을 포함하는 제1 타입 화소, 상기 일 측부에 상기 제1 방향으로 연장되어 배치된 제2 공통 가지 배선 및 상기 일 측부와 대향하는 타 측부에 상기 제2 방향으로 연장되어 배치된 제2 화소 가지 배선을 포함하는 제2 타입 화소, 상기 제1 화소 가지 배선과 상기 제1 공통 가지 배선 사이에 배치된 제1 발광 소자 및 상기 제2 공통 가지 배선과 상기 제2 화소 가지 배선 사이에 배치된 제2 발광 소자를 포함하되, 상기 제1 타입 화소와 상기 제2 타입 화소는 상기 제1 방향과 교차하는 제2 방향으로 배치될 수 있다.

Description

표시 장치 및 이의 제조방법 {Display device and method of manufacturing the same}
본 발명은 표시 장치 및 이의 제조방법에 관한 것이다.
표시 장치는 멀티미디어의 발달과 함께 그 중요성이 증대되고 있다. 이에 부응하여 유기발광 표시 장치(Organic Light Emitting Display, OLED), 액정 표시 장치(Liquid Crystal Display, LCD) 등과 같은 여러 종류의 표시 장치가 사용되고 있다.
표시 장치의 화상을 표시하는 장치로서 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함한다. 그 중, 발광 표시 패널로써, 발광 소자를 포함할 수 있는데, 예를 들어 발광 다이오드(Light Emitting Diode, LED)의 경우, 유기물을 형광 물질로 이용하는 유기 발광 다이오드(OLED), 무기물을 형광물질로 이용하는 무기 발광 다이오드 등이 있다.
유기 발광 다이오드(OLED)의 경우, 발광 소자의 형광물질로 유기물을 이용하는 것으로, 제조공정이 간단하며 표시 소자가 플렉서블한 특성을 가질 수 있는 장점이 있다. 그러나, 유기물은 고온의 구동환경에 취약하고, 청색 광의 효율이 상대적으로 낮은 것으로 알려져 있다.
반면에, 무기 발광 다이오드의 경우, 형광물질로 무기물 반도체를 이용하여, 고온의 환경에서도 내구성을 가지며, 유기 발광 다이오드에 비해 청색 광의 효율이 높은 장점이 있다. 또한, 기존의 무기 발광 다이오드 소자의 한계로 지적되었던 제조 공정에 있어서도, 유전영동(Dielectrophoresis, DEP)법을 이용한 전사방법이 개발되었다. 이에 유기 발광 다이오드에 비해 내구성 및 효율이 우수한 무기 발광 다이오드에 대한 연구가 지속되고 있다.
본 발명이 해결하고자 하는 과제는, 각 화소 별로 발광 소자의 정렬 영역 내에 대칭구조의 정렬신호 배선을 배치할 수 있다. 대칭구조의 정렬신호 배선은 전원을 인가할 때, 인접한 화소의 정렬신호 배선간 형성될 수 있는 커패시턴스를 제거함으로써 정렬전압의 강하를 방지하는 것을 목적으로 한다.
또한, 본 발명은 정렬전압의 강하를 최소화하여 표시 장치에 발광소자를 균일하게 정렬하는 것을 목적으로 한다.
본 발명의 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는, 일 측부에 제1 방향으로 연장되어 배치된 제1 화소 가지 배선 및 상기 일 측부와 대향하는 타 측부에 상기 제1 방향으로 연장되어 배치된 제1 공통 가지 배선을 포함하는 제1 타입 화소, 상기 일 측부에 상기 제1 방향으로 연장되어 배치된 제2 공통 가지 배선 및 상기 일 측부와 대향하는 타 측부에 상기 제2 방향으로 연장되어 배치된 제2 화소 가지 배선을 포함하는 제2 타입 화소, 상기 제1 화소 가지 배선과 상기 제1 공통 가지 배선 사이에 배치된 제1 발광 소자 및 상기 제2 공통 가지 배선과 상기 제2 화소 가지 배선 사이에 배치된 제2 발광 소자를 포함하되, 상기 제1 타입 화소와 상기 제2 타입 화소는 상기 제1 방향과 교차하는 제2 방향으로 배치될 수 있다.
상기 제1 타입 화소와 상기 제2 타입 화소는 각각 적어도 하나가 상기 제2 방향으로 서로 교번적으로 배치될 수 있다.
상기 제1 공통 가지 배선과 상기 제2 공통 가지 배선은 적어도 일부가 전기적으로 연결될 수 있다.
상기 표시 장치는 상기 제2 화소 가지 배선으로부터 상기 제2 방향의 일 방향으로 이격되어 상기 제2 공통 가지 배선이 배치되고, 상기 제2 방향의 상기 일 방향의 반대방향으로 이격되어 배치되는 제3 화소 가지 배선을 더 포함할 수 있다.
상기 제2 화소 가지 배선과 상기 제3 화소 가지 배선은 각각 상기 제1 방향의 일 단부에서 서로 마주보는 방향으로 적어도 일부가 돌출될 수 있다.
상기 제2 타입 화소 중 적어도 어느 하나는 상기 제1 발광 소자를 포함할 수 있다.
상기 표시 장치는 적어도 하나의 상기 제1 타입 화소가 상기 제1 방향으로 배치될 수 있다.
상기 제1 방향으로 배치되는 상기 제1 타입 화소들은 각각의 상기 제1 공통 가지 배선들이 상기 제1 방향으로 연장되어 연결될 수 있다.
상기 표시 장치는 상기 제2 방향으로 연장되어 배치된 공통 줄기 배선을 더 포함하고, 상기 제1 방향으로 연장되어 연결된 상기 제1 공통 가지 배선들은 상기 공통 줄기 배선과 연결될 수 있다.
상기 제1 방향으로 배치되는 상기 제1 타입 화소들은 각각의 상기 제1 화소 가지 배선들이 서로 이격되되, 상기 제1 방향으로 정렬되어 배치될 수 있다.
상기 과제를 해결하기 위한 다른 실시예에 따른 표시 장치는, 제1 방향으로 연장된 화소열로서, 제1 타입 화소 및 제2 타입 화소가 교대 배열된 화소열을 포함하며, 상기 제1 타입 화소 및 상기 제2 타입 화소는 각각 화소 전극, 상기 화소 전극과 대향하는 공통 전극, 및 상기 화소 전극과 상기 공통 전극 사이에 배치된 발광 소자를 포함하고, 상기 제1 타입 화소는 상기 화소 전극이 상기 공통 전극의 상기 제1 방향 일측에 위치하고, 상기 제2 타입 화소는 상기 공통 전극이 상기 화소 전극의 상기 제1 방향 타측에 위치할 수 있다.
상기 제1 타입 화소 및 상기 제2 타입 화소의 상기 화소 전극 및 상기 공통 전극은 각각 상기 제1 방향과 교차하는 제2 방향을 따라 연장되는 부분을 포함할 수 있다.
상기 제1 방향으로 연장된 공통 줄기 배선을 더 포함하되, 상기 제1 타입 화소의 상기 공통 전극은 제1 공통 가지 패턴을 포함하고, 상기 제1 타입 화소에 인접한 상기 제2 타입 화소의 상기 공통 전극은 상기 제1 공통 가지 패턴과 분리되어 대향하는 제2 공통 가지 패턴을 포함하며, 상기 제1 공통 가지 패턴 및 상기 제2 공통 가지 패턴은 상기 공통 줄기 배선과 연결될 수 있다.
상기 제1 공통 가지 패턴 및 상기 제2 공통 가지 패턴은 단부가 서로 연결될 수 있다.
상기 과제를 해결하기 위한 또 다른 실시예에 따른 표시 장치의 제조 방법은, 기판 상에 제1 방향으로 연장된 제1 화소 배선, 상기 제1 화소 배선의 상기 제1 방향과 교차하는 제2 방향의 일 측부에 배치되는 제2 화소 배선 및 상기 제1 화소 배선의 상기 일 측부와 반대방향인 타 측부에 배치되는 제1 공통 배선을 포함하는 도전층을 형성하는 단계, 상기 제1 화소 배선과 상기 제1 공통 배선 사이에 발광 소자를 정렬시키는 단계 및 상기 제1 방향으로 연장된 상기 제1 화소 배선의 중 적어도 일부를 패터닝하여 분리배선을 형성하는 단계를 포함할 수 있다.
상기 도전층은 상기 제2 화소 배선의 상기 제1 화소 배선이 배치된 방향의 반대 방향에 배치되는 제2 공통 배선을 더 포함하되, 상기 제2 화소 배선과 상기 제2 공통 배선은 서로 이격되어 배치될 수 있다.
상기 도전층을 형성하는 단계에서, 상기 제1 화소 배선과 상기 제2 화소 배선은 적어도 일부가 서로 연결될 수 있다.
상기 분리 배선을 형성하는 단계는 상기 제1 화소 배선과 상기 제2 화소 배선의 연결된 영역을 패터닝하여 각각 전기적으로 분리하는 단계를 포함할 수 있다.
상기 도전층은 상기 제2 방향으로 연장되어 배치되는 공통 줄기 배선을 더 포함하고, 상기 제1 공통 배선과 상기 제2 공통 배선은 상기 제1 방향으로 연장되어 공통 줄기 배선과 연결될 수 있다.
상기 발광 소자를 정렬시키는 단계는, 상기 공통 줄기 배선의 일 단부가 접지되고 상기 제1 화소 배선과 상기 제2 화소 배선에 정렬전원이 인가되는 단계 및 상기 제1 화소 배선과 상기 제1 공통 가지 배선 사이에 커패시턴스가 형성되는 단계를 포함할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예에 따르면, 표시 장치는 서로 다른 배선구조를 가지는 화소들이 배치되어 인접한 화소들은 정렬신호 배선이 대칭구조를 가질 수 있다. 이에 따라, 전원을 인가할 때 인접한 화소의 정렬신호 배선간 형성될 수 있는 커패시턴스가 제거되어 정렬전압의 강하를 방지 수 있다. 표시 장치의 제조 시 정렬전압의 강하를 방지함으로써 표시 장치에 발광 소자를 균일하게 정렬할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 일 실시예에 따른 표시 장치의 평면도이다.
도 2는 도 1의 A 부분을 확대한 도면이다.
도 3은 일 실시예에 따른 타입 화소를 개략적으로 나타내는 평면도이다.
도 4는 일 실시예에 따른 표시 장치의 화소 배치를 나타내는 개략도이다.
도 5는 도 1의 I-I' 선을 따라 자른 단면도이다.
도 6a는 일 실시예에 따른 발광 소자의 개략도이다.
도 6b 및 도 6c는 다른 실시예들에 따른 발광 소자의 개략도이다.
도 7 내지 도 10은 일 실시예에 다른 표시 장치의 제조 방법 중 일부를 개략적으로 나타내는 평면도들이다.
도 11 및 도 12는 다른 실시예들에 따른 표시 장치의 평면도이다.
도 13 내지 도 15는 또 다른 실시예에 따른 표시 장치와 이의 제조방법을 개략적으로 나타내는 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "상(on)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 실시예들에 대해 설명한다.
도 1은 일 실시예에 따른 표시 장치의 평면도이다. 도 2는 도 1의 A 부분을 확대한 도면이다.
도 1을 참조하면, 표시 장치(10)는 발광영역(LA)과 비발광영역(NLA)으로 정의되는 영역을 포함할 수 있다. 발광영역(LA)은 표시 장치(10)에 포함되는 발광 소자(350)가 배치되어 특정 색의 광을 표시할 수 있다. 비발광영역(NLA)은 발광영역(LA) 이외의 영역으로 정의될 수 있다. 도면에서 도시하지 않았으나, 비발광영역(NLA)은 표시 장치(10)의 외부에서 시인되지 않도록 특정 부재들에 의해 커버될 수 있다. 비발광영역(NLA)에는 발광영역(LA)에 배치되는 발광 소자(350)를 구동하기 위한 다양한 부재들이 배치될 수 있다. 일 예로, 비발광영역(NLA)에는 발광영역(LA)으로 전기신호를 인가하기 위한 배선, 회로부, 구동부 등이 배치될 수 있으나, 이에 제한되지 않는다.
표시 장치(10)는 발광영역(LA)에 배치되는 복수의 화소(PX)들을 포함한다. 복수의 화소(PX)들은 각각 특정 파장대의 광을 표시 장치(10)의 외부로 표시할 수 있다. 도 1에서는 6개의 화소(PX)를 예시적으로 도시하였으나, 표시 장치(10)는 더 많은 수의 화소를 포함할 수 있음은 자명하다. 도면에서는 제1 방향(D1)으로만 배치되는 복수의 화소(PX)를 도시하고 있으나, 제1 방향(D1)의 반대 방향, 제1 방향(D1)과 교차하는 방향인 제2 방향(D2), 제2 방향(D2)의 반대 방향 등으로도 복수의 화소(PX)들이 배치될 수 있다. 또한, 도 1의 화소(PX)들이 복수개로 분할되어 각각이 하나의 화소(PX)를 구성할 수도 있다. 반드시 도 1과 같이 화소들이 평행하게 제1 방향(D1)으로만 배치되지 않고 이에 교차하는 방향(또는, 제2 방향)으로 배치되거나 지그재그형으로 배치되는 등 다양한 구조가 가능하다.
복수의 화소(PX)들은 특정 파장대의 광을 방출하는 발광 소자(350)를 하나 이상 포함하여 색을 표시할 수 있다. 발광 소자(350)에서 방출되는 광은 표시 장치(10)의 발광영역(LA)을 통해 외부에서 시인될 수 있다. 일 실시예에서, 서로 다른 색을 표시하는 화소(PX)마다 서로 다른 색을 발광하는 발광 소자(350)를 포함할 수 있다. 예를 들어, 적색을 표시하는 제1 화소(PX1) 및 제4 화소(PX4)는 적색의 광을 발광하는 발광 소자(350)를 포함하고, 녹색을 표시하는 제2 화소(PX2) 및 제5 화소(PX5)는 녹색의 광을 발광하는 발광 소자(350)를 포함하고, 청색을 표시하는 제3 화소(PX3) 및 제6 화소(PX6)는 청색의 광을 방출하는 발광 소자(350)를 포함할 수 있다. 다만, 이에 제한되는 것은 아니며, 경우에 따라서는 서로 다른 색을 나타내는 화소들이 동일한 색(예컨대 청색)을 발광하는 발광 소자(350)를 포함하고, 발광 경로 상에 파장 변환층이나 컬러 필터를 배치하여 각 화소의 색을 구현할 수도 있다.
표시 장치(10)는 복수의 배선(600, 700)들과 복수의 발광 소자(350)를 포함할 수 있다. 복수의 배선(600, 700)들의 적어도 일부는 각 화소(PX) 내에 배치되어 발광 소자(350)와 전기적으로 연결되고, 발광 소자(350)가 특정 색을 발광하도록 전기신호를 인가할 수 있다. 또한, 복수의 배선(600, 700)들의 적어도 일부는 발광 소자(350)를 정렬하기 위해 화소(PX) 내에 전기장을 형성하는 데에 활용될 수 있다. 구체적으로 설명하면, 복수의 화소(PX)들에 서로 다른 색을 발광하는 발광 소자(350)를 정렬시킬 때, 각 화소(PX)별로 서로 다른 발광 소자(350)를 정확하게 정렬시키는 것이 필요하다. 유전영동법을 이용하여 발광 소자(350)를 정렬시킬 때에는, 발광 소자(350)가 포함된 용액을 표시 장치(10)에 도포하고, 이에 교류 전원을 인가하여 전기장을 형성하여 발광 소자(350)에 유전영동힘을 가해 정렬시킬 수 있다. 발광 소자(350)를 정렬시키는 방법에 대한 상세한 설명은 후술하기로 한다.
복수의 배선(600, 700)들은 공통 배선(600) 및 화소 배선(700)을 포함할 수 있다. 공통 배선(600)과 화소 배선(700)은 각각 제1 방향으로 연장되어 배치되는 줄기 배선(650, 750)과 각 줄기 배선(650, 750)에서 상기 제1 방향에 교차하는 제2 방향으로 연장되어 분지되는 복수의 가지 배선(610, 620, 630, 710, 720, 730)을 포함할 수 있다.
구체적으로, 공통 배선(600)의 줄기 배선인 공통 줄기 배선(650)은 일 단부는 신호인가패드(PAD)에 연결되고, 타 단부는 제1 방향(D1)으로 배치되되, 인접한 다른 화소(PX)로 연장될 수 있다. 신호인가패드(PAD)는 표시 장치(10) 또는 외부의 전력원과 연결되어 공통 배선(600)에 전기신호를 인가할 수 있다. 제1 방향(D1)으로 인접한 복수의 화소(PX)들은 연장되어 배치되는 공통 줄기 배선(650)을 공유할 수도 있다.
복수의 공통 가지 배선(610, 620, 630)은 공통 줄기 배선(650)에서 분지되되, 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다. 복수의 공통 가지 배선(610, 620, 630)은 공통 줄기 배선(650)에 대향되어 배치되는 화소 줄기 배선(750)과 이격된 상태에서 종지될 수 있다. 즉, 공통 가지 배선(610, 620, 630)은 일 단부는 공통 줄기 배선(650)과 연결되고 타 단부는 다른 줄기 배선과 이격된 상태로 배치될 수 있다. 일 예로, 복수개의 공통 가지 배선(610, 620, 630), 예컨대 제1 공통 가지 배선(610), 제2 공통 가지 배선(620) 및 제3 공통 가지 배선(630)은 공통 줄기 배선(650)에서 서로 이격되어 분지되어 각 화소(PX) 별로 배치될 수 있다. 제1 공통 가지 배선(610), 제2 공통 가지 배선(620) 및 제3 공통 가지 배선(630)은 일 단부가 공통 줄기 배선(650)에 연결되어 있기 때문에, 각 화소(PX) 별로 동일한 전기 신호를 인가받을 수 있다.
화소 배선(700)은 공통 줄기 배선(650)과 이격되고, 서로 대향하도록 배치되는 화소 줄기 배선(750)을 포함할 수 있다.
구체적으로, 화소 줄기 배선(750)도 일 단부는 신호인가패드(PAD)에 연결되고, 타 단부는 제1 방향(D1)으로 배치되되, 인접한 다른 화소(PX)로 연장될 수 있다. 이에 따라, 화소 줄기 배선(750)은 신호인가패드(PAD)로부터 전기신호를 전달받을 수 있고, 인접한 복수의 화소(PX)들은 화소 줄기 배선(750)들을 공유할 수도 있다.
복수의 화소 가지 배선(710, 720, 730)들은 화소 줄기 배선(750)에서 분지되되, 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다. 화소 가지 배선(710, 720, 730)들은 화소 줄기 배선(750)에 대향되어 배치되는 공통 줄기 배선(650)과 이격된 상태에서 종지될 수 있다. 즉, 복수의 화소 가지 배선(710, 720, 730)들은 일 단부는 화소 줄기 배선(750)과 연결되고 타 단부는 다른 줄기 배선과 이격된 상태로 배치될 수 있다.
복수의 화소 가지 배선(710, 720, 730)은 제1 화소 가지 배선(710), 제2 화소 가지 배선(720) 및 제3 화소 가지 배선(730)을 포함할 수 있다. 일 예로, 제1 화소 가지 배선(710), 제2 화소 가지 배선(720) 및 제3 화소 가지 배선(730)은 화소 줄기 배선(750)으로부터 서로 이격되어 분지되고, 각각 서로 다른 색을 표시하는 화소(PX) 별로 각각 배치될 수 있다. 도 1에 도시된 바와 같이, 제1 화소 가지 배선(710)은 적색을 발광하는 제1 화소(PX1)와 제4 화소(PX4)에 배치되고, 제2 화소 가지 배선(720)은 녹색을 발광하는 제2 화소(PX2)와 제5 화소(PX5)에 배치되며, 제3 화소 가지 배선(730)은 청색을 발광하는 제3 화소(PX3)와 제6 화소(PX6)에 배치될 수 있다. 각 화소(PX) 별로 배치되는 화소 가지 배선(710, 720, 730)은 후술할 바와 같이 서로 다른 전기 신호가 인가되어 각 화소(PX)에 배치된 발광 소자(350)의 발광을 제어할 수 있다. 이에 따라 표시 장치(10)의 화소(PX)에서 표시되는 색을 조절할 수 있다.
몇몇 실시예에서, 공통 배선(600)은 각 화소(PX)에 배치되는 공통 전극이고, 화소 배선(700)은 화소 전극일 수 있다. 그리고, 공통 배선(600)과 화소 배선(700) 중 어느 하나는 애노드 전극이고, 다른 하나는 캐소드 전극일 수 있다.
공통 줄기 배선(650)과 화소 줄기 배선(750)은 발광영역(LA)을 기준으로 서로 나뉘어서 서로 다른 비발광영역(NLA)에 배치될 수 있다. 예를 들어, 공통 줄기 배선(650)은 발광영역(LA)의 일 측부, 예컨대 도면상 발광영역(LA)의 하부에 위치한 제1 비발광영역(NLA1)에 배치되고, 화소 줄기 배선(750)은 발광영역(LA)의 타 측부, 예컨대 도면상 발광영역(LA)의 상부에 위치한 제2 비발광영역(NLA2)에 배치될 수 있다. 발광영역(LA)의 타 측부는 일 측부와 대향하는 방향의 측부일 수 있으나, 이에 제한되지 않는다. 또한, 공통 줄기 배선(650)과 화소 줄기 배선(750)이 각각 발광영역(LA)의 하부와 상부에 배치되지 않고, 그 반대로 배치될 수도 있다.
표시 장치(10)에 배치되는 서로 다른 배선이 발광영역(LA)을 기준으로 비발광영역(NLA)에 나뉘어 배치됨으로써, 비발광영역(NLA)의 공간을 최소화 할 수 있다. 동일한 면적 대비, 발광영역(LA)을 최대화할 수 있도록 복수의 배선(600, 700)들을 나누어 배치할 수 있다.
다만, 이에 제한되지 않으며, 발광영역(LA)을 기준으로 복수의 배선(600, 700)들이 일 측부와 타 측부 중 적어도 어느 하나의 비발광영역(NLA)에 배치되는 구조라면 특별히 제한되지 않는다. 몇몇 실시예에서, 복수의 배선(600, 700)들은 발광영역(LA)을 기준으로 우측부와 좌측부에 서로 이격되어 배치될 수도 있다. 또한 도면에서는 도시하지 않았으나 경우에 따라서, 서로 다른 배선이 모두 발광영역(LA)을 기준으로 동일한 방향에 배치될 수도 있다.
상술한 바와 같이, 복수의 공통 가지 배선(610, 620, 630)들과 복수의 화소 가지 배선(710, 720, 730)들은 발광영역(LA)의 화소(PX) 내에 배치될 수 있다. 이에 따라, 공통 배선(600)과 화소 배선(700)의 적어도 일부는 비발광영역(NLA)에 배치되고, 나머지는 발광영역(LA)에 배치될 수 있다. 다만 이에 제한되지 않으며, 경우에 따라서 일부는 줄기 배선도 발광영역(LA)에 배치될 수도 있다.
하나의 화소(PX) 내에는 화소 가지 배선(710, 720, 730)이 각각 공통 가지 배선(610, 620, 630)과 하나의 쌍을 이루며 배치될 수 있다. 그리고 하나의 쌍을 이루는 가지 배선들은 서로 이격되어 대향하도록 배치된다. 구체적으로, 제1 화소(PX1) 및 제4 화소(PX4) 내에는 제1 화소 가지 배선(710)과 제1 공통 가지 배선(610)이 쌍을 이루고, 제2 화소(PX2) 및 제5 화소(PX5) 내에는 제2 화소 가지 배선(720)과 제2 공통 가지 배선(620)이 쌍을 이루며, 제3 화소(PX3) 및 제6 화소(PX6) 내에는 제3 화소 가지 배선(730)과 제3 공통 가지 배선(630)이 쌍을 이루며 배치된다.
공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)은 각각 공통 줄기 배선(650)과 화소 줄기 배선(750)에서 분지되기 때문에 줄기 배선의 배치에 따라 화소(PX) 내에서 배치되는 구조가 일부 상이할 수 있다.
예를 들어, 발광영역(LA)의 일 측부, 예컨대 발광영역(LA) 하부의 제1 비발광영역(NLA1)에 배치되는 공통 줄기 배선(650)의 경우, 복수의 공통 가지 배선(610, 620, 630)들이 제2 방향(D2)으로 분지되어 연장될 수 있다. 즉, 공통 가지 배선(610, 620, 630)들은 도면상 하부에서 상부방향으로 연장되어 배치될 수 있다. 화소 줄기 배선(750)은 공통 줄기 배선(650)과 대향하되, 발광영역(LA)의 타 측부, 예컨대 발광영역(LA) 상부의 제2 비발광영역(NLA2)에 배치될 수 있다. 이 경우, 복수의 화소 가지 배선(710, 720, 730)들은 제2 방향(D2)의 반대방향으로 분지되어 연장될 수 있다. 즉, 화소 가지 배선(710, 720, 730)들은 도면상 상부에서 하부방향으로 연장되어 배치될 수 있다. 다시 말해, 복수의 화소 가지 배선(710, 720, 730)들과 복수의 공통 가지 배선(610, 620, 630)들은 각 줄기 배선에서 분지되어 화소(PX) 내에 이격되어 배치되되, 서로 마주보는 방향으로 배치될 수 있다.
몇몇 실시예에서, 제1 화소(PX1)에 배치되는 제1 공통 가지 배선(610)은 제2 방향(D2)으로 연장되고, 제1 화소 가지 배선(710)은 제2 방향(D2)의 반대방향으로 연장되되, 제1 공통 가지 배선(610)과 이격되어 대향하도록 배치될 수 있다. 따라서, 제1 공통 가지 배선(610)과 제1 화소 가지 배선(710)은 서로 평행하되, 동일한 평면상에서 측면의 일부 영역만이 중첩될 수 있다. 제1 공통 가지 배선(610)과 제1 화소 가지 배선(710)의 끝 단부는 각각 제1 화소(PX1)의 중앙을 기준으로 반대방향에 배치될 수 있다.
제2 화소(PX2)에 배치되는 제2 공통 가지 배선(620) 및 제2 화소 가지 배선(720)과 제3 화소(PX3)에 배치되는 제3 공통 가지 배선(630) 및 제3 화소 가지 배선(730)의 경우도 동일할 수 있다. 즉, 제2 화소 가지 배선(720) 및 제3 화소 가지 배선(730)과 제2 공통 가지 배선(620) 및 제3 공통 가지 배선(630)은 서로 평행하되, 동일한 평면상에서 측면의 일부 영역만이 중첩되고, 각각의 끝 단부는 제2 화소(PX2) 및 제3 화소(PX3)의 중앙을 기준으로 반대방향에 배치될 수 있다.
다만, 이에 제한되는 것은 아니다. 상술한 바와 같이, 공통 줄기 배선(650)과 화소 줄기 배선(750)의 배치에 따라 각 화소(PX)에 배치되는 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)의 배치가 다양하게 변할 수 있다. 예를 들어, 공통 줄기 배선(650)과 화소 줄기 배선(750)이 발광영역(LA)을 기준으로 같은 방향(예컨대, 제1 비발광영역(NLA1) 또는 제2 비발광영역(NLA2)에 배치되는 경우, 각 줄기 배선에서 분지되어 화소(PX) 내에 배치되는 가지 배선들은 동일한 방향으로 연장될 수 있다.
다시 말해, 제1 화소(PX1)에 배치되는 제1 공통 가지 배선(610)은 제2 방향(D2)으로 연장되고, 제1 화소 가지 배선(710)도 제2 방향(D2)으로 연장될 수도 있다. 제1 공통 가지 배선(610)과 제1 화소 가지 배선(710)은 서로 평행하고 동일한 평면상에서 측면의 대부분이 중첩될 수 있다. 제1 공통 가지 배선(610)과 제1 화소 가지 배선(710)의 끝 단부는 화소(PX)의 중앙을 기준으로 동일한 방향에 배치될 수도 있다.
하나의 화소(PX) 내에서 서로 이격되어 대향하도록 배치되는 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)은 각각 표시 장치(10)의 화소 전극(330)과 공통 전극(340)을 구성할 수 있다. 상술한 발광 소자(350)는 서로 대향하는 화소 가지 배선(710, 720, 730)과 공통 가지 배선(610, 620, 630) 사이에 배치될 수 있다. 발광 소자(350)의 일 단부는 화소 가지 배선(710, 720, 730)과 연결되고, 타 단부는 공통 가지 배선(610, 620, 630)과 연결될 수 있다. 이에 따라 발광 소자(350)는 화소 가지 배선(710, 720, 730)과 공통 가지 배선(610, 620, 630)으로부터 전기 신호를 인가 받아 색을 발광할 수 있다.
도 2를 참조하면, 임의의 화소 가지 배선(710, 720, 730)과 공통 가지 배선(610, 620, 630) 사이에 복수개의 발광 소자(350)가 배치될 수 있다. 상술한 바와 같이 발광 소자(350)는 양 단부가 각각 서로 이격되어 대향하도록 배치되는 화소 가지 배선(710, 720, 730)과 공통 가지 배선(610, 620, 630)에 접촉할 수 있다. 이 경우, 발광 소자(350)의 배치 구조는 화소 가지 배선(710, 720, 730)과 공통 가지 배선(610, 620, 630)에 실질적으로 수직하게 배치되고, 화소 줄기 배선(750)과 공통 줄기 배선(650)에는 실질적으로 평행하게 배치될 수 있다.
한편 상술한 바와 같이, 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)은 각각 공통 줄기 배선(650)과 화소 줄기 배선(750)에서 서로 이격되어 분지되어, 각각 하나의 화소(PX) 내에서 서로 대향하도록 배치된다. 다만, 화소(PX)별에 배치되는 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)은 각각 서로 다른 구조로 배치될 수도 있다. 일 예로, 화소(PX)의 중앙을 기준으로, 일 측부에 화소 가지 배선(710, 720, 730)이 배치되고, 타 측부에 공통 가지 배선(610, 620, 630)이 배치될 수 있고, 이와 반대로 상기 일 측부에 공통 가지 배선(610, 620, 630)이, 상기 타 측부에 화소 가지 배선(710, 720, 730)이 배치될 수도 있다. 보다 자세한 설명은 도 3 및 도 4가 참조된다.
도 3은 일 실시예에 따른 서로 다른 타입 화소를 개략적으로 나타내는 평면도이다. 도 4는 일 실시예에 따른 표시 장치의 화소 배치를 나타내는 개략도이다.
도 3을 참조하면, 일 실시예에 따른 표시 장치(10)는 서로 다른 배치구조를 가지는 타입 화소(Filp 1, Filp 2)를 포함할 수 있다. 제1 타입 화소(Filp 1)의 경우, 제1 타입 화소(Filp 1) 내에 일 측부, 예컨대 좌측 측부에 화소 가지 배선(710, 720, 730)이 배치되어, 제1 타입 화소 전극(700F_1)을 구성할 수 있다. 제1 타입 화소(Filp 1)의 상기 일 측부와 대향하는 측부, 예컨대 우측 측부에 공통 가지 배선(610, 620, 630)이 배치되어, 제1 타입 공통 전극(600F_1)을 구성할 수 있다. 제1 타입 화소 전극(700F_1)과 제1 타입 공통 전극(600F_1)은 제1 타입 화소(Filp 1) 내에서 서로 이격되어 대향하도록 배치될 수 있다. 발광 소자(350)는 제1 타입 화소 전극(700F_1)과 제1 타입 공통 전극(600F_1) 사이에 배치될 수 있다.
제2 타입 화소(Flip 2)의 경우, 상기 일 측부, 예컨대 좌측 측부에 공통 가지 배선(610, 620, 630)이 배치되어 제2 타입 공통 전극(600F_2)을 구성할 수 있다. 화소 가지 배선(710, 720, 730)은 상기 일 측부에 대향하는 타 측부, 예컨대 우측 측부에 배치되어 제2 타입 화소 전극(700F_2)을 구성할 수 있다. 즉, 제1 타입 화소(Flip 1)과 제2 타입 화소(Flip 2)은 서로 대칭 구조를 가질 수 있다.
제1 타입 화소(Flip 1)와 제2 타입 화소(Flip 2)가 인접하여 서로 교대로 정렬하는 경우, 제1 타입 공통 전극(600F_1)을 기준으로, 일 측부와 타 측부에 각각 제1 타입 화소 전극(700F_1)과 제2 타입 공통 전극(600F_2)이 배치될 수 있다. 또한, 제2 타입 화소 전극(700F_2)을 기준으로, 일 측부와 타 측부에 각각 제2 타입 공통 전극(600F_2)과 제1 타입 화소 전극(700F_2)이 배치될 수도 있다.
즉, 타입 공통 전극(600F_1, 600F_2)과 타입 화소 전극(700F_1, 700F_2)은 각각을 기준으로 인접한 양 측부에 타입 공통 전극(700F_1, 700F_2)과 타입 화소 전극(700F_1, 700F_2)이 적어도 하나씩 배치될 수 있다. 이 경우, 후술할 바와 같이 발광 소자(350)가 정렬되지 않는 영역, 예컨대 타입 화소 전극(700F_1, 700F_2)과 타입 화소 전극(700F_1, 700F_2) 사이, 타입 공통 전극(600F_1, 600F_2)과 타입 공통 전극(600F_1, 600F_2) 사이에는 전기장이 형성되지 않아 커패시턴스(Capacitance)가 생기지 않는다. 발광 소자(350)가 정렬되지 않는 영역에 형성될 수 있는 커패시턴스를 제거하여 교류 전원의 전압강하를 최소화 할 수 있다.
다만, 이제 제한되지 않고, 타입 공통 전극(600F_1, 600F_2)의 경우 타입 화소 전극(700F_1, 700F_2) 사이에 실질적으로 하나만이 배치될 수도 있다. 즉, 타입 공통 전극(600F_1, 600F_2)을 기준으로 양 측면에 각각 타입 화소 전극(700F_1, 700F_2)이 배치될 수도 있다. 임의의 일 방향에 따라 제1 타입 화소(Flip 1)와 제2 타입 화소(Flip 2)가 교대로 정렬되는 경우, 2개의 타입 화소 전극(700F)과 하나의 타입 공통 전극(600F)이 서로 교대로 배치될 수 있다.
이에 따라, 서로 다른 타입 화소 전극(700F_1, 700F_2)이 하나의 타입 공통 전극(600F_1, 600F_2)을 공유할 수도 있다. 공유하는 타입 공통 전극(600F_1, 600F_2)을 기준으로 양 측면에 모두 발광 소자(350)가 배치될 수도 있다. 다시 말해, 임의의 타입 화소 전극(700F_1, 700F_2)은 하나의 화소(PX)에서만 발광 소자(350)와 연결될 수 있다. 반면에, 타입 공통 전극(600F_1, 600F_2)의 경우, 둘 이상의 화소(PX)에서 각각 발광 소자(350)와 연결될 수도 있다.
한편, 도 4는 도 1의 표시 장치(10)에서 각 화소(PX)들의 배치를 개략적으로 도시하고 있다. 예시적인 실시예에서, 제1 화소(PX1)와 제4 화소(PX4)가 적색(R, '뒤집어진 R')을 표시하고, 제2 화소(PX2)와 제5 화소(PX5)가 녹색(G, '뒤집어진 G')을 표시하고, 제3 화소(PX3)와 제6 화소(PX6)는 청색(B, '뒤집어진 B')을 표시할 수 있다. 도 4에서는 각 화소(PX)들이 표시하는 색을 기준으로 배치구조를 도시하고 있다. 도 1과 같이, 제1 방향(D1)으로 제1 화소(PX1) 내지 제6 화소(PX6)가 배치되는 경우, 이들은 각각 적색(R), 녹색(G), 청색(B), 적색(R), 녹색(G) 및 청색(B)을 표시할 수 있다.
표시 장치(10)에서 제1 타입 화소(Flip 1)와 제2 타입 화소(Flip 2)는 도 1의 제1 방향(D1)으로 정렬되되, 서로 교대로 배치될 수 있다. 예컨대, 제1 화소(PX1)에는 적색(R)을 표시하는 제1 타입 화소(Flip 1)가 배치되는 경우, 제2 화소(PX2)에는 녹색(G)을 표시하는 제2 타입 화소(Flip 2)가 배치될 수 있다. 제3 화소(PX3)에는 청색(B)을 표시하는 제1 타입 화소(Flip 1)가, 제4 화소(PX4)에는 다시 적색(R)을 표시하는 제2 타입 화소(Flip 2)가 배치될 수 있다.
이에 따라, 제1 화소(PX1)와 제2 화소(PX2)는 전극의 배치가 대칭구조를 이룰 수 있다. 제1 화소(PX1)와 제4 화소(PX4)는 동일한 색, 예를 들어 적색(R)을 표시하더라도, 각각 서로 다른 제1 타입 화소(Flip 1)와 제2 타입 화소(Flip 2)가 배치될 수 있다. 도 4에서는 각 화소(PX), 예를 들어 적색(R)의 제1 화소(PX1)에 하나의 제1 타입 화소(Flip 1)만이 배치되는 경우를 예시하고 있으나, 이에 제한되는 것은 아니다. 몇몇 실시예에서, 적색(R)의 제1 화소(PX1)에 복수의 제1 타입 화소(Flip 1)들이 배치될 수도 있다. 이에 대한 자세한 설명은 다른 실시예를 참조하여 후술된다.
표시 장치(10)는 발광영역(LA)의 각 화소(PX)들이 상술한 제1 타입 화소(Flip 1)와 제2 타입 화소(Flip 2)가 교대로 정렬되는 구조를 가질 수 있다. 이에 따라, 표시 장치(10) 상에 배치되는 공통 줄기 배선(650)과 화소 줄기 배선(750)은 각 가지 배선들이 이격되어 분지되는 간격이 달라질 수 있다.
일 실시예에서, 임의의 공통 가지 배선(610, 620, 630)은 인접한 다른 공통 가지 배선(610, 620, 630)들이 서로 다른 간격으로 이격되어 공통 줄기 배선(650)에서 분지될 수 있다. 즉, 임의의 공통 가지 배선(610, 620 630)의 제1 방향(D1)으로 이격되어 인접한 다른 공통 가지 배선(610, 620, 630)보다 제1 방향(D1)의 반대방향으로 이격되어 인접한 또 다른 공통 가지 배선(610, 620, 630)이 비교적 멀리 이격될 수 있다. 또한, 화소 가지 배선(710, 720, 730)의 경우에도, 임의의 화소 가지 배선(710, 720, 730)은 인접한 다른 화소 가지 배선(710, 720, 730)들이 서로 다른 간격으로 이격되어 화소 줄기 배선(750)에서 분지될 수 있다.
구체적으로 도 1과 같이 제1 방향(D1)으로 인접하여 배치되는 제1 화소(PX1), 제2 화소(PX2) 및 제3 화소(PX3)를 예시하여 설명한다.
제2 공통 가지 배선(620)은 제1 방향(D1)으로 이격된 제3 공통 가지 배선(630)과 제1 방향(D1)에 반대방향으로 이격된 제1 공통 가지 배선(610)의 사이에서 분지된다. 제2 공통 가지 배선(620)과 제1 공통 가지 배선(610)이 이격된 간격은 제2 공통 가지 배선(620)과 제3 공통 가지 배선(630)이 이격된 간격보다 짧을 수 있다. 즉, 제1 공통 가지 배선(610)은 제3 공통 가지 배선(630)보다 제2 공통 가지 배선(620)에 비교적 인접하여 분지될 수 있다.
제2 화소 가지 배선(720)은 제1 방향(D1)으로 이격된 제3 화소 가지 배선(730)과 제1 방향(D1)에 반대방향으로 이격된 제1 화소 가지 배선(610)의 사이에서 분지된다. 제2 화소 가지 배선(720)과 제3 화소 가지 배선(730)이 이격된 간격은 제2 화소 가지 배선(720)과 제1 화소 가지 배선(710)이 이격된 간격보다 짧을 수 있다. 즉, 제3 화소 가지 배선(730)은 제1 화소 가지 배선(710)보다 제2 화소 가지 배선(720)에 비교적 인접하여 분지될 수 있다.
다시 말해, 표시 장치(10)의 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)은 각각 적어도 둘 이상이 하나의 쌍을 이루며 비교적 인접하게 이격되어 분지될 수 있다. 하나의 쌍을 이루는 가지 배선들은 각 줄기 배선으로부터 서로 평행하게 분지될 수 있다. 도 1을 예시하면, 제1 공통 가지 배선(610)과 제2 공통 가지 배선(620), 제2 화소 가지 배선(720)과 제3 화소 가지 배선(730)이 하나의 쌍을 이루며 인접하게 분지될 수 있다.
또한, 상술한 바와 같이, 각 공통 가지 배선(610, 620, 630)과 각 화소 가지 배선(710, 720, 730)은 각 화소(PX) 내에서 서로 이격되어 대향하도록 배치된다. 여기서, 비교적 인접하게 이격된 공통 가지 배선(610, 620, 630) 사이에는 화소 가지 배선(710, 720, 730)이 배치되지 않고, 비교적 멀리 이격된 공통 가지 배선(610, 620, 630) 사이에 화소 가지 배선(710, 720, 730)이 배치될 수 있다. 그 반대의 경우도 마찬가지로, 비교적 인접하게 이격된 화소 가지 배선(710, 720, 730) 사이에는 공통 가지 배선(610, 620, 630)이 배치되지 않고, 비교적 멀리 이격된 화소 가지 배선(710, 720, 730) 사이에 공통 가지 배선(610, 620, 630)이 배치될 수 있다.
예를 들어, 제1 화소(PX1)에는 제1 화소 가지 배선(710)과 제1 공통 가지 배선(610)이, 제2 화소(PX2)에는 제2 화소 가지 배선(720)과 제2 공통 가지 배선(620)이, 제3 화소(PX3)에는 제3 화소 가지 배선(730)과 제3 공통 가지 배선(630)이 배치된다. 비교적 인접하게 이격된 제1 공통 가지 배선(610)과 제2 공통 가지 배선(620) 사이에는 화소 가지 배선(710, 720, 730)이 배치되지 않을 수 있다. 반면에 비교적 멀리 이격된 제2 공통 가지 배선(620)과 제3 공통 가지 배선(630) 사이에는 화소 가지 배선(710, 720, 730), 예컨대 제2 화소 가지 배선(720)과 이에 비교적 인접하게 이격된 제3 화소 가지 배선(730)이 배치될 수 있다. 또한, 비교적 멀리 이격된 제1 화소 가지 배선(710)과 제2 화소 가지 배선(720) 사이에 제1 공통 가지 배선(610)과 제2 공통 가지 배선(620)이 배치될 수 있다. 그리고, 제3 화소(PX3)의 제1 방향(D1)으로 배치되는 제4 화소(PX4)의 경우, 제1 화소 가지 배선(710)과 제1 공통 가지 배선(610)이 상술한 바와 동일한 방법으로 배치될 수 있다. 즉, 제4 화소(PX4)에는 제3 공통 가지 배선(630)과 제1 공통 가지 배선(610)이 인접하게 배치되고, 이에 이격되어 제1 화소 가지 배선(710)이 배치될 수 있다. 제1 방향(D1)으로 더 연장되어 배치될 수 있는 화소(PX)들의 경우도 동일한 방법으로 배치될 수 있다.
이에 따라, 제1 화소(PX1)와 제2 화소(PX2)의 경계를 기준으로, 각 화소(PX)에 배치된 가지 배선들, 예컨대 제1 화소 가지 배선(710), 제1 공통 가지 배선(610), 제2 공통 가지 배선(620) 및 제2 화소 가지 배선(720)이 대칭적으로 배치될 수 있다. 제2 화소(PX2)와 제3 화소(PX3)의 경계를 기준으로, 각 화소(PX)에 배치된 가지 배선들, 예컨대 제2 공통 가지 배선(620), 제2 화소 가지 배선(720), 제3 화소 가지 배선(730) 및 제3 공통 가지 배선(630)이 대칭적으로 배치될 수 있다. 제1 화소(PX1)와 제3 화소(PX3)에 배치된 가지 배선들은 실질적으로 동일한 구조로 배치될 수 있다.
신호인가패드(PAD)가 배치된 영역으로부터 제1 방향(D1)으로 정렬된 가지 배선들은 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)이 서로 교번적으로 배치되되, 하나 이상의 각 가지 배선들이 연속적으로 배치될 수 있다. 예를 들어, 제1 화소 가지 배선(710)과 제1 공통 가지 배선(610)은 교번적으로 배치되되, 제1 공통 가지 배선(610)과 제2 공통 가지 배선(620)은 연속적으로 배치될 수 있다. 그리고, 제2 공통 가지 배선(620)과 제2 화소 가지 배선(720)은 교번적으로 배치되되, 제2 화소 가지 배선(720)과 제3 화소 가지 배선(730)은 연속적으로 배치될 수 있다.
상술한 바와 같이, 각 화소(PX) 내의 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730) 사이에는 발광 소자(350)가 배치된다. 발광 소자(350)는 공통 가지 배선(610, 620, 630)이 접지되고 화소 가지 배선(710, 720, 730)에 교류 전원이 인가되면 형성되는 전기장에 의해 유전영동힘을 받아 정렬될 수 있다. 여기서, 발광 소자(350)가 배치되지 않는 각 화소(PX)의 경계에서는 공통 가지 배선(610, 620, 630) 또는 화소 가지 배선(710, 720, 730)이 연속적으로 배치되기 때문에, 교류 전원이 인가되어도 전기장에 의한 커패시턴스가 형성되지 않는다. 이에 따라 화소 가지 배선(710, 720, 730)에 인가되는 교류 전원의 전압강하가 최소화되고, 교류 전원으로부터 비교적 멀리 배치되는 화소(PX)에도 인접한 화소(PX)와 유사한 수준의 전압이 인가될 수 있다. 따라서, 표시 장치(10)의 전면에 있어서 교류 전원의 전압강하를 최소화하여 발광 소자(350)를 정렬하는데 필요한 전압의 교류 전원을 인가할 수 있고, 발광 소자(350)를 각 화소(PX)에서 균일하게 정렬시킬 수 있다. 보다 상세한 설명은 후술하기로 한다.
일 실시예에 따른 표시 장치(10)의 화소 배선(700)은 복수의 분리배선을 포함하여, 각 분리배선이 서로 이격되어 배치될 수 있다. 예를 들어, 도 1에 도시된 바와 같이, 제1 방향(D1)으로 연장된 화소 줄기 배선(750)은 적어도 하나의 줄기 분리배선(750a)을 포함하고, 줄기 분리배선(750a)은 제1 방향(D1)으로 정렬될 수 있다.
구체적으로, 화소 줄기 배선(750)은 제1 화소(PX1)에 배치된 제1 화소 가지 배선(710)과 연결된 제1 줄기 분리배선(751a), 제2 화소(PX2)에 배치된 제2 화소 가지 배선(720)과 연결된 제2 줄기 분리배선(752a) 및 제3 화소(PX3)에 배치된 제3 화소 가지 배선(730)과 연결된 제3 줄기 분리배선(753a)을 포함할 수 있다. 각 줄기 분리배선(750a)들은 서로 이격되어 배치되어, 줄기 분리배선(750a)들 사이에는 줄기 이격부(750b)가 배치될 수 있다. 따라서, 제1 줄기 분리배선(751a), 제2 줄기 분리배선(752a), 제3 줄기 분리배선(753a) 및 줄기 이격부(750b)는 화소 줄기 배선(750)이 연장된 제1 방향(D1)으로 정렬될 수 있다.
예시적인 실시예에서, 화소 줄기 배선(750)은 임의의 화소(PX)와 다른 인접한 화소(PX)의 경계와 중첩되는 영역에서 전기적으로 분리될 수 있다. 즉, 줄기 이격부(750b)는 임의의 화소(PX)의 양 측면이 제2 방향(D2)으로 연장되어 화소 줄기 배선(750)과 중첩되는 영역에 배치될 수 있다. 이에 따라, 줄기 분리배선(750a)의 제1 방향(D1)으로 측정된 길이는 화소(PX)의 제1 방향(D1)으로 측정된 길이와 실질적으로 동일할 수도 있다. 즉, 각 화소(PX)들이 인접한 경계면에 줄기 이격부(750b)가 배치됨으로써, 줄기 분리배선(750a)의 양 측부와 화소(PX)의 양 측면은 실질적으로 정렬될 수 있다. 다만, 이에 제한되지 않으며 각 화소(PX)마다 화소 줄기 배선(750)이 전기적으로 분리될 수 있는 경우라면 특별히 제한되지 않는다.
공통 줄기 배선(650)은 복수의 공통 가지 배선(610, 620, 630)과 전기적으로 연결되기 때문에, 각각 동일한 전기 신호를 인가할 수 있다. 반면에, 화소 줄기 배선(750)이 복수의 줄기 분리배선(750a)으로 분리됨에 따라 각 줄기 분리배선(750a)과 연결된 화소 가지 배선(710, 720, 730)은 서로 다른 전기신호를 인가받을 수 있다. 도면에서는 도시하지 않았으나, 복수의 줄기 분리배선(750a)은 서로 다른 박막 트랜지스터를 통해 서로 다른 전기 신호를 인가받을 수 있다. 이에 따라, 화소 줄기 배선(750)은 줄기 이격부(750b)에 의해 전기적으로 분리되고, 각 화소(PX)에 서로 다른 색을 발광하는 발광 소자(350)가 배치되어 각각 별도로 구동될 수 있다. 또한, 동일한 색을 발광하는 발광 소자(350)가 배치된 화소(PX)들도 서로 다른 줄기 분리배선(750a) 및 화소 가지 배선(710, 720, 730)이 배치되어 각각 별도로 구동될 수 있다. 다만, 이에 제한되는 것은 아니다. 화소 배선(700)에 포함되는 분리배선은 반드시 화소 줄기 배선(750)에 배치되지 않고, 각 화소 가지 배선(710, 720, 730) 상에 배치될 수도 있다. 이에 대한 보다 자세한 설명은 다른 실시예들을 참조하여 후술하기로 한다.
이하에서는, 도 5를 참조하여 표시 장치(10)의 발광영역(LA)의 단면 구조에 대해 상세히 설명하기로 한다.
도 5는 도 1의 I-I' 선을 따라 자른 단면도이다. 도 5는 일 실시예에 따른 표시 장치(10)의 발광영역(LA)에 배치된 일 화소(PX)의 단면도를 도시하고 있다.
도 1 및 도 5를 참조하면, 표시 장치(10)는 기판(110), 기판(110) 상에 배치된 박막 트랜지스터(120, 140), 박막 트랜지스터(120, 140) 상부에 배치된 전극(330, 340)들과 발광 소자(350)를 포함할 수 있다. 박막 트랜지스터는 구동 트랜지스터인 제1 박막 트랜지스터(120)와 스위칭 트랜지스터인 제2 박막 트랜지스터(140)를 포함할 수 있다. 각 박막 트랜지스터는 활성층, 게이트 전극, 소스 전극 및 드레인 전극을 포함할 수 있다. 화소 전극(330)은 제1 구동 트랜지스터의 드레인 전극과 전기적으로 연결될 수 있다.
더욱 구체적으로 설명하면, 기판(110)은 절연 기판일 수 있다. 기판(110)은 유리, 석영, 또는 고분자 수지 등의 절연 물질로 이루어질 수 있다. 상기 고분자 물질의 예로는 폴리에테르술폰(polyethersulphone: PES), 폴리아크릴레이트(polyacrylate: PA), 폴리아릴레이트(polyarylate: PAR), 폴리에테르이미드(polyetherimide: PEI), 폴리에틸렌 나프탈레이트(polyethylene napthalate: PEN), 폴리에틸렌 테레프탈레이드(polyethylene terepthalate: PET), 폴리페닐렌 설파이드(polyphenylene sulfide: PPS), 폴리알릴레이트(polyallylate), 폴리이미드(polyimide: PI), 폴리카보네이트(polycarbonate: PC), 셀룰로오스 트리 아세테이트(cellulose triacetate: CAT), 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate: CAP) 또는 이들의 조합을 들수 있다. 기판(110)은 리지드 기판일 수 있지만, 벤딩(bending), 폴딩(folding), 롤링(rolling) 등이 가능한 플렉서블(flexible) 기판일 수도 있다.
기판(110) 상에는 버퍼층(115)이 배치될 수 있다. 버퍼층(115)은 불순물 이온이 확산되는 것을 방지하고, 수분이나 외기의 침투를 방지하며, 표면 평탄화 기능을 수행할 수 있다. 버퍼층(115)은 실리콘 질화물, 실리콘 산화물, 또는 실리콘 산질화물 등을 포함할 수 있다.
버퍼층(115) 상에는 반도체층이 배치된다. 반도체층은 제1 박막 트랜지스터(120)의 제1 활성층(126), 제2 박막 트랜지스터(140)의 제2 활성층(146) 및 보조층(163)을 포함할 수 있다. 반도체층은 다결정 실리콘, 단결정 실리콘, 산화물 반도체 등을 포함할 수 있다.
반도체층 상에는 제1 게이트 절연층(170)이 배치된다. 제1 게이트 절연층(170)은 반도체층을 덮는다. 제1 게이트 절연층(170)은 박막 트랜지스터의 게이트 절연막으로 기능할 수 있다. 제1 게이트 절연층(170)은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물, 알루미늄 산화물, 탄탈륨 산화물, 하프늄 산화물, 지르코늄 산화물, 티타늄 산화물 등을 포함할 수 있다. 이들은 단독으로 또는 서로 조합되어 사용될 수 있다.
제1 게이트 절연층(170) 상에는 제1 도전층이 배치된다. 제1 도전층은 제1 게이트 절연층(170)을 사이에 두고 제1 박막 트랜지스터(120)의 제1 활성층(126) 상에 배치된 제1 게이트 전극(121), 제2 박막 트랜지스터(140)의 제2 활성층(146) 상에 배치된 제2 게이트 전극(141) 및 보조층(163) 상에 배치된 전원 배선(161)을 포함할 수 있다. 제1 도전층은 몰리브덴(Mo), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘 (Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 티타늄(Ti), 탄탈륨(Ta), 텅스텐(W), 구리(Cu) 가운데 선택된 하나 이상의 금속을 포함할 수 있다. 제1 도전층은 단일막 또는 다층막일 수 있다.
제1 도전층 상에는 제2 게이트 절연층(180)이 배치된다. 제2 게이트 절연층(180)은 층간 절연막일 수 있다. 제2 게이트 절연층(180)은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물, 하프늄 산화물, 알루미늄 산화물, 티타늄 산화물, 탄탈륨 산화물, 아연 산화물 등의 무기 절연 물질로 이루어질 수 있다.
제2 게이트 절연층(180) 상에는 제2 도전층이 배치된다. 제2 도전층은 제2 절연층을 사이에 두고 제1 게이트 전극(121) 상에 배치된 커패시터 전극(128)을 포함한다. 커패시터 전극(128)은 제1 게이트 전극(121)과 유지 커패시터를 이룰 수 있다.
제2 도전층은 상술한 제1 도전층과 동일하게 몰리브덴(Mo), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘 (Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 티타늄(Ti), 탄탈륨(Ta), 텅스텐(W), 구리(Cu) 가운데 선택된 하나 이상의 금속을 포함할 수 있다.
제2 도전층 상에는 층간절연층(190)이 배치된다. 층간절연층(190)은 층간 절연막일 수 있다. 더 나아가, 층간절연층(190)은 표면 평탄화 기능을 수행할 수 있다. 층간절연층(190)은 아크릴계 수지(polyacrylates resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드계 수지(polyamides resin), 폴리이미드계 수지(polyimides rein), 불포화 폴리에스테르계 수지(unsaturated polyesters resin), 폴리페닐렌계 수지(poly phenylenethers resin), 폴리페닐렌설파이드계 수지(polyphenylenesulfides resin) 또는 벤조사이클로부텐(benzocyclobutene, BCB) 등의 유기 절연 물질을 포함할 수 있다.
층간절연층(190) 상에는 제3 도전층이 배치된다. 제3 도전층은 제1 박막 트랜지스터(120)의 제1 드레인 전극(123)과 제1 소스 전극(124), 제2 박막 트랜지스터(140)의 제2 드레인 전극(143)과 제2 소스 전극(144), 및 전원 배선(161) 상부에 배치된 전원 전극(162)을 포함한다.
제1 소스 전극(124) 및 제1 드레인 전극(123)은 각각 층간절연층(190)과 제2 게이트 절연층(180)을 관통하는 제1 컨택홀(129)을 통해 제1 활성층(126)과 전기적으로 연결될 수 있다. 제2 소스 전극(144) 및 제2 드레인 전극(143)은 각각 층간절연층(190)과 제2 게이트 절연층(180)을 관통하는 제2 컨택홀(149)을 통해 제2 활성층(146)과 전기적으로 연결될 수 있다. 전원 전극(162)은 층간절연층(190)과 제2 게이트 절연층(180)을 관통하는 제3 컨택홀(169)을 통해 전원 배선(161)과 전기적으로 연결될 수 있다.
제3 도전층은 알루미늄(Al), 몰리브덴(Mo), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘 (Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 칼슘(Ca), 티타늄(Ti), 탄탈륨(Ta), 텅스텐(W), 구리(Cu) 가운데 선택된 하나 이상의 금속을 포함할 수 있다. 제3 도전층은 단일막 또는 다층막일 수 있다. 예를 들어, 제3 도전층은 Ti/Al/Ti, Mo/Al/Mo, Mo/AlGe/Mo, Ti/Cu 등의 적층구조로 형성될 수 있다.
제3 도전층 상에는 절연기판층(310)이 배치된다. 절연기판층(310)은 아크릴계 수지(polyacrylates resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드계 수지(polyamides resin), 폴리이미드계 수지(polyimides rein), 불포화 폴리에스테르계 수지(unsaturated polyesters resin), 폴리페닐렌계 수지(poly phenylenethers resin), 폴리페닐렌설파이드계 수지(polyphenylenesulfides resin) 또는 벤조사이클로부텐(benzocyclobutene, BCB) 등의 유기 물질로 이루어질 수 있다. 절연기판층(310)의 표면은 평탄할 수 있다.
절연기판층(310) 상에는 격벽(380)이 배치될 수 있다. 격벽(380) 상부에는 화소 배선(700)과 공통 배선(600의 적어도 일부가 각각 배치될 수 있다. 예를 들어, 격벽(380)은 그 위에 화소 가지 배선(710, 720, 730)이 배치되는 적어도 하나의 제1 격벽(381)과 그 위에 공통 가지 배선(610, 620, 630)이 배치되는 적어도 하나의 제2 격벽(382)을 포함할 수 있다. 도 5에서는 하나의 제1 격벽(381)과 하나의 제2 격벽(382)이 도시되어 있지만, 하나의 화소 내에 각 가지부의 개수에 대응되는 격벽이 배치될 수 있다. 예를 들어, 도 1의 배치 구조를 갖는 경우, 하나의 화소에 배치된 제1 격벽(381)의 수와 제2 격벽(382)의 수는 각각 하나가 될 것이다.
다만, 이에 제한되는 것은 아니며, 절연기판층(310) 상에 배치되는 격벽(380)은 생략될 수도 있다. 즉, 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)이 절연기판층(310) 상에 직접 배치될 수도 있다. 이 경우, 도 5와 달리 절연기판층(310)의 상부에 배치되는 부재들에 의해 형성될 수 있는 단차가 비교적 작을 수 있다.
제1 격벽(381)과 제2 격벽(382) 상에 배치되는 화소 가지 배선(710, 720, 730)과 공통 가지 배선(610, 620, 630)은 후술할 격벽 반사층(331, 341) 및 격벽 전극층(332, 342)을 포함하여, 각각 화소 전극(330)과 공통 전극(340)을 구성할 수 있다. 즉, 각 화소(PX)에 배치되는 공통 배선(450)과 화소 배선(410, 420, 430)의 적어도 일부는 화소(PX) 내에서 화소 전극(330) 또는 공통 전극(340)일 수 있다.
격벽(380) 상에는 제1 격벽 반사층(331) 및 제2 격벽 반사층(341)이 배치될 수 있다.
제1 격벽 반사층(331)은 제1 격벽(381)을 덮고, 절연기판층(310)을 관통하는 제4 컨택홀(319_1)을 통해 제1 박막 트랜지스터(120)의 제1 드레인 전극(123)과 전기적으로 연결된다. 도 1에서는 화소 줄기 배선(751, 752, 753) 상에 배치된 화소 전극 컨택홀(CNTD)을 통해 제1 박막 트랜지스터(120)의 제1 드레인 전극(123)과 전기적으로 연결되는 것을 도시하고 있다. 즉, 화소 전극 컨택홀(CNTD)은 제4 컨택홀(319_1)일 수 있다. 화소 전극 컨택홀(CNTD)은 표시 장치(10)의 비발광영역(NLA)에 배치될 수 있으나, 이에 제한되지 않으며, 화소 가지 배선(710, 720, 730) 상에 배치되어 제1 격벽 반사층(331)과 발광영역(LA)에서 컨택될 수도 있다.
제2 격벽 반사층(341)은 제1 격벽 반사층(331)과 이격되어 배치된다. 제2 격벽 반사층(341)은 제2 격벽(382)을 덮고, 절연기판층(310)을 관통하는 제5 컨택홀(319_2)을 통해 전원 전극(162)과 전기적으로 연결된다. 도 1에서는 공통 줄기 배선(650) 상에 배치된 공통 전극 컨택홀(CNTS)을 통해 전원 배선(161)의 전원 전극(162)과 전기적으로 연결되는 것을 도시하고 있다. 즉, 공통 전극 컨택홀(CNTS)는 제5 컨택홀(319_2)일 수 있다. 공통 전극 컨택홀(CNTS)은 표시 장치(10)의 비발광영역(NLA)에 배치될 수 있으나, 이에 제한되지 않으며, 공통 가지 배선(610, 620, 630) 상에 배치되어 제2 격벽 반사층(341)과 발광영역(LA)에서 컨택될 수도 있다. 또한, 공통 줄기 배선(650)은 인접한 화소(PX) 간 전기적으로 연결되어 있기 때문에, 발광 영역(LA)의 외측부에 위치한 비발광영역(NLA)에서 하나의 공통 전극 컨택홀(CNTS)을 통해 제2 격벽 반사층(341)과 컨택될 수도 있다.
한편, 제1 격벽 반사층(331)과 제2 격벽 반사층(341)은 발광 소자(350)에서 방출되는 광을 반사시킴으로써 표시 장치(10)의 외부 방향으로 광을 전달할 수 있다. 발광 소자(350)에서 방출되는 광은 방향성 없이 모든 방향으로 방출되는데, 제1 격벽 반사층(331)과 제2 격벽 반사층(341)으로 향하는 광은 반사되어 표시 장치(10)의 외부 방향, 예를 들어, 격벽(380)의 상부로 전달할 수 있다. 이를 통해 발광 소자(350)에서 방출되는 광을 일 방향으로 집중시켜 광 효율을 증가시킬 수 있다. 제1 격벽 반사층(331)과 제2 격벽 반사층(341)은 발광 소자(350)에서 방출되는 광을 반사시키기 위해, 반사율이 높은 물질을 포함할 수 있다. 일 예로, 제1 격벽 반사층(331)과 제2 격벽 반사층(341)은 은(Ag), 구리(Cu) 등과 같은 물질을 포함할 수 있으나, 이에 제한되는 것은 아니다.
제1 격벽 반사층(331) 및 제2 격벽 반사층(341) 상에는 각각 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)이 배치될 수 있다.
제1 격벽 전극층(332)은 제1 격벽 반사층(331)의 바로 위에 배치된다. 제1 격벽 전극층(332)은 제1 격벽 반사층(331)과 실질적으로 동일한 패턴을 가질 수 있다.
제2 격벽 전극층(342)은 제2 격벽 반사층(341)의 바로 위에 배치된다. 제2 격벽 전극층(342)은 제1 격벽 전극층(332)과 분리되도록 배치된다. 제2 격벽 전극층(342)은 제2 격벽 반사층(341)과 실질적으로 동일한 패턴을 가질 수 있다.
일 실시예에서, 제1 격벽 전극층(332)과 제2 격벽 전극층(342)은 각각 하부의 제1 격벽 반사층(331)과 제2 격벽 반사층(341)을 덮을 수 있다. 즉, 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)은 제1 격벽 반사층(331) 및 제2 격벽 반사층(341)보다 크게 형성되어 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)의 단부 측면을 덮을 수 있다. 그러나, 이에 제한되는 것은 아니다.
제1 격벽 전극층(332)과 제2 격벽 전극층(342)은 각각 제1 격벽 반사층(331)과 제2 격벽 반사층(341)으로 전달되는 전기 신호를 후술할 접촉 전극들에 전달할 수 있다. 격벽 전극층(332, 342)은 투명성 전도성 물질을 포함할 수 있다. 일 예로, 제1 격벽 전극층(332)과 제2 격벽 전극층(342)은 ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide), ITZO(Indium Tin-Zinc Oxide) 등과 같은 물질을 포함할 수 있으나, 이에 제한되는 것은 아니다.
제1 격벽(381) 상에 배치되는 제1 격벽 반사층(331)과 제1 격벽 전극층(332)은 화소 가지 배선(610, 620, 630)을 구성하고, 이는 화소 전극(330)을 이룬다. 화소 전극(330)은 제1 격벽(381)의 양 끝단에서 연장된 영역까지 돌출될 수 있고, 이에 따라 화소 전극(330)은 상기 돌출된 영역에서 절연기판층(310)과 접촉할 수 있다. 그리고, 제2 격벽(382) 상에 배치되는 제2 격벽 반사층(341)과 제2 격벽 전극층(342)은 공통 가지 배선(450b)을 구성하고, 이는 공통 전극(340)을 이룬다. 공통 전극(340)은 제2 격벽(382)의 양 끝단에서 연장된 영역까지 돌출될 수 있고, 이에 따라 공통 전극(340)은 상기 돌출된 영역에서 절연기판층(310)과 접촉할 수 있다.
즉, 화소 가지 배선(710, 720, 730)과 공통 가지 배선(610, 620, 630)은 각각 격벽 반사층(331, 341)과 격벽 전극층(332, 342)을 포함하고, 이들이 적층된 구조를 가질 수 있다. 그리고, 상술한 바와 같이, 화소 가지 배선(710, 720, 730)와 공통 가지 배선(610, 620, 630)은 각각 화소 전극(330)과 공통 전극(340)을 이룰 수 있다. 다만, 이에 제한되는 것은 아니다.
화소 전극(330)과 공통 전극(340)은 각각 제1 격벽(381)과 제2 격벽(382)의 전 영역을 커버하도록 배치될 수 있다. 다만, 화소 전극(330)과 공통 전극(340)은 서로 이격되어 대향하도록 배치된다. 화소 전극(330)과 공통 전극(340)이 이격된 공간은 후술할 바와 같이 제1 절연층(510)이 배치되고, 그 상부에 발광 소자(350)가 배치될 수 있다.
또한, 제1 격벽 반사층(331)은 제1 박막 트랜지스터(120)로부터 구동 전압을 전달받을 수 있고, 제2 격벽 반사층(341)은 전원 배선(161)으로부터 전원 전압을 전달받을 수 있으므로, 화소 전극(330)과 공통 전극(340)은 각각 구동 전압과 전원 전압을 전달받는다. 후술할 바와 같이, 화소 전극(330)과 공통 전극(340) 상에 배치되는 제1 접촉 전극(360) 및 제2 접촉 전극(370)은 상기 구동 전압과 전원 전압을 발광 소자(350)로 전달하고, 발광 소자(350)에 소정이 전류가 흐르면서, 광을 방출할 수 있다.
화소 전극(330)과 공통 전극(340)의 일부 영역상에는 제1 절연층(510)이 배치된다. 제1 절연층(510)은 화소 전극(330)과 공통 전극(340) 사이의 공간 내에 배치될 수 있다. 제1 절연층(510)은 평면상 화소 전극(330)과 공통 전극(340)의 가지부 사이의 공간을 따라 형성된 섬형 또는 선형 형상을 가질 수 있다.
제1 절연층 상에는 발광 소자(350)가 배치된다. 제1 절연층(510)은 발광 소자(350)와 절연기판층(310) 사이에 배치될 수 있다. 제1 절연층(510)의 하면은 절연기판층(310)에 접촉하고, 제1 절연층(510)의 상면에 발광 소자(350)가 배치될 수 있다. 그리고 제1 절연층(510)은 양 측면에서 화소 전극(330)과 공통 전극(340)들과 접촉하여, 화소 전극(330)과 공통 전극(340)들을 전기적으로 상호 절연시킬 수 있다.
제1 절연층(510)은 화소 전극(330)과 공통 전극(340)의 일부 영역, 예컨대, 화소 전극(330)과 공통 전극(340)이 서로 대향하는 방향으로 돌출된 영역 중 일부와 중첩될 수 있다. 일 예로, 제1 절연층(510)의 양 측면 단부는 화소 전극(330)과 공통 전극(340)이 서로 대향하는 방향으로 돌출된 영역의 상부면을 덮을 수 있다. 제1 절연층(510)은 화소 전극(330) 및 공통 전극(340)과 중첩된 영역을 보호함과 동시에, 이들을 전기적으로 상호 절연시킬 수 있다. 또한, 발광 소자(350)의 제1 반도체층(351) 및 제2 반도체층(352)이 다른 기재와 직접 접촉하는 것을 방지하여 발광 소자(350)의 손상을 방지할 수 있다.
도 5는 제1 절연층(510)과 화소 전극(330) 및 공통 전극(340)이 접촉하는 면이 발광 소자(350)의 양 측면과 정렬되는 것을 도시하고 있으나, 이에 제한되지 않는다. 일 예로, 발광 소자(350)의 길이보다 제1 절연층(510)의 길이가 길어서 제1 절연층(510)이 발광 소자(350)보다 양 측면으로 돌출될 수 있다. 이에 따라, 제1 절연층(510)과 발광 소자(350)는 측면이 계단식으로 적층될 수도 있다.
발광 소자(350)는 화소 전극(330)과 공통 전극(340) 사이에 적어도 하나 배치될 수 있다. 도 1에서는 각 화소(PX) 내에 동일한 색의 광을 방출하는 발광 소자(350)만이 배치된 경우를 예시하고 있다. 다만, 이에 제한되지 않고 상술한 바와 같이 서로 다른 색의 광을 방출하는 발광 소자(350)들이 하나의 화소(PX) 내에 함께 배치될 수도 있다.
화소 전극(330) 및 공통 전극(340)은 일정 간격만큼 이격되어 배치되고, 이격된 간격은 발광 소자(350)의 길이보다 같거나 작을 수 있다. 그에 따라 화소 전극(330) 및 공통 전극(340)과 발광 소자(350) 사이의 전기적 접촉이 원활하게 이루어질 수 있다.
발광 소자(350)는 발광 다이오드(Light Emitting diode)일 수 있다. 발광 소자(350)는 그 크기가 대체로 나노 단위인 나노 구조물일 수 있다. 발광 소자(350)는 무기물로 이루어진 무기 발광 다이오드일 수 있다. 발광 소자(350)가 무기 발광 다이오드일 경우, 서로 대향하는 두 전극들 사이에 무기 결정 구조를 갖는 발광 물질을 배치하고 발광 물질에 특정 방향으로 전계를 형성하면, 무기 발광 다이오드가 특정 극성이 형성되는 상기 두 전극 사이에 정렬될 수 있다. 이에 대한 상세한 설명은 후술하기로 한다.
제2 절연층(520)은 발광 소자(350) 상에 배치되어, 발광 소자(350)를 보호하고 화소 전극(330)과 공통 전극(340) 사이에서 발광 소자(350)를 고정시킬 수 있다. 도 5에서는 도시되지 않았으나, 발광 소자(350)의 외면에도 제2 절연층(520)이 배치되어 발광 소자(350)를 고정시킬 수 있다. 제2 절연층(520)은 발광 소자(350)의 외면 중 일부 영역에 배치되되, 발광 소자(350)의 양 측면은 노출되도록 배치될 수 있다. 즉, 제2 절연층(520)의 길이가 발광 소자(350)보다 짧아서, 제2 절연층(520)은 발광 소자(350)의 상기 양 측면보다 내측으로 함몰될 수 있다. 이에 따라, 제1 절연층(510), 발광 소자(350) 및 제2 절연층(520)은 측면이 계단식으로 적층될 수 있다. 이 경우 제1 절연층(510)과 같이, 제2 절연층(520)이 배치됨으로써 제1 접촉 전극(360)과 제2 접촉 전극(370)은 발광 소자(350)의 측면에서 원활하게 접촉이 이루어질 수 있다.
다만, 이에 제한되지 않으며, 제2 절연층(520)의 길이와 발광 소자(350)의 길이가 일치하여 양 측부들이 정렬될 수 있다. 뿐만 아니라, 제2 절연층(520)이 제1 절연층(510)과 동시에 패터닝되는 경우, 제2 절연층(520)은 발광 소자(350) 및 제1 절연층(510)과 각 양 측부들이 정렬될 수도 있다.
제2 절연층(520) 상에는 화소 전극(330) 상에 배치되되 제2 절연층(520)의 적어도 일부와 중첩되는 제1 접촉 전극(360), 공통 전극(340) 상에 배치되되 제1 접촉 전극(360)과 이격되어 배치되도, 제2 절연층(520)의 적어도 일부와 접촉되는 제2 접촉 전극(370)을 포함할 수 있다.
제1 접촉 전극(360)과 제2 접촉 전극(370)은 각각 화소 전극(330)과 공통 전극(340)의 상부면에 배치될 수 있다. 구체적으로, 제1 접촉 전극(360)과 제2 접촉 전극(370)은 화소 전극(330)과 공통 전극(340)의 상부면에서 각각 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)과 접촉할 수 있다. 제1 접촉 전극(360)과 제2 접촉 전극(370)은 발광 소자(350)의 제1 반도체층(351) 및 제2 반도체층(352)에 각각 접촉될 수 있다. 이에 따라, 제1 접촉 전극(360) 및 제2 접촉 전극(370)은 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)에 인가된 전기 신호를 발광 소자(350)에 전달할 수 있다.
제1 접촉 전극(360)은 화소 전극(330) 상에서 이를 커버하도록 배치되되, 하면이 부분적으로 발광 소자(350) 및 제2 절연층(520)과 접촉할 수 있다. 제1 접촉 전극(360)의 공통 전극(340)이 배치된 방향의 일 단부는 제2 절연층(520) 상에 배치된다. 제2 접촉 전극(370)은 공통 전극(340) 상에서 이를 커버하도록 배치되되, 하면이 부분적으로 발광 소자(350), 제2 절연층(520) 및 제3 절연층(530)과 접촉할 수 있다. 제2 접촉 전극(370)의 화소 전극(330)이 배치된 방향의 일 단부는 제3 절연층(530) 상에 배치된다.
제1 접촉 전극(360)과 제2 접촉 전극(370)은 제2 절연층(520) 또는 제3 절연층(530) 상에서 서로 이격되어 배치될 수 있다. 즉, 제1 접촉 전극(360)과 제2 접촉 전극(370)은 발광 소자(350)와 제2 절연층(520) 또는 제3 절연층(530)에 함께 접촉되나, 제2 절연층(520) 상에서는 이격되어 배치됨으로써 상호 연결되지 않을 수 있다. 이로 인해 제1 접촉 전극(360)과 제2 접촉 전극(370)이 제1 박막 트랜지스터(120)와 전원 배선(161)에서 서로 다른 전원을 인가받을 수 있다. 일 예로, 제1 접촉 전극(360)은 제1 박막 트랜지스터(120)에서 화소 전극(330)으로 인가되는 구동 전압을, 제2 접촉 전극(370)은 전원 배선(161)에서 공통 전극(340)으로 인가되는 전원 전압을 인가받을 수 있다. 다만, 이에 제한되는 것은 아니다.
제1 접촉 전극(360)과 제2 접촉 전극(370)은 전도성 물질을 포함할 수 있다. 예를 들어, ITO, IZO, ITZO, 알루미늄(Al) 등을 포함할 수 있다. 다만, 이에 제한되는 것은 아니다.
또한, 제1 접촉 전극(360)과 제2 접촉 전극(370)은 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)과 동일한 물질을 포함할 수 있다. 제1 접촉 전극(360)과 제2 접촉 전극(370)은 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)에 컨택될 수 있도록, 제1 격벽 전극층(332) 및 제2 격벽 전극층(342) 상에서 실질적으로 동일한 패턴으로 배치될 수 있다. 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)에 컨택되는 제1 접촉 전극(360)과 제2 접촉 전극(370)은 제1 격벽 전극층(332) 및 제2 격벽 전극층(342)으로 인가되는 전기 신호를 전달받아 발광 소자(350)로 전달할 수 있다.
제3 절연층(530)은 제1 접촉 전극(360)의 상부에 배치되어, 제1 접촉 전극(360)과 제2 접촉 전극(370)을 전기적으로 상호 절연시킬 수 있다. 제3 절연층(530)은 제1 접촉 전극(360)을 덮도록 배치되되, 발광 소자(350)가 제2 접촉 전극(370)과 연결될 수 있도록 발광 소자(350)의 일부 영역에는 중첩되지 않도록 배치될 수 있다. 제3 절연층(530)은 제2 절연층(520)의 상부면에서 제1 접촉 전극(360) 및 제2 절연층(520)과 부분적으로 접촉할 수 있다. 제3 절연층(530)은 제2 절연층(520)의 상부면에서 제1 접촉 전극(360)의 일 단부를 커버하도록 배치될 수 있다. 이에 따라 제3 절연층(530)은 제1 접촉 전극(360)을 보호함과 동시에, 제2 접촉 전극(370)과 전기적으로 절연시킬 수 있다.
제3 절연층(530)의 공통 전극(340)이 배치된 방향의 일 단부는 제2 절연층(520)의 일 측면과 정렬될 수 있다.
한편, 몇몇 실시예에서, 표시 장치(10)는 제3 절연층(530)이 생략될 수도 있다. 이에 따라, 제1 접촉 전극(360)과 제2 접촉 전극(370)은 실질적으로 동일한 평면상에 배치될 수 있고, 후술할 패시베이션층(550)에 의해 제1 접촉 전극(360)과 제2 접촉 전극(370)은 전기적으로 상호 절연될 수 있다. 이에 대한 상세한 설명은 다른 실시예들이 참조된다.
패시베이션층(550)은 제3 절연층(530) 및 제2 접촉 전극(370)의 상부에 형성되어, 외부 환경에 대하여 절연기판층(310) 상에 배치되는 부재들을 보호하는 기능을 할 수 있다. 제1 접촉 전극(360)과 제2 접촉 전극(370)이 노출될 경우, 전극 손상에 의해 접촉 전극 재료의 단선 문제가 발생할 수 있기 때문에, 패시베이션층(550)으로 이들을 커버할 수 있다. 즉, 패시베이션층(550)은 화소 전극(330), 공통 전극(340), 발광 소자(350) 등을 커버하도록 배치될 수 있다. 또한, 상술한 바와 같이, 제3 절연층(530)이 생략되는 경우, 패시베이션층(550)은 제1 접촉 전극(360)과 제2 접촉 전극(370)의 상부에 형성될 수 있다. 이 경우, 패시베이션층(550)은 제1 접촉 전극(360)과 제2 접촉 전극(370)을 전기적으로 상호 절연시킬 수도 있다.
상술한 제1 절연층(510), 제2 절연층(520), 제3 절연층(530) 및 패시베이션층(550) 각각은 무기물 절연성 물질을 포함할 수 있다. 예를 들어, 절연층(510), 제2 절연층(520), 제3 절연층(530) 및 패시베이션층(550)은 실리콘 산화물(SiOx), 실리콘 질화물(SiNx), 실리콘 산질화물(SiOxNy), 산화 알루미늄(Al2O3), 질화 알루미늄(AlN)등과 같은 물질을 포함할 수 있다. 절연층(510), 제2 절연층(520), 제3 절연층(530) 및 패시베이션층(550)은 동일한 물질로 이루어질 수도 있지만, 서로 다른 물질로 이루어질 수도 있다. 기타, 절연층(510), 제2 절연층(520), 제3 절연층(530) 및 패시베이션층(550)에 절연성을 부여하는 다양한 물질이 적용가능하다.
이상과 같이, 일 실시예에 따른 표시 장치(10)는 화소 전극(330)과 공통 전극(340)을 포함하고, 화소 전극(330)과 공통 전극(340) 사이에 배치되는 발광 소자(350)를 포함할 수 있다. 발광 소자(350)는 제1 접촉 전극(360)과 제2 접촉 전극(370)으로부터 전기 신호를 받아 특정 파장대의 광을 방출할 수 있다.
한편, 발광 소자(350)는 기판상에서 에픽택셜(Epitaxial) 성장법에 의해 제조될 수 있다. 기판상에 반도체층을 형성하기 위한 시드 결정(Seed crystal)층을 형성하고, 원하는 반도체 재료를 증착시켜 성장시킬 수 있다. 이하, 도 6을 참조하여 다양한 실시예들에 따른 발광 소자(350)의 구조에 대하여 상세히 설명하기로 한다.
도 6a는 일 실시예에 따른 발광 소자의 개략도이다.
도 6a를 참조하면, 발광 소자(350)는 복수의 반도체층(351, 352) 및 상기 복수의 반도체층(351, 352) 사이에 배치되는 활성물질층(353)을 포함할 수 있다. 화소 전극(330) 및 공통 전극(340)으로부터 인가되는 전기 신호는 복수의 반도체층(351, 352)을 통해 활성물질층(353)으로 전달되어 광을 방출할 수 있다.
구체적으로, 발광 소자(350)는 제1 반도체층(351), 제2 반도체층(352), 제1 반도체층(351)과 제2 반도체층(352) 사이에 배치되는 활성물질층(353) 및 절연성 물질층(358)을 포함할 수 있다. 도 6a의 발광 소자(350)는 제1 반도체층(351), 활성물질층(353) 및 제2 반도체층(352)이 길이방향으로 순차적으로 적층된 구조를 예시한다.
제1 반도체층(351)은 n형 반도체층일 수 있다. 일 예로, 발광 소자(350)가 청색 파장대의 광을 방출하는 경우, 제1 반도체층(351)은 InxAlyGa1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료일 수 있다. 예를 들어, n형으로 도핑된 InAlGaN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제1 반도체층(351)은 제1 도전성 도펀트가 도핑될 수 있으며, 일 예로 제1 도전성 도펀트는 Si, Ge, Sn 등일 수 있다. 제1 반도체층(351)의 길이는 1.5㎛ 내지 5㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
제2 반도체층(352)은 p형 반도체층일 수 있다. 일 예로, 발광 소자(350)가 청색 파장대의 광을 방출하는 경우, 제2 반도체층(352)은 InxAlyGa1-x-yN(0≤x≤1,0≤y≤1, 0≤x+y≤1)의 화학식을 갖는 반도체 재료일 수 있다. 예를 들어, p형으로 도핑된 InAlGaN, GaN, AlGaN, InGaN, AlN 및 InN 중에서 어느 하나 이상일 수 있다. 제2 반도체층(352)은 제2 도전성 도펀트가 도핑될 수 있으며, 일 예로 제2 도전성 도펀트는 Mg, Zn, Ca, Se, Ba 등일 수 있다. 제2 반도체층(352)의 길이는 0.08㎛ 내지 0.25㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
활성물질층(353)은 제1 반도체층(351) 및 제2 반도체층(352) 사이에 배치되며, 단일 또는 다중 양자 우물 구조의 물질을 포함할 수 있다. 활성물질층(353)이 다중 양자 우물 구조의 물질을 포함하는 경우, 양자층(Quantum layer)와 우물층(Well layer)가 서로 교번적으로 복수개 적층된 구조일 수도 있다. 활성물질층(353)은 제1 반도체층(351) 및 제2 반도체층(352)을 통해 인가되는 전기 신호에 따라 전자-정공 쌍의 결합에 의해 광을 발광할 수 있다. 일 예로, 활성물질층(353)이 청색 파장대의 광을 방출하는 경우, AlGaN, AlInGaN 등의 물질을 포함할 수 있으며, 특히, 활성물질층(353)이 다중 양자 우물 구조로, 양자층과 우물층이 교번적으로 적층된 구조인 경우, 양자층은 AlGaN 도는 AlInGaN, 우물층은 GaN 또는 AlGaN 등과 같은 물질을 포함할 수 있다. 다만, 이에 제한되는 것은 아니며, 활성물질층(353)은 밴드갭(Band gap) 에너지가 큰 종류 반도체 물질과 밴드갭 에너지가 작은 반도체 물질들이 서로 교번적으로 적층된 구조일 수도 있고, 발광하는 광의 파장대에 따라 다른 3족 내지 5족 반도체 물질들을 포함할 수도 있다. 이에 따라, 활성물질층(353)이 방출하는 광은 청색 파장대의 광으로 제한되지 않고, 경우에 따라 적색, 녹색 파장대의 광을 방출할 수도 있다. 활성물질층(353)의 길이는 0.05㎛ 내지 0.25㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
활성물질층(353)에서 방출되는 광은 발광 소자(350)의 길이방향 외부면 뿐만 아니다, 양 측면으로 방출될 수 있다. 즉, 활성물질층(353)에서 방출되는 광은 일 방향으로 방향성이 제한되지 않는다.
절연성 물질층(358)은 발광 소자(350)의 외부에 형성되어 발광 소자(350)를 보호할 수 있다. 일 예로, 절연성 물질층(358)은 발광 소자(350)의 측면부를 둘러싸도록 형성되어, 발광 소자(350)의 길이방향의 양 단부, 예를 들어 제1 반도체층(351) 및 제2 반도체층(352)이 배치된 양 단부에는 형성되지 않을 수 있다. 다만, 이에 제한되지는 않는다. 절연성 물질층(358)은 절연특성을 가진 물질들, 예를 들어, 실리콘 산화물(Silicon oxide, SiOx), 실리콘 질화물(Silicon nitride, SiNx), 산질화 실리콘(SiOxNy), 질화알루미늄(Aluminum nitride, AlN), 산화알루미늄(Aluminum oxide, Al2O3) 등을 포함할 수 있다. 이에 따라 활성물질층(353)이 화소 전극(330) 또는 공통 전극(340)과 직접 접촉하는 경우 발생할 수 있는 전기적 단락을 방지할 수 있다. 또한, 절연성 물질층(358)은 활성물질층(353)을 포함하여 발광 소자(350)의 외부면을 보호하기 때문에, 발광 효율의 저하를 방지할 수 있다.
절연성 물질층(358)의 두께는 0.5 ㎛ 내지 1.5㎛의 범위를 가질 수 있으나, 이에 제한되는 것은 아니다.
발광 소자(350)는 원통형일 수 있다. 다만, 발광 소자(350)의 형태가 이에 제한되는 것은 아니며, 정육면체, 직육면체, 육각기둥형 등 다양한 형태를 가질 수 있다. 발광 소자(350)는 길이가 1㎛ 내지 10㎛ 또는 2㎛ 내지 5㎛의 범위를 가질 수 있으며, 바람직하게는 4㎛ 내외의 길이를 가질 수 있다. 또한, 발광 소자(350)의 직경은 400nm 내지 700nm의 범위를 가질 수 있으며, 바람직하게는 500nm 내외의 두께를 가질 수 있다.
한편, 도 6b 및 도 6c는 다른 실시예들에 따른 발광 소자를 나타내는 개략도이다.
도 6b 및 도 6c를 참조하면, 발광 소자(350', 350")는 제1 반도체층(351) 및 제2 반도체층(352)이 배치되는 양 측면 중 적어도 어느 하나에 전극층(356, 357)을 더 포함할 수도 있다.
도 6b의 발광 소자(350')는 제2 반도체층(352)에만 전극층(357)을 더 포함하는 경우를 예시한다. 그리고, 도 6c의 발광 소자(350")는 제1 반도체층(351)과 제2 반도체층(352)에 각각 전극층(356, 357)을 더 포함하는 경우를 예시한다. 설명의 편의를 위해 제1 반도체층(351)이 배치된 일 측면에 형성되는 전극층을 제1 전극층(356), 제2 반도체층(352)이 배치된 타 측면에 형성되는 전극층을 제2 전극층(357)이라 지칭한다. 다만, 이에 제한되는 것은 아니며, 임의의 전극층을 제1 전극층이라 지칭할 수도 있다.
다른 실시예들에 따른 발광 소자(350', 350")는 제1 전극층(356) 및 제2 전극층(357) 중 적어도 어느 하나를 포함할 수 있으며, 이 경우, 절연성 물질층(358)은 길이방향으로 연장되어 제1 전극층(356) 및 제2 전극층(357)을 커버할 수 있도록 형성될 수 있다. 다만, 이에 제한되지 않고 절연성 물질층(358)은 제1 반도체층(351), 활성물질층(353) 및 제2 반도체층(352)만 커버하거나, 전극층(356, 357) 외면의 일부만 커버하여 제1 전극층(356) 및 제2 전극층(357)의 일부 외면이 노출될 수도 있다.
제1 전극층(356) 및 제2 전극층(357)은 오믹(ohmic) 접촉 전극일 수 있다. 다만, 이에 제한되지 않고, 쇼트키(Schottky) 접촉 전극일 수도 있다. 제1 전극층(356)과 제2 전극층(357)은 전도성이 있는 금속을 포함할 수 있다. 예를 들어, 제1 전극층(356) 및 제2 전극층(357)은 알루미늄(Al), 티타늄(Ti), 인듐(In), 금(Au) 및 은(Ag) 중에서 적어도 어느 하나를 포함할 수 있다. 제1 전극층(356) 및 제2 전극층(357)은 동일한 물질을 포함할 수 있고, 서로 다른 물질을 포함할 수도 있다. 다만, 이에 제한되는 것은 아니다.
이하에서는, 도 7 내지 도 10을 참조하여, 일 실시예에 따른 표시 장치(10)의 제조 방법에 대하여 설명한다. 도 7 내지 도 10에서는 표시 장치(10)의 공통 배선(600)과 화소 배선(700)이 배치되는 구조와 발광 소자(350)의 정렬 등에 대하여 상세하게 설명하기로 한다.
도 7 내지 도 10은 일 실시예에 다른 표시 장치의 제조 방법 중 일부를 개략적으로 나타내는 평면도들이다. 이하에서는 도 1을 함께 참조하여 설명하기로 한다.
먼저, 도 7을 참조하면, 절연기판층(310) 상에 복수의 배선(600, 700)이 배치되는 배선층(ACL)을 형성한다. 복수의 배선(600, 700)을 형성하는 단계는 통상적인 마스크 공정을 수행하여 금속 또는 유기물 등을 패터닝함으로써 형성할 수 있다. 일 예로 절연기판층(310) 상에 금속층을 증착하고, 이를 패터닝하여 복수의 배선(600, 700)이 배치된 배선층(ACL)을 형성할 수 있다. 예시적인 실시예에서, 복수의 배선(600, 700)은 공통 배선(600)과 화소 배선(700)을 포함할 수 있다.
상술한 바와 같이, 표시 장치(10)는 발광영역(LA)과 비발광영역(NLA)으로 정의되는 영역을 포함할 수 있다. 이에 절연기판층(310) 상의 비발광영역(NLA)에 공통 줄기 배선(650)과 화소 줄기 배선(750)이 서로 이격되어 배치되도록 패터닝한다. 예시적인 실시예에서, 비발광영역(NLA) 중 발광영역(LA)의 하부에 배치된 제1 비발광영역(NLA1)에는 공통 줄기 배선(650)이, 발광영역(LA)의 상부에 배치된 제2 비발광영역(NLA2)에는 화소 줄기 배선(750)이 배치될 수 있다. 공통 줄기 배선(650)과 화소 줄기 배선(750)은 각각 제1 방향(D1)으로 연장될 수 있다. 공통 줄기 배선(650)과 화소 줄기 배선(750)의 보다 상세한 배치구조는 도 1을 참조하여 설명한 바와 동일하므로, 이에 대한 자세한 설명은 생략하기로 한다.
절연기판층(310)의 발광영역(LA)에는 각 줄기 배선으로부터 분지되어 연장되는 가지 배선, 예컨대 공통 가지 패턴(600P)과 화소 가지 패턴(700P)이 배치될 수 있다. 적어도 하나의 공통 가지 패턴(600P)은 공통 줄기 배선(650)에서 서로 이격되어 분지될 수 있다. 공통 가지 패턴(600P)은 제1 방향(D1)과 교차하는 방향인 제2 방향(D2)으로 연장되되, 화소 줄기 배선(750)에 이격되어 종지할 수 있다. 도 7에서는 공통 가지 패턴(600P)이 공통 줄기 배선(650)에서 상부로 분지되는 것을 도시하고 있으나 이에 제한되는 것은 아니다.
적어도 하나의 화소 가지 패턴(700P)은 화소 줄기 배선(750)에서 서로 이격되어 분지될 수 있다. 화소 가지 패턴(700P)은 제1 방향(D1)과 교차하는 방향인 제2 방향(D2)으로 연장되되, 공통 줄기 배선(650)에 이격되어 종지할 수 있다. 도 7에서는 화소 가지 패턴(700P)이 화소 줄기 배선(750)의 하부로 분지되는 것을 도시하고 있으니 이에 제한되는 것은 아니다.
공통 가지 패턴(600P)과 화소 가지 패턴(700P)은 각각 둘 이상의 패턴이 하나의 쌍을 이루며 분지되고, 공통 가지 패턴(600P)과 화소 가지 패턴(700P)은 서로 이격되어 대향하도록 배치된다. 절연기판층(310)의 발광영역(LA)상에 배치되는 공통 가지 패턴(600P)과 화소 가지 패턴(700P)은 각각 하나의 쌍을 이루는 패턴들이 제1 방향(D1)으로 서로 교번적으로 배치될 수 있다. 공통 가지 패턴(600P)과 화소 가지 패턴(700P)이 이격된 영역은 발광 소자(350)가 정렬되는 영역이고, 각 공통 가지 패턴(600P)및 화소 가지 패턴(700P)이 하나의 쌍을 이루며 이격된 영역은 발광 소자(350)가 정렬되지 않는 영역일 수 있다. 공통 가지 패턴(600P)과 화소 가지 패턴(700P)은 서로 이격된 영역에 복수의 발광 소자(350)가 정렬되어 각각 도 1을 참조하여 상술한 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)을 구성할 수 있다. 따라서, 공통 가지 패턴(600P)과 화소 가지 패턴(700P)의 구조나 배치 등은 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)과 동일하므로, 이에 대한 보다 자세한 설명은 생략하기로 한다.
다음으로, 도 8을 참조하면, 공통 가지 패턴(600P)과 화소 가지 패턴(700P)이 서로 이격된 영역에 복수의 발광 소자(350)를 정렬한다. 여기서, 복수의 발광 소자(350)는 서로 동일한 색을 발광할 수 있으나, 이에 제한되지 않는다. 예시적인 실시예에서, 발광 소자(350)는 적색을 발광하는 제1 발광 소자(350a), 녹색을 발광하는 제2 발광 소자(350b) 및 청색을 발광하는 제3 발광 소자(350c)를 포함할 수 있다. 제1 발광 소자(350a), 제2 발광 소자(350b) 및 제3 발광 소자(350c)는 각각 서로 다른 공통 가지 패턴(600P)과 화소 가지 패턴(700P)이 이격된 영역에 정렬될 수 있다.
구체적으로, 제1 화소 가지 패턴(710P)과 제1 공통 가지 패턴(610P) 사이에는 제1 발광 소자(350a)가, 제2 화소 가지 패턴(720P)과 제2 공통 가지 패턴(620P) 사이에는 제2 발광 소자(350b)가, 제3 화소 가지 패턴(730P)과 제3 공통 가지 패턴(630P) 사이에는 제3 발광 소자(350c)가 정렬될 수 있다. 이에 따라, 각 발광 소자(350a, 350b, 350c)들은 각각 제1 화소(PX1), 제2 화소(PX3) 및 제3 화소(PX3)를 구성할 수 있다.
상술한 바와 같이, 발광 소자(350)를 정렬시킬 때, 공통 가지 패턴(600P)과 화소 가지 패턴(700P) 사이에 전기장을 형성하여 유전영동법(Dielectrophoresis)을 이용할 수 있다. 이에 대한 자세한 설명은 도 9 및 도 10이 참조된다. 도 9는 표시 장치에 발광 소자가 정렬되는 과정을 개략적으로 나타내고, 도 10은 표시 장치에 전기장에 의한 커패시턴스가 형성되는 것을 개략적으로 나타낸다.
도 9를 참조하면, 발광 소자(350)가 포함된 용액(S)을 표시 장치(10)에 도포하고, 전기장(E)을 형성하여 발광 소자(350)에 유전영동힘을 가해 정렬시킬 수 있다. 절연기판층(310) 상에 배치된 복수의 배선(600, 700)들의 적어도 일부, 예를 들어 공통 가지 패턴(600P)과 화소 가지 패턴(700P)은 발광 소자(350)를 정렬하기 위해 화소(PX) 내에 전기장(E)을 형성하는 데에 활용될 수 있다. 전기장(E)은 절연기판층(310) 상에 도포된 용액(S) 내에 포함된 발광 소자(350)에 유전영동힘(Dielectrophoresis force)을 인가할 수 있다. 몇몇 실시예에서, 공통 가지 패턴(600P)과 화소 가지 패턴(700P)이 서로 마주보는 각 끝 단부에 발광 소자(350)가 정렬되도록 유전영동힘이 인가될 수 있다.
도 5를 참조하여 상술한 바와 같이, 절연기판층(310) 상에는 제1 격벽(381)과 제2 격벽(382)이 배치되고, 그 상부에 각각 격벽 반사층(331, 341)과 격벽 전극층(332, 342)가 배치될 수 있다. 여기서, 격벽 반사층(331, 341)과 격벽 전극층(332, 342)은 제1 격벽(381)과 제2 격벽(382)상에서 공통 가지 패턴(600P)과 화소 가지 패턴(700P)을 구성할 수 있다. 다만, 도 9에서는 설명의 편의를 위해 격벽(381, 382)상에 단층의 공통 가지 패턴(600P)과 화소 가지 패턴(700P)이 형성된 것으로 도시하고 있다. 다만, 이에 제한되지 않으며 다른 도면을 참조하여 상술한 바와 동일한 것으로 이해될 수 있다.
도 10을 참조하면, 서로 이격되어 배치되는 공통 가지 패턴(600P)과 화소 가지 패턴(700P) 사이에는 발광 소자(350)가 정렬되는 정렬영역(AA)과 발광 소자(350)가 정렬되지 않는 비정렬영역(NAA)이 정의될 수 있다. 공통 가지 패턴(600P)의 일 단부가 접지(GND) 되고, 화소 가지 패턴(700P)에 교류 전원(AC)이 인가되면, 서로 이격되어 배치된 공통 가지 패턴(600P)과 화소 가지 패턴(700P)에 전기장에 의한 커패시턴스(C)가 형성될 수 있다. 즉, 교류 전원(AC)에 의한 커패시턴스(C)는 정렬영역(AA)에만 형성되고, 비정렬영역(NAA) 또는 도 10의 D 영역에는 형성되지 않을 수 있다.
교류 전원(AC)은 화소 줄기 배선(750)의 일 단부에 연결된 신호인가패드(PAD)에서 인가되어 화소 가지 패턴(700P)으로 전달될 수 있다. 교류 전원(AC)의 전압의 세기는 제1 방향(D1)으로 연장되는 화소 줄기 배선(750)의 타측부, 또는 제2 방향(D2)으로 분지되는 화소 가지 패턴(700P)의 끝 단부로 갈수록 교류 전원(AC) 전압의 세기가 약해질 수도 있다.
일 실시예에 따른 표시 장치(10)는 공통 가지 패턴(700P)과 화소 가지 패턴(600P) 중 적어도 일부를 연속적으로 배치하여, 교류 전원(AC)에 의한 커패시턴스(C)가 비정렬영역(NAA)에는 형성되지 않고, 정렬영역(AA)에만 형성되도록 할 수 있다. 이에 따라, 교류 전원(AC)의 전압강하를 최소화 할 수 있고, 표시 장치(10)의 전면에 있어서 균일한 교류 전원(AC)을 인가할 수 있다. 따라서, 발광 소자(350)가 정렬영역(AA)에만 정렬되고, 발광 소자(350)의 정렬에 필요한 최소의 전압세기를 유지하여 정렬 불량을 해소할 수 있다.
마지막으로, 도면에서는 도시하지 않았으나, 화소 줄기 배선(750)의 적어도 일부를 패터닝하여 줄기 분리배선(750a) 및 줄기 이격부(750b)를 형성한다. 상기 패터닝하는 단계는 통상적인 마스크 공정을 수행할 수 있으나, 이에 제한되지 않고 레이저를 통해 배선을 단선시킬 수도 있다. 줄기 분리배선(750a)은 서로 전기적으로 분리되되, 각각 화소 가지 배선(610, 620, 630)과 연결되어 서로 다른 전기 신호를 인가할 수 있다. 이에 대한 보다 자세한 설명은 상술한 바와 동일하다.
줄기 분리배선(750a)에 의해 화소 줄기 배선(750)이 분리되면, 각각의 화소는 제1 타입 화소(Flip 1) 또는 제2 타입 화소(Flip 2)의 구조를 가질 수 있다. 예컨대, 제1 화소 가지 배선(710)과 제1 공통 가지 배선(610)은 제1 타입 화소(Flip 1)와 동일한 구조를 가진다. 제1 화소(PX1)에 인접한 제2 화소(PX2)의 경우, 제2 공통 가지 배선(620)과 제2 화소 가지 배선(720)이 제2 타입 화소(Flip 2)의 구조를 가진다. 제1 화소(PX1)와 제2 화소(PX2)는 경계를 기준으로 대칭구조를 가지고, 제1 공통 가지 배선(610)을 기준으로 좌측과 우측에는 각각 제1 화소 가지 배선(710) 및 제2 공통 가지 배선(620)이 배치된다. 제1 공통 가지 배선(610)과 제2 공통 가지 배선(620) 사이에는 교류 전원(AC)에 의한 커패시턴스(C)가 생기지 않는다.
제2 화소 가지 배선(720)의 경우, 도면상 우측에 제3 화소 가지 배선(730)이 배치되고, 제1 타입 화소(Flip 1) 구조로 제3 공통 가지 배선(630)이 배치될 수 있다. 제3 화소 가지 배선(730)을 기준으로, 좌측과 우측에는 각각 제2 화소 가지 배선(720)과 제3 공통 가지 배선(630)이 배치될 수 있다. 제 2화소 가지 배선(720)과 제3 화소 가지 배선(730) 사이에는 교류 전원(AC)에 의한 커패시턴스가 생기지 않아 발광 소자(350)가 정렬되지 않는다.
이상과 같은 방법을 통해 도 1의 표시 장치(10)를 제조할 수 있다. 표시 장치(10)는 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)이 각각 일부가 연속적으로 분지될 수 있다. 공통 가지 배선(610, 620, 630)과 화소 가지 배선(710, 720, 730)이 배치되는 각 화소(PX)는 가지 배선의 배치구조가 화소(PX)의 경계를 기준으로 대칭될 수 있다. 이에 따라, 발광 소자(350)를 정렬할 때 비정렬영역(NAA)에 불필요한 커패시턴스(C)의 형성을 제거하여 교류 전원(AC)의 전압강하를 최소화할 수 있다. 따라서, 표시 장치(10)의 전 영역에 균일한 발광 소자(350)를 정렬할 수 있다.
이하에서는, 본 발명의 다른 실시예들에 대하여 설명하기로 한다. 다른 도면들을 참조하여 설명되는 다른 실시예들은 표시 장치(10)에 배치되는 복수의 배선(400)들의 가능한 구조나 배치 관계 등을 예시한다. 다만, 본 발명이 반드시 이에 제한되는 것은 아니다.
먼저, 도 11 및 도 12를 참조하여, 다른 실시예에 따른 분리배선의 구조와 배치에 대하여 설명한다.
도 11 및 도 12는 다른 실시예들에 따른 표시 장치의 평면도이다.
도 11을 참조하면, 다른 실시예에 따른 표시 장치(10_1)는 화소 가지 배선(710_1, 720_1, 730_1)이 각각 가지 분리배선(710a_1, 720a_1, 730a_1)을 포함할 수 있다. 그리고, 각각의 화소 가지 배선(710_1, 720_1, 730_1)은 가지 이격부(710b_1, 720b_1, 730b_1)를 포함하여, 가지 분리배선(710a_1, 720a_1, 730_1)이 화소 줄기 배선(750_1)과 전기적으로 분리될 수 있다.
구체적으로 설명하면, 제1 화소(PX1)의 제1 화소 가지 배선(710_1)은 화소 줄기 배선(750_1)과 전기적으로 분리될 수 있다. 제1 화소 가지 배선(710_1)은 제1 가지 분리배선(710a_1)과 제1 가지 이격부(710b_1)를 포함하고, 제1 가지 분리배선(710a_1)과 화소 줄기 배선(750_1) 사이에는 제1 가지 이격부(710b_1)가 배치될 수 있다. 제1 가지 분리배선(710a_1)과 제1 가지 이격부(710b_1)는 제1 화소 가지 배선(710_1)이 연장되는 제2 방향(D2)으로 정렬될 수 있다.
제2 가지 분리배선(720a_1) 및 제2 가지 이격부(720b_1)와 제3 가지 분리배선(730a_1) 및 제3 가지 이격부(730b_1)도 상술한 바와 동일한 구조를 가질 수 있다. 이에 대한 자세한 설명은 생략하기로 한다.
가지 분리배선(710a_1, 720a_1, 730a_1)은 화소 줄기 배선(750_1)과 전기적으로 분리될 수 있다. 도면에서는 도시하지 않았으나 각각의 가지 분리배선(710a_1, 720a_1, 730a_1)은 서로 다른 박막 트랜지스터와 전기적으로 컨택될 수 있다. 가지 분리배선(710a_1, 720a_1, 730a_1)은 다른 가지 분리배선(710a_1)들과는 서로 다른 전기신호를 인가받을 수 있고, 각 가지 분리배선(710a_1, 720a_1, 730a_1)과 공통 가지 배선(610_1, 620_1, 630_1)은 서로 다른 화소(PX)를 구성할 수 있고, 이들 사이에 배치되는 서로 다른 발광 소자(350)는 각각 별도로 구동될 수 있다.
다음으로, 도 12를 참조하면, 또 다른 실시예에 따른 표시 장치(10_2)는 화소 가지 배선(710_2, 720_2, 730_2,)이 각각 가지 줄기배선(710a_2, 720a_2, 730a_2)을 하나 이상 포함할 수 있다.
구체적으로 설명하면, 제1 화소(PX1)의 제1 화소 가지 배선(710_2)은 화소 줄기 배선(750_2)과 전기적으로 분리되되, 복수의 제1 가지 분리배선(710a_2)과 제1 가지 이격부(710b_2)를 포함할 수 있다. 제1 가지 분리배선(710a_2)과 화소 줄기 배선(750_2) 사이에는 제1 가지 이격부(710b_2)가 배치될 수 있다. 또한, 각각의 제1 가지 분리배선(710a_2)들 사이에도 제1 가지 이격부(710b_2)들이 배치될 수 있다. 복수의 제1 가지 분리배선(710a_2)과 제1 가지 이격부(710b_2)는 제1 화소 가지 배선(710_1)이 연장되는 제2 방향(D2)으로 정렬될 수 있다.
이에 따라, 복수의 제1 가지 분리배선(710a_2)들은 이격되어 대향하도록 배치된 제1 공통 가지 배선(610_2)과 각각 하나의 화소(PX)를 구성할 수 있다. 즉, 도 11과 달리 하나의 제1 화소 가지 배선(710_2)이 복수의 화소(PX)들을 구성할 수 있다. 제1 화소 가지 배선(710_2)과 제1 공통 가지 배선(610_2) 사이에는 동일한 색을 발광하는 발광 소자(350)가 배치되나, 복수의 제1 가지 분리배선(710a_2)에 의해 각각 별도로 구동될 수 있다.
제2 화소(PX2)의 제2 가지 분리배선(720a_2)과 제3 화소(PX3)의 제3 가지 분리배선(730a_2)도 상기와 동일하게 설명될 수 있으며, 그 이외의 구조들은 도 11에서 설명한 바와 동일하다. 이에 대한 자세한 설명은 생략하기로 한다.
따라서, 도면에서 도시하는 바와 같이 복수의 타입 화소(Flip 1, Flip 2)들이 제1 방향(D1)과 제2 방향(D2)으로 배열될 수 있다. 예컨대, 적색(R)을 표시하는 제1 화소(PX1)에 제1 타입 화소(Flip 1)가 제2 방향(D2)으로 배열될 수 있다. 제1 화소(PX1)와 제1 방향(D1)으로 인접한 제2 화소(PX2)에는 제2 타입 화소(Flip 2)가 제2 방향(D2)으로 배열될 수 있다. 동일하게 적색(R)을 표시하는 제1 화소(PX1)와 제4 화소(PX4)에는 각각 제2 방향(D2)으로 배열되는 제1 타입 화소(Flip 1)와 제2 타입 화소(Flip 2)가 배열될 수 있다. 서로 다른 타입 화소(Flip 1, Flip 2)의 경계에는 동일한 가지 배선인 화소 가지 배선 또는 공통 가지 배선이 배치되어 교류 전원에 의한 커패시턴스가 형성되지 않는다.
반면에, 제2 방향(D2)으로 배열되는 동일한 타입 화소(Flip1, Flip2)들은 경우에 따라서 일부 배선, 예컨대 공통 가지 배선을 공유할 수도 있다. 도면에서 도시된 바와 같이, 다른 가지 배선인 화소 가지 배선이 전기적으로 분리되어 제2 방향(D2)으로 배열된 동일한 타입 화소(Flip 1, Flip 2)들도 각각 별개로 구동될 수 있다.
한편, 도 7에 도시된 서로 인접하여 배치된 화소 가지 패턴(700P)들은 공통 줄기 배선(650)에서 이격되어 종지된 끝 단부가 서로 연결될 수 있다. 임의의 화소 가지 패턴(700P)이 인접하게 이격된 다른 화소 가지 패턴(700P)과 상기 끝 단부가 연결되는 경우, 화소 줄기 배선(750)에서 인가되는 교류 전원(AC)의 평균 전압강하를 감소시킬 수 있다. 이에 대한 보다 상세한 설명은 도 13 내지 도 15가 참조된다.
도 13 내지 도 15는 또 다른 실시예에 따른 표시 장치와 이의 제조방법을 개략적으로 나타내는 단면도이다.
도 13 내지 도 15를 참조하면, 또 다른 실시예에 따른 표시 장치(10_3, 도 15에 도시)의 제조시, 절연기판층(310)에 형성되는 배선층(ACL_3)에서 임의의 화소 가지 패턴(700P_3)들 중 적어도 일부는 끝 단부가 서로 연결될 수 있다. 임의의 공통 가지 패턴(600P_3)도 동일하게 끝 단부가 서로 연결될 수 있다.
구체적으로, 먼저 도 14에 도시된 바와 같이, 공통 가지 패턴(600P_3)과 화소 가지 패턴(700P_3)은 각각 둘 이상의 패턴이 하나의 쌍을 이루며 분지되되, 상기 하나의 쌍을 이루는 패턴들은 각각의 끝 단부가 서로 연결될 수 있다.
공통 가지 패턴(600P_3)은 공통 줄기 배선(650_3)에서 서로 이격되어 분지되되, 화소 줄기 배선(750_3)으로부터 이격되어 종지된다. 공통 가지 패턴(600P_3)들 중 비교적 인접하게 분지되는 패턴들의 화소 줄기 배선(750_3)과 대향하는 단부는 서로 연결될 수 있다.
화소 가지 패턴(700P_3)은 화소 줄기 배선(750_3)에서 서로 이격되어 분지되되 공통 줄기 배선(650_3)으로부터 이격되어 종지된다. 화소 가지 패턴(700P_3)들 중 비교적 인접하게 분지되는 패턴들의 공통 줄기 배선(650_3)과 대향하는 단부는 서로 연결될 수 있다.
화소 줄기 배선(750_3)을 통해 인가되는 교류 전원(AC)은 화소 가지 패턴(700P_3)을 따라 전압이 약해질 수 있다. 도 13과 같이 화소 가지 패턴(700P_3)의 공통 줄기 배선(650_3)과 대향하는 끝 단부가 서로 연결되는 경우, 교류 전원(AC)의 전압강하가 상기 연결된 끝 단부에서 회복될 수 있다. 즉, 화소 가지 패턴(700P_3)이 연장된 방향으로 형성되는 교류 전원(AC)의 평균적인 전압강하를 절감할 수 있다. 이에 따라, 교류 전원(AC)으로부터 비교적 먼 거리에 배치되는 가지 패턴들에도 인접하여 배치되는 가지 패턴과 유사한 수준의 교류 전원(AC)을 인가할 수 있다. 따라서, 표시 장치(10_3)의 전면에 있어서 발광 소자(350)를 균일하게 정렬할 수 있다.
다음으로 도 14를 참조하면, 공통 가지 패턴(600P_3)과 화소 가지 패턴(700P_3)이 서로 이격된 영역에 복수의 발광 소자(350)를 정렬한다. 공통 가지 패턴(600P_3)과 화소 가지 패턴(700P_3)은 발광 소자(350)를 정렬하여 공통 가지 배선(610_3, 620_3, 630_3)과 화소 가지 배선(710_3, 720_3, 730_3)을 구성할 수 있다. 이에 대한 설명은 도 8을 참조하여 상술한 바와 동일하다.
마지막으로 도 15를 참조하면, 각 화소 가지 배선(710_3, 720_3, 730_3)을 패터닝하여 가지 분리배선(710a_3, 720a_3, 730a_3)을 형성한다. 도 15의 경우, 도 12와 같이 각 화소 가지 배선(710_3, 720_3, 730_3)이 복수의 가지 분리배선(710a_3, 720a_3, 730a_3)과 가지 이격부(710b_3, 720b_3, 730b_3)을 포함할 수 있다. 각 가지 분리배선(710a_3, 720a_3, 730a_3)들은 공통 가지 배선(610_3, 620_3, 630_3)과 이격되어 대향하도록 배치되어 각각 하나의 화소(PX)를 구성할 수 있다. 이에 대한 보다 자세한 설명은 도 12와 동일하므로 생략하기로 한다.
다만, 도 15의 경우, 화소 가지 패턴(600P_3)의 끝 단부가 서로 연결될 수 있다. 복수의 화소 가지 배선(710_3, 720_3, 730_3)들은 상기 연결된 끝 단부도 전기적으로 분리되어 각각 가지 분리배선(710a_3, 720a_3, 730a_3)을 구성할 수 있다. 도 15에 도시된 바와 같이, 상기 연결된 끝 단부에 배치되는 가지 이격부(710b_3', 720b_3', 730b_3')는 인접한 화소 가지 배선, 예컨대 제2 화소 가지 배선(720_3)과 제3 화소 가지 배선(730_3)이 이격된 간격보다 짧을 수 있다. 이에 따라, 상기 연결된 끝 단부에 배치되는 제2 가지 분리배선(720a_3')과 제3 가지 분리배선(730a_3')은 서로 대향하는 방향으로 일부가 돌출될 수 있다. 다만, 이에 제한되지 않으며, 상기 연결된 끝 단부에 배치되는 가지 이격부(710b_3', 720b_3', 730c_3')는 제2 화소 가지 배선(720_3)과 제3 화소 가지 배선(730_3)이 이격된 간격과 길이가 일치할 수도 있다. 이 경우, 상기 연결된 끝 단부에 배치되는 제2 가지 분리배선(720a_3')과 제3 가지 분리배선(730a_3')은 서로 돌출되지 않고 다른 제2 가지 분리배선(720a_3) 및 제3 가지 분리배선(730a_3)과 실질적으로 정렬될 수 있다.
다만, 이에 제한되지 않는다. 도 15의 경우, 화소 가지 배선(710_3, 720_3, 730_3)들이 복수의 가지 분리배선(710_3, 720_3, 730_3)들을 포함하는 것을 도시하고 있으나, 경우에 따라서는 도 1의 표시 장치(10)와 같이, 화소 줄기 배선(750_3)이 줄기 분리배선(미도시)을 포함할 수 있다. 또한, 도 11의 표시 장치(10_1)와 같이, 화소 가지 배선(710_3, 720_3, 730_3)이 각각 하나의 가지 분리배선만을 포함할 수도 있다. 각 화소 가지 배선(710_3, 720_3, 730_3)의 서로 연결되는 끝 단부가 패터닝되어 인접한 화소(PX)들이 전기적으로 분리되는 구조라면 특별히 제한되지 않는다. 이들의 구조에 대한 설명은 상술한 바와 동일하므로, 보다 자세한 설명은 생략하기로 한다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
10: 표시 장치
310: 절연기판층
350: 발광 소자
380: 격벽
600: 공통 배선
610, 620, 630: 공통 가지 배선 650: 공통 줄기 배선
700: 화소 배선
710, 720, 730: 화소 가지 배선 750: 화소 줄기 배선
750a: 줄기 분리배선 750b: 줄기 이격부
710a, 720a, 730a: 가지 분리배선 710b, 720b, 730b: 가지 이격부
ACL: 배선층
Flip 1: 제1 타입 화소 Flip 2: 제2 타입 화소
600F: 타입 공통 전극 700F: 타입 화소 전극

Claims (20)

  1. 일 측부에 제1 방향으로 연장되어 배치된 제1 화소 가지 배선 및 상기 일 측부와 대향하는 타 측부에 상기 제1 방향으로 연장되어 배치된 제1 공통 가지 배선을 포함하는 제1 타입 화소;
    상기 일 측부에 상기 제1 방향으로 연장되어 배치된 제2 공통 가지 배선 및 상기 일 측부와 대향하는 타 측부에 상기 제2 방향으로 연장되어 배치된 제2 화소 가지 배선을 포함하는 제2 타입 화소;
    상기 제1 화소 가지 배선과 상기 제1 공통 가지 배선 사이에 배치된 제1 발광 소자; 및
    상기 제2 공통 가지 배선과 상기 제2 화소 가지 배선 사이에 배치된 제2 발광 소자를 포함하되,
    상기 제1 타입 화소와 상기 제2 타입 화소는 상기 제1 방향과 교차하는 제2 방향으로 배치된, 표시 장치.
  2. 제1 항에 있어서,
    상기 제1 타입 화소와 상기 제2 타입 화소는 각각 적어도 하나가 상기 제2 방향으로 서로 교번적으로 배치된, 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 공통 가지 배선과 상기 제2 공통 가지 배선은 적어도 일부가 전기적으로 연결된, 표시 장치.
  4. 제3 항에 있어서,
    상기 표시 장치는,
    상기 제2 화소 가지 배선으로부터 상기 제2 방향의 일 방향으로 이격되어 상기 제2 공통 가지 배선이 배치되고,
    상기 제2 방향의 상기 일 방향의 반대방향으로 이격되어 배치되는 제3 화소 가지 배선을 더 포함하는, 표시 장치.
  5. 제4 항에 있어서,
    상기 제2 화소 가지 배선과 상기 제3 화소 가지 배선은 각각 상기 제1 방향의 일 단부에서 서로 마주보는 방향으로 적어도 일부가 돌출된, 표시 장치.
  6. 제5 항에 있어서,
    상기 제2 타입 화소 중 적어도 어느 하나는 상기 제1 발광 소자를 포함하는, 표시 장치.
  7. 제1 항에 있어서,
    상기 표시 장치는 적어도 하나의 상기 제1 타입 화소가 상기 제1 방향으로 배치된, 표시 장치.
  8. 제7 항에 있어서,
    상기 제1 방향으로 배치되는 상기 제1 타입 화소들은 각각의 상기 제1 공통 가지 배선들이 상기 제1 방향으로 연장되어 연결된, 표시 장치.
  9. 제8 항에 있어서,
    상기 표시 장치는,
    상기 제2 방향으로 연장되어 배치된 공통 줄기 배선을 더 포함하고,
    상기 제1 방향으로 연장되어 연결된 상기 제1 공통 가지 배선들은 상기 공통 줄기 배선과 연결된, 표시 장치.
  10. 제7 항에 있어서,
    상기 제1 방향으로 배치되는 상기 제1 타입 화소들은 각각의 상기 제1 화소 가지 배선들이 서로 이격되되, 상기 제1 방향으로 정렬되어 배치된, 표시 장치.
  11. 제1 방향으로 연장된 화소열로서, 제1 타입 화소 및 제2 타입 화소가 교대 배열된 화소열을 포함하며,
    상기 제1 타입 화소 및 상기 제2 타입 화소는 각각 화소 전극, 상기 화소 전극과 대향하는 공통 전극, 및 상기 화소 전극과 상기 공통 전극 사이에 배치된 발광 소자를 포함하고,
    상기 제1 타입 화소는 상기 화소 전극이 상기 공통 전극의 상기 제1 방향 일측에 위치하고,
    상기 제2 타입 화소는 상기 공통 전극이 상기 화소 전극의 상기 제1 방향 타측에 위치하는, 표시 장치.
  12. 제11 항에 있어서,
    상기 제1 타입 화소 및 상기 제2 타입 화소의 상기 화소 전극 및 상기 공통 전극은 각각 상기 제1 방향과 교차하는 제2 방향을 따라 연장되는 부분을 포함하는, 표시 장치.
  13. 제12 항에 있어서,
    상기 제1 방향으로 연장된 공통 줄기 배선을 더 포함하되, 상기 제1 타입 화소의 상기 공통 전극은 제1 공통 가지 패턴을 포함하고,
    상기 제1 타입 화소에 인접한 상기 제2 타입 화소의 상기 공통 전극은 상기 제1 공통 가지 패턴과 분리되어 대향하는 제2 공통 가지 패턴을 포함하며,
    상기 제1 공통 가지 패턴 및 상기 제2 공통 가지 패턴은 상기 공통 줄기 배선과 연결되는, 표시 장치.
  14. 제13 항에 있어서,
    상기 제1 공통 가지 패턴 및 상기 제2 공통 가지 패턴은 단부가 서로 연결되어 있는, 표시 장치.
  15. 기판 상에 제1 방향으로 연장된 제1 화소 배선, 상기 제1 화소 배선의 상기 제1 방향과 교차하는 제2 방향의 일 측부에 배치되는 제2 화소 배선 및 상기 제1 화소 배선의 상기 일 측부와 반대방향인 타 측부에 배치되는 제1 공통 배선을 포함하는 도전층을 형성하는 단계;
    상기 제1 화소 배선과 상기 제1 공통 배선 사이에 발광 소자를 정렬시키는 단계; 및
    상기 제1 방향으로 연장된 상기 제1 화소 배선의 중 적어도 일부를 패터닝하여 분리배선을 형성하는 단계를 포함하는, 표시 장치의 제조 방법.
  16. 제15 항에 있어서,
    상기 도전층은 상기 제2 화소 배선의 상기 제1 화소 배선이 배치된 방향의 반대 방향에 배치되는 제2 공통 배선을 더 포함하되, 상기 제2 화소 배선과 상기 제2 공통 배선은 서로 이격되어 배치되는, 표시 장치의 제조 방법.
  17. 제16 항에 있어서,
    상기 도전층을 형성하는 단계에서, 상기 제1 화소 배선과 상기 제2 화소 배선은 적어도 일부가 서로 연결된, 표시 장치의 제조 방법.
  18. 제17 항에 있어서,
    상기 분리 배선을 형성하는 단계는,
    상기 제1 화소 배선과 상기 제2 화소 배선의 연결된 영역을 패터닝하여 각각 전기적으로 분리하는 단계를 포함하는, 표시 장치의 제조 방법.
  19. 제17 항에 있어서,
    상기 도전층은 상기 제2 방향으로 연장되어 배치되는 공통 줄기 배선을 더 포함하고,
    상기 제1 공통 배선과 상기 제2 공통 배선은 상기 제1 방향으로 연장되어 공통 줄기 배선과 연결되는, 표시 장치의 제조 방법.
  20. 제19 항에 있어서,
    상기 발광 소자를 정렬시키는 단계는,
    상기 공통 줄기 배선의 일 단부가 접지되고 상기 제1 화소 배선과 상기 제2 화소 배선에 정렬전원이 인가되는 단계; 및
    상기 제1 화소 배선과 상기 제1 공통 가지 배선 사이에 커패시턴스가 형성되는 단계를 포함하는, 표시 장치의 제조 방법.
KR1020180077092A 2018-07-03 2018-07-03 표시 장치 및 이의 제조방법 KR20200004482A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020180077092A KR20200004482A (ko) 2018-07-03 2018-07-03 표시 장치 및 이의 제조방법
US16/261,385 US11424308B2 (en) 2018-07-03 2019-01-29 Display device and method of manufacturing the same
CN201910404689.7A CN110676262A (zh) 2018-07-03 2019-05-15 显示设备及制造其的方法
US17/821,278 US11751454B2 (en) 2018-07-03 2022-08-22 Display device and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180077092A KR20200004482A (ko) 2018-07-03 2018-07-03 표시 장치 및 이의 제조방법

Publications (1)

Publication Number Publication Date
KR20200004482A true KR20200004482A (ko) 2020-01-14

Family

ID=69068747

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180077092A KR20200004482A (ko) 2018-07-03 2018-07-03 표시 장치 및 이의 제조방법

Country Status (3)

Country Link
US (2) US11424308B2 (ko)
KR (1) KR20200004482A (ko)
CN (1) CN110676262A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210202662A1 (en) * 2019-12-31 2021-07-01 Lg Display Co., Ltd. Display Device and Method of Manufacturing Same
WO2021225284A1 (ko) * 2020-05-04 2021-11-11 삼성디스플레이 주식회사 표시 장치
WO2022215963A1 (ko) * 2021-04-07 2022-10-13 삼성디스플레이 주식회사 표시 장치의 제조 방법 및 표시 장치
US11950479B2 (en) 2020-11-23 2024-04-02 Samsung Display Co., Ltd. Display device and method for fabricating the same

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115699323A (zh) * 2020-05-26 2023-02-03 三星显示有限公司 显示装置
CN113571543B (zh) * 2021-07-14 2023-12-19 深圳市华星光电半导体显示技术有限公司 微发光二极管显示面板及其制备方法、显示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004031109B4 (de) * 2003-12-30 2016-03-31 Lg Display Co., Ltd. Organisches Lumineszenzdisplay vom Doppeltafeltyp sowie Verfahren zum Herstellen desselben
KR20090021938A (ko) * 2007-08-29 2009-03-04 엘지디스플레이 주식회사 액정표시장치
US9305496B2 (en) 2010-07-01 2016-04-05 Semiconductor Energy Laboratory Co., Ltd. Electric field driving display device
KR20150099651A (ko) * 2014-02-21 2015-09-01 삼성디스플레이 주식회사 액정 표시 장치
US10083990B2 (en) * 2014-08-29 2018-09-25 Lg Display Co., Ltd. Thin film transistor substrate and display device using the same
KR102448611B1 (ko) * 2015-10-30 2022-09-27 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102610027B1 (ko) * 2016-03-04 2023-12-11 삼성디스플레이 주식회사 표시 장치
KR20180007025A (ko) 2016-07-11 2018-01-22 삼성디스플레이 주식회사 초소형 발광 소자를 포함하는 픽셀 구조체, 표시장치 및 그 제조방법
KR101782889B1 (ko) 2016-07-21 2017-09-28 피에스아이 주식회사 휘도가 향상된 풀-컬러 led 디스플레이 및 그 제조방법
CN110024142B (zh) * 2016-11-24 2023-02-17 Lg伊诺特有限公司 半导体器件和包括半导体器件的显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210202662A1 (en) * 2019-12-31 2021-07-01 Lg Display Co., Ltd. Display Device and Method of Manufacturing Same
WO2021225284A1 (ko) * 2020-05-04 2021-11-11 삼성디스플레이 주식회사 표시 장치
US11950479B2 (en) 2020-11-23 2024-04-02 Samsung Display Co., Ltd. Display device and method for fabricating the same
WO2022215963A1 (ko) * 2021-04-07 2022-10-13 삼성디스플레이 주식회사 표시 장치의 제조 방법 및 표시 장치

Also Published As

Publication number Publication date
US20200013841A1 (en) 2020-01-09
US20220406876A1 (en) 2022-12-22
US11424308B2 (en) 2022-08-23
US11751454B2 (en) 2023-09-05
CN110676262A (zh) 2020-01-10

Similar Documents

Publication Publication Date Title
US11817474B2 (en) Display device
KR102587133B1 (ko) 표시 장치
KR102606922B1 (ko) 표시 장치 및 그 제조 방법
KR102607727B1 (ko) 표시 장치
KR20200004482A (ko) 표시 장치 및 이의 제조방법
KR102545982B1 (ko) 표시 장치 및 그 제조 방법
KR102588659B1 (ko) 표시 장치
JP7391949B2 (ja) 表示装置およびその製造方法
KR102654268B1 (ko) 표시 장치
KR20210143969A (ko) 표시 장치
KR102661100B1 (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
E90F Notification of reason for final refusal