KR20190101771A - 보호 회로를 포함하는 디스플레이 구동 회로 - Google Patents

보호 회로를 포함하는 디스플레이 구동 회로 Download PDF

Info

Publication number
KR20190101771A
KR20190101771A KR1020180022139A KR20180022139A KR20190101771A KR 20190101771 A KR20190101771 A KR 20190101771A KR 1020180022139 A KR1020180022139 A KR 1020180022139A KR 20180022139 A KR20180022139 A KR 20180022139A KR 20190101771 A KR20190101771 A KR 20190101771A
Authority
KR
South Korea
Prior art keywords
terminal
voltage
source
circuit
gamma
Prior art date
Application number
KR1020180022139A
Other languages
English (en)
Other versions
KR102519744B1 (ko
Inventor
박현준
이홍국
김동휘
한동균
배종곤
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020180022139A priority Critical patent/KR102519744B1/ko
Priority to US16/970,229 priority patent/US11205362B2/en
Priority to PCT/KR2019/002181 priority patent/WO2019164322A1/ko
Priority to EP19757297.7A priority patent/EP3751547A4/en
Publication of KR20190101771A publication Critical patent/KR20190101771A/ko
Application granted granted Critical
Publication of KR102519744B1 publication Critical patent/KR102519744B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/13338Input devices, e.g. touch panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0272Details of drivers for data electrodes, the drivers communicating data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0266Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using field effect transistors as protective elements

Abstract

하나 이상의 픽셀들을 포함하는 디스플레이 패널; 제1 전원으로부터 전력을 공급받는 하나 이상의 게이트 드라이버들(gate drivers); 및 상기 디스플레이 패널을 구동하기 위한 디스플레이 구동 회로를 포함하고, 상기 하나 이상의 게이트 드라이버들 중 어느 하나의 게이트 드라이버는 상기 하나 이상의 픽셀들 중 제1 픽셀과 연결되고, 상기 디스플레이 구동 회로는, 제1 소스 드라이버가 포함된 하나 이상의 소스 드라이버들(source drivers); 및 상기 제1 소스 드라이버와 연결된 적어도 하나의 보호 회로(protection circuit)를 포함하고, 상기 제1 소스 드라이버는 상기 제1 전원과 구별되는 제2 전원으로부터 전력을 공급받고 상기 제1 픽셀과 연결된 하나 이상의 증폭기 회로들을 포함하고, 상기 적어도 하나의 보호 회로는 상기 하나 이상의 증폭기 회로들의 전원 입력 단자와 연결되고, 상기 적어도 하나의 보호 회로의 적어도 일부는 상기 제2 전원과 상기 전원 입력 단자 사이에서 분기되어 상기 디스플레이 구동 회로의 그라운드와 연결된 전자 장치가 개시된다. 이 외에도 명세서를 통해 파악되는 다양한 실시 예가 가능하다.

Description

보호 회로를 포함하는 디스플레이 구동 회로{DISPLAY DRIVER INTEGRATED CIRCUIT INCLUDING PROTECTION CIRCUIT}
본 문서에서 개시되는 실시 예들은, 높은 해상도를 갖는 디스플레이에서 전원의 급격한 변화에 따른 입력 전압의 변화를 방지하여 소스 드라이버를 보호하기 위한 기술과 관련된다.
이동통신 기술의 발달로, 스마트폰(smartphone), 웨어러블(wearable) 기기 등 디스플레이를 구비한 전자 장치가 광범위하게 보급되고 있다. 사용자는 디스플레이에서 출력되는 화면을 통해 사진이나 동영상의 촬영, 음악 파일이나 동영상 파일의 재생, 게임, 인터넷 등과 같은 다양한 기능들을 실행할 수 있다.
사용자의 터치 또는 외부의 자극에 의해 외부의 전하가 전자 장치의 디스플레이로 유입되는 경우 정전기 방전(electro-static discharging, ESD) 현상이 발생한다. 정전기 방전 현상이 발생하는 경우, 외부의 전하가 디스플레이 구동 회로로 유입된다.
디스플레이 구동 회로로 유입된 정전기 방전으로 인한 전하는 데이터 구동부의 전원 공급부로 유입된다. 전원 공급부로 전하가 유입되는 경우 전원 공급부의 전압의 크기는 정상적인 경우의 전원 전압의 크기보다 증가한다. 전원 공급부의 전압의 크기가 증가하는 경우, 전원 공급부로부터 전원 전압을 공급받는 데이터 구동부 내부의 증폭기(amplifier)들이 손상될 수 있다.
본 문서에서 개시되는 실시 예들은, 전술한 문제 및 본 문서에서 제기되는 과제들을 해결하기 위한 전자 장치를 제공하고자 한다.
본 문서에 개시되는 일 실시 예에 따른 전자 장치는, 하나 이상의 픽셀들을 포함하는 디스플레이 패널; 제1 전원으로부터 전력을 공급받는 하나 이상의 게이트 드라이버들(gate drivers); 및 상기 디스플레이 패널을 구동하기 위한 디스플레이 구동 회로를 포함하고, 상기 하나 이상의 게이트 드라이버들 중 어느 하나의 게이트 드라이버는 상기 하나 이상의 픽셀들 중 제1 픽셀과 연결되고, 상기 디스플레이 구동 회로는, 제1 소스 드라이버가 포함된 하나 이상의 소스 드라이버들(source drivers); 및 상기 제1 소스 드라이버와 연결된 적어도 하나의 보호 회로(protection circuit)를 포함하고, 상기 제1 소스 드라이버는 상기 제1 전원과 구별되는 제2 전원으로부터 전력을 공급받고 상기 제1 픽셀과 연결된 하나 이상의 증폭기 회로들을 포함하고, 상기 적어도 하나의 보호 회로는 상기 하나 이상의 증폭기 회로들의 전원 입력 단자와 연결되고, 상기 적어도 하나의 보호 회로의 적어도 일부는 상기 제2 전원과 상기 전원 입력 단자 사이에서 분기되어 상기 디스플레이 구동 회로의 그라운드와 연결된다.
또한, 본 문서에 개시되는 일 실시 예에 따른 디스플레이 구동 회로는, 하나 이상의 소스 드라이버들; 상기 하나 이상의 소스 드라이버들 중 제1 소스 드라이버와 연결되는 감마 블록(gamma block); 및 상기 제1 소스 드라이버와 연결된 적어도 하나의 보호 회로(protection circuit)를 포함하고, 상기 제1 소스 드라이버는, 하나 이상의 게이트 드라이버들에 전력을 공급하는 제1 전원과 구별되는 제2 전원으로부터 전력을 공급받고, 데이터 전압을 출력하는 하나 이상의 증폭기 회로들, 및 상기 하나 이상의 증폭기 회로들에 연결된 하나 이상의 디코더들(decoders)을 포함하고, 상기 적어도 하나의 보호 회로는 상기 하나 이상의 증폭기 회로들의 전원 입력 단자와 연결되고, 상기 적어도 하나의 보호 회로의 적어도 일부는 상기 제2 전원과 상기 전원 입력 단자 사이에서 분기되어 상기 디스플레이 구동 회로의 그라운드와 연결되고, 상기 적어도 하나의 보호 회로는, 제1 단자가 상기 제2 전원 및 상기 하나 이상의 증폭기 회로와 연결된 필터 소자, 상기 필터 소자의 제2 단자와 상기 그라운드 사이에 배치되는 저항, 및 상기 필터 소자의 상기 제2 단자와 연결되는 제어 단자, 상기 필터 소자의 상기 제1 단자와 연결되는 제1 단자, 및 상기 그라운드와 연결되는 제2 단자를 포함하는 스위칭 소자를 포함한다.
또한, 본 문서에 개시되는 일 실시 예에 따른 전자 장치는, 하나 이상의 픽셀들을 포함하는 디스플레이 패널; 제1 전원으로부터 전력을 공급받는 하나 이상의 게이트 드라이버들(gate drivers); 및 상기 디스플레이 패널을 구동하기 위한 디스플레이 구동 회로를 포함하고, 상기 하나 이상의 게이트 드라이버들 중 어느 하나의 게이트 드라이버는 상기 하나 이상의 픽셀들 중 제1 픽셀과 연결되고, 상기 디스플레이 구동 회로는, 제1 소스 드라이버가 포함된 하나 이상의 소스 드라이버들(source drivers), 상기 제1 소스 드라이버와 연결되는 감마 블록(gamma block), 상기 제1 소스 드라이버와 연결된 제1 보호 회로, 및 상기 감마 블록과 연결된 제2 보호 회로를 포함하고, 상기 제1 소스 드라이버는, 상기 제1 전원과 구별되는 제2 전원으로부터 전력을 공급받고, 상기 제1 픽셀과 연결된 하나 이상의 증폭기 회로들을 포함하고, 상기 제1 보호 회로는 상기 제2 전원과 상기 하나 이상의 증폭기 회로들의 제1 전원 입력 단자 사이에서 분기되어 상기 디스플레이 구동 회로의 그라운드와 연결되고, 상기 감마 블록은, 하나 이상의 감마 조정 회로들로부터 감마 기준 전압을 공급받아 감마 전압을 출력하는 하나 이상의 감마 스트링 회로들을 포함하고, 상기 제2 보호 회로는 상기 제2 전원과 상기 하나 이상의 감마 스트링 회로들의 제2 전원 입력 단자 사이에서 분기되어 상기 그라운드와 연결된다.
본 문서에 개시되는 실시 예들에 따르면, 정전기 방전 현상으로 외부의 전하가 전자 장치의 디스플레이로 유입되는 경우 전원 공급부에서 소스 드라이버 내부의 증폭기들로 전하가 유입되기 전에 보호 회로를 통하여 유입된 전하를 그라운드로 방출시킨다. 보호 회로가 유입된 전하를 방출시키는 경우, 정전기 방전 현상이 발생하더라도 증폭기에 유입된 전하가 전달되지 않아 증폭기가 손상되는 것을 방지할 수 있다. 이에 따라, 정전기 방전에 따른 증폭기의 손상으로 인하여 소스 드라이버에서 비정상적인 데이터 전압을 출력하는 것을 방지할 수 있다.
이 외에, 본 문서를 통해 직접적 또는 간접적으로 파악되는 다양한 효과들이 제공될 수 있다.
도 1은 일 실시 예에 따른 디스플레이 구동 회로 및 디스플레이 패널을 간략화한 블록도를 나타낸다.
도 2는 일 실시 예에 따른 디스플레이 구동 회로, 디스플레이 패널, 및 PCB의 상세 블록도를 나타낸다.
도 3은 일 실시 예에 따른 소스 드라이버의 상세 블록도를 나타낸다.
도 4는 일 실시 예에 따른 디스플레이 패널 및 소스 드라이버의 회로도를 나타낸다.
도 5는 일 실시 예에 따른 보호 회로의 상세 회로도를 나타낸다.
도 6은 일 실시 예에 따른 디스플레이 구동 회로의 상세 블록도를 나타낸다.
도 7은 다른 실시 예에 따른 디스플레이 구동 회로의 상세 블록도를 나타낸다.
도 8은 일 실시 예에 따른 감마 블록을 상세히 나타낸 회로도이다.
도 9는 일 실시 예에 따른 제1 전원 및 제2 전원을 간략화한 블록도를 나타낸다.
도 10은 일 실시 예에 따른 제1 전원의 상세 블록도를 나타낸다.
도 11은 다양한 실시 예에 따른 네트워크 환경 내의 전자 장치를 나타낸다.
도 12는 다양한 실시예들에 따른, 표시 장치의 블록도이다.
도면의 설명과 관련하여, 동일 또는 유사한 구성요소에 대해서는 동일 또는 유사한 참조 부호가 사용될 수 있다.
이하, 본 발명의 다양한 실시 예가 첨부된 도면을 참조하여 기재된다. 그러나, 이는 본 발명을 특정한 실시 형태에 대해 한정하려는 것이 아니며, 본 발명의 실시 예의 다양한 변경(modification), 균등물(equivalent), 및/또는 대체물(alternative)을 포함하는 것으로 이해되어야 한다.
도 1은 일 실시 예에 따른 디스플레이 구동 회로(100)(display driver integrated circuit; DDI) 및 디스플레이 패널(200)(display panel)을 간략화한 블록도를 나타낸다. 도 1에 도시된 디스플레이 구동 회로(100) 및 디스플레이 패널(200)은 도 11에 도시된 전자 장치(1101)에 포함될 수 있다.
일 실시 예에 따르면, 디스플레이 패널(200)은 중앙부에 화상을 표시하는 액티브 영역(210)(active area)을 가질 수 있다. 액티브 영역(210)은 복수 개의 픽셀(220)(pixel)들을 포함할 수 있다. 복수 개의 픽셀(220)들은 게이트 전압(gate voltage)에 의해 턴-온(turn-on) 되어 데이터 전압의 크기에 대응하여 소정의 밝기로 발광할 수 있다.
일 실시 예에 따르면, 디스플레이 패널(200)(display panel)은 액티브 영역(210)을 제외한 영역 상에서 제1 가장자리(201)와 제2 가장자리(202)를 가질 수 있다. 제1 가장자리(201)는 디스플레이 패널(200)의 단변과 인접한 테두리 영역으로 정의될 수 있다. 제2 가장자리(202)는 디스플레이 패널(200)의 장변과 인접한 테두리 영역으로 정의될 수 있다.
일 실시 예에 따르면, 디스플레이 구동 회로(100)는 디스플레이 패널(200)의 제1 가장자리(201) 상에 배치될 수 있다. 디스플레이 구동 회로(100)는 제1 가장자리(201)에서 디스플레이 패널(200)과 전기적으로 연결될 수 있다.
일 실시 예에 따르면, 디스플레이 구동 회로(100)는 디스플레이 패널(200)에 배치된 라인들과 전기적으로 연결될 수 있다. 예컨대, 디스플레이 구동 회로(100)는 디스플레이 패널(200)의 액티브 영역(210) 상에 서로 교차하도록 배치된 게이트 라인들(gate lines) 및 데이터 라인들(data lines)과 연결될 수 있다. 디스플레이 구동 회로(100)는 게이트 라인 및 데이터 라인을 통해 각종 신호를 송신할 수 있고, 게이트 라인 및 데이터 라인과 연결된 픽셀(220)들을 발광시킬 수 있다.
일 실시 예에 따르면, 디스플레이 구동 회로(100)는 게이트 드라이버(120)(gate driver) 및 복수 개의 소스 드라이버들(130)(source drivers)을 포함할 수 있다.
일 실시 예에 따르면, 게이트 드라이버(120)는 제2 가장자리(202) 상에 배치될 수 있다. 게이트 드라이버(120)는 제2 가장자리(202)에서 디스플레이 패널(200)과 전기적으로 연결될 수 있다. 게이트 드라이버(120)는 제1 전원(190)으로부터 전력을 공급받아 구동할 수 있다. 게이트 드라이버(120)는 게이트 제어 신호에 기초하여 게이트 라인들에 게이트 전압을 인가할 수 있다. 게이트 전압에 의해 픽셀(220)들에 포함되는 트랜지스터는 턴-온 될 수 있다. 본 문서에서 게이트 드라이버(120)는 스캔 드라이버(scan driver)로 참조될 수 있다.
복수 개의 소스 드라이버들(130)은 영상 데이터를 데이터 전압으로 변환할 수 있다. 데이터 전압은 픽셀(220)들에 포함되는 용량성 소자(예: capacitor)를 충전할 수 있는 전압을 의미할 수 있다. 복수 개의 소스 드라이버들(130)은 픽셀(220)들에 데이터 전압을 공급할 수 있다. 픽셀(220)들에 포함되는 용량성 소자가 충전되고 충전된 전압에 의해 발광 소자에 전류가 흐르면, 픽셀(220)들은 발광할 수 있다.
일 실시 예에 따르면, 복수 개의 픽셀(220)들은 제1 가장자리(201)에 대하여 복수 개의 픽셀 그룹으로 구분될 수 있다. 복수 개의 픽셀 그룹 각각은 복수 개의 소스 드라이버들(130) 각각으로부터 데이터 전압을 공급받을 수 있다. 복수 개의 소스 드라이버들(130)은 복수 개의 픽셀 그룹에 각각 대응될 수 있다. 예컨대, 제1 소스 드라이버(130)는 제1 픽셀 그룹(211)에 대응되어, 제1 픽셀 그룹(211)에 포함된 픽셀(220)들에 데이터 전압을 공급할 수 있다.
일 실시 예에 따르면, 제1 소스 드라이버(130)는 하나 이상의 증폭기 회로들(137)을 포함할 수 있다. 하나 이상의 증폭기 회로들(137)은 제2 전원(310)으로부터 전력을 공급받을 수 있다. 제2 전원(310)은 디스플레이 구동 회로(100)의 외부에 배치될 수 있다. 하나 이상의 증폭기 회로들(137)은 제1 픽셀 그룹(211)에 포함된 제1 픽셀(220)과 연결될 수 있다. 하나 이상의 증폭기 회로들(137)은 제2 전원(310)으로부터 공급받은 전력에 의해 구동할 수 있다. 하나 이상의 증폭기 회로들(137)은 설정된 이득만큼 데이터 전압의 크기를 변화시킬 수 있다. 하나 이상의 증폭기 회로들(137)은 데이터 전압을 제1 픽셀에 출력할 수 있다.
일 실시 예에 따르면, 디스플레이 구동 회로(100)는 하나 이상의 증폭기 회로들(137)의 전원 입력 단자(PIN)와 연결되는 적어도 하나의 보호 회로(136)(protection circuit)를 포함할 수 있다. 적어도 하나의 보호 회로(136)는 제2 전원(310)과 전원 입력 단자(PIN) 사이에서 분기될 수 있다. 적어도 하나의 보호 회로(136)는 디스플레이 구동 회로(100)의 그라운드(101)와 연결될 수 있다. 도 1에 나타난 바와 같이, 적어도 하나의 보호 회로(136)는 제1 소스 드라이버(130) 내부에 포함될 수 있다. 또는, 적어도 하나의 보호 회로(136)는 제1 소스 드라이버(130)의 외부에 별도의 칩으로 구현될 수도 있다.
적어도 하나의 보호 회로(136)는 제2 전원(310)으로부터 공급되는 제1 전압이 정상 범위 내인 경우 제1 전압을 증폭기(137)의 전원 입력 단자(PIN)로 전달할 수 있다. 증폭기(137)의 전원 입력 단자(PIN)는 증폭기(137)의 바이어스(bias) 전원이 입력되는 단자일 수 있다. 제2 전원(310)은 증폭기(137)의 동작에 필요한 제1 전압을 생성할 수 있다. 적어도 하나의 보호 회로(136)는 제1 전압이 정상 범위를 벗어나는 경우 변화한 만큼의 제1 전압을 차단할 수 있다. 이에 따라, 적어도 하나의 보호 회로(136)는 증폭기(137)의 전원 입력 단자(PIN)로 전달되는 제1 전압의 크기를 일정하게 유지할 수 있다.
예컨대, 적어도 하나의 보호 회로(136)는 제2 전원(310)으로부터 정전기 방전(electro-static discharging, ESD) 현상으로 전하가 유입되는 경우, 유입된 전하를 그라운드(101)(ground)로 배출시킬 수 있다. 적어도 하나의 보호 회로(136)는 제2 전원(310)에서 공급하는 전원 전압의 크기가 정전기에 의해 급격하게 변화하는 경우, 급격한 변화로 인하여 흐르는 전류를 바이패스(bypass) 경로를 통하여 그라운드(101)로 방출할 수 있다. 이에 따라, 적어도 하나의 보호 회로(136)는 정전기 방전 회로(ESD circuit)의 역할을 수행할 수 있다. 적어도 하나의 보호 회로(136)는 제2 전원(310) 또는 제2 전원(310)과 증폭기(137) 사이에서 발생한 외부 요인에 의해 발생하는 제1 전압의 변화에 증폭기(137)가 영향 받지 않도록 할 수 있다. 특히, 적어도 하나의 보호 회로(136)는 증폭기(137)의 전원 입력 단자(PIN)의 전압 레벨이 제1 전압의 변화에 영향 받지 않도록 할 수 있다.
일 실시 예에 따르면, 제1 픽셀(220)은 제2 전원(310)으로부터 전력을 공급받는 제1 소스 드라이버(130)의 하나 이상의 증폭기 회로들(137)과 연결될 수 있다. 제1 픽셀(220)은 하나 이상의 증폭기 회로들(137)로부터 데이터 전압을 공급받을 수 있다. 제1 픽셀(220)은 제1 전원(190)으로부터 전력을 공급받는 게이트 드라이버(120)들 중 어느 하나의 게이트 드라이버(120)와 연결될 수 있다. 제1 전원(190)은 제2 전원(310)과 구별될 수 있다. 제1 픽셀(220)은 게이트 드라이버(120)로부터 게이트 전압을 공급받을 수 있다.
게이트 드라이버(120)가 제1 전원(190)으로부터 전력을 공급받는 경우, 제2 전원(310)에서 생성하여 소스 드라이버(130)로 공급하는 제1 전압과 다른 크기의 전압인 제2 전압을 게이트 드라이버(120)에 공급할 수 있다. 이에 따라, 게이트 드라이버(120)의 구동 성능을 향상시킬 수 있다.
또한, 제1 전원(190)과 제2 전원(310)이 구별되어 있으므로, 일 실시 예에 따른 적어도 하나의 보호 회로(136)는 게이트 드라이버(120)와 분리될 수 있다. 적어도 하나의 보호 회로(136)가 게이트 드라이버(120)와 분리되는 경우, 소스 드라이버(136) 내부에 배치된 하나 이상의 증폭기 회로들(137)이 게이트 드라이버(120)에 전력을 공급하는 제1 전원(190)의 전압 변화에 따른 영향을 받지 않도록 하나 이상의 증폭기 회로들(137)을 보다 확실하게 보호할 수 있다.
도 2는 일 실시 예에 따른 디스플레이 구동 회로(100), 디스플레이 패널(200), 및 PCB(300)(printed circuit board)의 상세 블록도를 나타낸다. PCB(300)는 유연성이 있는 FPCB(flexible printed circuit board)일 수 있다. FPCB는 디스플레이 패널(200)의 후면으로 벤딩(bending)될 수 있다.
일 실시 예에 다르면, 디스플레이 구동 회로(100)는 로직 회로(110)(logic circuit), 감마 블록(135)(gamma block), 저장부(170)(memory), 및 입출력 패드(180)(input/output pad)를 더 포함할 수 있다.
로직 회로(110)는 화상을 표시하는 제1 영상 데이터 및 소스 드라이버(130)의 동작 타이밍을 설정하는 복수의 타이밍 신호들(timing signals)을 공급하는 타이밍 컨트롤러(timing controller)일 수 있다. 로직 회로(110)는 프로세서(예: application processor)로부터 제어 정보 및 제1 영상 데이터를 수신할 수 있다. 제어 정보는 디스플레이 구동 회로(100)에 포함되는 구성들을 제어하거나, 제1 영상 데이터를 선택할 수 있는 데이터를 의미할 수 있다. 제1 영상 데이터는 디스플레이 패널(200)을 통해 출력되는 이미지와 관련된 데이터를 의미할 수 있다.
로직 회로(110)는 제어 정보에 기초하여 클럭(clock)을 생성할 수 있다. 클럭은 디스플레이 구동 회로(100)에 포함되는 구성들(예: 게이트 드라이버(120), 소스 드라이버(130))을 일정한 속도로 동작시키기 위하여 상기 구성들에 인가되는 전기적 진동을 의미할 수 있다. 상기 구성들은 로직 회로(110)에서 생성된 클럭에 기초하여 동작할 수 있다.
로직 회로(110)는 게이트 드라이버(120)를 제어하기 위한 게이트 제어 신호(gate control signal; GCS)를 생성할 수 있다. 게이트 제어 신호는 게이트 드라이버(120)가 게이트 라인들에 전압을 인가하는 시점을 제어하는 신호, 전압을 인가하는 주기를 제어하는 신호 등을 포함할 수 있다.
로직 회로(110)는 제1 영상 데이터를 소스 드라이버(130)에 전송할 수 있다. 소스 드라이버(130)는 제1 영상 데이터를 제2 영상 데이터로 변환할 수 있다. 제2 영상 데이터는 제1 영상 데이터를 병렬화한 데이터를 의미할 수 있다.
감마 블록(135)은 내부의 레지스터(register)에 저장된 감마 데이터(gamma data)를 이용하여 계조 전압(gray scale voltage)을 생성할 수 있다. 계조 전압은 사용자 눈의 민감도(sensitivity)를 보정하기 위한 전압을 의미할 수 있다. 예컨대, 픽셀에서 발광하는 빛의 밝기가 선형적(linear)으로 변화하더라도, 사용자는 빛의 밝기 변화를 비선형적(non-linear)으로 느낄 수 있다. 계조 전압은 상술한 비선형적 특성을 보정하기 위한 전압을 의미할 수 있다.
저장부(170)는 로직 회로(110)로부터 획득한 영상 데이터를 저장할 수 있다. 저장부(170)는 저장한 영상 데이터를 출력 순서대로 정렬할 수 있다. 저장부(170)는 정렬한 영상 데이터를 소스 드라이버(130)로 순차적으로 출력할 수 있다.
입출력 패드(180)는 PCB(300)와 연결될 수 있다. 입출력 패드(180)는 PCB(300)로부터 전력을 공급받을 수 있다. 입출력 패드(180)는 PCB(300)로부터 복수의 제어 신호들 및 복수의 데이터 신호들을 획득할 수 있다.
일 실시 예에 다르면, 디스플레이 구동 회로(100) 내부의 제1 전원(190)은 스텝-업 회로(150)(step-up circuit) 및 레귤레이터(160)(regulator)를 포함할 수 있다.
스텝-업 회로(150)는 제2 전원(310)으로부터 제1 전압을 공급받을 수 있다. 스텝-업 회로(150)는 DC-DC 변환 회로, 예컨대 부스트-컨버터(boost-converter) 또는 커패시터와 스위칭 소자를 포함하는 충전 펌프(charge pump) 회로를 이용하여 제2 전원(310)이 공급한 제1 전압의 크기를 상승시킬 수 있다. 스텝-업 회로(150)는 크기가 상승한 전압을 레귤레이터(160)로 출력할 수 있다.
레귤레이터(160)는 스텝-업 회로(150)로부터 크기가 상승한 전압을 공급받을 수 있다. 레귤레이터(160)는 공급받은 전압의 크기를 게이트 드라이버(120)의 구동 전압의 크기에 대응하도록 조정할 수 있다. 레귤레이터(160)는 게이트 드라이버(120)의 구동 전압의 크기에 대응하는 제2 전압을 생성할 수 있다. 레귤레이터(160)는 게이트 드라이버(120)에 제2 전압을 공급할 수 있다.
일 실시 예에 따르면, 복수 개의 픽셀(220)들은 제1 가장자리(201)에 대하여 복수 개의 픽셀 그룹(211, 212)으로 구분될 수 있다. 복수 개의 픽셀 그룹(211, 212) 각각은 복수 개의 소스 드라이버들(130) 각각으로부터 데이터 전압을 공급받을 수 있다. 복수 개의 소스 드라이버들(130)은 복수 개의 픽셀 그룹(211, 212)에 각각 대응될 수 있다. 예컨대, 제1 소스 드라이버(130)는 제1 픽셀 그룹(211)에 대응되어, 제1 픽셀 그룹(211)에 포함된 픽셀(220)들에 데이터 전압을 공급할 수 있다.
일 실시 예에 따르면, 복수 개의 픽셀(220)들 각각은 복수 개의 서브픽셀들(R, G, B)(sub-pixels)을 포함할 수 있다. 도 2와 같이 하나의 픽셀(220)은 4개의 서브픽셀들(R, G, B, G)을 포함할 수 있다. 또는, 하나의 픽셀(220)은 3개의 서브픽셀들(R, G, B)을 포함할 수도 있다. 또는, 하나의 픽셀(220)은 4개의 서브픽셀들(R, G, B, W)을 포함할 수도 있다.
하나의 픽셀(220)이 4개의 서브픽셀들(R, G, B, G)로 이루어진 경우, 하나의 픽셀(220)마다 2개의 서브픽셀들이 2개의 열을 이루어 배치되어 4개의 서브픽셀들(R, G, B, G)은 펜타일(pentile) 형태로 배치될 수 있다. 하나의 픽셀(220)이 4개의 서브픽셀들(R, G, B, G)로 이루어진 경우, 복수 개의 서브픽셀들(R, G, B, G)은 적색 서브픽셀(R), 제1 녹색 서브픽셀(G), 청색 서브픽셀(B), 및 제2 녹색 서브픽셀(G)을 포함할 수 있다.
적색 서브픽셀(R)은 하나의 픽셀(220) 내에서 일 측 꼭지점에 인접하도록 배치될 수 있다. 적색 서브픽셀(R)은 하나의 픽셀(220) 내의 적색 성분을 표현하기 위해 적색을 발광할 수 있다.
제1 녹색 서브픽셀(G)은 적색 서브픽셀(R)과 제1 가장자리(201)의 길이 방향으로 인접할 수 있다. 제1 녹색 서브픽셀(G)은 하나의 픽셀(220) 내의 녹색 성분을 표현하기 위해 녹색을 발광할 수 있다.
청색 서브픽셀(B)은 적색 서브픽셀(R)과 제2 가장자리(202)의 길이 방향으로 인접할 수 있다. 청색 서브픽셀(B)은 하나의 픽셀(220) 내의 청색 성분을 표현하기 위해 청색을 발광할 수 있다.
제2 녹색 서브픽셀(G)은 청색 서브픽셀(B)과 제1 가장자리(201)의 길이 방향으로 인접할 수 있다. 제2 녹색 서브픽셀(G)은 하나의 픽셀(220) 내의 녹색 성분을 표현하기 위해 녹색을 발광할 수 있다.
하나의 픽셀(220)이 3개의 서브픽셀들(R, G, B)로 이루어진 경우, 하나의 픽셀(220)마다 3개의 서브픽셀들이 하나의 열을 이루어 배치되어 3개의 서브픽셀들(R, G, B)은 나란하게 배치될 수 있다. 하나의 픽셀(220)이 3개의 서브픽셀들(R, G, B)로 이루어진 경우, 복수 개의 서브픽셀들(R, G, B)은 적색 서브픽셀(R), 녹색 서브픽셀(G), 및 청색 서브픽셀(B)을 포함할 수 있다.
적색 서브픽셀(R)은 하나의 픽셀(220) 내에서 일 측 모서리에 인접하도록 배치될 수 있다. 적색 서브픽셀(R)은 하나의 픽셀(220) 내의 적색 성분을 표현하기 위해 적색을 발광할 수 있다.
녹색 서브픽셀(G)은 적색 서브픽셀(R)과 제1 가장자리(201)의 길이 방향으로 인접할 수 있다. 녹색 서브픽셀(G)은 하나의 픽셀(220) 내의 녹색 성분을 표현하기 위해 녹색을 발광할 수 있다.
청색 서브픽셀(B)은 녹색 서브픽셀(G)과 제1 가장자리(201)의 길이 방향으로 인접할 수 있다. 청색 서브픽셀(B)은 하나의 픽셀(220) 내의 청색 성분을 표현하기 위해 청색을 발광할 수 있다.
하나의 픽셀(220)이 4개의 서브픽셀들(R, G, B, W)로 이루어진 경우, 하나의 픽셀(220)마다 2개의 서브픽셀들이 2개의 열을 이루어 배치되어 4개의 서브픽셀들(R, G, B, W)은 펜타일(pentile) 형태로 배치될 수 있다. 또는, 하나의 픽셀(220)이 4개의 서브픽셀들(R, G, B, W)로 이루어진 경우, 하나의 픽셀(220)마다 4개의 서브픽셀들이 하나의 열을 이루어 배치되어 4개의 서브픽셀들(R, G, B, W)은 나란하게 배치될 수 있다. 복수 개의 서브픽셀들(R, G, B, G)은 적색을 발광하는 적색 서브픽셀(R), 녹색을 발광하는 녹색 서브픽셀(G), 청색을 발광하는 청색 서브픽셀(B), 및 백색을 발광하는 백색 서브픽셀(W)을 포함할 수 있다.
일 실시 예에 따르면, PCB(300)는 제2 전원(310)을 포함할 수 있다. PCB(300)는 디스플레이 회로(100)와 연결될 수 있다. 이에 따라, 제2 전원(310)이 소스 드라이버(130)에 전력을 공급할 수 있다.
일 실시 예에 따르면, 디스플레이 구동 회로(100)가 배치된 제1 가장자리(201)는 디스플레이 패널(200)의 후면으로 벤딩(bending)될 수 있다. 제1 가장자리(201)가 벤딩되어 디스플레이 구동 회로(100) 및 PCB(300)는 디스플레이 패널(200)의 후면에 배치될 수 있다.
도 3은 일 실시 예에 따른 소스 드라이버(130)의 상세 블록도를 나타낸다. 도 3을 참조하면 소스 드라이버(130)는 보호 회로(136)(protection circuit), 증폭기 회로(137)(amplifier circuit), 및 스위치(138)(switch)를 포함할 수 있다. 또한, 일 실시 예에 따르면, 소스 드라이버(130)에 신호 및 전력을 공급하는 로직 회로(110), 시프트 레지스터(131)(shift register), 제1 타입 래치(132)(first type latch), 제2 타입 래치(133)(second type latch), 디코더(134)(digital analog decoder), 감마 블록(135)(gamma block), 및 제2 전원(310)을 포함할 수 있다.
시프트 레지스터(131)는 로직 회로(110)로부터 제1 영상 데이터를 획득할 수 있다. 시프트 레지스터(131)는 제1 영상 데이터를 제2 영상 데이터로 변환할 수 있다.
제1 타입 래치(132)는 시프트 레지스터(131)로부터 수신한 제2 영상 데이터를 순차적으로 저장할 수 있다. 예컨대, 제1 타입 래치(132)는 N 라인(201)의 왼쪽에 출력될 영상 데이터부터 오른쪽에 출력될 영상 데이터 순서대로 저장할 수 있다. 혹은 그 반대도 가능하다. N 라인에 해당하는 영상 데이터가 모두 저장되면, 제1 타입 래치(132)는 N+1 라인을 통해 출력될 영상 데이터를 저장할 수 있다. 이 때, 제1 타입 래치(132)는 N+1 라인의 왼쪽에 출력될 영상 데이터부터 오른쪽에 출력될 영상 데이터 순서대로 저장할 수 있다. 혹은 그 반대도 가능하다.
제2 타입 래치(133)는 제1 타입 래치(132)가 라인 별로 영상 데이터를 저장하는 동안, 해당 라인의 영상 데이터를 디코더(134)로 전송할 수 있다. 예컨대, 제1 타입 래치(132)가 N 라인의 영상 데이터를 저장하는 동안, 제2 타입 래치(133)는 제1 타입 래치(132)에 저장된 N 라인의 영상 데이터를 디코더(134)로 전송할 수 있다. 다른 실시 예로, 제1 타입 래치(132)가 N+1 라인의 영상 데이터를 저장하는 동안, 제2 타입 래치(133)는 제1 타입 래치(132)에 저장된 N+1 라인(202)의 영상 데이터를 디코더(134)로 전송할 수 있다.
감마 블록(135)은 계조 전압(gray scale voltage)을 디코더(134)에 인가할 수 있다. 디코더(134)는 감마 블록(135)으로부터 수신한 계조 전압에 기초하여, 제2 타입 래치(133)로부터 수신한 영상 데이터를 데이터 전압으로 변환할 수 있다. 데이터 전압은 픽셀들(220)에 인가되는 전압으로서, 픽셀들(220)에 포함되는 용량성 소자(예: capacitor)를 충전시킬 수 있다. 감마 블록(135)은 제2 전원(310)으로부터 전력을 공급받아 구동할 수 있다.
보호 회로(136)는 제2 전원(310)으로부터 공급되는 제1 전압을 정상 범위 내로 유지하면서 증폭기 회로(137)의 전원 입력 단자(PIN)로 전달할 수 있다. 보호 회로(136)는 제2 전원(310)으로부터 유입된 정전기로 인한 정전기 방전(Electro Static Discharging, ESD) 현상을 방지할 수 있다. 또한, 보호 회로(136)는 디스플레이 패널(200)에서 디스플레이 구동 회로(100) 방향인 역 방향으로 유입되는 과전류로부터 디스플레이 구동 회로(100)를 보호할 수도 있다. 이에 따라, 본 문서에서 보호 회로(136)는 정전기 방전 회로(ESD circuit)로 참조될 수 있다.
증폭기 회로(137)는 디코더(134)로부터 수신한 데이터 전압을 디스플레이 패널(200)로 출력시킬 수 있다. 예를 들어, 증폭기 회로(137)는 증폭기 회로(137)의 입력단(예: 디코더(134)와 증폭기 회로(137) 사이의 단자)에 인가되는 데이터 전압이 일정 수준 이상이 되면, 상기 일정 수준 이상의 데이터 전압을 출력할 수 있다.
스위치(138)는 개방(open) 또는 단락(close) 됨으로써, 데이터 전압이 디스플레이 패널(200)로 출력되는 타이밍을 조절할 수 있다. 예컨대, 스위치(138)가 개방되면 디스플레이 패널(200)로 데이터 전압이 전송되지 않을 수 있고, 스위치(138)가 단락되면 디스플레이 패널(200)로 데이터 전압이 전송될 수 있다. 본 문서에서 스위치(138)는 소스 출력 스위치(138)(source outputswitch)로 참조될 수 있다.
본 발명의 일 실시 예에 따르면, 제2 전원(310)과 증폭기 회로(137) 사이에서의 정전기의 유입 등으로 제2 전원(310)으로부터 공급되는 제1 전압의 변화가 발생하더라도 제1 전압의 변화에 따른 영향을 증폭기 회로(137)가 받지 않도록 할 수 있다. 증폭기 회로(137)가 제1 전원(310)의 비정상적인 변화에 따른 영향을 받지 않는 경우, 증폭기 회로(137)가 일정한 크기를 유지하는 제1 전압을 바이어스(bias)로 이용하여 구동하여, 정상적인 데이터 전압을 출력할 수 있다. 이에 따라, 데이터 구동부(130)가 정상적인 데이터 전압을 디스플레이 패널(200)에 공급할 수 있다.
본 문서에서 도 1 내지 도 3에 도시된 디스플레이 구동 회로(100) 및 디스플레이 패널(200)과 동일한 참조 부호를 갖는 구성 요소들은 도 1 내지 도 3에서 설명한 내용이 적용될 수 있다.
도 4는 일 실시 예에 따른 디스플레이 패널(200) 및 소스 드라이버(130)의 확대도를 나타낸다. 도 4는 디스플레이 패널(200)에 배치된 라인들과 소스 드라이버(130)의 결합 관계를 확대한 도면을 나타낸다.
도 4를 참조하면, 소스 드라이버(130)는 복수의 시프트 레지스터들(131a, 131b, 131c), 제1 타입 래치들(132a, 132b, 132c), 제2 타입 래치들(133a, 133b, 133c), 디코더들(134a, 134b, 134c), 증폭기 회로들(137a, 137b, 137c), 및 스위치들(138a, 138b, 138c)을 포함할 수 있다. 하나의 제2 타입 래치(예: 133a)에는 8개의 디코더들(134a)이 연결될 수 있고, 각각의 디코더들에는 하나의 증폭기 회로가 연결될 수 있다. 각각의 증폭기 회로들에는 하나의 스위치가 연결될 수 있고, 각각의 스위치는 하나의 서브 픽셀과 연결될 수 있다. 상술한 연결 관계는 예시적인 것이며, 본 발명의 실시 예들은 도 3에 도시된 연결 관계로 그 권리범위가 한정되지 않는다. 예컨대, 하나의 제2 타입 래치(예: 133a)에는 6개의 디코더들이 연결될 수 있다.
시프트 레지스터들(131a, 131b, 131c)은 타이밍 컨트롤러(110)로부터 수신한 제1 영상 데이터를 제2 영상 데이터로 변환할 수 있다.
제1 타입 래치들(132a, 132b, 132c)은 시프트 레지스터들(131a, 131b, 131c)로부터 제2 영상 데이터를 수신하여 라인 별로 저장할 수 있다. 예컨대, 제1 타입 래치들(132a, 132b, 132c)은 N 라인에 해당하는 영상 데이터를 저장한 후, N+1 라인에 해당하는 영상 데이터를 저장할 수 있다.
제2 타입 래치들(133a, 133b, 133c)은 제1 타입 래치들(132a, 132b, 132c)이 라인 별로 영상 데이터를 저장하는 동안, 제1 타입 래치들(132a, 132b, 132c)에 저장된 영상 데이터를 디코더들(134a, 134b, 134c)로 전송할 수 있다. 예컨대, 제1 타입 래치(132a)가 N 라인에 해당하는 영상 데이터 중 제1 데이터 라인들(221)을 통해 출력될 영상 데이터를 저장할 수 있다. 그 다음, 제1 타입 래치(132b)가 N 라인에 해당하는 영상 데이터 중 제2 데이터 라인들(222)을 통해 출력될 영상 데이터를 저장할 수 있다. 이 때, 제2 타입 래치(133a)는 제1 데이터 라인들(221)을 통해 출력될 영상 데이터를 디코더들(134a)로 전송할 수 있다. 다시 말해, 제1 타입 래치(132b)가 제2 데이터 라인들(222)을 통해 출력될 영상 데이터를 저장하는 동안, 제2 타입 래치(133a)는 제1 데이터 라인들(221)을 통해 출력될 영상 데이터를 디코더들(134a)로 전송할 수 있다. 디코더들(134a)은 감마 블록(135)으로부터 수신한 계조 전압에 기초하여 제1 데이터 라인들(221)을 통해 출력될 영상 데이터를 데이터 전압으로 변환할 수 있다.
상술한 설명은 제1 타입 래치(132c)가 제3 데이터 라인들(223)을 통해 출력될 영상 데이터를 저장하는 동작에도 적용될 수 있다. 즉, 제1 타입 래치(132c)가 제3 데이터 라인들(223)을 통해 출력될 영상 데이터를 저장하는 동안, 제2 타입 래치(132b)가 제2 데이터 라인들(222)을 통해 출력될 영상 데이터를 디코더들(134b)로 전송할 수 있다. 디코더들(134b)은 감마 블록(135)으로부터 수신한 계조 전압에 기초하여 제2 데이터 라인들(222)을 통해 출력될 영상 데이터를 데이터 전압으로 변환할 수 있다.
증폭기 회로들(137a, 137b, 137c)은 입력단의 전압이 일정 수준 이상 증가하면, 데이터 전압을 스위치들(138a, 138b, 138c)로 출력할 수 있다.
스위치들(138a, 138b, 138c)은 개방 또는 단락 됨으로써, 데이터 전압이 디스플레이 패널(200)로 출력되는 타이밍을 조절할 수 있다. 예컨대, 스위치들(138a)이 단락되면 데이터 전압이 N 라인 및 제1 데이터 라인들과 연결된 서브픽셀들로 전송될 수 있다. 다른 실시 예로, 스위치들(138b)이 단락되면 데이터 전압이 N 라인 및 제2 데이터 라인들과 연결된 서브픽셀들로 전송될 수 있다.
N 라인에 해당하는 영상 데이터의 처리가 끝나면, 제1 타입 래치(132a)가 N+1 라인에 해당하는 영상 데이터 중 제1 데이터 라인들을 통해 출력될 영상 데이터를 저장할 수 있다. 그 다음, 제1 타입 래치(132b)가 N+1 라인에 해당하는 영상 데이터 중 제2 데이터 라인들(222)을 통해 출력될 영상 데이터를 저장할 수 있다. 이 때, 제2 타입 래치(133a)는 제1 데이터 라인들(221)을 통해 출력될 영상 데이터를 디코더들(134a)로 전송할 수 있다. 다시 말해, 제1 타입 래치(132b)가 제2 데이터 라인들(222)을 통해 출력될 영상 데이터를 저장하는 중, 제2 타입 래치(132a)는 제1 데이터 라인들(221)을 통해 출력될 영상 데이터를 디코더들(134a)로 전송할 수 있다. 디코더들(134a)은 감마 블록(135)으로부터 수신한 계조 전압에 기초하여 제1 데이터 라인들(221)을 통해 출력될 영상 데이터를 데이터 전압으로 변환할 수 있다.
상술한 과정은 제1 타입 래치(132c)가 제3 데이터 라인들(223)을 통해 출력될 영상 데이터를 저장하는 동작에도 적용될 수 있다. 즉, 제1 타입 래치(132c)가 제3 데이터 라인들(223)을 통해 출력될 영상 데이터를 저장하는 동안, 제2 타입 래치(132b)가 제2 데이터 라인들(222)을 통해 출력될 영상 데이터를 디코더들(134b)로 전송할 수 있다. 디코더들(134b)은 감마 블록(135)으로부터 수신한 계조 전압에 기초하여 제2 데이터 라인들(222)을 통해 출력될 영상 데이터를 데이터 전압으로 변환할 수 있다.
도 5는 일 실시 예에 따른 보호 회로(136)의 상세 회로도를 나타낸다. 보호 회로(136)는 커패시터(410)(capacitor), 저항(420)(resistor), 및 스위칭 소자(430)(switching element)를 포함할 수 있다.
커패시터(410)는 제1 단자(411) 및 제2 단자(412)를 가질 수 있다. 커패시터(410)의 제1 단자(411)는 제2 전원(310)과 연결될 수 있다. 제1 단자(411)는 하나 이상의 증폭기 회로(137)와 연결될 수 있다. 제1 단자(411)는 제2 전원(310)과 하나 이상의 증폭기 회로(137)의 전원 입력 단자(PIN)를 연결하는 라인으로부터 분기된 라인과 연결될 수 있다. 제2 단자(412)는 저항(420)과 연결될 수 있다.
커패시터(410)는 제2 전원(310)의 제1 전압을 제1 단자(411)에서 획득할 수 있다. 커패시터(410)는 제1 전압의 크기가 급격하게 변화하는 경우 제1 단자(411)의 전압과 제2 단자의 전압의 차이를 일정하게 유지할 수 있다. 커패시터(410)는 제1 전압의 크기 변화에 대응하도록 제1 단자(411) 및 제2 단자(412)의 전압을 변화시킬 수 있다. 본 문서에서 커패시터(410)는 제2 전원(310)의 급격한 전압 변화가 하나 이상의 증폭기 회로(137)에 전달되는 것을 차단하는 필터 소자(filter element)로 일반화 될 수 있다.
저항(420)은 커패시터(410)의 제2 단자(412)와 연결될 수 있다. 저항(420)은 그라운드(101)와 연결될 수 있다. 저항(420)은 커패시터(410)의 제2 단자(412)와 그라운드(101) 사이에 배치될 수 있다.
스위칭 소자(430)는 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)로 구현될 수 있다. 스위칭 소자(430)는 게이트 단자(431)(gate terminal), 드레인 단자(432)(drain terminal), 및 소스 단자(433)(source terminal)를 포함할 수 있다.
게이트 단자(431)는 커패시터(410)의 제2 단자(412)와 연결될 수 있다. 게이트 단자(431)는 저항(420)과 연결될 수 있다. 게이트 단자(431)는 커패시터(410)의 제2 단자(412)와 저항 사이를 연결하는 라인과 연결될 수 있다.
드레인 단자(432)는 커패시터(410)의 제1 단자(411)와 연결될 수 있다. 드레인 단자(432)는 제1 전원(310)과 하나 이상의 증폭기 회로(137)의 전원 입력 단자(PIN)를 연결하는 라인으로부터 분기된 라인과 연결될 수 있다. 소스 단자(433)는 그라운드(101)와 연결될 수 있다.
게이트 단자(431)는 커패시터(410)의 제2 단자(412)의 전압을 공급받을 수 있다. 게이트 단자(431)는 제2 단자(412)의 전압 변화를 감지할 수 있다. 게이트 단자(431)는 제2 단자(412)의 전압 변화에 대응하여 스위칭 소자(430)를 턴-온 시킬 수 있다. 게이트 단자(431)의 전압과 소스 단자(433)의 전압의 차이가 스위칭 소자(430)의 문턱 전압(threshold voltage)보다 큰 경우, 스위칭 소자(430)는 턴-온 된다.
스위칭 소자(430)는 게이트 단자(431)의 적어도 일시적인 전압 변화에 따라 적어도 일시적으로 턴-온 될 수 있다. 스위칭 소자(430)가 턴-온 된 경우, 스위칭 소자(430)는 드레인 단자(432)와 소스 단자(433)를 전기적으로 연결시킬 수 있다. 드레인 단자(432)와 소스 단자(433)가 전기적으로 연결된 경우, 드레인 단자(432)에서 소스 단자(433)로 전류가 흐를 수 있다. 스위칭 소자(430)는 제2 전원(310)의 적어도 일시적인 전압 변화에 따른 전류를 드레인 단자(432)에서 소스 단자(433)로 흐르게 할 수 있다. 스위칭 소자(430)는 제2 전원(310)의 적어도 일시적인 전압 변화에 따른 전류를 그라운드(101)로 배출할 수 있다.
일 실시 예에 따르면, 스위칭 소자(430)는 게이트 단자(431)에서 커패시터(410)를 통해 전원 입력 단자(PIN)의 적어도 일시적인 전압의 변화를 감지할 수 있다. 스위칭 소자(430)는 드레인 단자(432)와 소스 단자(433) 사이를 적어도 일시적으로 전기적으로 연결할 수 있다. 드레인 단자(432)와 소스 단자(433) 사이를 전기적으로 연결하는 경우 전류가 흐르게 되어 전하를 소스 단자(433)와 연결된 그라운드(101)로 배출할 수 있다. 스위칭 소자(430)는 전원 입력 단자(PIN)에 유입된 정전기가 커패시터(410)를 통해 게이트 단자(431)에 적어도 일시적으로 유발한 전압의 변화를 이용하여 정전기를 그라운드(101)로 배출할 수 있다.
일 실시 예에 따르면, 복수 개의 서브픽셀들(R, G, B) 각각은 하나 이상의 증폭기 회로들(137a, 137b, 137c) 각각의 출력 단자와 연결될 수 있다. 하나의 픽셀이 적색 서브픽셀, 녹색 서브픽셀, 및 청색 서브픽셀이 소스 드라이버(130)의 길이 방향과 평행한 방향으로 인접하게 배치된 경우, 하나 이상의 증폭기 회로들(137a, 137b, 137c)은 적색 서브픽셀, 녹색 서브픽셀, 및 청색 서브픽셀과 대응하는 적색 증폭기 회로(137a), 녹색 증폭기 회로(137b), 및 청색 증폭기 회로(137c)를 포함할 수 있다.
복수 개의 서브픽셀들(R, G, B)은 하나 이상의 증폭기 회로들(137a, 137b, 137c)의 출력 단자로부터 복수의 소스 출력(Source Out1,Source Out2,Source Out3)을 제공받을 수 있다. 복수의 소스 출력(Source Out1,Source Out2, Source Out3)각각이 적색 증폭기 회로(137a), 녹색 증폭기 회로(137b), 및 청색 증폭기 회로(137c)에서 생성된 경우, 복수의 소스 출력(Source Out1,Source Out2,Source Out3)각각은 적색 서브픽셀, 녹색 서브픽셀, 및 청색 서브픽셀 각각에 공급될 수 있다.
일 실시 예에 따르면, 보호 회로(136)는 하나 이상의 증폭기 회로들(137a, 137b, 137c)의 전원 입력 단자(PIN)와 연결될 수 있다. 하나 이상의 증폭기 회로들(137a, 137b, 137c)의 전원 입력 단자(PIN)는 증폭기 회로(137)의 영상 데이터 입력 단자와 별도의 단자일 수 있다. 이에 따라, 보호 회로(136)는 증폭기 회로(137)의 영상 데이터 입력 단자와 연결된 디코더들(134a, 134b, 134c)과 분리되어 배치될 수 있다. 또한, 보호 회로(136)는 디코더들(134a, 134b, 134c)에 계조 전압을 인가하는 감마 블록(135) 내부의 감마 회로들(135a, 135b, 135c)과 분리되어 배치될 수 있다.
보호 회로(136)가 디코더들(134a, 134b, 134c) 및 감마 회로들(135a, 135b, 135c)과 분리되는 경우 보호 회로(136)가 제2 전원(310)과 하나 이상의 증폭기 회로들(137a, 137b, 137c)의 전원 입력 단자(PIN) 사이에 유입된 정전기를 배출할 수 있다. 이에 따라, 제2 전원(310)과 하나 이상의 증폭기 회로들(137a, 137b, 137c)의 전원 입력 단자(PIN) 사이에 유입된 정전기가 하나 이상의 증폭기 회로들(137a, 137b, 137c)의 전원 입력 단자(PIN)를 손상시키는 것을 보다 확실하게 방지할 수 있다.
도 6은 일 실시 예에 따른 디스플레이 구동 회로(100)의 상세 블록도를 나타낸다.
일 실시 예에 따르면, 디스플레이 구동 회로(100)의 중앙부에는 로직 회로(110)가 배치될 수 있다. 로직 회로(110)의 양 측으로는 메모리(170)가 배치될 수 있다. 로직 회로(110)는 입출력 패드(180)로부터 제공되는 복수의 신호들을 이용하여 소스 드라이버(130)를 제어할 수 있다. 로직 회로(110)는 입출력 패드(180)로부터 제공되는 영상 데이터를 메모리(170)에 저장할 수 있다.
일 실시 예에 따르면, 디스플레이 구동 회로(100)의 양 측 가장자리에는 제1 전원(190)이 배치될 수 있다. 제1 전원(190)은 스텝-업 회로(150)와 레귤레이터(160)를 포함할 수 있다. 스텝-업 회로(150)는 입출력 패드(180)와 인접하여 입출력 패드(180)로부터 전력을 공급받을 수 있다. 스텝-업 회로(150)는 입력된 전압의 크기를 상승시킬 수 있다. 레귤레이터(160)는 스텝-업 회로(150)에서 상승시킨 전압의 크기를 조정하여 출력할 수 있다.
일 실시 예에 따르면, 소스 드라이버(130)와 인접하도록 적어도 하나의 보호 회로(136)가 배치될 수 있다. 적어도 하나의 보호 회로(136)는 소스 드라이버(130)의 양 측 가장자리에 배치될 수 있다.
하나의 집적 회로 칩(integrated circuit chip) 상에 소스 드라이버(130) 및 소스 드라이버(130)의 양 측 가장자리에 적어도 하나의 보호 회로(136)가 배치되는 경우, 하나의 통합 구동 칩(530)(combined driving chip)을 형성할 수 있다. 적어도 하나의 보호 회로(136)가 소스 드라이버(130)와 하나의 통합 구동 칩(530) 상에 같이 배치되는 경우, 소스 드라이버(130)에서 기존에 이용되지 않던 더미 영역 상에 적어도 하나의 보호 회로(136)를 배치할 수 있다. 이에 따라, 적어도 하나의 보호 회로(136)가 차지하는 면적을 최소화할 수 있다.
또는, 소스 드라이버(130)의 양 측 가장자리에 배치된 적어도 하나의 보호 회로(136)의 물리적인 사이즈를 증가시키기 위해, 적어도 하나의 보호 회로(136)를 별도의 회로 또는 별도의 칩으로 구현할 수도 있다. 적어도 하나의 보호 회로(136)의 물리적인 사이즈를 증가시키는 경우, 적어도 하나의 보호 회로(136)가 소스 드라이버(130)에 제공되는 전압의 크기 변화를 방지하기 위한 전류를 보다 용이하게 흐르게 할 수 있다. 특히, 적어도 하나의 보호 회로(136)에 포함된 스위칭 소자(430)의 폭을 증가시키는 경우, 적어도 하나의 보호 회로(136)에 흐르는 전류의 크기를 증가시킬 수 있다. 이에 따라, 소스 드라이버(130) 내로 유입되는 정전기에 따른 전하를 보다 신속하게 배출시킬 수 있고, 소스 드라이버(130) 내부가 정전기로 인하여 파손되는 문제를 방지할 수 있다.
도 7은 다른 실시 예에 따른 디스플레이 구동 회로(100)의 상세 블록도를 나타낸다. 다른 실시 예에 따른 디스플레이 구동 회로(100)는 통합 감마 칩(230)(combined gamma chip) 및 제2 보호 회로(236)를 제외하고 도 6에서 설명한 디스플레이 구동 회로(100)와 동일한 구성 및 기능을 가질 수 있다. 이하에서는 통합 감마 칩(230) 및 제2 보호 회로(236)를 제외한 구성 요소에 대한 중복되는 설명은 생략하기로 한다.
통합 감마 칩(230)은 감마 블록(135) 및 제2 보호 회로(236)를 포함할 수 있다. 제2 보호 회로(236)는 감마 블록(135)의 양 측 가장자리에 배치될 수 있다. 제2 보호 회로(236)는 소스 드라이버(130)의 양 측 가장자리에 배치된 보호 회로(136)와 동일한 구성을 가질 수 있다. 제2 보호 회로(236)는 감마 블록(135)에 공급되는 전압을 일정하게 유지할 수 있다. 특히, 제2 보호 회로(236)는 감마 블록(135)에 유입되는 정전기를 배출시킬 수 있다. 제2 보호 회로(236)는 보호 회로(136)와 동일한 구성 요소를 포함할 수 있으며, 보호 회로(136)와 동일한 기능을 가질 수 있다.
제2 보호 회로(236)를 감마 블록(135)에 인접하게 배치하는 경우, 감마 블록(135)에서 감마 전압을 생성하기 위해 전력을 공급받는 회로의 입력 단자가 전압의 급격한 변화 또는 정전기의 유입으로 파손되는 현상을 방지할 수 있다. 또한, 제2 보호 회로(236)가 감마 블록(135)과 동일한 칩 상에 배치되는 경우, 감마 블록(135)을 포함하는 통합 감마 칩(230)의 크기 증가를 최소화할 수 있다.
도 8은 일 실시 예에 따른 감마 블록(135)을 상세히 나타낸 회로도이다. 감마 블록(135)은 복수의 감마 조정 회로들(711, 712, 713)(gamma adjustment circuits), 복수의 감마 스트링 회로들(721, 722, 723)(gamma string circuits), 및 멀티플렉서(730)(multiplexer)를 포함할 수 있다.
복수의 감마 레지스터(111, 112, 113)는 로직 회로(110)에 포함될 수 있다. 복수의 감마 레지스터(111, 112, 113)는 적색 감마 레지스터(711), 녹색 감마 레지스터(712), 및 청색 감마 레지스터(713)를 포함할 수 있다. 복수의 감마 레지스터(111, 112, 113)는 복수의 감마 값들을 저장할 수 있다. 복수의 감마 값들은 적색 감마 값, 녹색 감마 값, 및 청색 감마 값을 포함할 수 있다. 적색 감마 값, 녹색 감마 값, 및 청색 감마 값 각각은 적색, 녹색, 및 청색의 계조 값들을 표현할 수 있는 데이터를 포함할 수 있다.
복수의 감마 조정 회로들(711, 712, 713)은 복수의 감마 레지스터(111, 112, 113)로부터 복수의 감마 값들을 제공받을 수 있다. 적색 감마 조정 회로(711)는 적색 감마 레지스터(111)로부터 적색 감마 값을 제공받을 수 있다. 녹색 감마 조정 회로(712)는 녹색 감마 레지스터(112)로부터 녹색 감마 값을 제공받을 수 있다. 청색 감마 조정 회로(713)는 청색 감마 레지스터(113)로부터 청색 감마 값을 제공받을 수 있다.
복수의 감마 조정 회로들(711, 712, 713)은 복수의 감마 값들을 이용하여 복수의 감마 기준 전압들을 생성할 수 있다. 복수의 감마 기준 전압들은 복수의 감마 값들을 영상에서 표현하기 위하여 미리 설정된 크기를 갖는 전압들이다. 예컨대, 복수의 감마 기준 전압들이 색상 별로 10개의 레벨을 갖는 전압들로 이루어진 경우, 복수의 감마 조정 회로들(711, 712, 713)은 입력 받은 감마 값을 영상으로 표현하기 위해 색상 별로 10가지의 다른 크기를 갖는 감마 기준 전압들 중 입력 받은 감마 값에 대응하는 감마 기준 전압을 생성하여 출력할 수 있다.
복수의 감마 스트링 회로들(721, 722, 723)은 복수의 감마 조정 회로들(711, 712, 713)로부터 복수의 감마 기준 전압들을 공급받을 수 있다. 적색 감마 스트링 회로(721)는 적색 감마 조정 회로(711)로부터 적색 감마 기준 전압을 공급받을 수 있다. 녹색 감마 스트링 회로(722)는 녹색 감마 조정 회로(712)로부터 녹색 감마 기준 전압을 공급받을 수 있다. 청색 감마 스트링 회로(723)는 청색 감마 조정 회로(713)로부터 청색 감마 기준 전압을 공급받을 수 있다.
복수의 감마 스트링 회로들(721, 722, 723)은 복수의 감마 기준 전압들을 이용하여 복수의 감마 전압을 출력할 수 있다. 복수의 감마 전압은 소스 드라이버(130)에 제공될 수 있다. 복수의 감마 전압은 데이터 전압에 의해 표현되는 계조 값을 미세하게 제어할 수 있다. 예컨대, 감마 전압을 이용하여 0 이상 255 이하의 레벨 값으로 구분된 256가지의 계조 값을 구분할 수 있다. 복수의 감마 스트링 회로들(721, 722, 723)은 복수의 감마 기준 전압들의 개수보다 많은 개수의 레벨로 복수의 감마 전압을 구분할 수 있다. 본 문서에서 복수의 감마 전압은 계조 값을 미세하게 표현할 수 있으므로, 그레이 스케일 전압(gray scale voltage)으로 참조될 수 있다.
멀티플렉서(730)는 복수의 감마 조정 회로들(711, 712, 713)로부터 복수의 감마 기준 전압들을 공급받을 수 있다. 멀티플렉서(730)는 복수의 감마 기준 전압들을 이용하여 비트 데이터(bit data)를 생성할 수 있다. 비트 데이터는 데이터 전압들을 출력하는 데이터인 영상 데이터를 이루는 비트의 위치 및 순서를 결정할 수 있다. 예컨대, 비트 데이터는 복수의 비트들 중 최상위 비트(most significant bit, MSB)부터 최하위 비트(least significant bit, LSB)까지의 위치 및 순서를 결정할 수 있다. 멀티플렉서(730)는 비트 데이터를 소스 드라이버(130)로 공급할 수 있다.
다른 실시 예에 따른 디스플레이 구동 회로(100)는 제2 보호 회로(236)를 이용하여 제2 전원(310)과 복수의 감마 스트링 회로들(721, 722, 723)의 전원 입력 단자 사이의 전압의 레벨을 일정하게 유지할 수 있다. 예컨대, 제2 보호 회로(236)는 제2 전원(310)과 복수의 감마 스트링 회로들(721, 722, 723)의 전원 입력 단자 사이로 유입되는 정전기를 배출할 수 있다. 이에 따라, 복수의 감마 스트링 회로들(721, 722, 723)의 전원 입력 단자로 일정한 크기의 전압이 제공될 수 있다. 또한, 복수의 감마 스트링 회로들(721, 722, 723)이 제2 전원(310)의 급격한 전압 변화 또는 정전기의 유입에 의해 파손되는 것을 방지할 수 있다.
도 9는 일 실시 예에 따른 제1 전원(190) 및 제2 전원(310)을 간략화한 블록도를 나타낸다.
제2 전원(310)은 PCB(300)에 포함될 수 있다. 제2 전원(310)은 복수의 전압 생성부(311, 312, 313)를 포함할 수 있다. 복수의 전압 생성부(311, 312, 313) 각각은 설정된 크기의 전압을 생성할 수 있다. 복수의 전압 생성부(311, 312, 313)는 고전위 전압 생성부(311), 기저 전압 생성부(312), 및 저전위 전압 생성부(313)를 포함할 수 있다. 고전위 전압 생성부(311), 기저 전압 생성부(312), 및 저전위 전압 생성부(313)는 서로 독립적으로 형성될 수 있다. 고전위 전압 생성부(311), 기저 전압 생성부(312), 및 저전위 전압 생성부(313) 각각은 별도로 배치되어 물리적 및 전기적으로 구분될 수 있다.
고전위 전압 생성부(311)는 제1 전압을 생성할 수 있다. 제1 전압은 소스 드라이버(130)에 포함된 증폭기 회로(137)의 전원 입력 단자(PIN)에 제공되는 고전위 전압일 수 있다. 고전위 전압의 크기는 5V 이상 10V 이하일 수 있다. 고전위 전압 생성부(311)는 제1 전압을 소스 드라이버(130)에 공급할 수 있다. 또한, 제1 전압 생성부(311)는 제1 전압을 디스플레이 구동 회로(100)에 포함된 제1 전원(190)에 공급할 수 있다.
기저 전압 생성부(312)는 기저 전압을 생성할 수 있다. 기저 전압은 소스 드라이버(130)에 포함된 그라운드(101)에 제공되는 전압일 수 있다. 그라운드 전압의 크기는 -2V 이상 2V 이하일 수 있다. 제2 전압 생성부(312)는 기저 전압을 소스 드라이버(130)에 공급할 수 있다.
저전위 전압 생성부(313)는 제3 전압을 생성할 수 있다. 제3 전압은 제1 전압과 상이한 레벨을 갖는 전압일 수 있다. 제3 전압은 기저 전압보다 크고 고전위 전압보다 작은 크기를 갖는 저전위 전압일 수 있다. 저전위 전압의 크기는 2V 이상 5V 이하일 수 있다. 저전위 전압 생성부(313)는 제3 전압을 이용하여 제1 전원(190)에 전력을 공급할 수 있다.
제1 전원(190)은 복수의 스텝-업 회로(151, 152) 및 복수의 레귤레이터(161, 162)를 포함할 수 있다. 제1 전원(190)은 복수의 스텝-업 회로(151, 152)를 이용하여 제1 전압의 크기와 제3 전압의 크기를 합한 크기의 양의 전압 및 음의 전압을 생성할 수 있다. 제1 전원(190)은 복수의 레귤레이터(161, 162)를 이용하여 크기가 커진 전압을 제2 전압으로 조정할 수 있다. 제1 전원(190)은 제2 전압을 게이트 드라이버(120)로 출력할 수 있다.
도 10은 일 실시 예에 따른 제1 전원(190)의 상세 블록도를 나타낸다. 제1 전원(190)은 포지티브 스텝-업 회로(151), 네거티브 스텝-업 회로(152), 포지티브 레귤레이터(161), 및 네거티브 레귤레이터(162)를 포함할 수 있다.
포지티브 스텝-업 회로(151)는 제1 전압과 제3 전압을 공급받을 수 있다. 포지티브 스텝-업 회로(151)는 부스트 컨버터 등의 전압 변환기를 이용하여 제1 전압의 크기와 제3 전압의 크기를 합한 크기의 양의 전압인 포지티브 스텝-업 전압을 생성할 수 있다. 포지티브 스텝-업 회로(151)는 포지티브 스텝-업 전압을 포지티브 레귤레이터(161)로 제공할 수 있다.
네거티브 스텝-업 회로(152)는 제1 전압과 제3 전압을 공급받을 수 있다. 네거티브 스텝-업 회로(152)는 제1 전압의 크기와 제3 전압의 크기를 합한 크기의 음의 전압인 네거티브 스텝-업 전압을 생성할 수 있다. 네거티브 스텝-업 회로(152)는 네거티브 스텝-업 전압을 네거티브 레귤레이터(162)로 제공할 수 있다.
포지티브 레귤레이터(161)는 포지티브 스텝-업 회로(151)로부터 포지티브 스텝-업 전압을 획득할 수 있다. 포지티브 레귤레이터(161)는 포지티브 스텝-업 전압을 조정하여 제2 전압을 이루는 게이트 하이 전압을 생성할 수 있다. 게이트 하이 전압은 제1 전압 또는 제3 전압과 다른 크기를 갖는 별도의 전압일 수 있다. 포지티브 레귤레이터(161)는 게이트 하이 전압을 게이트 드라이버(120)로 출력할 수 있다.
네거티브 레귤레이터(162)는 네거티브 스텝-업 회로(152)로부터 네거티브 스텝-업 전압을 획득할 수 있다. 네거티브 레귤레이터(162)는 네거티브 스텝-업 전압을 조정하여 제2 전압을 이루는 게이트 로우 전압을 생성할 수 있다. 게이트 로우 전압은 제1 전압 또는 제3 전압과 다른 크기를 갖는 별도의 전압일 수 있다. 네거티브 레귤레이터(162)는 게이트 로우 전압을 게이트 드라이버(120)로 출력할 수 있다.
기존의 전자 기기와 같이 게이트 드라이버(120)와 소스 드라이버(130)에 연결되는 전원이 단일한 전원으로 구현되는 경우, 게이트 드라이버(120)와 소스 드라이버(130)의 개수 및 출력 핀 수가 증가할수록 전압 레벨을 일정하게 유지하는 것이 물리적으로 용이하지 않다. 게다가, 게이트 드라이버(120)와 소스 드라이버(130)에 연결되는 전원이 단일한 전원으로 구현되는 경우, 정전기 방지 회로는 게이트 드라이버(120)의 외곽 및 소스 드라이버(130)의 외곽에서 유입되는 정전기 또는 게이트 드라이버(120)와 소스 드라이버(130) 사이에서 발생하는 정전기를 배출할 수 있을 뿐, 소스 드라이버(130) 내부의 전원 단자들 또는 내부 소자들로 유입되는 정전기를 배출할 수 없다.
반면, 본 발명의 일 실시 예에 따르면, 제2 전원(310)과 분리된 제1 전원(190)을 이용하여 게이트 드라이버(120)에 전력을 공급할 수 있다. 또한, 제1 전원(310)에서 생성하는 제1 전압 또는 제3 전압과 독립적인 제2 전압을 생성하여 게이트 드라이버(120)에 전력을 공급할 수 있다. 이에 따라, 게이트 드라이버(120)와 소스 드라이버(130)에 전력 공급을 독립적으로 할 수 있어, 해상도가 증가하여 게이트 드라이버(120) 및 소스 드라이버(130)의 개수 및 출력 핀 수가 증가하더라도, 게이트 드라이버(120) 및 소스 드라이버(130)에 안정적으로 전력을 제공할 수 있다.
또한, 본 발명의 일 실시 예에 따르면, 게이트 드라이버(120)와 소스 드라이버(130)에 연결되는 전원이 독립적으로 형성되어, 소스 드라이버(130)의 내부에 마련된 증폭기 회로(137)의 전원 입력 단자(PIN)의 전압 레벨을 안정적으로 유지할 수 있다. 예컨대, 게이트 드라이버(120)와 소스 드라이버(130)에 연결되는 전원이 독립적인 경우, 소스 드라이버(130)에 인접하도록 배치된 보호 회로(136)는 증폭기 회로(137)의 전원 입력 단자(PIN)에 유입되는 정전기를 효과적으로 배출할 수 있다.
도 11은, 다양한 실시예들에 따른, 네트워크 환경(1100) 내의 전자 장치(1101)의 블럭도이다. 도 11을 참조하면, 네트워크 환경(1100)에서 전자 장치(1101)는 제 1 네트워크(1198)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(1102)와 통신하거나, 또는 제 2 네트워크(1199)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(1104) 또는 서버(1108)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(1101)는 서버(1108)를 통하여 전자 장치(1104)와 통신할 수 있다. 일실시예에 따르면, 전자 장치(1101)는 프로세서(1120), 메모리(1130), 입력 장치(1150), 음향 출력 장치(1155), 표시 장치(1160), 오디오 모듈(1170), 센서 모듈(1176), 인터페이스(1177), 햅틱 모듈(1179), 카메라 모듈(1180), 전력 관리 모듈(1188), 배터리(1189), 통신 모듈(1190), 가입자 식별 모듈(1196), 또는 안테나 모듈(1197)을 포함할 수 있다. 어떤 실시예에서는, 전자 장치(1101)에는, 이 구성요소들 중 적어도 하나(예: 표시 장치(1160) 또는 카메라 모듈(1180))가 생략되거나, 하나 이상의 다른 구성 요소가 추가될 수 있다. 어떤 실시예에서는, 이 구성요소들 중 일부들은 하나의 통합된 회로로 구현될 수 있다. 예를 들면, 센서 모듈(1176)(예: 지문 센서, 홍채 센서, 또는 조도 센서)은 표시 장치(1160)(예: 디스플레이)에 임베디드된 채 구현될 수 있다
프로세서(1120)는, 예를 들면, 소프트웨어(예: 프로그램(1140))를 실행하여 프로세서(1120)에 연결된 전자 장치(1101)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)을 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일실시예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(1120)는 다른 구성요소(예: 센서 모듈(1176) 또는 통신 모듈(1190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(1132)에 로드하고, 휘발성 메모리(1132)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(1134)에 저장할 수 있다. 일실시예에 따르면, 프로세서(1120)는 메인 프로세서(1121)(예: 중앙 처리 장치 또는 어플리케이션 프로세서), 및 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(1123)(예: 그래픽 처리 장치, 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 추가적으로 또는 대체적으로, 보조 프로세서(1123)은 메인 프로세서(1121)보다 저전력을 사용하거나, 또는 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(1123)는 메인 프로세서(1121)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(1123)는, 예를 들면, 메인 프로세서(1121)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(1121)를 대신하여, 또는 메인 프로세서(1121)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(1121)와 함께, 전자 장치(1101)의 구성요소들 중 적어도 하나의 구성요소(예: 표시 장치(1160), 센서 모듈(1176), 또는 통신 모듈(1190))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일실시예에 따르면, 보조 프로세서(1123)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성 요소(예: 카메라 모듈(1180) 또는 통신 모듈(1190))의 일부로서 구현될 수 있다.
메모리(1130)는, 전자 장치(1101)의 적어도 하나의 구성요소(예: 프로세서(1120) 또는 센서모듈(1176))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(1140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(1130)는, 휘발성 메모리(1132) 또는 비휘발성 메모리(1134)를 포함할 수 있다.
프로그램(1140)은 메모리(1130)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(1142), 미들 웨어(1144) 또는 어플리케이션(1146)을 포함할 수 있다.
입력 장치(1150)는, 전자 장치(1101)의 구성요소(예: 프로세서(1120))에 사용될 명령 또는 데이터를 전자 장치(1101)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 장치(1150)는, 예를 들면, 마이크, 마우스, 또는 키보드를 포함할 수 있다.
음향 출력 장치(1155)는 음향 신호를 전자 장치(1101)의 외부로 출력할 수 있다. 음향 출력 장치(1155)는, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있고, 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일실시예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
표시 장치(1160)는 전자 장치(1101)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 표시 장치(1160)는, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일실시예에 따르면, 표시 장치(1160)는 터치를 감지하도록 설정된 터치 회로(touch circuitry), 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 센서 회로(예: 압력 센서)를 포함할 수 있다.
오디오 모듈(1170)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일실시예에 따르면, 오디오 모듈(1170)은, 입력 장치(1150)를 통해 소리를 획득하거나, 음향 출력 장치(1155), 또는 전자 장치(1101)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(1102)) (예: 스피커 또는 헤드폰))를 통해 소리를 출력할 수 있다.
센서 모듈(1176)은 전자 장치(1101)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일실시예에 따르면, 센서 모듈(1176)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(1177)는 전자 장치(1101)이 외부 전자 장치(예: 전자 장치(1102))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일실시예에 따르면, 인터페이스(1177)는, 예를 들면, HDMI(high definition multimediainterface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(1178)는, 그를 통해서 전자 장치(1101)가 외부 전자 장치(예: 전자 장치(1102))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일실시예에 따르면, 연결 단자(1178)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(1179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일실시예에 따르면, 햅틱 모듈(1179)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(1180)은 정지 영상 및 동영상을 촬영할 수 있다. 일실시예에 따르면, 카메라 모듈(1180)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(1188)은 전자 장치(1101)에 공급되는 전력을 관리할 수 있다. 일실시예에 따르면, 전력 관리 모듈(1188)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(1189)는 전자 장치(1101)의 적어도 하나의 구성 요소에 전력을 공급할 수 있다. 일실시예에 따르면, 배터리(1189)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(1190)은 전자 장치(1101)와 외부 전자 장치(예: 전자 장치(1102), 전자 장치(1104), 또는 서버(1108))간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(1190)은 프로세서(1120)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일실시예에 따르면, 통신 모듈(1190)은 무선 통신 모듈(1192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(1194)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제 1 네트워크(1198)(예: 블루투스, WiFi direct 또는 IrDA(infrared data association) 같은 근거리 통신 네트워크) 또는 제 2 네트워크(1199)(예: 셀룰러 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부 전자 장치와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성 요소(예: 단일 칩)으로 통합되거나, 또는 서로 별도의 복수의 구성 요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(1192)은 가입자 식별 모듈(1196)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제 1 네트워크(1198) 또는 제 2 네트워크(1199)와 같은 통신 네트워크 내에서 전자 장치(1101)를 확인 및 인증할 수 있다.
안테나 모듈(1197)은 신호 또는 전력을 외부(예: 외부 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일실시예에 따르면, 안테나 모듈(1197)은 하나 이상의 안테나들을 포함할 수 있고, 이로부터, 제 1 네트워크(1198) 또는 제 2 네트워크(1199)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(1190)에 의하여 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(1190)과 외부 전자 장치 간에 송신되거나 수신될 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들 간 통신 방식(예: 버스, GPIO(general purposeinput and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))를 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일실시예에 따르면, 명령 또는 데이터는 제 2 네트워크(1199)에 연결된 서버(1108)를 통해서 전자 장치(1101)와 외부의 전자 장치(1104)간에 송신 또는 수신될 수 있다. 전자 장치(1102, 1104) 각각은 전자 장치(1101)와 동일한 또는 다른 종류의 장치일 수 있다. 일실시예에 따르면, 전자 장치(1101)에서 실행되는 동작들의 전부 또는 일부는 외부 전자 장치들(1102, 1104, or 1108) 중 하나 이상의 외부 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(1101)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(1101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(1101)로 전달할 수 있다. 전자 장치(1101)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다.
도 12는 다양한 실시예들에 따른, 표시 장치의 블록도이다.
도 12를 참조하면, 표시 장치(1160)는 디스플레이(1210), 및 이를 제어하기 위한 디스플레이 드라이버 IC(DDI)(1230)를 포함할 수 있다. DDI(1230)는 인터페이스 모듈(1231), 메모리(1233)(예: 버퍼 메모리), 이미지 처리 모듈(1235), 또는 맵핑 모듈(1237)을 포함할 수 있다. DDI(1230)는, 예를 들면, 인터페이스 모듈(1231)을 통하여 프로세서(1120)(예: 메인 프로세서(1121)(예: 어플리케이션 프로세서) 또는 메인 프로세서(1121)의 기능과 독립적으로 운영되는 보조 프로세서(1123))로부터 영상 데이터, 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보를 수신할 수 있다. DDI(1230)는 터치 회로(1250) 또는 센서 모듈(1176) 등과 상기 인터페이스 모듈(1231)을 통하여 커뮤니케이션할 수 있다. 또한, DDI(1230)는 상기 수신된 영상 정보 중 적어도 일부를 메모리(1233)에, 예를 들면, 프레임 단위로 저장할 수 있다. 이미지 처리 모듈(1235)은, 예를 들면, 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이(1210)의 특성에 적어도 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)를 수행할 수 있다. 맵핑 모듈(1237)은 디스플레이(1210)의 픽셀들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile), 또는 서브픽셀들 각각의 크기)에 적어도 일부 기반하여, 이미지 처리 모듈(1135)를 통해 전처리 또는 후처리된 상기 영상 데이터를 상기 픽셀들을 구동할 수 있는 전압 값 또는 전류 값으로 변환할 수 있다. 디스플레이(1210)의 적어도 일부 픽셀들은, 예를 들면, 상기 전압 값 또는 전류 값에 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이(1210)에 표시될 수 있다.
일실시예에 따르면, 표시 장치(1160)는 터치 회로(1250)를 더 포함할 수 있다. 터치 회로(1250)는 터치 센서(1251) 및 이를 제어하기 위한 터치 센서 IC(1253)를 포함할 수 있다. 터치 센서 IC(1253)는 터치 센서(1251)를 제어하여, 예를 들면, 디스플레이(1210)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량)의 변화를 측정함으로써 상기 특정 위치에 대한 터치 입력 또는 호버링 입력을 감지하고, 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간)를 프로세서(1120)에 제공할 수 있다. 일실시예에 따르면, 터치 회로(1250)의 적어도 일부(예: 터치 센서 IC(1253))는 디스플레이 드라이버 IC(1230), 또는 디스플레이(1210)의 일부로, 또는 표시 장치(1160)의 외부에 배치된 다른 구성요소(예: 보조 프로세서(1123))의 일부로 포함될 수 있다.
일실시예에 따르면, 표시 장치(1160)는 센서 모듈(1176)의 적어도 하나의 센서(예: 지문 센서, 홍채 센서, 압력 센서 또는 조도 센서), 또는 이에 대한 제어 회로를 더 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 표시 장치(1160)의 일부(예: 디스플레이(1210) 또는 DDI(1230)) 또는 터치 회로(1250)의 일부에 임베디드되어 구현될 수 있다. 예를 들면, 표시 장치(1160)에 임베디드된 센서 모듈(1176)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이(1210)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다. 다른 예를 들면, 표시 장치(1160)에 임베디드된 센서 모듈(1176)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이(1210)의 일부 또는 전체 영역을 통해 터치 입력에 대한 압력 정보를 획득할 수 있다. 일실시예에 따르면, 터치 센서(1251) 또는 센서 모듈(1176)은 디스플레이(1210)의 픽셀 레이어의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
본 문서에 개시된 다양한 실시예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치 (예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시예들로 한정하려는 것이 아니며, 해당 실시예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나,""A, B 또는 C," "A, B 및 C 중 적어도 하나,"및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들의 모든 가능한 조합을 포함할 수 있다. "제 1", "제 2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제 1) 구성요소가 다른(예: 제 2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로 등의 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일실시예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시예들은 기기(machine)(예: 전자 장치(1101)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(1136) 또는 외장 메모리(1138))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(1140))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(1101))의 프로세서(예: 프로세서(1120))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장매체 는, 비일시적(non-transitory) 저장매체의 형태로 제공될 수 있다. 여기서, ‘비일시적’은 저장매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일실시예에 따르면, 본 문서에 개시된 다양한 실시예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory (CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어TM)를 통해 또는 두개의 사용자 장치들(예: 스마트폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있다. 다양한 실시예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.
100: 디스플레이 구동 회로 110: 로직 회로
120: 게이트 드라이버 130: 소스 드라이버
135: 감마 블록 136: 보호 회로
137: 증폭기 회로 138: 스위치
150: 스텝-업 회로 160: 레귤레이터
170: 저장부 180: 입출력 패드
190: 제2 전원 200: 디스플레이 패널
201: 제1 가장자리 202: 제2 가장자리
210: 액티브 영역 211: 제1 픽셀 그룹
220: 픽셀 230: 통합 감마 칩
236: 제2 보호 회로 300: PCB
310: 제1 전원 410: 커패시터
420: 저항 430: 스위칭 소자
530: 통합 구동 칩

Claims (20)

  1. 전자 장치에 있어서,
    하나 이상의 픽셀들을 포함하는 디스플레이 패널;
    제1 전원으로부터 전력을 공급받는 하나 이상의 게이트 드라이버들(gate drivers); 및
    상기 디스플레이 패널을 구동하기 위한 디스플레이 구동 회로를 포함하고,
    상기 하나 이상의 게이트 드라이버들 중 어느 하나의 게이트 드라이버는 상기 하나 이상의 픽셀들 중 제1 픽셀과 연결되고,
    상기 디스플레이 구동 회로는,
    제1 소스 드라이버가 포함된 하나 이상의 소스 드라이버들(source drivers); 및
    상기 제1 소스 드라이버와 연결된 적어도 하나의 보호 회로(protection circuit)를 포함하고,
    상기 제1 소스 드라이버는 상기 제1 전원과 구별되는 제2 전원으로부터 전력을 공급받고 상기 제1 픽셀과 연결된 하나 이상의 증폭기 회로들을 포함하고,
    상기 적어도 하나의 보호 회로는 상기 하나 이상의 증폭기 회로들의 전원 입력 단자와 연결되고,
    상기 적어도 하나의 보호 회로의 적어도 일부는 상기 제2 전원과 상기 전원 입력 단자 사이에서 분기되어 상기 디스플레이 구동 회로의 그라운드와 연결된, 전자 장치.
  2. 청구항 1에 있어서,
    상기 적어도 하나의 보호 회로는,
    제1 단자가 상기 제2 전원 및 상기 하나 이상의 증폭기 회로와 연결된 커패시터(capacitor),
    상기 커패시터의 제2 단자와 상기 그라운드 사이에 배치되는 저항, 및
    상기 커패시터의 상기 제2 단자와 연결되는 게이트 단자(gate terminal), 상기 커패시터의 상기 제1 단자와 연결되는 드레인 단자(drain terminal), 및 상기 그라운드와 연결되는 소스 단자(source terminal)를 포함하는 스위칭 소자를 포함하는, 전자 장치.
  3. 청구항 2에 있어서,
    상기 스위칭 소자는 상기 게이트 단자에서 상기 커패시터를 통해 상기 전원 입력 단자의 적어도 일시적인 전압의 변화를 감지하여, 상기 드레인 단자와 상기 소스 단자 사이를 적어도 일시적으로 전기적으로 연결하는, 전자 장치.
  4. 청구항 2에 있어서,
    상기 스위칭 소자는 상기 전원 입력 단자에 유입된 정전기가 상기 커패시터를 통해 상기 게이트 단자에 적어도 일시적으로 유발한 전압의 변화를 이용하여 상기 정전기를 상기 그라운드로 배출하는, 전자 장치.
  5. 청구항 1에 있어서,
    상기 적어도 하나의 보호 회로는,
    상기 제1 소스 드라이버의 외부에서 상기 제1 소스 드라이버의 적어도 일 측 가장자리와 인접하도록 배치되어 상기 하나 이상의 증폭기 회로들의 전원 입력 단자와 동시에 연결된, 전자 장치.
  6. 청구항 1에 있어서,
    상기 적어도 하나의 보호 회로는,
    상기 제1 소스 드라이버의 내부 영역 중 적어도 일 측 상에 배치되어 상기 하나 이상의 증폭기 회로들의 전원 입력 단자와 동시에 연결된, 전자 장치.
  7. 청구항 1에 있어서,
    상기 디스플레이 구동 회로는,
    상기 제1 소스 드라이버와 연결된 감마 블록(gamma block)을 더 포함하고,
    상기 제1 소스 드라이버는,
    상기 하나 이상의 증폭기 회로들 및 상기 감마 블록과 연결된 하나 이상의 디코더들(decoders)을 더 포함하는, 전자 장치.
  8. 청구항 1에 있어서,
    상기 제1 픽셀은 복수 개의 서브 픽셀들을 포함하고,
    상기 복수 개의 서브 픽셀들 중 적어도 하나의 서브 픽셀은 상기 하나 이상의 증폭기 회로들의 출력 단자와 연결되고,
    상기 복수 개의 서브 픽셀들은,
    적색 서브 픽셀,
    상기 적색 서브 픽셀과 상기 제1 가장자리의 길이 방향으로 인접한 녹색 서브 픽셀, 및
    상기 녹색 서브 픽셀과 상기 제1 가장자리의 길이 방향으로 인접한 청색 서브 픽셀을 포함하는, 전자 장치.
  9. 청구항 1에 있어서,
    상기 제1 픽셀은 복수 개의 서브 픽셀들을 포함하고,
    상기 복수 개의 서브 픽셀들 중 적어도 하나의 서브 픽셀은 상기 하나 이상의 증폭기 회로들의 출력 단자와 연결되고,
    상기 복수 개의 서브 픽셀들은,
    적색 서브 픽셀,
    상기 적색 서브 픽셀과 상기 제1 가장자리의 길이 방향으로 인접한 제1 녹색 서브 픽셀,
    상기 적색 서브 픽셀과 상기 제2 가장자리의 길이 방향으로 인접한 청색 서브 픽셀, 및
    상기 청색 서브 픽셀과 상기 제1 가장자리의 길이 방향으로 인접한 제2 녹색 서브 픽셀을 포함하는, 전자 장치.
  10. 청구항 2에 있어서,
    상기 스위칭 소자는,
    상기 게이트 전극의 전압과 상기 소스 전극의 전압의 차이값이 상기 스위칭 소자의 문턱 전압보다 작은 경우 턴-오프 되어, 상기 드레인 전극에서 상기 소스 전극으로 전류가 흐르지 않도록 차단하고,
    상기 게이트 전극의 전압과 상기 소스 전극의 전압의 차이값이 상기 스위칭 소자의 문턱 전압보다 큰 경우 턴-온 되어, 상기 드레인 전극에서 상기 소스 전극으로 전류가 흐르게 하는, 전자 장치.
  11. 디스플레이 구동 회로에 있어서,
    하나 이상의 소스 드라이버들;
    상기 하나 이상의 소스 드라이버들 중 제1 소스 드라이버와 연결되는 감마 블록(gamma block); 및
    상기 제1 소스 드라이버와 연결된 적어도 하나의 보호 회로(protection circuit)를 포함하고,
    상기 제1 소스 드라이버는,
    하나 이상의 게이트 드라이버들에 전력을 공급하는 제1 전원과 구별되는 제2 전원으로부터 전력을 공급받고, 데이터 전압을 출력하는 하나 이상의 증폭기 회로들, 및
    상기 하나 이상의 증폭기 회로들에 연결된 하나 이상의 디코더들(decoders)을 포함하고,
    상기 적어도 하나의 보호 회로는 상기 하나 이상의 증폭기 회로들의 전원 입력 단자와 연결되고,
    상기 적어도 하나의 보호 회로의 적어도 일부는 상기 제2 전원과 상기 전원 입력 단자 사이에서 분기되어 상기 디스플레이 구동 회로의 그라운드와 연결되고,
    상기 적어도 하나의 보호 회로는,
    제1 단자가 상기 제2 전원 및 상기 하나 이상의 증폭기 회로와 연결된 필터 소자,
    상기 필터 소자의 제2 단자와 상기 그라운드 사이에 배치되는 저항, 및
    상기 필터 소자의 상기 제2 단자와 연결되는 제어 단자, 상기 필터 소자의 상기 제1 단자와 연결되는 제1 단자, 및 상기 그라운드와 연결되는 제2 단자를 포함하는 스위칭 소자를 포함하는, 디스플레이 구동 회로.
  12. 청구항 11에 있어서,
    상기 필터 소자는 커패시터(capacitor)이고,
    상기 스위칭 소자는 MOSFET(Metal Oxide Semiconductor Field Effect Transistor)이고,
    상기 제어 단자는 게이트 단자(gate terminal)인, 디스플레이 구동 회로.
  13. 청구항 11에 있어서,
    상기 제1 전원은 상기 제2 전원으로부터 제1 전압을 공급받아 전압 스텝 업 및 전압 조정을 통해 상기 제1 전압과 다른 제2 전압을 생성하여 출력하는, 디스플레이 구동 회로.
  14. 청구항 11에 있어서,
    상기 스위칭 소자는,
    상기 제어 단자의 전압과 상기 제2 단자의 전압의 차이값이 상기 스위칭 소자의 문턱 전압보다 작은 경우 턴-오프 되어, 상기 제1 단자에서 상기 제2 단자로 전류가 흐르지 않도록 차단하고,
    상기 제어 단자의 전압과 상기 제2 단자의 전압의 차이값이 상기 스위칭 소자의 문턱 전압보다 큰 경우 턴-온 되어, 상기 제1 단자에서 상기 제2 단자로 전류가 흐르게 하는, 디스플레이 구동 회로.
  15. 청구항 12에 있어서,
    상기 스위칭 소자는 상기 전원 입력 단자에 유입된 정전기가 상기 커패시터를 통해 상기 게이트 단자에 적어도 일시적으로 유발한 전압의 변화를 이용하여, 상기 드레인 단자와 상기 소스 단자 사이를 적어도 일시적으로 전기적으로 연결하여 상기 정전기를 상기 그라운드로 배출하는, 디스플레이 구동 회로.
  16. 전자 장치에 있어서,
    하나 이상의 픽셀들을 포함하는 디스플레이 패널;
    제1 전원으로부터 전력을 공급받는 하나 이상의 게이트 드라이버들(gate drivers); 및
    상기 디스플레이 패널을 구동하기 위한 디스플레이 구동 회로를 포함하고,
    상기 하나 이상의 게이트 드라이버들 중 어느 하나의 게이트 드라이버는 상기 하나 이상의 픽셀들 중 제1 픽셀과 연결되고,
    상기 디스플레이 구동 회로는,
    제1 소스 드라이버가 포함된 하나 이상의 소스 드라이버들(source drivers),
    상기 제1 소스 드라이버와 연결되는 감마 블록(gamma block),
    상기 제1 소스 드라이버와 연결된 제1 보호 회로, 및
    상기 감마 블록과 연결된 제2 보호 회로를 포함하고,
    상기 제1 소스 드라이버는,
    상기 제1 전원과 구별되는 제2 전원으로부터 전력을 공급받고, 상기 제1 픽셀과 연결된 하나 이상의 증폭기 회로들을 포함하고,
    상기 제1 보호 회로는 상기 제2 전원과 상기 하나 이상의 증폭기 회로들의 제1 전원 입력 단자 사이에서 분기되어 상기 디스플레이 구동 회로의 그라운드와 연결되고,
    상기 감마 블록은,
    하나 이상의 감마 조정 회로들로부터 감마 기준 전압을 공급받아 감마 전압을 출력하는 하나 이상의 감마 스트링 회로들을 포함하고,
    상기 제2 보호 회로는 상기 제2 전원과 상기 하나 이상의 감마 스트링 회로들의 제2 전원 입력 단자 사이에서 분기되어 상기 그라운드와 연결된, 전자 장치.
  17. 청구항 16에 있어서,
    상기 제2 보호 회로는,
    제1 단자가 상기 제2 전원 및 상기 하나 이상의 감마 스트링 회로와 연결된 커패시터(capacitor),
    상기 커패시터의 제2 단자와 상기 그라운드 사이에 배치되는 저항, 및
    상기 커패시터의 상기 제2 단자와 연결되는 게이트 단자(gate terminal), 상기 커패시터의 상기 제1 단자와 연결되는 드레인 단자(drain terminal), 및 상기 그라운드와 연결되는 소스 단자(source terminal)를 포함하는 스위칭 소자를 포함하는, 전자 장치.
  18. 청구항 16에 있어서,
    상기 제1 픽셀은 상기 제2 전원으로부터 전력을 공급받는 상기 제1 소스 드라이버의 상기 하나 이상의 감마 스트링 회로들 중 어느 하나의 감마 스트링 회로와 연결되는, 전자 장치.
  19. 청구항 17에 있어서,
    상기 스위칭 소자는 상기 게이트 전극의 전압과 상기 소스 전극의 전압의 차이값이 상기 스위칭 소자의 문턱 전압보다 작은 경우 턴-오프 되어, 상기 드레인 전극에서 소스 전극으로 전류가 흐르지 않도록 차단하고,
    상기 게이트 전극의 전압과 상기 소스 전극의 전압의 차이값이 상기 스위칭 소자의 문턱 전압보다 큰 경우 턴-온 되어, 상기 드레인 전극에서 소스 전극으로 전류가 흐르게 하는, 전자 장치.
  20. 청구항 16에 있어서,
    상기 제1 보호 회로는 상기 제1 소스 드라이버의 양 측 가장자리에 배치되어 상기 제1 전원 입력 단자와 동시에 연결되고,
    상기 제2 보호 회로는 상기 감마 블록의 양 측 가장자리에 배치되어 상기 제2 전원 입력 단자와 동시에 연결되는, 전자 장치.
KR1020180022139A 2018-02-23 2018-02-23 보호 회로를 포함하는 디스플레이 구동 회로 KR102519744B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020180022139A KR102519744B1 (ko) 2018-02-23 2018-02-23 보호 회로를 포함하는 디스플레이 구동 회로
US16/970,229 US11205362B2 (en) 2018-02-23 2019-02-22 Display driving circuit comprising protection circuit
PCT/KR2019/002181 WO2019164322A1 (ko) 2018-02-23 2019-02-22 보호 회로를 포함하는 디스플레이 구동 회로
EP19757297.7A EP3751547A4 (en) 2018-02-23 2019-02-22 DISPLAY CONTROL CIRCUIT WITH PROTECTIVE CIRCUIT

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180022139A KR102519744B1 (ko) 2018-02-23 2018-02-23 보호 회로를 포함하는 디스플레이 구동 회로

Publications (2)

Publication Number Publication Date
KR20190101771A true KR20190101771A (ko) 2019-09-02
KR102519744B1 KR102519744B1 (ko) 2023-04-10

Family

ID=67688191

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180022139A KR102519744B1 (ko) 2018-02-23 2018-02-23 보호 회로를 포함하는 디스플레이 구동 회로

Country Status (4)

Country Link
US (1) US11205362B2 (ko)
EP (1) EP3751547A4 (ko)
KR (1) KR102519744B1 (ko)
WO (1) WO2019164322A1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102205767B1 (ko) * 2019-12-06 2021-01-21 한화시스템 주식회사 입력 전원 분리 장치
US11373579B2 (en) 2019-12-30 2022-06-28 Lg Display Co., Ltd. Display device
WO2023080594A1 (ko) * 2021-11-05 2023-05-11 삼성전자 주식회사 전원 공급 회로를 포함하는 전자 장치
US11893931B2 (en) 2021-11-05 2024-02-06 Samsung Electronics Co., Ltd. Electronic device including power supply circuit

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11571803B2 (en) * 2019-05-30 2023-02-07 Milwaukee Electric Tool Corporation Power tool with combined chip for wireless communications and power tool control
CN115424593B (zh) * 2022-09-15 2023-09-19 惠科股份有限公司 数据驱动电路、显示模组和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110002167A (ko) * 2009-07-01 2011-01-07 주식회사 동부하이텍 Esd 보호 회로
KR20150040667A (ko) * 2013-10-07 2015-04-15 삼성디스플레이 주식회사 소스 드라이버 및 디스플레이 장치
KR20160043764A (ko) * 2014-10-14 2016-04-22 삼성전자주식회사 Esd 보호 회로를 포함하는 반도체 장치

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW591592B (en) 2003-05-09 2004-06-11 Toppoly Optoelectronics Corp Display device having electrostatic discharge protection function and panel thereof
US20060119998A1 (en) 2004-05-07 2006-06-08 Sheng-Chieh Yang Electrostatic discharge protection circuit, display panel, and electronic system utilizing the same
JP4010335B2 (ja) * 2005-06-30 2007-11-21 セイコーエプソン株式会社 集積回路装置及び電子機器
JP2007012869A (ja) 2005-06-30 2007-01-18 Seiko Epson Corp 集積回路装置及び電子機器
US8638276B2 (en) 2008-07-10 2014-01-28 Samsung Display Co., Ltd. Organic light emitting display and method for driving the same
KR20110024152A (ko) 2009-09-01 2011-03-09 주식회사 동부하이텍 슬루 레이트를 개선시킨 디스플레이 장치
JP5405283B2 (ja) 2009-12-10 2014-02-05 シャープ株式会社 半導体装置およびその電力供給方法
KR101649358B1 (ko) * 2010-02-05 2016-08-31 삼성디스플레이 주식회사 표시 장치의 전원 회로 및 이를 갖는 표시 장치
KR101146992B1 (ko) * 2010-05-07 2012-05-23 삼성모바일디스플레이주식회사 평판 표시 장치 및 그의 구동 방법
KR102051628B1 (ko) 2013-04-04 2019-12-03 삼성전자주식회사 정전기 방전 회로를 포함하는 소스 구동 집적 회로 및 소스 구동 집적 회로의 레이아웃 방법
KR20150006637A (ko) 2013-07-09 2015-01-19 삼성디스플레이 주식회사 유기전계발광 표시장치
KR102275712B1 (ko) 2014-10-31 2021-07-09 삼성전자주식회사 렌더링 방법, 렌더링 장치 및 전자 장치
KR102280452B1 (ko) 2014-11-05 2021-07-23 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR102270333B1 (ko) 2014-11-24 2021-07-01 삼성디스플레이 주식회사 표시 장치
KR102252974B1 (ko) 2014-12-01 2021-05-20 삼성디스플레이 주식회사 표시 장치
KR102482846B1 (ko) 2015-09-10 2023-01-02 삼성디스플레이 주식회사 표시장치
KR102554493B1 (ko) 2016-06-14 2023-07-13 주식회사 엘엑스세미콘 소스드라이버 및 패널구동시스템

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110002167A (ko) * 2009-07-01 2011-01-07 주식회사 동부하이텍 Esd 보호 회로
KR20150040667A (ko) * 2013-10-07 2015-04-15 삼성디스플레이 주식회사 소스 드라이버 및 디스플레이 장치
KR20160043764A (ko) * 2014-10-14 2016-04-22 삼성전자주식회사 Esd 보호 회로를 포함하는 반도체 장치

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102205767B1 (ko) * 2019-12-06 2021-01-21 한화시스템 주식회사 입력 전원 분리 장치
US11373579B2 (en) 2019-12-30 2022-06-28 Lg Display Co., Ltd. Display device
WO2023080594A1 (ko) * 2021-11-05 2023-05-11 삼성전자 주식회사 전원 공급 회로를 포함하는 전자 장치
US11893931B2 (en) 2021-11-05 2024-02-06 Samsung Electronics Co., Ltd. Electronic device including power supply circuit

Also Published As

Publication number Publication date
EP3751547A4 (en) 2021-07-21
US11205362B2 (en) 2021-12-21
KR102519744B1 (ko) 2023-04-10
US20210118348A1 (en) 2021-04-22
WO2019164322A1 (ko) 2019-08-29
EP3751547A1 (en) 2020-12-16

Similar Documents

Publication Publication Date Title
KR102519744B1 (ko) 보호 회로를 포함하는 디스플레이 구동 회로
US11335764B2 (en) Display including plurality of wirings bypassing hole area encompassed by display area, and electronic device including same
KR102350724B1 (ko) 디스플레이의 동작 모드를 전환하는 방법 및 이를 수행하는 전자 장치
KR102474751B1 (ko) 정전기로부터 디스플레이 구동 드라이버를 보호하는 구조를 갖는 전자 장치
US10916200B2 (en) Display device including scan driver for driving display panel in which empty area enclosed by display area is formed
KR102400628B1 (ko) 누설 전류를 감소시키기 위한 디스플레이 및 전자 장치
US10762839B2 (en) Display device and method for controlling independently by a group of pixels
KR20190027234A (ko) 비활성 영역을 포함하는 전자 장치
US11217133B2 (en) Method for checking crack in display and electronic device for performing same
KR102578096B1 (ko) 디스플레이 중 일부 영역이 시각적으로 인식되는 현상을 개선하기 위한 전자 장치
US11955077B2 (en) Electronic device comprising display, and method for driving display
KR102453082B1 (ko) 홀 영역을 포함하는 디스플레이 및 상기 디스플레이를 포함하는 전자 장치
US11335229B2 (en) Display for controlling operation of gamma block on basis of indication of content, and electronic device comprising said display
US20190259341A1 (en) Electronic device for calculating deterioration of pixel
US11138954B2 (en) Electronic device for compensating for deterioration in display
KR102422767B1 (ko) 누설 전류를 감소시키기 위한 디스플레이 및 전자 장치
US11315521B2 (en) Electronic device and method for brightness control of electronic device
KR102563828B1 (ko) 픽셀의 열화를 방지하기 위한 전자 장치 및 방법
KR102555375B1 (ko) 디스플레이의 엣지 영역에 출력되는 이미지 데이터의 밝기를 변경하기 위한 전자 장치
KR20200065324A (ko) 디스플레이 번-인 현상을 방지하기 위한 전자 장치
KR20200050274A (ko) 이미지의 컨텐츠의 변경에 기반하여 이미지의 표시 위치 또는 면적을 제어하는 전자 장치
KR20220017310A (ko) 디스플레이를 포함하는 전자 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
X091 Application refused [patent]
AMND Amendment
E90F Notification of reason for final refusal
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant