KR20190052226A - 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법 - Google Patents
양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법 Download PDFInfo
- Publication number
- KR20190052226A KR20190052226A KR1020170147725A KR20170147725A KR20190052226A KR 20190052226 A KR20190052226 A KR 20190052226A KR 1020170147725 A KR1020170147725 A KR 1020170147725A KR 20170147725 A KR20170147725 A KR 20170147725A KR 20190052226 A KR20190052226 A KR 20190052226A
- Authority
- KR
- South Korea
- Prior art keywords
- lfsr
- lfsrs
- clock
- binary number
- function
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/58—Random or pseudo-random number generators
- G06F7/582—Pseudo-random number generators
- G06F7/584—Pseudo-random number generators using finite field arithmetic, e.g. using a linear feedback shift register
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
본 발명 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법은 2개의 LFSR(100, 200)이 서로 상호작용하면서 클럭을 랜덤(Random)으로 조절하여 데이터를 획득하는 데이터획득단계; 획득한 데이터를 논리회로부(300)에서 이진수열로 변환하여 발생시킨 후 최종 출력결과 를 획득하는 출력결과획득단계; 로 이루어지는 것으로,
본 발명은 2개의 LFSR의 메모리에 저장되는 초기값을 모두 0이 아닌 임의의 값으로 변경한 후, 각각의 LFSR의 1비트를 저장하는 캐쉬메모리를 사용하여 상호클럭조절 함수를 구성하되, LFSR의 탭 길이가 가변클록의 횟수에 영향을 주게 되고, 상기 가변클록의 획수의 변화에 의해 선형복잡도가 증가하며 주기가 길어지는 것으로, 암호화된 긴 메시지를 사용하여 전달할 때, Berlekamp-Massey 알고리즘을 이용한 공격 등의 컴퓨터 공격에 대해서 안전하게 하는 현저한 효과가 있다.
본 발명은 2개의 LFSR의 메모리에 저장되는 초기값을 모두 0이 아닌 임의의 값으로 변경한 후, 각각의 LFSR의 1비트를 저장하는 캐쉬메모리를 사용하여 상호클럭조절 함수를 구성하되, LFSR의 탭 길이가 가변클록의 횟수에 영향을 주게 되고, 상기 가변클록의 획수의 변화에 의해 선형복잡도가 증가하며 주기가 길어지는 것으로, 암호화된 긴 메시지를 사용하여 전달할 때, Berlekamp-Massey 알고리즘을 이용한 공격 등의 컴퓨터 공격에 대해서 안전하게 하는 현저한 효과가 있다.
Description
본 발명 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법에 관한 것으로, 더욱 상세하게는 2개의 LFSR의 메모리에 저장되는 초기값을 모두 0이 아닌 임의의 값으로 변경한 후, 각각의 LFSR의 1비트를 저장하는 캐쉬메모리를 사용하여 상호클럭조절 함수를 구성하되, LFSR의 탭 길이가 가변클록의 횟수에 영향을 주게 되고, 상기 가변클록의 획수의 변화에 의해 선형복잡도가 증가하며 주기가 길어지는 것으로, 암호화된 긴 메시지를 사용하여 전달할 때, Berlekamp-Massey 알고리즘을 이용한 공격 등의 컴퓨터 공격에 대해서 안전하게 하는 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법에 관한 것이다.
종래기술로서 공개특허공보 공개번호 제10-2015-0116711호의 상호보완 이진 수열을 이용한 영상 디블러링 방법에는, 상호보완 이진 수열 집합을 이용하여 서로 다른 코드화 노출 패턴을 생성하는 단계, 상기 서로 다른 코드화 노출 패턴을 가지도록 연속된 복수의 영상을 촬영하는 단계, 그리고 상기 연속된 복수의 영상을 디블러링하는 단계를 포함하는 영상 디블러링 방법이라고 기재되어 있다.
다른 종래기술로서 공개특허공보 공개번호 제10-1997-012115호의 마스크 제어 이진 수열 발생기에는, 외부의 클럭에 의해 쉬프트된 비트를 출력하는 제1 선형 궤환 쉬프트 레지스터 수단과, 상기 제1 선형 궤환 쉬프트 레지스터 수단의 출력 중 일부 또는 전부를 입력으로 받아 마스킹 벡터를 생성하는 마스킹 벡터 생성 수단과, 상기 외부의 클럭에 의해 쉬프트된 이진 수열을 생성하는 제2 선형 궤환 쉬프트 레지스터 수단, 및 상기 마스킹 벡터 생성수단으로 부터 입력되는 마스킹 벡터에 의해 상기 제2 선형 궤환 쉬프트 레지스터 수단의 출력을 마스킹하는 마스킹 회로 수단을 구비하는 것을 특징으로 하는 마스크 제어 이진 수열 발생기라고 기재되어 있다.
그러나 상기와 같은 종래의 기술은 양방향성 상호 클럭조절방식을 제공하지 못하여 가변클록을 제공하지 못하며, 선형복잡도가 낮고, 주기가 짧아서 컴퓨터 공격에 대한 안정성이 낮은 단점이 있었다.
따라서 본 발명 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법을 통하여, 2개의 LFSR의 메모리에 저장되는 초기값을 모두 0이 아닌 임의의 값으로 변경한 후, 각각의 LFSR의 1비트를 저장하는 캐쉬메모리를 사용하여 상호클럭조절 함수를 구성하되, LFSR의 탭 길이가 가변클록의 횟수에 영향을 주게 되고, 상기 가변클록의 획수의 변화에 의해 선형복잡도가 증가하며 주기가 길어지는 것으로, 암호화된 긴 메시지를 사용하여 전달할 때, Berlekamp-Massey 알고리즘을 이용한 공격 등의 컴퓨터 공격에 대해서 안전하게 하는 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법을 제공하고자 하는 것이다.
본 발명 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법은 2개의 LFSR(100, 200)이 서로 상호작용하면서 클럭을 랜덤(Random)으로 조절하여 데이터를 획득하는 데이터획득단계; 획득한 데이터를 논리회로부(300)에서 이진수열로 변환하여 발생시킨 후 최종 출력결과 를 획득하는 출력결과획득단계; 로 이루어지는 것을 특징으로 한다.
본 발명은 2개의 LFSR의 메모리에 저장되는 초기값을 모두 0이 아닌 임의의 값으로 변경한 후, 각각의 LFSR의 1비트를 저장하는 캐쉬메모리를 사용하여 상호클럭조절 함수를 구성하되, LFSR의 탭 길이가 가변클록의 횟수에 영향을 주게 되고, 상기 가변클록의 획수의 변화에 의해 선형복잡도가 증가하며 주기가 길어지는 것으로, 암호화된 긴 메시지를 사용하여 전달할 때, Berlekamp-Massey 알고리즘을 이용한 공격 등의 컴퓨터 공격에 대해서 안전하게 하는 현저한 효과가 있다.
도 1은 본 발명의 개념도
본 발명 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법은 2개의 LFSR(100, 200)이 서로 상호작용하면서 클럭을 랜덤(Random)으로 조절하여 데이터를 획득하는 데이터획득단계; 획득한 데이터를 논리회로부(300)에서 이진수열로 변환하여 발생시킨 후 최종 출력결과 를 획득하는 출력결과획득단계; 로 이루어지는 것을 특징으로 한다.
또한, 상기 2개의 LFSR(100, 200)는 제1LFSR(100)과 제2LFSR(200)로 구분되되, 각각은 메인 메모리(110, 210)와, 1비트(bit)의 공간을 가지며 이전에 저장된 데이터를 담아두는 캐쉬 메모리(120, 220)로 이루어지되, 상기 제1LFSR(100)와 제2LFSR(200)은 서로 다른 비트(bit)의 메인 메모리를 가지는 것을 특징으로 한다.
또한, 상기 데이터획득단계는 제1LFSR(100)에 공급되는 클럭의 수와 제2LFSR(200)에서 생성된 이진수열인 비선형 함수로부터 클럭 조절 함수 를 획득하며, 제2LFSR(200)에 공급되는 클럭의 수와 제1LFSR(100)에서 생성된 이진수열인 비선형 함수로부터 클럭 조절 함수 를 획득하는 것을 특징으로 한다.
또한, 상기 출력결과획득단계는 클럭 조절 함수 를 통해 계산된 와, 상기 클럭 조절 함수 를 통해 계산된 를 논리회로부(300)에 각각 입력되면, 상기 논리회로부(300)는 함수를 이용한 연산을 통해 최종 출력결과 를 획득하는 것을 특징으로 한다.
또한, 상기 논리회로부(300)에는 함수가 적용되고, 상기 함수는 비선형 함수인 것으로, 클럭 조절 함수 와 , 캐리함수 , 메모리함수 , 결합함수 를 포함하는 것을 특징으로 한다.
본 발명을 첨부 도면에 의해 상세히 설명하면 다음과 같다.
도 1은 본 발명의 개념도이다.
본 발명에 대해 구체적으로 기술하면, 본 발명 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법은 2개의 LFSR(100, 200)이 서로 상호작용하면서 클럭을 랜덤(Random)으로 조절하여 데이터를 획득하는 데이터획득단계; 획득한 데이터를 논리회로부(300)에서 이진수열로 변환하여 발생시킨 후 최종 출력결과 를 획득하는 출력결과획득단계; 로 이루어지는 것이다.
특히, 상기 2개의 LFSR(100, 200)는 제1LFSR(100)과 제2LFSR(200)로 구분되되, 각각은 메인 메모리(110, 210)와, 1비트(bit)의 공간을 가지며 이전에 저장된 데이터를 담아두는 캐쉬 메모리(120, 220)로 이루어지고, 제1LFSR(100)은 255비트(bit)의 메인 메모리(110)를 가지며, 제2LFSR(200)은 257비트(bit)의 메인 메모리(210)를 가지는 것이다.
상기 제1LFSR(100)은 255비트(bit)이므로 내부에 연산되는 다항식은 로 표현하며, 상기 제2LFSR(200)은 257비트(bit)이므로 내부에 연산되는 다항식은 로 표현한다.
상기 제1LFSR(100)의 다항식의 실시예는 식 1과 같다.
상기 제2LFSR(200)의 다항식의 실시예는 식 2와 같다.
더욱 상세하게는, 상기 클럭 조절 함수 와 는 2개의 LFSR(100, 200)의 클럭을 제어하는 함수이며, 상기 캐리함수 는 이며, 상기 메모리함수 는 이며, 상기 결합함수 는 인 것이며, 상기 캐리함수 를 통해 캐리상태 가 결정되며, 상기 메모리함수 를 통해 메모리상태 가 결정되며, 상기 결합함수 를 통해 최종 출력결과 가 결정된다.
도 1에 도시된 바와 같이, 는 255bit인 제1LFSR(100)의 출력결과이며, 는 257bit인 제2LFSR(200)의 출력결과이며,는 캐리상태이며, 는 이전 캐리상태이며, 는 메모리상태이며, 는 이전 메모리상태이며, 는 최종 출력결과이다.
한편, 상기 데이터획득단계는 제1LFSR(100)에 공급되는 클럭의 수와 제2LFSR(200)에서 생성된 이진수열인 비선형 함수로부터 클럭 조절 함수 를 획득하며, 제2LFSR(200)에 공급되는 클럭의 수와 제1LFSR(100)에서 생성된 이진수열인 비선형 함수로부터 클럭 조절 함수 를 획득한다.
이때, 상기 데이터획득단계에서는 클럭 조절 함수 와 로 임의의 2개의 비트를 사용하여 가변클럭을 적용하고, 임의의 2개의 비트를 통해 계산하는 것으로, 실시예는 식 3,4와 같다.
그리고 상기 최종결과획득단계는 클럭 조절 함수 를 통해 계산된 와, 상기 클럭 조절 함수 를 통해 계산된 를 논리회로부(300)에 각각 입력되면, 상기 논리회로부(300)는 함수를 이용한 연산을 통해 최종 출력결과 를 획득하는 것이다.
더욱 상세하게는, 상기 논리회로부(300)는 와 를 통해 캐리함수 와 메모리함수 를 연산하는 것으로, 캐리함수 를 연산하여 제1LFSR(100)의 캐시 메모리(120)에 저장하며, 상기 메모리함수 를 연산하여 제2LFSR(200)의 캐시 메모리(220)에 저장하되, 제1LFSR(100)의 캐시 메모리(120)에 저장되어있던 이전 캐리상태 와, 제2LFSR(200)의 캐시 메모리(220)에 저장되어 있던 이전 메모리상태 를 불러오며, 상기 이전 캐리상태 와, 이전 메모리상태 를 통해 결합함수 를 연산하여 랜덤(Random) 이진수열인 최종 출력결과 를 획득하는 것이다.
한편, 상기 최종 출력결과 를 얻기 위해서는, 각각의 LFSR(100, 200)가 정해진 길이만큼 메인 메모리(110, 210)에 데이터를 저장시, 다항식의 각각의 항의 초기값이 아닌 임의의 값으로 연산되어 저장되며, 주기는 이 된다.
상기 2개의 LFSR(100, 200)는 초기에 초기화를 위한 초기화 단계를 실시한다.
상기 초기화 단계에서 키(key)와 초기화 벡터(IV, Initialization Vector)로부터 내부상태가 채워지되, 각 데이터는 '0'아 아닌 임의의 값으로 채우고, 캐리함수와 메모리함수를 초기화한다. 이후 각각의 LFSR(100, 200)에서 임의의 2개 비트를 사용하여 상호클럭조절 함수를 적용하는 것이다.
특히, 상기 내부상태의 길이가 키(key) 길이보다 더 길기 때문에, 키 확장을 하여 내부상태를 채운다.
그리고 상기 2개의 LFSR(100, 200)의 길이가 가변클럭의 횟수에 영향을 미치며, 제1LFSR(100)의 짧은 탭에 관한 원시다항식과 제2LFSR(200)의 긴 탭에 관한 원시다항식은 모두 최대 주기를 보장하지만 상대적으로 제2LFSR(200)의 긴 탭에 관한 원시다항식이 보다 복잡한 상태값을 가지게 된다.
이를 해결하는 첫 번째 방법은, 가변클럭의 횟수를 임의의 지정된 횟수로 지정하여 사용하는 것이며, 두 번째 방법은, 각각의 LFSR(100, 200)의 원시다항식을 변경하여 출력 순서를 변경하는 것으로, 안전성을 향상시킬 수 있다.
특히, 상기 최종 출력결과 , 즉 스트림 암호의 안전성을 확인하는 기본 요구사항은 주기 및 선형복잡도이며, 특히, 주기가 길수록, 선형복잡도가 높을 수록, Berlekamp-Massey 알고리즘 등을 이용한 컴퓨터 공격에 견디기 쉽다.
특히, 본 발명에서 제1LFSR(100)은 255비트, 제2LFSR(200)은 257비트를 사용하고 있으므로, 최대주기는 약 이 되나, 상호클럭조절 함수가 임의적으로 최대 4비트의 클럭을 동작시킬 수 있으므로, 주기는 P로 표현하되, 약 ≤P≤로 계산하는 것이며, 선형복잡도의 경우에도 LM 합성수열의 특성에 따라 주기와 유사한 결과를 나타내며, 설계 기준강도가 이므로, 컴퓨터 공격에 대하여 안전할 수 있다.
예를들면, 컴퓨터 공격을 하는 사용자가 슈퍼 컴퓨터를 사용할 시, 슈퍼 컴퓨터의 연산 능력이 1초에 약 인 부분을 감안하면, 최소 연산시간이 약 초이 되며, 1년을 초로 환산할 경우 약 로 계산되어 컴퓨터 공격을 하기 위해서는 약 년이 필요함을 판단할 수 있다.
따라서 본 발명은 2개의 LFSR의 메모리에 저장되는 초기값을 모두 0이 아닌 임의의 값으로 변경한 후, 각각의 LFSR의 1비트를 저장하는 캐쉬메모리를 사용하여 상호클럭조절 함수를 구성하되, LFSR의 탭 길이가 가변클록의 횟수에 영향을 주게 되고, 상기 가변클록의 획수의 변화에 의해 선형복잡도가 증가하며 주기가 길어지는 것으로, 암호화된 긴 메시지를 사용하여 전달할 때, Berlekamp-Massey 알고리즘을 이용한 공격 등의 컴퓨터 공격에 대해서 안전하게 하는 현저한 효과가 있다.
100 : 제1LFSR
200 : 제2LFSR
110, 210 : 메인 메모리
120, 220 : 캐시 메모리
300 : 논리회로부
200 : 제2LFSR
110, 210 : 메인 메모리
120, 220 : 캐시 메모리
300 : 논리회로부
Claims (3)
- 제 1항에 있어서, 상기 2개의 LFSR(100, 200)는 제1LFSR(100)과 제2LFSR(200)로 구분되되, 각각은 메인 메모리(110, 210)와, 1비트(bit)의 공간을 가지며 이전에 저장된 데이터를 담아두는 캐쉬 메모리(120, 220)로 이루어지되, 상기 제1LFSR(100)와 제2LFSR(200)은 서로 다른 비트(bit)의 메인 메모리를 가지는 것을 특징으로 하는 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170147725A KR101995133B1 (ko) | 2017-11-08 | 2017-11-08 | 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170147725A KR101995133B1 (ko) | 2017-11-08 | 2017-11-08 | 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190052226A true KR20190052226A (ko) | 2019-05-16 |
KR101995133B1 KR101995133B1 (ko) | 2019-07-01 |
Family
ID=66672183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170147725A KR101995133B1 (ko) | 2017-11-08 | 2017-11-08 | 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101995133B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20230010703A (ko) | 2020-05-14 | 2023-01-19 | 니찌아스 카부시키카이샤 | 고무 조성물, 불소 함유 엘라스토머 및 밀봉재 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980050453A (ko) * | 1996-12-20 | 1998-09-15 | 양승택 | 선형 쉬프트 레지스터와 캐리를 갖는 선형 쉬프트 레지스터를 이용한 비선형 이진난수 발생기 |
KR20020081885A (ko) * | 2001-04-20 | 2002-10-30 | 한국전자통신연구원 | Fcsr과 s-box를 이용한 비선형 난수열 발생기 |
KR20120107380A (ko) * | 2011-03-21 | 2012-10-02 | 호서대학교 산학협력단 | Led 디스플레이 시스템을 위한 디밍 데이터 생성 장치 |
KR101649996B1 (ko) * | 2015-07-07 | 2016-08-23 | 동서대학교산학협력단 | 임계클럭조절형 랜덤 암호 발생기 |
-
2017
- 2017-11-08 KR KR1020170147725A patent/KR101995133B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980050453A (ko) * | 1996-12-20 | 1998-09-15 | 양승택 | 선형 쉬프트 레지스터와 캐리를 갖는 선형 쉬프트 레지스터를 이용한 비선형 이진난수 발생기 |
KR20020081885A (ko) * | 2001-04-20 | 2002-10-30 | 한국전자통신연구원 | Fcsr과 s-box를 이용한 비선형 난수열 발생기 |
KR20120107380A (ko) * | 2011-03-21 | 2012-10-02 | 호서대학교 산학협력단 | Led 디스플레이 시스템을 위한 디밍 데이터 생성 장치 |
KR101649996B1 (ko) * | 2015-07-07 | 2016-08-23 | 동서대학교산학협력단 | 임계클럭조절형 랜덤 암호 발생기 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20230010703A (ko) | 2020-05-14 | 2023-01-19 | 니찌아스 카부시키카이샤 | 고무 조성물, 불소 함유 엘라스토머 및 밀봉재 |
Also Published As
Publication number | Publication date |
---|---|
KR101995133B1 (ko) | 2019-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5551065B2 (ja) | 擬似ランダム生成、データ暗号化、およびメッセージ暗号化ハッシングのための暗号化方法およびデバイス | |
JP3022439B2 (ja) | 擬似乱数発生方法および装置 | |
WO2005073842A1 (ja) | 擬似乱数生成装置および擬似乱数生成プログラム | |
US8724804B2 (en) | Encryption processing apparatus | |
JP6517436B2 (ja) | 暗号化デバイス及び符号化デバイス | |
KR20020008849A (ko) | 견고한 난수 발생기 | |
JP6884284B2 (ja) | キー付きメッセージ認証コードのホワイトボックス計算 | |
KR20140110142A (ko) | 난수 발생기 | |
CN107147486A (zh) | 一种基于动态变长码的平台数据加密方法和装置 | |
Min et al. | Study on pseudorandomness of some pseudorandom number generators with application | |
KR101995133B1 (ko) | 양방향성 상호 클럭조절방식을 이용한 랜덤 이진수열 발생방법 | |
CN109639423B (zh) | 一种解密算法的构成装置 | |
JP4586163B2 (ja) | 暗号化システム | |
CN107124273A (zh) | 一种基于动态授权码的平台数据加密方法和装置 | |
KR20160039011A (ko) | Aes 암호 알고리즘의 s-박스를 이용한 물리적 복제 방지기능 회로 | |
JP6890589B2 (ja) | 計算デバイス及び方法 | |
JP2010039838A (ja) | 乱数生成回路及びコンピュータシステム | |
Datcu et al. | New enciphering algorithm based on chaotic generalized Hénon map | |
KR20190139765A (ko) | 선형 회귀 쉬프트 레지스터를 이용한 신뢰 필드 생성 방법 및 장치 | |
Min et al. | A 6 dimensional chaotic generalized synchronization system and design of pseudorandom number generator with application in image encryption | |
KR101076747B1 (ko) | 스트림 모듈의 계층적 트리 구조를 통한 무작위 접근이 가능한 암호화/복호화 방법 및 장치 | |
Shaker et al. | New design of efficient non-linear stream key generator | |
KR101649996B1 (ko) | 임계클럭조절형 랜덤 암호 발생기 | |
JP4896076B2 (ja) | 暗号生成装置、暗号復号装置、暗号生成プログラム、暗号復号プログラム | |
KR101881143B1 (ko) | 무선통신 비트 오류 최소화를 위한 클럭조절형 랜덤 암호 발생기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |