KR20190012303A - 유기전계발광 표시장치 및 그의 구동방법 - Google Patents

유기전계발광 표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR20190012303A
KR20190012303A KR1020170094817A KR20170094817A KR20190012303A KR 20190012303 A KR20190012303 A KR 20190012303A KR 1020170094817 A KR1020170094817 A KR 1020170094817A KR 20170094817 A KR20170094817 A KR 20170094817A KR 20190012303 A KR20190012303 A KR 20190012303A
Authority
KR
South Korea
Prior art keywords
period
node
voltage
transistor
scan
Prior art date
Application number
KR1020170094817A
Other languages
English (en)
Other versions
KR102367752B1 (ko
Inventor
박준현
서영완
이안수
조강문
채종철
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020170094817A priority Critical patent/KR102367752B1/ko
Priority to US15/989,673 priority patent/US11081056B2/en
Priority to CN201810755776.2A priority patent/CN109308876B/zh
Priority to CN202211110273.2A priority patent/CN115346488A/zh
Publication of KR20190012303A publication Critical patent/KR20190012303A/ko
Application granted granted Critical
Publication of KR102367752B1 publication Critical patent/KR102367752B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0847Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory without any storage capacitor, i.e. with use of parasitic capacitances as storage elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 실시예는 유기전계발광 표시장치에 관한 것이다.
본 발명의 실시예에 의한 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되며, 제 1주사선들, 제어선들 및 데이터선들에 접속되도록 위치되는 화소들을 구비하는 유기전계발광 표시장치에 있어서; i(i는 자연수)번째 수평라인에 위치되는 화소는 제 1전원과 제 1노드 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 1트랜지스터와; 제 1노드와 제 2전원 사이에 접속되는 유기 발광 다이오드와; 상기 제 2노드와 제 3노드 사이에 접속되며, i번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 2트랜지스터와; 상기 제 3노드와 상기 제 1노드 사이에 접속되는 제 3트랜지스터와; i번째 제어선과 상기 제 2노드 사이에 접속되는 제 1커패시터와; 상기 제 3노드와 데이터선 사이에 접속되는 제 2커패시터를 구비하며; 상기 화소들은 상기 제 1기간, 제 2기간 및 제 3기간 동안 동시에 구동되며, 상기 제 4기간 동안 순차적으로 구동된다.

Description

유기전계발광 표시장치 및 그의 구동방법{Organic Light Emitting Display Device and Driving Method Thereof}
본 발명의 실시예는 유기전계발광 표시장치 및 그의 구동방법에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결매체인 표시장치의 중요성이 부각되고 있다. 이에 부응하여 액정 표시장치(Liquid Crystal Display Device) 및 유기전계발광 표시장치(Organic Light Emitting Display Device) 등과 같은 표시장치(Display Device)의 사용이 증가하고 있다.
표시장치 중 유기전계발광 표시장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드(Organic Light Emitting Diode)를 이용하여 영상을 표시한다. 이러한, 유기전계발광 표시장치는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되는 장점이 있다.
유기전계발광 표시장치는 데이터선들 및 주사선들에 접속되는 화소들을 구비한다. 화소들은 일반적으로 유기 발광 다이오드, 유기 발광 다이오드로 흐르는 전류량을 제어하기 위한 구동 트랜지스터를 포함한다. 이와 같은 화소들은 데이터신호에 대응하여 구동 트랜지스터로부터 유기 발광 다이오드로 전류를 공급하면서 소정 휘도의 빛을 생성한다.
한편, 화소는 구동 트랜지스터의 문턱전압 편차를 보상하기 위하여 다수의 트랜지스터 및 복수의 커패시터를 포함한다. 이와 같은 화소는 수평라인 단위로 구동 트랜지스터의 문턱전압을 보상하면서 구동된다. 하지만, 패널이 고해상도로 갈수록 수평기간이 짧아지고, 이에 따라 구동 트랜지스터의 문턱전압을 충분히 보상하기 어렵다. 따라서, 구동 트랜지스터의 문턱전압을 안정적으로 보상할 수 있고, 이에 따라 고해상도 패널에 적용가능한 화소가 요구되고 있다.
따라서, 본 발명은 고해상도 패널에 적용 가능한 유기전계발광 표시장치 및 그의 구동방법을 제공하는 것이다.
본 발명의 실시예에 의한 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되며, 제 1주사선들, 제어선들 및 데이터선들에 접속되는 화소들을 구비하는 유기전계발광 표시장치에 있어서; i(i는 자연수)번째 수평라인에 위치되는 화소는 제 1전원과 제 1노드 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 1트랜지스터와; 상기 제 1노드와 제 2전원 사이에 접속되는 유기 발광 다이오드와; 상기 제 2노드와 제 3노드 사이에 접속되며, i번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 2트랜지스터와; 상기 제 3노드와 상기 제 1노드 사이에 접속되는 제 3트랜지스터와; i번째 제어선과 상기 제 2노드 사이에 접속되는 제 1커패시터와; 상기 제 3노드와 데이터선 사이에 접속되는 제 2커패시터를 구비하며; 상기 화소들은 상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 동시에 구동되며, 상기 제 4기간 동안 순차적으로 구동된다.
실시 예에 의한, 상기 제 3트랜지스터는 i+1번째 주사선으로 제 1주사신호가 공급될 때 턴-온된다.
실시 예에 의한, 상기 제 2기간 및 상기 제 3기간 동안 상기 제 1주사선들로 제 1주사신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 순차적으로 공급하기 위한 제 1주사 구동부를 더 구비한다.
실시 예에 의한, 상기 제 1기간 및 상기 제 2기간 동안 제 1전압의 제 1전원, 상기 제 3기간 동안 상기 제 1전압보다 낮은 제 2전압의 제 1전원, 상기 제 4기간 동안 상기 제 1전압보다 높은 제 3전압의 제 1전원을 공급하기 위한 제 1전원 구동부를 더 구비한다.
실시 예에 의한, 상기 제 1전압은 상기 제 2전원의 전압 이하로 설정되며, 상기 제 3전압은 상기 화소들을 발광할 수 있도록 설정된다.
실시 예에 의한, 상기 제 1기간 및 상기 제 2기간 동안 상기 제어선들로 제어신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제어선들로 상기 제어신호를 순차적으로 공급하기 위한 제어 구동부를 더 구비한다.
실시 예에 의한, 상기 제어 구동부는 상기 제 4기간 동안 상기 i번째 제 1주사선으로 상기 제 1주사신호가 공급된 후 상기 i번째 제어선으로 상기 제어신호를 공급한다.
실시 예에 의한, 상기 제 1트랜지스터, 상기 제 2트랜지스터 및 상기 제 3트랜지스터는 N형 트랜지스터로 설정되며, 상기 i번째 제어선으로 제어신호가 공급될 때 상기 제 2노드의 전압이 상승된다.
실시 예에 의한, 상기 제 2트랜지스터는 복수의 트랜지스터가 직렬로 접속되어 구성된다.
실시 예에 의한, 상기 제 3트랜지스터는 복수의 트랜지스터가 직렬로 접속되어 구성된다.
실시 예에 의한, 상기 화소들 각각에 포함된 제 3트랜지스터의 게이트전극과 공통적으로 접속되는 제 2주사선을 더 구비한다.
실시 예에 의한, 상기 제 2기간 및 상기 제 3기간 동안 상기 제 2주사선으로 제 2주사신호를 공급하기 위한 제 2주사 구동부를 더 구비한다.
실시 예에 의한, 상기 i번째 수평라인에 위치되는 화소는 상기 제 1노드와 상기 i번째 제어선 사이에 접속되며, 게이트전극이 화소들과 공통적으로 접속되는 제 3주사선에 연결되는 제 4트랜지스터를 더 구비한다.
실시 예에 의한, 상기 제 1기간 및 상기 제 2기간 동안 상기 제 3주사선으로 제 3주사신호를 공급하기 위한 제 3주사 구동부를 더 구비한다.
실시 예에 의한, 상기 제 3기간 동안 제 2전압의 제 1전원, 그 외의 기간 동안 상기 제 2전압보다 높은 제 3전압의 제 1전원을 공급하기 위한 제 1전원 구동부를 더 구비한다.
실시 예에 의한, 상기 제 4기간 동안 제어선들로 제어신호를 순차적으로 공급하기 위한 제어 구동부를 더 구비한다.
본 발명의 실시예에 의한 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되며, 적어도 두 개의 수평라인을 포함하는 복수의 블록으로 분할되는 유기전계발광 표시장치에 있어서; 상기 수평라인마다 형성되는 제 1주사선들과; 상기 블록마다 하나씩 형성되는 제어선들과; 상기 제어선들을 구동하기 위한 제어 구동부를 구비하며; k(k는 자연수)번째 블록 및 i(i는 자연수)번째 수평라인에 위치되는 화소는 제 1전원과 제 1노드 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 1트랜지스터와; 상기 제 1노드와 제 2전원 사이에 접속되는 유기 발광 다이오드와; 상기 제 2노드와 제 3노드 사이에 접속되며, i번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 2트랜지스터와; 상기 제 3노드와 상기 제 1노드 사이에 접속되며, i+1번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 3트랜지스터와; k번째 제어선과 상기 제 2노드 사이에 접속되는 제 1커패시터와; 상기 제 3노드와 데이터선 사이에 접속되는 제 2커패시터를 구비하며; 상기 화소들은 상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 동시에 구동되며, 상기 제 4기간 동안 블록단위로 순차적으로 구동된다.
실시 예에 의한, 상기 제어 구동부는 상기 제 1기간 및 상기 제 2기간 동안 제어선들로 제어신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제어선들로 제어신호를 순차적으로 공급한다.
실시 예에 의한, 상기 제 1트랜지스터, 상기 제 2트랜지스터 및 상기 제 3트랜지스터는 N형 트랜지스터로 설정되며, 상기 k번째 제어선으로 제어신호가 공급될 때 상기 제 2노드의 전압이 상승된다.
실시 예에 의한, 상기 제어 구동부는 상기 제 4기간 동안 상기 k번째 블록에 포함된 제 1주사선들로 상기 제 1주사신호가 공급된 후 상기 k번째 제어선으로 제어신호를 공급한다.
실시 예에 의한, 상기 제 2기간 및 상기 제 3기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 순차적으로 공급하기 위한 제 1주사 구동부를 더 구비한다.
실시 예에 의한, 상기 제 1기간 및 상기 제 2기간 동안 제 1전압의 제 1전원, 상기 제 3기간 동안 상기 제 1전압보다 낮은 제 2전압의 제 1전원, 상기 제 4기간 동안 상기 제 1전압보다 높은 제 3전압의 제 1전원을 공급하기 위한 제 1전원 구동부를 더 구비한다.
본 발명의 실시예에 의한 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되며, 제 1주사선들, 발광 제어선들 및 제어선과 접속되는 화소들을 구비하는 유기전계발광 표시장치에 있어서; i(i는 자연수)번째 수평라인에 위치되는 화소는 제 1전원과 제 1노드 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 1트랜지스터와; 상기 제 1노드와 제 2전원 사이에 접속되는 유기 발광 다이오드와; 상기 제 2노드와 제 3노드 사이에 접속되며, i번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 2트랜지스터와; 상기 제 3노드와 상기 제 1노드 사이에 접속되며, i+1번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 3트랜지스터와; 상기 제 1전원과 상기 제 1트랜지스터 사이에 접속되며, i번째 발광 제어선으로 발광 제어신호가 공급될 때 턴-온되는 제 4트랜지스터와; 상기 화소들과 공통적으로 접속되는 상기 제어선과 상기 제 2노드 사이에 접속되는 제 1커패시터와; 상기 제 3노드와 데이터선 사이에 접속되는 제 2커패시터를 구비하며; 상기 화소들은 상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 동시에 구동되며, 상기 제 4기간 동안 순차적으로 구동된다.
실시 예에 의한, 상기 제 1기간 및 상기 제 2기간 동안 상기 제어선으로 제어신호를 공급하기 위한 제어 구동부를 더 구비한다.
실시 예에 의한, 상기 제 1트랜지스터, 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터는 P형 트랜지스터로 설정되며, 상기 제어선으로 상기 제어신호가 공급될 때 상기 제 2노드의 전압이 하강된다.
실시 예에 의한, 상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 상기 발광 제어선들로 상기 발광 제어신호를 동시에 공급하고, 상기 제 4기간 동안 상기 발광 제어선들로 상기 발광 제어신호를 순차적으로 공급하기 위한 발광 구동부를 더 구비한다.
실시 예에 의한, 상기 발광 구동부는 i번째 제 1주사선으로 제 1주사신호가 공급된 후 상기 i번째 발광 제어선으로 상기 발광 제어신호를 공급한다.
실시 예에 의한, 상기 제 2기간 및 상기 제 3기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 순차적으로 공급하기 위한 제 1주사 구동부를 더 구비한다.
실시 예에 의한, 상기 제 1기간 및 상기 제 2기간 동안 제 1전압의 제 1전원을 공급하고, 상기 제 4기간 동안 상기 화소들이 발광될 수 있도록 상기 제 1전압보다 높은 제 2전압의 제 1전원을 공급하기 위한 제 1전원 구동부를 더 구비한다.
실시 예에 의한, 상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 상기 화소들이 비발광되도록 제 3전압의 제 2전원을 공급하고, 상기 제 4기간 동안 상기 화소들이 발광될 수 있도록 상기 제 3전압보다 낮은 제 4전압의 제 2전원을 공급하기 위한 제 2전원 구동부를 더 구비한다.
본 발명의 실시예에 의한 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되는 유기전계발광 표시장치의 구동방법에 있어서, 상기 제 1기간 동안 화소들 각각에 포함된 유기 발광 다이오드의 애노드전극을 특정 전압으로 초기화하는 단계와, 상기 제 2기간 동안 상기 화소들 각각에 포함된 구동 트랜지스터의 게이트전극을 상기 특정 전압으로 초기화하는 단계와, 상기 제 3기간 동안 상기 화소들 각각에 포함된 제 1커패시터에 상기 구동 트랜지스터의 문턱전압에 대응되는 전압을 저장하는 단계와, 상기 제 4기간 동안 수평라인 단위로 상기 화소들에 데이터신호를 순차적으로 공급하며, 상기 데이터신호에 대응하여 상기 화소들을 순차적으로 발광 하는 단계를 포함한다.
본 발명의 실시예에 의한 유기전계발광 표시장치 및 그의 구동방법에 의하면 화소들 각각에 포함된 구동 트랜지스터의 문턱전압을 동시에 보상하고, 이에 따라 문턱전압 보상기간에 충분한 시간을 할당할 수 있다. 즉, 본 발명의 실시예에서는 구동 트랜지스터의 문턱전압을 안정적으로 보상할 수 있고, 이에 따라 고해상도 패널에 적용 가능하다.
도 1은 본 발명의 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다.
도 2는 본 발명의 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다.
도 3은 도 2에 도시된 화소의 실시예를 나타내는 도면이다.
도 4는 도 3에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
도 5는 도 4의 구동방법에 대응한 한 프레임 기간을 나타내는 도면이다.
도 6은 도 2에 도시된 화소의 다른 실시예를 나타내는 도면이다.
도 7은 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다.
도 8은 도 7에 도시된 화소의 실시예를 나타내는 도면이다.
도 9는 도 8에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
도 10은 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다.
도 11은 도 10에 도시된 화소의 실시예를 나타내는 도면이다.
도 12는 도 11에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
도 13은 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다.
도 14는 도 13에 도시된 화소의 실시예를 나타내는 도면이다.
도 15는 도 14에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
도 16은 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다.
도 17은 도 16에 도시된 화소의 실시예를 나타내는 도면이다.
도 18은 도 17에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
이하 첨부한 도면을 참고하여 본 발명의 실시예 및 그 밖에 당업자가 본 발명의 내용을 쉽게 이해하기 위하여 필요한 사항에 대하여 상세히 기재한다. 다만, 본 발명은 청구범위에 기재된 범위 안에서 여러 가지 상이한 형태로 구현될 수 있으므로 하기에 설명하는 실시예는 표현 여부에 불구하고 예시적인 것에 불과하다.
즉, 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 이하의 설명에서 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다. 또한, 도면에서 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 참조번호 및 부호로 나타내고 있음에 유의해야 한다.
도 1은 본 발명의 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다.
도 1을 참조하면, 본 발명의 실시예에 의한 유기전계발광 표시장치는 화소부(100), 제 1주사 구동부(110), 제 2주사 구동부(120), 제어 구동부(130), 데이터 구동부(140), 타이밍 제어부(150), 호스트 시스템(160), 제 1전원 구동부(170) 및 제 2전원 구동부(180)를 구비한다.
본 발명의 실시예에서 한 프레임 기간은 도 4에 도시된 바와 같이 제 1기간(T1), 제 2기간(T2), 제 3기간(T3) 및 제 4기간(T4)으로 나뉘어 구동된다.
제 1기간(T1) 내지 제 3기간(T3)은 화소(PXL)들을 초기화하기 위한 기간으로, 모든 화소(PXL)들이 동시에 구동된다. 제 4기간(T4)은 화소(PXL)들이 발광되는 기간으로, 화소(PXL)들은 수평라인 단위로 순차적으로 구동된다.
데이터 구동부(140)는 타이밍 제어부(150)로부터 입력되는 영상 데이터를 이용하여 데이터신호를 생성한다. 데이터 구동부(140)에서 생성된 데이터신호는 제 4기간(T4) 동안 제 1주사선(S1)들로 순차적으로 공급되는 제 1주사신호에 동기되도록 데이터선(D)들로 공급된다. 추가적으로, 데이터 구동부(140)는 데이터신호들 사이에 일정 전압을 공급할 수 있다. 여기서, 일정전압은 미리 설정된 소정의 전압을 의미하며, 데이터선(D)들을 초기화하기 위하여 사용될 수 있다.
제 1주사 구동부(110)는 제 1주사선(S1)들로 제 1주사신호를 공급한다. 일례로, 제 1주사 구동부(110)는 제 2기간(T2) 및 제 3기간(T3) 동안 제 1주사선(S1)들로 제 1주사신호를 동시에 공급하고, 제 4기간(T4) 동안 제 1주사선(S1)들로 제 1주사신호를 순차적으로 공급할 수 있다. 제 1주사선(S1)들로 제 1주사신호가 공급되면 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온된다. 이를 위하여, 제 1주사신호는 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온될 수 있도록 게이트 온 전압(일례로, 하이전압)으로 설정된다.
제 2주사 구동부(120)는 제 2주사선(S2)들로 제 2주사신호를 공급한다. 일례로, 제 2주사 구동부(120)는 제 2기간(T2) 및 제 3기간(T3) 동안 제 2주사선(S2)들로 제 2주사신호를 동시에 공급할 수 있다. 제 2주사선(S2)들로 제 2주사신호가 공급되면 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온된다. 이를 위하여, 제 2주사신호는 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온될 수 있도록 게이트 온 전압(일례로, 하이전압)으로 설정된다.
제어 구동부(130)는 제어선(CL)들로 제어신호(일례로, 하이전압)를 공급한다. 일례로, 제어 구동부(130)는 제 1기간(T1) 및 제 2기간(T2) 동안 제어선(CL)들로 제어신호를 동시에 공급하고, 제 4기간(T4) 동안 제어선(CL)들로 제어신호를 순차적으로 공급할 수 있다. 여기서, 제 4기간(T4) 동안 제어선(CL)들로 공급되는 제어신호에 대응하여 화소(PXL)들의 발광시간이 제어된다.
추가적으로, 제어 구동부(130)는 제 1기간(T1) 및 제 2기간(T2) 동안 제어선(CL)들로 제 1폭(W1)을 가지는 제어신호를 동시에 공급한다. 그리고, 제어 구동부(130)는 제 4기간(T4) 동안 제어선(CL)들로 제 2폭(W2)을 가지는 제어신호를 순차적으로 공급한다. 여기서, 제 2폭(W2)은 제 1폭(W1)보다 넓은 폭으로 설정된다.
타이밍 제어부(150)는 호스트 시스템(160)으로부터 출력된 영상 데이터(RGB), 수직동기신호(Vsync), 수평동기신호(Hsync), 데이터 인에이블 신호(DE) 및 클럭신호(CLK) 등의 타이밍 신호들에 기초하여 구동부들(110, 120, 130, 140, 170, 180)을 제어한다.
호스트 시스템(160)은 소정의 인터페이스를 통해 영상 데이터(RGB)를 타이밍 제어부(150)로 공급한다. 또한, 호스트 시스템(160)은 타이밍 신호들(Vsync, Hsync, DE, CLK)을 타이밍 제어부(150)로 공급한다.
제 1전원 구동부(170)는 화소(PXL)들로 제 1전원(ELVDD)을 공급한다. 여기서, 제 1전원 구동부(170)는 제 1기간(T1) 및 제 2기간(T2) 동안 제 1전압(V1)의 제 1전원(ELVDD), 제 3기간(T3) 동안 제 2전압(V2)의 제 1전원(ELVDD)을 공급한다. 그리고, 제 1전원 구동부(170)는 제 4기간(T4) 동안 제 3전압(V3)의 제 1전원(ELVDD)을 공급한다. 여기서, 제 1전압(V1)은 제 2전원(ELVSS) 전압 이하로 설정되고, 제 2전압(V2)은 제 1전압(V1)보다 낮은 전압으로 설정된다. 또한, 제 3전압(V3)은 제 1전압(V1)보다 높은 전압, 일례로 화소(PXL)들이 발광될 수 있는 전압으로 설정된다.
제 2전원 구동부(180)는 화소(PXL)들로 제 2전원(ELVSS)을 공급한다. 제 2전원(ELVSS)은 한 프레임 기간 동안 일정 전압을 유지한다.
화소부(100)는 데이터선(D)들, 제 1주사선(S1)들, 제 2주사선(S2)들 및 제어선(CL)들과 접속되도록 위치되는 복수의 화소(PXL)들을 구비한다. 화소(PXL)들은 데이터신호에 대응하여 소정 휘도의 빛을 외부로 공급한다.
한편, i(i는 자연수)번째 수평라인에 위치된 화소(PXL)와 접속되는 제 2주사선(S2i)은 i+1번째 제 1주사선(S1i+1)으로 설정될 수 있다. 이 경우, 도 2에 도시된 바와 같이 제 2주사 구동부(120) 및 제 2주사선(S2)들은 제거될 수 있다.
도 3은 도 2에 도시된 화소의 실시예를 나타내는 도면이다. 본 발명에서는 설명의 편의성을 위하여 i번째 수평라인에 위치된 화소(PXL)를 도시하기로 한다. 또한, i번째 수평라인에 위치된 화소(PXL)와 접속되는 제 2주사선(S2i)은 i+1번째 제 1주사선(S1i+1)으로 설정되는 것으로 가정하기로 한다.
도 3을 참조하면, 본 발명의 실시예에 의한 화소(PXL)는 유기 발광 다이오드(OLED)와, 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어하기 위한 화소회로(210)를 구비한다.
유기 발광 다이오드(OLED)의 애노드전극은 화소회로(210)에 접속되고, 캐소드전극은 제 2전원(ELVSS)에 접속된다. 이와 같은 유기 발광 다이오드(OLED)는 화소회로(210)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성한다.
화소회로(210)는 데이터신호에 대응하여 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어한다. 이를 위하여, 화소회로(210)는 제 1트랜지스터(M1), 제 2트랜지스터(M2), 제 3트랜지스터(M3), 제 1커패시터(C1) 및 제 2커패시터(C2)를 구비한다.
제 1트랜지스터(M1)(또는 구동 트랜지스터)는 제 1전원(ELVDD)과 제 1노드(N1) 사이에 접속된다. 여기서, 제 1노드(N1)는 유기 발광 다이오드(OLED)의 애노드전극과 전기적으로 접속되는 노드를 의미한다. 제 1트랜지스터(M1)의 게이트전극은 제 2노드(N2)에 접속된다. 이와 같은 제 1트랜지스터(M1)는 제 2노드(N2)의 전압에 대응하여 제 1전원(ELVDD)으로부터 유기 발광 다이오드(OLED)를 경유하여 제 2전원(ELVSS)으로 공급되는 전류량을 제어한다.
제 2트랜지스터(M2)는 제 2노드(N2)와 제 3노드(N3) 사이에 접속된다. 그리고, 제 2트랜지스터(M2)의 게이트전극은 i번째 제 1주사선(S1i)에 접속된다. 이와 같은 제 2트랜지스터(M2)는 i번째 제 1주사선(S1i)으로 제 1주사신호가 공급될 때 턴-온되어 제 2노드(N2)와 제 3노드(N3)를 전기적으로 접속시킨다.
제 3트랜지스터(M3)는 제 3노드(N3)와 제 1노드(N1) 사이에 접속된다. 그리고, 제 3트랜지스터(M3)의 게이트전극은 i+1번째 제 1주사선(S1i+1)(또는 i번째 제 2주사선(S2i))에 접속된다. 이와 같은 제 3트랜지스터(M3)는 i+1번째 제 1주사선(S1i+1)으로 제 1주사신호가 공급될 때 턴-온되어 제 3노드(N3)와 제 1노드(N1)를 전기적으로 접속시킨다.
한편, 본 발명의 실시예에서 제 1트랜지스터(M1) 내지 제 3트랜지스터(M3)는 N형 트랜지스터(일례로, NMOS)로 형성될 수 있다.
제 1커패시터(C1)는 i번째 제어선(CLi)과 제 2노드(N2) 사이에 접속된다. 이와 같은 제 1커패시터(C1)는 i번째 제어선(CLi)으로 공급되는 제어신호에 대응하여 제 2노드(N2)의 전압을 제어한다. 여기서, 트랜지스터들(M1 내지 M3)이 N형 트랜지스터들로 설정되는 경우, 제어신호는 제 2노드(N2)의 전압이 상승되도록 설정된다.
제 2커패시터(C2)는 데이터선(Dm)과 제 3노드(N3) 사이에 접속된다. 이와 같은 제 2커패시터(C2)는 데이터선(Dm)으로 공급되는 데이터신호의 전압에 대응하여 제 3노드(N3)의 전압을 제어한다.
도 4는 도 3에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
도 4를 참조하면, 먼저 한 프레임(1F) 기간 중 제 1기간(T1) 및 제 2기간(T2) 동안에는 제어선들(CL1 내지 CLn)로 제어신호가 공급된다. 그리고, 제 1기간(T1) 및 제 2기간(T2) 동안에는 제 1전원(ELVDD)의 전압이 제 1전압(V1)으로 하강된다.
i번째 제어선(CLi)으로 제어신호가 공급되면 i번째 제어선(CLi)의 전압이 상승되고, 이에 따라 제 2노드(N2)의 전압이 상승된다. 제 2노드(N2)의 전압이 상승되면 제 1트랜지스터(M1)가 턴-온된다. 이를 위하여, 제어신호의 전압은 이전 프레임 기간에 인가된 제 2노드(N2)의 전압과 무관하게 제 1트랜지스터(M1)가 턴-온되도록 설정된다.
제 1트랜지스터(M1)가 턴-온되면 제 1전원(ELVDD)과 유기 발광 다이오드(OLED)의 애노드전극이 전기적으로 접속된다. 이때, 제 1전원(ELVDD)은 제 2전원(ELVSS) 이하의 전압으로 설정되고, 이에 따라 유기 발광 다이오드(OLED)에 등가적으로 형성된 유기 커패시터(Coled)가 방전된다. 즉, 제 1기간(T1) 동안 유기 발광 다이오드(OLED)의 애노드전극은 대략 제 1전압(V1)으로 초기화된다.
제 2기간(T2) 및 제 3기간(T3) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 동시에 공급된다. i번째 제 1주사선(S1i) 및 i+1번째 제 1주사선(S1i+1)으로 제 1주사신호가 공급되면 제 2트랜지스터(M2) 및 제 3트랜지스터(M3)가 턴-온된다.
제 2트랜지스터(M2) 및 제 3트랜지스터(M3)가 턴-온되면 제 2노드(N2)와 제 1노드(N1)가 전기적으로 접속된다. 그러면, 제 2노드(N2)는 유기 커패시터(Coled)의 전압에 의하여 대략 제 1전압(V1)으로 초기화된다.
제 3기간(T3)에는 제어선들(CL1 내지 CLn)로 제어신호의 공급이 중단된다. 그리고, 제 3기간(T3)에는 제 1전원(ELVDD)의 전압이 제 1전압(V1)보다 낮은 제 2전압(V2)으로 하강된다. 여기서, 제 2전압(V2)은 제어신호의 공급 중단과 무관하게 제 1트랜지스터(M1)가 턴-온 상태를 유지할 수 있도록 설정된다.
제 1트랜지스터(M1)가 턴-온 상태로 설정되면 제 2노드(N2)로부터 다이오드 형태로 접속된 제 1트랜지스터(M1)를 경유하여 제 1전원(ELVDD)으로 소정의 전류가 공급된다. 이 경우, 제 2노드(N2)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 인가된다.
제 3기간(T3) 동안 제 1커패시터(C1)는 i번째 제어선(CLi)과 제 2노드(N2) 사이의 전압을 저장한다. 즉, 제 3기간(T3) 동안 제 1커패시터(C1)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 저장된다.
상술한 제 1기간(T1) 내지 제 3기간(T3) 동안에는 모든 화소(PXL)들이 동시에 구동된다. 따라서, 제 1기간(T1) 내지 제 3기간(T3)에 의하여 화소(PXL)들 각각에 포함된 제 1커패시터(C1)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 저장된다.
추가적으로, 제 1기간(T1) 내지 제 3기간(T3) 동안 화소(PXL)들은 동시에 구동되고, 이에 따라 충분한 시간을 할당할 수 있다. 그러면, 화소(PXL)들의 문턱전압을 안정적으로 보상할 수 있고, 이에 따라 고해상도 패널에 적용할 수 있다.
제 4기간(T4) 동안 제 1전원(ELVDD)은 제 1전압(V1)보다 높은 제 3전압(V3)으로 설정된다. 여기서, 제 3전압(V3)은 데이터신호에 대응하여 화소(PXL)들이 발광될 수 있도록 전압값이 설정된다.
제 4기간(T4) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 순차적으로 공급된다. i번째 제 1주사선(S1i)으로 제 1주사신호가 공급되면 제 2트랜지스터(M2)가 턴-온된다. 제 2트랜지스터(M2)가 턴-온되면 제 2노드(N2)와 제 3노드(N3)가 전기적으로 접속된다.
한편, i번째 제 1주사선(S1i)으로 공급되는 제 1주사신호와 동기되도록 데이터선(Dm)으로 데이터신호가 공급된다. 데이터선(Dm)으로 데이터신호가 공급되면 제 2커패시터(C2)의 커플링에 의하여 제 3노드(N3) 및 제 2노드(N2)의 전압이 변경된다. 이 경우, 제 2노드(N2)의 전압 변화량은 데이터선(Dm)으로 공급되는 데이터신호의 전압에 대응하여 결정되고, 이에 따라 제 1커패시터(C1)에는 데이터신호에 대응되는 전압이 추가로 저장된다.
그리고, 제 1커패시터(C1)에 데이터신호에 대응되는 전압이 저장된 후 i+1번째 제 1주사선(S1i+1)으로 공급되는 제 1주사신호에 대응하여 제 3트랜지스터(M3)가 턴-온된다. 이때, 제 2트랜지스터(M2)는 턴-오프 상태를 유지하기 때문에 데이터선(Dm)으로 공급되는 데이터신호에 대응하여 제 2노드(N2)의 전압은 변경되지 않는다. 즉, 제 1커패시터(C1)는 이전 기간에 저장된 데이터신호의 전압을 안정적으로 유지할 수 있다.
제 1커패시터(C1)에 데이터신호에 대응하는 전압이 저장된 후 i번째 제어선(CLi)으로 제어신호가 공급된다. i번째 제어선(CLi)으로 제어신호가 공급되면 제 2노드(N2)의 전압이 상승된다. 이때, 제 1트랜지스터(M1)는 제 2노드(N2)의 전압에 대응되는 전류를 유기 발광 다이오드(OLED)로 공급하고, 이에 따라 유기 발광 다이오드(OLED)는 소정 휘도의 빛을 생성한다. 여기서, 제 1커패시터(C1)에 블랙 데이터신호에 대응하는 전압이 저장되는 경우 제어신호의 공급여부와 무관하게 제 1트랜지스터(M1)는 턴-오프 상태를 유지한다.
한편, i번째 제어선(CLi)으로 공급되는 제어신호는 제 2폭(W2)으로 설정되고, 이에 따라 i번째 수평라인에 위치된 화소(PXL)들은 제 2폭(W2)이 기간 동안 발광 상태로 설정된다. 즉, 제 4기간(T4) 동안 화소(PXL)들은 데이터신호에 대응하여 수평라인 단위로 전압을 저장하고, 제어신호에 대응하여 순차적으로 발광된다.
도 5는 도 4의 구동방법에 대응한 한 프레임 기간을 나타내는 도면이다. 도 5에서는 데이터신호에 대응하여 모든 화소(PXL)들이 발광되는 경우를 나타내기로 한다.
도 5를 참조하면, 화소(PXL)들은 제 1기간(T1) 내지 제 3기간(T3) 동안 동시에 구동된다. 이때, 제 1기간(T1) 내지 제 3기간(T3)을 거치며 화소(PXL)들 각각에 포함된 제 1커패시터(C1)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 저장된다.
그리고, 화소(PXL)들은 제 4기간(T4) 동안 순차적으로 구동된다. 이때, 제 4기간(T4) 동안 수평라인 단위로 화소(PXL)들에 데이터신호에 대응하는 전압이 저장된다. 그리고, 화소(PXL)들은 데이터신호의 전압이 저장된 후 수평라인 단위로 순차적으로 발광된다. 이때, 화소(PXL)들의 발광시간은 수평라인의 위치와 무관하게 동일하게 설정된다.
도 6은 도 2에 도시된 화소의 다른 실시예를 나타내는 도면이다. 도 6을 설명할 때 도 3과 동일한 구성에 대해서는 동일한 도면부호를 할당함과 아울러 상세한 설명은 생략하기로 한다.
도 6을 참조하면, 본 발명의 다른 실시예에 의한 화소(PXL)는 유기 발광 다이오드(OLED)와, 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어하기 위한 화소회로(212)를 구비한다.
유기 발광 다이오드(OLED)의 애노드전극은 화소회로(212)에 접속되고, 캐소드전극은 제 2전원(ELVSS)에 접속된다. 이와 같은 유기 발광 다이오드(OLED)는 화소회로(212)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성한다.
화소회로(212)는 데이터신호에 대응하여 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어한다. 이를 위하여, 화소회로(212)는 제 1트랜지스터(M1), 제 2트랜지스터들(M2_1, M2_2), 제 3트랜지스터들(M3_1, M3_2), 제 1커패시터(C1) 및 제 2커패시터(C2)를 구비한다.
제 2트랜지스터들(M2_1, M2_2)은 제 2노드(N2)와 제 3노드(N3) 사이에 복수의 트랜지스터들이 직렬로 접속되어 구성된다. 그리고, 제 2트랜지스터들(M2_1, M2_2)의 게이트전극은 i번째 제 1주사선(S1i)에 접속된다. 이와 같은 제 2트랜지스터들(M2_1, M2_2)은 i번째 제 1주사선(S1i)으로 제 1주사신호가 공급될 때 턴-온되어 제 2노드(N2)와 제 3노드(N3)를 전기적으로 접속시킨다.
추가적으로, 제 2노드(N2)와 제 3노드(N3) 사이에 제 2트랜지스터들(M2_1, M2_2)이 직렬로 접속되는 경우 제 2노드(N2)와 제 3노드(N3) 사이의 누설전류를 최소화할 수 있고, 이에 따라 구동의 안정성을 확보할 수 있다.
제 3트랜지스터들(M3_1, M3_2)은 제 3노드(N3)와 제 1노드(N1) 사이에 복수의 트랜지스터들이 직렬로 접속되어 구성된다. 그리고, 제 3트랜지스터들(M3_1, M3_2)의 게이트전극은 i+1번째 제 1주사선(S1i+1)에 접속된다. 이와 같은 제 3트랜지스터들(M3_1, M3_2)은 제 1주사선(S1i+1)으로 제 1주사신호가 공급될 때 턴-온되어 제 3노드(N3)와 제 1노드(N1)를 전기적으로 접속시킨다.
추가적으로, 제 3노드(N3)와 제 1노드(N1) 사이에 제 3트랜지스터들(M3_1, M3_2)이 직렬로 접속되는 경우 제 3노드(N3)와 제 1노드(N1) 사이의 누설전류를 최소화할 수 있고, 이에 따라 구동의 안정성을 확보할 수 있다.
상술한 바와 같이 본 발명의 다른 실시예에 의한 화소회로(212)는 제 2트랜지스터들(M2_1, M2_2) 및 제 3트랜지스터들(M3_1, M3_2)이 복수의 트랜지스터로 구성될 뿐, 실질적 동작과정은 도 3의 화소(PXL)와 동일하다. 이에 따라 상세한 동작 과정의 설명은 생략하기로 한다.
한편, 도 6에서는 설명의 편의성을 위하여 두 개의 제 2트랜지스터들(M2_1, M2_2) 및 두 개의 제 3트랜지스터들(M3_1, M3_3)을 도시하였지만, 본 발명이 이에 한정되지는 않는다. 일레로, 제 2트랜지스터들(M2_1, M2_2) 및 제 3트랜지스터(M3_1, M3_2)은 두 개 이상의 트랜지스터가 직렬로 접속되어 형성될 수 있다.
도 7은 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다. 도 7을 설명할 때 도 1과 동일한 구성에 대해서는 동일한 도면부호를 할당함과 아울러 상세한 설명은 생략하기로 한다.
도 7을 참조하면, 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치는 화소부(100'), 제 1주사 구동부(110), 제 2주사 구동부(120), 제어 구동부(130'), 데이터 구동부(140), 타이밍 제어부(150), 호스트 시스템(160), 제 1전원 구동부(170) 및 제 2전원 구동부(180)를 구비한다.
화소부(100')는 복수의 블록(BL1 내지 BLj)으로 분할된다. 여기서, 각각의 블록(BL)은 적어도 두 개의 수평라인에 위치되는 화소(PXL)들을 포함한다. 그리고, 동일 블록(BL)에 포함되는 화소(PXL)들은 동일한 제어선(CL)에 접속되고, 서로 다른 블록(BL)에 포함되는 화소(PXL)들은 서로 다른 제어선(CL)에 접속된다.
일례로, 첫 번째 블록(BL1)에 포함되는 화소(PXL)들은 첫 번째 제어선(CL1)에 공통적으로 접속되고, k(k는 자연수)번째 블록(BLk)에 포함되는 화소(PXL)들은 k번째 제어선(CLk)에 공통적으로 접속될 수 있다.
이 경우, 화소(PXL)들은 블록(BL) 단위로 발광 시간이 제어된다. 일례로, 화소(PXL)들은 블록(BL) 단위로 순차적으로 발광될 수 있다.
한편, 화소(PXL)는 도 8에 도시된 바와 같이 화소회로(210')는 도 3의 화소회로(210)와 실질적으로 동일하게 설정되고, 이에 따라 상세한 설명은 생략하기로 한다. 다만, i번째 주사선(Sli)과 접속된 화소(PXL)는 k번째 제어선(CLk)과 접속될 수 있다.
도 9는 도 8에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다. 도 8에서는 설명의 편의성을 위하여 제 i번째 주사선(S1i), 제 i+1번째 주사선(S1i+1) 및 제 i+2번째 주사선(S1i+2)이 동일한 블록에 포함되는 것으로 가정하기로 한다.
도 9를 참조하면, 먼저 한 프레임(1F) 기간 중 제 11기간(T11) 및 제 12기간(T12) 동안에는 제어선들(CL1 내지 CLj)로 제어신호가 공급된다. 그리고, 제 11기간(T11) 및 제 12기간(T12) 동안에는 제 1전원(ELVDD)의 전압이 제 1전압(V1)으로 하강된다.
k번째 제어선(CLi)으로 제어신호가 공급되면 k번째 제어선(CLk)의 전압이 상승되고, 이에 따라 제 2노드(N2)의 전압이 상승된다. 제 2노드(N2)의 전압이 상승되면 제 1트랜지스터(M1)가 턴-온된다.
제 1트랜지스터(M1)가 턴-온되면 제 1전원(ELVDD)과 유기 발광 다이오드(OLED)의 애노드전극이 전기적으로 접속된다. 이때, 제 1전원(ELVDD)은 제 2전원(ELVSS) 이하의 제 1전압(V1)으로 설정되고, 이에 따라 유기 커패시터(Coled)가 방전된다.
제 12기간(T12) 및 제 13기간(T13) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 동시에 공급된다. i번째 제 1주사선(S1i) 및 i+1번째 제 1주사선(S1i+1)으로 제 1주사신호가 공급되면 제 2트랜지스터(M2) 및 제 3트랜지스터(M3)가 턴-온된다.
제 2트랜지스터(M2) 및 제 3트랜지스터(M3)가 턴-온되면 제 2노드(N2)와 제 1노드(N1)가 전기적으로 접속된다. 그러면, 제 2노드(N2)는 유기 커패시터(Coled)의 전압에 의하여 대략 제 1전압(V1)으로 초기화된다.
제 13기간(T13)에는 제어선들(CL1 내지 CLj)로 제어신호의 공급이 중단된다. 그리고, 제 13기간(T13)에는 제 1전원(ELVDD)의 전압이 제 1전압(V1)보다 낮은 제 2전압(V2)으로 하강된다. 그러면, 제 2노드(N2)로부터 다이오드 형태로 접속된 제 1트랜지스터(M1)를 경유하여 제 1전원(ELVDD)으로 소정의 전류가 공급된다. 이 경우, 제 2노드(N2)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 인가된다.
제 13기간(T13) 동안 제 1커패시터(C1)는 k번째 제어선(CLk)과 제 2노드(N2) 사이의 전압을 저장한다. 즉, 제 13기간(T13) 동안 제 1커패시터(C1)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 저장된다.
상술한 제 11기간(T11) 내지 제 13기간(T13) 동안에는 모든 화소(PXL)들이 동시에 구동된다. 따라서, 제 11기간(T11) 내지 제 13기간(T13)에 의하여 화소(PXL)들 각각에 포함된 제 1커패시터(C1)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 저장된다.
제 14기간(T14) 동안 제 1전원(ELVDD)은 제 1전압(V1)보다 높은 제 3전압(V3)으로 설정된다. 여기서, 제 3전압(V3)은 데이터신호에 대응하여 화소(PXL)들이 발광될 수 있도록 전압값이 설정된다.
제 14기간(T14) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 순차적으로 공급된다.
i번째 제 1주사선(S1i)으로 제 1주사신호가 공급되면 제 2트랜지스터(M2)가 턴-온된다. 제 2트랜지스터(M2)가 턴-온되면 제 2노드(N2)와 제 3노드(N3)가 전기적으로 접속된다.
한편, i번째 제 1주사선(S1i)으로 공급되는 제 1주사신호와 동기되도록 데이터선(Dm)으로 데이터신호가 공급된다. 데이터선(Dm)으로 데이터신호가 공급되면 제 2커패시터(C2)의 커플링에 의하여 제 3노드(N3) 및 제 2노드(N2)의 전압이 변경된다. 이 경우, 제 2노드(N2)의 전압 변화량은 데이터선(Dm)으로 공급되는 데이터신호의 전압에 대응하여 결정되고, 이에 따라 제 1커패시터(C1)에는 데이터신호에 대응되는 전압이 추가로 저장된다.
i번째 제 1주사선(S1i)으로 제 1주사신호가 공급된 후 i+1번째 제 1주사선(S1i+1)으로 제 1주사신호가 공급된다. i+1번째 제 1주사선(S1i+1)으로 제 1주사신호가 공급되면 i+1번째 수평라인에 위치된 화소(PXL)들은 데이터신호에 대응되는 전압을 저장한다.
i+1번째 제 1주사선(S1i+1)으로 제 1주사신호가 공급된 후 i+2번째 제 1주사선(S1i+2)으로 제 1주사신호가 공급된다. i+2번째 제 1주사선(S1i+2)으로 제 1주사신호가 공급되면 i+2번째 수평라인에 위치된 화소(PXL)들은 데이터신호에 대응되는 전압을 저장한다.
동일 블록(BL)에 포함된 i번째 제 1주사선(S1i), i+1번째 제 1주사선(S1i+1) 및 i+2번째 제 1주사선(S1i+2)으로 제 1주사신호가 공급된 후 동일 블록(BL)에 위치된 화소(PXL)들과 전기적으로 접속된 k번째 제어선(CLk)으로 제어신호가 공급된다.
k번째 제어선(CLk)으로 제어신호가 공급되면 i번째 제 1주사선(S1i), i+1번째 제 1주사선(S1i+1) 및 i+2번째 제 1주사선(S1i+2)과 접속된 화소(PXL)들 각각에 포함된 제 2노드(N2)의 전압이 상승된다. 이때, 제 1트랜지스터(M1)는 제 2노드(N2)의 전압에 대응되는 전류를 유기 발광 다이오드(OLED)로 공급하고, 이에 따라 유기 발광 다이오드(OLED)는 소정 휘도의 빛을 생성한다.
즉, 본 발명의 또 다른 실시예에서 동일 블록(BL)에 포함된 화소(PXL)들은 동일하게 발광 및/또는 비발광된다. 그리고, 화소(PXL)들은 블록(BL) 단위로 순차적으로 발광된다. 추가적으로, 제 4기간(T4) 동안 제어선들(CL1 내지 CLj)로 공급되는 제어신호의 폭은 동일하게 설정되고, 이에 따라 화소(PXL)들의 발광 시간은 블록(BL)의 위치와 무관하게 동일하게 설정된다.
도 10은 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다. 도 10을 설명할 때 도 1과 동일한 구성에 대해서는 동일한 도면부호를 할당함과 아울러 상세한 설명은 생략하기로 한다.
도 10을 참조하면, 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치는 화소부(100), 제 1주사 구동부(110), 제 2주사 구동부(120'), 제어 구동부(130), 데이터 구동부(140), 타이밍 제어부(150), 호스트 시스템(160), 제 1전원 구동부(170) 및 제 2전원 구동부(180)를 구비한다.
제 2주사선(S2)은 화소들(PXL)들과 공통적으로 접속된다. 이와 같은 제 2주사선(S2)은 제 2주사 구동부(120')로부터 제 2주사신호를 공급받는다.
제 2주사 구동부(120')는 제 2주사선(S2)으로 제 2주사신호를 공급한다. 일례로, 제 2주사 구동부(120')는 도 12에 도시된 바와 같이 한 프레임(1F) 기간의 제 22기간(T22) 및 제 23기간(T23) 동안 제 2주사선(S2)으로 제 2주사신호를 공급할 수 있다. 여기서, 제 2주사신호는 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온될 수 있도록 게이트 온 전압으로 설정된다.
도 11은 도 10에 도시된 화소의 실시예를 나타내는 도면이다. 도 11을 설명할 때 도 3과 동일한 구성에 대해서는 동일한 도면부호를 할당함과 아울러 상세한 설명은 생략하기로 한다.
도 11을 참조하면, 본 발명의 실시예에 의한 화소(PXL)는 유기 발광 다이오드(OLED)와, 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어하기 위한 화소회로(214)를 구비한다.
유기 발광 다이오드(OLED)의 애노드전극은 화소회로(214)에 접속되고, 캐소드전극은 제 2전원(ELVSS)에 접속된다. 이와 같은 유기 발광 다이오드(OLED)는 화소회로(214)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성한다.
화소회로(214)는 데이터신호에 대응하여 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어한다. 이를 위하여, 화소회로(214)는 제 1트랜지스터(M1), 제 2트랜지스터(M2), 제 3트랜지스터(M3'), 제 1커패시터(C1) 및 제 2커패시터(C2)를 구비한다.
제 3트랜지스터(M3')는 제 3노드(N3)와 제 1노드(N1) 사이에 접속된다. 그리고, 제 3트랜지스터(M3')의 게이트전극은 제 2주사선(S2)에 접속된다. 이와 같은 제 3트랜지스터(M3')는 제 2주사선(S2)으로 제 2주사신호가 공급될 때 턴-온되어 제 3노드(N3)와 제 1노드(N1)를 전기적으로 접속시킨다.
도 12는 도 11에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
도 12를 참조하면, 먼저 한 프레임(1F) 기간 중 제 21기간(T21) 및 제 22기간(T22) 동안에는 제어선들(CL1 내지 CLn)로 제어신호가 공급된다. 그리고, 제 21기간(T21) 및 제 22기간(T22) 동안에는 제 1전원(ELVDD)의 전압이 제 1전압(V1)으로 하강된다.
i번째 제어선(CLi)으로 제어신호가 공급되면 i번째 제어선(CLi)의 전압이 상승되고, 이에 따라 제 2노드(N2)의 전압이 상승된다. 제 2노드(N2)의 전압이 상승되면 제 1트랜지스터(M1)가 턴-온된다.
제 1트랜지스터(M1)가 턴-온되면 제 1전원(ELVDD)과 유기 발광 다이오드(OLED)의 애노드전극이 전기적으로 접속되고, 이에 따라 유기 커패시터(Coled)가 방전된다.
제 22기간(T22) 및 제 23기간(T23) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 동시에 공급된다. 그리고, 제 22기간(T22) 및 제 23기간(T23) 동안에는 제 2주사선(S2)으로 제 2주사신호가 공급된다. 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 공급되면 화소(PXL)들 각각에 포함된 제 2트랜지스터(M2)가 턴-온된다. 제 2주사선(S2)으로 제 2주사신호가 공급되면 화소(PXL)들 각각에 포함된 제 3트랜지스터(M3')가 턴-온된다.
제 2트랜지스터(M2) 및 제 3트랜지스터(M3')가 턴-온되면 제 2노드(N2)와 제 1노드(N1)가 전기적으로 접속된다. 그러면, 제 2노드(N2)는 유기 커패시터(Coled)의 전압에 의하여 대략 제 1전압(V1)으로 초기화된다.
제 23기간(T23)에는 제어선들(CL1 내지 CLn)로 제어신호의 공급이 중단된다. 그리고, 제 23기간(T23)에는 제 1전원(ELVDD)의 전압이 제 1전압(V1)보다 낮은 제 2전압(V2)으로 하강된다. 그러면, 제 2노드(N2)로부터 다이오드 형태로 접속된 제 1트랜지스터(M1)를 경유하여 제 1전원(ELVDD)으로 소정의 전류가 공급된다. 이 경우, 제 2노드(N2)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 인가된다.
제 23기간(T23) 동안 제 1커패시터(C1)는 i번째 제어선(CLi)과 제 2노드(N2) 사이의 전압을 저장한다. 즉, 제 23기간(T23) 동안 제 1커패시터(C1)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 저장된다.
상술한 제 21기간(T21) 내지 제 23기간(T23) 동안에는 모든 화소(PXL)들이 동시에 구동된다. 따라서, 제 21기간(T21) 내지 제 23기간(T23)에 의하여 화소(PXL)들 각각에 포함된 제 1커패시터(C1)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 저장된다.
제 24기간(T24) 동안 제 1전원(ELVDD)은 제 1전압(V1)보다 높은 제 3전압(V3)으로 설정된다. 또한, 제 24기간(T24) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 순차적으로 공급된다. i번째 제 1주사선(S1i)으로 제 1주사신호가 공급되면 제 2트랜지스터(M2)가 턴-온된다. 제 2트랜지스터(M2)가 턴-온되면 제 2노드(N2)와 제 3노드(N3)가 전기적으로 접속된다.
한편, i번째 제 1주사선(S1i)으로 공급되는 제 1주사신호와 동기되도록 데이터선(Dm)으로 데이터신호가 공급된다. 데이터선(Dm)으로 데이터신호가 공급되면 제 2커패시터(C2)의 커플링에 의하여 제 3노드(N3) 및 제 2노드(N2)의 전압이 변경된다. 이 경우, 제 2노드(N2)의 전압 변화량은 데이터선(Dm)으로 공급되는 데이터신호의 전압에 대응하여 결정되고, 이에 따라 제 1커패시터(C1)에는 데이터신호에 대응되는 전압이 추가로 저장된다.
제 1커패시터(C1)에 데이터신호에 대응하는 전압이 저장된 후 i번째 제어선(CLi)으로 제어신호가 공급된다. i번째 제어선(CLi)으로 제어신호가 공급되면 제 2노드(N2)의 전압이 상승된다. 이때, 제 1트랜지스터(M1)는 제 2노드(N2)의 전압에 대응되는 전류를 유기 발광 다이오드(OLED)로 공급하고, 이에 따라 유기 발광 다이오드(OLED)는 소정 휘도의 빛을 생성한다.
도 13은 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다. 도 13을 설명할 때 도 10과 동일한 구성에 대해서는 동일한 도면부호를 할당함과 아울러 상세한 설명은 생략하기로 한다.
도 13을 참조하면, 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치는 화소부(100), 제 1주사 구동부(110), 제 2주사 구동부(120'), 제 3주사 구동부(190), 제어 구동부(130), 데이터 구동부(140), 타이밍 제어부(150), 호스트 시스템(160), 제 1전원 구동부(170') 및 제 2전원 구동부(180)를 구비한다.
제어 구동부(130')는 제어선(CL)들로 제어신호를 공급한다. 일례로, 제어 구동부(130')는 제 34기간(T34) 동안 제어선(CL)들로 제어신호를 순차적으로 공급할 수 있다.
제 3주사선(S3)은 화소들(PXL)들과 공통적으로 접속된다. 이와 같은 제 3주사선(S3)은 제 3주사 구동부(190)로부터 제 3주사신호를 공급받는다.
제 3주사 구동부(190)는 제 3주사선(S3)으로 제 3주사신호를 공급한다. 일례로, 제 3주사 구동부(190)는 도 15에 도시된 바와 같이 한 프레임(1F) 기간의 제 31기간(T31) 및 제 32기간(T32) 동안 제 3주사선(S3)으로 제 3주사신호를 공급할 수 있다. 여기서, 제 3주사신호는 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온될 수 있도록 게이트 온 전압으로 설정된다.
제 1전원 구동부(170')는 화소(PXL)들로 제 1전원(ELVDD)을 공급한다. 여기서, 제 1전원 구동부(170')는 제 3기간(T3) 동안 제 2전압(V2)의 제 1전원(ELVDD), 제 4기간(T4) 동안 제 3전압(V3)의 제 1전원(ELVDD)을 공급한다.
도 14는 도 13에 도시된 화소의 실시예를 나타내는 도면이다. 도 14를 설명할 때 도 11과 동일한 구성에 대해서는 동일한 도면부호를 할당함과 아울러 상세한 설명은 생략하기로 한다.
도 14를 참조하면, 본 발명의 실시예에 의한 화소(PXL)는 유기 발광 다이오드(OLED)와, 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어하기 위한 화소회로(216)를 구비한다.
유기 발광 다이오드(OLED)의 애노드전극은 화소회로(216)에 접속되고, 캐소드전극은 제 2전원(ELVSS)에 접속된다. 이와 같은 유기 발광 다이오드(OLED)는 화소회로(216)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성한다.
화소회로(216)는 데이터신호에 대응하여 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어한다. 이를 위하여, 화소회로(216)는 제 1트랜지스터(M1), 제 2트랜지스터(M2), 제 3트랜지스터(M3'), 제 4트랜지스터(M4), 제 1커패시터(C1) 및 제 2커패시터(C2)를 구비한다.
제 4트랜지스터(M4)는 제 1노드(N1)와 i번째 제어선(CLi) 사이에 접속된다. 그리고, 제 4트랜지스터(M4)의 게이트전극은 제 3주사선(S3)에 접속된다. 이와 같은 제 4트랜지스터(M4)는 제 3주사선(S3)으로 제 3주사신호가 공급될 때 턴-온되어 제 1노드(N1)와 i번째 제어선(CLi)을 전기적으로 접속시킨다.
도 15는 도 14에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
도 15를 참조하면, 먼저 한 프레임(1F) 기간 중 제 31기간(T31) 및 제 32기간(T32) 동안에는 제 3주사선(S3)으로 제 3주사신호가 공급된다. 제 3주사선(S3)으로 제 3주사신호가 공급되면 제 4트랜지스터(M4)가 턴-온된다.
제 4트랜지스터(M4)가 턴-온되면 i번째 제어선(CLi)과 유기 발광 다이오드(OLED)의 애노드전극이 전기적으로 접속된다. 이때, i번째 제어선(CLi)으로 로우전압(일례로, 제 1전압(V1)과 동일한 전압)이 공급되기 때문에 유기 커패시터(Coled)가 방전된다.
제 32기간(T32) 및 제 33기간(T33) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 동시에 공급된다. 그리고, 제 32기간(T32) 및 제 33기간(T33) 동안에는 제 2주사선(S2)으로 제 2주사신호가 공급된다. 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 공급되면 화소(PXL)들 각각에 포함된 제 2트랜지스터(M2)가 턴-온된다. 제 2주사선(S2)으로 제 2주사신호가 공급되면 화소(PXL)들 각각에 포함된 제 3트랜지스터(M3')가 턴-온된다.
제 2트랜지스터(M2) 및 제 3트랜지스터(M3')가 턴-온되면 제 2노드(N2)와 제 1노드(N1)가 전기적으로 접속된다. 그러면, 제 2노드(N2)는 i번째 제어선(CLi)으로부터 공급되는 로우전압에 의하여 초기화된다.
제 33기간(T33)에는 제 3주사선(S3)으로 주사신호의 공급이 중단된다. 제 3주사선(S3)으로 주사신호의 공급이 중단되면 제 4트랜지스터(M4)가 턴-오프된다. 그리고, 제 33기간(T33)에는 제 1전원(ELVDD)은 제 2전압(V2)으로 하강된다. 여기서, 제 2전압(V2)은 제 1트랜지스터(M1)가 턴-온될 수 있도록 설정된다.
제 1트랜지스터(M1)가 턴-온되면 제 2노드(N2)로부터 다이오드 형태로 접속된 제 1트랜지스터(M1)를 경유하여 제 1전원(ELVDD)으로 소정의 전류가 공급된다. 이 경우, 제 2노드(N2)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 인가된다. 그러면, 제 33기간(T33) 동안 제 1커패시터(C1)는 제 1트랜지스터(M1)의 문턱전압에 대응되는 전압을 저장한다.
한편, 상술한 제 31기간(T31) 내지 제 33기간(T33) 동안에는 모든 화소(PXL)들이 동시에 구동된다. 따라서, 제 31기간(T31) 내지 제 33기간(T33)에 의하여 화소(PXL)들 각각에 포함된 제 1커패시터(C1)에는 제 1트랜지스터(M1)의 문턱전압에 대응하는 전압이 저장된다.
제 34기간(T34) 동안 제 1전원(ELVDD)은 제 2전압(V2)보다 높은 제 3전압(V3)으로 설정된다. 여기서, 제 3전압(V3)은 데이터신호에 대응하여 화소(PXL)들이 발광될 수 있도록 전압값이 설정된다.
제 34기간(T34) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 순차적으로 공급된다. i번째 제 1주사선(S1i)으로 제 1주사신호가 공급되면 제 2트랜지스터(M2)가 턴-온된다. 제 2트랜지스터(M2)가 턴-온되면 제 2노드(N2)와 제 3노드(N3)가 전기적으로 접속된다.
한편, i번째 제 1주사선(S1i)으로 공급되는 제 1주사신호와 동기되도록 데이터선(Dm)으로 데이터신호가 공급된다. 데이터선(Dm)으로 데이터신호가 공급되면 제 2커패시터(C2)의 커플링에 의하여 제 3노드(N3) 및 제 2노드(N2)의 전압이 변경된다. 이 경우, 제 2노드(N2)의 전압 변화량은 데이터선(Dm)으로 공급되는 데이터신호의 전압에 대응하여 결정되고, 이에 따라 제 1커패시터(C1)에는 데이터신호에 대응되는 전압이 추가로 저장된다.
제 1커패시터(C1)에 데이터신호에 대응하는 전압이 저장된 후 i번째 제어선(CLi)으로 제어신호가 공급된다. i번째 제어선(CLi)으로 제어신호가 공급되면 제 2노드(N2)의 전압이 상승된다. 이때, 제 1트랜지스터(M1)는 제 2노드(N2)의 전압에 대응되는 전류를 유기 발광 다이오드(OLED)로 공급하고, 이에 따라 유기 발광 다이오드(OLED)는 소정 휘도의 빛을 생성한다.
한편, 상술한 바와 같이 도 14의 화소회로는 제 4트랜지스터(M4)를 추가함으로써 제 31기간(T31) 및 제 32기간(T32) 동안 제어선들(CL1 내지 CLn)을 로우전압으로 유지할 수 있다. 또한, 제 4트랜지스터(M4)가 추가되는 경우 제 1전원(ELVDD)은 제 31기간(T31) 및 제 32기간(T32) 동안 제 3전압(V3)을 유지할 수 있다.
즉, 제 4트랜지스터(M4)가 추가되는 경우 제어선들(CL1 내지 CLn) 및 제 1전원(ELVDD)의 전압 변화를 최소화할 수 있고, 이에 따라 소비전력을 최소화할 수 있다.
도 16은 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치를 개략적으로 나타내는 도면이다.
도 16을 참조하면, 본 발명의 또 다른 실시예에 의한 유기전계발광 표시장치는 화소부(300), 제 1주사 구동부(310), 제 2주사 구동부(320), 제어 구동부(330), 데이터 구동부(340), 타이밍 제어부(350), 호스트 시스템(360), 제 1전원 구동부(370), 제 2전원 구동부(380) 및 발광 구동부(390)를 구비한다.
본 발명의 실시예에서 한 프레임 기간은 도 18에 도시된 바와 같이 제 41기간(T41), 제 42기간(T42), 제 43기간(T43) 및 제 44기간(T44)으로 나뉘어 구동된다.
제 41기간(T41) 내지 제 43기간(T43)은 화소(PXL)들을 초기화하기 위한 기간으로, 모든 화소(PXL)들이 동시에 구동된다. 제 44기간(T44)은 화소(PXL)들이 발광되는 기간으로, 화소(PXL)들은 순차적으로 구동된다.
데이터 구동부(340)는 타이밍 제어부(350)로부터 입력되는 영상 데이터를 이용하여 데이터신호를 생성한다. 데이터 구동부(340)에서 생성된 데이터신호는 제 44기간(T4) 동안 제 1주사선(S1)들로 순차적으로 공급되는 제 1주사신호에 동기되도록 데이터선(D)들로 공급된다. 추가적으로, 데이터 구동부(340)는 데이터신호들 사이에 일정 전압을 공급할 수 있다. 여기서, 일정전압은 미리 설정된 소정의 전압을 의미하며, 데이터선(D)들을 초기화하기 위하여 사용될 수 있다.
제 1주사 구동부(310)는 제 1주사선(S1)들로 제 1주사신호를 공급한다. 일례로, 제 1주사 구동부(310)는 제 42기간(T42) 및 제 43기간(T43) 동안 제 1주사선(S1)들로 제 1주사신호를 동시에 공급하고, 제 44기간(T4) 동안 제 1주사선(S1)들로 제 1주사신호를 순차적으로 공급할 수 있다. 제 1주사선(S1)들로 제 1주사신호가 공급되면 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온된다. 이를 위하여, 제 1주사신호는 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온될 수 있도록 게이트 온 전압(일례로, 로우전압)으로 설정된다.
제 2주사 구동부(320)는 제 2주사선(S2)들로 제 2주사신호를 공급한다. 일례로, 제 2주사 구동부(320)는 제 42기간(T42) 및 제 43기간(T3) 동안 제 2주사선(S2)들로 제 2주사신호를 동시에 공급할 수 있다. 제 2주사선(S2)들로 제 2주사신호가 공급되면 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온된다. 이를 위하여, 제 2주사신호는 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온될 수 있도록 게이트 온 전압(일례로, 로우전압)으로 설정된다.
제어 구동부(330)는 제어선(CL)으로 제어신호(일례로, 로우전압)를 공급한다. 여기서, 제어선(CL)은 화소(PXL)들에 공통적으로 접속된다. 제어 구동부(330)는 제 41기간(T41) 및 제 42기간(T42) 동안 제어선(CL)으로 제어신호를 공급한다.
타이밍 제어부(350)는 호스트 시스템(360)으로부터 출력된 영상 데이터(RGB), 수직동기신호(Vsync), 수평동기신호(Hsync), 데이터 인에이블 신호(DE) 및 클럭신호(CLK) 등의 타이밍 신호들에 기초하여 구동부들(310, 320, 330, 340, 370, 380, 390)을 제어한다.
호스트 시스템(360)은 소정의 인터페이스를 통해 영상 데이터(RGB)를 타이밍 제어부(350)로 공급한다. 또한, 호스트 시스템(360)은 타이밍 신호들(Vsync, Hsync, DE, CLK)을 타이밍 제어부(350)로 공급한다.
제 1전원 구동부(370)는 화소(PXL)들로 제 1전원(ELVDD)을 공급한다. 일례로, 제 1전원 구동부(370)는 제 41기간(T41) 및 제 42기간(T42) 동안 제 11전압(V11)을 공급하고, 제 43기간(T43) 및 제 44기간(T44) 동안 제 12전압(V12)을 공급할 수 있다. 여기서, 제 11전압(V11)은 제 2전원(ELVSS)의 제 14전압(V14)과 동일하거나 낮은 전압으로 설정될 수 있다. 그리고, 제 12전압(V12)은 화소(PXL)들이 발광될 수 있도록 제 11전압(V11)보다 높은 전압으로 설정된다.
제 2전원 구동부(380)는 화소(PXL)들로 제 2전원(ELVSS)을 공급한다. 일례로, 제 2전원 구동부(380)는 제 41기간(T41) 내지 제 43기간(T43) 동안 제 13전압(V13)의 제 2전원(ELVSS), 제 44기간(T44) 동안 제 14전압(V14)의 제 2전원(ELVSS)을 공급할 수 있다. 여기서, 제 13전압(V13)은 화소(PXL)들이 비발광되도록 설정되고, 제 14전압(V14)은 화소(PXL)들이 발광될 수 있도록 제 13전압(V13)보다 낮은 전압으로 설정된다.
발광 구동부(390)는 발광 제어선(E)들로 발광 제어신호를 공급한다. 일례로, 발광 구동부(390)는 제 41기간(T41) 내지 제 43기간(T43) 동안 발광 제어선(E)들로 발광 제어신호를 동시에 공급할 수 있다. 또한, 발광 구동부(390)는 제 44기간(T44) 동안 발광 제어선(E)들로 발광 제어신호를 순차적으로 공급할 수 있다. 여기서, 발광 제어신호는 화소(PXL)들 각각에 포함된 트랜지스터가 턴-온될 수 있도록 게이트 온 전압(일례로, 로우전압)으로 설정된다.
화소부(300)는 데이터선(D)들, 제 1주사선(S1)들, 제 2주사선(S2)들, 제어선(CL) 및 발광 제어선(E)들과 접속되도록 위치되는 복수의 화소(PXL)들을 구비한다. 화소(PXL)들은 데이터신호에 대응하여 소정 휘도의 빛을 외부로 공급한다.
한편, 본 발명의 실시예에서 i번째 수평라인에 위치된 화소(PXL)와 접속되는 제 2주사선(S2i)은 i+1번째 제 1주사선(S1i+1)으로 설정될 수 있다. 이 경우, 제 2주사 구동부(320) 및 제 2주사선(S2)들은 제거될 수 있다.
도 17은 도 16에 도시된 화소의 실시예를 나타내는 도면이다. 도 17에서는 설명의 편의성을 위하여 i번째 수평라인에 위치된 화소(PXL)를 도시하기로 한다. 또한, i번째 수평라인에 위치된 화소(PXL)와 접속되는 제 2주사선(S2i)은 i+1번째 제 1주사선(S1i+1)으로 설정되는 것으로 가정하기로 한다.
도 17을 참조하면, 본 발명의 실시예에 의한 화소(PXL)는 유기 발광 다이오드(OLED)와, 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어하기 위한 화소회로(302)를 구비한다.
유기 발광 다이오드(OLED)의 애노드전극은 화소회로(302)의 제 11노드(N11)에 접속되고, 캐소드전극은 제 2전원(ELVSS)에 접속된다. 이와 같은 유기 발광 다이오드(OLED)는 화소회로(302)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성한다.
화소회로(302)는 데이터신호에 대응하여 유기 발광 다이오드(OLED)로 공급되는 전류량을 제어한다. 이를 위하여, 화소회로(302)는 제 11트랜지스터(M11), 제 12트랜지스터(M12), 제 13트랜지스터(M13), 제 14트랜지스터(M14), 제 11커패시터(C11) 및 제 12커패시터(C12)를 구비한다.
제 11트랜지스터(M11)는 제 14트랜지스터(M14)와 제 11노드(N11) 사이에 접속된다. 그리고, 제 11트랜지스터(M11)의 게이트전극은 제 12노드(N12)에 접속된다. 이와 같은 제 11트랜지스터(M11)는 제 12노드(N12)의 전압에 대응하여 제 1전원(ELVDD)으로부터 유기 발광 다이오드(OLED)를 경유하여 제 2전원(ELVSS)으로 공급되는 전류량을 제어한다.
제 12트랜지스터(M12)는 제 12노드(N12)와 제 13노드(N13) 사이에 접속된다. 그리고, 제 12트랜지스터(M12)의 게이트전극은 i번째 제 1주사선(S1i)에 접속된다. 이와 같은 제 12트랜지스터(M12)는 i번째 제 1주사선(S1i)으로 제 1주사신호가 공급될 때 턴-온되어 제 12노드(N12)와 제 13노드(N13)를 전기적으로 접속시킨다.
제 13트랜지스터(M13)는 제 13노드(N13)와 제 11노드(N11) 사이에 접속된다. 그리고, 제 13트랜지스터(M13)의 게이트전극은 i+1번째 제 1주사선(S1i+1)에 접속된다. 이와 같은 제 13트랜지스터(M13)는 i+1번째 제 1주사선(S1i+1)으로 제 1주사신호가 공급될 때 턴-온되어 제 13노드(N13)와 제 11노드(N11)를 전기적으로 접속시킨다.
제 14트랜지스터(M14)는 제 1전원(ELVDD)과 제 11트랜지스터(M11) 사이에 접속된다. 그리고, 제 14트랜지스터(M14)의 게이트전극은 i번째 발광 제어선(Ei)에 접속된다. 이와 같은 제 14트랜지스터(M14)는 i번째 발광 제어선(Ei)으로 발광 제어신호가 공급될 때 턴-온되어 제 1전원(ELVDD)과 제 11트랜지스터(M11)를 전기적으로 접속시킨다.
한편, 본 발명의 실시예에서 제 11트랜지스터(M11) 내지 제 14트랜지스터(M14)는 P형 트랜지스터(일례로, NMOS)로 형성될 수 있다.
제 11커패시터(C11)는 제어선(CL)과 제 12노드(N12) 사이에 접속된다. 이와 같은 제 11커패시터(C11)는 제어선(CL)으로 공급되는 제어신호에 대응하여 제 12노드(N12)의 전압을 제어한다. 여기서, 트랜지스터들(M11 내지 M14)이 P형 트랜지스터들로 설정되는 경우 제어신호는 제 12노드(N12)의 전압이 하강되도록 설정된다.
제 12커패시터(C12)는 데이터선(Dm)과 제 13노드(N13) 사이에 접속된다. 이와 같은 제 12커패시터(C12)는 데이터선(Dm)으로 공급되는 데이터신호의 전압에 대응하여 제 13노드(N13)의 전압을 제어한다.
도 18은 도 17에 도시된 화소의 구동방법 실시예를 나타내는 파형도이다.
도 18을 참조하면, 먼저, 한 프레임(1F) 기간 중 제 41기간(T41) 내지 제 43기간(T43) 동안 제 2전원(ELVSS)은 제 13전압(V13)으로 설정된다. 제 2전원(ELVSS)이 제 13전압(V13)으로 설정되면 화소(PXL)들이 비발광 상태로 설정된다.
그리고, 한 프레임(1F) 기간의 제 41기간(T41) 내지 제 43기간(T43) 동안 발광 제어선들(E1 내지 En)로 발광 제어신호가 공급된다. 발광 제어선들(E1 내지 En)로 발광 제어신호가 공급되면 화소(PXL)들 각각에 포함된 제 14트랜지스터(M14)가 턴-온된다. 제 14트랜지스터(M14)가 턴-온되면 제 1전원(ELVDD)과 제 11트랜지스터(M11)가 전기적으로 접속된다.
또한, 한 프레임(1F) 기간 중 제 41기간(T41) 및 제 42기간(T42) 동안 제어선(CL)으로 제어신호가 공급된다. 그리고, 제 41기간(T41) 및 제 42기간(T42) 동안 제 1전원(ELVDD)의 전압이 제 11전압(V11)으로 하강된다.
제어선(CL)으로 제어신호가 공급되면 화소(PXL)들 각각에 포함된 제 11커패시터(C11)의 커플링에 의하여 제 12노드(N12)의 전압이 하강된다. 제 12노드(N12)의 전압이 하강되면 제 11트랜지스터(M11)가 턴-온된다. 이를 위하여, 제어신호의 전압은 제 41기간(T41) 동안 제 11트랜지스터(M11)가 턴-온되도록 설정된다.
제 11트랜지스터(M11)가 턴-온되면 제 1전원(ELVDD)과 유기 발광 다이오드(OLED)의 애노드전극이 전기적으로 접속된다. 이때, 제 1전원(ELVDD)은 제 11전압(V11)으로 설정되고, 이에 따라 유기 커패시터(Coled)가 방전된다.
제 42기간(T42) 및 제 43기간(T43) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 동시에 공급된다. 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 동시에 공급되면 제 12트랜지스터(M12) 및 제 13트랜지스터(M13)가 턴-온된다.
제 12트랜지스터(M12) 및 제 13트랜지스터(M13)가 턴-온되면 제 12노드(N12)와 제 11노드(N11)가 전기적으로 접속된다. 그러면, 제 12노드(N12)는 대략 제 11전압(V11)으로 초기화된다.
제 43기간(T43)에는 제어선(CL)으로 제어신호의 공급이 중단된다. 그리고, 제 43기간(T43)에는 제 1전원(ELVDD)이 제 11전압(V11)보다 높은 제 12전압(V12)으로 상승된다. 여기서, 제 12전압(V12)은 제어신호의 공급 중단과 무관하게 제 11트랜지스터(M11)가 턴-온 상태를 유지할 수 있도록 설정된다.
한편, 제 43기간(T43) 동안 제 12트랜지스터(M12) 및 제 13트랜지스터(M13)가 턴-온 상태로 설정되기 때문에 제 11트랜지스터(M11)는 다이오드 형태로 접속된다. 따라서, 제 43기간(T43) 동안 제 12노드(N12)에는 제 11트랜지스터(M11)의 문턱전압에 대응되는 전압이 인가되고, 이에 따라 제 11커패시터(C11)에는 제 11트랜지스터(M11)의 문턱전압에 대응되는 전압이 저장된다.
상술한 제 41기간(T41) 내지 제 43기간(T43) 동안에는 모든 화소(PXL)들이 동시에 구동된다. 따라서, 제 41기간(T41) 내지 제 43기간(T43)에 의하여 화소(PXL)들 각각에 포함된 제 11커패시터(C11)에는 제 11트랜지스터(M11)의 문턱전압에 대응하는 전압이 저장된다.
추가적으로, 제 41기간(T41) 내지 제 43기간(T43)은 화소(PXL)들이 동시에 구동되는 기간으로 충분한 시간을 할당할 수 있다. 그러면, 화소(PXL)들의 문턱전압을 안정적으로 보상할 수 있고, 이에 따라 고해상도 패널에 적용할 수 있다.
한편, 제 44기간(T44) 이전에 발광 제어선들(E1 내지 En)로 발광 제어신호의 공급이 중단된다. 발광 제어선들(E1 내지 En)로 발광 제어신호의 공급이 중단되면 화소들(PXL) 각각에 포함된 제 14트랜지스터(M14)가 턴-오프된다.
그리고, 제 44기간(T44) 동안에는 제 2전원(ELVSS)이 제 13전압(V13)보다 낮은 제 14전압(V14)으로 설정된다. 또한, 제 44기간(T44) 동안에는 제 1주사선들(S11 내지 S1n)로 제 1주사신호가 순차적으로 공급된다. i번째 제 1주사선(S1i)으로 제 1주사신호가 공급되면 제 12트랜지스터(M12)가 턴-온된다. 제 12트랜지스터(M12)가 턴-온되면 제 12노드(N12)와 제 13노드(N13)가 전기적으로 접속된다.
한편, i번째 제 1주사선(S1i)으로 공급되는 제 1주사신호와 동기되도록 데이터선(Dm)으로 데이터신호가 공급된다. 데이터선(Dm)으로 데이터신호가 공급되면 제 12커패시터(C12)의 커플링에 의하여 제 13노드(N13) 및 제 12노드(N12)의 전압이 변경된다. 이 경우, 제 12노드(N12)의 전압 변화량은 데이터선(Dm)으로 공급되는 데이터신호의 전압에 대응하여 결정되고, 이에 따라 제 11커패시터(C11)에는 데이터신호에 대응되는 전압이 추가로 저장된다.
제 11커패시터(C11)에 데이터신호에 대응하는 전압이 저장된 후 i번째 발광 제어선(Ei)으로 발광 제어신호가 공급된다. i번째 발광 제어선(Ei)으로 발광 제어신호가 공급되면 제 14트랜지스터(M14)가 턴-온된다. 제 14트랜지스터(M14)가 턴-온되면 제 1전원(ELVDD)과 제 11트랜지스터(M11)가 전기적으로 접속된다. 이때, 제 11트랜지스터(M11)는 제 12노드(N12)의 전압에 대응하여 제 1전원(ELVDD)으로부터 유기 발광 다이오드(OLED)를 경유하여 제 2전원(ELVSS)으로 흐르는 전류량을 제어한다.
한편, 제 4기간(T4) 동안 화소(PXL)들은 수평라인 단위로 순차적으로 데이터신호를 공급받는다. 여기서, 화소(PXL)들 각각의 발광기간은 제 2폭(W2)의 발광 제어신호에 대응하여 동일하게 설정된다. 즉, 화소(PXL)들은 수평라인 단위로 순차적으로 발광되며, 발광시간은 동일하게 설정된다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 지식을 가진 자라면 본 발명의 기술 사상의 범위 내에서 다양한 변형예가 가능함을 이해할 수 있을 것이다.
전술한 발명에 대한 권리범위는 이하의 특허청구범위에서 정해지는 것으로써, 명세서 본문의 기재에 구속되지 않으며, 청구범위의 균등 범위에 속하는 변형과 변경은 모두 본 발명의 범위에 속할 것이다.
100,300 : 화소부 110,120,190,310,320 : 주사 구동부
130,330 : 제어 구동부 140,340 : 데이터 구동부
150,350 : 타이밍 제어부 160,360 : 호스트 시스템
170,180,370,380 : 전원 구동부 210,212,214,216,302 : 화소회로
390 : 발광 구동부

Claims (31)

  1. 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되며, 제 1주사선들, 제어선들 및 데이터선들에 접속되는 화소들을 구비하는 유기전계발광 표시장치에 있어서;
    i(i는 자연수)번째 수평라인에 위치되는 화소는
    제 1전원과 제 1노드 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 1트랜지스터와;
    상기 제 1노드와 제 2전원 사이에 접속되는 유기 발광 다이오드와;
    상기 제 2노드와 제 3노드 사이에 접속되며, i번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 2트랜지스터와;
    상기 제 3노드와 상기 제 1노드 사이에 접속되는 제 3트랜지스터와;
    i번째 제어선과 상기 제 2노드 사이에 접속되는 제 1커패시터와;
    상기 제 3노드와 데이터선 사이에 접속되는 제 2커패시터를 구비하며;
    상기 화소들은 상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 동시에 구동되며, 상기 제 4기간 동안 순차적으로 구동되는 유기전계발광 표시장치.
  2. 제 1항에 있어서,
    상기 제 3트랜지스터는 i+1번째 주사선으로 제 1주사신호가 공급될 때 턴-온되는 유기전계발광 표시장치.
  3. 제 1항에 있어서,
    상기 제 2기간 및 상기 제 3기간 동안 상기 제 1주사선들로 제 1주사신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 순차적으로 공급하기 위한 제 1주사 구동부를 더 구비하는 유기전계발광 표시장치.
  4. 제 1항에 있어서,
    상기 제 1기간 및 상기 제 2기간 동안 제 1전압의 제 1전원, 상기 제 3기간 동안 상기 제 1전압보다 낮은 제 2전압의 제 1전원, 상기 제 4기간 동안 상기 제 1전압보다 높은 제 3전압의 제 1전원을 공급하기 위한 제 1전원 구동부를 더 구비하는 유기전계발광 표시장치.
  5. 제 4항에 있어서,
    상기 제 1전압은 상기 제 2전원의 전압 이하로 설정되며, 상기 제 3전압은 상기 화소들을 발광할 수 있도록 설정되는 유기전계발광 표시장치.
  6. 제 1항에 있어서,
    상기 제 1기간 및 상기 제 2기간 동안 상기 제어선들로 제어신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제어선들로 상기 제어신호를 순차적으로 공급하기 위한 제어 구동부를 더 구비하는 유기전계발광 표시장치.
  7. 제 6항에 있어서,
    상기 제어 구동부는 상기 제 4기간 동안 상기 i번째 제 1주사선으로 상기 제 1주사신호가 공급된 후 상기 i번째 제어선으로 상기 제어신호를 공급하는 유기전계발광 표시장치.
  8. 제 1항에 있어서,
    상기 제 1트랜지스터, 상기 제 2트랜지스터 및 상기 제 3트랜지스터는 N형 트랜지스터로 설정되며, 상기 i번째 제어선으로 제어신호가 공급될 때 상기 제 2노드의 전압이 상승되는 유기전계발광 표시장치.
  9. 제 1항에 있어서,
    상기 제 2트랜지스터는 복수의 트랜지스터가 직렬로 접속되어 구성되는 유기전계발광 표시장치.
  10. 제 1항에 있어서,
    상기 제 3트랜지스터는 복수의 트랜지스터가 직렬로 접속되어 구성되는 유기전계발광 표시장치.
  11. 제 1항에 있어서,
    상기 화소들 각각에 포함된 제 3트랜지스터의 게이트전극과 공통적으로 접속되는 제 2주사선을 더 구비하는 유기전계발광 표시장치.
  12. 제 11항에 있어서,
    상기 제 2기간 및 상기 제 3기간 동안 상기 제 2주사선으로 제 2주사신호를 공급하기 위한 제 2주사 구동부를 더 구비하는 유기전계발광 표시장치.
  13. 제 11항에 있어서,
    상기 i번째 수평라인에 위치되는 화소는
    상기 제 1노드와 상기 i번째 제어선 사이에 접속되며, 게이트전극이 화소들과 공통적으로 접속되는 제 3주사선에 연결되는 제 4트랜지스터를 더 구비하는 유기전계발광 표시장치.
  14. 제 13항에 있어서,
    상기 제 1기간 및 상기 제 2기간 동안 상기 제 3주사선으로 제 3주사신호를 공급하기 위한 제 3주사 구동부를 더 구비하는 유기전계발광 표시장치.
  15. 제 13항에 있어서,
    상기 제 3기간 동안 제 2전압의 제 1전원, 그 외의 기간 동안 상기 제 2전압보다 높은 제 3전압의 제 1전원을 공급하기 위한 제 1전원 구동부를 더 구비하는 유기전계발광 표시장치.
  16. 제 13항에 있어서,
    상기 제 4기간 동안 제어선들로 제어신호를 순차적으로 공급하기 위한 제어 구동부를 더 구비하는 유기전계발광 표시장치.
  17. 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되며, 적어도 두 개의 수평라인을 포함하는 복수의 블록으로 분할되는 유기전계발광 표시장치에 있어서;
    상기 수평라인마다 형성되는 제 1주사선들과;
    상기 블록마다 하나씩 형성되는 제어선들과;
    상기 제어선들을 구동하기 위한 제어 구동부를 구비하며;
    k(k는 자연수)번째 블록 및 i(i는 자연수)번째 수평라인에 위치되는 화소는
    제 1전원과 제 1노드 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 1트랜지스터와;
    상기 제 1노드와 제 2전원 사이에 접속되는 유기 발광 다이오드와;
    상기 제 2노드와 제 3노드 사이에 접속되며, i번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 2트랜지스터와;
    상기 제 3노드와 상기 제 1노드 사이에 접속되며, i+1번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 3트랜지스터와;
    k번째 제어선과 상기 제 2노드 사이에 접속되는 제 1커패시터와;
    상기 제 3노드와 데이터선 사이에 접속되는 제 2커패시터를 구비하며;
    상기 화소들은 상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 동시에 구동되며, 상기 제 4기간 동안 블록단위로 순차적으로 구동되는 유기전계발광 표시장치.
  18. 제 17항에 있어서,
    상기 제어 구동부는 상기 제 1기간 및 상기 제 2기간 동안 제어선들로 제어신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제어선들로 제어신호를 순차적으로 공급하는 유기전계발광 표시장치.
  19. 제 18항에 있어서,
    상기 제 1트랜지스터, 상기 제 2트랜지스터 및 상기 제 3트랜지스터는 N형 트랜지스터로 설정되며, 상기 k번째 제어선으로 제어신호가 공급될 때 상기 제 2노드의 전압이 상승되는 유기전계발광 표시장치.
  20. 제 18항에 있어서,
    상기 제어 구동부는 상기 제 4기간 동안 상기 k번째 블록에 포함된 제 1주사선들로 상기 제 1주사신호가 공급된 후 상기 k번째 제어선으로 제어신호를 공급하는 유기전계발광 표시장치.
  21. 제 17항에 있어서,
    상기 제 2기간 및 상기 제 3기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 순차적으로 공급하기 위한 제 1주사 구동부를 더 구비하는 유기전계발광 표시장치.
  22. 제 17항에 있어서,
    상기 제 1기간 및 상기 제 2기간 동안 제 1전압의 제 1전원, 상기 제 3기간 동안 상기 제 1전압보다 낮은 제 2전압의 제 1전원, 상기 제 4기간 동안 상기 제 1전압보다 높은 제 3전압의 제 1전원을 공급하기 위한 제 1전원 구동부를 더 구비하는 유기전계발광 표시장치.
  23. 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되며, 제 1주사선들, 발광 제어선들 및 제어선과 접속되는 화소들을 구비하는 유기전계발광 표시장치에 있어서;
    i(i는 자연수)번째 수평라인에 위치되는 화소는
    제 1전원과 제 1노드 사이에 접속되며, 게이트전극이 제 2노드에 접속되는 제 1트랜지스터와;
    상기 제 1노드와 제 2전원 사이에 접속되는 유기 발광 다이오드와;
    상기 제 2노드와 제 3노드 사이에 접속되며, i번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 2트랜지스터와;
    상기 제 3노드와 상기 제 1노드 사이에 접속되며, i+1번째 제 1주사선으로 제 1주사신호가 공급될 때 턴-온되는 제 3트랜지스터와;
    상기 제 1전원과 상기 제 1트랜지스터 사이에 접속되며, i번째 발광 제어선으로 발광 제어신호가 공급될 때 턴-온되는 제 4트랜지스터와;
    상기 화소들과 공통적으로 접속되는 상기 제어선과 상기 제 2노드 사이에 접속되는 제 1커패시터와;
    상기 제 3노드와 데이터선 사이에 접속되는 제 2커패시터를 구비하며;
    상기 화소들은 상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 동시에 구동되며, 상기 제 4기간 동안 순차적으로 구동되는 유기전계발광 표시장치.
  24. 제 23항에 있어서,
    상기 제 1기간 및 상기 제 2기간 동안 상기 제어선으로 제어신호를 공급하기 위한 제어 구동부를 더 구비하는 유기전계발광 표시장치.
  25. 제 24항에 있어서,
    상기 제 1트랜지스터, 상기 제 2트랜지스터, 상기 제 3트랜지스터 및 상기 제 4트랜지스터는 P형 트랜지스터로 설정되며, 상기 제어선으로 상기 제어신호가 공급될 때 상기 제 2노드의 전압이 하강되는 유기전계발광 표시장치.
  26. 제 23항에 있어서,
    상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 상기 발광 제어선들로 상기 발광 제어신호를 동시에 공급하고, 상기 제 4기간 동안 상기 발광 제어선들로 상기 발광 제어신호를 순차적으로 공급하기 위한 발광 구동부를 더 구비하는 유기전계발광 표시장치.
  27. 제 26항에 있어서,
    상기 발광 구동부는 i번째 제 1주사선으로 제 1주사신호가 공급된 후 상기 i번째 발광 제어선으로 상기 발광 제어신호를 공급하는 유기전계발광 표시장치.
  28. 제 23항에 있어서,
    상기 제 2기간 및 상기 제 3기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 동시에 공급하고, 상기 제 4기간 동안 상기 제 1주사선들로 상기 제 1주사신호를 순차적으로 공급하기 위한 제 1주사 구동부를 더 구비하는 유기전계발광 표시장치.
  29. 제 23항에 있어서,
    상기 제 1기간 및 상기 제 2기간 동안 제 1전압의 제 1전원을 공급하고, 상기 제 4기간 동안 상기 화소들이 발광될 수 있도록 상기 제 1전압보다 높은 제 2전압의 제 1전원을 공급하기 위한 제 1전원 구동부를 더 구비하는 유기전계발광 표시장치.
  30. 제 23항에 있어서,
    상기 제 1기간, 상기 제 2기간 및 상기 제 3기간 동안 상기 화소들이 비발광되도록 제 3전압의 제 2전원을 공급하고, 상기 제 4기간 동안 상기 화소들이 발광될 수 있도록 상기 제 3전압보다 낮은 제 4전압의 제 2전원을 공급하기 위한 제 2전원 구동부를 더 구비하는 유기전계발광 표시장치.
  31. 한 프레임 기간이 제 1기간, 제 2기간, 제 3기간 및 제 4기간으로 나뉘어 구동되는 유기전계발광 표시장치의 구동방법에 있어서,
    상기 제 1기간 동안 화소들 각각에 포함된 유기 발광 다이오드의 애노드전극을 특정 전압으로 초기화하는 단계와,
    상기 제 2기간 동안 상기 화소들 각각에 포함된 구동 트랜지스터의 게이트전극을 상기 특정 전압으로 초기화하는 단계와,
    상기 제 3기간 동안 상기 화소들 각각에 포함된 제 1커패시터에 상기 구동 트랜지스터의 문턱전압에 대응되는 전압을 저장하는 단계와,
    상기 제 4기간 동안 수평라인 단위로 상기 화소들에 데이터신호를 순차적으로 공급하며, 상기 데이터신호에 대응하여 상기 화소들을 순차적으로 발광하는 단계를 포함하는 유기전계발광 표시장치의 구동방법.
KR1020170094817A 2017-07-26 2017-07-26 유기전계발광 표시장치 및 그의 구동방법 KR102367752B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020170094817A KR102367752B1 (ko) 2017-07-26 2017-07-26 유기전계발광 표시장치 및 그의 구동방법
US15/989,673 US11081056B2 (en) 2017-07-26 2018-05-25 Organic light emitting display device and driving method thereof
CN201810755776.2A CN109308876B (zh) 2017-07-26 2018-07-11 有机发光显示设备及其驱动方法
CN202211110273.2A CN115346488A (zh) 2017-07-26 2018-07-11 有机发光显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170094817A KR102367752B1 (ko) 2017-07-26 2017-07-26 유기전계발광 표시장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20190012303A true KR20190012303A (ko) 2019-02-11
KR102367752B1 KR102367752B1 (ko) 2022-03-02

Family

ID=65138309

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170094817A KR102367752B1 (ko) 2017-07-26 2017-07-26 유기전계발광 표시장치 및 그의 구동방법

Country Status (3)

Country Link
US (1) US11081056B2 (ko)
KR (1) KR102367752B1 (ko)
CN (2) CN115346488A (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10977998B2 (en) 2019-08-21 2021-04-13 Samsung Display Co., Ltd. Pixel circuit
US11094258B2 (en) 2019-08-16 2021-08-17 Samsung Display Co., Ltd. Pixel circuit
US11145250B2 (en) 2017-11-21 2021-10-12 Samsung Display Co., Ltd. Organic light emitting display device reliably compensating threshold voltage of a driving transistor and method of driving the same
US11244601B2 (en) 2019-10-23 2022-02-08 Samsung Display Co., Ltd. Display device and method of driving the same
US11322093B2 (en) 2019-10-24 2022-05-03 Samsung Display Co., Ltd. Pixel circuit and display apparatus having the same
US11404517B2 (en) 2019-11-18 2022-08-02 Samsung Display Co., Ltd. Display panel

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102528519B1 (ko) * 2018-08-23 2023-05-03 삼성디스플레이 주식회사 표시장치
US10839757B2 (en) * 2018-09-17 2020-11-17 Samsung Display Co., Ltd. Display device
CN110189705B (zh) * 2019-06-19 2021-02-05 京东方科技集团股份有限公司 像素电路、显示面板和显示设备
KR20210149976A (ko) * 2020-06-02 2021-12-10 삼성디스플레이 주식회사 표시 장치
CN114911101A (zh) * 2021-02-08 2022-08-16 京东方科技集团股份有限公司 像素驱动电路、阵列基板及显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070268210A1 (en) * 2006-05-22 2007-11-22 Sony Corporation Display apparatus and method of driving same
US20130093800A1 (en) * 2011-10-14 2013-04-18 Lg Display Co., Ltd. Light emitting display device
KR20140025781A (ko) * 2012-08-22 2014-03-05 엘지디스플레이 주식회사 유기 발광 표시장치
KR20140056697A (ko) * 2012-10-31 2014-05-12 엘지디스플레이 주식회사 유기발광소자표시장치 및 그 구동방법

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4498669B2 (ja) * 2001-10-30 2010-07-07 株式会社半導体エネルギー研究所 半導体装置、表示装置、及びそれらを具備する電子機器
KR20110013693A (ko) * 2009-08-03 2011-02-10 삼성모바일디스플레이주식회사 유기 전계발광 표시장치 및 그의 구동방법
KR101056223B1 (ko) * 2009-11-06 2011-08-11 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101875123B1 (ko) * 2012-02-28 2018-07-09 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101964768B1 (ko) * 2012-09-10 2019-04-03 삼성디스플레이 주식회사 화소, 이를 포함하는 표시장치 및 그 구동 방법
KR20140096862A (ko) * 2013-01-29 2014-08-06 삼성디스플레이 주식회사 화소, 이를 포함하는 유기 전계 발광 표시 장치 및 이의 구동 방법
KR20140132504A (ko) * 2013-05-08 2014-11-18 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR102363339B1 (ko) * 2014-11-26 2022-02-15 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102307500B1 (ko) 2015-03-20 2021-10-01 삼성디스플레이 주식회사 표시 장치의 화소회로 및 이를 포함하는 표시 장치
KR102485572B1 (ko) 2016-05-18 2023-01-09 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102547079B1 (ko) 2016-12-13 2023-06-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102583838B1 (ko) * 2017-01-17 2023-10-05 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR102440973B1 (ko) * 2018-02-01 2022-09-08 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070268210A1 (en) * 2006-05-22 2007-11-22 Sony Corporation Display apparatus and method of driving same
US20130093800A1 (en) * 2011-10-14 2013-04-18 Lg Display Co., Ltd. Light emitting display device
KR20140025781A (ko) * 2012-08-22 2014-03-05 엘지디스플레이 주식회사 유기 발광 표시장치
KR20140056697A (ko) * 2012-10-31 2014-05-12 엘지디스플레이 주식회사 유기발광소자표시장치 및 그 구동방법

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11145250B2 (en) 2017-11-21 2021-10-12 Samsung Display Co., Ltd. Organic light emitting display device reliably compensating threshold voltage of a driving transistor and method of driving the same
US11094258B2 (en) 2019-08-16 2021-08-17 Samsung Display Co., Ltd. Pixel circuit
US10977998B2 (en) 2019-08-21 2021-04-13 Samsung Display Co., Ltd. Pixel circuit
US11341913B2 (en) 2019-08-21 2022-05-24 Samsung Display Co., Ltd. Pixel circuit
US11244601B2 (en) 2019-10-23 2022-02-08 Samsung Display Co., Ltd. Display device and method of driving the same
US11322093B2 (en) 2019-10-24 2022-05-03 Samsung Display Co., Ltd. Pixel circuit and display apparatus having the same
US11404517B2 (en) 2019-11-18 2022-08-02 Samsung Display Co., Ltd. Display panel

Also Published As

Publication number Publication date
US11081056B2 (en) 2021-08-03
CN115346488A (zh) 2022-11-15
CN109308876B (zh) 2022-09-30
CN109308876A (zh) 2019-02-05
US20190035336A1 (en) 2019-01-31
KR102367752B1 (ko) 2022-03-02

Similar Documents

Publication Publication Date Title
KR102367752B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
KR102348062B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
KR102030632B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
KR102511947B1 (ko) 스테이지 및 이를 이용한 유기전계발광 표시장치
KR100873078B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법
US8907870B2 (en) Pixel and organic light emitting display device using the pixel
KR20230115277A (ko) 화소 및 스테이지 회로와 이를 가지는 유기전계발광표시장치
KR100645698B1 (ko) 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
KR102043980B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR101681097B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR101142729B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20170026762A (ko) 유기전계발광 표시장치 및 그의 구동방법
KR101056228B1 (ko) 유기전계발광 표시장치
KR102206602B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR102159390B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
KR101719567B1 (ko) 유기전계발광 표시장치
KR101748857B1 (ko) 유기전계발광 표시장치
KR101993400B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
KR20180085121A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US8314788B2 (en) Organic light emitting display device
KR20140134049A (ko) 화소 및 이를 이용한 유기전계발광 표시장치와 그의 구동방법
KR100707624B1 (ko) 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
KR20160062296A (ko) 유기 발광 표시 장치 및 이의 구동방법
KR20140141189A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20110050080A (ko) 화소 및 이를 이용한 유기전계발광 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant