KR20170108163A - 디스플레이 패널 - Google Patents

디스플레이 패널 Download PDF

Info

Publication number
KR20170108163A
KR20170108163A KR1020177025002A KR20177025002A KR20170108163A KR 20170108163 A KR20170108163 A KR 20170108163A KR 1020177025002 A KR1020177025002 A KR 1020177025002A KR 20177025002 A KR20177025002 A KR 20177025002A KR 20170108163 A KR20170108163 A KR 20170108163A
Authority
KR
South Korea
Prior art keywords
pixel
sub
subpixel
display panel
quad
Prior art date
Application number
KR1020177025002A
Other languages
English (en)
Inventor
홍레이 루오
리앙 시에
Original Assignee
후아웨이 테크놀러지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후아웨이 테크놀러지 컴퍼니 리미티드 filed Critical 후아웨이 테크놀러지 컴퍼니 리미티드
Publication of KR20170108163A publication Critical patent/KR20170108163A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • H01L27/3218
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • H01L27/3213
    • H01L27/3216
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

디스플레이 패널은 다수의 쿼드형 화소를 포함한다. 쿼드형 화소는 W 부화소, 및 색이 서로 상이한 제1 부화소, 제2 부화소, 및 제3 부화소를 포함하고, 여기서 제1 부화소는 제2 부화소에 인접하고 제2 부화소 위에 위치되며, 제1 부화소 및 제2 부화소는 동일한 폭을 갖고, 제1 부화소와 제2 부화소의 조합, 제3 부화소, 및 W 부화소는 쿼드형 화소를 형성하며, 제1 부화소와 제2 부화소의 화소 영역들은 제3 부화소와 W 부화소의 화소 영역들 보다 더 적다. 디스플레이 패널은 화소 밀도를 유지하면서 전력 소비를 줄이고 수명을 연장시킨다.

Description

디스플레이 패널
본 발명은 디스플레이 기술 분야에 관한 것으로, 특히 디스플레이 패널에 관한 것이다.
유기 발광 다이오드(OLED: Organic Light-Emitting Diode)는 유기 전계 발광 디스플레이라고도 지칭된다. OLED 디스플레이 기술은 자발광 특성을 가지며, 유기 물질의 매우 얇은 코팅과 유리 기판이 사용된다. 전류가 통과하는 때, 이들 유기 재료는 발광한다. 또한, OLED 디스플레이는 넓은 시야각을 갖고, 전기 에너지를 절약할 수 있다.
디스플레이 기술이 지속적으로 발전함에 따라, 패널의 저전력 소모가 발전 추세이다. 백색광 OLED의 전기 에너지를 광으로 변환하는 효율이 높고, 수명이 길기 때문에, 여러 기업들은 전력 소비를 줄이기 위해 도 1에 도시된 병렬 RGBW 배치 방식 또는 도 2에 도시된 2행 2열 RGBW 방식과 같은 방식을 개별적으로 제시한다. 고밀도 화소 기술에서, 우수한 기계적 안정성을 갖는 미세한 금속 마스크를 제조하는 것이 어렵고, 미세한 금속 마스크를 제조하는 열쇠는 화소와 부화소의 배치 방식이다. 그러나, 상기의 두 개의 화소 배치 방식에서, 네 개의 부화소가 하나의 화소를형성한다. 따라서, 패널의 화소 밀도(PPI: Pixel Per Inch)는 비교적 낮다.
도 3에 도시된 바와 같이, 종래 기술에서, R, G, 및 B 부화소에 G 부화소를 배치하기 위해 비교적 작은 영역이 점유되어, 전체 패널의 화소 밀도를 증가시킨다. 그러나, R, G, 및 B 부화소가 하나의 화소를형성하는 때, 화소 밀도는 보장되지만 소비 전력은 비교적 높으며, 수명은 비교적 짧다.
따라서, 디스플레이 패널의 저전력 소모를 유지하면서 PPI를 유지하는 것은 해결되기 비교적 어려운 문제이다.
본 발명의 실시예들은 디스플레이 패널을 제공하며, 이는 전력 소비를 감소시키면서 화소 밀도를 유지한다.
본 발명의 실시예들의 제1 양태는 다수의 쿼드형(quad type) 화소를 포함하는 디스플레이 패널로서, 쿼드형 화소는 W 부화소, 및 색이 서로 상이한 제1 부화소, 제2 부화소, 및 제3 부화소를 포함하고, 제1 부화소는 제2 부화소에 인접하고 제2 부화소 위에 위치되며, 제1 부화소 및 제2 부화소는 동일한 폭을 갖고, 제1 부화소와 제2 부화소의 조합, 제3 부화소, 및 W 부화소는 쿼드형 화소를 형성하며, 제1 부화소와 제2 부화소의 화소 영역들은 제3 부화소와 W 부화소의 화소 영역들 보다 더 적은, 디스플레이 패널을 제공한다.
본 발명의 실시예들의 제1 양태를 참조하여, 본 발명의 실시예들의 제1 양태의 첫 번째 구현으로, 제1 부화소와 제2 부화소의 조합은 제3 부화소에 인접하고, 제1 부화소와 제2 부화소의 조합은 제3 부화소와 동일한 길이를 가지며, W 부화소는 제1 부화소, 제2 부화소, 및 제3 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된다.
본 발명의 실시예들의 제1 양태를 참조하여, 본 발명의 실시예들의 제1 양태의 두 번째 구현으로, 제1 부화소와 제2 부화소의 조합은 W 부화소에 인접하고, 제1 부화소와 제2 부화소의 조합은 W 부화소와 동일한 길이를 가지며, 제3 부화소는 제1 부화소, 제2 부화소, 및 W 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된다.
본 발명의 실시예들의 제1 양태를 참조하여, 본 발명의 실시예들의 제1 양태의 세 번째 구현으로, 제3 부화소 및 W 부화소는 수평으로 배치되고, 제3 부화소 및 W 부화소는 긴 변이 서로 인접하며, 제1 부화소와 제2 부화소의 조합은 제3 부화소와 W 부화소의 조합의 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된다.
본 발명의 실시예들의 제1 양태 내지 제1 양태의 세 번째 구현을 참조하여, 본 발명의 실시예들의 제1 양태의 네 번째 구현으로, 제3 부화소는 B 부화소이고, 제1 부화소 및 제2 부화소는 개별적으로 R 부화소 또는 G 부화소 중 하나이다.
본 발명의 실시예들의 제1 양태의 네 번째 구현을 참조하여, 본 발명의 실시예들의 제1 양태의 다섯 번째 구현으로, 제1 부화소는 R 부화소이고, 제2 부화소는 G 부화소이며, R 부화소의 화소 영역은 G 부화소의 화소 영역보다 더 크다.
본 발명의 실시예들의 제1 양태의 네 번째 구현을 참조하여, 본 발명의 실시예들의 제1 양태의 여섯 번째 구현으로, 제1 부화소는 G 부화소이고, 제2 부화소는 R 부화소이며, R 부화소의 화소 영역은 G 부화소의 화소 영역보다 더 크다.
본 발명의 실시예들의 제1 양태의 네 번째 구현 내지 제1 양태의 여섯 번째 구현을 참조하여, 본 발명의 실시예들의 제1 양태의 일곱 번째 구현으로, 쿼드형 화소 내의 R 부화소, G 부화소, B 부화소, 및 W 부화소는 공유된 캐소드 전원 또는 공유된 애노드 전원을 사용한다.
본 발명의 실시예들의 제1 양태의 네 번째 구현 내지 제1 양태의 여섯 번째 구현을 참조하여, 본 발명의 실시예들의 제1 양태의 여덟 번째 구현으로, 쿼드형 화소 내에서, R 부화소, G 부화소, 및 B 부화소는 공유된 캐소드 전원 또는 공유된 애노드 전원을 사용하고, W 부화소는 다른 캐소드 전원 또는 애노드 전원을 사용한다.
본 발명의 실시예들의 제1 양태 내지 제1 양태의 여덟 번째 구현을 참조하여, 본 발명의 실시예들의 제1 양태의 아홉 번째 구현으로, 다수의 쿼드형 화소의 모든 쿼드형 화소는 동일한 구조를 갖는다.
전술한 기술적 솔루션으로부터 본 발명의 실시예는 다음과 같은 장점을 갖는다는 것을 알 수 있다.
본 발명의 실시예에서, 제1 부화소 및 제2 부화소는 동일한 폭을 가지며, 제1 부화소 및 제2 부화소의 화소 영역은 제3 부화소 및 W 부화소의 화소 영역보다 작다. 제1 부화소 및 제2 부화소의 화소 영역이 감소하기 때문에, 전체 디스플레이 패널의 화소 밀도(PPI)가 증가한다. 또한, 백색 부화소가 화소에 추가되기 때문에, 전력 소비가 감소되고, 서비스 수명이 연장된다.
도 1은 종래 기술에서의 화소 배치 방식의 일 실시예의 개략도이다.
도 2는 종래 기술에서의 화소 배치 방식의 다른 실시예의 개략도이다.
도 3은 종래 기술에서의 화소 배치 방식의 다른 실시예의 개략도이다.
도 4는 본 발명의 실시예들에 따른 디스플레이 패널에서의 쿼드(quad)형 화소의 일 실시예의 개략도이다.
도 4a는 본 발명의 일 실시예에 따른 슬릿형 증착 마스크의 개략도이다.
도 4B는 본 발명의 일 실시예에 따른 슬롯형 증착 마스크의 개략도이다.
도 5는 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 다른 실시예의 개략도이다.
도 6은 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 다른 실시예의 개략도이다.
도 7은 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 다른 실시예의 개략도이다.
도 8은 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 다른 실시예의 개략도이다.
도 9는 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 다른 실시예의 개략도이다.
도 10은 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 다른 실시예의 개략도이다.
도 11은 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 배치 방식의 다른 실시예의 개략도이다.
도 12는 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 배치 방식의 다른 실시예의 개략도이다.
도 13은 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 배치 방식의 다른 실시예의 개략도이다.
도 14는 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 배치 방식의 다른 실시예의 개략도이다.
도 15는 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소의 배치 방식의 다른 실시예의 개략도이다.
도 16은 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소 내의 부화소에 대한 전원 공급 회로의 일 실시예의 개략도이다.
도 17은 본 발명의 실시예들에 따른 디스플레이 패널의 쿼드형 화소 내의 부화소에 대한 전원 공급 회로의 다른 실시예의 개략도이다.
본 발명의 실시예들은 디스플레이 패널을 제공하며, 이는 전력 소비를 감소시키고 수명을 연장시키면서 화소 밀도를 유지한다.
당업자가 본 발명의 기술적 해결책을 더 잘 이해할 수 있도록 하기 위해, 본 발명의 실시예들에서 첨부된 도면을 참조하여 본 발명의 실시예들에서의 기술적 솔루션을 명확하고 완전하게 설명한다. 명백하게, 설명된 실시예는 본 발명의 실시예들의 전부가 아닌 일부에 불과하다. 창의적인 노력없이 본 발명의 실시예에 기초하여 당업자에 의해 획득되는 모든 다른 실시예는 본 발명의 보호 범위 내에 속한다.
본 발명의 명세서, 청구범위, 및 첨부 도면에서, 용어 "제1", "제2" 등과 같은 용어들(존재하는 경우)은 유사한 대상들간을 구별하기 위해 의도되나, 반드시 특정 순서 또는 시퀀스를 나타내지는 않는다. 그러한 방식으로 명명된 데이터는 여기서 설명된 본 발명의 실시예들이 여기에 도시되거나 설명된 순서와 다른 순서로 구현될 수 있도록 적절한 상황에서 상호 교환 가능하다는 것을 이해해야 한다. 또한, "포함하는", "함유하는" 및 임의의 다른 변형은 비배타적인 포함을 의미하며, 예를 들어, 단계 또는 유닛의 리스트를 포함하는 프로세스, 방법, 시스템, 제품, 또는 장치는 반드시 이들 유닛으로 제한되지는 않지만, 명시적으로 나열되지 않은 유닛들 또는 그러한 프로세스, 방법, 시스템, 제품 또는 장치에 고유하지 않은 다른 유닛들을 포함할 수 있다.
본 발명의 실시예들에 따른 디스플레이 패널의 실시예는 다음의 내용을 포함한다.
디스플레이 패널은 다수의 쿼드형 화소를 포함한다. 쿼드형 화소는 W 부화소, 및 색이 서로 상이한 제1 부화소, 제2 부화소, 및 제3 부화소를 포함한다.
제1 부화소는 제2 부화소에 인접하고 제2 부화소 위에 위치되며, 제1 부화소 및 제2 부화소는 동일한 폭을 갖고, 제1 부화소와 제2 부화소의 조합, 제3 부화소, 및 W 부화소는 쿼드형 화소를형성하며, 제1 부화소와 제2 부화소의 화소 영역들은 제3 부화소와 W 부화소의 화소 영역들 보다 더 적다.
도 4에 도시된 바와 같이, 본 발명의 실시예에서, 쿼드형 화소에 대해, 하나의 쿼드형 화소 내에 제1 부화소, 제2 부화소, 제3 부화소, 및 W 부화소가 존재한다. 각각의 부화소는 사변형(quadrilateral)이고, 각 부화소는 개별적으로 유기 발광 소자를 갖는다. 유기 발광 소자는 미세한 금속 마스크(FMM: Fine Metal Mask)를 사용하고 증착막형성 기술을 사용하여 어레이(array) 기판 상의 대응하는 화소 위치에형성된다.
마스크(mask)의 개구 면적은 사양 한계가 더 낮기 때문에, 제조 프로세스에서 허용 오차(tolerance)에 의한 영향을 방지하기 위해, 인접한 화소들의 개구들 사이에 간격(gap)이 제공되어야 한다. 본 발명의 이 실시예에서, 인접한 부화소들은 배치 위치에서 서로 근접한 부화소들이다. 예비 간격이 거의 변화하지 않기 때문에, 부화소의 화소 영역이 다른 부화소의 화소 영역보다 더 큰 때, 부화소의 발광 영역은 또한 다른 부화소의 발광 영역보다 더 크다. 따라서, 제1 부화소와 제2 부화소의 발광 영역은 제3 부화소와 W 부화소의 발광 영역보다 더 적음을 알 수 있다.
본 발명의 실시예에서, 부화소의 배치 방식은 슬릿(slit), 슬롯(slot), 펜타일(PenTile), 또는 IGNIS와 같은 배치 방식을 사용할 수 있다. 도 4a 및 도 4b는 각각 슬릿형 증착 마스크 및 슬롯형 증착 마스크에 대응한다. 도 4a 및 도 4b에서, 101 및 103은 마스크 커버 영역이고, 증착 영역 개구(102 및 104)는 각각 슬릿(slit) 개구 및 슬롯(slot) 개구이다. 도 4a는 슬릿형 증착 마스크를 도시한다. 슬릿형 증착 마스크에 대응하는 금속 마스크 개구의 크기는 부화소의 크기에 대응한다. 금속 마스크의 개구 방식의 주요 특징은 다음과 같다. 디스플레이 본체 내의 동일한 열의 모든 부화소가 개구를 공유한다. 금속 마스크 개구는 비교적 길다. 디스플레이 스크린이 크기에서 증가함에 따라, 금속 마스크의 개구 길이는 이에 따라 증가되어야 한다. 인접 개구들 사이의 비-개구 부분은 금속 스트립(strip)을 형성한다.
선택적으로, 제1 부화소와 제2 부화소의 조합은 제3 부화소에 인접하고, 제1 부화소와 제2 부화소의 조합은 제3 부화소와 동일한 길이를 가지며, W 부화소는 제1 부화소, 제2 부화소, 및 제3 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된다.
선택적으로제1 부화소와 제2 부화소의 조합은 W 부화소에 인접하고, 제1 부화소와 제2 부화소의 조합은 W 부화소와 동일한 길이를 가지며, 제3 부화소는 제1 부화소, 제2 부화소, 및 W 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된다.
선택적으로, 제3 부화소 및 W 부화소는 수평으로 배치되고, 제3 부화소 및 W 부화소는 긴 변이 서로 인접하며, 제1 부화소와 제2 부화소의 조합은 제3 부화소와 W 부화소의 조합의 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된다.
제1 부화소, 제2 부화소, 및 제3 부화소는 개별적으로 G 부화소(녹색 부화소), B 부화소(청색 부화소), 또는 R 부화소(적색 부화소) 중 하나일 수 있다.
바람직하게, 제3 부화소는 B 부화소일 수 있고, 제1 부화소 및 제2 부화소는 개별적으로 R 부화소 또는 G 부화소 중 하나일 수 있다.
R, G, 및 B 부화소의 발광 효율 및 서비스 수명의 순서의 관점에서, B 부화소는 R 부화소보다 훨씬 작고, R 부화소는 G 부화소보다 더 작기 때문에, 서비스 수명을 연장시키기 위해, 바람직하게, B 부화소는 가장 큰 화소 영역을 갖고, R 부화소는 두 번째로 큰 화소 영역을 가지며, G 부화소는 가장 작은 화소 영역을 갖는다. 하나의 경우에서, 제1 부화소 및 제2 부화소는 개별적으로 G 부화소 또는 R 부화소 중 하나의 부화소이고, 제3 부화소는 B 부화소이며, R 부화소의 화소 영역은 G 화소 영역보다 더 크고, G 부화소, B 부화소, 및 R 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 W 부화소가 배치된다.
예를 들어, 도 5, 도 6, 도 7, 및 도 8에 도시된 바와 같이, 제1 부화소는 R 부화소이고, 제2 부화소는 G 부화소이며, 제3 부화소는 B 부화소이고, W 부화소는 R 부화소, G 부화소, 및 B 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측에 배치된다.
본 발명의 일부 실시예에서, 제1 부화소가 R 부화소이고, 제2 부화소가 G 부화소이며, 제3 부화소가 B 부화소인 때, R 부화소와 G 부화소의 조합은 W 부화소에 더 인접할 수 있고, R 부화소와 G 부화소의 조합 및 W 부화소는 동일한 길이를 가지며, R 부화소의 화소 영역은 G 부화소의 화소 영역보다 더 크고, B 부화소는 R 부화소, G 부화소, 및 W 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측에 배치될 수 있다. 도 9에 도시된 바와 같이, B 부화소는 R 부화소, G 부화소, 및 W 부화소에 의해 형성된 전체 구조의 하측에 배치된다. 이에 한정되는 것은 아니다.
본 발명의 일부 실시예에서, 제1 부화소가 R 부화소이고, 제2 부화소는 G 부화소이며, 제3 부화소는 B 부화소인 때, B 부화소 및 W 부화소는 서로 긴 변이 인접하고, R 부화소와 G 부화소의 조합은 B 부화소와 W 부화소의 조합의 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된다. 도 10에 도시된 바와 같이, R 부화소와 G 부화소의 조합의 구조는 B 부화소와 W 부화소의 조합의 구조의 좌측 상에 배치된다. 이에 한정되는 것은 아니다.
제1 부화소 및 제2 부화소는 개별적으로 G 부화소 또는 B 부화소 중 하나일 수 있고, 제3 부화소가 R 부화소이며, W 부화소는 제1 부화소, 제2 부화소, 및 제3 부화소에 의해 형성된 전체 구조의 상측, 좌측, 우측, 또는 우측 상에 배치된다. 예를 들어, 제1 부화소는 B 부화소이고, 제2 부화소는 G 부화소이며, 제3 부화소는 R 부화소이고, 백색 부화소는 G 부화소, B 부화소, 및 R 부화소에 의해 형성된 전체 구조의 하측에 배치된다.
제1 부화소 및 제2 부화소는 개별적으로 R 부화소 또는 B 부화소 중 하나일 수 있고, 제3 부화소는 G 부화소이며, W 부화소는 제1 부화소, 제2 부화소, 및 제3 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측에 형성된다. 예를 들어, 제1 부화소는 B 부화소이고, 제2 부화소는 R 부화소이며, 제3 부화소는 G 부화소이고, 백색 부화소는 G 부화소, B 부화소, 및 R 부화소에 의해 형성된 전체 구조의 상측에 배치된다.
본 발명의 본 실시예에서, 제1 부화소, 제2 부화소, 및 제3 부화소는 R 부화소, G 부화소, 및 B 부화소 이외의 컬러 부화소, 예를 들어, 황색 부화소(yellow subpixel), 시안색 부화소(cyan subpixel), 및 보라색 부화소(purple subpixel)일 수 있다. 이것은 여기에 제한되지 않는다.
본 발명의 본 실시예에서, 다수의 쿼드형 화소에 의해 형성된, OLED 패널과 같은 전체 디스플레이 패널은 다수의 배치 방식을 갖는다. 예를 들어, 전체 디스플레이 패널 내의 다수의 쿼드형 화소는 모두 동일한 구조를 갖는다. 도 11, 도 12, 및 도 13에 도시된 바와 같이, 다수의 쿼드형 화소들 내의 모든 백색 부화소들은 상향, 하향, 또는 우향과 같이, 동일한 방향으로 배열된다. 실제 적용에서, 전체 디스플레이 패널 내의 다수의 쿼드형 화소는 전부 상이할 수 있고, 상기의 실시예에서 설명된 다수의 쿼드형 화소 배치 방식의 조합을 사용할 수 있다. 예를 들어, 도 14에 도시된 바와 같이, 백색 부화소가 좌측에 있는 두 개의 쿼드형 화소와, W 부화소가 우측에 있는 두 개의 쿼드형 화소가 배열되고 결합되어 전체 디스플레이 패널을 형성한다. 실제 제조 프로세스에서, 부화소의 발광 영역은 부화소의 영역보다 더 작기 때문에, 즉, 실제 디스플레이 패널의 증착 영역은 부화소 영역의 일부분만을 차지한다. 도 15에 도시된 바와 같이, 도 15는 도 11에 대응하는 부화소 마스크의 배치 방식의 개략도이다.
도 11 내지 도 14에 도시된 디스플레이 패널이 쿼드형 화소의 구조가 다음의, 제1 부화소 및 제2 부화소가 개별적으로 G 부화소 또는 R 부화소 중 하나이고, 제3 부화소가 B 부화소이며, R 부화소의 화소 영역이 G 화소 영역보다 더 크고, G 부화소, B 부화소, 및 R 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 W 부화소가 배치되는 때의 실시예에 불과하다는 것을 유의해야 한다. 쿼드형 화소가 상기에서 설명된 또 다른 구조인 때에도 또한 적용 가능하다는 것을 이해할 수 있다. 예를 들어, 본 발명의 실시예에서 디스플레이 패널을 형성하기 위해 상이한 구조의 다수의 쿼드형 화소가 다양한 방식으로 배열된다. 이것은 여기에 제한되지 않는다.
본 발명의 디스플레이 패널에서, 제1 부화소, 제2 부화소, 제3 부화소, 및 W 부화소는 캐소드 또는 애노드 전원을 공유할 수 있다. 예를 들어, 도 16에 도시된 바와 같이, 제1 부화소, 제2 부화소, 및 제3 부화소가 각각 R 부화소, G 부화소, 및 B 부화소인 때, R 부화소, G 부화소, B 부화소, 및 W 부화소는 애노드 전원을 공유한다. 도면에서, Vanode는 애노드 전압이고, Vcathode는 캐소드 전압이다. 애노드 전원은 도면에 도시된 전원 회로를 사용할 수 있거나, 또는 다른 애노드 전원 회로를 사용할 수 있다. 이것은 여기에 제한되지 않는다.
백색 부화소는 다른 색 부화소보다 더 적은 전력을 소비하기 때문에, 동일한 양의 전력이 백색 부화소 및 다른 부화소에 인가되는 때 소비 전력이 증가된다. 따라서, 바람직하게, 본 발명의 실시예에서, 제1 부화소, 제2 부화소, 및 제3 부화소는 캐소드 또는 애노드 전원을 공유할 수 있고, W 부화소는 별도의 캐소드 또는 애노드 전원을 사용하여 전력 소비를 감소시킨다. 예를 들어, 도 17에 도시된 바와 같이, 제1 부화소, 제2 부화소, 및 제3 부화소가 각각 R 부화소, G 부화소, 및 B 부화소인 때, R 부화소, G 부화소, 및 B 부화소는 애노드 전원을 공유하고, W 부화소는 개별적으로 애노드 전원을 사용한다. 도면에서, Vanode는 애노드 전압이고, Vcathode는 캐소드 전압이다. 애노드 전원은 도면에 도시된 전원 회로를 사용할 수도 있거나, 또는 다른 애노드 전원 회로를 사용할 수 있다. 이것은 여기에 제한되지 않는다.
전술한 실시예는 단지 본 발명의 기술적 해결책을 설명하기 위한 것이지 본 발명을 제한하는 것은 아니다. 본 발명은 전술한 실시예를 참조하여 상세하게 설명되었지만, 당업자는 본 발명의 실시예들의 기술적 해결책의 사상 및 범위를 벗어나지 않으면서 전술한 실시예들에서 설명된 기술적 해결책들에 여전히 수정을 가할 수 있거나 또는 몇몇 기술적 특징들에 대한 동등한 대체물을 만들 수 있음을 이해해야 한다.

Claims (10)

  1. 다수의 쿼드형(quad type) 화소를 포함하는 디스플레이 패널로서,
    상기 쿼드형 화소는 W 부화소, 및 색이 서로 상이한 제1 부화소, 제2 부화소, 및 제3 부화소를 포함하고,
    상기 제1 부화소는 상기 제2 부화소에 인접하고 상기 제2 부화소 위에 위치되며, 상기 제1 부화소 및 상기 제2 부화소는 동일한 폭을 갖고, 상기 제1 부화소와 상기 제2 부화소의 조합, 상기 제3 부화소, 및 상기 W 부화소는 상기 쿼드형 화소를 형성하며, 상기 제1 부화소와 상기 제2 부화소의 화소 영역들은 상기 제3 부화소와 상기 W 부화소의 화소 영역들 보다 더 적은,
    디스플레이 패널.
  2. 제1항에 있어서,
    상기 제1 부화소와 상기 제2 부화소의 조합은 상기 제3 부화소에 인접하고, 상기 제1 부화소와 상기 제2 부화소의 조합은 상기 제3 부화소와 동일한 길이를 가지며, 상기 W 부화소는 상기 제1 부화소, 상기 제2 부화소, 및 상기 제3 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된,
    디스플레이 패널.
  3. 제1항에 있어서,
    상기 제1 부화소와 상기 제2 부화소의 조합은 상기 W 부화소에 인접하고, 상기 제1 부화소와 상기 제2 부화소의 조합은 상기 W 부화소와 동일한 길이를 가지며, 상기 제3 부화소는 상기 제1 부화소, 상기 제2 부화소, 및 상기 W 부화소에 의해 형성된 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된,
    디스플레이 패널.
  4. 제1항에 있어서,
    상기 제3 부화소 및 상기 W 부화소는 수평으로 배치되고, 상기 제3 부화소 및 상기 W 부화소는 긴 변이 서로 인접하며, 상기 제1 부화소와 상기 제2 부화소의 조합은 상기 제3 부화소와 상기 W 부화소의 조합의 전체 구조의 상측, 하측, 좌측, 또는 우측 상에 배치된,
    디스플레이 패널.
  5. 제1항 내지 제4항 중 어느 한 항에 있어서,
    상기 제3 부화소는 B 부화소이고, 상기 제1 부화소 및 상기 제2 부화소는 개별적으로 R 부화소 또는 G 부화소 중 하나인,
    디스플레이 패널.
  6. 제5항에 있어서,
    상기 제1 부화소는 상기 R 부화소이고, 상기 제2 부화소는 상기 G 부화소이며, 상기 R 부화소의 화소 영역은 상기 G 부화소의 화소 영역보다 더 큰,
    디스플레이 패널.
  7. 제5항에 있어서,
    상기 제1 부화소는 상기 G 부화소이고, 상기 제2 부화소는 상기 R 부화소이며, 상기 R 부화소의 화소 영역은 상기 G 부화소의 화소 영역보다 더 큰,
    디스플레이 패널.
  8. 제5항 내지 제7항 중 어느 한 항에 있어서,
    상기 쿼드형 화소 내의 상기 R 부화소, 상기 G 부화소, 상기 B 부화소, 및 상기 W 부화소는 공유된 캐소드 전원 또는 공유된 애노드 전원을 사용하는,
    디스플레이 패널.
  9. 제5항 내지 제7항 중 어느 한 항에 있어서,
    상기 쿼드형 화소 내에서, 상기 R 부화소, 상기 G 부화소, 및 상기 B 부화소는 공유된 캐소드 전원 또는 공유된 애노드 전원을 사용하고, 상기 W 부화소는 다른 캐소드 전원 또는 애노드 전원을 사용하는,
    디스플레이 패널.
  10. 제1항 내지 제9항 중 어느 한 항에 있어서,
    상기 다수의 쿼드형 화소의 모든 쿼드형 화소는 동일한 구조를 갖는,
    디스플레이 패널.
KR1020177025002A 2015-02-10 2015-02-10 디스플레이 패널 KR20170108163A (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2015/072634 WO2016127308A1 (zh) 2015-02-10 2015-02-10 一种显示面板

Publications (1)

Publication Number Publication Date
KR20170108163A true KR20170108163A (ko) 2017-09-26

Family

ID=56615263

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020177025002A KR20170108163A (ko) 2015-02-10 2015-02-10 디스플레이 패널

Country Status (4)

Country Link
JP (1) JP6549733B2 (ko)
KR (1) KR20170108163A (ko)
CN (1) CN106170864B (ko)
WO (1) WO2016127308A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190103678A (ko) * 2018-02-28 2019-09-05 광주과학기술원 발광 다이오드 칩 및 이의 제조방법

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020049738A1 (ja) * 2018-09-07 2020-03-12 シャープ株式会社 表示デバイス
CN111009195A (zh) * 2019-12-23 2020-04-14 Oppo广东移动通信有限公司 显示结构、显示屏组件以及电子设备
CN113096601B (zh) * 2021-04-07 2022-08-16 京东方科技集团股份有限公司 像素驱动电路及显示面板

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1324363C (zh) * 2002-05-04 2007-07-04 三星电子株式会社 液晶显示器及其滤色片阵列板
US6888604B2 (en) * 2002-08-14 2005-05-03 Samsung Electronics Co., Ltd. Liquid crystal display
US7091941B2 (en) * 2003-04-11 2006-08-15 Eastman Kodak Company Color OLED display with improved power efficiency
US7030553B2 (en) * 2003-08-19 2006-04-18 Eastman Kodak Company OLED device having microcavity gamut subpixels and a within gamut subpixel
JP2005129505A (ja) * 2003-09-30 2005-05-19 Sanyo Electric Co Ltd 発光表示装置及びその画素レイアウト形成方法
JP2005129504A (ja) * 2003-09-30 2005-05-19 Sanyo Electric Co Ltd 発光表示装置
US7190122B2 (en) * 2005-03-01 2007-03-13 Eastman Kodak Company OLED display with improved active matrix circuitry
US20090073099A1 (en) * 2007-09-14 2009-03-19 Tpo Displays Corp. Display comprising a plurality of pixels and a device comprising such a display
KR20110129531A (ko) * 2010-05-26 2011-12-02 삼성모바일디스플레이주식회사 유기전계발광 표시장치의 화소배열구조
JP2012209504A (ja) * 2011-03-30 2012-10-25 Nec Lighting Ltd 有機el照明装置
US9190456B2 (en) * 2012-04-25 2015-11-17 Ignis Innovation Inc. High resolution display panel with emissive organic layers emitting light of different colors
CN202855738U (zh) * 2012-09-29 2013-04-03 Tcl集团股份有限公司 一种像素结构、显示面板及显示器
JP5729615B2 (ja) * 2013-01-17 2015-06-03 Nltテクノロジー株式会社 画像表示装置、該画像表示装置に用いられる画像表示方法、及び液晶表示装置
JP5642230B2 (ja) * 2013-05-13 2014-12-17 株式会社ジャパンディスプレイ 液晶表示装置
TWI522992B (zh) * 2013-10-30 2016-02-21 友達光電股份有限公司 彩色顯示面板之畫素陣列結構

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190103678A (ko) * 2018-02-28 2019-09-05 광주과학기술원 발광 다이오드 칩 및 이의 제조방법

Also Published As

Publication number Publication date
JP6549733B2 (ja) 2019-07-24
JP2018507526A (ja) 2018-03-15
WO2016127308A1 (zh) 2016-08-18
CN106170864B (zh) 2019-01-18
CN106170864A (zh) 2016-11-30

Similar Documents

Publication Publication Date Title
US11626068B2 (en) Pixel arrangement structure for organic light emitting diode display
US20230209947A1 (en) Pixel arrangement structure for organic light emitting display device
CN113053986B (zh) 像素排列结构
US9859341B2 (en) OLED display
EP3236463B1 (en) Organic light emitting display device
CN110265431B (zh) 有机发光显示设备
US8946735B2 (en) Pixel structure of electroluminescent display panel
KR102257025B1 (ko) 유기 발광 표시 장치
JP4488709B2 (ja) 有機elパネル
US20190006432A1 (en) Electroluminescent display and display device
KR20170116598A (ko) 유기 발광 표시 장치의 화소 배열 구조
RU2678597C2 (ru) Матричная подложка с органическими светодиодами и устройство отображения
US20150311268A1 (en) Oled panel
US10651242B2 (en) OLED device and display apparatus
KR20120041510A (ko) 유기전계 발광소자 및 이를 제조하기 위한 쉐도우 마스크
CN108074951A (zh) 一种有机发光面板
KR20170108163A (ko) 디스플레이 패널
KR20160048744A (ko) 유기 발광 표시 장치의 화소 배열 구조
KR20180111733A (ko) 유기 발광 표시 장치의 화소 배열 구조
CN110634909A (zh) 一种显示基板、显示面板及显示装置
US9269751B2 (en) Display panel
KR20150122580A (ko) 유기 발광 표시 장치
CN111584584B (zh) 显示面板及显示装置
JP6900511B2 (ja) 有機エレクトロルミネッセンス素子及びディスプレイ
JP2010281890A (ja) 有機elディスプレイ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application