KR20170013887A - 착탈가능 메모리 카드 타입 검출 시스템들 및 방법들 - Google Patents

착탈가능 메모리 카드 타입 검출 시스템들 및 방법들 Download PDF

Info

Publication number
KR20170013887A
KR20170013887A KR1020167033832A KR20167033832A KR20170013887A KR 20170013887 A KR20170013887 A KR 20170013887A KR 1020167033832 A KR1020167033832 A KR 1020167033832A KR 20167033832 A KR20167033832 A KR 20167033832A KR 20170013887 A KR20170013887 A KR 20170013887A
Authority
KR
South Korea
Prior art keywords
removable memory
memory card
card
type
receptacle
Prior art date
Application number
KR1020167033832A
Other languages
English (en)
Other versions
KR101864063B1 (ko
Inventor
현석 신
헨리 로렐 산체스
훙 쿠옥 브엉
아미트 길
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20170013887A publication Critical patent/KR20170013887A/ko
Application granted granted Critical
Publication of KR101864063B1 publication Critical patent/KR101864063B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/20Initialising; Data preset; Chip identification
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Telephone Function (AREA)

Abstract

착탈가능 메모리 카드 타입 검출 시스템들 및 방법들이 개시되어 있다. 일 양태에서, 착탈가능 메모리 카드가 호스트의 리셉터클에 삽입된다. 호스트는 착탈가능 메모리 카드의 전기적 또는 물리적 특성들에 기초하여 착탈가능 메모리 카드의 타입을 결정한다. 이러한 방식으로, 호스트가, 착탈가능 메모리 카드가 마이크로SD 카드와 연관된 특정 전기적 또는 물리적 특성들을 소유함을 검출하면, 호스트는 착탈가능 메모리 카드가 마이크로SD 타입 카드라고 결정한다. 호스트가, 착탈가능 메모리 카드가 UFS 카드와 연관된 특정 전기적 또는 물리적 특성들을 소유함을 검출하면, 호스트는 착탈가능 메모리 카드가 UFS 타입 카드라고 결정한다. 특정한 전기적 또는 물리적 특성들의 검출에 기초하여 카드 타입을 결정하는 것에 의해, 본원에 개시된 양태들은 추가적인 핀을 요구하거나 또는 카드 초기화 시간을 야기함이 없이 UFS 와 마이크로SD 카드 간을 구별가능하다.

Description

착탈가능 메모리 카드 타입 검출 시스템들 및 방법들{REMOVABLE MEMORY CARD TYPE DETECTION SYSTEMS AND METHODS}
우선권 출원
본 출원은 2014년 6월 4일 출원되고 발명의 명칭이 "REMOVABLE MEMORY CARD TYPE DETECTION SYSTEMS AND METHODS" 인 미국 특허 출원 일련번호 제14/295,653호를 우선권으로 주장하며, 본원에서는 그 전체 내용을 참조로서 포함한다.
I. 개시 분야
본 개시물의 기술은 일반적으로 착탈가능 메모리 카드들에 관한 것이다.
II. 배경
모바일 단말기들은 현대 사회에서 유비쿼터스화되고 있다. 모바일 폰, 그리고 특히 스마트폰들이 대부분의 인기를 얻고 있지만, 수많은 다른 모바일 단말기들, 이를 테면 카메라들, 오디오 플레이어들, 비디오 리코더들 등이 또한 널리 이용되고 있다. 대부분의 이들 디바이스들은 데이터를 저장하기 위한 착탈가능 메모리 매체에 의존한다. 예를 들어, 카메라는 착탈가능 메모리 카드 상에 사진들을 저장할 수도 있다. 포터블하지 않은 컴퓨팅 디바이스들, 이를 테면, 데스크톱 컴퓨터들은 또한 착탈가능 메모리 카드를 수용하는 리셉터클들을 가질 수도 있다. 이러한 점에서, 사람들은 카메라로 사진을 촬영하고, 사진을 착탈가능 메모리 카드 상에 저장하고, 카메라로부터 카드를 제거하고, 카드를 데스크톱 컴퓨터 상의 리셉터클에 삽입하고, 데스크톱 컴퓨터들의 하드드라이브에 사진을 전송할 수도 있다.
많은 착탈가능 메모리 카드들은 일정 형태의 플래시 메모리이다. 그러나, 공통 플래시 메모리 포맷을 이용하는 경우에도, Compact Flash (I 및 II), Secure Digital (SD) (SD, miniSD, microSD, SDHC, miniSDHC, microSDHC, SDXC), 메모리 스틱 (Standard, Pro, Pro Duo, Pro-HG Duo, Micro (M2), xC), MultiMediaCard (MMC) (MMC, RS-MMC, MMCmobile, MMCplus, MMCmicro), 카드 포맷 내의 SPI (Serial Peripheral Interface) 동작 모드, xD (Standard, Type M, Type H, Type M+), XQD, 또는 UHS (Ultra High Speed) (I 및 II) 으로 제공되는 것들을 포함하는 수많은 독점적 착탈가능 메모리 카드들카드들재한다.
착탈가능 버전들의 플래시 메모리에 더하여, 내장되거나 또는 달리 착탈불가능한 메모리 유닛들에 대하여 설계되는 복수의 플래시 메모리 프로토콜들이 존재한다. 이러한 내장된 플래시 메모리 유닛들은 전자 디바이스의 기판들 또는 인쇄 회로 기판들에 땜납되거나 또는 달리 영구적으로 부착될 수도 있다. 하나의 이러한 프로토콜은 JEDEC (Joint Electron Device Engineering Council) 에 의해 제안된 UFS (Universal Flash Storage) 이다.
최근까지, UFS 는 착탈가능 메모리 카드 프로토콜에 적용되지 않았다. 컴퓨팅 디바이스들 또는 호스트들은 이러한 카드가 이용가능할 때 UFS-호환가능 착탈가능 메모리 카드들을 처리가능한 것이 필요하다. 전용 UFS 리셉터클의 추가를 방지하기 위하여, 호스트들은 SD-호환형 카드들을 지원하는데 이용되는 동일한 리셉터클을 통하여 UFS-호환가능 카드들을 지원하는 것이 필요할 수도 있다. 이러한 지원은 호스트들이 UFS- 와 SD-호환형 착탈가능 메모리 카드들 간을 구별할 수 있는 것을 요구한다. 호스트가 카드 타입들 간을 구별하는 일 방법은 UFS- 와 SD- 호환형 카드 폼 팩터들 간을 차별화하는 스위치로부터의 카드 타입 정보를 수신하는 리셉터클에 추가적인 핀을 적용하는 것에 의한다. 그러나, 추가적인 핀을 적용하는 것은 리셉터클의 사이즈와 비용을 증가시킨다. 추가적인 핀을 적용하는 것 대신에, 호스트는 프로토콜 초기화 시그널링을 이용하여 UFS- 와 SD- 호환형 카드들 간을 구별할 수 있다. 예를 들어, 호스트는 SD 프로토콜을 이용하여 착탈가능 메모리 카드를 초기화하기 위해 첫번째로 시도하고, SD 프로토콜 초기화가 성공적이지 못한 경우에만 UFS 프로토콜을 이용하여 카드를 초기화하기 위해 시도하는 시그널링 시퀀스를 적용할 수도 있다. 그러나, 이러한 방식으로 일련의 프로토콜 초기화들을 이용하는 것은 착탈가능 메모리 카드를 초기화하는데 요구되는 시간량을 증가시킨다. 따라서, 추가적인 핀을 요구하거나 또는 증가된 카드 초기화 시간을 초래함이 없이 호스트들이 UFS- 와 SD- 호환형 착탈가능 메모리 카드들 간을 구별가능한 것이 유리할 것이다.
상세한 설명에 개시된 양태들은 착탈가능 메모리 카드 타입 검출 시스템들 및 방법들을 포함한다. 구체적으로, 예시적인 양태들은 마이크로SD (micro Secure Digital) 와 UFS (Universal Flash Standard) 탈찰가능 메모리 카드들 (또한 "마이크로SD 카드들" 및 "UFS 카드들"로 각각 지칭됨) 간을 구별한다. 즉, 플래시 표준들에 의해 정의되는 용어로서의 호스트는 마이크로SD 카드 폼 팩터와 향후 아직 정의되어야 할 UFS 카드 폼 팩터 양쪽 모두를 지원하는 리셉터클을 가질 수도 있다. 리셉터클은 그 용어가 플래시 표준들에 의해 정의되는 바와 같이 디바이스를 수용하도록 구성될 수도 있다. 사용시, 착탈가능 메모리 카드는 리셉터클에 삽입된다. 착탈가능 메모리 카드를 리셉터클에 삽입시, 호스트는 착탈가능 메모리 카드의 전기적 또는 물리적 특성들에 기초하여 착탈가능 메모리 카드의 타입을 결정한다. 이러한 방식으로, 호스트가, 착탈가능 메모리 카드가 마이크로SD 카드와 연관된 특정 전기적 또는 물리적 특성들을 소유함을 검출하면, 호스트는 착탈가능 메모리 카드가 마이크로SD 타입 카드라고 결정한다. 호스트가, 착탈가능 메모리 카드가 UFS 카드와 연관된 특정 전기적 또는 물리적 특성들을 소유함을 검출하면, 호스트는 착탈가능 메모리 카드가 UFS 타입 카드라고 결정한다. 특정 전기적 또는 물리적 특성들의 검출에 기초하여 카드 타입을 결정하는 것에 의해, 본원에 개시된 예시적인 양태들은 추가적인 핀을 요구하거나 또는 증가된 카드 초기화 시간을 야기함이 없이 UFS 와 마이크로SD 간을 구별가능하다.
이 방식으로, 일 양태에서, 착탈가능 메모리 카드 타입 검출 시스템은 착탈가능 메모리 카드 상의 특정 컨택이 미리-정의된 전압에 폼 팩터링되는지의 여부를 검출한다. 시스템이, 컨택이 미리-정의된 전압에 커플링되지 않음을 검출하면, 시스템은 착탈가능 메모리 카드가 마이크로SD 카드라고 결정하고, 마이크로SD 프로토콜을 이용하여 카드와 통신한다. 시스템이, 컨택이 미리-정의된 전압에 커플링됨을 검출하면, 시스템은 착탈가능 메모리 카드가 UFS 카드라고 결정하고, UFS 프로토콜을 이용하여 카드와 통신한다. 다른 양태에서, 착탈가능 메모리 카드 타입 검출 시스템은 스위치들, 및 제어 회로를 채택하여, 착탈가능 메모리 카드가 마이크로SD 또는 UFS 폼 팩터를 소유하는지의 여부를 검출한다. 보다 구체적으로, 착탈가능 메모리 카드의 삽입시, 삽입 스위치는 카드 삽입을 제어 회로에 통지하는 신호를 제공한다. 또한, 타입 스위치는 카드의 폼 팩터에 기초하여 카드 타입의 제어 회로를 통지하는 신호를 제공한다. 제어 회로 상에서 실행되는 소프트웨어는 삽입 스위치 및 타입 스위치로부터의 신호들을 이용하여, 단일 핀을 통하여 카드 삽입 및 카드 타입 양쪽 모두를 제어 시스템에 통지하는 검출 신호를 제공한다. 검출 신호가 착탈가능 메모리 카드가 마이크로SD 카드임을 표시하면, 제어 시스템은 마이크로SD 프로토콜을 이용하여 카드와 통신한다. 검출 신호가 착탈가능 메모리 카드가 UFS 카드임을 표시하면, 제어 시스템은 UFS 프로토콜을 이용하여 카드와 통신한다.
이러한 점에서, 일 양태에서, 착탈가능 메모리 카드들을 수용하기 위한 착탈가능 메모리 카드 리셉터클이 개시되어 있다. 착탈가능 메모리 카드 리셉터클은 하우징을 포함한다. 하우징은 삽입된 착탈가능 메모리 카드 상의 대응하는 컨택과 동작가능하게 커플링하도록 구성된 핀을 포함한다. 착탈가능 메모리 카드 리셉터클은 하우징의 핀에 동작가능하게 커플링된 제어 시스템을 더 포함한다. 제어 시스템은 대응하는 컨택이 미리-정의된 전압에 커플링되는지의 여부를 검출하도록 구성된다.
다른 양태에서, 착탈가능 메모리 카드를 수용하기 위한 리셉터클에 삽입된 착탈가능 메모리 카드의 타입을 검출하는 방법이 개시되어 있다. 본 방법은 삽입된 착탈가능 메모리 카드 상의 대응하는 컨택이 미리-정의된 전압에 커플링되는지의 여부를 검출하는 단계를 포함한다.
다른 양태에서, 착탈가능 메모리 카드들을 수용하기 위한 착탈가능 메모리 카드 리셉터클이 개시되어 있다. 착탈가능 메모리 카드 리셉터클은 하우징을 포함한다. 하우징은 제어 회로에 커플링된 핀을 포함한다. 착탈가능 메모리 카드 리셉터클은 제어 회로에 커플링된 타입 스위치를 더 포함한다. 타입 스위치는 상이한 폼 팩터들에 기초하여 착탈가능 메모리 카드들의 타입들 간을 구별하도록 구성된다. 제어 회로는 착탈가능 메모리 카드 리셉터클에 삽입된 착탈가능 메모리 카드의 타입을 검출하기 위해 타입 스위치로부터 타입 신호를 수신하도록 구성된 소프트웨어를 포함한다.
다른 양태에서, 착탈가능 메모리 카드를 수용하기 위한 리셉터클에 배치된 착탈가능 메모리 카드의 타입을 검출하는 방법이 개시되어 있다. 본 방법은 타입 스위치를 이용하여 상이한 폼 팩터에 기초하여 착탈가능 메모리 카드의 타입들 간을 구별하는 단계를 포함한다. 본 방법은 착탈가능 메모리 카드 리셉터클에 삽입된 착탈가능 메모리 카드의 타입을 검출하도록 제어 회로에 의해, 타입 스위치로부터 타입 신호를 수신하는 단계를 더 포함한다.
도 1 은 시큐어 디지털 (Secure Digital; SD) 폼 팩터에 따르는 통상의 착탈가능 메모리 카드의 평면도이다.
도 2 는 마이크로 SD (microSD) 폼 팩터에 따르는 통상의 착탈가능 메모리 카드의 평면도이다.
도 3 은 본 개시물의 예시적인 양태들에 따라 상이한 착탈가능 메모리 카드 타입들 간을 구별하도록 적응된 모바일 단말기의 사시도이다.
도 4 는 모바일 단말기의 착탈가능 메모리 카드 리셉터클에 착탈가능 메모리 카드의 삽입을 검출하는 프로세스를 예시하는 플로우차트이다.
도 5a 는 리셉터클에 삽입된 착탈가능 메모리 카드의 타입을 검출하도록 구성된 제어 시스템을 채택하는 착탈가능 메모리 카드 리셉터클의 블록도이고, 여기에서 마이크로SD 착탈가능 메모리 카드는 리셉터클에 삽입된다.
도 5b 는 도 5a 에서의 착탈가능 메모리 카드 리셉터클의 블록도이고, 여기에서, UFS (Universal Flash Storage) 착탈가능 메모리 카드는 리셉터클에 삽입된다.
도 5c 는 착탈가능 메모리 카드 리셉터클에 삽입되는 착탈가능 메모리 카드의 타입을 검출하는 예시적인 프로세스를 예시하는 플로우차트이다.
도 6a 는 리셉터클에 삽입된 착탈가능 메모리 카드의 타입을 검출하도록 구성된 제어 회로를 채택하는 착탈가능 메모리 카드 리셉터클의 블록도이고, 여기에서 마이크로SD 착탈가능 메모리 카드는 리셉터클에 삽입된다.
도 6b 는 도 6a 에서의 착탈가능 메모리 카드 리셉터클의 블록도이고, 여기에서, UFS 착탈가능 메모리 카드는 리셉터클에 삽입된다.
도 6c 는 마이크로SD 와 UFS 착탈가능 메모리 카드 양쪽 모두가 착탈가능 메모리 카드 리셉터클에 각각 삽입되어 있음에 응답하여 도 6a 및 도 6b 에서의 제어 회로의 예시적인 출력 신호들을 예시하는 신호도이다.
도 6d 는 착탈가능 메모리 카드 리셉터클에 배치되는 착탈가능 메모리 카드의 타입을 검출하는 예시적인 프로세스를 예시하는 플로우차트이다.
도 7a 는 리셉터클에 삽입된 착탈가능 메모리 카드의 타입을 검출하도록 구성된 제어 시스템을 채택하는 착탈가능 메모리 카드 리셉터클의 블록도이고, 여기에서 마이크로SD 착탈가능 메모리 카드는 리셉터클에 삽입된다.
도 7b 는 리셉터클에 삽입된 착탈가능 메모리 카드의 타입을 검출하도록 구성된 제어 시스템을 채택하는 착탈가능 메모리 카드 리셉터클의 블록도이고, 여기에서 UFS 착탈가능 메모리 카드는 리셉터클에 삽입된다.
도 7c 는 착탈가능 메모리 카드 리셉터클에 배치되는 착탈가능 메모리 카드의 타입을 검출하는 예시적인 프로세스를 예시하는 플로우차트이다.
도 8 은 도 5a, 도 5b, 또는 도 6a, 도 6b 의 착탈가능 메모리 카드 리셉터클을 포함할 수 있는 예시적인 프로세서 기반 시스템의 블록도이다.
이하 도면들을 참조하여, 본 개시물의 수개의 예시적인 양태들이 기술된다. 단어 "예시적인" 은 "예, 예시, 또는 예증의 역할을 하는" 을 의미하는 것으로 본원에서 이용된다. "예시적인" 것으로 본원에서 설명된 임의의 양태는 반드시 다른 양태들에 비해 바람직하거나 유리한 것으로 해석될 필요는 없다.
상세한 설명에 개시된 양태들은 착탈가능 메모리 카드 타입 검출 시스템들 및 방법들을 포함한다. 구체적으로, 예시적인 양태들은 마이크로SD (micro Secure Digital) 와 UFS (Universal Flash Standard) 탈찰가능 메모리 카드들 (또한 "마이크로SD 카드들" 및 "UFS 카드들"로 각각 지칭됨) 간을 구별한다. 즉, 플래시 표준들에 의해 정의되는 용어로서의 호스트는 마이크로SD 카드 폼 팩터와 향후의 UFS 카드 폼 팩터 양쪽 모두를 지원하는 리셉터클을 가질 수도 있다. 리셉터클은 그 용어가 플래시 표준들에 의해 정의되는 바와 같이 디바이스를 수용하도록 구성될 수도 있다. 사용시, 착탈가능 메모리 카드는 리셉터클에 삽입된다. 착탈가능 메모리 카드를 리셉터클에 삽입시, 호스트는 착탈가능 메모리 카드의 전기적 또는 물리적 특성들에 기초하여 착탈가능 메모리 카드의 타입을 결정한다. 이러한 방식으로, 호스트가, 착탈가능 메모리 카드가 마이크로SD 카드와 연관된 특정 전기적 또는 물리적 특성들을 소유함을 검출하면, 호스트는 착탈가능 메모리 카드가 마이크로SD 타입 카드라고 결정한다. 호스트가, 착탈가능 메모리 카드가 UFS 카드와 연관된 특정 전기적 또는 물리적 특성들을 소유함을 검출하면, 호스트는 착탈가능 메모리 카드가 UFS 타입 카드라고 결정한다. 특정 전기적 또는 물리적 특성들의 검출에 기초하여 카드 타입을 결정하는 것에 의해, 본원에 개시된 예시적인 양태들은 추가적인 핀을 요구하거나 또는 증가된 카드 초기화 시간을 야기함이 없이 UFS 와 마이크로SD 카드 간을 구별가능하다.
이 방식으로, 일 양태에서, 착탈가능 메모리 카드 타입 검출 시스템은 착탈가능 메모리 카드 상의 특정 컨택이 미리-정의된 전압에 커플링되는지의 여부를 검출한다. 시스템이, 컨택이 미리-정의된 전압에 커플링되지 않음을 검출하면, 시스템은 착탈가능 메모리 카드가 마이크로SD 카드라고 결정하고, 마이크로SD 프로토콜을 이용하여 카드와 통신한다. 시스템이, 컨택이 미리-정의된 전압에 커플링됨을 검출하면, 시스템은 착탈가능 메모리 카드가 UFS 카드라고 결정하고, UFS 프로토콜을 이용하여 카드와 통신한다. 다른 양태에서, 착탈가능 메모리 카드 타입 검출 시스템은 스위치들, 및 제어 회로를 채택하여, 착탈가능 메모리 카드가 마이크로SD 또는 UFS 폼 팩터를 소유하는지의 여부를 검출한다. 보다 구체적으로, 착탈가능 메모리 카드의 삽입시, 삽입 스위치는 카드 삽입을 제어 회로에 통지하는 신호를 제공한다. 또한, 타입 스위치는 카드의 폼 팩터에 기초하여 카드 타입의 제어 회로를 통지하는 신호를 제공한다. 제어 회로 상에서 실행되는 소프트웨어는 삽입 스위치 및 타입 스위치로부터의 신호들을 이용하여, 단일 핀을 통하여 카드 삽입 및 카드 타입 양쪽 모두를 제어 시스템에 통지하는 검출 신호를 제공한다. 검출 신호가 착탈가능 메모리 카드가 마이크로SD 카드임을 표시하면, 제어 시스템은 마이크로SD 프로토콜을 이용하여 카드와 통신한다. 검출 신호가 착탈가능 메모리 카드가 UFS 카드임을 표시하면, 제어 시스템은 UFS 프로토콜을 이용하여 카드와 통신한다.
위에 주지된 바와 같이, 착탈가능 및 내장형의 2 개의 타입들의 플래시 메모리가 존재한다. SD, 메모리 스틱, 콤팩트 플래시 등을 포함하는 착탈가능 플래스 메모리의 수개의 변형들이 존재한다. 마찬가지로, eMMC (embedded Multimedia Card) 가 프라이머리 변형인 내장형 플래시 메모리의 수개의 변형이 존재한다. eMMC 가 내장형 플래시 메모리의 대부분의 변형이지만, JEDEC (Joint Electron Device Engineering Council) 이 다음의 프라이머리 표준으로서 UFS 를 프로모션한다. 최근, JEDEC 는 내장형 플래시 제품으로서만 UFS 를 구현하는데 초점을 두었다. 2013년 8월 19일 출원되고 그 전체 내용이 본원에서 참조로서 포함되는 미국 특허 출원 일련 번호 제61/867,343호는 착탈가능 메모리 카드들에 이용되고 있는 UFS 의 개념을 접근하였다. 착탈가능 메모리 카드에 UFS 를 적응시키는 제안들이 여전히 출현되고 있기 때문에, 이들 구현들에 대한 정밀한 세부 사항들은 아직 표준화되지 않았다. 하나의 솔루션은 UFS 에 고유한 폼 팩터를 갖는 착탈가능 메모리 카드를 제조하는 것이다. UFS-고유의 폼 팩터를 이용하는 것은 다른 변형의 카드들로부터 물리적으로 구별가능한 UFS 착탈가능 메모리 카드들을 제조하는 이점들을 갖는다. 그러나, 전용의 추가적인 UFS 리셉터클을 포함할 필요가 없이, 착탈가능 메모리 카드들을 이용하는 디바이스들이 새로운 UFS 기술을 지원하는 방법이 있어야 한다.
단일의 리셉터클을 이용하여 착탈가능 메모리 카드들의 타입들 간을 구별하는 세부사항들을 해결하기 전에, 착탈가능 메모리 카드들에 관련되어 이용되는 하드웨어의 간략한 개요를 도 1 내지 도 3 을 참조하여 제공한다. 컴퓨팅 디바이스의 리셉터클에 착탈가능 메모리 카드의 삽입을 검출하는 프로세스는 도 4 를 참조하여 제공된다. 마이크로SD 착탈가능 메모리 카드와 UFS 를 따르는 착탈가능 메모리 카드 간을 구별하는데 이용되는 하드웨어 및 프로세스들의 논의는 도 5a 내지 도 7c 를 참조하여 제공된다.
이러한 관점에서, 도 1 에서, SD 폼 팩터에 따르는 통상의 착탈가능 메모리 카드 (10) 의 평면도가 예시된다. 착탈가능 메모리 카드 (10) 는 착탈가능 메모리 카드 (10) 의 메모리 소자들이 위치되는 통상적으로 플라스틱 하우징인 하우징 (12) 을 포함한다. 하우징 (12) 내의 메모리 소자는 컨택들 (14) 에 의해 액세스된다. 컨택들 (14) 은 아래 표 1 에 요약된 바와 같이, 착탈가능 메모리 카드 (10) 내의 메모리 소자들로부터 또는 메모리 소자들에 데이터를 전달하는 것을 허용한다. 또한, 컨택들 (14) 은 잘 이해하고 있는 바와 같이, 전력, 클록 신호, 또는 유사한 신호들을 제공할 수도 있다. 기본 SD 프로토콜에 더하여, 메모리 카드들은 다른 SD 변형들, 이를 테면, 미니SD, 마이크로SD, SDHC, 미니SDHC, 마이크로SDHC, 및 SDXC 에 이용가능하다.
Figure pct00001
도 2 는 마이크로SD 폼 팩터에 따르는 통상의 착탈가능 메모리 카드 (16) 의 평면도를 예시한다. SD 폼 팩터를 따르는 도 1 의 착탈가능 메모리 카드 (10) 와 유사하게, 착탈가능 메모리 카드 (16) 는 착탈가능 메모리 카드 (10) 의 메모리 소자들이 위치되는 하우징 (18) 을 포함한다. 컨택들 (20) 은 하우징 (18) 내의 메모리 소자들에 액세스하고, 착탈가능 메모리 카드 (16) 내의 메모리 소자들로부터 및 메모리 소자들로 데이터를 전달하는 것을 허용한다. 이들 컨택들 (20) 은 아래의 표 2 에 요약되어 있다. 도 1 의 컨택들 (14) 에 유사하게, 컨택들 (20) 은 잘 이해하고 있는 바와 같이, 전력, 클록 신호, 또는 유사한 신호를 제공할 수도 있다. 특히, 본 개시물은 마이크로SD 프로토콜에 초점을 맞추고 있지만, 본 개시물의 개념들은 또한 SD 메모리 카드들, 이를 테면, SD, 미니SD, SDHC, 미니SDHC, 마이크로SDHC, 및 SDXC 와 같은 SD 메모리 카드들의 다른 변형에 또한 적용가능하다.
Figure pct00002
착탈가능 메모리 카드들 (10, 16) 은 컴퓨팅 디바이스들에 특히 카메라들, 폰들 등과 같은 모바일 단말기들에 이용하기에 매우 적합함을 알아야 한다. 이와 관련하여, 도 3 은 이 경우에 카메라인 예시적인 모바일 단말기 (22) 를 예시한다. 모바일 단말기 (22) 는 배터리 및 착탈가능 메모리 카드 리셉터클 (26)(본원에서는 "리셉터클"이라고 지칭됨) 에 대한 개구 (24) 를 가질 수도 있고 이 리셉터클은 착탈가능 메모리 카드들 (10, 16) 과 같은 착탈가능 메모리 카드를 수용하도록 구성된다. 모바일 단말기 (22) 는 사용자 입력 (예를 들어, 셔터 버튼 (도시 생략), 디스플레이 스크린 (도시 생략), 터치 스크린 (도시 생략) 등) 과 같은 사용자 인터페이스 소자들을 갖는다. 모바일 단말기들이 특히 착탈가능 메모리 카드 타입 검출 시스템들 및 방법들의 양태들에 이용하기 위해 적합한 것으로 고려되고 있지만, 착탈가능 메모리 카드들을 이용하는 다른 컴퓨팅 디바이스들은 본 개시물로부터의 이익을 또한 얻을 수도 있다.
착탈가능 메모리 카드 타입 검출 시스템들 및 방법들을 해결하기 전에, 도 4 는 도 3 에서 모바일 단말기 (22) 의 착탈가능 메모리 카드 리셉터클 (26) 에 착탈가능 메모리 카드들 (10, 16) 의 삽입을 검출하기 위한 예시적인 프로세스 (28) 를 예시한다. 특히, 리셉터클 (26) 이 SD 카드를 수용하도록 구성되어 있다면, 프로세스 (28) 는 착탈가능 메모리 카드 (10) 의 삽입을 검출하는 것에 적용가능하다. 리셉터클이 마이크로SD 카드를 수용하도록 구성되어 있다면, 프로세스 (28) 는 착탈가능 메모리 카드 (16) 의 삽입을 검출하는 것에 적용가능하다. 이 방식으로, 착탈가능 메모리 카드 (10 또는 16) 는 리셉터클 (26) 에 삽입된다 (블록 30). 삽입시, 착탈가능 메모리 카드 (10, 16) 의 하우징 (12, 18) 은 각각 리셉터클 (26) 내의 물리적 스위치로 하여금 활성화하게 한다. 카드 삽입 정보를 수신하도록 전용되는 리셉터클 (26) 내의 핀은 물리적 스위치에 동작가능하게 커플링된다. 물리적 스위치는 물리적 스위치가 활성화될 때 핀을 그라운드에 커플링하도록 구성된다. 착탈가능 메모리 카드 (10, 16) 의 삽입을 검출하기 위하여, 프로세스 (28) 는 물리적 스위치에 동작적으로 커플링된 핀이 그라운드에 커플링되는지의 여부를 검출한다 (블록 32). 핀이 그라운드에 커플링되면, 프로세스 (28) 는 착탈가능 메모리 카드 (10, 16) 가 리셉터클 (26) 에 삽입되었음을 검출한다. 그러나, 핀이 그라운드에 커플링되지 않으면, 프로세스 (28) 는 어떠한 착탈가능 메모리 카드 (10, 16) 도 리셉터클 (26) 에 삽입되지 않았다고 결론을 내린다. 따라서, 프로세스 (28) 는 리셉터클 (26) 이 카드 삽입을 검출하기 위해 착탈가능 메모리 카드 (10, 16) 의 특정 타입을 수용하도록 구성되어 있음에 의존한다. 특히, 프로세스 (28) 가 핀을 그라운드에 커플링하는 것을 포함하고 있지만, 착탈가능 메모리 카드들 (10, 16) 의 삽입을 검출하는 다른 프로세스들은 그라운드 이외의 공급 전압에 핀을 커플링하는 것에 의해 유사한 기능을 실현할 수 있다.
이러한 점에서, 도 5a 및 도 5b 는 리셉터클 (34) 에 삽입된 착탈가능 메모리 카드의 타입을 검출하도록 구성된 제어 시스템 (36) 을 채택하는 착탈가능 메모리 카드 리셉터클 (34) 을 예시한다. 도 5a 는 마이크로SD 카드 (38)(이는 착탈가능 메모리 카드 (16) 와 동일함) 와 함께 동작하는 착탈가능 메모리 카드 리셉터클 (34) 을 예시하는 한편, 도 5b 는 UFS 카드 (40) 와 함께 동작하는 착탈가능 메모리 카드 리셉터클 (34) 을 예시한다. 이 예에서, 착탈가능 메모리 카드 리셉터클 (34) 은 핀 (44) 을 갖는 하우징 (42) 을 포함한다. 핀 (44) 은 마이크로SD 카드 (38) 및 UFS 카드 (40) 상에서 각각 컨택 (46, 48) 에 동작적으로 커플링하도록 구성된다. 제어 시스템 (36) 은 도 4 에서의 프로세스 (28) 를 이용하는 것에 의해서와 같이, 착탈가능 메모리 카드 리셉터클 (34) 에 마이크로SD 카드 (38) 또는 UFS 카드 (40) 의 삽입을 검출하도록 구성된다. 제어 시스템 (36) 이 착탈가능 메모리 카드가 리셉터클 (34) 에 삽입되었다고 검출하도록 구성되는 것에 더하여, 제어 시스템 (36) 은 컨택 (46, 48) 이 미리-정의된 전압에 커플링되는지의 여부를 검출하도록 또한 구성된다. 이 예에서, 제어 시스템 (36) 은 컨택 (46, 48) 이 미리-정의된 전압에 커플링되는지의 여부를 검출하도록 구성되고, 미리-정의된 전압은 그라운드 (50) 이다. 특히, 다른 양태들에서, 제어 시스템 (36) 은 컨택 (46, 48) 이 그라운드 (50) 보다는 공급 전압, 이를 테면, Vcc 에 커플링되는지의 여부를 검출하도록 구성되는 것에 의해 유사한 기능을 실현할 수도 있다. 또한, 미리-정의된 전압은 필요에 따라 또는 원하는 바에 따라 그라운드 (50) 이외의 전압 또는 공급 전압일 수도 있다. 예를 계속하여 참조하여 보면, 제어 시스템 (36) 이 컨택 (46, 48) 이 그라운드 (50) 에 커플링되지 않음을 검출하면, 제어 시스템 (36) 은 마이크로SD 프로토콜을 이용하여 마이크로SD 카드 (38) 와 통신하도록 구성된다. 그러나, 제어 시스템 (36) 이, 컨택 (46, 48) 이 그라운드 (50) 에 커플링됨을 검출하면, 제어 시스템 (36) 은 UFS 프로토콜을 이용하여 UFS 카드 (40) 와 통신하도록 구성된다. 제어 시스템 (36) 이 컨택 (46, 48) 이 그라운드 (50) 에 커플링되는지의 여부를 검출하도로 구성될 수 있는 한 방법은, 제어 시스템 (36) 내의 디바이스, 이를 테면, 풀업 저항기 (52) 양단에 걸쳐 전류가 존재하는지의 여부를 결정하는 것에 의한다. 예를 들어, 풀업 저항기 (52) 양단에 걸쳐 전류가 존재하면, 제어 시스템 (36) 은 컨택 (48) 이 그라운드 (50) 에 커플링됨을 검출하도록 구성될 수도 있다. 그러나, 풀업 저항기 (52) 양단에 걸쳐 전류가 존재하지 않으면, 제어 시스템 (36) 은 컨택 (46) 이 그라운드 (50) 에 커플링되지 않음을 검출하도록 구성될 수도 있다.
도 5a 및 도 5b 를 계속하여 참조하여 보면, 메모리 카드 타입들 간을 구별하기 위하여, 착탈가능 메모리 카드 리셉터클 (34) 은 마이크로SD 카드 (38) 가 UFS 카드 (40) 에 의해 채택되지 않는 컨택들을 포함한다는 특성의 이점을 취한다. 이 방식으로, 아래의 표 3 은 도 5b 에서의 UFS 카드 (40) 에 대한 컨택들의 계층적 레이아웃을 요약한다. 착탈가능 메모리 카드에 UFS 를 적응시키는 제안들이 여전히 출현되고 있기 때문에, 이들 구현들에 대한 정밀한 세부 사항들은 아직 표준화되지 않았음을 주지한다. 따라서, 표 3 은 예시적인 컨택 레이아웃으로서 이용지만, 대안의 컨택 레이아웃들이 또한 가능하다.
Figure pct00003
예시된 바와 같이, 표 2 에서의 마이크로SD 컨택 레이아웃을 표 3 에서의 UFS 컨택 레이아웃에 비교할 때, 마이크로SD 카드 (38) 상의 특정 컨택들은 UFS 카드 (40) 상의 유사한 컨택들에 대응하도록 요구되지 않는다. 예를 들어, DAT0, DAT1, 및 DAT2 콘탠들은 마이크로SD 카드 (38) 상에 데이터 입력/출력을 위하여 구성되는 한편, 대응하는 컨택들은 UFS 카드 (40) 상에 배정가능하다. 이 방식으로, UFS 카드 (40) 는 데이터 입력/출력 컨택들로서 이용하기 위하여 DAT0 및 DAT1 컨택들을 배정할 수도 있는 한편, 대안의 이용을 위하여 DAT2 컨택을 예약할 수도 있다. 다른 컨택/핀 배열들 및/또는 이용들이 또한 본 개시물의 범위 내에 있다. 특히, 표 1, 표 2, 및 표 3 은 UHS (Ultra High Speed) 버스 I 프로토콜에 따라 SD, 마이크로SD 및 UFS 에 대한 컨택/핀 배열들을 각각 포함하는 한편, 본 개시물은 UHS 버스 II 프로토콜을 채택하는 SD, 마이크로SD 및 UFS 컨택/핀 배열체들에 또한 적용될 수도 있다.
이러한 점에서, 도 5a 및 도 5b 를 계속 참조하여 보면, 마이크로SD 카드 (38) 상의 컨택 (46) 은 표 2 에서의 대응 목적용으로 채택된다. 예를 들어, 컨택 (46) 은 DAT2 컨택에 대응할 수도 있고, 따라서, 커넥터 데이터 라인 2 에 대한 접속을 제공한다. 이와 유사하게, 마이크로SD 카드 (38) 상의 DAT2 컨택에 대응하는 UFS 카드 (40) 상의 배정가능한 컨택 (48) 은 그라운드 (50) 에 커플링된다. 특히, 컨택 (48) 은 마이크로SD 카드 (38) 상의 컨택 (46) 의 위치에 대응하는 위치에서 UFS 카드 (40) 상에 위치된다. 컨택들 (46, 48) 의 위치들이 각각의 개별적인 카드 (38, 40) 에 대응하기 때문에, 마이크로SD 카드 (38) 또는 UFS 카드 (40) 상의 삽입은 컨택들 (46, 48) 가 각각 핀 (44) 에 커플링하는 것을 야기한다. 따라서, 카드 삽입시에, 제어 시스템 (36) 은 개별적인 컨택 (46, 48) 이 그라운드 (50) 에 커플링되는지의 여부를 검출하는 것에 의해, 마이크로SD 카드 (38) 와 UFS 카드 (40) 간을 구별할 수도 있다.
이러한 점에서, 도 5c 는 리셉터클 (34) 에 삽입된 착탈가능 메모리 카드의 타입을 검출하기 위하여 도 5a 및 도 5b 에서의 착탈가능 메모리 카드 리셉터클 (34) 에 의해 채택되는 프로세스 (54) 를 예시한다. 특히, 착탈가능 메모리 카드, 즉, 마이크로SD 카드 (38) 또는 UFS 카드 (40) 는 착탈가능 메모리 카드 리셉터클 (34) 에 삽입된다 (블록 56). 제어 시스템 (36) 은 이러한 삽입을 검출한다 (블록 58). 착탈가능 메모리 카드 (38, 40) 의 삽입을 검출한 후, 제어 시스템 (36) 은 착탈가능 메모리 카드 (38, 40) 상의 대응하는 컨택 (46, 48) 이 그라운드 (40) 에 커플링되는지의 여부를 결정한다 (블록 60). 컨택 (46, 48) 이 그라운드 (50) 에 커플링되지 않으면, 제어 시스템 (36) 은 삽입 카드가 마이크로SD 카드 (38) 라고 결정하고, 마이크로SD 프로토콜을 이용하여 마이크로SD 카드 (38) 와 통신한다 (블록 62). 그러나, 컨택 (46, 48) 이 그라운드 (50) 에 커플링되면, 제어 시스템 (36) 은 삽입 카드가 UFS 카드 (40) 라고 결정하고, UFS 프로토콜을 이용하여 UFS 카드 (40) 와 통신한다 (블록 64). 이 방식으로 착탈가능 메모리 카드의 타입을 검출하는 것에 의해, 착탈가능 메모리 카드 리셉터클 (34) 은 추가적인 핀을 요구하거나 또는 증가된 카드 초기화 시간을 야기함이 없이, 마이크로SD 카드 (38) 와 UFS 카드 (40) 간을 구별가능하다.
카드의 전기적 특성들에 기초하여 삽입된 착탈가능 메모리 카드의 타입을 검출하는 것에 더하여, 착탈가능 메모리 카드의 타입은 이 물리적 특성들에 기초하여 또한 검출될 수도 있다. 이러한 점에서, 도 6a 및 도 6b 는 리셉터클 (66) 에 삽입된 착탈가능 메모리 카드의 타입을 검출하도록 구성된 소프트웨어를 포함하는 제어 회로 (68) 를 채택하는 착탈가능 메모리 카드 리셉터클 (66) 을 예시한다. 특히, 이 양태는 카드 타입 검출에 대한 제어 회로 (68) 에서의 소프트웨어를 이용하고 있지만, 다른 양태들은 소프트웨어 보다는 하드웨어를 채택하는 것에 의해 또는 소프트웨어 및 하드웨어의 조합을 채택하는 것에 의해 유사한 기능을 실현할 수도 있다. 도 6a 는 마이크로SD 카드 (70)(이는 착탈가능 메모리 카드 (16) 와 동일함) 와 함께 동작하는 착탈가능 메모리 카드 리셉터클 (66) 을 예시하는 한편, 도 6b 는 UFS 카드 (72) 와 함께 동작하는 착탈가능 메모리 카드 리셉터클 (66) 을 예시한다. 이 예에서, 착탈가능 메모리 카드 리셉터클 (66) 은 카드 삽입 및 카드 타입 검출 양쪽 모두에 이용되는 핀 (76) 을 갖는 하우징 (74) 을 포함한다. 착탈가능 메모리 카드 리셉터클 (66) 은 또한 삽입 스위치 (78) 및 타입 스위치 (80) 를 포함한다. 삽입 스위치 (78) 는 제어 회로 (68) 에 커플링되고, 착탈가능 메모리 카드, 이를 테면, 마이크로SD 카드 (70) 및 UFS 카드 (72) 의 삽입을 검출하도록 구성된다. 보다 구체적으로, 착탈가능 메모리 카드의 삽입시, 삽입 스위치 (78) 가 활성화되고, 이는 제어 회로 (68) 로 하여금 삽입 신호 (도시 생략) 를 수신하게 한다. 타입 스위치 (80) 는 또한 삽입된 카드의 폼 팩터에 기초하여 리셉터클 (66) 에 삽입된 착탈가능 메모리 카드들의 타입들 간을 구별하도록 구성된다. 보다 구체적으로, 착탈가능 메모리 카드의 삽입시, 타입 스위치 (80) 는 삽입된 카드의 폼 팩터에 의존하여 활성화될 수도 있거나 또는 비활성화 상태로 유지될 수도 있고, 이는 제어 회로 (68) 로 하여금 타입 신호 (도시 생략) 를 수신하게 한다. 제어 회로 (68) 상의 소프트웨어는 삽입 및 타입 신호들에 기초하여 검출 신호 (82) 를 생성하도록 구성된다. 검출 신호 (82) 는 핀 (76) 에 제공된다. 검출 신호 (82) 에서 중계되는 정보에 기초하여, 제어 시스템 (84) 은 마이크로SD 프로토콜 또는 UFS 프로토콜을 각각 이용하여 마이크로SD 카드 (70) 또는 UFS 카드 (72) 와 통신한다.
카드 삽입 및 카드 타입 양쪽 모두를 검출하도록 핀 (76) 을 채택하기 위해 제어 회로 (68) 상의 소프트웨어는 특정 타이밍에 의해 핀 (76) 에 검출 신호 (82) 를 제공하도록 구성된다. 보다 구체적으로, 제어 회로 (68) 상의 소프트웨어는 제 1 시점에서, 카드 삽입을 표시하도록 핀 (76) 에 검출 신호 (82) 를 제공하도록 구성되는 한편, 검출 신호 (82) 는 이후에 제 2 시점에서, 카드 타입을 표시한다. 이러한 점에서, 도 6c 는 마이크로SD 카드 (70) 및 UFS 카드 (72) 양쪽 모두가 착탈가능 메모리 카드 리셉터클 (66) 에 각각 삽입되는 것에 응답하여, 검출 신호 (82) 를 예시하는 신호 다이어그램 (86) 을 예시한다. 신호 다이어그램 (86) 의 상단 라인은 마이크로SD 카드 (70) 의 삽입에 관련된 검출 신호 (82)(라벨링된 검출 신호 (82)(마이크로 SD)) 를 예시하는 한편, 하단부는 UFS 카드 (72) 의 삽입에 관련된 검출 신호 (82)(라벨링된 검출 신호 (82)(UFS)) 를 예시한다. 이 방식으로, 검출 신호 (82)(마이크로SD) 는 카드 삽입을 표시하는 시간 t1 에서 저전압으로 트랜지션한다 (화살표 88). 시간 t2 에서, 검출 신호 (82)(마이크로SD) 는 마이크로SD 카드 (70) 가 리셉터클 (66) 로 삽입됨을 표시하는 저전압에서 계속 있다 (화살표 90). 이와 유사하게, 검출 신호 (82)(UFS) 는 시간 t1 에서, 카드 삽입을 표시하는 저전압으로 트랜지션한다 (화살표 92). 그러나, 시간 t2 에서 검출 신호 (82)(UFS) 는 UFS 카드 (72) 가 리셉터클 (66) 에 삽입됨을 표시하는 고전압으로 트랜지션한다 (화살표 94).
이러한 점에서, 도 6d 는 리셉터클 (66) 에 삽입된 착탈가능 메모리 카드의 타입을 검출하기 위하여 도 6a 및 도 6b 에서의 착탈가능 메모리 카드 리셉터클 (66) 에 의해 채택되는 프로세스 (96) 를 예시한다. 특히, 착탈가능 메모리 카드, 즉, 마이크로SD 카드 (70) 또는 UFS 카드 (72) 는 착탈가능 메모리 카드 리셉터클 (66) 에 삽입된다 (블록 98). 카드 삽입 시, 삽입 스위치 (78) 는 착탈가능 메모리 카드가 리셉터클 (66) 에 적절하게 삽입되었는지의 여부를 결정한다 (블록 100). 보다 구체적으로, 삽입 스위치 (78) 가 활성화되지 않으면, 블록 98 에서 착탈가능 메모리 카드의 삽입을 계속 기다린다. 삽입 스위치 (78) 가 활성화되고 따라서 착탈가능 메모리 카드가 리셉터클 (66) 에 삽입됨을 검출하면, 제어 회로 (68) 는 카드 삽입을 표시하는 삽입 스위치 (78) 로부터의 삽입 신호를 수신한다 (블록 102). 또한, 제어 회로 (68) 는 착탈가능 메모리 카드가 리셉터클 (66) 에 삽입될 때, 타입 스위치 (80) 로부터의 타입 신호를 수신한다 (블록 104).
도 6d 를 계속 참조하여 보면, 제어 회로 (68) 는 검출 신호 (82) 를 생성하기 위해 삽입 신호 및 타입 신호를 이용한다. 제어 회로 (68) 는 착탈가능 메모리 카드가 리셉터클 (66) 에 삽입됨을 표시하는 검출 신호 (82) 를 제 1 시점에서 핀 (76) 에 제공한다 (블록 106). 이 예에서, 검출 신호 (82) 가 저전압으로 트랜지션하면, 소프트웨어 인터럽트가 제어 회로 (68) 에서 생성된다. 소프트웨어 인터럽트는 리셉터클 (66) 에 삽입된 착탈가능 메모리 카드의 타입을 결정하기 위해 정의된 시간 량 후에, 검출 신호 (82) 를 리뷰하도록 제어 회로 (68) 에 통지한다. 따라서, 제 1 시점 이후에 발생한 제 2 시점에서, 제어 회로 (68) 는 리셉터클 (66) 에 삽입된 착탈가능 메모리 카드의 타입을 표시하도록 검출 신호 (82) 를 핀 (76) 에 제공한다 (블록 108). 이 예에서, 제어 시스템 (84) 은 검출 신호 (82) 가 마이크로SD 카드 (70) 타입을 표시하는지의 여부를 결정하는 것에 의해 리셉터클 (66) 에 삽입된 착탈가능 메모리 카드의 타입을 결정한다 (블록 110). 마이크로SD 카드 (70) 가 리셉터클 (66) 에 삽입됨을 검출 신호 (82) 가 표시하면, 제어 시스템 (84) 은 마이크로SD 프로토콜을 이용하여 마이크로SD 카드 (70) 와 통신한다 (블록 112). 이와 반대로, 마이크로SD 카드 (70) 가 리셉터클 (66) 에 삽입됨을 검출 신호 (82) 가 표시하지 않으면, 제어 시스템 (84) 은, UFS 카드 (72) 가 리셉터클 (66) 에 삽입된다고 결론을 짓고, 제어 시스템 (84) 은 UFS 프로토콜을 이용하여 UFS 카드 (72) 와 통신한다 (블록 114). 이 방식으로 착탈가능 메모리 카드의 타입을 검출하는 것에 의해, 동일 핀 (76) 이 삽입 및 카드 타입 검출 양쪽 모두를 위해 채택될 때, 착탈가능 메모리 카드 리셉터클 (66) 은 추가적인 핀을 요구하거나 또는 추가의 카드 초기 시간을 야기함이 없이, 마이크로SD 카드 (70) 및 UFS 카드 (72) 간을 구별가능하다.
도 6a 및 도 6b 에 설명된 제어 회로 (68) 및 타입 스위치 (80) 에 더하여, 다른 양태들이 상이한 방식으로 착탈가능 메모리 카드의 물리적 특성들을 이용하여 카드 타입 검출을 실현할 수도 있다. 이러한 점에서, 도 7a 및 도 7b 는 리셉터클 (116) 에 삽입된 착탈가능 메모리 카드의 타입을 검출하는데 이용된 스위치 (118) 를 채택하는 착탈가능 메모리 카드 리셉터클 (116) 을 예시한다. 도 7a 는 마이크로SD 카드 (120)(이는 착탈가능 메모리 카드 (16) 와 동일함) 와 함께 동작하는 착탈가능 메모리 카드 리셉터클 (116) 을 예시하는 한편, 도 7b 는 UFS 카드 (122) 와 함께 동작하는 착탈가능 메모리 카드 리셉터클 (116) 을 예시한다. 이 예에서, 스위치 (118) 는 하우징 (126) 내의 핀 (124) 에 커플링된다. 핀 (124) 은 마이크로SD 카드 (120) 상에 채택된 컨택 (128) 에 대응한다. 그러나, 대응 컨택은 UFS 카드 (122) 에 채택되지 않는다. 스위치 (118) 는 핀 (124) 을 그라운드 (130) 에 커플링하는 UFS 카드 (122) 의 폼 팩터로 인하여, UFS 카드 (122) 의, 리셉터클 (116) 로의 삽입시에 활성화되도록 구성된다. 다른 양태는 스위치 (118) 의 활성화시에, 그라운드 (130) 보다는, 공급 전압, 또는 그 외의 미리-정의된 전압에 핀 (124) 을 커플링하도록 스위치 (118) 를 구성하는 것에 의해 유사한 기능성을 실현할 수도 있다. 추가로, 스위치 (118) 는 마이크로SD 카드 (120) 의 폼 팩터로 인하여 마이크로SD 카드 (120) 가 리셉터클 (116) 에 삽입될 때 비활성화 상태로 유지되도록 구성된다. 이는 핀 (124) 이 그라운드 (130) 에 커플링되는 것을 방지한다. 따라서, 스위치 (118) 는 리셉터클 (116) 에 삽입된 착탈가능 메모리 카드의 폼 팩터에 기초하여 비활성화 상태로 유지되거나 또는 활성되도록 구성된다. 핀 (124) 은, 핀 (124) 이 제어 시스템 (132) 에 고전압을 제공하면 마이크로SD 프로토콜을 이용하여 마이크로SD 카드 (120) 와 통신하도록 구성되는 제어 시스템 (132) 에 커플링된다. 이와 유사하게, 제어 시스템 (132) 은 핀 (124) 이 제어 시스템 (132) 에 저전압을 제공하면 UFS 프로토콜을 이용하여 UFS 카드 (122) 와 통신하도록 구성된다. 또한, 제어 시스템 (132) 은 도 5a 및 도 5b 에서 이전에 설명된 풀업 저항기 (52) 와 유사하게 기능하는 풀업 저항기 (134) 를 채택할 수도 있다.
이러한 점에서, 도 7c 는 리셉터클 (116) 에 삽입된 착탈가능 메모리 카드의 타입을 검출하기 위하여 도 7a 및 도 7b 에서의 착탈가능 메모리 카드 리셉터클 (116) 에 의해 채택되는 프로세스 (136) 를 예시한다. 특히, 착탈가능 메모리 카드, 즉, 마이크로SD 카드 (120) 또는 UFS 카드 (122) 는 착탈가능 메모리 카드 리셉터클 (116) 에 삽입된다 (블록 138). 스위치 (118) 는 삽입된 착탈가능 메모리 카드의 폼 팩터에 작용한다. 보다 구체적으로, 마이크로SD 카드 (120) 가 리셉터클 (116) 에 삽입되면, 스위치 (118) 는 비활성화 상태로 유지되고 따라서, 핀 (124) 이 그라운드 (130) 에 커플링하는 것을 방지한다. UFS 카드 (122) 가 리셉터클 (116) 에 삽입되면, 스위치 (118) 가 활성화되어, 핀 (124) 으로 하여금 그라운드 (130) 에 커플링되게 한다. 따라서, 리셉터클 (116) 에 삽입된 카드의 타입을 결정하기 위해, 제어 시스템 (132) 은 핀 (124) 이 그라운드 (130) 에 커플링되는지의 여부를 결정한다 (블록 140). 제어 시스템 (132) 이, 핀 (124) 이 그라운드 (130) 에 커플링되지 않음을 검출하면, 제어 시스템 (132) 은 마이크로SD 프로토콜을 이용하여 마이크로SD 카드 (120) 와 통신한다 (블록 142). 제어 시스템 (132) 이, 핀 (124) 이 그라운드 (130) 에 커플링되지 않음을 검출하면, 제어 시스템 (132) 은 UFS 프로토콜을 이용하여 UFS 카드 (122) 와 통신한다 (블록 144). 이 방식으로 카드 타입 검출을 위하여, UFS 카드 (122) 에 대한 컨택에 대응하지 않고 마이크로SD 카드 (120) 에 대한 컨택에 대응하는 기존의 핀 (124) 을 채택하는 것에 의해, 착탈가능 메모리 카드 리셉터클 (166) 은 추가적인 핀을 요구하거나 또는 증가된 카드 초기화 시간을 야기함이 없이, 마이크로SD 카드 (120) 와 UFS 카드 (122) 간을 구별가능하다.
본 개시물이 UFS 와 마이크로SD 착탈가능 메모리 카드들 간을 구별하는 것에 초점을 맞추고 있지만, 본원에 개시된 양태들은 또한, UFS 와 SD 착탈가능 메모리 카드들의 다른 변형 간을 구별하도록 구성될 수도 있음을 주지해야 한다. SD 착탈가능 메모리 카드들의 이러한 다른 변형들은 SD, 미니SD, SDHC, 미니SDHC, 마이크로SDHC, 및 SDXC 타입 카드를 포함하지만 이들에 제한되지 않는다.
본원에 개시된 양태들에 따른 착탈가능 멤리 카드 타입 검출 시스템들 및 방법들은 임의의 프로세서 기반 디바이스에 제공되거나 또는 통합될 수도 있다. 예들은 비제한적으로, 셋톱박스, 엔터테인먼트 유닛, 네비게이션 디바이스, 통신 디바이스, 고정된 위치확인 데이터 유닛, 모바일 위치확인 데이터 유닛, 모바일 폰, 셀룰라 폰, 컴퓨터, 포터블 컴퓨터, 데스크톱 컴퓨터, 개인 휴대 정보 단말기 (PDA), 모니터, 컴퓨터 모니터, 텔레비전, 튜너, 라디오, 위성 라디오, 뮤직 플레이어, 디지털 뮤직 플레이어, 포터블 뮤직 플레이어, 디지털 비디오 플레이어, 비디오 플레이어, 디지털 비디오 디스크 (DVD) 플레이어, 및 포터블 디지털 비디오 플레이어를 포함한다.
이러한 점에서, 도 8 은 도 5a 및 도 5b 에 예시된 착탈가능 메모리 카드 리셉터클 (34); 도 6a 및 도 6b 에 예시된 착탈가능 메모리 카드 리셉터클 (66); 또는 도 7a 및 도 7b 에 예시된 착탈가능 메모리 카드 리셉터클 (116) 를 채택할 수 있는 프로세서 기반 시스템 (146) 의 일 예를 예시한다. 이 예에서, 프로세서 기반 시스템 (146) 은 각각이 하나 이상의 프로세서들 (150) 을 포함하는 하나 이상의 중앙 프로세싱 유닛들 (CPU들)(148) 을 포함한다. CPU(들)(148) 은 일시적으로 저장된 데이터에 대한 고속 액세스를 위하여 프로세서(들)(150) 에 커플링된 캐시 메모리 (152) 를 가질 수도 있다. CPU(들)(148) 은 시스템 버스 (154) 에 커플링되며, 프로세서 기반 시스템 (146) 내에 포함된 디바이스들을 상호커플링할 수 있다. 잘 알려진 바와 같이, CPU(들)(148) 은 시스템 버스 (154) 상에서 어드레스, 제어, 및 데이터 정보를 교환하는 것에 의해 이들의 다른 디바이스들과 통신한다. 예를 들어, CPU(들)(148) 은 메모리 제어기 (156) 에 버스 트랜잭션 요청들을 통신할 수 있다.
다른 디바이스들은 시스템 버스 (154) 에 접속될 수 있다. 도 8 에 예시된 바와 같이, 이들 디바이스들은 예들로서, 메모리 시스템 (158), 하나 이상의 입력 디바이스들 (160), 하나 이상의 출력 디바이스들 (162), 하나 이상의 네트워크 인터페이스 디바이스들 (164) 및 하나 이상의 디스플레이 제어기들 (166) 을 포함할 수 있다. 입력 디바이스(들)(160) 은 입력 키들, 스위치들, 음성 프로세서들 등을 포함하지만 이들에 제한되지 않는 임의의 타입의 입력 디바이스를 포함할 수 있다. 출력 디바이스(들)(162) 은 오디오, 비디오, 다른 비쥬얼 표시기들 등을 포함하지만 이들에 제한되지 않는 임의의 타입의 출력 디바이스를 포함할 수 있다. 네트워크 인터페이스 디바이스(들)(164) 은 네트워크 (168) 에 데이터를 그리고 네트워크로부터 데이터를 교환하는 것을 허용하도록 구성된 임의의 디바이스들일 수 있다. 네트워크 (168) 는 유선 또는 무선 네트워크, 사설 또는 공용 네트워크, 근거리 네트워크 (LAN), 광역 근거리 네트워크 (WLAN) 및 인터넷을 포함하지만 이들에 제한되지 않는 임의의 타입의 네트워크일 수 있다. 네트워크 인터페이스 디바이스(들)(164) 은 임의의 타입의 원하는 통신 프로토콜을 지원하도록 구성될 수 있다. 메모리 시스템 (158) 은 하나 이상의 메모리 유닛들 (170(0)-170(N)) 을 포함할 수 있다.
CPU(들)(148) 은 또한, 하나 이상의 디스플레이들 (172) 에 전송된 정보를 제어하도록 시스템 버스 (154) 를 통하여 디스플레이 제어기(들)(166) 에 액세스하도록 구성될 수도 있다. 디스플레이 제어기(들)(166) 은 디스플레이(들)(172) 에 적절한 포맷으로 디스플레이되도록 정보를 프로세싱하는 하나 이상의 비디오 프로세서들 (174) 을 통하여 디스플레이될 디스플레이(들)(172) 에 정보를 전송한다. 디스플레이(들)(172) 은 음극선관 (CRT), 액정 디스플레이 (LCD), 플라즈마 디스플레이 등을 포함하지만 이들에 제한되지 않은 임의의 타입의 디스플레이를 포함할 수 있다.
당해 기술 분야의 당업자는 또한 본 개시물에 개시된 양태들과 연계하여 설명된 다양한 예증적인 논리 블록들, 모듈들, 회로들, 및 알고리즘들이 전자 하드웨어, 메모리에 또는 다른 컴퓨터 판독가능 매체에 저장되고 프로세서 또는 다른 프로세싱 디바이스에 의해 실행된 명령들, 또는 이들 양자의 조합으로서 구현될 수도 있음을 또한 알 수 있을 것이다. 본원에 설명된 호스트들 또는 디바이스들은 예들로서, 임의의 회로, 하드웨어 컴포넌트, 집적 회로 (IC), 또는 IC 칩에서 채택될 수도 있다. 본원에 개시된 메모리는 임의의 타입 또는 사이즈의 메모리일 수도 있으며, 임의의 타입의 원하는 정보를 저장하도록 구성될 수도 있다. 이러한 상호교환가능성을 명확하게 설명하기 위해, 다양한 예시적인 컴포넌트들, 블록들, 모듈들, 회로들, 및 단계들을 그들의 기능적 관점에서 일반적으로 위에서 설명되었다. 이러한 기능성이 어떻게 구현되는지는 전체 시스템에 부여되는 특정 애플리케이션, 설계 선택들 및/또는 설계 제약들에 의존한다. 당업자들은 각각의 특정 애플리케이션을 위해 다양한 방식들로 설명된 기능을 구현할 수도 있으나, 그러한 구현 결정들이 본 개시물의 범위로부터 벗어나게 하는 것으로 해석되어서는 안된다.
본 개시물에서 개시된 양태들과 연계하여 설명된 여러가지 예증적인 논리 블록들, 모듈들, 및 회로들은 본원에서 개시된 기능들을 수행하도록 설계된, 프로세서, 디지털 신호 프로세서 (DSP), 주문형 반도체 (ASIC), 필드 프로그래머블 게이트 어레이 (FPGA) 또는 다른 프로그래머블 로직 디바이스, 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 이들의 임의의 조합에 의해 구현되거나 수행될 수도 있다. 프로세서는 마이크로프로세서일 수도 있지만, 대안에서, 프로세서는 임의의 통상적인 프로세서, 제어기, 마이크로제어기, 또는 상태 머신일 수도 있다. 프로세서는 또한 컴퓨팅 디바이스들의 조합, 예를 들면, DSP와 마이크로프로세서의 조합, 복수의 마이크로프로세서들, DSP 코어와 연계한 하나 이상의 마이크로프로세서들, 또는 임의의 다른 그러한 구성으로 구현될 수도 있다.
본원에 개시된 양태들은 하드웨어에서, 그리고 하드웨어에 저장된 명령들로 구현될 수도 있고, 예를 들어, RAM(Randdom Access Memory), 플래시 메모리, ROM (Read Only Memory), EPROM (Electrically Programmable ROM), EEPROM (Electrically Erasable Programmable ROM), 레지스터, 하드디스크, 착탈가능 디스크, CD-ROM, 또는 당해 기술에 공지된 임의의 다른 형태의 저장 매체 내에 있을 수도 있다. 예시적인 저장 매체는 프로세서에 커플링되어, 프로세가 저장 매체로부터 정보를 판독하거나 저장 매체에 정보를 기록할 수 있다. 대안에서, 저장 매체는 프로세서에 통합될 수도 있다. 프로세서와 저장 매체는 ASIC 내에 있을 수도 있다. ASIC 은 원격 스테이션 내에 있을 수도 있다. 대안에서, 프로세서 및 저장 매체는 원격 스테이션, 기지국 또는 서버에 개별 컴포넌트들로서 있을 수도 있다.
또한, 본원의 예시적인 양태들의 어느 것에서 설명된 동작 단계들은 예들 및 논의를 제공하기 위해 설명된 것임을 주지해야 한다. 설명된 동작들은 예시된 시퀀스들 이외에 상이한 다수의 시퀀스들로 수행될 수도 있다. 또한, 단일 동작 단계로 설명된 동작들은 복수의 상이한 단계들로 실제 수행될 수도 있다. 추가로, 예시적인 양태들에서 설명된 하나 이상의 동작 단계들은 결합될 수도 있다. 흐름도에서 예시된 동작 단계들은 당해 기술분야의 당업자에 자명한 바와 같이, 다수의 상이한 변경들을 겪을 수도 있음이 이해되어야 한다. 당업자라면, 정보 및 신호들이 임의의 다양한 상이한 기술들 및 기법들을 사용하여 표현될 수도 있음을 이해할 것이다. 예를 들면, 상기 설명을 통해 참조될 수도 있는 데이터, 명령들, 커맨드들, 정보, 신호들, 비트들, 심볼들, 및 칩들은 전압들, 전류들, 전자기파들, 자기장들 또는 자기 입자들, 광학 필드들 또는 입자들, 이들의 임의의 조합에 의해 표현될 수도 있다.
앞서의 본 개시물의 설명은 당업자들이 개시물을 제조하거나 이용하는 것을 가능하게 하기 위해 제공된다. 본 개시물의 다양한 수정들이 당업자들에게 쉽게 자명할 것이고, 본원에 정의된 일반적인 원리들은 본 개시물의 사상 또는 범위를 벗어나지 않으면서 다양한 변형들에 적용될 수도 있다. 따라서, 본 개시는 본원에 설명된 예들 및 설계들로 제한되지 않으며, 본원에 개시된 원리들 및 신규한 특징들과 일치하는 가장 넓은 범위가 부여되어야 한다.

Claims (30)

  1. 착탈가능 메모리 카드들 (removable memory cards) 을 수용하기 위한 착탈가능 메모리 카드 리셉터클로서,
    삽입된 착탈가능 메모리 카드 상의 대응하는 컨택과 동작가능하게 커플링하도록 구성된 핀을 포함하는 하우징; 및
    상기 하우징의 상기 핀에 동작가능하게 커플링된 제어 시스템으로서, 상기 제어 시스템은 상기 대응하는 컨택이 미리-정의된 전압에 커플링되는지의 여부를 검출하도록 구성되는, 상기 제어 시스템을 포함하는, 착탈가능 메모리 카드 리셉터클.
  2. 제 1 항에 있어서,
    상기 제어 시스템은 또한:
    상기 대응하는 컨택이 상기 미리-정의된 전압에 커플링되지 않으면, 시큐어 디지털 (Secure Digital; SD) 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하고; 그리고
    상기 대응하는 컨택이 상기 미리-정의된 전압에 커플링되면, 유니버설 플래시 스토리지 (Universal Flash Storage; UFS) 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  3. 제 2 항에 있어서,
    상기 제어 시스템은 상기 대응하는 컨택이 상기 미리-정의된 전압에 커플링되지 않으면, 마이크로 시큐어 디지털 (micro Secure Digital; microSD; 마이크로SD) 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  4. 제 1 항에 있어서,
    상기 제어 시스템은 또한, 상기 착탈가능 메모리 카드 리셉터클에 상기 착탈가능 메모리 카드의 삽입을 검출하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  5. 제 1 항에 있어서,
    상기 미리-정의된 전압은 그라운드 및 공급 전압으로 이루어지는 그룹으로부터 선택되는, 착탈가능 메모리 카드 리셉터클.
  6. 제 5 항에 있어서,
    상기 제어 시스템은 풀-업 저항기를 더 포함하는, 착탈가능 메모리 카드 리셉터클.
  7. 제 6 항에 있어서,
    상기 제어 시스템은 상기 풀-업 저항기 양단에 걸쳐 전류가 존재하는지의 여부를 검출하도록 구성되는 것에 의해, 상기 대응하는 컨택이 상기 미리-정의된 전압에 커플링되는지의 여부를 검출하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  8. 제 7 항에 있어서,
    상기 제어 시스템은 전류가 상기 풀-업 저항기 양단에 걸쳐 존재하면, 상기 대응하는 컨택이 그라운드에 커플링됨을 검출하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  9. 제 7 항에 있어서,
    제어 회로는 전류가 상기 풀-업 저항기 양단에 걸쳐 존재하지 않으면, 상기 대응하는 컨택이 그라운드에 커플링되지 않음을 검출하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  10. 제 1 항에 있어서,
    상기 핀은 상기 삽입된 착탈가능 메모리 카드 상의 DAT2 컨택과 동작가능하게 커플링하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  11. 착탈가능 메모리 카드들을 수용하기 위한 리셉터클에 삽입된 착탈가능 메모리 카드의 타입을 검출하는 방법으로서,
    삽입된 착탈가능 메모리 카드 상의 대응하는 컨택이 미리-정의된 전압에 커플링되는지의 여부를 검출하는 단계를 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  12. 제 11 항에 있어서,
    상기 대응하는 컨택이 상기 미리-정의된 전압에 커플링되지 않으면, 시큐어 디지털 (SD) 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하는 단계; 및
    상기 대응하는 컨택이 상기 미리-정의된 전압에 커플링되면, 유니버설 플래시 스토리지 (UFS) 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하는 단계를 더 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  13. 제 11 항에 있어서,
    상기 대응하는 컨택이 상기 미리-정의된 전압에 커플링되지 않으면, 마이크로 시큐어 디지털 (마이크로SD) 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하는 단계를 더 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  14. 제 11 항에 있어서,
    상기 착탈가능 메모리 카드들을 수용하기 위한 상기 리셉터클에 상기 착탈가능 메모리의 삽입을 검출하는 단계를 더 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  15. 제 11 항에 있어서,
    상기 미리-정의된 전압은 그라운드 및 공급 전압으로 이루어지는 그룹으로부터 선택되는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  16. 제 15 항에 있어서,
    상기 삽입된 착탈가능 메모리 카드 상의 상기 대응하는 컨택이 상기 미리-정의된 전압에 커플링되는지의 여부를 검출하는 단계는, 전류가 풀업 저항기 양단에 걸쳐 존재하는지의 여부를 검출하는 단계를 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  17. 제 16 항에 있어서,
    상기 대응하는 컨택이 그라운드에 커플링됨을 검출하는 것은, 전류가 상기 풀업 저항기 양단에 걸쳐 존재함을 검출하는 것을 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  18. 제 16 항에 있어서,
    상기 대응하는 컨택이 그라운드에 커플링되지 않음을 검출하는 것은, 전류가 상기 풀업 저항기 양단에 걸쳐 존재하지 않음을 검출하는 것을 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  19. 착탈가능 메모리 카드들을 수용하기 위한 착탈가능 메모리 카드 리셉터클로서,
    제어 회로에 커플링된 핀을 포함하는 하우징;
    상기 제어 회로에 커플링된 타입 스위치로서, 상기 타입 스위치는 상이한 폼 팩터들에 기초하여 착탈가능 메모리 카드들의 타입들 간을 구별하도록 구성되는, 상기 타입 스위치; 및
    착탈가능 메모리 카드 리셉터클에 삽입된 상기 착탈가능 메모리 카드의 상기 타입을 검출하기 위해 상기 타입 스위치로부터 타입 신호를 수신하도록 구성된 소프트웨어를 포함하는 상기 제어 회로를 포함하는, 착탈가능 메모리 카드 리셉터클.
  20. 제 19 항에 있어서,
    상기 제어 회로에 커플링된 삽입 스위치로서, 상기 삽입 스위치는 착탈가능 메모리 카드의 삽입을 검출하도록 구성되는, 상기 삽입 스위치; 및
    상기 착탈가능 메모리 카드가 상기 착탈가능 메모리 카드 리셉터클에 삽입될 때를 검출하기 위해 상기 삽입 스위치로부터 삽입 신호를 수신하도록 또한 구성되는 소프트웨어를 포함하는 상기 제어 회로를 더 포함하는, 착탈가능 메모리 카드 리셉터클.
  21. 제 20 항에 있어서,
    상기 제어 회로는 상기 핀에 검출 신호를 제공하도록 또한 구성되는 상기 소프트웨어를 포함하는, 착탈가능 메모리 카드 리셉터클.
  22. 제 21 항에 있어서,
    상기 제어 회로는:
    제 1 시점에서 상기 착탈가능 메모리 카드의 삽입을 표시하는 상기 검출 신호를 상기 핀에 제공하고; 그리고
    상기 제 1 시점 이후인 제 2 시점에서, 상기 삽입된 착탈가능 메모리 카드의 상기 타입을 표시하는 상기 검출 신호를 상기 핀에 제공하도록
    또한 구성되는 상기 소프트웨어를 포함하는, 착탈가능 메모리 카드 리셉터클.
  23. 제 21 항에 있어서,
    상기 핀에 동작가능하게 커플링된 제어 시스템을 더 포함하고,
    상기 제어 시스템은:
    상기 삽입된 착탈가능 메모리 카드의 상기 타입이 시큐어 디지털 (SD) 임을 상기 검출 신호가 표시하면, SD 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하고; 그리고
    상기 삽입된 착탈가능 메모리 카드의 상기 타입이 유니버설 플래시 스토리지 (UFS) 임을 상기 검출 신호가 표시하면, UFS 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  24. 제 23 항에 있어서,
    상기 제어 시스템은 또한, 상기 삽입된 착탈가능 메모리 카드의 상기 타입이 마이크로 시큐어 디지털 (마이크로SD) 임을 상기 검출 신호가 표시하면, 마이크로SD 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하도록 구성되는, 착탈가능 메모리 카드 리셉터클.
  25. 착탈가능 메모리 카드들을 수용하기 위한 리셉터클에 배치된 착탈가능 메모리 카드의 타입을 검출하는 방법으로서,
    타입 스위치를 이용하여 상이한 폼 팩터들에 기초하여 착탈가능 메모리 카드들의 타입들 간을 구별하는 단계; 및
    착탈가능 메모리 카드 리셉터클에 삽입된 상기 착탈가능 메모리 카드의 타입을 검출하기 위해, 상기 타입 스위치로부터 타입 신호를 제어 회로에 의해 수신하는 단계를 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  26. 제 25 항에 있어서,
    삽입 스위치를 이용하여 착탈가능 메모리 카드의 삽입을 검출하는 단계; 및
    상기 착탈가능 메모리 카드가 상기 착탈가능 메모리 카드 리셉터클에 삽입될 때를 검출하기 위해, 상기 삽입 스위치로부터 삽입 신호를 상기 제어 회로에 의해 수신하는 단계를 더 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  27. 제 26 항에 있어서,
    상기 착탈가능 메모리 카드 리셉터클의 하우징의 핀에 검출 신호를 상기 제어 회로에 의해 제공하는 단계를 더 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  28. 제 27 항에 있어서,
    제 1 시점에서 상기 착탈가능 메모리 카드의 삽입을 표시하는 상기 검출 신호를 상기 핀에 제공하는 단계; 및
    상기 제 1 시점 이후인 제 2 시점에서, 상기 삽입된 착탈가능 메모리 카드의 상기 타입을 표시하는 상기 검출 신호를 상기 핀에 제공하는 단계를 더 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  29. 제 27 항에 있어서,
    상기 삽입된 착탈가능 메모리 카드의 상기 타입이 시큐어 디지털 (SD) 임을 상기 검출 신호가 표시하면, SD 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하는 단계; 및
    상기 삽입된 착탈가능 메모리 카드의 상기 타입이 유니버설 플래시 스토리지 (UFS) 임을 상기 검출 신호가 표시하면, UFS 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하는 단계를 더 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
  30. 제 29 항에 있어서,
    상기 삽입된 착탈가능 메모리 카드의 상기 타입이 마이크로 시큐어 디지털 (마이크로SD) 임을 상기 검출 신호가 표시하면, 마이크로SD 프로토콜을 이용하여 상기 삽입된 착탈가능 메모리 카드와 통신하는 단계를 더 포함하는, 착탈가능 메모리 카드의 타입을 검출하는 방법.
KR1020167033832A 2014-06-04 2015-06-02 착탈가능 메모리 카드 타입 검출 시스템들 및 방법들 KR101864063B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/295,653 2014-06-04
US14/295,653 US9552318B2 (en) 2014-06-04 2014-06-04 Removable memory card type detection systems and methods
PCT/US2015/033649 WO2015187605A1 (en) 2014-06-04 2015-06-02 Removable memory card type detection systems and methods

Publications (2)

Publication Number Publication Date
KR20170013887A true KR20170013887A (ko) 2017-02-07
KR101864063B1 KR101864063B1 (ko) 2018-06-01

Family

ID=53783287

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020167033832A KR101864063B1 (ko) 2014-06-04 2015-06-02 착탈가능 메모리 카드 타입 검출 시스템들 및 방법들

Country Status (6)

Country Link
US (1) US9552318B2 (ko)
EP (1) EP3152669B1 (ko)
JP (1) JP6181329B1 (ko)
KR (1) KR101864063B1 (ko)
CN (1) CN106716391B (ko)
WO (1) WO2015187605A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190083242A (ko) * 2018-01-03 2019-07-11 삼성전자주식회사 메모리 카드 및 전자 시스템
KR20190102955A (ko) * 2018-02-27 2019-09-04 도시바 메모리 가부시키가이샤 정보 처리 장치 및 스토리지 디바이스

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102207114B1 (ko) * 2014-06-12 2021-01-25 삼성전자주식회사 메모리 카드 인터페이스 및 이를 포함하는 전자 장치, 이의 운용 방법
US11037042B2 (en) 2016-12-29 2021-06-15 Samsung Electronics Co., Ltd. Semiconductor integrated circuit cards and communication systems including the same
KR20180077727A (ko) 2016-12-29 2018-07-09 삼성전자주식회사 반도체 집적 회로 카드 및 이를 포함하는 통신 시스템
KR20180095765A (ko) 2017-02-17 2018-08-28 삼성전자주식회사 스토리지 장치 및 스토리지 장치의 동작 방법
US11163348B2 (en) 2018-05-03 2021-11-02 Samsung Electronics Co., Ltd. Connectors that connect a storage device and power supply control device, and related power supply control devices and host interface devices
KR20190131713A (ko) * 2018-05-17 2019-11-27 삼성전자주식회사 범용 플래시 메모리, 다양한 종류의 메모리 장치와 연결 가능한 커넥터를 포함하는 전자장치 및 그 제어 방법
CN111428839A (zh) * 2018-12-20 2020-07-17 华为技术有限公司 一种存储卡、连接器以及功能卡的识别方法
CN111783484A (zh) * 2019-04-04 2020-10-16 深圳市江波龙电子股份有限公司 一种存储卡的识别方法、电子设备以及计算机存储介质
US11137932B2 (en) * 2019-12-02 2021-10-05 Western Digital Technologies, Inc. Pad indication for device capability
JP7493369B2 (ja) * 2020-03-30 2024-05-31 キヤノン株式会社 通信装置、制御方法、及びプログラム
CN111930395B (zh) * 2020-08-20 2023-03-07 展讯通信(上海)有限公司 智能终端的程序下载方法和智能终端
TWI757057B (zh) * 2021-01-18 2022-03-01 香港商冠捷投資有限公司 自動偵測裝置
US20240210464A1 (en) * 2022-12-27 2024-06-27 Intelligent Memory Limited Autonomous detection of memory insertion into test equipment without requiring power to the tester unit

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020179706A1 (en) * 2001-05-31 2002-12-05 Junko Nishigata Information reproduction apparatus
KR20060057794A (ko) * 2004-11-24 2006-05-29 삼성전자주식회사 휴대용 단말기에서 멀티미디어카드의 삽입을 인식하기위한 장치 및 방법
KR20060109030A (ko) * 2005-04-15 2006-10-19 주식회사 디엠스토리지 에스디 카드 타입의 외장을 갖는 유에스비 카드 및 이를위한 인터페이스
US20080076301A1 (en) * 2005-12-22 2008-03-27 Chih-Yuan Liu Receptacles for removable electrical interface devices

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0950497A (ja) 1995-08-09 1997-02-18 Hitachi Ltd 電子マネー情報転送装置
US6168077B1 (en) * 1998-10-21 2001-01-02 Litronic, Inc. Apparatus and method of providing a dual mode card and reader
JP2001067303A (ja) * 1999-08-24 2001-03-16 Toshiba Corp カード利用装置及び同装置におけるカード利用方法
US6438638B1 (en) * 2000-07-06 2002-08-20 Onspec Electronic, Inc. Flashtoaster for reading several types of flash-memory cards with or without a PC
EP1411705B1 (en) * 2001-07-25 2008-10-01 Sony Corporation Interface apparatus
TW542378U (en) 2002-02-08 2003-07-11 C One Technology Corp Multi-functional electronic card capable of detecting a card insertion
JP3655597B2 (ja) * 2002-03-25 2005-06-02 株式会社東芝 電子機器、電子カード、及びカード識別方法
KR100618814B1 (ko) 2003-07-04 2006-08-31 삼성전자주식회사 다중 호스트 인터페이스를 지원하는 스마트 카드 겸용이동형 저장 장치 및 이에 대한 인터페이스 방법
TW200506733A (en) * 2003-08-15 2005-02-16 Via Tech Inc Apparatus and method for the co-simulation of CPU and DUT modules
CN200976402Y (zh) 2006-09-15 2007-11-14 东莞捷仕美电子有限公司 微小型存储卡通用连接器
JP4930021B2 (ja) * 2006-12-06 2012-05-09 ソニー株式会社 メモリカード
US7970972B2 (en) * 2007-04-20 2011-06-28 Panasonic Corporation Insertion/removal detector
US20100125689A1 (en) * 2008-11-20 2010-05-20 Mediatek Inc. Electronic apparatus capable of receiving different types of memory cards
US7899967B2 (en) * 2008-11-24 2011-03-01 Mediatek Inc. Systems for accessing memory card and methods for accessing memory card by a control unit
US20100205341A1 (en) * 2009-02-11 2010-08-12 Singim International Corp. Card recognition method for micro sd adapter
EP2465040A1 (en) 2009-08-14 2012-06-20 SanDisk IL Ltd. Dual interface card with backward and forward compatibility
US8301822B2 (en) 2009-09-23 2012-10-30 Sandisk Il Ltd. Multi-protocol storage device bridge
US9288528B2 (en) * 2011-05-26 2016-03-15 Electronic Imp Incorporated Modularized control system to enable networked control and sensing of other devices
US20120315781A1 (en) 2011-06-13 2012-12-13 Hon Hai Precision Industry Co., Ltd. Card connector with rear latch
US9674310B2 (en) * 2013-08-19 2017-06-06 Qualcomm Incorporated Operating M-PHY based communications over mass storage-based interfaces, and related connectors, systems and methods
US9367447B2 (en) * 2013-11-15 2016-06-14 Qualcomm Incorporated Removable memory card discrimination systems and methods

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020179706A1 (en) * 2001-05-31 2002-12-05 Junko Nishigata Information reproduction apparatus
KR20060057794A (ko) * 2004-11-24 2006-05-29 삼성전자주식회사 휴대용 단말기에서 멀티미디어카드의 삽입을 인식하기위한 장치 및 방법
KR20060109030A (ko) * 2005-04-15 2006-10-19 주식회사 디엠스토리지 에스디 카드 타입의 외장을 갖는 유에스비 카드 및 이를위한 인터페이스
US20080076301A1 (en) * 2005-12-22 2008-03-27 Chih-Yuan Liu Receptacles for removable electrical interface devices

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190083242A (ko) * 2018-01-03 2019-07-11 삼성전자주식회사 메모리 카드 및 전자 시스템
KR20190102955A (ko) * 2018-02-27 2019-09-04 도시바 메모리 가부시키가이샤 정보 처리 장치 및 스토리지 디바이스

Also Published As

Publication number Publication date
JP6181329B1 (ja) 2017-08-16
WO2015187605A1 (en) 2015-12-10
JP2017526026A (ja) 2017-09-07
KR101864063B1 (ko) 2018-06-01
EP3152669A1 (en) 2017-04-12
US20150356040A1 (en) 2015-12-10
US9552318B2 (en) 2017-01-24
CN106716391B (zh) 2019-03-05
EP3152669B1 (en) 2021-07-14
CN106716391A (zh) 2017-05-24

Similar Documents

Publication Publication Date Title
KR101864063B1 (ko) 착탈가능 메모리 카드 타입 검출 시스템들 및 방법들
CA2926840C (en) Removable memory card discrimination systems and methods
KR101678348B1 (ko) 대용량 스토리지-기반 인터페이스들을 통한 m-phy 기반 통신들의 동작, 및 관련된 커넥터들, 시스템들, 및 방법들
US9514832B2 (en) Access apparatus of memory card and control method thereof
US20040156151A1 (en) Enhanced power switch device enabling modular USB PC Cards
KR20160098444A (ko) 다수의 메모리 기술들에 대한 플랫폼 지원을 제공하는 장치, 시스템 및 방법
US20070257116A1 (en) Interface detection method of a multiple mode micro memory card
US8977198B2 (en) Communication method between electronic appliances, and corresponding appliances
US11847087B2 (en) Systems and methods for chip operation using serial peripheral interface (SPI) with reduced pin options
US20170014165A1 (en) Pedicle screw engaging control instrument with a guidewire capturing system
CN109102057B (zh) 一种信息处理方法以及电子设备
US20060098507A1 (en) Bridging circuit
JP2010015431A (ja) ホストコントローラ、情報処理装置及び電子機器

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant