KR20160035916A - Power module package and method of manufacturing the same - Google Patents
Power module package and method of manufacturing the same Download PDFInfo
- Publication number
- KR20160035916A KR20160035916A KR1020140127868A KR20140127868A KR20160035916A KR 20160035916 A KR20160035916 A KR 20160035916A KR 1020140127868 A KR1020140127868 A KR 1020140127868A KR 20140127868 A KR20140127868 A KR 20140127868A KR 20160035916 A KR20160035916 A KR 20160035916A
- Authority
- KR
- South Korea
- Prior art keywords
- resin case
- metal plate
- circuit board
- semiconductor element
- power module
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/072—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/43—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
Description
전력 모듈 패키지 및 그 제조방법에 관한 것이다.
To a power module package and a manufacturing method thereof.
최근 산업용 전력 반도체 모듈 패키지는 부품이 실장되고, 와이어 본딩을 통해 회로가 연결된 기판을 방열판에 접합을 한 후, 사출한 케이스를 이용하여 회로를 보호하는 구조로 제작이 된다.
Recently, an industrial power semiconductor module package is manufactured in a structure in which a component is mounted, a substrate to which a circuit is connected through wire bonding is bonded to a heat sink, and a circuit is protected using an injected case.
일 측면은 밀봉 성능이 우수한 전력 모듈 패키지를 제공하는 것이다.One aspect is to provide a power module package having excellent sealing performance.
다른 측면은 접합 불량을 방지하여 신뢰성을 향상시킨 전력 모듈 패키지를 제공하는 것이다.Another aspect is to provide a power module package that improves reliability by preventing junction failure.
또 다른 측면은 간소화된 공정을 통해서 불량 발생을 최소화할 수 있는 전력 모듈 패키지의 제조방법을 제공하는 것이다.
Another aspect is to provide a method of manufacturing a power module package that can minimize the occurrence of defects through a simplified process.
일 실시예에 따른 전력 모듈 패키지는 외부접속단자가 일체 성형된 수지 케이스와, 측면에 결합부를 가지며, 상기 결합부와 상기 수지 케이스의 내측이 결합된 형태로 상기 수지 케이스와 일체 성형되어 상기 수지 케이스의 저부를 밀봉하는 금속판(metal plate)을 포함한다.
The power module package according to an embodiment includes a resin case integrally molded with an external connection terminal and a coupling part formed on a side surface of the coupling part and integrally formed with the resin case so that the coupling part and the inside of the resin case are coupled, And a metal plate which seals the bottom portion of the metal plate.
일 실시예에 따른 전력 모듈 패키지의 제조방법은 외부접속단자와 금속판을 수지 케이스와 일체 성형하여 금속판의 측면에 형성된 결합부와 상기 수지 케이스의 내측이 결합된 형태로 상기 금속판에 의해 상기 수지 케이스의 저부를 밀봉시키는 단계를 포함한다.
A method of manufacturing a power module package according to an exemplary embodiment of the present invention is a method of manufacturing a power module package in which a metal plate is integrally formed with a resin case and an engaging portion formed on a side surface of a metal plate is coupled with an inner side of the resin case, And sealing the bottom.
도 1은
본 발명의 일 실시예에 따른 전력 모듈 패키지를 나타낸 단면도이다.
도 2는 본 발명의 일 실시예에 따른 전력 모듈 패키지의 금속판을 나타낸 단면도이다.
도 3은 본 발명의 다른 실시예에 따른 전력 모듈 패키지의 금속판을 나타낸 단면도이다.
도 4는 본 발명의 또 다른 실시예에 따른 전력 모듈 패키지의 금속판을 나타낸 단면도이다.
도 5는 본 발명의 또 다른 실시예에 따른 전력 모듈 패키지의 금속판을 나타낸 단면도이다.
도 6은 본 발명의 또 다른 실시예에 따른 전력 모듈 패키지의 금속판을 나타낸 단면도이다.
도 7은 본 발명의 일 실시예에 따른 전력 모듈 패키지의 제조방법을 나타낸 순서도이다.
도 8 내지 도 12는 본 발명의 일 실시예에 따른 전력 모듈 패키지의 제조방법을 공정순으로 도시한 공정 단면도이다.1 is a cross-sectional view illustrating a power module package according to an embodiment of the present invention.
2 is a cross-sectional view illustrating a metal plate of a power module package according to an embodiment of the present invention.
3 is a cross-sectional view illustrating a metal plate of a power module package according to another embodiment of the present invention.
4 is a cross-sectional view of a metal plate of a power module package according to another embodiment of the present invention.
5 is a cross-sectional view illustrating a metal plate of a power module package according to another embodiment of the present invention.
6 is a cross-sectional view illustrating a metal plate of a power module package according to another embodiment of the present invention.
7 is a flowchart illustrating a method of manufacturing a power module package according to an embodiment of the present invention.
8 to 12 are process cross-sectional views illustrating a method of manufacturing a power module package according to an embodiment of the present invention in order of process.
본 발명의 특징 및 이점들은 첨부도면에 의거한 다음의 상세한 설명으로 더욱 명백해질 것이다.The features and advantages of the present invention will become more apparent from the following detailed description based on the accompanying drawings.
이에 앞서 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이고 사전적인 의미로 해석되어서는 아니되며, 발명자가 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념을 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적 사상에 부합되는 의미와 개념으로 해석되어야만 한다.Prior to that, terms and words used in the present specification and claims should not be construed in a conventional and dictionary sense, and the inventor can properly define the concept of a term to describe its invention in the best possible way It should be construed as meaning and concept consistent with the technical idea of the present invention.
본 명세서에서 각 도면의 구성요소들에 참조번호를 부가함에 있어서, 동일한 구성 요소들에 한해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 번호를 가지도록 하고 있음에 유의하여야 한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서에서, 제1, 제2 등의 용어는 하나의 구성요소를 다른 구성요소로부터 구별하기 위해 사용되는 것으로, 구성요소가 상기 용어들에 의해 제한되는 것은 아니다. 첨부 도면에 있어서, 일부 구성요소는 과장되거나 생략되거나 또는 개략적으로 도시되었으며, 각 구성요소의 크기는 실제 크기를 전적으로 반영하는 것은 아니다.
It should be noted that, in the present specification, the reference numerals are added to the constituent elements of the drawings, and the same constituent elements are assigned the same number as much as possible even if they are displayed on different drawings. In the following description, well-known functions or constructions are not described in detail since they would obscure the invention in unnecessary detail. In this specification, the terms first, second, etc. are used to distinguish one element from another, and the element is not limited by the terms. In the accompanying drawings, some of the elements are exaggerated, omitted or schematically shown, and the size of each element does not entirely reflect the actual size.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하기로 한다.
Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.
전력 모듈 패키지Power module package
도 1은 본 발명의 일 실시예에 따른 전력 모듈 패키지를 나타낸 단면도이다.
1 is a cross-sectional view illustrating a power module package according to an embodiment of the present invention.
도 1을 참조하면, 상기 전력 모듈 패키지(100)는 외부접속단자(20)가 일체 성형된 수지 케이스(10)와, 상기 수지 케이스(10)와 일체 성형되어 상기 수지 케이스(10)의 저부를 밀봉하는 금속판(30)과, 상기 금속판(30) 상에 형성된 회로 기판(40)과, 상기 회로 기판(40) 상에 실장된 반도체 소자(50)를 포함한다.
1, the
상기 수지 케이스(10)는 예를 들면, PPS(폴리페닐렌설파이드)와 같은 수지를 이용하여 외부접속단자(20) 및 금속판(30)을 인서트 사출 성형하여 일체로 제작된다.
The
상기 외부접속단자(20)는 예를 들어, L자 형으로 굽힘 가공되어 삽입되며, 상기 수지 케이스(10)의 상단으로 돌출되어 노출되는 단부를 구비한다. 상기 외부접속단자(20)는 구리 프레임으로 제작될 수 있다.
The
상기 금속판(30)은 측면에 결합부(31)를 가지며, 상기 결합부(31)와 상기 수지 케이스(10)의 내측이 결합된 형태로 상기 수지 케이스(10)와 일체 성형되어 상기 수지 케이스(10)의 저부를 밀봉한다.
The
상기 결합부(31)는 일체 성형 시 접합 특성 등 우수한 사출 품질을 확보할 수 있도록 홈부 또는 돌출부를 가질 수 있다. 상기 홈부 및 돌출부는 원형(타원형) 또는 다각형의 단면 형상을 갖도록 가공될 수 있다.
The
도 2 내지 도 6은 상기 금속판(30)의 결합부(31)의 다양한 형상을 예시적으로 나타낸 단면도이다.
Figs. 2 to 6 are sectional views exemplarily showing various shapes of the
도 2를 참조하면, 상기 결합부(31)에는 테이퍼진 단면 형상의 홈부(32)가 형성될 수 있다.
Referring to FIG. 2, a groove portion 32 having a tapered cross-sectional shape may be formed in the
도 3을 참조하면, 상기 결합부(31)에는 사각형의 단면 형상의 홈부(33)가 형성될 수 있다.
Referring to FIG. 3, the
도 4을 참조하면, 상기 결합부(31)에는 사각형의 단면 형상의 돌출부(34)가 형성될 수 있다.
Referring to FIG. 4, a protruding portion 34 having a rectangular cross-sectional shape may be formed in the
도 5를 참조하면, 상기 결합부(31)에는 원형 단면 형상의 돌출부(35)가 형성될 수 있다.
Referring to FIG. 5, the
도 6을 참조하면, 상기 결합부(31)에는 십자가 단면 형상의 돌출부(36)가 형성될 수 있다.
Referring to FIG. 6, the
상기와 같은 결합부(31)를 구비한 금속판(30)은 구리판 또는 알루미늄판으로 형성될 수 있다.
The
상기와 같이, 외부접속단자와 측면에 결합부를 갖는 금속판을 일체 성형에 의해 수지 케이스와 일체화함으로써 금속판이 고정틀 역할을 하여 휨(warpage) 현상을 방지할 수 있다.As described above, by integrally forming the metal plate having the external connection terminal and the engaging portion on the side surface with the resin case by integral molding, the metal plate acts as a fixed body, thereby preventing the warpage phenomenon.
뿐만 아니라, 일체 형성된 수지 케이스의 저부를 포함하여 완전 밀폐가 가능하여 밀봉부재의 누설 불량 등을 방지할 수 있다.
In addition, the sealing member can be completely sealed including the bottom portion of the integrally formed resin case, thereby preventing leakage of the sealing member.
상기 회로 기판(40)은 솔더(46)를 통해서 상기 금속판(30)에 고정될 수 있다.
The
상기 회로 기판(40)은 절연 기판(41)의 상면 및 하면에 DCB(Direct Copper Bonding) 법으로 형성된 복수의 금속 패턴(42, 43, 44)을 포함한다.
The
여기서, 상기 절연 기판(41)은 예를 들어, 알루미나(Al2O3) 소결체의 세라믹으로 구성되며, 상기 금속 패턴(42, 43, 44)들은 통상의 회로용 전도성 금속으로서, 구리를 주성분으로 하는 금속으로 구성될 수 있다.
Here, the
상기 절연 기판(41)의 상면에 형성된 금속 패턴(43) 상에는 솔더(45)를 통하여 적어도 하나의 반도체 소자(50)가 이면측(예를 들면, 컬렉터 전극측)을 접합시킨 상태에서 탑재된다.
At least one
상기 반도체 소자(50)는 전력 반도체 소자일 수 있다.The
상기 반도체 소자(50)는 예를 들어, 상측의 주면에 주전극(예를 들면, 이미터 전극)과 제어 전극(게이트 전극)을 가지며, 하측의 주면에 다른 주전극(예를 들면, 컬렉터 전극)을 갖는 IGBT 소자일 수 있다.The
상기 반도체 소자(50)는 상술한 IGBT 소자에 한정되지 않고, 파워 MOSFET(Metal Oxide Semiconductor Field Effect Transistor), 또는 FWD 소자일 수 있다.
The
상기 회로 기판(40)의 금속 패턴(42)과 상기 반도체 소자(50)는 와이어(60)를 통하여 접속되며, 또한, 상기 회로 기판(40) 및 상기 반도체 소자(50)는 와이어(60)를 통하여 상기 수지 케이스(10)에 고정된 외부접속단자(20)에 접속된다.
The
상기 반도체 소자(50)가 실장된 회로 기판(40)이 수용된 수지 케이스(10) 내부는 반도체 소자(50)와 와이어(60) 등의 보호를 목적으로 통상의 겔 충전에 의해 밀봉부재(70)로 밀봉된다. 상기 밀봉부재(70)로 사용되는 겔은 예를 들어, 실리콘을 베이스로 한 성분으로 구성될 수 있다.
The inside of the
상기와 같이 내부가 밀봉된 수지 케이스(10)의 상부에 덮개(80)가 형성되고 봉합된다.
A
전력 모듈 패키지의 제조방법Manufacturing method of power module package
도 7은 본 발명의 일 실시예에 따른 전력 모듈 패키지의 제조방법을 개략적으로 설명하기 위한 순서도이다.7 is a flowchart illustrating a method of manufacturing a power module package according to an embodiment of the present invention.
도 7을 참조하면, 상기 전력 모듈 패키지의 제조방법은 금속판을 준비하는 단계(S100)와, 외부접속단자, 금속판 및 수지 케이스를 일체 성형하는 단계(S200)와, 상기 금속판 상에 반도체 소자가 실장된 회로 기판을 배치하는 단계(S300)를 포함한다.
Referring to FIG. 7, the method of manufacturing the power module package includes preparing a metal plate (S100), integrally molding an external connection terminal, a metal plate, and a resin case (S200) And arranging the circuit board (S300).
이하, 도 8 내지 도 12에 공정순으로 도시한 공정 단면도를 참조하여 본 발명의 일 실시예에 따른 전력 모듈 패키지의 제조방법을 설명한다.
Hereinafter, a method of manufacturing a power module package according to an embodiment of the present invention will be described with reference to process sectional views shown in the order of steps in FIGS. 8 to 12.
우선, 수지 케이스 제작용의 인서트 성형기의 금형에 외부접속단자와 금속판을 세팅하고, 케이스 제작용 수지, 예를 들어 폴리페닐렌설파이드 수지를 이용하여 사출 성형하여 일체형 수지 케이스를 제작한다. First, an external connection terminal and a metal plate are set in a mold of an insert molding machine for manufacturing a resin case, and injection molding is performed using a case-making resin, for example, polyphenylene sulfide resin to produce an integral resin case.
상기와 같이 제작된 일체형 수지 케이스는, 도 8에 나타낸 바와 같이, 금속판(30)의 결합부(31)와 수지 케이스(10)의 내측이 결합되며, 또한 상기 금속판(30)에 의해 상기 수지 케이스(10)의 저부가 밀봉되는 구조를 갖는다.
As shown in Fig. 8, the integrally molded resin case thus manufactured is joined to the inner side of the
상기 외부접속단자(20)는 L자 형으로 굽힘 가공되어 삽입되며, 상기 수지 케이스(10)의 상단으로 돌출되어 노출되는 단부를 구비한다.
The
상기 금속판(30)의 결합부(31)에는 원형(타원형) 또는 다각형의 단면 형상을 갖는 홈부 또는 돌출부가 구비되어 일체 성형 시 접합 특성 등 사출 품질을 향상시킬 수 있다.The
상기 결합부(31)는 엔드밀과 같은 통상의 기계적 가공법을 이용하여 금속판(30)의 측면을 가공함으로써 형성될 수 있다.
The
상기와 같은 일체 성형을 통해서, 통상의 케이스 접합 공정, 예를 들어, 접착제 도포, 케이스 실장, 가열 등을 포함하는 일련의 과정을 생략할 수 있다.Through the above-described integral molding, a series of steps including a case bonding step, for example, application of an adhesive, case mounting, heating, and the like can be omitted.
또한, 금속판이 수지 케이스의 고정틀 기능을 함으로써 가열 공정에서 발생하는 기판 휨 현상을 억제할 수 있다.In addition, since the metal plate functions as a fixing frame of the resin case, it is possible to suppress the substrate warping phenomenon occurring in the heating step.
나아가, 통상 1차 와이어 본딩 공정 후 케이스 접합 공정을 위해 수행되던 가열 공정이 생략됨으로써 열에 의한 패드 산화를 막을 수 있어 본딩 품질을 향상시킬 수 있다.
In addition, since the heating process, which is usually performed for the case bonding process after the primary wire bonding process, is omitted, the oxidation of the pad due to heat can be prevented and the bonding quality can be improved.
다음, 도 9를 참조하면, 반도체 소자(50)가 실장된 회로 기판(40)을 솔더(46)를 이용하여 상기 일체형 수지 케이스(10) 내의 금속판(30) 상에 고정, 배치한다.
9, the
상기 회로 기판(40)은 절연 기판(41)의 상면 및 하면에 DCB(Direct Copper Bonding) 법으로 형성된 복수의 금속 패턴(42, 43, 44)을 포함한다.The
또한, 상기 반도체 소자(50)는 상기 절연 기판(41)의 상면에 형성된 금속 패턴(43) 상에 솔더(45)를 통하여 탑재된다.
The
상기 반도체 소자(50)는 전력 반도체 소자일 수 있다.
The
다음, 도 10을 참조하면, 와이어(60)를 이용하여 상기 회로 기판(40)의 금속 패턴(42)과 상기 반도체 소자(50)를 상호 접속시키고, 또한, 상기 회로 기판(40) 및 상기 반도체 소자(50)를 각각 상기 수지 케이스(10)에 고정된 외부접속단자(20)에 접속시킨다.
10, the
본 실시예에서는 상기와 같이 와이어 본딩 공정을 1회로 수행함으로써 통상의 2회 와이어 본딩 공정 대비 공정수를 감소시킬 수 있다.
In this embodiment, by performing the wire bonding process one time as described above, it is possible to reduce the number of process steps compared to the ordinary two-wire bonding process.
다음, 도 11을 참조하면, 상기 반도체 소자(50)가 실장된 회로 기판(40)이 수용된 수지 케이스(10) 내부를 예를 들어, 실리콘 겔과 같은 겔형 충전재 등을 이용하여 충전하고 경화시킴으로써 밀봉부재(70)를 형성한다.11, the inside of the
상기와 같이 형성된 밀봉부재(70)에 의해서 수지 케이스(10) 내부의 반도체 소자(30)와 와이어(60) 등을 보호할 수 있다.The
본 실시예에 따르면, 수지 케이스와 금속판의 일체 성형을 통해서 수지 케이스의 저면이 밀봉되어 수지 케이스의 완전 밀폐가 가능하므로 상기 밀봉부재의 충전 시 누설 불량을 방지할 수 있다.
According to this embodiment, since the bottom surface of the resin case is sealed through the integral molding of the resin case and the metal plate, the resin case can be completely sealed, thereby preventing defective leakage during filling of the sealing member.
다음, 도 12에 나타낸 바와 같이, 밀봉부재(70)가 충전된 수지 케이스(10)의 상부를 덮개(80)로 덮는다.
Next, as shown in Fig. 12, the upper part of the
추가로, 수지 케이스(10) 및 덮개(80)를 포함하는 부재들 사이를 접착제를 이용하여 봉합하는 공정을 수행할 수 있다.
In addition, a process of sealing the members including the
이상 본 발명을 구체적인 실시예를 통하여 상세히 설명하였으나, 이는 본 발명을 구체적으로 설명하기 위한 것으로, 본 발명은 이에 한정되지 않으며, 본 발명의 기술적 사상 내에서 당 분야의 통상의 지식을 가진 자에 의해 그 변형이나 개량이 가능함이 명백하다.
While the present invention has been particularly shown and described with reference to exemplary embodiments thereof, it is to be understood that the same is by way of illustration and example only and is not to be construed as limiting the present invention. It is obvious that the modification or improvement is possible.
본 발명의 단순한 변형 내지 변경은 모두 본 발명의 영역에 속하는 것으로 본 발명의 구체적인 보호 범위는 첨부된 특허청구범위에 의하여 명확해질 것이다.
It will be understood by those skilled in the art that various changes in form and details may be made therein without departing from the spirit and scope of the invention as defined by the appended claims.
100: 전력 모듈 패키지
10: 수지 케이스
20: 외부접속단자
30: 금속판
31: 결합부
32, 33: 홈부
34, 35, 36: 돌출부
40: 회로 기판
41: 절연 기판
42, 43, 44: 금속 패턴
45, 46: 솔더
50: 반도체 소자
60: 와이어
70: 밀봉부재
80: 덮개100: Power module package
10: Resin case
20: External connection terminal
30: metal plate
31:
32, 33:
34, 35, 36: projections
40: circuit board
41: Insulated substrate
42, 43, 44: metal pattern
45, 46: Solder
50: Semiconductor device
60: wire
70: sealing member
80: Cover
Claims (14)
측면에 결합부를 가지며, 상기 결합부와 상기 수지 케이스의 내측이 결합된 형태로 상기 수지 케이스와 일체 성형되어 상기 수지 케이스의 저부를 밀봉하는 금속판(metal plate);
상기 금속판 상에 형성된 회로 기판; 및
상기 회로 기판 상에 실장된 반도체 소자;
를 포함하는 전력 모듈 패키지.
A resin case integrally molded with an external connection terminal;
A metal plate having a coupling portion on a side surface thereof and integrally formed with the resin case in such a manner that the coupling portion and the inner side of the resin case are coupled to each other to seal the bottom of the resin case;
A circuit board formed on the metal plate; And
A semiconductor element mounted on the circuit board;
Gt; power module package. ≪ / RTI >
상기 금속판의 결합부는 홈부 또는 돌출부를 갖는 전력 모듈 패키지.
The method according to claim 1,
Wherein the engaging portion of the metal plate has a groove portion or a protrusion portion.
상기 홈부 및 돌출부는 원형 또는 다각형의 단면 형상을 갖는 전력 모듈 패키지.
The method of claim 2,
Wherein the groove and the protrusion have a circular or polygonal cross-sectional shape.
상기 회로 기판과 상기 반도체 소자, 및 상기 회로 기판 또는 반도체 소자와 상기 외부접속단자를 접속시키기 위한 와이어를 더 포함하는 전력 모듈 패키지.
The method according to claim 1,
And a wire for connecting the circuit board, the semiconductor element, and the circuit board or the semiconductor element to the external connection terminal.
상기 반도체 소자가 실장된 회로 기판이 수용된 수지 케이스의 내부를 밀봉하는 밀봉부재를 더 포함하는 전력 모듈 패키지.
The method according to claim 1,
And a sealing member sealing the inside of the resin case accommodating the circuit board on which the semiconductor element is mounted.
상기 반도체 소자가 실장된 회로 기판이 수용된 수지 케이스의 상부를 덮는 덮개를 더 포함하는 전력 모듈 패키지.
The method according to claim 1,
And a cover covering an upper portion of the resin case accommodating the circuit board on which the semiconductor element is mounted.
외부접속단자와 상기 금속판을 수지 케이스와 일체 성형하여 상기 금속판의 결합부와 상기 수지 케이스의 내측이 결합된 형태로 상기 금속판에 의해 상기 수지 케이스의 저부를 밀봉시키는 단계; 및
상기 수지 케이스 내의 금속판 상에 반도체 소자가 실장된 회로 기판을 배치하는 단계;
를 포함하는 전력 모듈 패키지의 제조방법.
Preparing a metal plate having a coupling portion on a side surface thereof;
Sealing the bottom of the resin case with the metal plate in such a manner that the metal plate is integrally formed with the resin case and the joint part of the metal plate is coupled with the inside of the resin case; And
Disposing a circuit board on which a semiconductor element is mounted on a metal plate in the resin case;
≪ / RTI >
상기 금속판의 결합부는 금속판의 측면을 기계적으로 가공하여 형성되는 전력 모듈 패키지의 제조방법.
The method of claim 7,
Wherein the connecting portion of the metal plate is formed by mechanically machining a side surface of the metal plate.
상기 일체 성형은 인서트 사출 성형에 의해 수행되는 전력 모듈 패키지의 제조방법.
The method of claim 7,
Wherein the integral molding is performed by insert injection molding.
상기 금속판의 결합부는 홈부 또는 돌출부를 갖는 전력 모듈 패키지의 제조방법.
The method of claim 7,
Wherein the engaging portion of the metal plate has a groove portion or a protrusion portion.
상기 홈부 및 돌출부는 원형 또는 다각형의 단면 형상을 갖는 전력 모듈 패키지의 제조방법.
The method of claim 10,
Wherein the groove and the protrusion have a circular or polygonal cross-sectional shape.
상기 회로 기판을 배치하는 단계 이후에,
상기 회로 기판과 상기 반도체 소자, 및 상기 회로 기판 또는 반도체 소자와 상기 외부접속단자를 와이어 본딩에 의해 접속시키는 단계를 더 포함하는 전력 모듈 패키지의 제조방법.
The method of claim 7,
After the step of arranging the circuit board,
And connecting the circuit board, the semiconductor element, and the circuit board or semiconductor element to the external connection terminal by wire bonding.
상기 반도체 소자가 실장된 회로 기판이 수용된 상기 수지 케이스의 내부를 밀봉부재를 이용하여 밀봉하는 단계를 더 포함하는 전력 모듈 패키지의 제조방법.
The method of claim 7,
And sealing the inside of the resin case accommodating the circuit board on which the semiconductor element is mounted using a sealing member.
상기 반도체 소자가 실장된 회로 기판이 수용된 상기 수지 케이스의 상부를 덮개로 커버하는 단계를 더 포함하는 전력 모듈 패키지의 제조방법.The method of claim 7,
And covering the upper portion of the resin case housing the circuit board on which the semiconductor element is mounted with a lid.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140127868A KR20160035916A (en) | 2014-09-24 | 2014-09-24 | Power module package and method of manufacturing the same |
CN201510220788.1A CN106206475A (en) | 2014-09-24 | 2015-05-04 | Power module package part and manufacture method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140127868A KR20160035916A (en) | 2014-09-24 | 2014-09-24 | Power module package and method of manufacturing the same |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20160035916A true KR20160035916A (en) | 2016-04-01 |
Family
ID=55799248
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140127868A KR20160035916A (en) | 2014-09-24 | 2014-09-24 | Power module package and method of manufacturing the same |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR20160035916A (en) |
CN (1) | CN106206475A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018206825A (en) * | 2017-05-31 | 2018-12-27 | 新電元工業株式会社 | Electronic module |
USD866891S1 (en) | 2016-01-22 | 2019-11-12 | 3M Innovative Properties Company | Scouring article |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112655285B (en) * | 2018-10-05 | 2022-04-01 | 株式会社东芝 | Semiconductor package |
JP7045975B2 (en) * | 2018-11-20 | 2022-04-01 | 三菱電機株式会社 | Semiconductor devices and their manufacturing methods, as well as power conversion devices |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0661748A1 (en) * | 1993-12-28 | 1995-07-05 | Hitachi, Ltd. | Semiconductor device |
JP3168901B2 (en) * | 1996-02-22 | 2001-05-21 | 株式会社日立製作所 | Power semiconductor module |
WO2012046578A1 (en) * | 2010-10-07 | 2012-04-12 | 日産自動車株式会社 | Semiconductor device and method of producing semiconductor device |
-
2014
- 2014-09-24 KR KR1020140127868A patent/KR20160035916A/en not_active Application Discontinuation
-
2015
- 2015-05-04 CN CN201510220788.1A patent/CN106206475A/en active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
USD866891S1 (en) | 2016-01-22 | 2019-11-12 | 3M Innovative Properties Company | Scouring article |
JP2018206825A (en) * | 2017-05-31 | 2018-12-27 | 新電元工業株式会社 | Electronic module |
Also Published As
Publication number | Publication date |
---|---|
CN106206475A (en) | 2016-12-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108292631B (en) | Semiconductor module | |
JP6288254B2 (en) | Semiconductor module and manufacturing method thereof | |
WO2017175612A1 (en) | Power module, power semiconductor device, and power module manufacturing method | |
US10163752B2 (en) | Semiconductor device | |
JP2015073012A (en) | Semiconductor device | |
US11004756B2 (en) | Semiconductor device | |
WO2014208044A1 (en) | Electronic device and method for manufacturing said electronic device | |
KR102231769B1 (en) | Semiconductor package having exposed heat sink for high thermal conductivity and manufacturing method thereof | |
JP2015041716A (en) | Power semiconductor device and manufacturing method of power semiconductor device | |
KR20160035916A (en) | Power module package and method of manufacturing the same | |
JP2020098885A (en) | Semiconductor device | |
JP2016181536A (en) | Power semiconductor device | |
JP6417758B2 (en) | Semiconductor device | |
JP5195282B2 (en) | Semiconductor device and manufacturing method thereof | |
US9397015B2 (en) | Semiconductor device and semiconductor device casing | |
JP3191112U (en) | Semiconductor device and case for semiconductor device | |
JP2017212344A (en) | Semiconductor device | |
CN110998832B (en) | Semiconductor device and semiconductor module | |
JP6907670B2 (en) | Semiconductor devices and methods for manufacturing semiconductor devices | |
JP2010219385A (en) | Semiconductor device | |
US20160071777A1 (en) | Semiconductor package and semiconductor device | |
JP2017069351A (en) | Semiconductor device | |
JP7005469B2 (en) | Semiconductor device | |
JP2009277959A (en) | Semiconductor device and method of manufacturing the same | |
JP2022062802A (en) | Semiconductor component |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |