KR20160033802A - 표시장치의 전원회로 - Google Patents

표시장치의 전원회로 Download PDF

Info

Publication number
KR20160033802A
KR20160033802A KR1020140124050A KR20140124050A KR20160033802A KR 20160033802 A KR20160033802 A KR 20160033802A KR 1020140124050 A KR1020140124050 A KR 1020140124050A KR 20140124050 A KR20140124050 A KR 20140124050A KR 20160033802 A KR20160033802 A KR 20160033802A
Authority
KR
South Korea
Prior art keywords
clk
clock
control signal
pulse
alternate
Prior art date
Application number
KR1020140124050A
Other languages
English (en)
Other versions
KR102238638B1 (ko
Inventor
김재혁
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140124050A priority Critical patent/KR102238638B1/ko
Publication of KR20160033802A publication Critical patent/KR20160033802A/ko
Application granted granted Critical
Publication of KR102238638B1 publication Critical patent/KR102238638B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Abstract

본 발명은 교번 구동에 필요한 구동전압들을 생성하는 레벨 쉬프터의 구성을 간소화하기 위한 표시장치의 전원회로에 관한 것으로,
이 표시장치의 전원회로는 심플 타이밍 신호를 기반으로 교번 구동을 위한 교번구동 제어신호를 생성하는 교번구동 제어신호 생성부, 및 상기 교번구동 제어신호에 따라 제1 구동전압과 제2 구동전압을 온 레벨과 오프 레벨 사이에서 스윙되도록 생성하되, 제1 구동전압과 제2 구동전압을 서로 반대 방향으로 스윙시키는 교번 구동전압 생성부를 구비하고, 상기 심플 타이밍 신호는 게이트 스타트 신호, 온 클럭, 및 오프 클럭 중 적어도 어느 하나를 포함한다.

Description

표시장치의 전원회로{Power Supply Circuit of Display Device}
본 발명은 표시장치에 관한 것으로, 특히 게이트 구동회로의 구동에 필요한 게이트 구동신호들을 생성하는 표시장치의 전원회로에 관한 것이다.
표시 장치로는 액정을 이용한 액정 표시 장치(Liquid Crystal Display; LCD), 유기 발광 다이오드(Organic Light Emitting Diode; OLED)를 이용한 OLED 표시 장치 등이 대표적이다. OLED 표시 장치와 LCD는 휴대폰, 노트북, 모니터, TV 등과 같이 소형부터 대형까지 다양한 크기로 많은 분야에 응용되고 있다.
표시 장치는 화소 매트릭스를 통해 화상을 표시하는 표시 패널과, 표시 패널을 구동하는 패널 구동회로와, 패널 구동회로의 동작 타이밍을 제어하는 타이밍 콘트롤러, 패널 구동에 필요한 전원을 생성하는 전원회로를 포함한다. 패널 구동회로는 표시 패널의 게이트라인들을 구동하는 게이트 구동회로와 표시 패널의 데이터라인들을 구동하는 데이터 구동회로를 포함한다.
최근 전원 회로는 각종 구동 전압들을 생성하는 직류-직류(DC-DC) 컨버터와 함께, 게이트 구동회로의 구동에 필요한 게이트 구동신호들을 생성하는 레벨 쉬프터를 포함하여 집적화되고 있다. 그리고, 게이트 구동회로는 공정 수순, 및 제조 단가를 줄이기 위해 GIP(Gate driver In Panel) 방식의 TFT(Thin Film Transistor) 공정을 통해 표시패널의 비 표시영역에 형성되고 있다. GIP 방식으로 형성되는 게이트 구동회로는 IC(Intergrated Circuit) 형태로 표시패널에 부착되는 IC 형 게이트 구동회로에 비해 표시장치의 베젤을 줄이는 데 유리하다.
GIP 방식의 게이트 구동회로에서 출력 트랜지스터의 열화를 최소화하기 위해 각 스테이지마다 출력 트랜지스터를 2개씩 구비하고, 일정 주기로 제1 및 제2 출력 트랜지스터를 교번 구동시키는 기술이 대한민국 공개특허공보 제10-2010-0116098호(2010.10.29)등에 개시되어 있다.
이러한 교번 구동을 위해서는 제1 출력 트랜지스터에 인가되는 제1 구동전압과 제2 출력 트랜지스터에 인가되는 제2 구동전압이 별개로 생성되어야 하며, 이러한 전압 생성 동작이 레벨 쉬프터 내에서 이뤄지고 있다.
그런데, 종래의 레벨 쉬프터는 교번 구동에 필요한 구동전압들을 생성함에 있어 복잡한 셀렉터 회로를 필요로 하여 실장 면적 및 제조 비용이 증가하고, 타이밍 콘트롤러와의 인터페이스 회로가 복잡해지는 문제가 있다.
따라서, 본 발명의 목적은 교번 구동에 필요한 구동전압들을 생성하는 레벨 쉬프터의 구성을 간소화할 수 있도록 한 표시장치의 전원회로를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 표시장치의 전원회로는, 심플 타이밍 신호를 기반으로 교번 구동을 위한 교번구동 제어신호(EO)를 생성하는 교번구동 제어신호 생성부(22); 및 상기 교번구동 제어신호(EO)에 따라 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)을 온 레벨과 오프 레벨 사이에서 스윙되도록 생성하되, 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)을 서로 반대 방향으로 스윙시키는 교번 구동전압 생성부(24)를 구비하고; 상기 심플 타이밍 신호는 게이트 스타트 신호(GST), 온 클럭(On_CLK), 및 오프 클럭(Off_CLK) 중 적어도 어느 하나를 포함한다.
상기 교번구동 제어신호 생성부(22)는, 상기 게이트 스타트 신호(GST)를 참조로 1 프레임 주기로 스타트 펄스(VST)를 생성하는 VST 생성부(32); 및 상기 스타트 펄스(VST)를 카운트하고, 그 카운트값이 미리 정해진 소정 개수가 될 때마다 상기 교번구동 제어신호(EO)를 생성하는 카운터(34)를 포함한다.
상기 교번구동 제어신호 생성부(22)는, 상기 온 클럭(On_CLK)과 오프 클럭(Off_CLK)을 비교하여, 상기 온 클럭(On_CLK)의 펄스와 상기 오프 클럭(Off_CLK)의 펄스가 서로 중첩되는 타이밍에서 상기 교번구동 제어신호(EO)를 생성하는 제1 비교부(42)를 포함하며, 상기 온 클럭(On_CLK)과 상기 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 동기 펄스(SP)를 각각 더 포함하여 미리 설정된 소정 주기마다 한 번씩 중첩되도록 설정된다.
상기 교번구동 제어신호 생성부(22)는, 상기 게이트 스타트 신호(GST), 상기 온 클럭(On_CLK) 및 상기 오프 클럭(Off_CLK)을 비교하여, 상기 게이트 스타트 신호(GST)의 펄스와 상기 온 클럭(On_CLK)의 펄스와 상기 오프 클럭(Off_CLK)의 펄스가 서로 중첩되는 타이밍에서 상기 교번구동 제어신호(EO)를 생성하는 제2 비교부(52)를 포함하며, 상기 게이트 스타트 신호(GST)와 상기 온 클럭(On_CLK)과 상기 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 동기 펄스(SP)를 각각 더 포함하여 미리 설정된 소정 주기마다 한 번씩 중첩되도록 설정된다.
상기 교번구동 제어신호 생성부(22)는, 상기 온 클럭(On_CLK) 및 상기 오프 클럭(Off_CLK)을 비교하여, 상기 온 클럭(On_CLK)의 동기 펄스(SP)와 상기 오프 클럭(Off_CLK)의 제1 동기 펄스(SP1)가 중첩되는 타이밍에서 상기 교번구동 제어신호(EO)를 생성하는 제3 비교부(62)를 포함하며, 상기 온 클럭(On_CLK)과 상기 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 각각 상기 동기 펄스(SP)와 상기 제1 동기 펄스(SP1)를 더 포함하여 미리 설정된 소정 주기마다 한 번씩 중첩되도록 설정된다.
상기 오프 클럭(Off_CLK)은, 상기 제1 동기 펄스(SP1)와 함께 상기 온 클럭(On_CLK)의 동기 펄스(SP)에 중첩되는 제2 동기 펄스(SP2)를 더 포함하도록 설정되고, 상기 교번구동 제어신호 생성부(22)는, 상기 온 클럭(On_CLK) 및 상기 오프 클럭(Off_CLK)을 비교하여, 상기 온 클럭(On_CLK)의 동기 펄스(SP)와 상기 오프 클럭(Off_CLK)의 제2 동기 펄스(SP2)가 중첩되는 타이밍에서 상기 게이트 스타트 신호(GST)를 생성한다.
본 발명은 교번 구동에 필요한 구동전압들을 생성하는 레벨 쉬프터의 구성을 간소화하여 회로 사이즈 및 제조 비용을 줄이고, 타이밍 콘트롤러와의 인터페이스 회로를 간소화할 수 있다.
도 1은 본 발명의 실시예에 따른 표시장치를 보여주는 블록도.
도 2는 본 발명의 레벨 쉬프터의 구성을 보여주는 도면.
도 3은 도 2의 교번구동 제어신호 생성부의 일 구성을 보여주는 도면.
도 4는 도 3에 따른 레벨 쉬프터의 동작을 설명하기 위한 도면.
도 5는 도 2의 교번구동 제어신호 생성부의 다른 구성을 보여주는 도면.
도 6은 도 5에 따른 레벨 쉬프터의 동작을 설명하기 위한 도면.
도 7은 도 2의 교번구동 제어신호 생성부의 또 다른 구성을 보여주는 도면.
도 8은 도 7에 따른 레벨 쉬프터의 동작을 설명하기 위한 도면.
도 9는 도 2의 교번구동 제어신호 생성부의 또 다른 구성을 보여주는 도면.
도 10은 도 9에 따른 레벨 쉬프터의 동작을 설명하기 위한 도면.
이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 이하의 설명에서, 표시장치는 액정표시장치를 중심으로 설명되지만, 본 발명의 기술적 사상은 액정표시장치에 한정되지 않고 다른 표시장치에도 적용될 수 있음에 주의하여야 한다.
도 1은 본 발명의 실시예에 따른 표시장치를 개략적으로 보여준다. 그리고, 도 2는 본 발명의 레벨 쉬프터의 구성을 보여준다.
도 1을 참조하면, 본 발명의 표시장치는 표시패널(10), 타이밍 콘트롤러(11), 데이터 구동회로(12), 게이트 구동회로(13), 및 레벨 쉬프터(15)가 포함된 전원회로 등을 구비한다.
표시패널(10)은 서로 교차되는 데이터라인들 및 게이트라인들과, 매트릭스 형태로 배치된 픽셀들을 포함한다.
본 발명의 표시장치는 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 등 알려져 있는 모든 액정모드로 구현될 수 있다. 또한, 본 발명의 표시장치는 투과형 액정표시장치, 반투과형 액정표시장치, 반사형 액정표시장치 등 어떠한 형태로도 구현될 수 있다.
표시패널(10)은 액정셀(Clc)을 사이에 두고 대향하는 상부 기판과 하부 기판을 포함한다. 표시패널(10)에서 영상 데이터(RGB)는 매트릭스 형태로 화소들이 배치된 픽셀 어레이에 표시된다. 픽셀 어레이는 하부 기판에 형성된 TFT 어레이와, 상부 기판에 형성된 컬러필터 어레이를 포함한다. TFT 어레이에서, 데이터라인들과 게이트라인들의 교차부마다 TFT들(Thin Film Transistor)이 형성된다. TFT는 게이트라인으로부터의 게이트 출력신호에 응답하여 데이터라인으로부터의 데이터 전압을 액정셀(Clc)의 화소전극(1)에 공급한다. 액정셀들(Clc) 각각은 화소전극(1)에 충전된 데이터전압과 공통전극(2)에 인가되는 공통전압(Vcom) 간의 전위차에 의해 광 투과율을 제어함으로써 원하는 계조를 구현한다. 액정셀(Clc)에는 화소전극(1)에 충전된 데이터전압을 1 프레임 기간 동안 유지시키는 스토리지 커패시터(Cst)가 접속된다. 컬러필터 어레이는 컬러필터와 블랙 매트릭스를 포함한다. 표시패널(10)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다.
데이터 구동회로(12)는 소스 드라이브 IC로 구현될 수 있다. 데이터 구동회로(12)는 타이밍 콘트롤러(11)로부터 디지털 비디오 데이터들(RGB)을 입력 받는다. 데이터 구동회로(12)는 타이밍 콘트롤러(11)로부터의 소스 타이밍 제어신호에 응답하여 디지털 비디오 데이터들(RGB)을 감마보상전압으로 변환하여 데이터전압을 발생하고, 그 데이터전압을 게이트 출력신호에 동기되도록 표시패널(10)의 데이터라인들에 공급한다. 데이터 구동회로(12)는 COG(Chip On Glass) 공정이나 TAB(Tape Automated Bonding) 공정으로 표시패널(10)의 데이터라인들에 접속될 수 있다.
게이트 구동회로(13)는 GIP(Gate In Panel) 방식으로 표시패널(10)의 하부 기판 상에 직접 형성될 수 있다. 게이트 구동회로(13)는 표시패널(10)에서 화상이 표시되는 픽셀 영역 바깥의 비 표시영역(BZ)에 형성될 수 있다. 게이트 구동회로(13)는 레벨 쉬프터(15)로부터 입력되는 게이트 구동신호들(VST,GCLKs,VDD_ODD,VDD_EVEN)을 기반으로 게이트 출력신호를 생성하고, 이 게이트 출력신호를 라인 순차 방식으로 게이트라인들에 공급한다. 게이트 출력신호에 따라 데이터전압이 충전될 1 수평라인이 선택되게 된다.
타이밍 콘트롤러(11)는 소정의 인터페이스 회로를 통해 외부의 호스트 시스템으로부터 디지털 비디오 데이터(RGB)를 입력받고, 그 디지털 비디오 데이터들(RGB)을 소정의 인터페이스 회로를 통해 데이터 구동회로(12)에 전송한다.
타이밍 콘트롤러(11)는 소정의 인터페이스 회로를 통해 외부의 호스트 시스템으로부터 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 메인 클럭(MCLK) 등의 타이밍신호를 입력받는다. 타이밍 콘트롤러(11)는 호스트 시스템으로부터의 타이밍 신호를 기준으로 데이터 구동회로(12)와 레벨 쉬프터(15)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 생성한다.
타이밍 콘트롤러(11)에서 생성되어 레벨 쉬프터(15)에 인가되는 타이밍 제어신호는 심플 타이밍 신호로서, 게이트 스타트 신호(GST), 온 클럭(On_CLK), 및 오프 클럭(Off_CLK)을 포함한다. 여기서, 게이트 스타트 신호(GST)는 스타트 펄스(VST)를 생성하는데 이용되고, 온 클럭(On_CLK)과 오프 클럭(Off_CLK)은 게이트 쉬프트 클럭(GCLKs)을 생성하는데 이용된다. 한편, 게이트 스타트 신호(GST)는 타이밍 콘트롤러(11)로부터 공급받지 않고 도 10에서와 같이 레벨 쉬프터(15) 내에서 생성될 수도 있다.
본 발명의 전원회로는 PCB(14)에 실장되는 DC/DC 컨버터(미도시)와 레벨 쉬프터(15)를 포함한다. DC/DC 컨버터는 외부로부터의 입력전압을 기반으로 타이밍 콘트롤러(11)와 데이터 구동회로(12)에 인가되는 VCC 구동전압, 게이트 구동회로에 인가되는 게이트 하이전압(VGH)과 게이트 로우전압(VGL), 표시패널(10)에 인가되는 공통전압(Vcom)등을 생성할 수 있다.
레벨 쉬프터(15)는 타이밍 콘트롤러(11)로부터 인가되는 심플 타이밍 신호(GST, On_CLK, Off_CLK)을 기반으로 게이트 구동회로(13)의 동작에 필요한 게이트 구동신호들 예컨대, 스타트 펄스(VST), 게이트 쉬프트 클럭(GCLKs)을 생성한 후, 그 신호들(VST,GCLKs)을 표시패널(10)에 형성된 TFT를 스위칭시킬 수 있는 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)으로 레벨 쉬프팅한 후 게이트 구동회로(13)에 공급한다.
또한, 레벨 쉬프터(15)는 타이밍 콘트롤러(11)로부터 인가되는 심플 타이밍 신호(GST, On_CLK, Off_CLK)를 기반으로 교번 구동에 필요한 구동전압들(VDD_ODD,VDD_EVEN)을 생성한 후, 게이트 구동회로(13)에 공급한다. GIP 방식의 게이트 구동회로(13)는 구동전압에 따라 동작하는 다수의 스테이지들을 구비한다. 그리고, 각 스테이지는 상기 선행문헌에 개시된 것처럼 일정 주기로 교번 구동되는 제1 및 제2 출력 트랜지스터를 포함할 수 있다. 이러한 교번 구동을 위해서는 레벨 쉬프터(15) 내에서 제1 출력 트랜지스터에 인가되는 제1 구동전압(VDD_ODD)과 제2 출력 트랜지스터에 인가되는 제2 구동전압(VDD_EVEN)이 별개로 생성되어야 한다.
구동전압들(VDD_ODD,VDD_EVEN)을 생성하기 위해, 본 발명의 레벨 쉬프터(15)는 도 2와 같이 교번구동 제어신호 생성부(22)와 교번 구동전압 생성부(24)를 포함한다.
교번구동 제어신호 생성부(22)는 심플 타이밍 신호(GST, On_CLK, Off_CLK)를 기반으로 교번구동 제어신호(EO)를 생성함으로써, 종래와 같은 복잡한 셀렉터 회로를 제거할 수 있다. 교번구동 제어신호 생성부(22)는 그 내부 구성이 최대한 간소화되도록 도 3, 5, 7, 9와 같이 구현될 수 있다. 이에 대해서는 각 도면과 결부하여 후술한다.
교번 구동전압 생성부(24)는 교번구동 제어신호 생성부(22)로부터 입력되는 교번구동 제어신호(EO)에 따라 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)을 온 레벨과 오프 레벨 사이에서 스윙되도록 생성하되, 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)을 서로 반대 방향으로 스윙시킨다.
도 3은 도 2의 교번구동 제어신호 생성부(22)의 일 구성을 보여준다. 그리고, 도 4는 도 3에 따른 레벨 쉬프터(15)의 동작을 보여준다.
도 3 및 도 4를 참조하면, 교번구동 제어신호 생성부(22)는 스타트 펄스(VST)를 생성하는 VST 생성부(32)와, 교번구동 제어신호(EO)를 생성하는 카운터(34)를 포함할 수 있다.
VST 생성부(32)는 타이밍 콘트롤러(11)로부터 인가되는 게이트 스타트 신호(GST)를 참조로 1 프레임 주기로 스타트 펄스(VST)를 생성한다.
카운터(34)는 VST 생성부(32)에서 생성된 스타트 펄스(VST)를 카운트하고, 그 카운트값이 미리 정해진 소정 개수(k(k는 양의 정수))가 될 때마다 교번구동 제어신호(EO)를 생성한다. 이 교번구동 제어신호(EO)에 의해 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)이 소정 주기마다 교대로 온 레벨로 생성되게 된다.
도 5는 도 2의 교번구동 제어신호 생성부(22)의 다른 구성을 보여준다. 그리고, 도 6은 도 5에 따른 레벨 쉬프터(15)의 동작을 보여준다.
도 5 및 도 6을 참조하면, 교번구동 제어신호 생성부(22)는 교번구동 제어신호(EO)를 생성하는 제1 비교부(42)를 포함한다.
제1 비교부(42)는 상기 온 클럭(On_CLK)과 오프 클럭(Off_CLK)을 비교하여, 온 클럭(On_CLK)의 펄스와 오프 클럭(Off_CLK)의 펄스가 서로 중첩되는 타이밍에서 교번구동 제어신호(EO)를 생성한다. 이를 위해, 온 클럭(On_CLK)과 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 미리 설정된 소정 주기마다 한 번씩 같은 위상을 갖는 동기 펄스(SP)를 더 포함하도록 설정된다. 이러한 동기 펄스(SP)에 의해, 온 클럭(On_CLK)과 오프 클럭(Off_CLK)은 상기 소정 주기마다 한 번씩 중첩되게 된다. 한편, 교번구동 제어신호(EO)에 의해 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)이 상기 소정 주기마다 교대로 온 레벨로 생성되게 된다.
도 7은 도 2의 교번구동 제어신호 생성부(22)의 또 다른 구성을 보여준다. 그리고, 도 8은 도 7에 따른 레벨 쉬프터(15)의 동작을 보여준다.
도 7 및 도 8을 참조하면, 교번구동 제어신호 생성부(22)는 교번구동 제어신호(EO)를 생성하는 제2 비교부(52)를 포함한다.
제2 비교부(52)는 게이트 스타트 신호(GST), 온 클럭(On_CLK) 및 오프 클럭(Off_CLK)을 비교하여, 게이트 스타트 신호(GST)의 펄스와 온 클럭(On_CLK)의 펄스와 오프 클럭(Off_CLK)의 펄스가 서로 중첩되는 타이밍에서 교번구동 제어신호(EO)를 생성한다. 이를 위해, 게이트 스타트 신호(GST)와 온 클럭(On_CLK)과 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 미리 설정된 소정 주기마다 한 번씩 같은 위상을 갖는 동기 펄스(SP)를 더 포함하도록 각각 설정된다. 이러한 동기 펄스(SP)에 의해, 게이트 스타트 신호(GST)와 온 클럭(On_CLK)과 오프 클럭(Off_CLK)은 상기 소정 주기마다 한 번씩 중첩되게 된다. 한편, 교번구동 제어신호(EO)에 의해 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)이 상기 소정 주기마다 교대로 온 레벨로 생성되게 된다.
도 9는 도 2의 교번구동 제어신호 생성부(22)의 또 다른 구성을 보여준다. 그리고, 도 10은 도 9에 따른 레벨 쉬프터(15)의 동작을 보여준다.
도 9 및 도 10을 참조하면, 교번구동 제어신호 생성부(22)는 교번구동 제어신호(EO)를 생성하는 제3 비교부(62)를 포함한다.
제3 비교부(62)는 온 클럭(On_CLK) 및 오프 클럭(Off_CLK)을 비교하여, 온 클럭(On_CLK)의 동기 펄스(SP)와 오프 클럭(Off_CLK)의 제1 동기 펄스(SP1)가 중첩되는 타이밍에서 교번구동 제어신호(EO)를 생성한다. 이를 위해, 온 클럭(On_CLK)과 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 미리 설정된 소정 주기마다 각각 생성되는 동기 펄스(SP)와 제1 동기 펄스(SP1)를 더 포함하여 상기 소정 주기마다 한 번씩 중첩되도록 설정된다. 한편, 교번구동 제어신호(EO)에 의해 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)이 상기 소정 주기마다 교대로 온 레벨로 생성되게 된다.
한편, 교번구동 제어신호 생성부(22)는 타이밍 콘트롤러(11)로부터 게이트 스타트 신호(GST)를 입력받지 않고, 직접 게이트 스타트 신호(GST)를 생성함으로써 타이밍 콘트롤러(11)와 레벨 쉬프터(15) 간의 신호 전송을 담당하는 인터페이스 회로를 간소화할 수 있다. 이를 위해, 오프 클럭(Off_CLK)은, 상기 제1 동기 펄스(SP1)와 함께 온 클럭(On_CLK)의 동기 펄스(SP)에 중첩되는 제2 동기 펄스(SP2)를 더 포함하도록 설정될 수 있다. 교번구동 제어신호 생성부(22)는 온 클럭(On_CLK) 및 오프 클럭(Off_CLK)을 비교하여, 온 클럭(On_CLK)의 동기 펄스(SP)와 오프 클럭(Off_CLK)의 제2 동기 펄스(SP2)가 중첩되는 타이밍에서 게이트 스타트 신호(GST)를 생성할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
10 : 표시패널 11 : 타이밍 콘트롤러
12 : 데이터 구동회로 13 : 게이트 구동회로
15 : 레벨 쉬프터 22 : 교번구동 제어신호 생성부
24 : 교번 구동전압 생성부 32 : VST 생성부
34 : 카운터 42,52,62 : 비교부

Claims (6)

  1. 심플 타이밍 신호를 기반으로 교번 구동을 위한 교번구동 제어신호(EO)를 생성하는 교번구동 제어신호 생성부(22); 및
    상기 교번구동 제어신호(EO)에 따라 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)을 온 레벨과 오프 레벨 사이에서 스윙되도록 생성하되, 제1 구동전압(VDD_ODD)과 제2 구동전압(VDD_EVEN)을 서로 반대 방향으로 스윙시키는 교번 구동전압 생성부(24)를 구비하고;
    상기 심플 타이밍 신호는 게이트 스타트 신호(GST), 온 클럭(On_CLK), 및 오프 클럭(Off_CLK) 중 적어도 어느 하나를 포함하는 것을 특징으로 하는 표시장치의 전원회로.
  2. 제 1 항에 있어서,
    상기 교번구동 제어신호 생성부(22)는,
    상기 게이트 스타트 신호(GST)를 참조로 1 프레임 주기로 스타트 펄스(VST)를 생성하는 VST 생성부(32); 및
    상기 스타트 펄스(VST)를 카운트하고, 그 카운트값이 미리 정해진 소정 개수가 될 때마다 상기 교번구동 제어신호(EO)를 생성하는 카운터(34)를 포함하는 것을 특징으로 하는 표시장치의 전원회로.
  3. 제 1 항에 있어서,
    상기 교번구동 제어신호 생성부(22)는,
    상기 온 클럭(On_CLK)과 오프 클럭(Off_CLK)을 비교하여, 상기 온 클럭(On_CLK)의 펄스와 상기 오프 클럭(Off_CLK)의 펄스가 서로 중첩되는 타이밍에서 상기 교번구동 제어신호(EO)를 생성하는 제1 비교부(42)를 포함하며,
    상기 온 클럭(On_CLK)과 상기 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 동기 펄스(SP)를 각각 더 포함하여 미리 설정된 소정 주기마다 한 번씩 중첩되도록 설정된 것을 특징으로 하는 표시장치의 전원회로.
  4. 제 1 항에 있어서,
    상기 교번구동 제어신호 생성부(22)는,
    상기 게이트 스타트 신호(GST), 상기 온 클럭(On_CLK) 및 상기 오프 클럭(Off_CLK)을 비교하여, 상기 게이트 스타트 신호(GST)의 펄스와 상기 온 클럭(On_CLK)의 펄스와 상기 오프 클럭(Off_CLK)의 펄스가 서로 중첩되는 타이밍에서 상기 교번구동 제어신호(EO)를 생성하는 제2 비교부(52)를 포함하며,
    상기 게이트 스타트 신호(GST)와 상기 온 클럭(On_CLK)과 상기 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 동기 펄스(SP)를 각각 더 포함하여 미리 설정된 소정 주기마다 한 번씩 중첩되도록 설정된 것을 특징으로 하는 표시장치의 전원회로.
  5. 제 1 항에 있어서,
    상기 교번구동 제어신호 생성부(22)는,
    상기 온 클럭(On_CLK) 및 상기 오프 클럭(Off_CLK)을 비교하여, 상기 온 클럭(On_CLK)의 동기 펄스(SP)와 상기 오프 클럭(Off_CLK)의 제1 동기 펄스(SP1)가 중첩되는 타이밍에서 상기 교번구동 제어신호(EO)를 생성하는 제3 비교부(62)를 포함하며,
    상기 온 클럭(On_CLK)과 상기 오프 클럭(Off_CLK)은 서로 다른 위상을 가지되, 각각 상기 동기 펄스(SP)와 상기 제1 동기 펄스(SP1)를 더 포함하여 미리 설정된 소정 주기마다 한 번씩 중첩되도록 설정된 것을 특징으로 하는 표시장치의 전원회로.
  6. 제 5 항에 있어서,
    상기 오프 클럭(Off_CLK)은, 상기 제1 동기 펄스(SP1)와 함께 상기 온 클럭(On_CLK)의 동기 펄스(SP)에 중첩되는 제2 동기 펄스(SP2)를 더 포함하도록 설정되고,
    상기 교번구동 제어신호 생성부(22)는,
    상기 온 클럭(On_CLK) 및 상기 오프 클럭(Off_CLK)을 비교하여, 상기 온 클럭(On_CLK)의 동기 펄스(SP)와 상기 오프 클럭(Off_CLK)의 제2 동기 펄스(SP2)가 중첩되는 타이밍에서 상기 게이트 스타트 신호(GST)를 생성하는 것을 특징으로 하는 표시장치의 전원회로.
KR1020140124050A 2014-09-18 2014-09-18 표시장치의 전원회로 KR102238638B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140124050A KR102238638B1 (ko) 2014-09-18 2014-09-18 표시장치의 전원회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140124050A KR102238638B1 (ko) 2014-09-18 2014-09-18 표시장치의 전원회로

Publications (2)

Publication Number Publication Date
KR20160033802A true KR20160033802A (ko) 2016-03-29
KR102238638B1 KR102238638B1 (ko) 2021-04-12

Family

ID=55661687

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140124050A KR102238638B1 (ko) 2014-09-18 2014-09-18 표시장치의 전원회로

Country Status (1)

Country Link
KR (1) KR102238638B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080053597A (ko) * 2006-12-11 2008-06-16 삼성전자주식회사 게이트 구동 회로 및 그것을 사용하는 액정 표시 장치
KR20080114378A (ko) * 2007-06-27 2008-12-31 엘지디스플레이 주식회사 액정표시장치의 시프트레지스터 회로
KR20100116098A (ko) * 2009-04-21 2010-10-29 엘지디스플레이 주식회사 전기영동 표시장치
KR20120057380A (ko) * 2010-11-26 2012-06-05 엘지디스플레이 주식회사 액정표시장치
KR20120074943A (ko) * 2010-12-28 2012-07-06 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 이용한 액정표시장치
KR20130062127A (ko) * 2011-12-02 2013-06-12 엘지디스플레이 주식회사 액정 디스플레이 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080053597A (ko) * 2006-12-11 2008-06-16 삼성전자주식회사 게이트 구동 회로 및 그것을 사용하는 액정 표시 장치
KR20080114378A (ko) * 2007-06-27 2008-12-31 엘지디스플레이 주식회사 액정표시장치의 시프트레지스터 회로
KR20100116098A (ko) * 2009-04-21 2010-10-29 엘지디스플레이 주식회사 전기영동 표시장치
KR20120057380A (ko) * 2010-11-26 2012-06-05 엘지디스플레이 주식회사 액정표시장치
KR20120074943A (ko) * 2010-12-28 2012-07-06 엘지디스플레이 주식회사 타이밍 컨트롤러 및 이를 이용한 액정표시장치
KR20130062127A (ko) * 2011-12-02 2013-06-12 엘지디스플레이 주식회사 액정 디스플레이 장치

Also Published As

Publication number Publication date
KR102238638B1 (ko) 2021-04-12

Similar Documents

Publication Publication Date Title
KR101324428B1 (ko) 표시장치
KR101872987B1 (ko) 분할 패널을 포함하는 표시장치 및 그 구동방법
US8593440B2 (en) Liquid crystal display
US10049629B2 (en) Display device capable of low-speed driving and method of driving the same
KR101902562B1 (ko) 액정표시장치 및 그 구동방법
KR101808338B1 (ko) 표시장치와 그 게이트펄스 제어방법
KR20170062573A (ko) 표시 장치
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
KR101970800B1 (ko) 액정표시장치
KR101635204B1 (ko) 표시장치와 그 파워 시퀀스 제어방법
KR101696458B1 (ko) 액정표시장치
KR20160017871A (ko) 액정표시장치
JP2008241828A (ja) 表示装置
KR20160083368A (ko) 액정표시장치
KR20160044173A (ko) 네로우 베젤을 갖는 표시패널과 그를 포함한 표시장치
KR101846544B1 (ko) 액정표시장치와 그 구동방법
KR101696462B1 (ko) 게이트펄스 변조장치와 방법, 및 이를 이용한 표시장치
CN107799077B (zh) 显示装置及其驱动方法
KR20110043889A (ko) 액정표시장치와 그 구동 방법
KR102118928B1 (ko) 액정표시장치
KR102582158B1 (ko) 표시장치와 그 구동방법
KR102238638B1 (ko) 표시장치의 전원회로
KR20160044177A (ko) 게이트신호의 딜레이 편차를 경감할 수 있는 액정표시장치
KR102148489B1 (ko) 표시장치의 전원 공급 장치
KR20080076578A (ko) 스토리지 온 커먼 구조 액정표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant