KR20150074595A - Circuit board or program test system - Google Patents

Circuit board or program test system Download PDF

Info

Publication number
KR20150074595A
KR20150074595A KR1020130162518A KR20130162518A KR20150074595A KR 20150074595 A KR20150074595 A KR 20150074595A KR 1020130162518 A KR1020130162518 A KR 1020130162518A KR 20130162518 A KR20130162518 A KR 20130162518A KR 20150074595 A KR20150074595 A KR 20150074595A
Authority
KR
South Korea
Prior art keywords
socket
board
circuit board
circuit
inspection
Prior art date
Application number
KR1020130162518A
Other languages
Korean (ko)
Other versions
KR102044185B1 (en
Inventor
정석
Original Assignee
(주)테크윙
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)테크윙 filed Critical (주)테크윙
Priority to KR1020130162518A priority Critical patent/KR102044185B1/en
Publication of KR20150074595A publication Critical patent/KR20150074595A/en
Application granted granted Critical
Publication of KR102044185B1 publication Critical patent/KR102044185B1/en

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2801Testing of printed circuits, backplanes, motherboards, hybrid circuits or carriers for multichip packages [MCP]
    • G01R31/2806Apparatus therefor, e.g. test stations, drivers, analysers, conveyors
    • G01R31/2808Holding, conveying or contacting devices, e.g. test adapters, edge connectors, extender boards
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/04Housings; Supporting members; Arrangements of terminals
    • G01R1/0408Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/20Cathode-ray oscilloscopes

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)

Abstract

The present invention relates to a circuit board test system. The circuit board test system according to the present invention further comprises: a test board; a second socket; and a second maintenance member, in addition to a first socket, a first maintenance member and a pusher. The test board has: a connection circuit for electrically connecting the first socket to the second socket; and a transmission circuit for transmitting electrical signals between a semiconductor element and the circuit board to an oscilloscope. According to the present invention, as configured above, time and inconvenience required for a test are reduced greatly, problems such as signal distortion can be reduced greatly, and an actual product can be tested accurately.

Description

회로기판 또는 프로그램 검사 시스템{CIRCUIT BOARD OR PROGRAM TEST SYSTEM}[0001] CIRCUIT BOARD OR PROGRAM TEST SYSTEM [0002]

본 발명은 전기 회로가 새겨진 회로기판 또는 테스트 프로그램을 검사하는 장치에 관한 것이다.
The present invention relates to a circuit board on which an electric circuit is engraved or an apparatus for inspecting a test program.

반도체소자 테스터(이하 '테스터'라 함)는 소정의 제조공정을 거쳐 제조된 반도체소자들의 전기적인 특성을 검사하는 장비이다.A semiconductor device tester (hereinafter referred to as a 'tester') is a device for inspecting electrical characteristics of semiconductor devices manufactured through a predetermined manufacturing process.

일반적으로 테스터는 본체와 테스트 헤드를 구비하며, 테스트 헤드는 반도체소자와 직접 전기적으로 접속되는 전용 회로기판인 인터페이스 보드('하이픽스 보드'라고도 명명함, 대한민국 등록 특허 10-0524292호 등 참조)를 가진다. 즉, 테스터로부터 반도체소자로 인가되는 전기 신호 및 피드백(feedback)되는 전기 신호는 인터페이스 보드를 거치게 된다. 따라서 그러한 인터페이스 보드의 회로나 배선 등에 불량이 존재하면, 비록 양품인 반도체소자라 할지라도 불량으로 판정될 수 있다. 이러한 불량 테스트를 방지하기 위해 인터페이스 보드의 생산 후에는 인터페이스 보드의 불량 여부를 검사할 필요성이 있다.In general, a tester includes a main body and a test head, and the test head includes an interface board (also referred to as a " high fix board ", refer to Korean Patent Registration No. 10-0524292, etc.) I have. That is, the electrical signal applied to the semiconductor device from the tester and the electrical signal fed back are passed through the interface board. Therefore, if there is a defect in the circuit, wiring, or the like of such an interface board, even if it is a good semiconductor element, it can be judged to be defective. To prevent this bad test, it is necessary to check whether the interface board is defective after the production of the interface board.

또한, 테스터는 미리 정해진 프로그램에 따라서 작동하면서 반도체소자를 테스트한다. 따라서 작성된 프로그램에 따라 반도체소자에 원하는 전기 신호가 인가가 되는지 혹은 회귀되는 전기 신호를 수신하고 있는지 등을 확인함으로써 프로그램의 결함 유무를 확인하는 디버깅(Debugging) 과정을 거쳐야 한다.Further, the tester tests semiconductor devices while operating in accordance with a predetermined program. Accordingly, a debugging process is required to confirm whether a desired electrical signal is applied to the semiconductor device or whether an electrical signal is returned to the semiconductor device according to the created program, thereby checking whether the program is defective or not.

도1은 종래 인터페이스 보드 또는 프로그램을 검사하기 위한 기술(이하 '종래기술1'이라 함)을 도시하고 있다.FIG. 1 shows a technique for checking a conventional interface board or a program (hereinafter referred to as "Prior Art 1").

종래기술1에 의하면 반도체소자(D) 측과 접속하는 경로(a, Via, 이하 '비아'라 함)의 하단에서 와이어(w)를 인출하여 오실로스코프(OS)의 탐침(p, probe)과 연결한다. 이 때, 반도체소자(D)는 양품이어야 하며, 반도체소자(D)와 인터페이스 보드(IB)를 전기적으로 안정되게 접속시키기 위한 소켓(SK), 소켓(SK)의 위치를 유지시키기 위한 유지 부재(SE), 반도체소자(D)를 소켓(SK) 측으로 가압하는 푸셔(P)가 필요하다.According to the prior art 1, the wire w is taken out from the lower end of a path (a, Via, hereinafter referred to as "via") connected to the semiconductor device D side and connected to the probe p of the oscilloscope OS do. At this time, the semiconductor device D should be a good product, and a socket SK for electrically connecting the semiconductor device D and the interface board IB electrically, a holding member for holding the position of the socket SK SE and a pusher P for pressing the semiconductor element D toward the socket SK.

그런데 위와 같은 종래기술1에 의하면 비아(a) 간의 간격이 좁은 경우, 비아(a)의 크기가 작은 경우, 비아(a)에 다른 부품이 붙어 있거나 다른 부품에 의해 가려져 있는 경우 등에는 와이어(w)를 비아(a)의 하단에 잇는 작업이 매우 힘들다. 이러한 문제점은 반도체소자(D)의 단자들 간의 간격이 미세해지는 근래에 더욱 크게 부각된다. 그리고 와이어(w)로 유입되는 노이즈(noise)로 인해 원하는 결과를 정확하게 도출하기도 어렵다. 또한, 와이어(w)를 잇는 작업(솔더링(soldering) 작업)에 의해 원 제품(생산된 인터페이스 보드)이 훼손되며, 여러 비아(a)의 모든 지점에 와이어(w)를 잇는 작업을 실시하는 것이 거의 불가능하다. 게다가 인터페이스 보드(IB)의 바닥면에서 와이어(w)를 인출하기 때문에 인터페이스 보드(IB)를 지지하고 있는 기구물을 일부 변형하거나 제거하는 형태를 취해야하는 번거로움이 있다.However, according to the above-described prior art 1, when the interval between the vias a is small, the size of the vias a is small, when the vias a are attached to other parts or are covered by other parts, ) To the bottom of the via (a) is very difficult. This problem becomes more significant in recent years when the distance between the terminals of the semiconductor element D becomes finer. It is also difficult to accurately derive a desired result due to the noise introduced into the wire (w). In addition, it is necessary to carry out the operation of connecting the wire (w) to all the points of the plurality of vias (a) by damaging the original product (the produced interface board) by the operation of connecting the wires (soldering operation) It is almost impossible. In addition, since the wire w is taken out from the bottom surface of the interface board IB, there is a need to take some form of deforming or removing the structure supporting the interface board IB.

도2는 종래 인터페이스 보드(IB) 또는 프로그램을 검사하기 위한 또 다른 기술(이하 '종래기술2'라 함)을 도시하고 있다.2 shows another conventional technique for testing an interface board IB or a program (hereinafter referred to as " Prior Art 2 ").

종래기술2는 생산되는 인터페이스 보드(IB)와 동일한 비아(a)를 가지면서 오실로스코프(OS)의 탐침(p)과 접촉할 수 있는 별도의 비아(a')를 확장된 영역으로 위치시킨 전용 인터페이스 보드(IB')를 별도로 제작하여 사용하는 기술이다.The prior art 2 has a dedicated interface that has the same vias a as the produced interface board IB and places a separate via a 'in contact with the probe p of the oscilloscope OS as an extended area And a board (IB ') is separately manufactured and used.

그러나 종래기술2에 의할 경우, 검사용 비아(a')를 추가한 별도의 전용 제품(전용 인터페이스 보드)으로 검사를 하는 것이기 때문에 실제 제품(생산되는 인터페이스 보드)의 검사와는 다른 결과가 나올 수 있다. 즉, 검사용 비아(a')가 추가되는데서 오는 전기회로의 추가 및 복잡함과 전기회로 간의 간섭으로 인한 신호 왜곡 등으로 인하여 실제 사용하는 인터페이스 보드(IB)에서는 발생하지 않는 문제가 발생할 수도 있기 때문에 전용 제품을 이용한 검사가 실제 제품(인터페이스 보드)이나 프로그램의 검사를 대체할 수 없는 한계가 있다. 게다가 종래기술2에 따른 전용 인터페이스 보드는 실제 인터페이스 보드(IB)의 형태를 변형해 놓은 것이기 때문에 실제 제품과 형상이 달라서 실제 제품이 장착되는 위치에 장착이 불가능하므로 실험용 기자재로밖에 사용할 수는 없다. 따라서 종래기술2는 단순한 검사만이 가능할 뿐 실제 제품 검사로 대체되기는 불가능하다.
However, according to the conventional art 2, since the inspection is performed with a separate dedicated product (dedicated interface board) to which the inspection vias (a ') are added, a result different from the inspection of the actual product (the produced interface board) . That is, there may arise a problem that does not occur in the interface board IB actually used due to the addition and complication of the electric circuit from the addition of the inspection vias a 'and the signal distortion due to the interference between the electric circuits There is a limitation that the inspection using the exclusive product can not replace the inspection of the actual product (interface board) or the program. In addition, since the dedicated interface board according to the prior art 2 is a modification of the shape of the actual interface board IB, it can not be mounted at the position where the actual product is mounted because it is different from the actual product. Therefore, in the conventional art 2, only a simple inspection is possible and it can not be replaced with an actual product inspection.

본 발명의 목적은 종래기술과는 다른 새로운 방식의 회로기판 또는 프로그램 검사 시스템을 제공하는 것이다.
It is an object of the present invention to provide a new type of circuit board or program inspection system different from the prior art.

본 발명에 따른 회로기판 또는 프로그램 검사 시스템은, 회로기판 또는 프로그램을 검사하기 위한 검사 보드; 상기 검사 보드와 회로기판을 전기적으로 연결하는 제1 소켓; 상기 제1 소켓을 유지시키는 제1 유지부재; 상기 검사 보드와 반도체소자를 전기적으로 연결하는 제2 소켓; 상기 제2 소켓을 유지시키는 제2 유지부재; 및 상기 반도체소자를 상기 제2 소켓 측으로 가압하는 푸셔; 를 포함하며, 상기 검사 보드는 상기 제1 소켓과 제2 소켓을 전기적으로 연결하기 위한 연결회로와, 상기 반도체소자와 회로기판 간의 전기적 신호를 오실로스코프 측으로 전송하기 위한 전송회로를 가진다.A circuit board or a program inspecting system according to the present invention includes: an inspection board for inspecting a circuit board or a program; A first socket electrically connecting the test board and the circuit board; A first holding member for holding the first socket; A second socket electrically connecting the test board and the semiconductor device; A second holding member for holding the second socket; And a pusher for pressing the semiconductor element toward the second socket side; Wherein the inspection board has a connection circuit for electrically connecting the first socket and the second socket and a transmission circuit for transmitting an electrical signal between the semiconductor element and the circuit board to the oscilloscope side.

상기 전송회로와 오실로스코프의 전기적 연결 접점은 수직선상에서 상기 제1 소켓 및 제2 소켓보다 바깥 측으로 벗어난 지점에 위치한다.
The electrical connection contacts of the transmission circuit and the oscilloscope are located on a vertical line out of the first and second sockets.

본 발명에 따르면 다음과 같은 효과가 있다.The present invention has the following effects.

첫째, 별도의 와이어를 잇는 작업이 없기 때문에 검사에 소요되는 시간과 번거로움을 크게 줄일 수 있다.First, since there is no work to connect the wires, the time and hassle of inspection can be greatly reduced.

둘째, 최적화된 전용 검사 보드를 통해 회로를 구성하여 실제 제품을 검사하기 때문에 신호 왜곡 등의 문제를 크게 줄일 수 있고, 실제 제품(인터페이스 보드)이나 프로그램에 대한 정확한 검사가 가능하며, 모든 비아를 통한 검사가 가능하다. 그리고 회로기판을 지지하는 기구물에 대한 별도의 변형 등이 필요하지 않다.Second, the circuit is configured through the optimized dedicated inspection board to inspect the actual product, which can greatly reduce problems such as signal distortion, and can accurately inspect the actual product (interface board) or program. Inspection is possible. And there is no need for a separate modification to the mechanism for supporting the circuit board.

셋째, 원 제품(인터페이스 보드)에 대한 훼손이 발생하지 않는다.
Third, there is no damage to the original product (interface board).

도1은 종래기술1에 따른 인터페이스 보드 또는 프로그램 검사 시스템의 일부를 도시하고 있다.
도2는 종래기술2에 따른 인터페이스 보드 또는 프로그램 검사 시스템의 일부를 도시하고 있다.
도3은 본 발명에 따른 회로기판 또는 프로그램 검사 시스템의 일부를 도시하고 있다.
Fig. 1 shows a part of an interface board or program checking system according to the prior art 1. Fig.
Fig. 2 shows a part of an interface board or program checking system according to the prior art 2. Fig.
Figure 3 illustrates a portion of a circuit board or program inspection system in accordance with the present invention.

이하 상기한 바와 같은 본 발명에 따른 바람직한 실시예를 첨부된 도면을 참조하여 설명하되, 설명의 간결함을 위해 배경기술에서 언급된 설명은 가급적 생략하거나 압축한다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, preferred embodiments according to the present invention will be described with reference to the accompanying drawings, but for simplicity of description, descriptions described in the background art are preferably omitted or compressed.

도3은 본 발명에 따른 회로기판 또는 프로그램 검사 시스템(300, 이하 '검사시스템'이라 약칭함)에 대한 단면도이다.3 is a cross-sectional view of a circuit board or program inspection system 300 (hereinafter abbreviated as " inspection system ") according to the present invention.

본 발명에 따른 검사 시스템(300)은 검사 보드(310), 제1 소켓(320), 제1 유지부재(330), 제2 소켓(340), 제2 유지부재(350) 및 푸셔(360)를 포함한다.The inspection system 300 according to the present invention includes a test board 310, a first socket 320, a first holding member 330, a second socket 340, a second holding member 350, .

검사 보드(310)는 회로기판(CB)을 검사하기 위해 마련된다. 회로기판(CB)의 일 예로는 배경기술에서 설명한 인터페이스 보드(IB)일 수 있다.The inspection board 310 is provided for inspecting the circuit board CB. One example of the circuit board CB may be the interface board IB described in the background art.

검사 보드(310)는 연결회로(LC)와 전송회로(TC)를 가진다.The inspection board 310 has a connection circuit LC and a transmission circuit TC.

연결회로(LC)는 제1 소켓(320)의 단자(포고핀의 형태일 수 있음)들과 제2 소켓(340)의 단자(포고핀의 형태일 수 있음)들을 각각 전기적으로 연결한다. 이러한 연결회로(LC)는 직선 형태로 단순하게 구현될 수도 있다.The connection circuit LC electrically connects the terminals of the first socket 320 (which may be in the form of pogo pins) and the terminals of the second socket 340 (which may be in the form of pogo pins). Such a connection circuit LC may be simply implemented in a linear form.

전송회로(TC)는 반도체소자(D)와 회로기판(CB) 간의 전기적 신호를 오실로스코프(OS) 측으로 전송하기 위해 마련된다. 즉, 반도체소자(D)와 회로기판(CB) 간의 전기적 신호는 전송회로(TC)를 통해 오실로스코프(OS)로 보내진다. 이 때, 오실로스코프(OS)의 탐침과 전송회로(TC)가 전기적으로 연결되는 연결 접점(LP)은 상하방향으로 수직한 수직선상에서 제1 소켓(320) 및 제2 소켓(340)보다 바깥 측으로 벗어난 지점에 위치한다. 따라서 회로기판(CB)을 지지하는 기구물의 어떠한 변형도 필요치 않으며, 와이어 등이 구비될 필요도 없다.The transmission circuit TC is provided for transmitting an electrical signal between the semiconductor element D and the circuit board CB to the oscilloscope OS side. That is, an electrical signal between the semiconductor element D and the circuit board CB is sent to the oscilloscope OS through the transmission circuit TC. At this time, the connection point LP, in which the probe of the oscilloscope OS is electrically connected to the transmission circuit TC, is located outside the first socket 320 and the second socket 340 on a vertical line perpendicular to the vertical direction Point. Therefore, no modification of the mechanism for supporting the circuit board CB is required, and it is not necessary to provide a wire or the like.

제1 소켓(320)은 검사 보드(310)와 회로기판(CB)을 전기적으로 연결한다. 더 구체적으로 제1 소켓(320)은 검사 보드(310)의 연결회로(LC) 하 측과 회로기판(CB)의 전기회로를 연결한다. The first socket 320 electrically connects the test board 310 and the circuit board CB. More specifically, the first socket 320 connects the lower circuit of the test circuit board 310 with the circuit of the circuit board CB.

제1 유지부재(330)는 제1 소켓(320)이 제 위치에 안정적으로 위치되도록 제1 소켓(320)을 유지시키는 역할을 수행한다.The first holding member 330 serves to hold the first socket 320 so that the first socket 320 is stably positioned at the first position.

제2 소켓(340)은 검사 보드(310)와 반도체소자(D)를 전기적으로 연결한다. 더 구체적으로 제2 소켓(340)은 검사 보드(310)의 연결회로(LC) 상 측과 반도체소자(D)의 단자를 연결한다.The second socket 340 electrically connects the test board 310 and the semiconductor device D to each other. More specifically, the second socket 340 connects the upper side of the connection circuit LC of the inspection board 310 with the terminal of the semiconductor element D.

제2 유지부재(350)는 제2 소켓(340)이 제 위치에 안정적으로 위치되도록 제2 소켓(340)을 유지시키는 역할을 수행한다.The second holding member 350 serves to hold the second socket 340 so that the second socket 340 is stably positioned in place.

푸셔(360)는 반도체소자(D)를 제2 소켓(340) 측으로 가압함으로써 반도체소자(D)가 제2 소켓(340), 검사 보드(310), 제1 소켓(320)을 거쳐 회로기판(CB)과 전기적으로 정확히 접속될 수 있도록 한다.
The pusher 360 presses the semiconductor element D toward the second socket 340 so that the semiconductor element D is electrically connected to the circuit board 300 through the second socket 340, the inspection board 310, CB to be electrically connected correctly.

위와 같은 구성을 가지는 검사 시스템(300)은 반도체소자(D)와 회로기판(CB)이 제1 소켓(320), 검사 보드(310)의 연결회로(LC) 및 제2 소켓(340)을 통해 서로 전기적으로 연결되고, 오실로스코프(OS)의 탐침(p)이 검사 보드(310)의 연결 접점(LP)에 접촉된 상태에서 테스터에서 프로그램에 따른 전기 신호를 회로기판(CB)에 인가시킴으로써 검사가 진행된다. 이 때, 검사에 필요한 반도체소자(D)와 회로기판(CB) 간의 전기 신호는 검사 보드(310)의 전송회로(TC)를 통해 오실로스코프(OS)로 보내진다.The inspection system 300 having the above configuration is configured such that the semiconductor device D and the circuit board CB are electrically connected to each other through the first socket 320, the connection circuit LC of the test board 310 and the second socket 340 And the probe p of the oscilloscope OS is brought into contact with the connection point LP of the inspection board 310 and an electric signal according to the program is applied to the circuit board CB by the tester, It proceeds. At this time, an electrical signal between the semiconductor device D and the circuit board CB required for the inspection is sent to the oscilloscope OS through the transmission circuit TC of the inspection board 310.

한편, 회로기판(CB)을 검사할 경우에는 반도체소자(D)와 테스터에 탑재된 프로그램이 양호하여야 하며, 프로그램을 검사할 경우에는 반도체소자(D)와 회로기판(CB)이 양호해야 할 것이다. On the other hand, when the circuit board CB is inspected, the semiconductor device D and the program mounted on the tester should be good. In the case of inspecting the program, the semiconductor device D and the circuit board CB should be good .

상술한 바와 같이, 본 발명에 대한 구체적인 설명은 첨부된 도면을 참조한 실시예에 의해서 이루어졌지만, 상술한 실시예는 본 발명의 바람직한 예를 들어 설명하였을 뿐이기 때문에, 본 발명이 상기의 실시예에만 국한되는 것으로 이해되어져서는 아니 되며, 본 발명의 권리범위는 후술하는 청구범위 및 그 등가개념으로 이해되어져야 할 것이다.
Although the present invention has been fully described by way of example only with reference to the accompanying drawings, it is to be understood that the present invention is not limited thereto. It is to be understood that the scope of the invention is to be construed as being limited only by the following claims and their equivalents.

300 : 회로기판 또는 프로그램 검사 시스템
310 : 검사 보드
LC : 연결회로 TC : 전송회로
320 : 제1 소켓
330 : 제1 유지부재
340 : 제2 소켓
350 : 제2 유지부재
360 : 푸셔
300: circuit board or program inspection system
310: inspection board
LC: Connection circuit TC: Transmission circuit
320: first socket
330: first holding member
340: second socket
350: second holding member
360: pusher

Claims (2)

회로기판 또는 프로그램을 검사하기 위한 검사 보드;
상기 검사 보드와 회로기판을 전기적으로 연결하는 제1 소켓;
상기 제1 소켓을 유지시키는 제1 유지부재;
상기 검사 보드와 반도체소자를 전기적으로 연결하는 제2 소켓;
상기 제2 소켓을 유지시키는 제2 유지부재; 및
상기 반도체소자를 상기 제2 소켓 측으로 가압하는 푸셔; 를 포함하며,
상기 검사 보드는 상기 제1 소켓과 제2 소켓을 전기적으로 연결하기 위한 연결회로와, 상기 반도체소자와 회로기판 간의 전기적 신호를 오실로스코프 측으로 전송하기 위한 전송회로를 가지는 것을 특징으로 하는
회로기판 또는 프로그램 검사 시스템.
An inspection board for inspecting a circuit board or a program;
A first socket electrically connecting the test board and the circuit board;
A first holding member for holding the first socket;
A second socket electrically connecting the test board and the semiconductor device;
A second holding member for holding the second socket; And
A pusher for pressing the semiconductor element toward the second socket; / RTI >
Wherein the inspection board has a connection circuit for electrically connecting the first socket and the second socket and a transfer circuit for transferring an electrical signal between the semiconductor device and the circuit board to the oscilloscope side
Circuit board or program inspection system.
제1항에 있어서,
상기 전송회로와 오실로스코프의 전기적 연결 접점은 수직선상에서 상기 제1 소켓 및 제2 소켓보다 바깥 측으로 벗어난 지점에 위치하는 것을 특징으로 하는
회로기판 또는 프로그램 검사 시스템.
The method according to claim 1,
Wherein the electrical connection point of the transmission circuit and the oscilloscope is located on a vertical line outside the first socket and the second socket.
Circuit board or program inspection system.
KR1020130162518A 2013-12-24 2013-12-24 Circuit board or program test system KR102044185B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130162518A KR102044185B1 (en) 2013-12-24 2013-12-24 Circuit board or program test system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130162518A KR102044185B1 (en) 2013-12-24 2013-12-24 Circuit board or program test system

Publications (2)

Publication Number Publication Date
KR20150074595A true KR20150074595A (en) 2015-07-02
KR102044185B1 KR102044185B1 (en) 2019-11-14

Family

ID=53787689

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130162518A KR102044185B1 (en) 2013-12-24 2013-12-24 Circuit board or program test system

Country Status (1)

Country Link
KR (1) KR102044185B1 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070010972A (en) * 2005-07-20 2007-01-24 삼성전자주식회사 Socket and contactor
KR20100050714A (en) * 2008-11-06 2010-05-14 삼성전자주식회사 Probe module
KR20100130935A (en) * 2009-06-04 2010-12-14 (주) 에스에스피 Test contact module

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070010972A (en) * 2005-07-20 2007-01-24 삼성전자주식회사 Socket and contactor
KR20100050714A (en) * 2008-11-06 2010-05-14 삼성전자주식회사 Probe module
KR20100130935A (en) * 2009-06-04 2010-12-14 (주) 에스에스피 Test contact module

Also Published As

Publication number Publication date
KR102044185B1 (en) 2019-11-14

Similar Documents

Publication Publication Date Title
KR101384714B1 (en) Device for semiconductor test
US6252415B1 (en) Pin block structure for mounting contact pins
US10996242B2 (en) Probe card and test apparatus including the same
KR101421051B1 (en) Device for Semiconductor Test
JP7313401B2 (en) Wafer inspection system and its wafer inspection equipment
JP2000088920A (en) Interface unit for inspection apparatus
KR20110076855A (en) Semiconductor test socket
US7288949B2 (en) Semiconductor test interface
KR102148840B1 (en) Probe card
KR101480129B1 (en) Probe card for wafer testing and printed circuit board thereof
CN115144805A (en) On-line quick calibration method for radio frequency switch chip test
JP2006049599A (en) Wafer prober and semiconductor device manufacturing methods and associated semiconductor testing equipment
KR102044185B1 (en) Circuit board or program test system
KR101421048B1 (en) Device For Testing Semiconductor On Mounted Active Element Chip
KR100709963B1 (en) Measurement system having multi cavity for the flexible printed circuit board and the method for measuring of the same
KR20090075515A (en) Probe card and test apparatus comprising the same
KR101689515B1 (en) A probe card
JP2020017713A (en) Intermediate connecting member and inspection device
KR101467381B1 (en) Device for Semiconductor Test
KR100948536B1 (en) The inspection device for semi-conductor
KR20130064402A (en) Cis probe card
JP5146109B2 (en) Inspection device
KR20050066413A (en) Connecting apparatus for wafer testing system
TWI385391B (en) Testing apparatus providing high efficiency and high accuracy
KR100979502B1 (en) Circuit board of probe card

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right