KR20140017392A - 디스플레이장치 및 그 전원오류 검출방법 - Google Patents

디스플레이장치 및 그 전원오류 검출방법 Download PDF

Info

Publication number
KR20140017392A
KR20140017392A KR1020120084525A KR20120084525A KR20140017392A KR 20140017392 A KR20140017392 A KR 20140017392A KR 1020120084525 A KR1020120084525 A KR 1020120084525A KR 20120084525 A KR20120084525 A KR 20120084525A KR 20140017392 A KR20140017392 A KR 20140017392A
Authority
KR
South Korea
Prior art keywords
power
unit
error
input
display device
Prior art date
Application number
KR1020120084525A
Other languages
English (en)
Inventor
이상은
최주현
김현호
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020120084525A priority Critical patent/KR20140017392A/ko
Priority to EP13174112.6A priority patent/EP2693421A1/en
Priority to US13/950,464 priority patent/US20140035596A1/en
Priority to CN201310331961.6A priority patent/CN103581747A/zh
Publication of KR20140017392A publication Critical patent/KR20140017392A/ko

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 디스플레이장치 및 그 전원오류 검출방법에 관한 것으로서, 디스플레이장치는, 영상을 표시하는 디스플레이부와; 상기 디스플레이장치의 각 구성에 전원을 공급하는 전원공급부와; 상기 전원공급부로부터 상기 디스플레이장치의 각 구성에 공급되는 복수의 전원을 모니터링하고, 상기 복수의 전원 중 적어도 하나에서 발생하는 오류를 검출하는 감지부와; 상기 감지부의 검출 결과에 따라 상기 복수의 전원 중 적어도 하나에서 오류가 발생하면, 상기 전원 오류의 발생 위치를 판별하는 제어부를 포함한다. 이에 의하여, 자체적으로 전원에 대한 자가진단을 수행하여, 간편하게 전원오류의 발생여부를 체크하고, 오류가 발생한 위치까지도 확인하므로, 동작의 안전성, 신뢰성이 보다 향상될 수 있다.

Description

디스플레이장치 및 그 전원오류 검출방법{DISPLAY APPARATUS AND METHOD FOR ERROR DETECTING OF VOLTAGE THEREOF}
본 발명은 디스플레이장치 및 그 전원오류 검출방법에 관한 것으로서, 보다 상세하게는 디스플레이장치의 각 구성에 공급되는 전원의 오류를 검출하는 디스플레이장치 및 그 전원오류 검출방법에 관한 것이다.
TV와 같은 디스플레이장치에는 SMPS(Switching Mode Power Supply)와 같은 전원공급부가 마련되어, 디스플레이장치의 각 구성에 전원을 공급한다. 디스플레이장치에는 매우 다양한 복수의 구성이 마련되며, 전원공급부는 각 구성에 맞는 적절한 전원을 공급하게 된다.
이렇게 공급되는 복수의 전원 중 일부에서 오류가 발생한 경우, 해당 구성에는 정상적으로 전원이 공급되지 않으므로, 기능이 제대로 동작하지 않는 문제가 발생할 수 있다.
그런데, 종래의 디스플레이장치는 복수의 구성 중 일부에 공급되는 전원에서 오류가 발생하는 경우, 어느 위치에서 오류가 발생했는지를 확인하기 어려운 단점이 있었다.
따라서, 디스플레이장치 전체에 대한 점검이 불가피하므로 비효율적이고 사용자의 불편을 초래할 수 있으며, A/S에 있어 불필요한 시간과 비용이 소요될 수 있다.
본 발명 실시예에 따른 디스플레이장치는, 영상을 표시하는 디스플레이부와; 상기 디스플레이장치의 각 구성에 전원을 공급하는 전원공급부와; 상기 전원공급부로부터 상기 디스플레이장치의 각 구성에 공급되는 복수의 전원을 모니터링하고, 상기 복수의 전원 중 적어도 하나에서 발생하는 오류를 검출하는 감지부와; 상기 감지부의 검출 결과에 따라 상기 복수의 전원 중 적어도 하나에서 오류가 발생하면, 상기 전원 오류의 발생 위치를 판별하는 제어부를 포함한다.
상기 제어부는 상기 전원 오류가 발생한 위치를 나타내는 메시지를 표시하도록 상기 디스플레이부를 제어할 수 있다.
상기 감지부의 내부 또는 외부에 마련되며, 상기 복수의 전원 각각에 연결되어 전원을 분배하는 복수의 분배저항을 더 포함할 수 있다.
상기 감지부는 디스플레이장치의 파워 온/오프를 감지하는 제1감지부를 포함할 수 있다.
상기 제1감지부는, 상기 파워 온/오프에 따른 동작전원과 제1레퍼런스 전원을 입력받는 복수의 비교부와; 상기 복수의 비교부의 출력을 선택적으로 입력받는 복수의 딜레이부를 포함할 수 있다.
상기 감지부는, 상기 복수의 전원과 기설정된 레퍼런스 전압을 비교하고, 상기 비교 결과에 따라 상기 복수의 전원 중 적어도 하나에서 발생하는 전원오류를 검출하는 제2감지부 및 제3감지부를 포함할 수 있다.
상기 제2감지부는 입력전원이 기설정된 범위 내에 존재하는지 여부를 결정하는 복수의 비교부를 포함하며, 상기 복수의 비교부 각각은, 상기 복수의 전원 중 어느 하나와 제2 오버 레퍼런스 전압을 입력받고 비교 결과를 출력하는 제1비교기와, 상기 복수의 전원 중 어느 하나와 제2 언더 레퍼런스 전압을 입력받고 비교 결과를 출력하는 제2비교기를 포함할 수 있다.
상기 제3감지부는 입력전원이 기설정된 범위 내에 존재하는지 여부를 결정하는 복수의 비교부를 포함하며, 상기 복수의 비교부 각각은, 상기 복수의 전원이 분배된 어느 하나와 제3 레퍼런스 전압을 입력받고 비교 결과를 출력하는 제3비교기와, 상기 복수의 전원이 분배된 어느 하나와 제3 레퍼런스 전압을 입력받고 비교 결과를 출력하는 제4비교기를 포함할 수 있다.
상기 감지부는 기설정된 오차 허용범위를 가지는 것을 특징으로 할 수 있다.
상기 감지부는 상기 복수의 전원의 모니터링 결과에 따른 데이터를 저장하는 레지스터부를 더 포함할 수 있다.
상기 감지부는 상기 레지스터부와 상기 제어부 사이에 마련되는 인터페이스부를 더 포함하며, 상기 제어부는 상기 인터페이스부를 통해 상기 레지스터부에 저장된 데이터를 읽어, 상기 전원오류의 발생위치를 판별할 수 있다.
상기 복수의 전원에 대한 모니터링은 전원 자가진단을 선택하는 사용자 입력, 기설정된 진단주기의 도래, 디스플레이장치의 파워 온 시 중 적어도 하나의 경우에 수행될 수 있다.
한편, 본 발명 실시예에 따른 디스플레이장치의 전원오류 검출방법은, 전원공급부로부터 상기 디스플레이장치의 각 구성에 공급되는 복수의 전원을 모니터링하는 단계와; 상기 복수의 전원 중 적어도 하나에서 발생하는 오류를 검출하는 단계와; 상기 검출 결과에 따라 상기 복수의 전원 중 적어도 하나에서 오류가 발생하면, 상기 전원 오류의 발생 위치를 판별하는 단계를 포함한다.
상기 전원 오류가 발생한 위치를 나타내는 메시지를 표시하는 단계를 더 포함할 수 있다.
상기 오류를 검출하는 단계는, 상기 복수의 전원과 기설정된 레퍼런스 전압을 비교하는 단계와; 상기 비교 결과에 따라 상기 복수의 전원 중 적어도 하나에서 발생하는 전원오류를 검출하는 단계를 포함할 수 있다.
상기 비교하는 단계는 입력전원이 기설정된 범위 내에 존재하는지 여부를 결정하는 단계를 포함할 수 있다.
상기 기설정된 범위는 오차 허용범위에 따라 결정될 수 있다.
상기 복수의 전원의 모니터링 결과에 따른 데이터를 저장하는 단계를 더 포함할 수 있다.
상기 모니터링을 개시 시에 기저장된 모니터링 결과 데이터를 리셋하는 단계를 더 포함할 수 있다.
상기 모니터링하는 단계는, 전원 자가진단을 선택하는 사용자 입력, 기설정된 진단주기의 도래, 디스플레이장치의 파워 온 시 중 적어도 하나의 경우에 수행될 수 있다.
도 1은 본 발명의 일실시예에 의한 디스플레이장치의 구성을 도시한 블록도이며,
도 2는 본 발명의 일실시예에 의한 감지부의 구성을 도시한 블록도이며,
도 3은 도 2의 회로도이며.
도 4는 본 발명 일실시예에 의한 제4비교부의 회로도이며,
도 5는 제4비교부의 입출력 신호의 파형을 도시한 도면이며,
도 6는 본 발명 일실시예에 의한 제9비교부의 회로도이며,
도 7은 제9비교부의 입출력 신호의 파형을 도시한 도면이며,
도 8은 본 발명 일실시예에 따른 오류 감지 동작을 설명하기 위한 도면이며,
도 9는 본 발명 일실시예에 따라 전원진단 메뉴를 설정하는 화면을 도시한 도면이며,
도 10은 본 발명 일실시예에 따른 전원진단 결과를 나타내는 메시지의 예를 도시한 도면이며,
도 11은 본 발명 일실시예에 따라 전원진단을 주기적으로 수행하도록 설정하는 화면을 도시한 도면이며,
도 12는 본 발명 일실시예에 의한 디스플레이장치의 전원오류 검출방법을 도시한 흐름도이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 관하여 상세히 설명한다.
도 1은 본 발명의 일실시예에 의한 디스플레이장치(100)의 구성을 도시한 블록도이다.
도 1에 도시된 바와 같이, 디스플레이장치(100)는 외부의 영상공급원(미도시)으로부터 제공되는 영상신호를 기 설정된 영상처리 프로세스에 따라서 처리하여 영상으로 표시한다.
본 실시예의 디스플레이장치(100)는 방송국의 송출장비로부터 수신되는 방송신호/방송정보/방송데이터에 기초한 방송 영상을 처리하는 TV로 구현되는 경우에 관해 설명한다. 그러나, 본 발명의 사상이 디스플레이장치(100)의 구현 예시에 한정되지 않는 바, 디스플레이장치(100)는 TV 이외에도 영상을 처리 가능한 다양한 종류의 구현 예시 예컨대, 모니터 등에도 적용될 수 있다.
또한, 디스플레이장치(100)는 표시 가능한 영상의 종류가 방송 영상에 한정되지 않는 바, 예를 들면 디스플레이장치(100)는 다양한 형식의 영상공급원(미도시)으로부터 수신되는 신호/데이터에 기초한 동영상, 정지영상, 어플리케이션(application), OSD(on-screen display), 다양한 동작 제어를 위한 GUI(graphic user interface) 등의 영상을 표시하도록 처리할 수 있다.
본 발명의 실시예에 따르면, 디스플레이장치(100)는 스마트 TV로 구현될 수 있다. 스마트 TV는 실시간으로 방송신호를 수신하여 표시할 수 있고, 웹 브라우저 기능을 가지고 있어 실시간 방송신호의 표시와 동시에 인터넷을 통하여 다양한 컨텐츠 검색 및 소비가 가능하고 이를 위하여 편리한 사용자 환경을 제공할 수 있는 TV이다. 또한, 스마트 TV는 개방형 소프트웨어 플랫폼을 포함하고 있어 사용자에게 양방향 서비스를 제공할 수 있다. 따라서, 스마트TV는 개방형 소프트웨어 플랫폼을 통하여 다양한 컨텐츠, 예를 들어 소정의 서비스를 제공하는 어플리케이션을 사용자에게 제공할 수 있다. 이러한 어플리케이션은 다양한 종류의 서비스를 제공할 수 있는 응용 프로그램으로서, 예를 들어 SNS, 금융, 뉴스, 날씨, 지도, 음악, 영화, 게임, 전자 책 등의 서비스를 제공하는 어플리케이션을 포함한다.
도 1에 도시된 바와 같이, 디스플레이장치(100)는 영상신호를 수신하는 영상수신부(110)와, 영상수신부(110)에 수신되는 영상신호를 처리하는 영상처리부(120)와, 영상처리부(120)에 의해 처리되는 영상신호를 영상으로 표시하는 디스플레이부(130)와, 디스플레이장치(100)의 각 구성에 전원을 공급하는 전원공급부(140)와, 전원공급부(140)로부터 각 구성에 공급되는 전원을 감지하는 감지부(150)와, 감지부의 감지결과를 포함하는 각종 데이터가 저장되는 저장부(160)와, 디스플레이장치(100)를 제어하는 제어부(170)를 포함한다.
영상수신부(110)는 영상신호를 수신하여 영상처리부(120)에 전달하며, 수신하는 영상신호의 규격 및 디스플레이장치(100)의 구현 형태에 대응하여 다양한 방식으로 구현될 수 있다. 예를 들면, 영상수신부(110)는 방송국(미도시)으로부터 송출되는 RF(radio frequency)신호를 무선으로 수신하거나, 컴포지트(composite) 비디오, 컴포넌트(component) 비디오, 슈퍼 비디오(super video), SCART, HDMI(high definition multimedia interface) 규격 등에 의한 영상신호를 유선으로 수신할 수 있다. 영상수신부(110)는 영상신호가 방송신호인 경우, 이 방송신호를 채널 별로 튜닝하는 튜너(tuner)를 포함한다.
또한, 영상신호는 외부기기로부터 입력될 수 있으며, 예컨대, 영상신호는 PC, AV기기, 스마트폰, 스마트패드 등과 같은 외부기기로부터 입력될 수 있다. 또한, 영상신호는 인터넷 등과 같은 네트워크를 통해 수신되는 데이터로부터 기인한 것일 수 있다. 이 경우, 디스플레이장치(100)는, 도시되지 않으나, 네트워크를 통해 통신을 수행하는 네트워크 통신부를 더 포함할 수 있다. 또한, 영상신호는 플래시메모리, 하드디스크 등과 같은 비휘발성의 저장부(150)에 저장된 데이터로부터 기인한 것일 수 있다. 저장부(150)는 디스플레이장치(100)의 내부 또는 외부에 마련될 수 있으며, 외부에 마련되는 경우 저장부(150)가 연결되는 연결부(미도시)를 더 포함할 수 있다.
영상처리부(120)는 영상신호에 대해 기 설정된 다양한 영상처리 프로세스를 수행한다. 영상처리부(120)는 이러한 프로세스를 수행한 영상신호를 디스플레이부(130)에 출력함으로써, 디스플레이부(130)에 영상이 표시되게 한다.
영상처리부(120)가 수행하는 영상처리 프로세스의 종류는 한정되지 않으며, 예를 들면 다양한 영상 포맷에 대응하는 디코딩(decoding), 디인터레이싱(de-interlacing), 프레임 리프레시 레이트(frame refresh rate) 변환, 스케일링(scaling), 영상 화질 개선을 위한 노이즈 감소(noise reduction), 디테일 강화(detail enhancement), 라인 스캐닝(line scanning) 등을 포함할 수 있다. 영상처리부(120)는 이러한 각 프로세스를 독자적으로 수행할 수 있는 개별적 구성의 그룹으로 구현되거나, 또는 여러 기능을 통합시킨 SoC(system-on-chip)로 구현될 수 있다.
디스플레이부(130)는 영상처리부(120)에 의해 처리되는 영상신호에 기초하여 영상을 표시한다. 본 실시예의 디스플레이부(130)는 후술하는 전원진단과 관련된 메시지(51, 52, 53)을 더 표시할 수 있다.
디스플레이부(130)의 구현 방식은 한정되지 않으며, 예컨대 액정(liquid crystal), 플라즈마(plasma), 발광 다이오드(light-emitting diode), 유기발광 다이오드(organic light-emitting diode), 면전도 전자총(surface-conduction electron-emitter), 탄소 나노 튜브(carbon nano-tube), 나노 크리스탈(nano-crystal) 등의 다양한 디스플레이 방식으로 구현될 수 있다.
디스플레이부(130)는 그 구현 방식에 따라서 부가적인 구성을 추가적으로 포함할 수 있다. 예를 들면, 디스플레이부(130)가 액정 방식인 경우, 디스플레이부(130)는 액정 디스플레이 패널(미도시)과, 이에 광을 공급하는 백라이트유닛(미도시)과, 패널(미도시)을 구동시키는 패널구동기판(미도시)을 포함한다.
전원공급부(140)는 디스플레이장치(100)를 구성하는 각 구성요소로 전원을 공급한다. 전원공급부(140)는 외부로부터 입력되는 상용 교류전원을 디스플레이장치(100)의 각 구성요소로 공급되는 전원으로 변환하여 공급하며, SMPS (Switching Mode Power Supply)로 구현될 수 있다.
감지부(150)는 전원공급부(140)로부터 디스플레이장치(100)의 각 구성에 공급되는 복수의 전원을 모니터링하고, 복수의 전원 중 적어도 하나에서 발생하는 오류를 검출한다.
도 2는 본 발명의 일실시예에 의한 감지부(150)의 구성을 도시한 블록도이며, 도 3은 도 2의 회로도이다.
도 2에 도시된 바와 같이, 본 실시예의 감지부(150)는 단일 칩(Single Chip)의 IC로 구현되어, 제어부(170)의 MCU(172)와 통신을 수행할 수 있다.
도 2를 참조하면, 감지부(150)는, 제1 내지 제9 입력단자(A3V3, B5V, B13V, B18V, B13VS, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9)를 통해, 디스플레이장치(100)에 공급되는 복수의 전원을 감시 즉, 모니터링한다. 제1 내지 제9 입력단자(A3V3, B5V, B13V, B18V, B13VS, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9)로는 예를 들어, 각각 3.3V, 5V, 13V, 18V, 13V, 3.3V, 2.5V, 1.8V, 1.5V, 1.2V, 0.9V의 전원이 입력될 수 있다.
제1 내지 제9 입력단자(A3V3, B5V, B13V, B18V, B13VS, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9)는 감지부(150)의 내부 또는 외부에 마련되어 복수의 전원 각각을 분배하는 분배저항(R1-R15)에 연결된다. 예를 들어, B13V, B18V, B13VS 단자는 외부 분배저항(external resistor divider)(R1-R6)을 사용하고, A3V3, B5V, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9 단자는 내부 분배저항(internal resistor divider)(R7-R15)을 사용할 수 있다.
이에, 감지부(150)는 분배저항(R1-R15)을 사용하여 분배된 전원을 감시하고, 감시 결과에 따라 복수의 전원 중 적어도 하나에서 발생하는 오류를 검출하게 된다.
또한, 도 2에 도시된 바와 같이, 감지부(150)는 제1 내지 제5 출력단자(RESET, PWRDET, FAULT, SDA, SCL)를 가진다. 출력단자 RESET, PWRDET는 제1감지부(151)와 연결되어 각각 리셋, 파워 디텍트 신호를 출력하며, 출력단자 FAULT는 레지스터부(155)와 연결되어 오류 검출 여부에 관한 신호를 출력할 수 있다. 출력단자 SDA, SCL는 인터페이스부(156) 및 MCU(172)와 연결되어 감지부(150)와 제어부(170)간의 신호를 송수신할 수 있다.
감지부(150)는 디스플레이장치(100)의 동작전원을 모니터링하는 제1감지부(151)와, 디스플레이장치(100)의 각 구성에 공급되는 전원을 모니터링하는 제2감지부(152) 및 제3감지부(153)와, 제1 내지 제3 감지부(151, 152, 153)에 공급되는 레퍼런스 전원을 생성하는 레퍼런스 생성부(154)와, 제1 내지 제3 감지부(151, 152, 153)의 모니터링 결과 데이터가 저장되는 레지스터부(155)와, 제어부(170)와 입출력 통신을 수행하는 인터페이스부(156)를 포함한다.
본 실시예의 감지부(150)는 기설정된 허용범위(tolerance)를 가지도록 설정될 수 있다. 예를 들어, 감지부(150)는 5%, 7.5% 또는 10% 등의 다양한 오차 허용범위를 가질 수 있으며, 설정된 허용범위에 대응하도록 각 비교부에 입력되는 레퍼런스 전원값(threshold)이 설정된다. 본 발명에서는 감지부(150)가 디폴트로 7.5%의 허용범위를 가지도록 설정되며, 5%, 10%로 변경되도록 선택 가능한 것을 예로 들어 설명하기로 한다.
감지부(150)는 어드레스 설정을 통해 오차 허용범위를 선택할 수 있다. 예를 들어, 어드레스 x0h는 5%, x1h는 7.5%, x2h는 10%에 각각 대응하며, 디폴트로 x1h로 설정될 수 있다. 감지부(150)는 감시대상 전원이 설정된 오차 허용범위를 벗어나는 경우, 해당 전원에 오류가 발생한 것으로 판단하고 이를 검출한다.
제1감지부(151)는 디스플레이장치(100)의 파워 온/오프(power on/off)를 감지한다. 도 3에 도시된 바와 같이, 제1감지부(151)는 디스플레이장치(100)의 파워 온/오프에 따른 동작전원과 제1레퍼런스 전원(REF1)을 입력받는 제1 내지 제3 비교부(11, 12, 13)와, 제1 내지 제3 비교부(11, 12, 13)의 출력을 선택적으로 입력받는 제1 및 제2 딜레이부(14, 15)와, 파워 온 시 리셋전원을 감지하여 MCU(142)의 상태를 초기화하는 POR부(power on reset circuit)(16)를 포함한다.
제1비교부(11)는 입력단자 A3V3로부터 입력된 전원과 제1레퍼런스 전원(REF1)을 입력받고, 그 결과를 제1 및 제2 딜레이부(14, 15)로 출력한다. 여기서, 제1레퍼런스 전원(REF1)은 7.5%의 허용범위에서는 0.2V일 수 있다. 또한, 제1레퍼런스 전원(REF1)은 허용범위 5%에서는 1.8V, 10%에서는 2.2V로 각각 설정 가능하다.
제1비교부(11)는 비교전압 이상에 의해 전원이 입력되는 것이 감지되면 작동한다. 예를 들어, 제1 비교부(11)는 로(low)를 출력하는 상태에서, A3V3 입력단자로부터 전원이 입력되는 것이 감지되면 하이(high)를 제1 및 제2 딜레이부(14, 15)로 출력할 수 있다.
같은 방식으로, 제2비교부(12)는 입력단자 B5V로부터의 전원 입력을 감지하고 그 결과를 제2딜레이부(15)로 출력하며, 제3비교부(13)는 입력단자 B13V로부터의 전원 입력을 감지하여 그 결과를 제2 딜레이부(15)로 출력한다.
제1딜레이부(14)는 제1비교부(11)의 출력을 기설정된 지연시간만큼 딜레이하여 Q1으로 출력(리셋(RESET) 출력)하며, 제2딜레이부(15)는 제1 딜레이부(14) 및 제1 내지 제3 비교부(11, 12, 13)의 출력을 기설정된 지연시간만큼 딜레이하여 Q2로 출력(파워디텍트(PWRDET) 출력)한다. 여기서, 지연시간은 허용범위 5%, 7.5%, 10%에서 각각 42.5ms, 50mS, 57.5ms로 설정될 수 있다.
Q1과 Q2는 각각 제1 및 제2 딜레이부(14, 15)의 출력에 따라 온/오프되도록 동작한다(Active low reset output).
여기서, 제1딜레이부(14)의 출력은 제2딜레이부(15)로 입력되고, 제2딜레이부(15)는 제1딜레이부(14)와 제1 내지 제3 비교부(11, 12, 13)로부터 입력된 신호를 딜레이하여 레지스터부(155)에 출력한다. 즉, 제2딜레이부(15)는 입력단자 A3V3, B5V, B13V의 전원 입력을 감지하고, 소정 지연시간만큼 딜레이하여 레지스터부(155)에 출력하게 된다.
결과적으로, 리셋 출력은 제1 비교부(11)의 출력이 제1 딜레이부(15)에 의해 전원 시퀀스가 조절되어 출력되며, 파워디텍트 출력은 제1 내지 제3 비교부(11, 12, 13) 모두에서 전원이 입력되면 온(ON) 되어 감지부(150) IC를 활성화시키는 역할을 수행한다.
따라서, 본 실시예에서는 제1 감지부(151)가 디스플레이장치(100)의 파워 온에 따른 리셋전압을 감지하여, 동작전원이 정상적으로 공급되는 경우 (예를 들어, 노멀 모드(normal mode)로 동작)에 제2 및 제3 감지부(152, 153)가 복수의 전원을 모니터링 하도록 구현될 수 있다. 여기서, 리셋전압은 1.6V일 수 있다.
또한, 제1감지부(151)는 제1 내지 제3 비교부(11, 12, 13)을 이용하여 파워 온을 감지하고, 레지스터부(155)에 하이를 출력하여, 레지스터부(155)에 저장된 값을 리셋시키는 역할도 수행하게 된다.
POR부(16)는 리셋전원(1.6V)이 입력되는 것을 감지하여 후술하는 MCU(172)의 상태(state)를 초기화(clear)한다. MCU(172)는 POR부(16)로부터 초기화 커맨드를 수신하고, 인터페이스부(156)를 통해 레지스터부(155)에 저장된 값을 읽어서, 전원 감시를 수행할 수 있다.
제2감지부(152)는 도 3에 도시된 바와 같이, 디스플레이장치(100)의 제1 내지 제5 입력단자(A3V3, B5V, B13V, B18V, B13VS) 각각의 입력전원과 제2 오버 레퍼런스 전압(REF2P) 및 제2 언더 레퍼런스 전압(REF2N)을 입력받는 제4 내지 제8 비교부(21, 22, 23, 24, 25)를 포함한다.
도 4는 본 발명 일실시예에 의한 제4비교부(21)의 회로도이고, 도 5는 제4비교부(21)의 입출력 신호의 파형을 도시한 도면이다.
도 4 및 도 5에서는 편의 상 제4비교부(21)의 회로도와 파형만을 도시하고 있지만, 이는 제5 내지 제8 비교부(22, 23, 24, 25)에도 동일하게 적용된다.
제4비교부(21)는 입력단자 A3V3로부터 입력된 입력전원 VMON1과 제2 오버 레퍼런스 전압(REF2P)을 비교하는 비교기(comparator) 21a와, 입력전원 VMON1과 제2 언더 레퍼런스 전압(REF2N)을 비교하는 비교기 21b와, 비교기 21a의 출력 OUTA1 및 비교기 21b의 출력 OUTB1을 입력받는 앤드 게이트(AND gate) 21c를 포함한다. 여기서, 입력전원 VMON1은 입력단자 A3V3의 입력전원이며, 분배저항 R7, R8에 의해 분배되어, 비교기 21a, 21b로 입력된다.
본 실시예에서 7.5%의 허용범위인 경우, 제2 오버 레퍼런스 전압(REF2P)은 1.075V이고, 제2 언더 레퍼런스 전압(REF2N)은 0.925V일 수 있다. 또한, 제2 오버 레퍼런스 전압(REF2P)은 허용범위 5%에서는 1.05V, 10%에서는 2.0V로, 제2 언더 레퍼런스 전압(REF2N)은 허용범위 5%에서는 0.9V, 10%에서는 0.95V로 각각 설정 가능하다.
도 5를 참조하면, 비교기 21a는 입력전원 VMON1가 제2 오버 레퍼런스 전압(REF2P) 보다 낮으면 하이 상태를 유지하며, VMON1 가 제2 오버 레퍼런스 전압(REF2P) 이상이면 로를 출력한다. 비교기 21b는 입력전원 VMON1가 제2 언더 레퍼런스 전압(REF2N) 이상이면 하이 상태를 유지하며, VMON1 가 제2 언더 레퍼런스 전압(REF2N) 보다 작으면 로 를 출력한다.
앤드 게이트(21c)는 비교기 21a와 21b의 출력 OUTA1 및 OUTA2가 모두 하이인 경우에만 하이를 출력한다. 구체적으로, 도 5와 같이 VMON1이 제2 언더 레퍼런스 전압(REF2N)과 제2 오버 레퍼런스 전압(REF2P) 사이의 적정 범위 내에 존재하는 경우 즉, t1-t2구간과 t3-t4 구간에서는 하이가 출력되며, 그 이외의 구간에서는 로를 출력한다. 따라서, 제4비교부(21)는 전원오류 발생 시 출력값 OUT1으로 로 를 출력하게 된다.
제5 내지 제8 비교부(22, 23, 24, 25)도 같은 방식으로 해당 입력전압에서 오류 발생시 로를 출력한다. 여기서, 제5 내지 제8 비교부(22, 23, 24, 25)에서는 제2 오버 레퍼런스 전압(REF2P) 및 제2 언더 레퍼런스 전압(REF2N)가 제4비교부(21)와 상이하게 설정될 수 있다.
예를 들어, 본 실시예의 디스플레이장치(100)에서는 입력단자 B18V로 LNB(Low Noise Block Down Converter) 전압이 입력될 수 있다. LNB 전압은 최소 11.5V, 최대 19V의 전압을 가질 수 있으며, 분배저항 R3, R4에 의해 0.7-1.3V의 범위를 가지도록 분배되어 비교기 21a 및 21b에 입력된다.
LNB 전압을 입력받는 제7비교부(24)는 7.5%의 허용범위인 경우, 제2 제2 언더 레퍼런스 전압(REF2N)은 0.7*0.925=0.65V이고, 오버 레퍼런스 전압(REF2P)은 1.3*1.075=1.4V 로 설정될 수 있다.
제3감지부(153)는 도 3에 도시된 바와 같이, 디스플레이장치(100)의 제6 내지 제11 입력단자(B3V3, B2V5, B1V8, B1V5, B1V2, B0V9) 각각의 입력전원과 제3 레퍼런스 전압(REF3)을 입력받는 제9 내지 제14 비교부(31, 32, 33, 34, 35, 36)를 포함한다.
도 6는 본 발명 일실시예에 의한 제9비교부(31)의 회로도이고, 도 7은 제9비교부(31)의 입출력 신호의 파형을 도시한 도면이다.
도 6 및 도 7에서는 편의 상 제9비교부(31)의 회로도와 파형만을 도시하고 있지만, 이는 제10 내지 제14 비교부(32, 33, 34, 35, 36)에도 동일하게 적용된다.
제9비교부(31)는 입력단자 B3V3로부터 입력된 입력전원 VMON2와 제3 레퍼런스 전압(REF3)을 비교하는 비교기 31a 및 비교기 31b와, 비교기 31a의 출력 OUTA2 및 비교기 31b의 출력 OUTB2를 입력받는 앤드 게이트 31c를 포함한다. 여기서, 입력전원 VMON2는 입력단자 B3V3의 입력전원이며, 분배저항 R13, R14, R15에 의해 분배된 INA+ 및 INB- 가 각각 비교기 31a 및 31b로 입력된다.
본 실시예에서 7.5%의 허용범위인 경우, 제3 레퍼런스 전압(REF3)은 0.8V일 수 있다. 또한, 제3 레퍼런스 전압(REF3)은 허용범위 5%에서는 0.789V, 10%에서는 0.82V로 각각 설정 가능하다.
도 7을 참조하면, 비교기 31a는 입력전원 INA+ 가 제3 레퍼런스 전압(REF3) 보다 낮으면 로를 출력하며, INA+ 가 제3 레퍼런스 전압(REF3) 이상이면 하이를 출력한다. 비교기 31b는 입력전원 INB-가 제3 레퍼런스 전압(REF3) 이상이면 로를 출력하며, INB- 가 제3 레퍼런스 전압(REF3) 보다 작으면 하이를 출력한다.
앤드 게이트(31c)는 비교기 31a와 31b의 출력 OUTA2 및 OUTA2가 모두 하이인 경우에만 하이를 출력한다. 구체적으로, 도 7와 같이 INA+가 제3 레퍼런스 전압(REF3) 이상이고, INB-가 제2 레퍼런스 전압(REF3) 보다 낮은 적정 범위를 가지는 경우 즉, t5-t6구간과 t7-t8 구간에서는 하이가 출력되며, 그 이외의 구간에서는 로를 출력한다. 따라서, 제9비교부(31)는 전원오류 발생 시 출력값 OUT2으로 로 를 출력하게 된다.
제10 내지 제14 비교부(32, 33, 34, 35, 36)도 같은 방식으로 해당 입력전압에서 오류 발생시 로를 출력한다. 여기서, 제10 내지 제14 비교부(32, 33, 34, 35, 36)에서는 제3 레퍼런스 전압(REF3)이 제9비교부(31)와 상이하게 설정될 수 있다.
도 4 내지 도 7에서 설명한 바와 같이, 제2 및 제3 감지부(152, 153)의 각 비교기(21, 22, 23, 24, 25, 31, 32, 33, 34, 35, 36)는 전원오류 발생 시 로 를 출력하며, 출력된 값(OUT1, OUT2)은 레지스터부(155)에 저장된다.
레퍼런스 생성부(154)는 제1 내지 제3 감지부(153)에 제공되는 제2 레퍼런스 전압(REF1), 제2 오버 레퍼런스 전압(REF2P), 제2 언더 레퍼런스 전압(REF2N) 및 제3 레퍼런스 전압(REF3)를 생성하여 각 비교기(11-13, 21-25, 31-36)에 공급한다.
레지스터부(155)는 제1 내지 제3 감지부(153)의 출력값을 저장한다. 구체적으로, 제1 감지부(151)는 디스플레이장치(100)의 파워 온을 감지하여 레지스터부(155)에 저장된 데이터를 리셋하며, 리셋 이후에 전원 모니터링에 따라 제2 및 제2 감지부(152, 153)로부터의 출력값이 레지스터부(155)에 저장될 수 있다. 여기서, 입력단자 A3V3, B5V, B13V, B18V, B13VS, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9로부터 입력되는 복수의 입력전원 중 적어도 하나에서 오류가 발생하면, 레지스터부(155)에는 로(low) 값이 저장될 수 있다. 본 실시예의 레지스터부(155)는 로 또는 하이의 상태값을 저장하는 상태 레지스터(state register)로 구현될 수 있다. Q3는 레지스터부(155)로부터의 출력에 따라 온/오프되도록 동작한다.
본 실시예의 레지스터부(155)는 전원진단 수행 개시 시점에 초기화되고, 전원진단 수행에 따른 결과 데이터를 저장한다. 저장된 결과 데이터는 다음 전원진단 수행 시까지 유지된다.
인터페이스부(156)는 후술하는 MCU(172)의 제어에 따라 레지스터부(155)와 MCU(172) 간을 인터페이싱한다. 여기서, 인터페이스부(156)는 주변 구성과 통신을 수행하는 입출력 인터페이스(I/O Interface)로서, I2C(Inter-Integrated Circuit) 통신 프로토콜을 이용할 수 있다.
저장부(160)에는 제어부(170)의 제어에 따라서 한정되지 않은 데이터가 저장된다. 저장부(160)에 저장되는 데이터는, 예를 들면 디스플레이장치(100)의 구동을 위한 운영체제를 비롯하여, 이 운영체제 상에서 실행 가능한 다양한 어플리케이션, 영상데이터, 부가데이터 등을 포함한다.
저장부(150)는 제어부(170)에 의해 액세스되며, 제어부(170)에 의한 데이터의 독취/기록/수정/삭제/갱신 등이 수행된다.
저장부(150)는 플래시메모리(flash-memory), 하드디스크 드라이브(hard-disc drive)와 같은 비휘발성 저장매체로 구현된다. 본 발명의 저장부(160)는 MCU(172)의 제어에 따라 복수의 전원에 대한 모니터링 결과를 저장하는 이피롬(EPRON)(162)를 더 포함할 수 있다.
제어부(170)는 디스플레이장치(100)의 다양한 구성에 대한 제어동작을 수행한다. 예를 들면, 제어부(170)는 영상처리부(120)가 처리하는 영상처리 프로세스의 진행, 리모트 컨트롤러로부터의 커맨드에 대한 대응 제어동작을 수행함으로써, 디스플레이장치(100)의 전체 동작을 제어한다.
제어부(170)는 예를 들어 CPU(171)에 소프트웨어가 결합된 형태로 구현될 수 있다. 본 발명의 제어부(170)는 감지부(150)의 레지스터부(155)에 저장된 데이터를 읽어(read) 이피롬(162)에 기록하는 MCU(Micro Control Unit)(172)를 더 포함할 수 있다. 여기서, MCU(172)는 CPU(171)를 보조하는 서브 마이컴(Sub Micom)으로 구현될 수 있다.
도 8은 본 발명 일실시예에 따른 오류 감지 동작을 설명하기 위한 도면이다.
도 8에 도시된 바와 같이, 감지부(150)는 제2감지부(152)의 제4 내지 제8 비교기(21-25) 및 제3감지부(153)의 제9 내지 제14 비교기(31-36)를 통해 디스플레이장치(100)의 각 구성에 공급되는 복수의 전원을 모니터링한다.
여기서, 감지부(150)는 제어부(170)의 제어에 따라 이벤트 트리거(1. Event Trigger) 발생에 대응하여 전원 모니터링을 수행할 수 있다. 예를 들어, 본 실시예의 디스플레이장치(100)는 파워 온 시 또는 사용자의 조작에 의한 전원진단 메뉴 선택 시 전원 모니터링을 수행할 수 있다.
감지부(150)의 전원진단 결과는 레지스터부(155)에 저장된다. 여기서, 저장되는 전원진단 결과는 각 입력단자 별로 하이 또는 로 값을 가지도록 저장되며, 해당되는 입력단자의 어드레스를 포함할 수 있다.
MCU(172)는 인터페이스부(156)를 통해 레지스터부(155)의 데이터를 읽고(3. Read), 읽어온 데이터를 이피롬(162)에 기록(4. Write)한다. 레지스터부(155)에 저장된 데이터는 다음 번 전원진단 개시 시에 MCU(172)의 제어에 따라 인터페이스부(156)를 통해 초기화(5. Clear)될 수 있다.
제어부(170)는 이피롬(162)에 기록된 값을 이용하여, 디스플레이장치(100)의 구성 중 오류가 발행한 위치를 판별할 수 있다.
본 발명의 저장부(160)에는 복수의 입력단자(제1 내지 제9 입력단자(A3V3, B5V, B13V, B18V, B13VS, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9)) 각각에 대응하는 디스플레이장치(100)의 구성을 나타내는 테이블이 저장될 수 있다. 예를 들어, 입력단자 B18V의 입력전압은 LNB 전압, B13VS 입력전압은 스피커 전압, B5V는 USB 전압에 각각 대응할 수 있다.
도 9는 본 발명 일실시예에 따라 전원진단 메뉴를 설정하는 화면을 도시한 도면이고, 도 10은 본 발명 일실시예에 따른 전원진단 결과를 나타내는 메시지의 예를 도시한 도면이다.
도 9에 도시된 바와 같이, 사용자는 리모트 컨트롤러와 같은 사용자 입력부를 조작하여, 디스플레이장치(100)의 화면(130)에서 전원진단(자가진단(Self Diagnosis) 테스트) 메뉴(51)를 선택할 수 있다.
사용자가 전원진단 메뉴(51)를 선택하면, 제어부(170)는 이피롬(162)에 기록된 데이터를 저장부(160)의 기저장된 테이블과 비교하여 전원오류가 발생한 위치를 판별한다. 제어부(170)는 판별한 결과에 따라 도 10과 같이 전원오류 여부를 나타내는 메시지를 OSD로 표시하도록 디스플레이부(130)를 제어한다.
도 10에 도시된 바와 같이, 표시된 전원진단 결과 메시지(52)는 테스트에 따른 전원 오류의 여부, 오류발생 위치, A/S 필요 여부 등을 포함할 수 있다.
예를 들어, 진단결과 메시지(52)는 입력단자 B13VS에서 오류가 발생된 것이 감지되면, 결과 메시지(52)는 진단 결과 전원오류가 있음(Fail)을 나타내며, 그 위치가 스피커(speaker)임을 표시할 수 있다. 같은 방식으로 입력단자 B5V에서 오류가 발생된 것이 감지되면, 디스플레이부(130)에는 오류 위치가 USB 임을 나타내는 메시지를 표시할 수도 있을 것이다.
한편, 본 발명의 디스플레이장치(100)는 사용자 선택에 의해 디스플레이장치(100)의 메뉴를 조작하여 전원진단이 주기적으로 수행되도록 설정하고, 제어부(170)는 설정된 진단 주기가 도래하는 경우, 전원진단 모니터링을 수행할 수도 있다.
도 11은 본 발명 일실시예에 따라 전원진단을 주기적으로 수행하도록 설정하는 화면을 도시한 도면이다.
사용자는 사용자 입력부를 조작하여 전원진단을 주기적으로 수행하도록 선택할 수 있다. 예를 들어, 사용자는 도 11과 같이 전원진단을 1개월 마다 주기적으로 실행하며, 디스플레이장치(100)의 파워 온 시에도 전원진단을 실행하도록 설정할 수 있다.
이에, 제어부(170)는 설정된 주기가 도래하거나, 디스플레이장치(100)가 파워 온 되면 전원진단을 수행한다.
전원진단이 개시되면 MCU(172)는 리셋전원을 인가하여 감지부(150)를 초기화하고, 감지부(150)는 제1 내지 제9 입력단자(A3V3, B5V, B13V, B18V, B13VS, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9)를 통한 복수의 전원을 모니터링하여, 복수의 전원 중 적어도 하나에서 발생하는 오류를 검출한다.
모니터링 결과는 레지스터부(155)에 저장되고, NCU(172)는 인터페이스부(156)를 통해 레지스터부(155)의 결과 데이터를 읽어 이피롬(162)에 기록한다.
제어부(170)는 이피롬(162)에 기록된 데이터를 확인하여, 오류 발생 위치를 판별하고, 이를 디스플레이부(130)에 표시하게 된다.
이하, 본 실시예에 따른 디스플레이장치(100)의 제어방법에 관해 도면을 참조하여 설명한다.
도 12는 본 발명 일실시예에 의한 디스플레이장치(100)의 전원오류 검출방법을 도시한 흐름도이다.
도 12에 도시된 바와 같이, 디스플레이장치(100)는 디스플레이장치(100)의 각 구성에 공급되는 전원에 대한 자가진단을 개시할 수 있다(S600). 여기서, 제어부(170)는 사용자의 전원진단 메뉴(51) 선택에 따른 테스트 명령, 기설정된 전원진단 주기의 도래, 디스플레이장치의 파워 온 중 적어도 하나의 조건이 만족되면, 전원진단을 개시할 수 있다. MCU(172)는 전원진단 개시에 따라 감지부(150) IC (로직 회로)를 리셋 즉, 초기화할 수 있다.
단계 S600에서 전원진단이 개시되면, 제어부(170)는 디스플레이장치(100)의 각 구성에 공급되는 복수의 전원을 모니터링한다(S602). 구체적으로, 감지부(150)의 제2 및 제3 비교부(152, 153)는 제1 내지 제9 입력단자(A3V3, B5V, B13V, B18V, B13VS, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9)를 통해 입력되는 전원을 기설정된 레퍼런스 전압과 비교하는 방식으로, 복수의 전원 각각에서 발생하는 오류를 검출할 수 있다.
단계 S602의 모니터링 결과는 레지스터부(155)에 저장된다(S604). 여기서, 새로운 모니터링 결과 데이터가 레지스터부(155)에 저장됨에 따라 기존의 데이터는 리셋될 수 있다.
MCU(172)는 단계 S604에서 레지스터부(155)에 저장된 결과값을 독취한다(S606). 여기서, MCU(172)는 인터페이스부(156)을 통해 레지스터부(155)에 저장된 데이터를 읽어올 수 있으며, 독취된 결과값은 이피롬(162)에 기록될 수 있다.
제어부(170)는 단계 S606에서 독취된 결과값에 따라 디스플레이장치(100)의 각 구성에 공급되는 전원에서 오류가 발생했는지를 판단한다(S608).
단계 S608의 판단 결과 오류가 발생된 경우, 제어부(170)는 전원오류가 발생된 위치를 판별한다(S610). 여기서, 제어부(160)는 제1 내지 제9 입력단자(A3V3, B5V, B13V, B18V, B13VS, B3V3, B2V5, B1V8, B1V5, B1V2, B0V9)의 입력전원 중 단계 S602의 비교 결과 로(low) 값이 출력된 입력전원에 해당하는 디스플레이장치(100)의 구성에서 전원오류가 발생된 것으로 판별할 수 있다.
제어부(170)는 단계 S610의 판별결과에 따라 전원오류가 발생한 위치를 나타내는 메시지(52)를 표시하도록 디스플레이부(130)를 제어한다(S612).
이와 같이, 본 발명의 실시예에 의하면, 디스플레이장치(100)는 내부에 마련된 감지부(150) IC에 의해 자체적으로 전원에 대한 자가진단을 수행할 수 있는 회로를 구성하여, 간편하게 전원오류의 발생여부를 체크할 수 있다.
사용자는 메뉴 선택에 의해 전원 자가진단을 수행하여 쉽게 전원오류의 발생여부를 알 수 있으며, 오류가 발생한 위치까지도 확인할 수 있다. 이에 따라, A/S 시에도 오류발생 위치가 쉽게 확인 되므로, 시간 및 비용이 절약될 수 있다.
또한, 주기적으로 전원의 자가진단을 수행하여, 디스플레이장치(100)의 동작의 안전성, 신뢰성이 보다 향상될 수 있다.
이상, 바람직한 실시예를 통하여 본 발명에 관하여 상세히 설명하였으나, 본 발명은 이에 한정되는 것은 아니며 특허청구범위 내에서 다양하게 실시될 수 있다.
100 : 디스플레이장치 110 : 영상수신부
120 : 영상처리부 130 : 디스플레이부
140 : 전원공급부 150 : 감지부
151, 152, 153 : 제1 내지 제3 감지부 154 : 레퍼런스 생성부
155 : 레지스터부 156 : 인터페이스부
160 : 저장부 162 : 이피롬
170 : 제어부 171 : CPU
172 : MCU

Claims (20)

  1. 디스플레이장치에 있어서,
    영상을 표시하는 디스플레이부와;
    상기 디스플레이장치의 각 구성에 전원을 공급하는 전원공급부와;
    상기 전원공급부로부터 상기 디스플레이장치의 각 구성에 공급되는 복수의 전원을 모니터링하고, 상기 복수의 전원 중 적어도 하나에서 발생하는 오류를 검출하는 감지부와;
    상기 감지부의 검출 결과에 따라 상기 복수의 전원 중 적어도 하나에서 오류가 발생하면, 상기 전원 오류의 발생 위치를 판별하는 제어부를 포함하는 것을 특징으로 하는 디스플레이장치.
  2. 제1항에 있어서,
    상기 제어부는 상기 전원 오류가 발생한 위치를 나타내는 메시지를 표시하도록 상기 디스플레이부를 제어하는 것을 특징으로 하는 디스플레이장치.
  3. 제1항에 있어서,
    상기 감지부의 내부 또는 외부에 마련되며, 상기 복수의 전원 각각에 연결되어 전원을 분배하는 복수의 분배저항을 더 포함하는 것을 특징으로 하는 디스플레이장치.
  4. 제3항에 있어서,
    상기 감지부는 디스플레이장치의 파워 온/오프를 감지하는 제1감지부를 포함하는 것을 특징으로 하는 디스플레이장치.
  5. 제4항에 있어서,
    상기 제1감지부는,
    상기 파워 온/오프에 따른 동작전원과 제1레퍼런스 전원을 입력받는 복수의 비교부와;
    상기 복수의 비교부의 출력을 선택적으로 입력받는 복수의 딜레이부를 포함하는 것을 특징으로 하는 디스플레이장치.
  6. 제3항에 있어서,
    상기 감지부는, 상기 복수의 전원과 기설정된 레퍼런스 전압을 비교하고, 상기 비교 결과에 따라 상기 복수의 전원 중 적어도 하나에서 발생하는 전원오류를 검출하는 제2감지부 및 제3감지부를 포함하는 것을 특징으로 하는 디스플레이장치.
  7. 제6항에 있어서,
    상기 제2감지부는 입력전원이 기설정된 범위 내에 존재하는지 여부를 결정하는 복수의 비교부를 포함하며,
    상기 복수의 비교부 각각은, 상기 복수의 전원 중 어느 하나와 제2 오버 레퍼런스 전압을 입력받고 비교 결과를 출력하는 제1비교기와, 상기 복수의 전원 중 어느 하나와 제2 언더 레퍼런스 전압을 입력받고 비교 결과를 출력하는 제2비교기를 포함하는 것을 특징으로 하는 디스플레이장치.
  8. 제6항에 있어서,
    상기 제3감지부는 입력전원이 기설정된 범위 내에 존재하는지 여부를 결정하는 복수의 비교부를 포함하며,
    상기 복수의 비교부 각각은, 상기 복수의 전원이 분배된 어느 하나와 제3 레퍼런스 전압을 입력받고 비교 결과를 출력하는 제3비교기와, 상기 복수의 전원이 분배된 어느 하나와 제3 레퍼런스 전압을 입력받고 비교 결과를 출력하는 제4비교기를 포함하는 것을 특징으로 하는 디스플레이장치.
  9. 제1항 내지 제8항 중 어느 한 항에 있어서,
    상기 감지부는 기설정된 오차 허용범위를 가지는 것을 특징으로 하는 디스플레이장치.
  10. 제1항 내지 제8항 중 어느 한 항에 있어서,
    상기 감지부는 상기 복수의 전원의 모니터링 결과에 따른 데이터를 저장하는 레지스터부를 더 포함하는 것을 특징으로 하는 디스플레이장치.
  11. 제10항에 있어서,
    상기 감지부는 상기 레지스터부와 상기 제어부 사이에 마련되는 인터페이스부를 더 포함하며,
    상기 제어부는 상기 인터페이스부를 통해 상기 레지스터부에 저장된 데이터를 읽어, 상기 전원오류의 발생위치를 판별하는 것을 특징으로 하는 디스플레이장치.
  12. 제1항 내지 제8항 중 어느 한 항에 있어서,
    상기 복수의 전원에 대한 모니터링은 전원 자가진단을 선택하는 사용자 입력, 기설정된 진단주기의 도래, 디스플레이장치의 파워 온 시 중 적어도 하나의 경우에 수행되는 것을 특징으로 하는 디스플레이장치.
  13. 디스플레이장치의 전원오류 검출방법에 있어서,
    전원공급부로부터 상기 디스플레이장치의 각 구성에 공급되는 복수의 전원을 모니터링하는 단계와;
    상기 복수의 전원 중 적어도 하나에서 발생하는 오류를 검출하는 단계와;
    상기 검출 결과에 따라 상기 복수의 전원 중 적어도 하나에서 오류가 발생하면, 상기 전원 오류의 발생 위치를 판별하는 단계를 포함하는 것을 특징으로 하는 디스플레이장치의 전원오류 검출방법.
  14. 제13항에 있어서,
    상기 전원 오류가 발생한 위치를 나타내는 메시지를 표시하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이장치의 전원오류 검출방법.
  15. 제13항에 있어서
    상기 오류를 검출하는 단계는,
    상기 복수의 전원과 기설정된 레퍼런스 전압을 비교하는 단계와;
    상기 비교 결과에 따라 상기 복수의 전원 중 적어도 하나에서 발생하는 전원오류를 검출하는 단계를 포함하는 것을 특징으로 하는 디스플레이장치의 전원오류 검출방법.
  16. 제15항에 있어서,
    상기 비교하는 단계는 입력전원이 기설정된 범위 내에 존재하는지 여부를 결정하는 단계를 포함하는 것을 특징으로 하는 디스플레이장치의 전원오류 검출방법.
  17. 제16항에 있어서,
    상기 기설정된 범위는 오차 허용범위에 따라 결정되는 것을 특징으로 하는 디스플레이장치의 전원오류 검출방법.
  18. 제13항 내지 제17항 중 어느 한 항에 있어서,
    상기 복수의 전원의 모니터링 결과에 따른 데이터를 저장하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이장치의 전원오류 검출방법.
  19. 제18항에 있어서,
    상기 모니터링을 개시 시에 기저장된 모니터링 결과 데이터를 리셋하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이장치의 전원오류 검출방법.
  20. 제13항 내지 제17항 중 어느 한 항에 있어서,
    상기 모니터링하는 단계는,
    전원 자가진단을 선택하는 사용자 입력, 기설정된 진단주기의 도래, 디스플레이장치의 파워 온 시 중 적어도 하나의 경우에 수행되는 것을 특징으로 하는 디스플레이장치의 전원오류 검출방법.
KR1020120084525A 2012-08-01 2012-08-01 디스플레이장치 및 그 전원오류 검출방법 KR20140017392A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020120084525A KR20140017392A (ko) 2012-08-01 2012-08-01 디스플레이장치 및 그 전원오류 검출방법
EP13174112.6A EP2693421A1 (en) 2012-08-01 2013-06-27 Display apparatus and method of detecting error from voltage thereof
US13/950,464 US20140035596A1 (en) 2012-08-01 2013-07-25 Display apparatus and method for detecting error from voltage thereof
CN201310331961.6A CN103581747A (zh) 2012-08-01 2013-08-01 显示设备和用于从显示设备的电压检测错误的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120084525A KR20140017392A (ko) 2012-08-01 2012-08-01 디스플레이장치 및 그 전원오류 검출방법

Publications (1)

Publication Number Publication Date
KR20140017392A true KR20140017392A (ko) 2014-02-11

Family

ID=48746310

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120084525A KR20140017392A (ko) 2012-08-01 2012-08-01 디스플레이장치 및 그 전원오류 검출방법

Country Status (4)

Country Link
US (1) US20140035596A1 (ko)
EP (1) EP2693421A1 (ko)
KR (1) KR20140017392A (ko)
CN (1) CN103581747A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112269364A (zh) * 2020-09-14 2021-01-26 北京电子工程总体研究所 一种故障定位自测试系统及方法
WO2023095957A1 (ko) * 2021-11-26 2023-06-01 엘지전자 주식회사 순간 전압 강하로 인한 메모리 컨트롤러 에러를 방지하는 디스플레이 장치 및 그 방법

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6122720B2 (ja) * 2013-07-17 2017-04-26 ルネサスエレクトロニクス株式会社 電源電圧遷移照合回路、電源電圧遷移照合方法、及び半導体集積回路
CN105070033B (zh) * 2015-08-20 2018-11-09 湖州佳格电子科技股份有限公司 一种新型无驱触摸屏实时诊断系统
EP3433685B1 (en) * 2016-03-21 2023-11-15 Mobile Electronics Inc. Method and system for a universal programmable voltage module
US10222958B2 (en) * 2016-07-22 2019-03-05 Zeality Inc. Customizing immersive media content with embedded discoverable elements
CN107564440B (zh) * 2017-08-23 2020-04-14 京东方科技集团股份有限公司 一种检测装置及检测方法
JP2019129607A (ja) * 2018-01-24 2019-08-01 トヨタ自動車株式会社 電源制御装置
JP7180079B2 (ja) * 2018-02-28 2022-11-30 セイコーエプソン株式会社 回路装置及び電子機器
KR20200095941A (ko) * 2019-02-01 2020-08-11 삼성전자주식회사 전자 장치 생산 시스템의 불량 검출 방법.
CN109982147B (zh) * 2019-03-13 2020-09-29 海信视像科技股份有限公司 复位装置、复位处理方法及显示设备
CN110427091B (zh) * 2019-07-19 2023-10-20 昆山龙腾光电股份有限公司 供电电路以及显示装置
US11994303B2 (en) * 2020-05-12 2024-05-28 Watts Regulator Co. Smart thermostat and a thermostat adapter with integrated safety interlock for installation and diagnostics of an in-floor heating system
KR20220037280A (ko) * 2020-09-17 2022-03-24 삼성전자주식회사 전력 제공 방법 및 이를 이용하는 전자 장치

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5243293A (en) * 1989-05-29 1993-09-07 Ngk Insulators, Ltd. System utilizing optical current sensors for detecting fault location in substation
US5859627A (en) * 1992-10-19 1999-01-12 Fujitsu Limited Driving circuit for liquid-crystal display device
JP3589923B2 (ja) * 1999-01-21 2004-11-17 シャープ株式会社 電極パターン検査装置および電極パターン検査方法
US7075307B1 (en) * 2005-04-22 2006-07-11 Agilent Technologies, Inc. Method and apparatus for detecting shorts on inaccessible pins using capacitive measurements
CN100592244C (zh) * 2007-04-18 2010-02-24 鸿富锦精密工业(深圳)有限公司 主板电压监控装置
US7768254B1 (en) * 2007-10-23 2010-08-03 Exaflop Llc Server power measurement
US8386806B2 (en) * 2007-12-17 2013-02-26 Intel Corporation Integrated power management logic
JP2010134677A (ja) * 2008-12-04 2010-06-17 Renesas Electronics Corp マイクロコンピュータ及び組み込みソフトウェア開発システム
US8402297B2 (en) * 2010-07-27 2013-03-19 Ati Technologies Ulc Method and apparatus for indicating multi-power rail status of integrated circuits
KR20120013777A (ko) * 2010-08-06 2012-02-15 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 전원 공급 방법
TWI418247B (zh) * 2010-12-06 2013-12-01 Leadtrend Tech Corp 積體電路、控制方法、與光源提供系統

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112269364A (zh) * 2020-09-14 2021-01-26 北京电子工程总体研究所 一种故障定位自测试系统及方法
WO2023095957A1 (ko) * 2021-11-26 2023-06-01 엘지전자 주식회사 순간 전압 강하로 인한 메모리 컨트롤러 에러를 방지하는 디스플레이 장치 및 그 방법

Also Published As

Publication number Publication date
CN103581747A (zh) 2014-02-12
US20140035596A1 (en) 2014-02-06
EP2693421A1 (en) 2014-02-05

Similar Documents

Publication Publication Date Title
KR20140017392A (ko) 디스플레이장치 및 그 전원오류 검출방법
US8973024B2 (en) Video control apparatus and control method for video control apparatus
US20070036158A1 (en) Media sink device and method for controlling the same
US20080126629A1 (en) Method of wake-up scan for kvm switch
CN101828386A (zh) 视频显示装置功耗的自动降低
US8453008B2 (en) Communication apparatus and control method using consumer electronics protocol
KR101319538B1 (ko) 인증방법 및 이를 적용한 영상 표시장치
US20090224866A1 (en) System and method for detecting display disconnection
US20100003016A1 (en) Communication apparatus and control method
US20130024709A1 (en) Display device, host device, display system, methods of controlling the display device, the host device, and the display system
US9058847B2 (en) Communication apparatus, control method, and computer-readable recording medium
US10262625B2 (en) Display device and display method
TW201419842A (zh) 影音播放系統之控制方法
CN112992080B (zh) 显示设备及其保护方法
WO2014049686A1 (ja) Hdmi装置、通信システムおよびホットプラグ制御方法
JP2009111864A (ja) 表示装置及び表示方法
KR102612815B1 (ko) 디스플레이장치 및 그 제어방법
CN110689835A (zh) 一种可切换分辨率的hdmi单接口显示器
KR100820834B1 (ko) 핫 플러그 디텍트 에러 방지 영상표시장치 및 그 방법
KR100720586B1 (ko) 영상 시스템
KR20100044388A (ko) 디스플레이 장치 및 그 제어 방법
KR101369390B1 (ko) Av 입력신호 판단기능을 구비한 영상재생장치 및 그 방법
JP2013145430A (ja) Usbホスト装置及び表示装置
JP6056176B2 (ja) リピータ機器
KR20090051918A (ko) 방송수신기의 외부기기 제어장치 및 그 방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid