KR20130064156A - 발광소자 - Google Patents

발광소자 Download PDF

Info

Publication number
KR20130064156A
KR20130064156A KR1020110129856A KR20110129856A KR20130064156A KR 20130064156 A KR20130064156 A KR 20130064156A KR 1020110129856 A KR1020110129856 A KR 1020110129856A KR 20110129856 A KR20110129856 A KR 20110129856A KR 20130064156 A KR20130064156 A KR 20130064156A
Authority
KR
South Korea
Prior art keywords
layer
light emitting
semiconductor layer
emitting device
semiconductor
Prior art date
Application number
KR1020110129856A
Other languages
English (en)
Other versions
KR101895925B1 (ko
Inventor
황성민
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020110129856A priority Critical patent/KR101895925B1/ko
Priority to US13/434,397 priority patent/US9070613B2/en
Priority to TW101111355A priority patent/TWI543393B/zh
Priority to EP12162487.8A priority patent/EP2568503B1/en
Priority to CN201210125520.6A priority patent/CN102983129B/zh
Priority to JP2012103969A priority patent/JP6000625B2/ja
Publication of KR20130064156A publication Critical patent/KR20130064156A/ko
Application granted granted Critical
Publication of KR101895925B1 publication Critical patent/KR101895925B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of group III and group V of the periodic system
    • H01L33/32Materials of the light emitting region containing only elements of group III and group V of the periodic system containing nitrogen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Abstract

실시예에 따른 발광소자는, 제1 반도체층, 제2 반도체층, 및 제1 및 제2 반도체층 사이에 형성되는 제1 활성층을 포함하는 제1 발광 구조물과, 제1 발광 구조물 상에 형성되며 제3 반도체층, 제4 반도체층, 및 제3 및 제4 반도체층 사이에 형성되는 제2 활성층을 포함하는 제2 발광 구조물과, 제1 발광 구조물과 제2 발광 구조물 사이에 형성되는 중간층과, 제1 반도체층과 연결되는 제1 전극과, 제2 및 제3 반도체층과 함께 연결되는 제2 전극, 및 제4 반도체층과 연결되는 제3 전극을 포함하며, 제1 및 제3 반도체층은 제1 도전형으로 도핑되고, 제2 및 제4 반도체층은 제2 도전형으로 도핑되고, 중간층은 제2 반도체층과 접하는 제1 층과 제3 반도체층과 접하는 제2 층, 및 제1 층과 제2 층 사이에 형성되는 제3 층을 포함하며, 제1 및 제2 층은 밴드 오프셋 영역을 갖게 형성된다.

Description

발광소자{LIGHT EMITTING DEVICE}
실시 예는, 발광소자에 관한 것이다.
LED(Light Emitting Diode; 발광 다이오드)는 화합물 반도체의 특성을 이용해 전기 신호를 적외선, 가시광선 또는 빛의 형태로 변환시키는 소자로, 가정용 가전제품, 리모콘, 전광판, 표시기, 각종 자동화 기기 등에 사용되고, 점차 LED의 사용 영역이 넓어지고 있는 추세이다.
보통, 소형화된 LED는 PCB(Printed Circuit Board) 기판에 직접 장착하기 위해서 표면실장소자(Surface Mount Device)형으로 만들어지고 있고, 이에 따라 표시소자로 사용되고 있는 LED 램프도 표면실장소자 형으로 개발되고 있다. 이러한 표면실장소자는 기존의 단순한 점등 램프를 대체할 수 있으며, 이것은 다양한 칼라를 내는 점등표시기용, 문자표시기 및 영상표시기 등으로 사용된다.
한편, LED는 일반적인 다이오드의 정류 특성을 가지기 때문에 교류(AC) 전원에 연결되는 경우 전류의 방향에 따라 온/오프를 반복하게 되어 연속적으로 빛을 창출하지 못하며, 역방향 전류에 의해 파손될 우려가 있다.
따라서, 최근 들어 LED를 직접 교류 전원에 연결하여 사용하기 위한 다양한 연구가 진행되고 있다.
실시예는 교류 전원에서 순방향 전압 및 역방향 전압 양자에 대해 구동할 수 있는 발광소자를 제공한다.
또한, 실시예는 2-DEG 층을 포함하는 전류 스프레딩층을 포함하여 전류 스프레딩이 개선되며 발광 효율이 향상된 발광소자를 제공한다.
실시예에 따른 발광소자는, 제1 반도체층, 제2 반도체층, 및 제1 및 제2 반도체층 사이에 형성되는 제1 활성층을 포함하는 제1 발광 구조물과, 제1 발광 구조물 상에 형성되며 제3 반도체층, 제4 반도체층, 및 제3 및 제4 반도체층 사이에 형성되는 제2 활성층을 포함하는 제2 발광 구조물과, 제1 발광 구조물과 제2 발광 구조물 사이에 형성되는 중간층과, 제1 반도체층과 연결되는 제1 전극과, 제2 및 제3 반도체층과 함께 연결되는 제2 전극, 및 제4 반도체층과 연결되는 제3 전극을 포함하며, 제1 및 제3 반도체층은 제1 도전형으로 도핑되고, 제2 및 제4 반도체층은 제2 도전형으로 도핑되고, 중간층은 제2 반도체층과 접하는 제1 층과 제3 반도체층과 접하는 제2 층, 및 제1 층과 제2 층 사이에 형성되는 제3 층을 포함하며, 제1 및 제2 층은 밴드 오프셋 영역을 갖게 형성될 수 있다.
실시예에 따른 발광소자는 교류 전원에서 순방향 전압 및 역방향 전압에서 모두 구동할 수 있다. 따라서, 별도의 정류 회로 없이 발광소자의 전원으로 교류 전원을 사용할 수 있다. 따라서, 교류 전원에서 정류 회로, 또는 ESD 소자와 같은 별도의 소자 및 장치가 생략될 수 있다.
또한, 실시예에 따른 발광소자는 교류 전원에서 순방향 전압 구동 및 역방향 전압 구동이 1 chip 에서 이루어질 수 있다. 따라서 단위면적당 발광 효율이 개선될 수 있다.
또한, 실시예에 따른 발광소자는 교류 전원에서 순방향 전압 구동 발광 구조물, 및 역방향 전압 구동 발광 구조물이 1 chip 에 포함되며 하나의 공정으로 성장될 수 있기 때문에, 발광소자 제조 공정이 단순화되고 발광소자의 경제성이 개선될 수 있다.
또한, 실시예에 따른 발광소자는 낮은 전기 저항을 갖는 중간층이 제1 발광 구조물과 제2 발광 구조물 사이에 형성되어 전류 스프레딩이 개선될 수 있다. 아울러, 중간층은 발광소자의 하부로부터 전파되는 결정결함을 차단하여, 신뢰성이 개선될 수 있다.
또한, 실시예에 따른 발광소자는 제2 발광 구조물 상부에 전류 스프레딩층을 포함하여 전류 스프레딩이 개선되며 발광 효율이 향상될 수 있다.
도 1은 실시예에 따른 발광소자의 단면도,
도 2는 실시예에 따른 발광소자의 단면도,
도 3은 실시예에 따른 발광소자의 평면도,
도 4는 도 1의 A 영역의 에너지 밴드 다이어그램을 나타낸 도면,
도 5는 실시예에 따른 발광소자의 회로도,
도 6은 실시예에 따른 발광소자의 순방향 전압 인가시 구동도,
도 7은 실시예에 따른 발광소자의 역방향 전압 인가시 구동도,
도 8은 실시예에 따른 발광소자의 단면도,
도 9는 도 8의 B 영역의 에너지 밴드 다이어그램을 나타낸 도면,
도 10은 실시예에 따른 발광소자를 포함한 조명 시스템의 회로도를 나타낸 개념도,
도 11은 실시예에 따른 발광소자를 포함한 조명 시스템의 회로도를 나타낸 개념도,
도 12는 실시예에 따른 발광소자를 포함한 발광소자 패키지의 사시도,
도 13은 실시예에 따른 발광소자를 포함한 발광소자 패키지의 단면도,
도 14는 실시예에 따른 발광소자를 포함한 발광소자 패키지의 단면도,
도 15는 실시예에 따른 발광소자를 포함하는 조명장치를 도시한 사시도,
도 16은 도 15의 조명장치의 C - C` 단면을 도시한 단면도,
도 17은 실시예에 따른 발광소자를 포함하는 액정표시장치의 분해 사시도, 그리고
도 18은 실시예에 따른 발광소자를 포함하는 액정표시장치의 분해 사시도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 "아래(below)"또는 "아래(beneath)"로 기술된 소자는 다른 소자의 "위(above)"에 놓여질 수 있다. 따라서, 예시적인 용어인 "아래"는 아래와 위의 방향을 모두 포함할 수 있다. 소자는 다른 방향으로도 배향될 수 있고, 이에 따라 공간적으로 상대적인 용어들은 배향에 따라 해석될 수 있다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않은 한 이상적으로 또는 과도하게 해석되지 않는다.
도면에서 각층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되거나 생략되거나 또는 개략적으로 도시되었다. 또한 각 구성요소의 크기와 면적은 실제크기나 면적을 전적으로 반영하는 것은 아니다.
또한, 실시예에서 발광소자의 구조를 설명하는 과정에서 언급하는 각도와 방향은 도면에 기재된 것을 기준으로 한다. 명세서에서 발광소자를 이루는 구조에 대한 설명에서, 각도에 대한 기준점과 위치관계를 명확히 언급하지 않은 경우, 관련 도면을 참조하도록 한다.
도 1 및 도 2 는 실시예에 따른 발광소자(100)의 단면도이며, 도 3 은 실시예에 따른 발광소자(100)의 평면도이고, 도 4 는 도 1 의 A 영역의 에너지 밴드 다이어그램을 나타낸 도면이다.
도 1 내지 도 3 을 참조하면, 실시예에 따른 발광소자(100)는, 제1 반도체층(122), 제2 반도체층(126), 및 제1 및 제2 반도체층(122, 126) 사이에 형성되는 제1 활성층(124)을 포함하는 제1 발광 구조물(120)과, 제1 발광 구조물(120) 상에 형성되며 제3 반도체층(132), 제4 반도체층(136), 및 제3 및 제4 반도체층(132, 136) 사이에 형성되는 제2 활성층(134)을 포함하는 제2 발광 구조물(130)과, 제1 반도체층(122)과 연결되는 제1 전극(142)과, 제2 및 제3 반도체층(126, 132)과 함께 연결되는 제2 전극(144)과, 제4 반도체층(136)과 연결되는 제3 전극(146)을 포함하며, 제1 및 제3 반도체층(122, 132)은 제1 도전형으로 도핑되고, 제2 및 제4 반도체층(126, 136)은 제2 도전형으로 도핑될 수 있으며, 중간층(150)은 제2 반도체층(126)과 접하는 제1 층(152)과 제3 반도체층(132)과 접하는 제2 층(154), 및 제1 층(152)과 제2 층(154) 사이에 형성되는 제3 층(156)을 포함하며, 제1 및 제2 층(152, 154)은 밴드 오프셋(offset) 영역을 갖게 형성된다.
기판(110)은 광 투과적 성질을 가지는 재질, 예를 들어 사파이어(Al2O3), GaN, ZnO, AlO 중 어느 하나를 포함하여 형성될 수 있으나, 이에 한정하지는 않는다. 또한, 기판(110)은 사파이어(Al2O3)에 비해 열전도성이 큰 SiC 기판일 수 있다.
한편, 기판(110) 상에는 기판(110)과 제1 발광 구조물(120) 사이의 격자 부정합을 완화하고 반도체층이 용이하게 성장될 수 있도록 하는 버퍼층(112)이 위치할 수 있다. 버퍼층(112)은 저온 분위기에서 형성할 수 있으며, 반도체층과 기판(110)과의 격자상수 차이를 완화시켜 줄 수 있는 물질로 이루어 질 수 있다. 예를 들어, GaN, InN, AlN, AlInN, InGaN, AlGaN, 및 InAlGaN 과 같은 재질 중 선택할 수 있으며 이에 한정되지 않는다. .버퍼층(112)은 기판(110)상에 단결정으로 성장할 수 있으며, 단결정으로 성장한 버퍼층(112)은 버퍼층(112)상에 성장하는 제1 발광 구조물(120)의 결정성을 향상시킬 수 있다.
버퍼층(미도시) 상에는 제1 반도체층(122), 제1 활성층(124), 및 제2 반도체층(126)을 포함한 제1 발광 구조물(120)이 형성될 수 있다.
버퍼층(112) 상에는 제1 반도체층(122)이 위치할 수 있다. 제1 반도체층(122)은 제1 도전형으로 도핑될 수 있다. 이때, 제1 도전형은 n 형일 수 있다. 예컨대, 제1 반도체층(122)은 n형 반도체층으로 구현될 수 있으며, 제1 활성층(124)에 전자를 제공할 수 있다. 제1 반도체층(122)은 질화물계 반도체층일 수 있다. 예를 들어, 제1 반도체층(122)은 InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료를 포함할 수 있으며, 예를 들어 GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN 등을 포함할 수 있다. 한편, 제1 반도체층(122)은 산화아연계 반도체층일 수 있다. 예를 들어 제1 반도체층(122)은 InxAlyZn1 -x- yO (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료를 포함할 수 있으며, 예를 들어 ZnO, AlO, AlZnO, InZnO, InO, InAlZnO. AlInO 등을 포함할 수 있고, 이에 한정하지 아니한다. 또한, 제1 반도체층(122)은 Si, Ge, Sn 등의 n형 도펀트가 도핑될 수 있다.
또한, 제1 반도체층(122)아래에 언도프트 반도체층(미도시)을 더 포함할 수 있으나, 이에 대해 한정하지는 않는다. 언도프트 반도체층(미도시)은 제1 반도체층(122)의 결정성 향상을 위해 형성되는 층으로, n형 도펀트가 도핑되지 않아 제1 반도체층(122)에 비해 낮은 전기전도성을 갖는 것을 제외하고는 제1 반도체층(122)과 같을 수 있다.
상기 제1 반도체층(122) 상에는 제1 활성층(124)이 형성될 수 있다. 제1 활성층(124)은 3족-5족 원소의 화합물 반도체 재료를 이용하여 단일 또는 다중 양자 우물 구조, 양자 선(Quantum-Wire) 구조, 또는 양자 점(Quantum Dot) 구조 등으로 형성될 수 있다.
제1 활성층(124)이 양자우물구조로 형성된 경우 제1 활성층(124)은 다중양자우물구조를 가질 수 있다. 또한, 제1 활성층(124)은 질화물계, 또는 산화아연계 반도체층일 수 있다. 예컨데, 제1 활성층(124)은 InxAlyGa1 -x- yN (0≤x≤1, 0 ≤y≤1, 0≤x+y≤1)의 조성식을 갖는 우물층과 InaAlbGa1 -a- bN (0≤a≤1, 0 ≤b≤1, 0≤a+b≤1)의 조성식을 갖는 장벽층을 갖는 단일 또는 다중 양자우물구조를 가질 수 있다. 한편, 우물층은 InxAlyZn1 -x- yO (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖고, 장벽층은 InaAlbZn1 -a- bO (0≤a≤1, 0≤b≤1, 0≤a+b≤1)의 조성식을 갖게 형성될 수 있으며, 이에 한정하지 아니한다. 한편, 우물층은 장벽층의 밴드 갭보다 작은 밴드 갭을 갖는 물질로 형성될 수 있다.
또한, 제1 활성층(124)이 다중 양자우물구조를 가질 경우, 각각의 우물층(미도시), 장벽층(미도시)은 서로 상이한 조성, 서로 상이한 두께 및 서로 상이한 밴드갭을 가질 수 있으며, 이에 대해서는 후술한다.
제1 활성층(124)의 위 또는/및 아래에는 도전성 클래드층(미도시)이 형성될 수 있다. 도전성 클래드층(미도시)은 예컨대 AlGaN계, 또는 AlZnO계 반도체로 형성될 수 있으며, 상기 제1 활성층(124)의 밴드 갭보다는 큰 밴드 갭을 가질 수 있다.
제2 반도체층(126)은 제2 도전형으로 도핑될 수 있다. 이때, 제2 도전형은 p 형일 수 있다. 예컨대, 제2 반도체층(126)은 제1 활성층(124)에 정공을 주입하도록 p형 반도체층으로 구현될 수 있다. 제2 반도체층(126)은 질화물계 반도체층일 수 있다. 예를 들어, 제2 반도체층(126)은 InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료를 포함할 수 있으며, 예를 들어 GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN 등을 포함할 수 있다. 한편, 제2 반도체층(126)은 산화아연계 반도체층일 수 있다. 예를 들어 제2 반도체층(126)은 InxAlyZn1 -x- yO (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료를 포함할 수 있고, 예를 들어 ZnO, AlO, AlZnO, InZnO, InO, InAlZnO. AlInO 등을 포함할 수 있으며, 이에 한정하지 아니한다 한편, 제2 반도체층(126)은 Mg, Zn, Ca, Sr, Ba 등의 p형 도펀트가 도핑될 수 있다.
상술한 제1 반도체층(122), 제1 활성층(124), 및 제2 반도체층(126)은 예를 들어, 유기금속 화학 증착법(MOCVD; Metal Organic Chemical Vapor Deposition), 화학 증착법(CVD; Chemical Vapor Deposition), 플라즈마 화학 증착법(PECVD; Plasma-Enhanced Chemical Vapor Deposition), 분자선 성장법(MBE; Molecular Beam Epitaxy), 수소화물 기상 성장법(HVPE; Hydride Vapor Phase Epitaxy), 스퍼터링(Sputtering) 등의 방법을 이용하여 형성될 수 있으며, 이에 대해 한정하지는 않는다.
또한, 제1 반도체층(122) 및 제2 반도체층(126) 내의 도전형 도펀트의 도핑 농도는 균일 또는 불균일하게 형성될 수 있다. 즉, 복수의 반도체층은 다양한 도핑 농도 분포를 갖도록 형성될 수 있으며, 이에 대해 한정하지는 않는다.
또한, 제1 반도체층(122)이 p형 반도체층으로 구현되고, 제2 반도체층(126)이 n형 반도체층으로 구현될 수 있으며, 제2 반도체층(126) 상에는 n형 또는 p형 반도체층을 포함하는 반도체층(미도시)이 형성될 수도 있다. 이에 따라, 제1 발광 구조물(120)은 np, pn, npn, pnp 접합 구조 중 적어도 어느 하나를 가질 수 있다.
제1 발광 구조물(120) 상에는 제2 발광 구조물(130)이 형성될 수 있다.
제2 발광 구조물(130)은 제3 반도체층(132), 제2 활성층(134), 및 제4 반도체층(136)을 포함할 수 있다.
제2 반도체층(126) 상에는 제3 반도체층(132)이 위치할 수 있다. 제3 반도체층(132)은 제1 반도체층(122)과 같은 제1 도전형으로 도핑될 수 있다. 예를 들어, 제1 반도체층(122)이 제1 도전형으로 도핑된 경우, 제3 반도체층(132)도 제1 도전형으로 도핑될 수 있다. 이때, 제1 도전형은 n 형일 수 있다. 예컨대, 제3 반도체층(132)은 n형 반도체층으로 구현될 수 있으며, 제2 활성층(134)에 전자를 제공할 수 있다.
제3 반도체층(132)은 질화물계 반도체층일 수 있다. 예컨대, 제3 반도체층(132)은 InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료를 포함할 수 있으며, 예를 들어 GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN 등을 포함할 수 있다. 한편, 제3 반도체층(132)은 산화아연계 반도체층일 수 있다. 예를 들어, 제3 반도체층(132)은 InxAlyZn1 -x- yO (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료, 예를 들어 ZnO, AlO, AlZnO, InZnO, InO, InAlZnO. AlInO 등에서 선택될 수도 있고, 이에 한정하지 아니한다 또한, 제3 반도체층(132)은 Si, Ge, Sn 등의 n형 도펀트가 도핑될 수 있다.
제3 반도체층(132) 상에는 제2 활성층(134)이 형성될 수 있다. 제2 활성층(134)은 3족-5족 원소의 화합물 반도체 재료를 이용하여 단일 또는 다중 양자 우물 구조, 양자 선(Quantum-Wire) 구조, 또는 양자 점(Quantum Dot) 구조 등으로 형성될 수 있다.
제2 활성층(134)은 양자우물구조로 형성될 수 있다. 또한, 제2 활성층(134)은 질화물계, 또는 산화아연계 반도체층일 수 있다. 예컨데, 제2 활성층(134)은 InxAlyGa1-x-yN (0≤x≤1, 0 ≤y≤1, 0≤x+y≤1)의 조성식을 갖는 우물층과 InaAlbGa1 -a-bN (0≤a≤1, 0 ≤b≤1, 0≤a+b≤1)의 조성식을 갖는 장벽층을 갖는 단일 또는 다중 양자우물구조를 가질 수 있다. 한편, 우물층은 InxAlyZn1 -x- yO (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖고, 장벽층은 InaAlbZn1 -a- bO (0≤a≤1, 0≤b≤1, 0≤a+b≤1)의 조성식을 갖게 형성될 수 있으며, 이에 한정하지 아니한다. 한편, 우물층은 장벽층의 밴드 갭보다 작은 밴드 갭을 갖는 물질로 형성될 수 있다.
또한, 제2 활성층(134)이 다중 양자우물구조를 가질 경우, 각각의 우물층(미도시)은 서로 상이한 조성 및 서로 상이한 밴드갭을 가질 수 있으며, 이에 대해서는 후술한다.
제2 활성층(134)의 위 또는/및 아래에는 도전성 클래드층(미도시)이 형성될 수 있다. 도전성 클래드층(미도시)은 예컨대 AlGaN계, 또는 AlZnO계 반도체로 형성될 수 있으며, 상기 제2 활성층(134)의 밴드 갭보다는 큰 밴드 갭을 가질 수 있다.
제4 반도체층(136)은 제2 반도체층(126)과 같은 제2 도전형으로 도핑될 수 있다. 예를 들어, 제2 반도체층(126)이 제2 도전형인 경우, 제4 반도체층(136)도 제2 도전형으로 도핑될 수 있다. 이때, 제2 도전형은 p 형일 수 있다. 예컨대, 제4 반도체층(136)은 제2 활성층(134)에 정공을 주입하도록 p형 반도체층으로 구현될 수 있다.
제4 반도체층(136)은 질화물계 반도체층일 수 있다. 예를 들어, 제4 반도체층(136)은 InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료를 포함할 수 있으며, 예를 들어 GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN 등을 포함할 수 있다. 한편, 제4 반도체층(136)은 산화아연계 반도체층일 수 있다. 예를 들어, 제4 반도체층(136)은 InxAlyZn1 -x- yO (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료를 포함할 수 있고, 예를 들어 ZnO, AlO, AlZnO, InZnO, InO, InAlZnO. AlInO 등을 포함할 수 있으며, 이에 한정하지 아니한다 한편, 제4 반도체층(136)은 Mg, Zn, Ca, Sr, Ba 등의 p형 도펀트가 도핑될 수 있다.
상술한 제3 반도체층(132), 제2 활성층(134), 및 제4 반도체층(136)은 예를 들어, 유기금속 화학 증착법(MOCVD; Metal Organic Chemical Vapor Deposition), 화학 증착법(CVD; Chemical Vapor Deposition), 플라즈마 화학 증착법(PECVD; Plasma-Enhanced Chemical Vapor Deposition), 분자선 성장법(MBE; Molecular Beam Epitaxy), 수소화물 기상 성장법(HVPE; Hydride Vapor Phase Epitaxy), 스퍼터링(Sputtering) 등의 방법을 이용하여 형성될 수 있으며, 이에 대해 한정하지는 않는다.
또한, 제3 반도체층(132) 및 제4 반도체층(136) 내의 도전형 도펀트의 도핑 농도는 균일 또는 불균일하게 형성될 수 있다. 즉, 복수의 반도체층은 다양한 도핑 농도 분포를 갖도록 형성될 수 있으며, 이에 대해 한정하지는 않는다.
또한, 제3 반도체층(132)이 p형 반도체층으로 구현되고, 제4 반도체층(136)이 n형 반도체층으로 구현될 수 있으며, 제4 반도체층(136) 상에는 n형 또는 p형 반도체층을 포함하는 반도체층(미도시)이 형성될 수도 있다. 이에 따라, 제2 발광 구조물(130)은 np, pn, npn, pnp 접합 구조 중 적어도 어느 하나를 가질 수 있다.
제1 발광 구조물(120)과 제2 발광 구조물(130)은 일체로 형성될 수 있으며, 예컨대 일 성장 공정에서 순차로 성장될 수 있고, 이에 한정하지 아니한다.. 또한, 제1 발광 구조물(120)과 제2 발광 구조물(130)은 같은 재질로 형성될 수 있으며, 이에 한정하지 아니한다. 또한, 상술한 바와 같이 제1 및 제2 발광 구조물(120, 130)은 각각 np, pn, npn, pnp 접합구조 중 적어도 어느 하나를 가질 수 있음에 따라서, 발광소자(100)는 npnp, nppn, npnpn, nppnp, pnnp, pnpn, pnnpn, pnpnp, npnnp, npnpn, npnnpn, npnpnp, pnpnp, pnppn, pnpnpn, pnppnp 접합 구조 중 적어도 어느 하나를 가질 수 있으며, 이에 한정하지 아니한다.
한편, 제1 발광 구조물(120)과 제2 발광 구조물(130)에서 생성되는 광은 서로 상이한 파장일 수 있으며, 생성되는 광량 또한 서로 상이할 수 있다. 예컨대, 제1 발광 구조물(120)에서 생성되는 광량은 제2 발광 구조물(130)을 통과할 때 손실을 고려하여, 제2 발광 구조물(130)에서 생성되는 광량보다 클 수 있다.
또한, 제1 발광 구조물(120)과 제2 발광 구조물(130)은 서로 상이한 구조, 재질, 두께, 조성, 및 크기를 가질 수 있으며, 이에 한정하지 아니한다.
또한, 도 1 및 도 2 에는 발광소자(100)가 제1 발광 구조물(120), 및 제1 발광 구조물(120) 상에 형성된 제2 발광 구조물(130)을 포함하는 것으로 도시되었으나, 이에 한정하지 아니하며, 발광소자(100)는 적어도 2개 이상의 발광 구조물(미도시)을 포함할 수 있다.
한편, 제1 발광 구조물(120)과 제3 발광 구조물(130) 사이에는 중간층(150)이 형성될 수 있다. 이에 대해서는 후술하기로 한다.
제1 전극(142)은 제1 반도체층(122)과 연결될 수 있다. 예컨대, 도 1 에 도시된 바와 같이 제1 반도체층(122)의 적어도 일 면 상에 제1 전극(142)이 형성될 수 있다. 예컨대, 제1 및 제2 발광 구조물(120, 130)은 일부가 제거되어 제1 반도체층(122)의 일부가 노출될 수 있고, 노출된 제1 반도체층(122) 상에 제1 전극(142)이 형성될 수 있다. 즉, 도 1 에 도시된 바와 같이 제1 반도체층(122)은 제1 활성층(124)을 향하는 상면과 기판(110)을 향하는 하면을 포함하고, 상면은 적어도 일 영역이 노출된 영역을 포함하며, 제1 전극(142)은 상면의 노출된 영역 상에 배치될 수 있다.
한편, 제1 전극(142)은 제1 반도체층(122) 하부에 형성될 수 있다. 예컨대, 도2 에 도시된 바와 같이 제1 전극(142)은 지지부재(110)와 제1 반도체층(122)사이에 형성될 수 있다. 한편, 제1 전극(142)은 전도성 지지부재를 형성할 수 있고, 이에 한정하지 아니한다. 이때, 제1 전극(142)은 오믹층(ohmic layer)(미도시), 반사층(reflective layer)(미도시), 본딩층(bonding layer)(미도시) 중 적어도 한 층을 포함할 수 있다. 예를 들어 제1 전극(142)은 오믹층/반사층/본딩층의 구조이거나, 오믹층/반사층의 적층 구조이거나, 반사층(오믹 포함)/본딩층의 구조일 수 있으나, 이에 대해 한정하지는 않는다. 예컨대, 제1 전극(142)은 본딩층상에 반사층 및 오믹층이 순차로 적층된 형태일 수 있다.
반사층(미도시)은 오믹층(미도시) 및 절연층(미도시) 사이에 배치될 수 있으며, 반사특성이 우수한 물질, 예를들어 Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Au, Hf 및 이들의 선택적인 조합으로 구성된 물질 중에서 형성되거나, 상기 금속 물질과 IZO, IZTO, IAZO, IGZO, IGTO, AZO, ATO 등의 투광성 전도성 물질을 이용하여 다층으로 형성할 수 있다. 또한 반사층(미도시)은 IZO/Ni, AZO/Ag, IZO/Ag/Ni, AZO/Ag/Ni 등으로 적층할 수 있다. 또한 반사층(미도시)을 발광 구조물(270)(예컨대, 제1 반도체층(122))과 오믹 접촉하는 물질로 형성할 경우, 오믹층(미도시)은 별도로 형성하지 않을 수 있으며, 이에 대해 한정하지는 않는다.
오믹층(미도시)은 발광 구조물(270)의 하면에 오믹 접촉되며, 층 또는 복수의 패턴으로 형성될 수 있다. 오믹층(미도시)은 투광성 전극층과 금속이 선택적으로 사용될 수 있으며, 예를 들어, ITO(indium tin oxide), IZO(indium zinc oxide), IZTO(indium zinc tin oxide), IAZO(indium aluminum zinc oxide), IGZO(indium gallium zinc oxide), IGTO(indium gallium tin oxide), AZO(aluminum zinc oxide), ATO(antimony tin oxide), GZO(gallium zinc oxide), IrOx, RuOx, RuOx/ITO, Ni, Ag, Ni/IrOx/Au, 및 Ni/IrOx/Au/ITO 중 하나 이상을 이용하여 단층 또는 다층으로 구현할 수 있다. 오믹층(미도시)은 제1 반도체층(122)에 캐리어의 주입을 원활히 하기 위한 것으로, 반드시 형성되어야 하는 것은 아니다.
또한 제1 전극(142)은 본딩층(미도시)을 포함할 수 있으며, 이때 본딩층(미도시)은 배리어 금속(barrier metal), 또는 본딩 금속, 예를 들어, Ti, Au, Sn, Ni, Cr, Ga, In, Bi, Cu, Ag 또는 Ta 중 적어도 하나를 포함할 수 있으며 이에 한정하지 않는다.
제2 반도체층(126)과 제3 반도체층(132)의 적어도 일 영역 상에 제2 전극(144)이 형성될 수 있다. 예컨대, 제2 발광 구조물(130)의 적어도 일 영역이 제거되어 제2 반도체층(126) 및 제3 반도체층(132)의 일 영역이 노출될 수 있고, 상기 노출된 영역에 제2 전극(144)이 형성될 수 있다. 즉, 도 1 에 도시된 바와 같이 제2 및 3 반도체층(126, 132)은 제4 반도체층(136)을 향하는 상면과 기판(110)을 향하는 하면을 포함하고, 상면은 적어도 일 영역이 노출된 영역을 포함하며, 제2 전극(144)은 상면의 노출된 영역 상에 배치될 수 있다. 한편, 제3 반도체층(132) 및 중간층(150)의 일 영역이 관통되어 제2 반도체층(126)의 일부가 노출될 수 있다. 제2 전극(144)은 상기 관통된 영역을 통해 제3 반도체층(132) 및 중간층(150)을 관통하여 제2 반도체층(126)과 연결될 수 있다.
한편, 제4 반도체층(136) 상에는 제3 전극(146)이 형성될 수 있다. 제3 전극(146)은 제4 반도체층(136) 상의 적어도 일 영역에 형성될 수 있으며, 제4 반도체층(136)의 중심, 또는 코너 영역에 형성될 수 있고, 이에 한정하지 아니한다.
한편, 제1 반도체층(122), 제2 반도체층(126), 제3 반도체층(132)의 일부가 노출되게 하는 방법은 소정의 식각 방법을 사용할 수 있으며, 이에 한정하지 아니한다. 또한, 식각방법은 습식 식각, 건식 식각방법을 사용할 수 있다.
예컨대, 식각방법은 메사 에칭 방법일 수 있다. 즉, 제1 반도체층(122)의 일 영역이 노출되게 제1 발광 구조물(120), 및 제2 발광 구조물(130)의 일 영역에 대해 제1 메사 에칭이 이루어지고, 제3 반도체층(132)의 일 영역이 노출되게 제2 발광 구조물(130)의 일 영역에 대해 제2 메사 에칭이 이루어질 수 있다.
제1 반도체층(122) 상에 제1 전극(142)이 형성되며 제2 및 제3 반도체층(126, 132) 상에 제2 전극(144)이 형성되고 제4 반도체층(136) 상에 제3 전극(146)이 형성됨에 따라서, 제1 내지 제3 전극(142, 144, 146)은 같은 방향에 형성될 수 있다.
제1 전극(142)과 제3 전극(146)은 상호 연결될 수 있으며, 예컨대 제1 전극(142)과 제3 전극(146)은 일 부재로서 연속적으로 형성될 수 있다. 따라서, 제1 전극(142)과 제3 전극(146)을 통해서 제1 반도체층(122) 및 제4 반도체층(136)에 동일한 극성의 전원이 인가될 수 있다.
또한, 제2 전극(144)은 제2 반도체층(126), 및 제3 반도체층(132) 상에 형성되어 제2 반도체층(126)과 제3 반도체층(132)에 동일한 극성의 전원을 인가할 수 있다.한편, 제1 및 제2 발광 구조물(120, 130)의 일부를 제거하는 방법은 소정의 식각 방법을 사용할 수 있으며, 이에 한정하지 아니한다. 또한, 식각방법은 습식 식각, 건식 식각방법을 사용할 수 있다.
한편, 제1 내지 제3 전극(142, 144, 146)은 전도성 물질, 예를 들어 In, Co, Si, Ge, Au, Pd, Pt, Ru, Re, Mg, Zn, Hf, Ta, Rh, Ir, W, Ti, Ag, Cr, Mo, Nb, Al, Ni, Cu, 및 WTi 중에서 선택된 금속을 포함할 수 있으며, 또는 이들의 합금을 포함할 수 있고, 상기 금속 물질과 IZO, IZTO, IAZO, IGZO, IGTO, AZO, ATO 등의 투광성 전도성 물질을 포함할 수 있으며, 이에 한정하지 아니한다.
또한, 제1 및 제2 전극(140, 150) 중 적어도 하나는 단층, 또는 다층 구조를 가질 수 있으며, 이에 한정하지 아니한다.
한편, 실시예에 따른 발광소자(100)는, 제1 발광 구조물(120)과 제2 발광 구조물(130) 사이에 형성된 중간층(150)을 포함할 수 있다.
중간층(150)은 소정의 두께를 가지며 제1 발광 구조물(120)과 제2 발광 구조물(130)을 격리할 수 있다. 한편, 도 1 및 도2 에 도시된 바와 같이 중간층(150)의 일 영역이 제거되고 상기 영역을 통해 제2 전극(144)이 제2 반도체층(126)에 접하게 형성될 수 있다.
중간층(150)은 n 형 또는 p 형 도펀트가 도핑되지 아니하는 언도프드 반도체층일 수 있다.
중간층(150)은 저온 분위기에서 형성할 수 있으며, 예를 들어, GaN, InN, AlN, AlInN, InGaN, AlGaN, 및 InAlGaN 과 같은 재질 중 선택할 수 있으며 이에 한정되지 않는다.
중간층(150)은 예를 들어, InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성을 갖는 반도체 재료를 포함할 수 있다. 또한, 중간층(150)은 제2 반도체층(126), 및 제3 반도체층(132)보다 큰 에너지 밴드갭을 가질 수 있다.
즉, 중간층(150)은 큰 에너지 밴드갭을 갖는 물질의 함량이 제2 반도체층(126) 및 제3 반도체층(132)보다 클 수 있다. 예컨대 중간층(150)은 제2 반도체층(126), 및 제3 반도체층(132) 보다 더 큰 Al 함량을 가질 수 있다. 예컨대, 중간층(150)은 InxAly1Ga1 -x- y1N (0≤x≤1, 0≤y1≤1, 0≤x+y1≤1)의 조성을 갖고, 제2 반도체층(126)은 InxAly2Ga1 -x- y2N (0≤x≤1, 0≤y2≤1, 0≤x+y≤1)의 조성을 가지며, 제3 반도체층(132)은 InxAly3Ga1 -x- y3N (0≤x≤1, 0≤y3≤1, 0≤x+y3≤1)의 조성을 갖게 형성될 수 있고, y1 은 y2 및 y3 보다 큰 값을 가질 수 있다.
예컨대, y1 은 0.2 내지 0.5 일 수 있으며, 이때 y1이 0.2 내지 0.5일 경우 y2 및 y3 은 0.2 미만으로 한정될 수 있으며, 이에 한정을 두지 않는다.
한편, 중간층(150)은 복층 구조를 가질 수 있으며, 도 1 및 도 2 에 도시된 바와 같이, 제1층, 제2 층(154), 및 제1 층(152)과 제2 층(154) 사이에 형성되는 제3 층(156)을 포함할 수 있다. 한편, 중간층(150)은 임의의 수의 층을 포함하는 복층 구조를 가질 수 있으며, 도 1 및 도 2 에 도시된 바와 같이 한정하지 아니한다.
한편, 중간층(150)은 제2 반도체층(126)과 접촉하는 제1 층(152), 제3 반도체층(132)과 접촉하는 제2 층(154), 및 제1 층(152)과 제2 층(154) 사이에 배치되는 제3 층(156)을 포함할 수 있다. 한편, 제1 층(152)과 제2 층(154)은 제2 및 제3 반도체층(126, 132)과 중간층(150) 사이의 에너지 밴드갭 차이로 형성되는 2-DEG (2 - dimensional electron gas) 층일 수 있다. 이에 대해서는 도 4 를 참조하여 후술하기로 한다.
도 4 는 도 1 의 A 영역의 에너지 밴드 다이어그램을 나타낸 도면이다.
도 4 에 도시된 바와 같이, 에너지 밴드갭이 서로 상이한 중간층(150)과 제2 반도체층(126) 및 제3 반도체층(132)이 접촉하게 형성됨에 따라서, 페르미 준위 EF 의 평형 상태를 유지하기 위해 중간층(150)과 제2 반도체층(126) 및 제3 반도체층(132)이 접촉하는 영역에 밴드 오프셋(band offset)이 발생한다. 따라서, 중간층(150)과 제2 반도체층(126) 및 제3 반도체층(132)이 접하는 영역에는 밴드 오프셋 영역 ED 을 갖는 제1 층(152), 및 제2 층(154)이 형성될 수 있다. 밴드 오프셋 영역 ED 이 형성됨으로써, 제1 층(152) 및 제2 층(154)은 전자가 집중되는 2-DEG (2-Dimensional Electron Gas) 층을 형성할 수 있다. 따라서, 제1 층(152) 및 제2 층(154)은 제3 층(156), 제2 반도체층(126), 및 제3 반도체층(132)보다 전자의 이동성이 향상되어 낮은 저항을 가질 수 있다.
제2 반도체층(126)과 중간층(150)이 접하는 영역 및 제3 반도체층(132)과 중간층(150)이 접하는 영역에 2-DEG 층으로 형성되어 낮은 저항을 갖는 제1 층(152), 및 제2 층(154)이 형성됨으로써, 제2 전극(144)으로부터 제공된 전류가 제1 층(152) 및 제2 층(154)을 통해 흐르는 전류 패스가 용이하게 형성될 수 있으며, 발광소자(100)의 전류 스프레딩이 개선될 수 있다.
또한, 제1 발광 구조물(120)과 제2 발광 구조물(130) 사이에 중간층(150)이 형성됨에 따라서, 제1 발광 구조물(120)과 제2 발광 구조물(130) 사이의 diffusion 발생, 및 누설 전류 발생이 방지될 수 있다.
한편, 기판(110)과 제1 반도체층(122)은 격자상수의 차이가 클 수 있다. 특히 이러한 결정결함은 성장방향에 따라 증가하는 경향을 갖는다. 큰 밴드갭을 갖는 중간층(150)이 제1 발광 구조물(120)과 제2 발광 구조물(130) 사이에 형성됨으로써, 중간층(150) 하부에서 발생한 결정결함의 전파를 차단할 수 있다. 따라서, 결정결함이 중간층(150) 상부로 전달되는 것을 억제할 수 있다. 따라서, 발광소자(100)의 신뢰성 및 발광 효율이 개선될 수 있다.
한편, 중간층(150)이 지나치게 두꺼울 경우 발광소자(100)의 발광 효율이 저해될 수 있으며, 중간층(150)이 지나치게 얇을 경우 형성이 어려우며 전류 스프레딩 효과가 달성되지 않을 수 있으므로, 중간층(150)의 두께는 0.1 um 내지 2 um 일 수 있다.
이하에서는 도 5 내지 도 7 을 참조하여 실시예에 따른 발광소자(100)의 동작을 설명한다. 한편, 이하에서는 제1 및 제3 반도체층(122, 132)은 n 형 반도체층이고, 제2 및 제4 반도체층(126, 136)은 p 형 반도체층인 것으로 가정하여 설명한다.
도 5 는 실시예에 따른 발광소자(100)의 회로도이다.
상술한 바와 같이, 제1 전극(142)이 제1 반도체층(122)과 연결되고 제2 전극(144)이 제2 반도체층(126), 및 제3 반도체층(132)과 연결되며 제3 전극(146)이 제4 반도체층(136)과 연결되고, 제1 전극(142)과 제3 전극(146)은 상호 연결될 수 있다. 이때, 제1 및 제3 반도체층(122, 132)은 제1 도전형으로 도핑되고, 제2 및 제4 반도체층(126, 136)은 제2 도전형으로 도핑될 경우, 실시예에 따른 발광소자(100)는 도 5 에 도시된 바와 같이 2 개의 발광 다이오드가 역병렬 구조로 연결된 회로 구조를 가질 수 있다.
도 6 은 도 1 에 도시된 실시예에 따른 발광소자(100)에 순방향 바이어스가 인가된 경우 발광소자(100)의 구동을 나타낸 도면이다.
도 6 에 도시된 바와 같이, 교류 전원에 있어서, 제2 전극(144)으로 정극성 전압(+) 이 연결되고 제1 및 제3 전극(142, 146)으로 부극성 전압(-)이 연결될 수 있다. 이에 따라서 발광소자(100)에 제1 통전 방향 전원이 인가될 수 있다.
이때, 제1 발광 구조물(120)에는 제2 반도체층(126)으로부터 활성층(124)을 거쳐 제1 반도체층(124)으로 흐르는 제1 전류 패스(A) 가 형성된다. 상술한 바와 같이, 제2 반도체층(126)은 p 형 반도체층이고, 제1 반도체층(122)은 n 형 반도체층으로 형성되므로, 제1 발광 구조물(120)은 턴온되어 제1 활성층(124)에서 광을 생성할 수 있다.
한편, 상술한 바와 같이, 중간층(150)이 제1 발광 구조물(120)과 제2 발광 구조물(130) 사이에 형성되며, 중간층(150)은 제2 반도체층(126)이 접하는 영역에 형성된 제1 층(152), 및 제3 반도체층(132)이 접하는 영역에 형성된 제2 층(154)을 포함할 수 있다. 제1 층(152) 및 제2 층(154)은 밴드 오프셋 영역이 형성된 2 ? DEG 층으로 형성됨으로써, 낮은 전기 저항을 가질 수 있다. 따라서, 제2 전극(144)으로부터 제공된 전류가 제1 층(152)을 통해 넓게 퍼지게 흐름으로써, 전류가 제1 발광 구조물(120)에 고루 공급되어 전류 스프레딩이 개선되며, 발광소자(100)의 발광 효율이 향상될 수 있다.
한편, 제2 발광 구조물(130)에는 제3 반도체층(132)에 정극성 전압(+)이 연결되고 제4 반도체층(136)에 부극성 전압(-)이 연결되어 역방향 전압이 인가된다. 따라서, 전류 패스가 형성되지 아니하고 제2 발광 구조물(130)은 턴오프된다.
도 7 은 도 1 에 도시된 실시예에 따른 발광소자(100)에 역방향 바이어스가 인가된 경우 발광소자(100)의 구동을 나타낸 도면이다.
도 7 에 도시된 바와 같이, 제2 전극(144)으로 부극성 전압(-) 이 공급되고 제1 및 제3 전극(142, 146)으로 정극성 전압(+)이 공급될 수 있다. 이에 따라서, 발광소자(100)에 제2 통전 방향 전원이 인가될 수 있다. 한편, 상술한 제1 통전 방향과 제2 통전 방향은 반대일 수 있다.
이때, 제2 발광 구조물(130)에는 제4 반도체층(136)으로부터 제2 활성층(134)을 거쳐 제3 반도체층(134)으로 흐르는 제2 전류 패스(B)가 형성된다. 상술한 바와같이, 제4 반도체층(136)은 p 형 반도체층이고, 제3 반도체층(132)은 n 형 반도체층으로 형성되므로 제2 발광 구조물(130)은 턴온되어 제2 활성층(134)에서 광을 생성할 수 있다.
한편, 상술한 바와 같이, 중간층(150)이 제1 발광 구조물(120)과 제2 발광 구조물(130) 사이에 형성되며, 중간층(150)은 제2 반도체층(126)이 접하는 영역에 형성된 제1 층(152), 및 제3 반도체층(132)이 접하는 영역에 형성된 제2 층(154)을 포함할 수 있다. 제1 층(152) 및 제2 층(154)은 밴드 오프셋 영역이 형성된 2 ? DEG 층으로 형성됨으로써, 낮은 전기 저항을 가질 수 있다. 따라서, 제3 전극(146)으로부터 제공된 전류가 제2 층(154)을 통해 넓게 퍼지게 흐름으로써, 전류가 제2 발광 구조물(130)에 고루 공급되어 전류 스프레딩이 개선되며, 발광소자(100)의 발광 효율이 향상될 수 있다.
한편, 제1 발광 구조물(120)은 제1 반도체층(122)에 정극성 전압(+)이 연결되고 제2 반도체층(126)에 부극성 전압(-)이 연결되어 역방향 전압이 인가된다. 따라서, 전류 패스가 형성되지 아니하고 제1 발광 구조물(120)은 턴오프된다.
도 6 및 도 7 에 도시된 바와 같이, 실시예에 따른 발광소자(100)는 교류 전원에서 순방향 바이어스 및 역방향 바이어스에 대해 모두 발광할 수 있다.
따라서, 교류 전원을 발광소자(100)의 전원으로 사용할 때 별도의 정류 회로, 또는 복수의 발광소자가 필요하지 않으므로 실시예에 따른 발광소자(100), 및 실시예에 따른 발광소자(100)를 이용한 장치의 경제성이 개선될 수 있다.
또한, 단일 칩으로 형성된 발광소자(100)로 정전압 바이어스 및 역전압 바이어스 모두에 대해 발광이 가능하므로 발광소자(100)의 단위 면적당 발광 효율이 개선될 수 있다.
또한, 정전압 및 역전압 모두에 대해 전류 패스가 형성되므로 ESD 에 의한 발광소자(100)의 손상이 방지될 수 있으며, 별도의 ESD 보호 소자가 필요하지 않을 수 있다. 또한, 실시예에 따른 발광소자(100)를 이용한 발광소자 패키지, 또는 조명 장치에 별도의 ESD 소자가 구비되지 않을 수 있으므로 발광소자 패키지, 또는 조명 장치의 부피가 작아질 수 있고 ESD 소자에 의한 광 손실이 방지될 수 있다.
또한, 역방향 바이어스 및 순방향 바이어스에 대해서 광을 생성하는 각각의 발광 구조물(120, 130)이 하나의 발광소자(100)에 포함되며 각각의 발광 구조물(120, 13)은 일체로 형성되므로 하나의 공정에서 제1 및 제2 발광 구조물(120, 130)이 성장될 수 있다. 따라서, 발광소자(100) 제조 공정의 경제성이 개선될 수 있다.
도 8 은 실시예에 따른 발광소자를 나타낸 단면도이며, 도 9 는 도 8 의 B 영역의 에너지 밴드 다이어그램을 나타낸 도면이다.
도 8 을 참조하면, 실시예에 따른 발광소자(200)는, 제1 반도체층(222), 제2 반도체층(226), 및 제1 및 제2 반도체층(222, 226) 사이에 형성되는 제1 활성층(224)을 포함하는 제1 발광 구조물(220)과, 제1 발광 구조물(220) 상에 형성되며 제3 반도체층(232), 제4 반도체층(236), 및 제3 및 제4 반도체층(232, 236) 사이에 형성되는 제2 활성층(234)을 포함하는 제2 발광 구조물(230)과, 제2 발광 구조물(230) 상에 형성되는 전류 스프레딩층(250)과, 제1 반도체층(222)과 연결되는 제1 전극(242)과, 제2 및 제3 반도체층(226, 232)과 함께 연결되는 제2 전극(244)과, 전류 스프레딩층(250)과 연결되는 제3 전극(246)을 포함하며, 제1 및 제3 반도체층(222, 232)은 제1 도전형으로 도핑되고, 제2 및 제4 반도체층(226, 236)은 제2 도전형으로 도핑될 수 있다.
지지 기판(210), 제1 내지 제4 반도체층(222, 226, 232, 236), 제1 및 제2 활성층(224 , 234), 및 제1 내지 제3 전극(242, 244, 246)은 상술한 바와 같으므로 생략한다.
제4 반도체층(236) 상에는 전류 스프레딩층(250)이 형성될 수 있다.
전류 스프레딩층(250)은 제4 반도체층(236)보다 큰 밴드갭을 가질 수 있다. 즉, 전류 스프레딩층(250)은 큰 에너지 밴드갭을 갖는 물질의 함량이 제4 반도체층(236)보다 클 수 있다. 예컨대 전류 스프레딩층(250)은 제4 반도체층(236) 보다 더 큰 Al 함량을 가질 수 있다. 예컨대, 전류 스프레딩층(250)은 InxAly1Ga1 -x- y1N (0≤x≤1, 0≤y1≤1, 0≤x+y1≤1)의 조성을 갖고, 제4 반도체층(236)은 InxAly2Ga1 -x-y2N (0≤x≤1, 0≤y2≤1, 0≤x+y≤1)의 조성을 가지며, y1 은 y2 보다 큰 값을 가질 수 있다.
한편, 전류 스프레딩층(250)은 복층 구조를 가질 수 있으며, 도 8 에 도시된 바와 같이, 제4 반도체층(236)과 접하게 형성되는 제1층(252), 및 제1 층(252) 상의 제2 층(254)을 포함할 수 있다. 한편, 전류 스프레딩층(250)은 임의의 수의 층을 포함하는 복층 구조를 가질 수 있으며, 도 8 에 도시된 바와 같이 한정하지 아니한다.
한편, 제1 층(252)은 제4 반도체층(234)과 전류 스프레딩층(250) 사이의 에너지 밴드갭 차이로 형성되는 2-DEG (2 - dimensional electron gas) 층일 수 있다.
도 9 에 도시된 바와 같이, 에너지 밴드갭이 서로 상이한 전류 스프레딩층(250)과 제4 반도체층(236)이 접촉하게 형성됨에 따라서, 페르미 준위 EP 의 평형 상태를 유지하기 위해 전류 스프레딩층(250)과 제4 반도체층(236) 사이 영역에 밴드 오프셋(band offset)이 발생한다. 따라서, 전류 스프레딩층(250)과 제4 반도체층(236)이 접하는 영역에는 밴드 오프셋 영역 ED 을 갖는 제1 층(252)이 형성될 수 있다. 제1 층(252)은 밴드 오프셋 영역 ED 을 포함함으로써, 전자가 집중되는 2-DEG (2-Dimensional Electron Gas) 층을 형성할 수 있다. 따라서, 제1 층(252)은 제2 층(254), 및 제4 반도체층(236)보다 전자의 이동성이 향상되어 낮은 저항을 가질 수 있다.
제4 반도체층(236)과 전류 스프레딩층(250)이 접하는 영역에 2-DEG 층으로 형성되어 낮은 저항을 갖는 제1 층(252)이 형성됨으로써, 제3 전극(244)으로부터 제공된 전류가 제1 층(252)을 통해 흐를 수 있으며, 발광소자(200)의 전류 스프레딩이 개선될 수 있다.
도 10 및 도 11 은 실시예에 따른 발광소자(100)를 포함한 조명 시스템(300)의 회로도를 나타낸 개념도이다.
도 10 및 도 11 을 참조하면, 실시예에 따른 발광소자(100)를 포함한 조명 시스템(300)은 적어도 하나의 발광소자(100)를 포함하며, 각각의 발광소자(100)가 직렬 연결되게 구성될 수 있다.
각각의 발광소자(100)는 기판(미도시) 상에 소정의 회로 패턴을 통해 연결되어 발광소자 어레이를 형성할 수 있다. 이때, 발광소자(100)는 예컨대 후술하는 발광소자 패키지(500)에 실장되고 상기 발광소자 패키지(500)가 기판(미도시) 상에 실장되게 구성되거나, 또는 기판(미도시) 상에 발광소자(100)가 실장되는 (COB : Chip on Board) 형태로 구성될 수 있으며, 이에 한정하지 아니한다.
아울러, 실시예에 따른 발광소자(100)를 포함한 조명 시스템(300)은 예컨대 램프, 가로등, 백라이트 유닛 등과 같은 조명 장치를 포함할 수 있으며, 이에 한정하지 아니한다.
실시예에 따른 발광소자(100)는 AC 전원의 역전압 및 정전압 phase 에서 각각 광을 생성할 수 있는 제1 발광 구조물(120) 및 제2 발광 구조물(130)을 포함하므로, 실시예에 따른 조명 시스템(300)에 AC 전원이 연결된 경우, 발광소자(100)는 역전압 및 정전압 phase 모두에 대해 발광할 수 있으므로, 역전압 인가와 정전압 인가의 phase 전환에 따른 조명 시스템(200)의 깜박임 현상이 방지될 수 있다.
또한, 각각의 발광소자(100)는 역전압 및 정전압 phase 에서 모두 구동할 수 있고, 각각의 경우에 해당하는 전류 패스가 형성되므로, 예컨대 도 10 및 도 11 에 도시된 바와 같이 수개의 발광소자(100)가 AC 전원에 대해 직렬 연결되게 구성될 수 있다. 따라서, 수개의 발광소자(100)의 연결이 용이해지며 조명 시스템(300)의 출력 향상 및 출력 조절이 가능해질 수 있다.
도 12 내지 도 14 는 실시예에 따른 발광소자를 포함한 발광소자 패키지를 나타낸 사시도 및 단면도이다.
도 12 내지 도 14 를 참조하면, 발광소자 패키지(500)는 캐비티(520)가 형성된 몸체(510), 몸체(510)에 실장되는 제1 및 제2 리드 프레임(540, 550)과, 제1 및 제2 리드 프레임(540, 550)과 전기적으로 연결되는 발광소자(530), 및 발광소자(530)를 덮도록 캐비티(520)에 충진되는 수지층(미도시)를 포함할 수 있다.
몸체(510)는 폴리프탈아미드(PPA:Polyphthalamide)와 같은 수지 재질, 실리콘(Si), 알루미늄(Al), 알루미늄 나이트라이드(AlN), 액정폴리머(PSG, photo sensitive glass), 폴리아미드9T(PA9T), 신지오택틱폴리스티렌(SPS), 금속 재질, 사파이어(Al2O3), 베릴륨 옥사이드(BeO), 인쇄회로기판(PCB, Printed Circuit Board) 중 적어도 하나로 형성될 수 있다. 몸체(510)는 사출 성형, 에칭 공정 등에 의해 형성될 수 있으나 이에 대해 한정하지는 않는다.
몸체(510)의 내면은 경사면이 형성될 수 있다. 이러한 경사면의 각도에 따라 발광소자(530)에서 방출되는 광의 반사각이 달라질 수 있으며, 이에 따라 외부로 방출되는 광의 지향각을 조절할 수 있다.
광의 지향각이 줄어들수록 발광소자(530)에서 외부로 방출되는 광의 집중성은 증가하고, 반대로 광의 지향각이 클수록 발광소자(530)에서 외부로 방출되는 광의 집중성은 감소한다.
한편, 몸체(510)에 형성되는 캐비티(520)를 위에서 바라본 형상은 원형, 사각형, 다각형, 타원형 등의 형상일 수 있으며, 모서리가 곡선인 형상일 수도 있으나 이에 한정되는 것은 아니다.
발광소자(530)는 제1 리드 프레임(540) 상에 실장되며, 예를 들어, 적색, 녹색, 청색, 백색 등의 빛을 방출하는 발광소자 또는 자외선을 방출하는 UV(Ultra Violet) 발광소자일 수 있으나, 이에 대해 한정하지는 않는다. 또한, 발광소자(530)는 한 개 이상 실장될 수 있다.
또한, 발광소자(530)는 그 전기 단자들이 모두 상부 면에 형성된 수평형 타입(Horizontal type)이거나, 또는 상, 하부 면에 형성된 수직형 타입(Vertical type), 또는 플립 칩(flip chip) 모두에 적용 가능하다.
한편, 실시예에 따른 발광소자(530)는 제1 및 제2 발광 구조물(미도시)을 포함하며, 제1 및 제2 발광 구조물(미도시)는 각각 역방향 바이어스 및 순방향 바이어스에서 구동할 수 있다. 따라서, 실시예에 따른 발광소자 패키지(500)는 교류 전원에서 역방향 바이어스 및 순방향 바이어스에서 모두 발광할 수 있으므로, 발광 효율이 개선될 수 있다.
아울러, 교류 전원에서 별도의 ESD 소자가 필요하지 않으므로, 발광소자 패키지(500) 내에 ESD 소자에 의한 광 손실이 방지될 수 있다.
수지층(미도시)은 발광소자(530)를 덮도록 캐비티(520)에 충진될 수 있다.
수지층(미도시)은 실리콘, 에폭시, 및 기타 수지 재질로 형성될 수 있으며, 캐비티(520) 내에 충진한 후, 이를 자외선 또는 열 경화하는 방식으로 형성될 수 있다.
또한 수지층(미도시)은 형광체를 포함할 수 있으며, 형광체는 발광소자(530)에서 방출되는 광의 파장에 종류가 선택되어 발광소자 패키지(500)가 백색광을 구현하도록 할 수 있다.
이러한 형광체는 발광소자(530)에서 방출되는 광의 파장에 따라 청색 발광 형광체, 청록색 발광 형광체, 녹색 발광 형광체, 황녹색 발광 형광체, 황색 발광 형광체, 황적색 발광 형광체, 오렌지색 발광 형광체, 및 적색 발광 형광체중 하나가 적용될 수 있다.
즉, 형광체는 발광소자(530)에서 방출되는 제1 빛을 가지는 광에 의해 여기 되어 제2 빛을 생성할 수 있다. 예를 들어, 발광소자(530)가 청색 발광 다이오드이고 형광체가 황색 형광체인 경우, 황색 형광체는 청색 빛에 의해 여기되어 황색 빛을 방출할 수 있으며, 청색 발광 다이오드에서 발생한 청색 빛 및 청색 빛에 의해 여기 되어 발생한 황색 빛이 혼색됨에 따라 발광소자 패키지(500)는 백색 빛을 제공할 수 있다.
이와 유사하게, 발광소자(530)가 녹색 발광 다이오드인 경우는 magenta 형광체 또는 청색과 적색의 형광체를 혼용하는 경우, 발광소자(530)가 적색 발광 다이오드인 경우는 Cyan형광체 또는 청색과 녹색 형광체를 혼용하는 경우를 예로 들 수 있다.
이러한 형광체는 YAG계, TAG계, 황화물계, 실리케이트계, 알루미네이트계, 질화물계, 카바이드계, 니트리도실리케이트계, 붕산염계, 불화물계, 인산염계 등의 공지된 형광체일 수 있다.
제1 및 제2 리드 프레임(540, 550)은 금속 재질, 예를 들어, 티타늄(Ti), 구리(Cu), 니켈(Ni), 금(Au), 크롬(Cr), 탄탈늄(Ta), 백금(Pt), 주석(Sn), 은(Ag), 인(P), 알루미늄(Al), 인듐(In), 팔라듐(Pd), 코발트(Co), 실리콘(Si), 게르마늄(Ge), 하프늄(Hf), 루테늄(Ru), 철(Fe) 중에서 하나 이상의 물질 또는 합금을 포함할 수 있다. 또한, 제1 및 제2 리드 프레임(540, 550)은 단층 또는 다층 구조를 가지도록 형성될 수 있으며, 이에 대해 한정하지는 않는다.
제1 제2 리드 프레임(540, 550)은 서로 이격되어 서로 전기적으로 분리된다. 발광소자(530)는 제1 및 제2 리드 프레임(540, 550)상에 실장되며, 제1 및 제2 리드 프레임(540, 550)은 발광소자(530)와 직접 접촉하거나 또는 솔더링 부재(미도시)와 같은 전도성을 갖는 재료를 통해서 전기적으로 연결될 수 있다. 또한, 발광소자(530)는 와이어 본딩을 통해 제1 및 제2 리드 프레임(540, 550)과 전기적으로 연결될 수 있으며, 이에 한정하지 아니한다. 따라서 제1 및 제2 리드 프레임(540, 550)에 전원이 연결되면 발광소자(530)에 전원이 인가될 수 있다. 한편, 수개의 리드 프레임(미도시)이 몸체(510)내에 실장되고 각각의 리드 프레임(미도시)이 발광소자(530)와 전기적으로 연결될 수 있으며, 이에 한정하지 아니한다.
한편, 도 14 를 참조하면, 실시예에 따른 발광소자 패키지(500)는 광학 시트(580)를 포함할 수 있으며, 광학 시트(580)는 베이스부(582) 및 프리즘 패턴(584)을 포함할 수 있다.
베이스부(582)는 프리즘 패턴(584)를 형성하기 위한 지지체로서 열적 안정성이 우수하고 투명한 재질로 이루어진 것으로, 예를 들어 폴리에틸렌테레프탈레이트, 폴리카보네이트, 폴리프로필렌, 폴리에틸렌, 폴리스틸렌, 및 폴리에폭시로 이루어진 군에서 선택된 어느 하나로 이루어질 수 있으나 이에 한정하지 않는다.
또한, 베이스부(582)는 형광체(미도시)를 포함할 수 있다. 일 예로 베이스부(582)를 형성하는 재질에 형광체(미도시)를 골고루 분산시킨 상태에서 이를 경화하여 베이스부(582)를 형성할 수 있다. 이와 같이 베이스부(582)를 형성하는 경우는 형광체(미도시)는 베이스부(582) 전체에 균일하게 분포될 수 있다.
한편, 베이스부(582) 상에는 광을 굴절하고, 집광하는 입체 형상의 프리즘 패턴(584)이 형성될 수 있다. 프리즘 패턴(584)을 구성하는 물질은 아크릴 레진일 수 있으나, 이에 한정되지 않는다.
프리즘 패턴(584)은 베이스부(582)의 일 면에서 일 방향을 따라 상호 인접하여 평행하게 배열된 복수의 선형 프리즘을 포함하며, 선형 프리즘의 축 방향에 대한 수직 단면은 삼각형일 수 있다.
프리즘 패턴(584)은 광을 집광하는 효과가 있기 때문에, 발광소자 패키지(500)에 광학 시트(580)를 부착하는 경우는 광의 직진성이 향상되어 발광소자 패키지(500)의 광의 휘도가 향상될 수 있다.
한편, 프리즘 패턴(584)에는 형광체(미도시)가 포함될 수 있다.
형광체(미도시)는 분산된 상태로 프리즘 패턴(584)을 형성하는, 예를 들면 아크릴 레진과 혼합하여 페이스트 또는 슬러리 상태로 만든 후, 프리즘 패턴(584)을 형성함으로써 프리즘 패턴(584) 내에 균일하게 포함될 수 있다.
이와 같이 프리즘 패턴(584)에 형광체(미도시)가 포함되는 경우는 발광소자 패키지(500)의 광의 균일도 및 분포도가 향상됨은 물론, 프리즘 패턴(584)에 의한 광의 집광효과 외에 형광체(미도시)에 의한 광의 분산효과가 있기 때문에 발광소자 패키지(500)의 지향각을 향상시킬 수 있다.
실시 예에 따른 발광소자 패키지(500)는 복수개가 기판 상에 어레이되며, 발광소자 패키지(500)의 광 경로 상에 광학 부재인 도광판, 프리즘 시트, 확산 시트 등이 배치될 수 있다. 이러한 발광소자 패키지, 기판, 광학 부재는 라이트 유닛으로 기능할 수 있다. 또 다른 실시 예는 상술한 실시 예들에 기재된 발광소자 또는 발광소자 패키지를 포함하는 표시 장치, 지시 장치, 조명 시스템으로 구현될 수 있으며, 예를 들어, 조명 시스템은 램프, 가로등을 포함할 수 있다.
도 15 는 실시예에 따른 발광소자를 포함하는 조명장치를 도시한 사시도이며, 도 16 은 도 15 의 조명장치의 C-C' 단면을 도시한 단면도이다.
도 15 및 도 16 을 참조하면, 조명장치(600)는 몸체(610), 몸체(610)와 체결되는 커버(630) 및 몸체(610)의 양단에 위치하는 마감캡(650)을 포함할 수 있다.
몸체(610)의 하부면에는 발광소자 모듈(640)이 체결되며, 몸체(610)는 발광소자 패키지(644)에서 발생된 열이 몸체(610)의 상부면을 통해 외부로 방출할 수 있도록 전도성 및 열발산 효과가 우수한 금속재질로 형성될 수 있다.
발광소자 패키지(644)는 PCB(642) 상에 다색, 다열로 실장되어 어레이를 이룰 수 있으며, 동일한 간격으로 실장되거나 또는 필요에 따라서 다양한 이격 거리를 가지고 실장될 수 있어 밝기 등을 조절할 수 있다. 이러한 PCB(642)로 MPPCB(Metal Core PCB) 또는 FR4 재질의 PCB 등을 사용할 수 있다.
한편, 실시예에 따른 발광소자 패키지(644)는 발광소자(미도시)를 포함하며,발광소자(미도시)는 제1 및 제2 발광 구조물(미도시)을 포함하고, 제1 및 제2 발광 구조물(미도시)은 각각 역방향 바이어스 및 순방향 바이어스에서 구동할 수 있다. 따라서, 실시예에 따른 조명장치(600)는 교류 전원에서 역방향 바이어스 및 순방향 바이어스에서 모두 발광할 수 있으므로, 깜박임 현상이 해소되고 발광 효율이 개선될 수 있다.
발광소자 패키지(644)는 연장된 리드 프레임(미도시)를 포함하여 향상된 방열 기능을 가질 수 있으므로, 발광소자 패키지(644)의 신뢰성과 효율성이 향상될 수 있으며, 발광소자 패키지(622) 및 발광소자 패키지(644)를 포함하는 조명장치(600)의 사용 연한이 연장될 수 있다.
커버(630)는 몸체(610)의 하부면을 감싸도록 원형의 형태로 형성될 수 있으나, 이에 한정되지 않음은 물론이다.
커버(630)는 내부의 발광소자 모듈(640)을 외부의 이물질 등으로부터 보호한다. 또한, 커버(630)는 발광소자 패키지(644)에서 발생한 광의 눈부심을 방지하고, 외부로 광을 균일하게 방출할 수 있도록 확산입자를 포함할 수 있으며, 또한 커버(630)의 내면 및 외면 중 적어도 어느 한 면에는 프리즘 패턴 등이 형성될 수 있다. 또한 커버(630)의 내면 및 외면 중 적어도 어느 한 면에는 형광체가 도포될 수도 있다.
한편, 발광소자 패키지(644)에서 발생한 광은 커버(630)를 통해 외부로 방출되므로 커버(630)는 광 투과율이 우수하여야 하며, 발광소자 패키지(644)에서 발생한 열에 견딜 수 있도록 충분한 내열성을 구비하고 있어야 하는바, 커버(630)는 폴리에틸렌 테레프탈레이트(Polyethylen Terephthalate; PET), 폴리카보네이트(Polycarbonate; PC) 또는 폴리메틸 메타크릴레이트(Polymethyl Methacrylate; PMMA) 등을 포함하는 재질로 형성되는 것이 바람직하다.
마감캡(650)은 몸체(610)의 양단에 위치하며 전원장치(미도시)를 밀폐하는 용도로 사용될 수 있다. 또한 마감캡(650)에는 전원핀(652)이 형성되어 있어, 실시예에 따른 조명장치(600)는 기존의 형광등을 제거한 단자에 별도의 장치 없이 곧바로 사용할 수 있게 된다.
도 17 은 실시예에 따른 발광소자를 포함하는 액정표시장치의 분해 사시도이다.
도 17 은 에지-라이트 방식으로, 액정표시장치(700)는 액정표시패널(710)과 액정표시패널(710)로 빛을 제공하기 위한 백라이트 유닛(770)을 포함할 수 있다.
액정표시패널(710)은 백라이트 유닛(770)으로부터 제공되는 광을 이용하여 화상을 표시할 수 있다. 액정표시패널(710)은 액정을 사이에 두고 서로 대향하는 컬러 필터 기판(712) 및 박막 트랜지스터 기판(714)을 포함할 수 있다.
컬러 필터 기판(712)은 액정표시패널(710)을 통해 디스플레이되는 화상의 색을 구현할 수 있다.
박막 트랜지스터 기판(714)은 구동 필름(717)을 통해 다수의 회로부품이 실장되는 인쇄회로 기판(718)과 전기적으로 접속되어 있다. 박막 트랜지스터 기판(714)은 인쇄회로 기판(718)으로부터 제공되는 구동 신호에 응답하여 인쇄회로 기판(718)으로부터 제공되는 구동 전압을 액정에 인가할 수 있다.
박막 트랜지스터 기판(714)은 유리나 플라스틱 등과 같은 투명한 재질의 다른 기판상에 박막으로 형성된 박막 트랜지스터 및 화소 전극을 포함할 수 있다.
백라이트 유닛(770)은 빛을 출력하는 발광소자 모듈(720), 발광소자 모듈(720)로부터 제공되는 빛을 면광원 형태로 변경시켜 액정표시패널(710)로 제공하는 도광판(730), 도광판(730)으로부터 제공된 빛의 휘도 분포를 균일하게 하고 수직 입사성을 향상시키는 다수의 필름(750, 766, 764) 및 도광판(730)의 후방으로 방출되는 빛을 도광판(730)으로 반사시키는 반사 시트(740)로 구성된다.
발광소자 모듈(720)은 복수의 발광소자 패키지(724)와 복수의 발광소자 패키지(724)가 실장되어 어레이를 이룰 수 있도록 PCB기판(722)을 포함할 수 있다.
한편, 실시예에 따른 백라이트 유닛(770)은 발광소자(미도시)를 포함하며,발광소자(미도시)는 제1 및 제2 발광 구조물(미도시)을 포함하고, 제1 및 제2 발광 구조물(미도시)은 각각 역방향 바이어스 및 순방향 바이어스에서 구동할 수 있다. 따라서, 실시예에 따른 백라이트 유닛(770)는 교류 전원에서 역방향 바이어스 및 순방향 바이어스에서 모두 발광할 수 있으므로, 깜박임 현상이 해소되고 발광 효율이 개선될 수 있다.
한편, 백라이트 유닛(770)은 도광판(730)으로부터 입사되는 빛을 액정 표시 패널(710) 방향으로 확산시키는 확산필름(766)과, 확산된 빛을 집광하여 수직 입사성을 향상시키는 프리즘필름(750)으로 구성될 수 있으며, 프리즘필름(750)를 보호하기 위한 보호필름(764)을 포함할 수 있다.
도 18 은 실시예에 따른 발광소자를 포함하는 액정표시장치의 분해 사시도이다. 다만, 도 17 에서 도시하고 설명한 부분에 대해서는 반복하여 상세히 설명하지 않는다.
도 18 은 직하 방식으로, 액정표시장치(800)는 액정표시패널(810)과 액정표시패널(810)로 빛을 제공하기 위한 백라이트 유닛(870)을 포함할 수 있다.
액정표시패널(810)은 도 17 에서 설명한 바와 동일하므로, 상세한 설명은 생략한다.
백라이트 유닛(870)은 복수의 발광소자 모듈(823), 반사시트(824), 발광소자 모듈(823)과 반사시트(824)가 수납되는 하부 섀시(830), 발광소자 모듈(823)의 상부에 배치되는 확산판(840) 및 다수의 광학필름(860)을 포함할 수 있다.
발광소자 모듈(823) 복수의 발광소자 패키지(822)와 복수의 발광소자 패키지(822)가 실장되어 어레이를 이룰 수 있도록 PCB기판(821)을 포함할 수 있다.
한편, 실시예에 따른 백라이트 유닛(870)은 발광소자(미도시)를 포함하며,발광소자(미도시)는 제1 및 제2 발광 구조물(미도시)을 포함하고, 제1 및 제2 발광 구조물(미도시)은 각각 역방향 바이어스 및 순방향 바이어스에서 구동할 수 있다. 따라서, 실시예에 따른 백라이트 유닛(870)는 교류 전원에서 역방향 바이어스 및 순방향 바이어스에서 모두 발광할 수 있으므로, 깜박임 현상이 해소되고 발광 효율이 개선될 수 있다.
반사 시트(824)는 발광소자 패키지(822)에서 발생한 빛을 액정표시패널(810)이 위치한 방향으로 반사시켜 빛의 이용 효율을 향상시킨다.
한편, 발광소자 모듈(823)에서 발생한 빛은 확산판(840)에 입사하며, 확산판(840)의 상부에는 광학 필름(860)이 배치된다. 광학 필름(860)은 확산 필름(866), 프리즘필름(850) 및 보호필름(864)를 포함하여 구성될 수 있다.
한편, 실시예에 따른 발광소자는 상기한 바와 같이 설명된 실시예들의 구성과 방법이 한정되게 적용될 수 있는 것이 아니라, 상기 실시예들은 다양한 변형이 이루어질 수 있도록 각 실시예들의 전부 또는 일부가 선택적으로 조합되어 구성될 수도 있다.
또한, 이상에서는 바람직한 실시예에 대하여 도시하고 설명하였지만, 본 발명은 상술한 특정의 실시예에 한정되지 아니하며, 청구범위에서 청구하는 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 기술분야에서 통상의 지식을 가진자에 의해 다양한 변형실시가 가능한 것은 물론이고, 이러한 변형실시들은 본 발명의 기술적 사상이나 전망으로부터 개별적으로 이해되어져서는 안될 것이다.
100 : 발광소자 120 : 제1 발광 구조물
122: 제1 반도체층 124 : 제1 활성층
126 : 제2 반도체층 130 : 제2 발광 구조물
132 : 제3 반도체층 134 : 제2 활성층
136 : 제4 반도체층 142 : 제1 전극
144 : 제2 전극 146 : 제3 전극
150 : 중간층 152 : 제1 층
154 : 제2 층 156 : 제3 층
250 : 전류 스프레딩층

Claims (14)

  1. 제1 반도체층, 제2 반도체층, 및 상기 제1 및 제2 반도체층 사이에 형성되는 제1 활성층을 포함하는 제1 발광 구조물;
    상기 제1 발광 구조물 상에 형성되며 제3 반도체층, 제4 반도체층, 및 제3 및 제4 반도체층 사이에 형성되는 제2 활성층을 포함하는 제2 발광 구조물;
    상기 제1 발광 구조물과 상기 제2 발광 구조물 사이에 형성되는 중간층;
    상기 제1 반도체층과 전기적으로 연결되는 제1 전극;
    상기 제2 및 상기 제3 반도체층과 전기적으로 연결되는 제2 전극; 및
    상기 제4 반도체층과 전기적으로 연결되는 제3 전극;을 포함하며,
    상기 제1 및 제3 반도체층은 제1 도전형으로 도핑되고,
    상기 제2 및 제4 반도체층은 제2 도전형으로 도핑되며,
    상기 중간층은 상기 제2 반도체층과 접하는 제1 층과 상기 제3 반도체층과 접하는 제2 층, 및 상기 제1 층과 상기 제2 층 사이에 형성되는 제3 층을 포함하며, 상기 제1 및 상기 제2 층은 밴드 오프셋 영역을 갖게 형성되는 발광소자.
  2. 제1항에 있어서,
    상기 제1 전극과 상기 제3 전극은 상호 연결되어,
    상기 제1 발광 구조물과 상기 제2 발광 구조물은,
    서로 역병렬 구조로 연결되는 발광소자.
  3. 제1항에 있어서,
    상기 제1 도전형은 n 형인 발광소자.
  4. 제1항에 있어서,
    상기 중간층은,
    상기 제2 반도체층, 및 상기 제3 반도체층보다 큰 밴드갭을 갖게 형성되는 발광소자.
  5. 제1항에 있어서,
    상기 제1 층 및 상기 제2 층은,
    상기 제3 층보다 작은 전기 저항을 갖는 발광소자.
  6. 제1항에 있어서,
    상기 제1 층 및 상기 제2 층은,
    2-DEG (2-Dimensional Electron Gas) 층인 발광소자.
  7. 제1항에 있어서,
    상기 제2 반도체층은,
    InxAly1Ga1 -x- y1N (0≤x≤1, 0 ≤y1≤1, 0≤x+y1≤1)의 조성을 갖고,
    상기 제3 반도체 층은,
    InxAly2Ga1 -x- y2N (0≤x≤1, 0 ≤y2≤1, 0≤x+y2≤1)의 조성을 가지며,
    상기 중간층은,
    InxAly3Ga1 -x- y3N (0≤x≤1, 0 ≤y3≤1, 0≤x+y3≤1)의 조성을 갖고,
    상기 y3 은 상기 y1 및 상기 y2 보다 큰 값을 갖는 발광소자.
  8. 제7항에 있어서,
    상기 y1 및 y2 는 0.0 초과 0.1 의 값을 가지며,
    상기 y3 은 0.2 내지 0.5 의 값을 갖는 발광소자.
  9. 제1항에 있어서,
    상기 중간층은,
    0.5 um 내지 2 um 의 두께를 갖는 발광소자.
  10. 제1 반도체층, 제2 반도체층, 및 상기 제1 및 제2 반도체층 사이에 형성되는 제1 활성층을 포함하는 제1 발광 구조물;
    상기 제1 발광 구조물 상에 형성되며 제3 반도체층, 제4 반도체층, 및 제3 및 제4 반도체층 사이에 형성되는 제2 활성층을 포함하는 제2 발광 구조물;
    상기 제2 발광 구조물 상에 형성되는 전류 스프레딩층;
    상기 제1 반도체층과 전기적으로 연결되는 제1 전극;
    상기 제2 및 상기 제3 반도체층과 전기적으로 연결되는 제2 전극; 및
    상기 전류 스프레딩층 상에 형성되는 제3 전극;을 포함하며,
    상기 제1 및 제3 반도체층은 제1 도전형으로 도핑되고,
    상기 제2 및 제4 반도체층은 제2 도전형으로 도핑되며,
    상기 전류 스프레딩층은,
    상기 제4 반도체층과 접하는 제1 층, 및 상기 제1 층 상에 형성되는 제2 층을 포함하며,
    상기 제1 층은 밴드 오프셋 영역을 갖는 발광소자.
  11. 제10항에 있어서,
    상기 전류 스프레딩층은,
    상기 제4 반도체층보다 큰 밴드갭을 갖게 형성되는 발광소자.
  12. 제10항에 있어서,
    상기 제1 층은,
    상기 제2 층보다 작은 전기 저항을 갖는 발광소자.
  13. 제10항에 있어서,
    상기 제1 층은,
    2-DEG (2-Dimensional Electron Gas) 층인 발광소자.
  14. 제10항에 있어서,
    상기 제4 반도체층은,
    InxAly1Ga1 -x- y1N (0≤x≤1, 0 ≤y1≤1, 0≤x+y1≤1)의 조성을 갖고,
    상기 전류 스프레딩층은,
    InxAly2Ga1 -x- y2N (0≤x≤1, 0 ≤y2≤1, 0≤x+y2≤1)의 조성을 가지며,
    상기 y2 는 상기 y1 보다 큰 값을 갖는 발광소자.
KR1020110129856A 2011-09-07 2011-12-06 발광소자 KR101895925B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020110129856A KR101895925B1 (ko) 2011-12-06 2011-12-06 발광소자
US13/434,397 US9070613B2 (en) 2011-09-07 2012-03-29 Light emitting device
TW101111355A TWI543393B (zh) 2011-09-07 2012-03-30 發光裝置及其照明系統
EP12162487.8A EP2568503B1 (en) 2011-09-07 2012-03-30 Light emitting device comprising two stacked LEDs
CN201210125520.6A CN102983129B (zh) 2011-09-07 2012-04-25 发光器件
JP2012103969A JP6000625B2 (ja) 2011-09-07 2012-04-27 発光素子

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110129856A KR101895925B1 (ko) 2011-12-06 2011-12-06 발광소자

Publications (2)

Publication Number Publication Date
KR20130064156A true KR20130064156A (ko) 2013-06-18
KR101895925B1 KR101895925B1 (ko) 2018-10-24

Family

ID=48861172

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110129856A KR101895925B1 (ko) 2011-09-07 2011-12-06 발광소자

Country Status (1)

Country Link
KR (1) KR101895925B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150007640A (ko) * 2013-07-12 2015-01-21 엘지이노텍 주식회사 발광 소자 및 발광 소자 패키지

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022158679A1 (ko) * 2021-01-21 2022-07-28 주식회사 포톤웨이브 자외선 발광소자

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100610639B1 (ko) * 2005-07-22 2006-08-09 삼성전기주식회사 수직 구조 질화갈륨계 발광다이오드 소자 및 그 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150007640A (ko) * 2013-07-12 2015-01-21 엘지이노텍 주식회사 발광 소자 및 발광 소자 패키지

Also Published As

Publication number Publication date
KR101895925B1 (ko) 2018-10-24

Similar Documents

Publication Publication Date Title
KR101925915B1 (ko) 발광소자
KR20130067821A (ko) 발광소자
KR20130027302A (ko) 발광소자
KR101797970B1 (ko) 반도체 지지부재
KR101877384B1 (ko) 발광소자
KR101778159B1 (ko) 발광소자 및 발광소자 패키지
KR101895925B1 (ko) 발광소자
KR20130017357A (ko) 발광소자
KR20130043708A (ko) 발광소자
KR101818753B1 (ko) 발광소자
KR101865405B1 (ko) 발광소자
KR101709991B1 (ko) 발광소자 및 이의 제조방법
KR20130040009A (ko) 발광소자 패키지
KR101831329B1 (ko) 발광소자
KR101852898B1 (ko) 발광소자
KR20130013968A (ko) 발광소자
KR102019745B1 (ko) 발광 소자 및 그를 포함하는 발광소자 패키지
KR20120110831A (ko) 발광소자
KR20120037772A (ko) 발광소자
KR20130066990A (ko) 발광소자
KR20130070660A (ko) 발광 소자
KR20120114921A (ko) 발광소자
KR20130056368A (ko) 발광소자
KR20130039353A (ko) 발광소자
KR20130029593A (ko) 발광소자

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right