KR20120120761A - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR20120120761A
KR20120120761A KR1020110038517A KR20110038517A KR20120120761A KR 20120120761 A KR20120120761 A KR 20120120761A KR 1020110038517 A KR1020110038517 A KR 1020110038517A KR 20110038517 A KR20110038517 A KR 20110038517A KR 20120120761 A KR20120120761 A KR 20120120761A
Authority
KR
South Korea
Prior art keywords
voltage
line
pixel
subpixel
switching element
Prior art date
Application number
KR1020110038517A
Other languages
English (en)
Inventor
김훈
신기철
김수정
오호길
정재훈
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020110038517A priority Critical patent/KR20120120761A/ko
Priority to US13/239,093 priority patent/US20120268676A1/en
Priority to EP11182665A priority patent/EP2518717A1/en
Priority to JP2011254721A priority patent/JP5872860B2/ja
Priority to CN201110396571.8A priority patent/CN102759827B/zh
Publication of KR20120120761A publication Critical patent/KR20120120761A/ko
Priority to US14/880,828 priority patent/US20160033834A1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명의 한 실시예에 따른 액정 표시 장치는 절연 기판, 절연 기판 위에 위치하는 제1 게이트선 및 제2 게이트선, 제1 게이트선 및 제2 게이트선과 교차하는 데이터선, 제1 게이트선 및 데이터선과 연결되어 있는 제1 부화소 및 제2 부화소를 각각 포함하는 복수의 화소, 제1 게이트선과 연결되어 있으며 제1 부화소의 제1 부화소 전극과 연결되어 있는 제1 축전기의 전압을 제어하는 제1 스위칭 소자, 제2 게이트선과 연결되어 있으며 제1 축전기의 전압을 제어하는 제2 스위칭 소자를 포함한다.

Description

액정 표시 장치{LIQUID CRSYTAL DISPLAY}
본 발명은 액정 표시 장치에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극이 형성되어 있는 두 장의 표시판과 그 사이에 삽입되어 있는 액정층으로 이루어지며, 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 배향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
액정 표시 장치는 또한 각 화소 전극에 연결되어 있는 스위칭 소자 및 스위칭 소자를 제어하여 화소 전극에 전압을 인가하기 위한 게이트선과 데이터선 등 다수의 신호선을 포함한다.
이러한 액정 표시 장치는 외부의 그래픽 제어기로부터 입력 영상 신호를 수신하며, 입력 영상 신호는 각 화소의 휘도 정보를 담고 있으며 각 휘도는 정해진 수효를 가지고 있다. 각 화소는 원하는 휘도 정보에 대응되는 데이터 전압을 인가 받는다. 화소에 인가된 데이터 전압은 공통 전압의 차이에 따라 화소 전압으로 나타나며, 화소 전압에 따라 각 화소는 영상 신호의 계조가 나타내는 휘도를 표시한다. 이 때 액정 표시 장치가 이용할 수 있는 화소 전압 범위는 구동부에 따라 정해져 있다.
한편 액정 표시 장치의 구동부는 다수의 집적 회로 칩의 형태로 표시판에 직접 장착되거나 가요성 회로막 등에 장착되어 표시판에 부착되는데, 이러한 집적 회로 칩은 액정 표시 장치의 제조 비용에 높은 비율을 차지한다. 특히, 데이터 전압을 인가하는 데이터선의 수효가 많아질수록, 액정 표시 장치의 구동부의 비용이 높아진다.
본 발명이 이루고자 하는 기술적 과제는 액정 표시 장치의 측면 시인성을 향상시키고 데이터선의 수효를 줄여 액정 표시 장치의 구동부의 비용을 줄일 수 있는 액정 표시 장치 및 그 구동 방법을 제공하는 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는 절연 기판, 절연 기판 위에 위치하는 제1 게이트선 및 제2 게이트선, 제1 게이트선 및 제2 게이트선과 교차하는 데이터선, 제1 게이트선 및 데이터선과 연결되어 있는 제1 부화소 및 제2 부화소를 각각 포함하는 복수의 화소, 제1 게이트선과 연결되어 있으며 제1 부화소의 제1 부화소 전극과 연결되어 있는 제1 축전기의 전압을 제어하는 제1 스위칭 소자, 제2 게이트선과 연결되어 있으며 제1 축전기의 전압을 제어하는 제2 스위칭 소자를 포함한다.
상기 제1 스위칭 소자는 제2 부화소의 제2 부화소 전극과 연결되어 있는 제2 축전기의 전압을 제어하고, 제2 스위칭 소자는 제2 부화소 전극과 연결되어 있는 제2 축전기의 전압을 제어할 수 있다.
상기 제1 게이트선에 온 신호가 입력된 후 오프 신호가 입력될 때 제2 게이트선에 온 신호가 입력되고, 제2 게이트선에 온 신호가 입력 될 때 제1 부화소의 제1 화소 전압과 제2 부화소의 제2 화소 전압은 승압될 수 있다.
상기 제1 화소 전압과 제2 화소 전압은 서로 다를 수 있다.
상기 제1 화소 전압은 제2 화소 전압보다 큰 액정 표시 장치.
상기 제1 게이트선 및 제2 게이트선과 분리되어 있는 제1 전압선 및 제2 전압선을 더 포함하고, 제1 전압선은 제1 스위칭 소자 및 제2 스위칭 소자에 연결되어 있고, 제2 전압선은 제1 스위칭 소자 및 제2 스위칭 소자에 연결되어 있을 수 있다.
상기 제1 전압선과 제2 전압선에는 서로 다른 극성의 전압이 인가될 수 있다.
상기 제2 게이트선이 온될 때 제1 축전기의 충전 용량 변화량에 따라서 제1 화소 전압이 승압되고, 제2 축전기의 전압 변화량에 따라서 제2 화소 전압이 승압될 수 있다.
상기 제2 축전기의 충전 용량은 제1 축전기의 충전 용량보다 클 수 있다.
상기 제2 축전기의 전극 면적은 제1 축전기의 전극 면적보다 클 수 있다.
상기 제1 게이트선 및 데이터선과 연결되어 있으며 제1 부화소 전극과 연결되어 있는 제1 화소용 스위칭 소자, 제1 게이트선 및 데이터선과 연결되어 있으며 제2 부화소 전극과 연결되어 있는 제2 화소용 스위칭 소자를 더 포함할 수 있다.
상기 제1 게이트선과 연결되어 있으며 제2 부화소의 제2 부화소 전극과 연결되어 있는 제2 축전기, 제2 축전기와 연결되어 제2 축전기의 전압을 제어하는 제3 스위칭 소자를 더 포함할 수 있다.
상기 제1 게이트선에 온 신호가 입력된 후 오프 신호가 입력될 때 제2 게이트선에 온 신호가 입력되고, 제2 게이트선에 온 신호가 입력 될 때 제1 부화소의 제1 화소 전압은 승압될 수 있다.
상기 제1 화소 전압과 제2 부화소의 제2 화소 전압은 서로 다를 수 있다.
상기 제1 화소 전압은 제2 화소 전압보다 클 수 있다.
상기 제1 게이트선 및 제2 게이트선과 분리되어 있는 제1 전압선 및 제2 전압선을 더 포함하고, 제1 전압선은 상기 제1 스위칭 소자에 연결되어 있고, 제2 전압선은 제3 스위칭 소자에 연결되어 있을 수 있다.
상기 제1 전압선과 제2 전압선에는 서로 다른 극성의 전압이 인가될 수 있다.
상기 제2 게이트선이 온될 때 제1 축전기의 충전 용량 변화량에 따라서 제1 화소 전압이 승압될 수 있다.
상기 제1 화소 전압과 제2 부화소의 제2 화소 전압은 서로 다를 수 있다.
상기 제1 화소 전압은 제2 화소 전압보다 클 수 있다.
상기 제1 게이트선 및 데이터선과 연결되어 있으며 제1 부화소 전극과 연결되어 있는 제1 화소용 스위칭 소자, 제1 게이트선 및 데이터선과 연결되어 있으며 제2 부화소 전극과 연결되어 있는 제2 화소용 스위칭 소자를 더 포함할 수 있다.
상기 제1 부화소 및 제2 부화소는 각각 액정 분자의 방향이 다른 4개의 도메인을 포함할 수 있다.
본 발명의 한 실시예에 따르면 액정 표시 장치의 측면 시인성이 향상되고, 데이터선의 수효를 줄여 액정 표시 장치 구동부의 비용을 줄일 수 있다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 구조와 함께 한 화소를 도시하는 등가 회로도이다.
도 3은 본 발명의 실시예에 따른 액정 표시 장치의등가 회로도이다.
도 4는 도 3의 구동 회로에 인가되는 게이트 신호의타이밍에 따른 전압 변화를설명하기 위한 도면이다.
도 5는 도 4의 구동 회로를 포함하는 액정 표시 장치의 구동을 시뮬레이션한 그래프이다.
도 6은 도 3의 구동 회로를 포함하는 박막 트랜지스터 표시판의 한 화소의 배치도이다.
도 7은 도 6의 VII-VII선을 따라 잘라 도시한 단면도이다.
도 8은 도 6의 VIII-VIII선을 따라 잘라 도시한 단면도이다.
도 9는 도 6의 IX-IX선을 따라 잘라 도시한 단면도이다.
도 10은 본 발명의 다른 실시예에 따른 액정 표시 장치의 구동 회로를 도시한회로도이다.
도 11은 도 10 구동 회로에 따른 게이트 신호의타이밍에 따른 전압 변화를설명하기 위한 도면이다.
도 12는 도 10의 구동 회로를포함하는 액정 표시 장치의 구동을 시뮬레이션한 그래프이다.
도 13은 도 10의 구동 회로를 포함하는 박막 트랜지스터 표시판의 한 화소의 배치도이다.
도 14는 도 13의 XIV-XIV선을 따라 잘라 도시한 단면도이다.
도 15는 도 13의 XV-XV선을 따라 잘라 도시한 단면도이다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우 뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
이제 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 도 1 및 도 2를 참고하여 상세하게 설명한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 구조와 두 부화소에 대한 등가 회로를 개략적으로 도시한 도면이다.
도 1을 참고하면, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300), 게이트 구동부(gate driver)(400) 및 데이터 구동부(data driver)(500)를 포함한다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 신호선(signal line)(G1-Gn, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)(PX)를 포함한다. 반면, 도 2에 도시한 구조로 볼 때 액정 표시판 조립체(300)는 서로 마주하는 하부 표시판(100)과 상부 표시판(200), 그리고 그 사이에 들어 있는 액정층(3)을 포함한다.
신호선(G1-Gn, D1-Dm)은 하부 표시판(100)에 구비되어 있으며, 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-Gn)과 데이터 전압을 전달하는 복수의 데이터선(D1-Dm)을 포함한다. 게이트선(G1-Gn)은 대략 행 방향으로 뻗으며 서로가 거의 평행하고, 데이터선(D1-Dm)은 대략 열 방향으로 뻗으며 서로가 거의 평행하다.
각 화소(PX), 예를 들면 i번째(i=1, 2, …, n) 게이트선(Gi)과 j번째(j=1, 2, …, m) 데이터선(Dj)에 연결된 화소(PX)는 한 쌍의 부화소를 포함하며, 각 부화소는 각각 제1 및 제2 액정 축전기(liquid crystal capacitor)(Clch, Clcl)를 각각 포함한다. 두 부화소는 게이트선(G1-Gn), 데이터선(D1-Dm) 및 액정 축전기(Clch, Clcl)와 연결된 스위칭 소자(도시하지 않음)를 더 포함한다.
제1 액정 축전기(Clch) 및 제2 액정 축전기(Clcl)는 하부 표시판(100)의 부화소 전극(191h, 191l)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 부화소 전극(191h, 191l)과 공통 전극(270) 사이의 액정층(3)은 유전체로서 기능한다. 한 쌍의 부화소 전극(191h, 191l)은 서로 분리되어 있으며 하나의 화소 전극을 이룬다. 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가 받는다. 액정층(3)은 음의 유전율 이방성을 가지며, 액정층(3)의 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판의 표면에 대하여 수직을 이루도록 배향되어 있을 수 있다. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이 때에는 화소 전극과 공통 전극(270) 중 적어도 하나가 선형 또는 막대형으로 만들어질 수 있다.
한편, 색 표시를 구현하기 위해서는 각 화소(PX)가 기본색(primary color) 중 하나를 고유하게 표시하거나(공간 분할) 각 화소(PX)가 시간에 따라 번갈아 기본색을 표시하게(시간 분할) 하여 이들 기본색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 기본색의 예로는 적색, 녹색, 청색 등 삼원색을 들 수 있다. 도 2는 공간 분할의 한 예로서 각 화소(PX)가 상부 표시판(200)의 영역에 기본색 중 하나를 나타내는 색 필터(230)를 구비함을 보여주고 있다. 도 2와는 달리 색 필터(230)는 하부 표시판(100)의 부화소 전극(191h, 191l) 위 또는 아래에 형성할 수도 있다.
표시판(100, 200)의 바깥 면에는 편광자(polarizer)(도시하지 않음)가 구비되어 있는데, 두 편광자의 편광축은 직교할 수 있다.
다시 도 1을 참고하면, 데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)과 연결되어 있으며 데이터 전압을 데이터선(D1-Dm)에 인가한다.
게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선(G1-Gn)과 연결되어 있으며 스위칭 소자를 턴 온시킬 수 있는 게이트 온 전압(Von)과 턴 오프시킬 수 있는 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가한다.
그러면 이러한 화소를 포함하는 본 발명에 따른 한 화소의 등가 회로를 참조하여 액정 표시 장치의 구동 방법에 대해서 구체적으로 설명한다.
도 3은 본 발명의 실시예에 따른 액정 표시 장치의 등가 회로도이고, 도 4는 도 3의 구동 회로에 인가되는 게이트 신호의 타이밍에 따른 전압 변화를 설명하기 위한 도면이다.
도 3을 참조하면, 액정 표시 장치는 서로 교차하는 복수의 제1 신호선(G1-Gn), 제2 신호선(D1~Dm) 및 제3 신호선(S1, S2)을 포함한다. 제1 신호선은 게이트 신호('주사 신호'라고도 하고, 이하에서는 '게이트선'이라 함)를 전달하고, 제2 신호선(D1~Dm)은 데이터 전압('화상 신호'라고도 함, 이하에서는 '데이터선'이라 함)를 전달하고, 제3 신호선(S1, S2)은 일정 전압을 전달하는 제1 전압선(S1) 및 제2 전압선(S2)을 포함한다.
화소(PX)는 제1 게이트선 및 데이터선과 연결되어 있는 제1 화소용 스위칭 소자(Qp1), 제2 화소용 스위칭 소자(Qp2), 이들과 각각 연결된 제1 액정 축전기(Clch)와 제2 액정 축전기(Clcl)를 포함한다.
제1 화소용 스위칭 소자(Qp1) 및 제2 화소용 스위칭 소자(Qp2)는 박막 트랜지스터 등의 삼단자 소자로서, 제1 화소용 스위칭 소자(Qp1)의 제어 단자는 제1 게이트선(G1)에 연결되어 있고, 입력 단자는 데이터선(D1)에 연결되어 있고, 출력 단자는 제1 액정 축전기(Clch)에 연결되어 있다. 그리고 제2 화소용 스위칭 소자(Qp2)의 제어 단자는 제1 게이트선(G1)에 연결되어 있고, 입력 단자는 데이터선(D1)에 연결되어 있고, 출력 단자는 제2 액정 축전기(Clcl)에 연결되어 있다.
화소(PX)는 제1 액정 축전기(Clch)와 연결되어 있는 제1 축전기(Cst1)와 제2 액정 축전기(Clcl)와 연결되어 있는 제2 축전기(Cst2)를 포함한다. 제1 축전기(Cst1)는 제1 축전기(Cst1)의 전압(Vcst1)을 제어하기 위한 제1 스위칭 소자(Q1) 및 제2 스위칭 소자(Q2)와 연결되어 있고, 제2 축전기(Cst2)는 제2 스위칭 소자(Q2)와 연결되어 있다.
제1 스위칭 소자(Q1) 및 제2 스위칭 소자(Q2)는 박막 트랜지스터 등의 삼단자 소자로서, 제1 스위칭 소자(Q1)의 제어 단자는 제1 게이트선(G1)에 연결되어 있고, 입력 단자는 제1 전압선(S1)에 연결되어 있다. 그리고 제2 스위칭 소자(Q2)의 제어 단자는 제2 게이트선(G2)에 연결되어 있고, 입력 단자는 제2 전압선(S2)에 연결되어 있고, 출력 전압은 제1 축전기(Cst1) 및 제2 축전기(Cst2)와 연결되어 있다.
도 3 및 도 4를 참조하면, 제1 게이트선(G1)에 게이트 온(on) 전압이 인가되면, 턴 온(trun on)된 제1 화소용 스위칭소자(Qp1) 및 제2 화소용 스위칭소자(Qp2)를 통해서 데이터 전압이제1 화소 전극 및 제2 화소 전극에 각각 인가된다. 제1 화소용 스위칭 소자(Qp1)와 제2 화소용 스위칭 소자(Qp2)는 동일한 데이터선(D1)에 연결되어 동일한데이터 전압이 전달된다. 데이터 전압은 제1 화소 및 제2 화소가 표시하고자 하는 휘도에 대응하는 전압으로 기준 전압(Vcom)과 제1 화소 전극 및 제2 화소 전극에전달되는 데이터 전압의 차이가각각 제1 액정 축전기(Clch)와 제2 액정 축전기(Clcl)의 충전 전압이 된다. 그리고 제1 액정 축전기(Clch)와 제2 액정 축전기(Clcl)의 충전 전압에따라서 제1 부화소(PX1)와 제2 부화소(PX2)의 전계값이 정해진다. 본 발명의 일실시예에서는 제1 게이트선(G1)이 온 되는 동안 제1 화소용 스위칭 소자(Qp1)와 제2 화소용 스위칭 소자의입력단에 동일한 데이터 전압이인가되므로 제1 액정 축전기(Clch)와 제2 액정 축전기(Clcl)의 충전 전압은 동일하게 된다.
그리고 제1 게이트선(G1)이 온 되는 동안 턴온된 제1 스위칭 소자(Q1)를 통해서 제1 전압선(S1)에 흐르는 제1 전압(Vcst1)에 의해서 제1 축전기(Cst1) 및 제2 축전기(Cst2)가 충전된다.
그 후, 다음 게이트선인 제2 게이트선(G2)이 온 되면 제1 화소용 스위칭 소자(Qp1)와 제2 화소용 스위칭 소자(Qp2)는 오프(off) 상태가 되므로 제1 부화소(PX1)와 제2 부화소(PX2)의 제1 액정 축전기(Clch) 및 제2 액정 축전기(Clcl)는 더 이상 충전되지 않는다.
그리고 턴온된 제2 스위칭소자(Q2)를 통해서 제2 전압선(S2)에 흐르는 제2 전압(Vcst2)이 제1 축전기(Cst1) 및 제2 축전기(Cst2)에 전달된다. 제1 축전기(Cst1) 및 제2 축전기(Cst2)는 제1 전압(Vcst1)과 제2 전압(Vcst2) 차이만큼 전압이 승압되어 제1 축전기(Cst1)와 연결되어 있는 제1 액정 축전기(Clch)의 전압 및 제2 축전기(Cst2)와 연결되어 있는 제2 액정 축전기(Clcl)을 승압시킨다. 따라서 게이트선의 온 신호를 길게하지 않더라도 충분한 화소 전압을 얻을 수 있다. 이때, 제1 전압선(S1)에 인가되는 제1 전압(Vcst1)과 제2 전압선((Vcst1)과 제2 전압(Vcst2)은 공통 전압(Vcom)에 대해서 극성이서로 반대이다.
이에 대해서 도 5를 참조하여 구체적으로 설명한다.
도 5는 도 3의 구동 회로를 포함하는 액정 표시 장치의 구동을 시뮬레이션한 그래프이다. 이때, Cstl는 0.063pF, Csth는 0.059pF, Clcl은 0.796pF, Clch는 0.359pF으로 Cstl/Clcl은 0.08이고, Csth/Clch는 0.16으로 입력된다.
도 5에 도시한 바와 같이, 노란색선으로 표시되는 제1 게이트선(G1)이 온되는 동안 제1 부화소 및 제2 부화소의 전압이 증가(붉은색선)되나, 원하는 데이터 전압(초록색선)까지 충전되지 못한 것을 알 수 있다. 제1 부화소와 제2 부화소는 동일한 값으로 충전된다.
이후, 제2 게이트선(G2)이 온되면 제1 부화소의 전압이 승압되어 원하는 데이터 전압까지 증가하는 것을 알 수 있다. 그리고 제2 부화소의 전압 또한 승압되나 기 설명한 바와 같이 제1 부화소의 전압보다 작은 값으로 승압된다. 제1 화소의 전압만큼 상승한다. 이때, 제1 부화소의 전압에 대한 제2 부화소의 전압비는 0.893이고, 제1 액정 축전기(Clch)의 충전율은 데이터 전압의 101.5%로 원하는 데이터 전압을 얻을 수 있다.
종래에는 제1 게이트선(G1)이 온되는 시간이 짧아 제1 부화소에서 필요로하는 휘도를 얻기 위해서 두 행 화소에 게이트 온 신호를 인가하여 본원의 제1 게이트선(G1)이 온되는 시간의 2배의 시간 동안 액정 축전기를 충전하였다. 이와 같이 2배의 시간 동안 액정 축전기를 충전하더하도 충전율은 데이터 전압의 95.27% 정도로 본원보다 충전율이 낮다.
그리고 종래에서와 같이 두 행의 게이트선을 이용하여 화소의 충전 시간을 늘리면, 두 행에 각각 다른 데이터 전압을 전달하기 위해서 행별로 다른 데이터선을 연결해야 하고, 이로 인해서 데이터선의 수가 증가한다.
그러나 본 발명의 실시예에서는 제2 스위칭 소자(Q2) 및 전압선을 이용하여 이웃하는 두 행에 동일한 데이터선을 사용하면서도 원하는 휘도를 얻을 수 있으므로 데이터선 수를 줄일 수 있다.
한편, 도 3에서 N1 지점에서의 전압을Vh1이라 하고, N2 지점에서의 전압을Vh2라 하고, N3 지점에서의 전압을Vl1이라 하고, N4 지점에서의 전압을Vl2라 할 때 할 때 Vh1의 전압은 [수학식1]에 의해서 구할 수 있다.
[수학식 1]
CVh2=Clch*Vh1
Vh1=(C/Clch)*Vh2
Vh1=Cst1/(Cst1+Clch)*Vh2
Vh1=1/(1+Clch/Cst1)*Vh2=1/(1+1/Cst1/Clch)*Vh2
따라서 제1 게이트선(G1)이 오프되고 제2 게이트선(G2)이 온 될 때 Vh1의 승압된전압은 [수학식2]로 구할 수 있다.
[수학식2]
ΔVh1=1/(1+Clch/Cst1)*Vh2=1/(1+1/Cst1/Clch)* ΔVh2
같은 방법으로 N3 및 N4의 전압을구하면 [수학식 3]과 같다.
ΔVl1=1/(1+Clcl/Cst2)*Vl2=1/(1+1/Cst2/Clc2)* ΔVl2
수학식 1 내지 3을 참조할때, ΔVh1와 ΔVl1 은 Cst1과 Cst2의 값에 의해서 변화될수 있다. 따라서 본 발명의실시예에서는 제1 축전기와 제2 축전기의 전극 면적을조절함으로써 ΔVh1/ ΔVl1 > 1을 얻을 수 있다.
이처럼 ΔVh1와 ΔVl1에 따른 제1 액정 축전기와 제2 액정 축전기의 전압을달리하면 제1 화소와 제2 화소의 휘도 또한 달라진다. 따라서제1 축전기와 제2 축전기의 충전 용량을 적절히 맞추면 액정 표시 장치의 측면 시인성을 향상시킬 수 있다. 도 6은 도 3의 구동 회로를 포함하는 박막 트랜지스터 표시판의 한 화소의 배치도이고, 도 7은 도 6의 VII-VII선을 따라 잘라 도시한 단면도이고, 도 8은 도 6의 VIII-VIII선을 따라 잘라 도시한 단면도이고, 도 9는 도 6의 IX-IX선을 따라 잘라 도시한 단면도이다.
도 6 내지 도 9를 참조하면, 투명한 유리 또는 플라스틱 등으로 만들어진 절연 기판(110) 위에 제1 게이트선(G1), 제2 게이트선(G2), 제1 전압선(S1) 및 제2 전압선(S2)을 포함하는 게이트 도전체가 형성되어 있다.
제1 게이트선(G1)은 제1 게이트선(G1)으로부터 위쪽 또는 아래쪽으로 돌출한 제1 게이트 전극(124a), 제2 게이트 전극(124b) 및 제3 게이트 전극(124c)을 가지고, 제2 게이트선(G2)은 제4 게이트 전극(124d)을 가진다. 제1 게이트선(G1) 및 제2 게이트선(G2)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 끝 부분(미도시)을 가진다. 제1 게이트 전극(124a)과 제2 게이트 전극(124b)은 연결될 수 있다.
제1 전압선(S1) 및 제2 전압선(S2)은 제1 게이트선(G1) 및 제2 게이트선(G2)과 같은 방향으로 뻗어 있으며, 제1 전압선(S1) 및 제2 전압선(S2) 사이에 제1 게이트선(G1) 및 제2 게이트선(G2)이 위치한다.
게이트 도전체 위에는 게이트 절연막(gate insulation layer)(140)이 위치한다.
게이트 절연막(140) 위에는 비정질 규소 또는 결정질 규소 등으로 만들어질 수 있는 제1 반도체(154a), 제2 반도체(154b), 제3 반도체(154c) 및 제4 반도체(154d)가 위치한다.
제1 반도체(154a), 제2 반도체(154b), 제3 반도체(154c) 및 제4 반도체(154d)는 각각 제1 게이트 전극(124a), 제2 게이트 전극(124b), 제3 게이트 전극(124c) 및 제4 게이트 전극(124d)과 중첩한다. 제1 반도체(154a) 및 제2 반도체(154b)는 연결되어 형성될 수 있다.
제1 반도체(154a), 제2 반도체(154b), 제3 반도체(154c) 및 제4 반도체(154d) 위에는 각각 쌍을 이루어 마주하는 저항성 접촉 부재(ohmic contact)(163, 165)가 위치한다.
저항성 접촉 부재(163, 165)는 인 따위의 n형 불순물이 고농도로 도핑되어 있는 n+수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있다.
저항성 접촉 부재(163, 165) 및 게이트 절연막(140) 위에는 데이터선(D1), 제3 소스 전극(173c), 제4 소스 전극(173d)과 제1 드레인 전극(drain electrode)(175a) 내지 제4 드레인 전극(175d), 제1 금속 패턴(177a), 제2 금속 패턴(177b) 및 금속 패턴 연결부(177c)를 포함하는 데이터 도전체가 형성되어 있다.
데이터선(D1)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(G1, G2)과 교차한다. 데이터선(D1)은 제1 게이트 전극(124a) 및 제2 게이트 전극(124b)을 향해서 뻗은 제2 소스 전극(173b)과 제2 소스 전극(173b)과 연결되어 있는 제1 소스 전극(173a)을 가진다. 제3 소스 전극(173c)과 제4 소스 전극(173d)은 각각 제3 반도체(154c)와 제4 반도체(154d)와 중첩한다. 제1 소스 전극(173a) 내지 제4 소스 전극(173d)은 ∩형 또는 ∪ 형, ⊂형 또는 ⊃형으로 구부러져 있다.
제1 드레인 전극(175a) 내지 제4 드레인 전극(175d)은 상,하 또는 좌, 우 방향으로 뻗은 막대형 부분과 막대형 부분의 일단에 위치하며 막대형 부분보다 폭이 확장된 확장부를 포함한다. 막대형 부분은 각각 제1 소스 전극(173a) 내지 제4 소스 전극(173d)으로 둘러싸여 있다.
제1 금속 패턴(177a)은 제1 전압선(S1)과 중첩하고, 제2 금속 패턴(177b)은 제2 전압선(S2)과 중첩한다. 제1 금속 패턴(177a) 및 제2 금속 패턴(177b)은 금속 패턴 연결부(177c)로 연결되어 있다. 제3 드레인 전극(175c) 및 제4 드레인 전극(175d)은 금속 패턴 연결부(177c)와 연결되어 있다.
제1 게이트 전극(124a), 제1 반도체(154a), 제1 소스 전극(173a) 및 제1 드레인 전극(175a)은 제1 화소용 스위칭 소자(Qp1)를 이루며, 제1 화소용 스위칭 소자(Qp1)의 채널(channel)은 제1 소스 전극(173a)과 제1 드레인 전극(175a) 사이의 제1 반도체(154a)에 형성되고, 제2 게이트 전극(124b), 제2 반도체(154b), 제2 소스 전극(173b) 및 제2 드레인 전극(175b)은 제2 화소용 스위칭 소자(Qp2)를 이루며, 제2 화소용 스위칭 소자(Qp2)의 채널은 제2 소스 전극(173b)과 제2 드레인 전극(175b) 사이의 제2 반도체(154b)에 형성된다.
그리고 제3 게이트 전극(124c), 제3 반도체(154c), 제3 소스 전극(173c) 및 제3 드레인 전극(175c)은 제1 스위칭 소자(Q1)를 이루고, 제1 스위칭 소자(Q1)의 채널은 제3 소스 전극(173c)과 제3 드레인 전극(175c) 사이의 제3 반도체(154c) 위에 위치하고, 제4 게이트 전극(124d), 제4 반도체(154d), 제4 소스 전극(173d) 및 제4 드레인 전극(175d)은 제2 스위칭 소자(Q2)를 이루며 제2 스위칭 소자(Q2)의 채널은 제4 소스 전극(173d)과 제4 드레인 전극(175d) 사이의 제4 반도체(154d)에 형성된다.
데이터 도전체 위에는 유기 절연물로 만들어진 보호막(180)이 형성되어 있다.
보호막(180)은 제1 드레인 전극(175a)을 노출하는 제1 접촉구멍(185a), 제2 드레인 전극(175b)을 노출하는 제2 접촉 구멍(185b), 제3 드레인 전극(175c) 및 제1 전압선(S1)을 노출하는 제3 접촉 구멍(183a), 제4 드레인 전극(175d) 및 제2 전압선(S2)을 노출하는 제4 접촉 구멍(183b)을 포함한다.
제3 접촉 구멍(183a)은 제3 드레인 전극(175c) 및 제1 전압선(S1)을 동시에 노출하나, 제3 드레인 전극(175c)과 제1 전압선(S1)을 각각 노출하도록 분리하여 형성(도시하지 않음)할 수도 있다. 제4 접촉 구멍(183b)도 제3 접촉 구멍(183a)과 같이 분리하여 형성할 수 있다.
보호막(180) 위에는 ITO(indium tin oxide) 또는IZO(indium zinc oxide) 등의 투명한 도전 물질이나 알루미늄, 은, 크롬 또는 그 합금 등의 반사성 금속으로 만들어질 수 있는 복수의 제1 화소 전극(pixel electrode)(191a) 및 제2 화소 전극(191b), 연결 부재(8a, 8b)가 위치한다.
제1 화소 전극(191a)은 제1 접촉 구멍(185a)을 통해서 제1 드레인 전극(175a)과 연결되어 있으며, 제1 드레인 전극(175a)을 통해서 데이터 신호를 전달 받는다. 그리고 제2 화소 전극(191b)은 제2 접촉 구멍(185b)을 통해서 제2 드레인 전극(175b)과 연결되어 있으며 제2 드레인 전극(175b)을 통해서 데이터 신호를 전달 받는다.
제1 화소 전극(191a) 및 제2 화소 전극(191b)은 대략 사각형으로 형성되어 있으며, 제1 전압선(S1) 및 제2 전압선(S2)을 중심으로 반대편에 위치하며, 제2 화소 전극(191b)의 면적은 제1 화소 전극(191a) 면적의 대략 2배일 수 있다. 제1 화소 전극과 제2 화소 전극의 면적을 다르게 함으로써 제1 액정 축전기와 제2 액정 축전기의 충전 용량이 달라지고 이로 인해서 휘도를 다르게 할 수 있다. 따라서 기 설명한 제1 축전기와 제2 축전기의 충전 용량과 함께 제1 화소 전극과 제2 화소 전극의 면적을 적절히 맞추면 액정 표시 장치의 측면 시인성을 증가시킬 수 있다.
제1 화소 전극(191a) 및 제2 화소 전극(191b)은 각각 복수의 미세 슬릿(MS)을 포함한다. 제1 화소 전극(191a) 및 제2 화소 전극(191b)은 각각 가로 줄기부(193) 및 이와 직교하는 세로 줄기부(194)로 이루어진 십자형 줄기부를 포함한다. 그리고 가로 줄기부(193)과 세로 줄기부(194)에 의해서 4 개의 부 영역으로 나누어지고, 각각의 영역은 복수의 미세 슬릿(MS)을 포함한다.
미세 슬릿(MS)은 가로 줄기부(193) 및 세로 줄기부(194)로부터 비스듬하게 뻗어 있으며, 각각의 부 영역 내의 미세 슬릿(MS)은 같은 방향으로 뻗어 있다. 미세 슬릿(MS)의 폭은 2.5μm 내지 5.0 μm이고, 이웃하는 두 미세 슬릿(MS) 사이의 간격은 2.5μm 내지 5.0 μm일 수 있다.
한편, 제1 화소 전극(191a)은 제1 금속 패턴(177a)과 중첩하는 돌출부(9a)를 가지고, 제2 화소 전극(191b)은 제2 금속 패턴(177b)과 중첩하는 돌출부(9b)를 가진다.
이처럼 미세 슬릿을 형성하면, 미세 슬릿의 변들은 전기장을 왜곡하여 미세 슬릿의 변에 수직인 수평 성분을 만들어 내고 액정 분자(도시하지 않음)들의 경사 방향은 수평 성분에 의하여 결정되는 방향으로 결정된다. 이때, 액정 분자들이 처음에는 미세 슬릿의 변에 수직인 방향으로 기울어지려 한다. 그러나 이웃하는 미세 슬릿의 변에 의한 전기장의 수평 성분의 방향이 반대이고, 미세 슬릿 사이의 간격이 좁기 때문에 서로 반대 방향으로 기울어지려는 액정 분자들이 함께 미세 가지부의 길이 방향에 평행한 방향으로 기울어지게 된다.
이때, 본 발명의 실시예에서는 한 화소의 미세 슬릿이 뻗어 나가는 길이 방향이 네 방향이므로 액정 분자들이 기울어지는 방향도 총 네 방향이 된다. 이와 같이 액정 분자가 기울어지는 방향을 다양하게 하면 액정 표시 장치의 기준 시야각이 커진다.
도 10은 본 발명의 다른 실시예에 따른 액정 표시 장치의 구동 회로를 도시한 회로도이고, 도 11은 도 10의 구동 회로에 따른 게이트 신호의 타이밍에 따른 전압 변화를 설명하기 위한 도면이다.
도 10 및 도 11을 참조하여, 본 발명의 다른 실시예에 따른 액정 표시 장치의 구동 방법의 한 예에 대하여 구체적으로 설명한다.
먼저, 도 10 및 11을 참조하면, 제1 게이트선(G1)에 게이트 온(on) 전압이 인가되면, 턴 온(trun on)된 제1 화소용 스위칭 소자(Qp1) 및 제2 화소용 스위칭 소자(Qp2)를 통해서 데이터 전압이 제1 화소 전극 및 제2 화소 전극에 각각 인가된다. 그리고 턴온된 제1 스위칭 소자(Q1)를 통해서 제1 전압선(S1)에 흐르는 제1 전압이 제1 축전기(Cst1)에 인가되고, 턴온된 제3 스위칭 소자(Q3)를 통해서 제2 전압선(S2)에 흐르는 제2 전압이 제2 축전기(Cst2)에 인가된다.
제1 화소용 스위칭 소자(Qp1)와 제2 화소용 스위칭 소자에 동일한 데이터 전압이 전달되나, 제1 화소용 스위칭 소자(Qp1)와 제2 화소용 스위칭 소자의 크기 차이로 인해서 제2 화소 전극에 제1 화소 전극보다 낮은 전압이 인가된다.
그리고 제2 화소용 스위칭 소자와 제3 스위칭 소자(Q2)는 턴온될 경우 도체로 작용하여 각각 다른 값을 가지는 저항으로 볼 수 있으므로, 제2 화소용 스위칭 소자와 제3 스위칭 소자(Q2) 사이에 전압 분배가 발생하여 제2 화소용 스위칭 소자를 통해서 제2 화소 전극에 전달되는 전압은 제1 화소용 스위칭 소자(Qp1)를 통해서 제1 화소 전극에 전달되는 전압보다 항상 낮은 값이 전달된다.
제1 부화소(PX1) 및 제2 부화소(PX2)의 데이터 전압과 제1 전압선(S1)에 인가되는 제1 전압은 공통 전압(Vcom)에 대하여 극성이 서로 반대이고, 제1 전압과 제2 전압의 극성은 서로 반대이다. 따라서, 도 3의 구동 회로와 달리 제2 부화소(PX2)의 제2 축전기(Cst2)는 제1 축전기(Cst1)와 반대 극성의 전압으로 충전된다.
그 후, 다음 게이트선인 제2 게이트선(G2)이 온 되면 제1 화소용 스위칭 소자(Qp1)와 제2 화소용 스위칭 소자(Qp2)는 오프(off) 상태가 되므로 제1 부화소(PX1)와 제2 부화소(PX2)의 제1 액정 축전기(Clch) 및 제2 액정 축전기(Clcl)는 더 이상 충전되지 않는다. 그리고 제3 스위칭 소자(Q3)도 오프 상태로 제2 축전기(Cst2) 또한 더 이상 충전되지 않는다.
그리고 턴온된 제2 스위칭 소자(Q2)를 통해서 제2 전압선(S2)에 흐르는 제2 전압(Vcst2)이 제1 축전기(Cst1)에 전달된다. 제1 축전기(Cst1)는 제1 전압과 제2 전압 차이만큼 전압이 승압되어 제1 축전기(Cst1)와 연결되어 있는 제1 액정 축전기(Clch)의 전압을 승압시킨다. 따라서 제1 부화소의 화소 전압이 승압된다. 이는 도 3의 구동 회로의 제1 부화소(PX1)의 승압 방법과 동일하다.
그러나 제2 부화소(PX2)의 제2 축전기(Cst2)에는 더 이상 어떠한 전압도 전달되지 않으므로 제2 부화소의 화소 전압은 승압되지 않는다.
도 3의 실시예에서는 제1 부화소(PX1)와 제2 부화소(PX2)의 전압이 함께 승압되어 전체적인 구동 전압을 높일 수 있으나, 도 10의 실시예에서는 제1 부화소(PX1)와 제2 부화소(PX2)의 구동 전압 차이를 증가시킬 수 있다.
도 12는 도 6의 구동 회로를 포함하는 액정 표시 장치의 구동을 시뮬레이션한 그래프이다. 이때, Cstl는 0.063pF, Csth는 0.059pF, Clcl은 0.796pF, Clch는 0.359pF으로 Cstl/Clcl은 0.08이고, Csth/Clch는 0.16으로 입력된다.
도 12에 도시한 바와 같이, 노란색선으로 표시되는 제1 게이트선(G1)이 온(on)되는 동안 제1 화소의 전압이 증가(붉은색선)되나, 원하는 데이터 전압(초록색선)까지 충전되지 못한 것을 알 수 있다.
그러나 제2 게이트선(G2)이 온되면 제1 부화소(PX1)의 전압이 승압되어 원하는 데이터 전압까지 증가하는 것을 알 수 있다. 제2 부화소(PX2)의 전압은 제1 부화소(PX1)의 전압보다 일정 크기 작게 충전된다.
이후, 제2 게이트선(G2)이 온되면 제1 부화소(PX1)의 전압이 승압되어 원하는 데이터 전압까지 증가하는 것을 알 수 있다. 그러나 제2 부화소(PX2)의 전압은 더 이상 승압하지 않는다. 따라서 도 3의 실시예와 달리 제1 부화소(PX1)와 제2 부화소(PX2)의 전압차이가 증가하여 제1 부화소(PX1)의 화소 전압에 대한 제2 부화소(PX2)의 화소 전압의 비는 0.815이다. 이때, 제1 부화소(PX1)의 전압 충전율은 98.05%로 원하는 데이터 전압에 거의 접근한 것을 알 수 있다.
도 13은 도 10의 구동 회로를 포함하는 박막 트랜지스터 표시판의 한 화소의 배치도이고, 도 14는 도 13의 XIV-XIV선을 따라 잘라 도시한 단면도이고, 도 15는 도 13의 XV-XV선을 따라 잘라 도시한 단면도이다.
도 13 내지 도 15를 참조하면, 투명한 유리 또는 플라스틱 등으로 만들어진 절연 기판(110) 위에 제1 게이트선(G1), 제2 게이트선(G2), 제1 전압선(S1) 및 제2 전압선(S2)을 포함하는 게이트 도전체가 형성되어 있다.
제1 게이트선(G1)은 제1 게이트선(G1)으로부터 위쪽 또는 아래쪽으로 돌출한 제1 게이트 전극(124a), 제2 게이트 전극(124b), 제3 게이트 전극(124c) 및 제5 게이트 전극(124e)을 가지고, 제2 게이트선(G2)은 제4 게이트 전극(124d)을 가진다. 제1 게이트선(G1) 및 제2 게이트선(G2)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 끝 부분(미도시)을 가진다. 제1 게이트 전극(124a)과 제2 게이트 전극(124b)은 연결될 수 있다.
제1 전압선(S1) 및 제2 전압선(S2)은 제1 게이트선(G1) 및 제2 게이트선(G2)과 같은 방향으로 뻗어 있으며, 제1 전압선(S1) 및 제2 전압선(S2) 사이에 제1 게이트선(G1) 및 제2 게이트선(G2)이 위치한다.
게이트 도전체 위에는 게이트 절연막(gate insulation layer)(140)이 위치한다.
게이트 절연막(140) 위에는 비정질 규소 또는 결정질 규소 등으로 만들어질 수 있는 제1 반도체(154a), 제2 반도체(154b), 제3 반도체(154c), 제4 반도체(154d) 및 제5 반도체(154e)가 위치한다.
제1 반도체(154a), 제2 반도체(154b), 제3 반도체(154c), 제4 반도체(154d) 및 제5 반도체(154e)는 각각 제1 게이트 전극(124a), 제2 게이트 전극(124b), 제3 게이트 전극(124c), 제4 게이트 전극(124d) 및 제5 게이트 전극(124e)과 중첩한다. 제1 반도체(154a) 및 제2 반도체(154b)는 연결되어 형성될 수 있다.
제1 반도체(154a), 제2 반도체(154b), 제3 반도체(154c), 제4 반도체(154d) 및 제5 반도체(154e) 위에는 각각 쌍을 이루어 마주하는 저항성 접촉 부재(163, 165)가 위치한다.
저항성 접촉 부재(163, 165)는 인 따위의 n형 불순물이 고농도로 도핑되어 있는 n+수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있다.
저항성 접촉 부재(163, 165) 및 게이트 절연막(140) 위에는 데이터선(D1), 제3 소스 전극(173c), 제4 소스 전극(174d), 제5 소스 전극(174e), 제1 드레인 전극(175a) 내지 제5 드레인 전극(175e), 금속 패턴(177) 및 금속 패턴 연결부(177c)를 포함하는 데이터 도전체가 형성되어 있다.
데이터선(D1)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(G1, G2)과 교차한다. 데이터선(D1)은 제1 게이트 전극(124a) 및 제2 게이트 전극(124b)을 향해서 뻗은 제2 소스 전극(173b)과 제2 소스 전극(173b)과 연결되어 있는 제1 소스 전극(173a)을 가진다. 제3 소스 전극(173c)과 제4 소스 전극(173d)은 각각 제3 반도체(154c)와 제4 반도체(154d)와 중첩한다. 제1 소스 전극(173a) 내지 제5 소스 전극(173e)은 ∩형 또는 ∪ 형, ⊂형 또는 ⊃형으로 구부러져 있다.
제1 드레인 전극(175a) 내지 제5 드레인 전극(175e)은 상, 하 또는 좌, 우 방향으로 뻗은 막대형 부분과 막대형 부분의 일단에 위치하며 막대형 부분보다 폭이 확장된 확장부를 포함한다. 막대형 부분은 각각 제1 소스 전극(173a) 내지 제5 소스 전극(175e)으로 둘러싸여 있다.
금속 패턴(177)은 제1 전압선(S1)과 중첩하고, 금속 패턴 연결부(177c)에 의해서 제3 드레인 전극(175c) 및 제4 드레인 전극(175d)과 연결되어 있다.
제1 게이트 전극(124a), 제1 반도체(154a), 제1 소스 전극(173a) 및 제1 드레인 전극(175a)은 제1 화소용 스위칭 소자(Qp1)를 이루며, 제2 게이트 전극(124b), 제2 반도체(154b), 제2 소스 전극(173b) 및 제2 드레인 전극(175b)은 제2 화소용 스위칭 소자(Qp2)를 이룬다.
그리고 제3 게이트 전극(124c), 제3 반도체(154c), 제3 소스 전극(173c) 및 제3 드레인 전극(175c)은 제1 스위칭 소자(Q1)를 이루고, 제4 게이트 전극(124d), 제4 반도체(154d), 제4 소스 전극(173d) 및 제4 드레인 전극(175d)은 제2 스위칭 소자(Q2)를 이루며 제5 게이트 전극(124e), 제5 반도체(154e), 제5 소스 전극(175e) 및 제5 드레인 전극(175e)은 제3 스위칭 소자(Q3)을 이룬다.
데이터 도전체 위에는 유기 절연물로 만들어진 보호막(180)이 형성되어 있다.
보호막(180)은 제1 드레인 전극(175a)을 노출하는 제1 접촉 구멍(185a), 제2 드레인 전극(175b)을 노출하는 제2 접촉 구멍(185b), 제3 드레인 전극(175c) 및 제1 전압선(S1)을 노출하는 제3 접촉 구멍(183a), 제4 드레인 전극(175d) 및 제2 전압선(S2)을 노출하는 제4 접촉 구멍(183b), 제5 드레인 전극(175e)을 노출하는 제5 접촉 구멍(183c)을 포함한다.
보호막(180) 위에는 ITO 또는 IZO 등의 투명한 도전 물질이나 알루미늄, 은, 크롬 또는 합금 등의 반사성 금속으로 만들어질 수 있는 제1 화소 전극(191a) 및 제2 화소 전극(191b), 연결 부재(8a, 8b)가 위치한다.
제1 화소 전극(191a)은 제1 접촉 구멍(185a)을 통해서 제1 드레인 전극(175a)과 연결되어 있으며, 제1 드레인 전극(175a)을 통해서 데이터 신호를 전달 받는다. 그리고 제2 화소 전극(191b)은 제2 접촉 구멍(185b)을 통해서 제2 드레인 전극(175a)과 연결되어 있으며 제2 드레인 전극(175b)을 통해서 데이터 신호를 전달 받고, 제5 접촉 구멍(183c)을 통해서 제5 드레인 전극(175e)과 연결되어 있으며 제3 스위칭 소자(Q3)가 온 될 경우 제5 드레인 전극(175e)을 통해서 제2 전압을 전달 받는다.
제2 화소 전극(191b)의 면적은 제1 화소 전극(191a)의 면적의 대략 2배일 수 있다.
제1 화소 전극(191a) 및 제2 화소 전극(191b)은 각각 복수의 미세 슬릿(MS)을 포함한다. 제1 화소 전극(191a) 및 제2 화소 전극(191b)은 각각 가로 줄기부(193) 및 이와 직교하는 세로 줄기부(194)로 이루어진 십자형 줄기부를 포함한다. 그리고 가로 줄기부(193)과 세로 줄기부(194)에 의해서 4 개의 부 영역으로 나누어지고, 각각의 영역은 복수의 미세 슬릿(MS)을 포함한다.
미세 슬릿(MS)은 가로 줄기부(193) 및 세로 줄기부(194)로부터 비스듬하게 뻗어 있으며, 각각의 부 영역 내의 미세 슬릿(MS)은 같은 방향으로 뻗어 있다. 미세 슬릿(MS)의 폭은 2.5μm 내지 5.0 μm이고, 이웃하는 두 미세 슬릿(MS) 사이의 간격은 2.5μm 내지 5.0 μm일 수 있다.한편, 제1 화소 전극(191a)은 금속 패턴(177)과 중첩하는 돌출부(9)를 가진다.
8a, 8b: 연결부재 9, 9a, 9b: 돌출부
110: 절연 기판
124a 내지 124e: 제1 내지 제5 게이트 전극
140: 게이트 절연막
154a 내지 154e: 제1 내지 제5 반도체
163, 165: 저항성 접촉 부재
173a 내지 173e: 제1 내지 제5 소스 전극
175a 내지 175e: 제1 내지 제5 드레인 전극
177: 금속 패턴 177a: 제1 금속 패턴
177b: 제2 금속 패턴 177c: 금속 패턴 연결부
180: 보호막 183a: 제3 접촉 구멍
183b: 제4 접촉 구멍 183c: 제5 접촉 구멍
185a: 제1 접촉 구멍 185b: 제2 접촉 구멍
191a: 제1 부화소 전극 191b: 제2 부화소 전극
191: 화소 전극
G1, G2, Gn: 게이트선 D1, D2, Dm: 데이터선
S1, S2: 전압선 PX1: 제1 부화소
PX2: 제2 부화소 PX: 화소
Qp1: 제1 화소용 스위칭 소자
Qp2: 제2 화소용 스위칭 소자
Q1, Q2, Q2: 제1 내지 제3 스위칭 소자
Cst1: 제1 축전기 Cst2: 제2 축전기

Claims (22)

  1. 절연 기판,
    상기 절연 기판 위에 위치하는 제1 게이트선 및 제2 게이트선,
    상기 제1 게이트선 및 제2 게이트선과 교차하는 데이터선,
    상기 제1 게이트선 및 데이터선과 연결되어 있는 제1 부화소 및 제2 부화소를 각각 포함하는 복수의 화소,
    상기 제1 게이트선과 연결되어 있으며 상기 제1 부화소의 제1 부화소 전극과 연결되어 있는 제1 축전기의 전압을 제어하는 제1 스위칭 소자,
    상기 제2 게이트선과 연결되어 있으며 상기 제1 축전기의 전압을 제어하는 제2 스위칭 소자
    를 포함하는 액정 표시 장치.
  2. 제1항에서,
    상기 제1 스위칭 소자는 상기 제2 부화소의 제2 부화소 전극과 연결되어 있는 제2 축전기의 전압을 제어하고,
    상기 제2 스위칭 소자는 상기 제2 부화소 전극과 연결되어 있는 제2 축전기의 전압을 제어하는 액정 표시 장치.
  3. 제2항에서,
    상기 제1 게이트선에 온 신호가 입력된 후 오프 신호가 입력될 때 상기 제2 게이트선에 온 신호가 입력되고,
    상기 제2 게이트선에 온 신호가 입력 될 때 상기 제1 부화소의 제1 화소 전압과 상기 제2 부화소의 제2 화소 전압은 승압되는 액정 표시 장치.
  4. 제3항에서,
    상기 제1 화소 전압과 제2 화소 전압은 서로 다른 액정 표시 장치.
  5. 제4항에서,
    상기 제1 화소 전압은 상기 제2 화소 전압보다 큰 액정 표시 장치.
  6. 제3항에서,
    상기 제1 게이트선 및 제2 게이트선과 분리되어 있는 제1 전압선 및 제2 전압선을 더 포함하고,
    상기 제1 전압선은 상기 제1 스위칭 소자 및 제2 스위칭 소자에 연결되어 있고,
    상기 제2 전압선은 상기 제1 스위칭 소자 및 제2 스위칭 소자에 연결되어 있는 액정 표시 장치.
  7. 제6항에서,
    상기 제1 전압선과 상기 제2 전압선에는 서로 다른 극성의 전압이 인가되는 액정 표시 장치.
  8. 제6항에서,
    상기 제2 게이트선이 온될 때 상기 제1 축전기의 충전 용량 변화량에 따라서 상기 제1 화소 전압이 승압되고, 상기 제2 축전기의 전압 변화량에 따라서 상기 제2 화소 전압이 승압되는 액정 표시 장치.
  9. 제8항에서,
    상기 제1 축전기의 충전 용량은 상기 제2 축전기의 충전 용량보다 큰 액정 표시 장치.
  10. 제9항에서,
    상기 제1 축전기의 전극 면적은 상기 제2 축전기의 전극 면적보다 큰 액정 표시 장치.
  11. 제2항에서,
    상기 제1 게이트선 및 데이터선과 연결되어 있으며 상기 제1 부화소 전극과 연결되어 있는 제1 화소용 스위칭 소자,
    상기 제1 게이트선 및 데이터선과 연결되어 있으며 상기 제2 부화소 전극과 연결되어 있는 제2 화소용 스위칭 소자를 더 포함하는 액정 표시 장치.
  12. 제1항에서,
    상기 제1 게이트선과 연결되어 있으며 상기 제2 부화소의 제2 부화소 전극과 연결되어 있는 제2 축전기,
    상기 제2 축전기와 연결되어 상기 제2 축전기의 전압을 제어하는 제3 스위칭 소자
    를 더 포함하는 액정 표시 장치.
  13. 제12항에서,
    상기 제1 게이트선에 온 신호가 입력된 후 오프 신호가 입력될 때 상기 제2 게이트선에 온 신호가 입력되고,
    상기 제2 게이트선에 온 신호가 입력 될 때 상기 제1 부화소의 제1 화소 전압은 승압되는 액정 표시 장치.
  14. 제13항에서,
    상기 제1 화소 전압과 상기 제2 부화소의 제2 화소 전압은 서로 다른 액정 표시 장치.
  15. 제14항에서,
    상기 제1 화소 전압은 상기 제2 화소 전압보다 큰 액정 표시 장치.
  16. 제13항에서,
    상기 제1 게이트선 및 제2 게이트선과 분리되어 있는 제1 전압선 및 제2 전압선을 더 포함하고,
    상기 제1 전압선은 상기 제1 스위칭 소자에 연결되어 있고,
    상기 제2 전압선은 상기 제3 스위칭 소자에 연결되어 있는 액정 표시 장치.
  17. 제16항에서,
    상기 제1 전압선과 상기 제2 전압선에는 서로 다른 극성의 전압이 인가되는 액정 표시 장치.
  18. 제17항에서,
    상기 제2 게이트선이 온될 때 상기 제1 축전기의 충전 용량 변화량에 따라서 상기 제1 화소 전압이 승압되는 액정 표시 장치.
  19. 제18항에서,
    상기 제1 화소 전압과 상기 제2 부화소의 제2 화소 전압은 서로 다른 액정 표시 장치.
  20. 제19항에서,
    상기 제1 화소 전압은 상기 제2 화소 전압보다 큰 액정 표시 장치.
  21. 제12항에서,
    상기 제1 게이트선 및 데이터선과 연결되어 있으며 상기 제1 부화소 전극과 연결되어 있는 제1 화소용 스위칭 소자,
    상기 제1 게이트선 및 데이터선과 연결되어 있으며 상기 제2 부화소 전극과 연결되어 있는 제2 화소용 스위칭 소자
    를 더 포함하는 액정 표시 장치.
  22. 제1항에서,
    상기 제1 부화소 및 제2 부화소는 각각 액정 분자의 방향이 다른 4개의 도메인을 포함하는 액정 표시 장치.
KR1020110038517A 2011-04-25 2011-04-25 액정 표시 장치 KR20120120761A (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020110038517A KR20120120761A (ko) 2011-04-25 2011-04-25 액정 표시 장치
US13/239,093 US20120268676A1 (en) 2011-04-25 2011-09-21 Liquid crystal display
EP11182665A EP2518717A1 (en) 2011-04-25 2011-09-26 Liquid crystal display
JP2011254721A JP5872860B2 (ja) 2011-04-25 2011-11-22 液晶表示装置
CN201110396571.8A CN102759827B (zh) 2011-04-25 2011-12-02 液晶显示器
US14/880,828 US20160033834A1 (en) 2011-04-25 2015-10-12 Liquid crsytal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110038517A KR20120120761A (ko) 2011-04-25 2011-04-25 액정 표시 장치

Publications (1)

Publication Number Publication Date
KR20120120761A true KR20120120761A (ko) 2012-11-02

Family

ID=44674584

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110038517A KR20120120761A (ko) 2011-04-25 2011-04-25 액정 표시 장치

Country Status (5)

Country Link
US (2) US20120268676A1 (ko)
EP (1) EP2518717A1 (ko)
JP (1) JP5872860B2 (ko)
KR (1) KR20120120761A (ko)
CN (1) CN102759827B (ko)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150002948A (ko) * 2013-06-27 2015-01-08 엘지디스플레이 주식회사 고전압 구동용 액정표시장치와 그 구동방법
KR20150069087A (ko) * 2013-12-12 2015-06-23 삼성디스플레이 주식회사 액정 표시 장치
US9298032B2 (en) 2013-09-16 2016-03-29 Samsung Display Co., Ltd. Liquid crystal display
US9778521B2 (en) 2013-12-17 2017-10-03 Samsung Display Co., Ltd. Display apparatus
US9846342B2 (en) 2014-10-23 2017-12-19 Samsung Display Co., Ltd. Liquid crystal display device
US9989815B2 (en) 2015-08-24 2018-06-05 Samsung Display Co., Ltd. Liquid crystal display device
CN108520726A (zh) * 2018-06-15 2018-09-11 信利半导体有限公司 一种超窄边框的栅极驱动电路

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103399435B (zh) * 2013-08-01 2015-09-16 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板
CN103400563B (zh) * 2013-08-15 2015-04-15 深圳市华星光电技术有限公司 阵列基板及液晶显示装置
KR102159682B1 (ko) * 2013-12-13 2020-10-15 삼성디스플레이 주식회사 액정 표시 장치
KR102201109B1 (ko) 2014-03-06 2021-01-11 삼성디스플레이 주식회사 표시 장치
KR102194666B1 (ko) * 2014-07-02 2020-12-24 삼성디스플레이 주식회사 표시 패널
KR102239581B1 (ko) * 2015-01-26 2021-04-14 삼성디스플레이 주식회사 표시 장치
KR102473306B1 (ko) * 2015-11-18 2022-12-05 삼성디스플레이 주식회사 표시 장치
CN110178170B (zh) * 2017-01-16 2021-12-07 株式会社半导体能源研究所 显示装置
WO2019171204A1 (ja) * 2018-03-06 2019-09-12 株式会社半導体エネルギー研究所 表示装置および電子機器
CN113219747B (zh) * 2021-04-23 2022-11-08 成都中电熊猫显示科技有限公司 阵列基板、液晶显示面板及液晶显示器

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4571845B2 (ja) * 2004-11-08 2010-10-27 シャープ株式会社 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法
KR20060122118A (ko) * 2005-05-25 2006-11-30 삼성전자주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
US7652649B2 (en) * 2005-06-15 2010-01-26 Au Optronics Corporation LCD device with improved optical performance
KR20070020742A (ko) * 2005-08-16 2007-02-22 삼성전자주식회사 액정 표시 장치
US7768604B2 (en) * 2005-09-20 2010-08-03 Au Optronics Corporation Transflective liquid crystal display with partially shifted reflectivity curve
KR101295298B1 (ko) * 2006-07-28 2013-08-08 삼성디스플레이 주식회사 액정 표시 장치
TWI342975B (en) * 2006-08-08 2011-06-01 Au Optronics Corp Polymer stabilized alignment lcd panel
KR101254227B1 (ko) * 2006-08-29 2013-04-19 삼성디스플레이 주식회사 표시패널
TWI348065B (en) * 2007-01-10 2011-09-01 Au Optronics Corp Liquid crystal display
KR101340054B1 (ko) * 2007-06-05 2013-12-11 삼성디스플레이 주식회사 표시장치 및 이의 구동방법
KR101358334B1 (ko) * 2007-07-24 2014-02-06 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR101515081B1 (ko) * 2007-07-26 2015-05-06 삼성디스플레이 주식회사 표시장치 및 그 구동방법
KR101433935B1 (ko) * 2007-11-14 2014-08-27 삼성디스플레이 주식회사 표시 패널 및 표시 기판의 제조 방법
KR101371604B1 (ko) * 2007-11-26 2014-03-06 삼성디스플레이 주식회사 액정 표시 장치
KR101427582B1 (ko) * 2007-12-12 2014-08-08 삼성디스플레이 주식회사 표시판 및 이를 포함하는 액정 표시 장치
KR101443856B1 (ko) * 2008-01-21 2014-09-25 삼성디스플레이 주식회사 액정 표시 장치 및 그에 포함되는 액정 조성물
KR101458903B1 (ko) * 2008-01-29 2014-11-07 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
KR101409985B1 (ko) * 2008-01-31 2014-06-20 삼성디스플레이 주식회사 액정 표시 장치
KR101479999B1 (ko) * 2008-02-15 2015-01-09 삼성디스플레이 주식회사 표시 장치
TWI387827B (zh) * 2008-03-12 2013-03-01 Chunghwa Picture Tubes Ltd 多域垂直配向型(mva)畫素結構
US8760479B2 (en) * 2008-06-16 2014-06-24 Samsung Display Co., Ltd. Liquid crystal display
KR101499843B1 (ko) * 2008-07-04 2015-03-06 삼성디스플레이 주식회사 표시장치
KR101595817B1 (ko) * 2008-08-22 2016-02-22 삼성디스플레이 주식회사 액정 표시 장치
KR101497494B1 (ko) * 2008-11-17 2015-03-03 삼성디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
KR101515383B1 (ko) * 2008-11-17 2015-04-27 삼성디스플레이 주식회사 액정 표시 장치 및 이의 제조를 위한 광 마스크
KR101518325B1 (ko) * 2008-12-18 2015-05-11 삼성디스플레이 주식회사 액정 표시 장치
TWM371900U (en) * 2009-03-16 2010-01-01 Chunghwa Picture Tubes Ltd Liquid crystal display device
TWI380110B (en) * 2009-04-02 2012-12-21 Au Optronics Corp Pixel array, liquid crystal display panel, and electro-optical apparatus
TWI484469B (zh) * 2009-06-16 2015-05-11 Au Optronics Corp 液晶顯示面板及其畫素驅動方法
TWI408477B (zh) * 2009-12-30 2013-09-11 Au Optronics Corp 畫素陣列以及聚合物穩定配向液晶顯示面板
US8411007B2 (en) * 2010-02-23 2013-04-02 Au Optronics Corporation LCD display visual enhancement driving circuit and method

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150002948A (ko) * 2013-06-27 2015-01-08 엘지디스플레이 주식회사 고전압 구동용 액정표시장치와 그 구동방법
US9298032B2 (en) 2013-09-16 2016-03-29 Samsung Display Co., Ltd. Liquid crystal display
KR20150069087A (ko) * 2013-12-12 2015-06-23 삼성디스플레이 주식회사 액정 표시 장치
US9778521B2 (en) 2013-12-17 2017-10-03 Samsung Display Co., Ltd. Display apparatus
US9846342B2 (en) 2014-10-23 2017-12-19 Samsung Display Co., Ltd. Liquid crystal display device
US9989815B2 (en) 2015-08-24 2018-06-05 Samsung Display Co., Ltd. Liquid crystal display device
CN108520726A (zh) * 2018-06-15 2018-09-11 信利半导体有限公司 一种超窄边框的栅极驱动电路

Also Published As

Publication number Publication date
CN102759827B (zh) 2016-09-07
EP2518717A1 (en) 2012-10-31
JP2012230347A (ja) 2012-11-22
US20160033834A1 (en) 2016-02-04
US20120268676A1 (en) 2012-10-25
CN102759827A (zh) 2012-10-31
JP5872860B2 (ja) 2016-03-01

Similar Documents

Publication Publication Date Title
JP5872860B2 (ja) 液晶表示装置
US10332473B2 (en) Display device
KR101668380B1 (ko) 액정 표시 장치
CN105589270B (zh) 液晶显示器
US9632376B2 (en) Liquid crystal display device including switching element with floating terminal
US8259278B2 (en) Liquid crystal display
KR20140102348A (ko) 액정 표시 장치
KR20110029890A (ko) 액정 표시 장치
US20160197104A1 (en) Liquid crystal display having white pixels
US9551905B2 (en) Display device
US8355090B2 (en) Liquid crystal display having reduced kickback effect
US8451393B2 (en) Liquid crystal display
KR101590945B1 (ko) 액정 표시 장치
KR101777323B1 (ko) 액정 표시 장치 및 그 구동 방법
US8941806B2 (en) Liquid crystal display
US9989818B2 (en) Liquid crystal display device
US10775676B2 (en) Display device
US10120254B2 (en) Liquid crystal display with increased aperture ratio
KR20140113034A (ko) 액정 표시 장치
KR20130042242A (ko) 액정 표시 장치
KR101636432B1 (ko) 액정 표시 장치
KR20070021473A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right