KR20110013258A - 디지털 영상 처리를 위한 서브픽셀 값 및 광원 조정 값의 생성 방법 및 이를 수행하기 위한 영상 처리회로 - Google Patents

디지털 영상 처리를 위한 서브픽셀 값 및 광원 조정 값의 생성 방법 및 이를 수행하기 위한 영상 처리회로 Download PDF

Info

Publication number
KR20110013258A
KR20110013258A KR1020100071952A KR20100071952A KR20110013258A KR 20110013258 A KR20110013258 A KR 20110013258A KR 1020100071952 A KR1020100071952 A KR 1020100071952A KR 20100071952 A KR20100071952 A KR 20100071952A KR 20110013258 A KR20110013258 A KR 20110013258A
Authority
KR
South Korea
Prior art keywords
subpixel
signal
light source
values
image
Prior art date
Application number
KR1020100071952A
Other languages
English (en)
Other versions
KR101701766B1 (ko
Inventor
임문환
한석진
황사라선영
바이-슈 수
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of KR20110013258A publication Critical patent/KR20110013258A/ko
Application granted granted Critical
Publication of KR101701766B1 publication Critical patent/KR101701766B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/342Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines
    • G09G3/3426Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines the different display panel areas being distributed in two dimensions, e.g. matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/0646Modulation of illumination source brightness and image signal correlated to each other
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller

Abstract

표시 시스템(110)은 서브픽셀 어레이(120) 및 광원(140)을 포함한다. 일반 모드에서, 영상 데이터(164)는 표시 시스템(110)에 의해 서브픽셀들(130)을 위한 서브픽셀 값들(174) 및 광원(140)을 위한 광원 제어 값(BL)을 생성하도록 처리된다. 새로운 타입의 영상 처리 방법을 테스트하기에 적합한 바이패스 모드에서, 서브픽셀 값들 및 광원 제어 값은 외부 시스템(210)에 의해 생성되고, 바이패스 모드에서 동작하는 표시 시스템에 제공된다. 광원 제어 값은 서브픽셀 값들과 분리되어 제공되지 않고, 구 인터페이스와의 호환을 위해 서브픽셀 값들의 일부 비트들에 인코딩된다. 광원 제어 값은 서브픽셀 값들의 끝을 잘라내는 경우가 있으므로, 서브픽셀 값의 최상위 비트(MSB)에 인코딩된다. 이와 다른 특징들도 제공된다.

Description

디지털 영상 처리를 위한 서브픽셀 값 및 광원 조정 값의 생성 방법 및 이를 수행하기 위한 영상 처리회로{GENERATION OF SUBPIXEL VALUES AND LIGHT SOURCE CONTROL VALUES FOR DIGITAL IMAGE PROCESSING, AND IMAGE PROCESSING CIRCUIT FOR PERFORMING THE GENERATION}
본 발명은 디지털 영상의 표시 장치에 관한 것이다. 본 발명의 몇몇 실시예들은 영상 처리의 새로운 방법들을 테스트하기 위한 향상된 기술을 제시한다.
도 1은 컴퓨터, 전화기 및 다른 종류의 기계에서 널리 사용되는 종래의 표시 시스템(110)을 나타낸다. 상기 표시 시스템(110)은 액정표시(LCD) 기술에 기초를 두고 있고, 서브픽셀(130)들을 갖는 서브픽셀 어레이(120)를 포함하는 표시 유닛(114)을 포함한다. 백라이트 유닛(140)은 상기 서브픽셀을 통해 관찰자(150)에게 전달되는 빛을 방사한다. 서브픽셀 제어 회로(160)는 원하는 영상을 표시하기 위하여 상기 백라이트 유닛(140)으로부터 더 많은 빛을 전달하거나, 더 적은 빛을 전달하도록 상기 서브픽셀(130)들을 제어한다.
상기 영상은 영상 처리 회로(170)에 제공되는 디지털 영상 데이터(164)에 의해 정의된다. 예를 들어, 상기 디지털 영상 데이터(164)는 RGB 데이터일 수 있다. 상기 영상 처리 회로(170)는 상기 영상 데이터(164)로부터 서브픽셀 값들(SPXV)을 생성하고, 상기 서브픽셀 값들(SPXV, 174)을 상기 서브픽셀 제어 회로(160)에 제공한다. 상기 서브픽셀 값들(SPXV, 174)은 상기 영상을 표시하기 위하여 상기 서브픽셀(130)들이 가져야 할 광투과도를 나타낸다. 상기 서브픽셀 제어 회로(160)는 상기 서브픽셀(130)들을 상기 상태로 구동하기 위한 대응 전압들을 생성한다.
상기 영상 처리 회로(170)에 의해 수행되는 처리 과정은 상기 서브픽셀 어레이(120)의 타입에 의존한다. 컬러 표시 장치에서, 상기 각각의 서브픽셀(130)은 주요색을 표시한다. 상기 주요 색들은 적색, 녹색 및 청색이거나, 적색, 녹색, 청색 및 백색이거나, 청록색, 마젠타색 및 황색이거나, 색들의 다른 조합일 수 있다. 상기 영상 데이터(164)는 복수의 픽셀들로서 상기 영상을 정의할 수 있다. 각 픽셀의 색은 색 공간(예컨대, RGB 색 공간) 내의 색 좌표들에 의해 정의될 수 있다. 상기 색 공간은 상기 서브픽셀(130)들의 상기 주요 색들과 연관되지 않을 수 있다. 상기 영상 처리 회로(170)는 상기 색 좌표들로부터 상기 서브픽셀 값들(SPXV, 174)을 생성한다. 이러한 동작은 복잡하게 수행될 수 있다. 예를 들어, 상기 영상 처리 회로(170)는 상기 영상을 샤프닝한다. 또한, 상기 서브픽셀 어레이(120) 내의 서브픽셀 레이아웃은 상기 영상 데이터(164)와 복잡한 관계를 가질 수 있다. 예를 들어, 상기 영상 데이터(164) 내의 입력 픽셀은 일부 주요 색을 결여한 영역에 맵핑될 수 있다. 예를 들어, 본 발명에 참조로서 병합되는 2006년 11월 30일에 공개번호 제WO 2006/127555 A2호로 공개된 PCT 출원은 몇몇 입력 픽셀들이 적색 및 녹색 서브픽셀(130)들의 쌍에 맵핑되고, 다른 입력 픽셀들이 청색 및 백색 서브픽셀(130)들의 쌍에 맵핑되는 것을 설명한다. 만약 한 픽셀이 상기 청색 및 백색 서브픽셀(130)들에 맵핑되고, 상기 픽셀의 색이 영이 아닌 적색 좌표(non-zero red coordinate)를 포함하면, 대응하는 적색 휘도는 이웃한 적색 서브픽셀들에 의해 표시될 수 있다. 이와 같이, 상기 서브픽셀 값들(SPXV, 174)은 복잡하게 생성될 수 있다.
새로운 타입의 영상 처리는 영상 품질을 향상시키고, 상기 영상 처리 회로(170)의 비용 및 크기를 줄이며, 영상 처리 속도를 증가시키고, 소비 전력을 감소시키는 등의 이유로 주기적으로 구성된다. 상기 영상 처리 회로(170)는 전형적인 하드웨어에 내장되는(hardwired) 회로이다. 상기 새로운 구현을 용이하게 테스트하기 위해, 상기 새로운 구현은 소프트웨어에서 수행될 수 있다. 예를 들어, 도 2의 개발 시스템(210)을 사용할 수 있다. 상기 개발 시스템(210)은 컴퓨터 저장 장치(230)에 저장된 컴퓨터의 지시를 수행하는 컴퓨터 프로세서(220)를 포함하는 컴퓨터일 수 있다. 상기 컴퓨터 저장 장치(230)는 또한 RGB 데이터(164) 또는 서브픽셀 값들(SPXV, 174)과 같은 적절한 데이터를 저장하는 데 사용될 수 있다. 상기 개발 시스템(210)은 상기 RGB 데이터(164)를 처리하고, 상기 새로운 구현에 따라 상기 서브픽셀 값들(SPXV, 174)을 생성한다. 상기 새로운 구현에 의해 생성된 영상을 테스트 하기 위하여 상기 서브픽셀 값들(SPXV, 174)은 종래의 구현에 따른 상기 종래의 표시 시스템(110)에 제공될 수 있다. 상기 영상 처리 회로(170)는 외부에서 제공되는 바이패스 신호(240)에 의한 바이패스 모드로 설정된다. 상기 바이패스 모드에서 상기 영상 처리 회로(170)는 상기 입력 영상 데이터(164)를 상기 서브픽셀 제어 회로(160)로 통과시키고, 상기 영상 데이터(164)는 상기 서브픽셀 어레이(120)에 의해 표시된다.
상기 새로운 구현을 테스트하기에 적합한 기술을 갖는 영상 처리 회로를 제공할 것이 요구된다.
본 발명의 기술적 과제는 픽셀상에서 수행되는 테스트에 따른 영상데이터 처리 방법을 제공하는 것이다.
본 발명의 다른 기술적 과제는 상기 영상데이터 처리 방법을 수행하기 위한 회로를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 제공되는 표시 신호 생성 방법은 (1) 서브픽셀 값들을 포함하는 디지털 신호인 서브픽셀 신호를 얻는 단계; (2) 하나 이상의 광원 제어 값들을 갖는 디지털 신호인 광원 신호를 얻는 단계; 및 (3) 상기 표시 신호를 얻기 위해 상기 광원 신호의 적어도 일부분을 상기 서브픽셀 신호 내에서 하나 이상의 상기 서브픽셀 값들에 의해 점유된 하나 이상의 데이터 위치로 인코딩하는 단계를 포함한다. 상기 표시 신호는 상기 영상을 표시함에 있어, 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들 및 상기 광원의 광 출력을 제어하기 위한 하나 또는 그 이상의 광원 제어 값들을 지정하는 디지털 신호이다.
본 발명의 일 실시예에서, 상기 (3) 단계에서, 하나 이상의 상기 서브픽셀 값들 각각은 상기 영상의 가장자리에 위치한 서브픽셀 값일 수 있다.
본 발명의 일 실시예에서, 상기 (3) 단계에서, 하나 이상의 상기 서브픽셀 값들 각각은 상기 영상의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값일 수 있다.
본 발명의 일 실시예에서, 상기 미리 정의된 주요 색은 청색일 수 있다.
본 발명의 일 실시예에서, 상기 (3) 단계에서, 상기 광원 신호의 적어도 일부분은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, 이하 MSB)의 위치로 인코딩할 수 있다. 하나 이상의 상기 서브픽셀 값들 각각은 하나 이상의 상기 MSB 위치들로부터 하나 이상의 최하위 비트(Less Significant Bit, 이하 LSB) 위치들로 이동하는 하나 이상의 상기 MSB들을 포함하여, 상기 디지털 신호를 얻을 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 제공되는 표시 신호 디코딩 방법은 (1) 하나 이상의 광원 제어 값들을 갖는 디지털 신호이고, 적어도 일부분은 상기 표시 신호의 하나 이상의 제2 데이터 위치들로부터 얻어지는 광원 신호를 얻는 단계; 및 (2) 상기 표시 신호로부터 서브픽셀 값들을 포함하는 디지털 신호이고, 서브픽셀 신호의 하나 이상의 제2 데이터 위치는 상기 서브픽셀 값들의 적어도 일부분을 포함하는 상기 서브픽셀 신호를 얻는 단계를 포함한다. 상기 표시 신호는 상기 영상을 표시함에 있어, 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들 및 상기 광원의 광 출력을 제어하기 위한 하나 또는 그 이상의 광원 제어 값들을 지정하는 디지털 신호이다. 상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치된다. 상기 제1 데이터 위치들은 상기 표시 신호의 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는다.
본 발명의 일 실시예에서, 상기 서브픽셀 신호의 제1 및 제2 데이터 위치들은 모두 상기 서브픽셀 값들을 지정할 수 있다.
본 발명의 일 실시예에서, 상기 (2) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (2) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (2) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (2) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, MSB)일 수 있다.
상기한 본 발명의 또 다른 목적을 실현하기 위한 일 실시예에 따른 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 제공되는 서브픽셀 신호 및 광원 신호를 생성하는 단계를 포함하고 영상 처리 방법은 (A) 일반 모드에서, 영상 신호로부터 상기 영상을 정의하는 디지털 신호인 상기 서브픽셀 신호 및 상기 광원 신호를 생성하는 단계; 및 (B) 바이패스 모드에서, 서브픽셀 값들 및 상기 광원 신호를 정의 하기 위한 하나 이상의 광원 제어 값들을 지정하는 디지털 신호인 표시 신호로부터 상기 서브픽셀 신호 및 상기 광원 신호를 생성하는 단계를 포함한다. 상기 서브픽셀 신호는 상기 영상을 표시함에 있어, 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들을 지정하고, 상기 광원 신호는 상기 영상을 표시함에 있어, 상기 광원의 광 출력을 제어한다. 상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치된다. 상기 제1 데이터 위치들은 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는다.
상기한 본 발명의 또 다른 목적을 실현하기 위한 일 실시예에 따른 일반 모드 및 바이패스 모드를 선택적으로 수행하고, 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 상기 영상을 표시함에 있어 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들을 포함하는 서브픽셀 신호 및 상기 영상을 표시함에 있어 상기 광원의 광 출력을 지정하는 광원 신호를 제공하기 위한 회로망을 포함하는 영상 처리 회로는 (A) 상기 일반 모드에서, 영상 신호로부터 상기 영상을 정의하는 디지털 신호인 상기 서브픽셀 신호 및 상기 광원 신호를 생성하고; (B) 상기 바이패스 모드에서, 서브픽셀 값들 및 상기 광원 신호를 정의 하기 위한 하나 이상의 광원 제어 값들을 지정하는 디지털 신호인 표시 신호로부터 상기 서브픽셀 신호 및 상기 광원 신호를 생성한다. 상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치된다. 상기 제1 데이터 위치들은 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는다.
본 발명의 일 실시예에서, 상기 (A) 단계에서, 상기 영상 신호는 상기 광원의 상기 광 출력과 독립하여 색 좌표 내에서 상기 영상을 지정할 수 있다.
본 발명의 일 실시예에서, 상기 서브픽셀 신호의 제1 및 제2 데이터 위치들은 모두 상기 서브픽셀 값들을 지정할 수 있다.
본 발명의 일 실시예에서, 상기 영상 처리 회로는 적어도 상기 일반 모드에서 상기 (A) 단계를 수행하는 제1 회로; 적어도 상기 바이패스 모드에서 상기 (B) 단계를 수행하는 제2 회로; 및 상기 일반 모드에서는 상기 제1 회로로부터 상기 서브픽셀 신호 및 상기 광원 신호를 선택하고, 상기 바이패스 모드에서는 상기 제2 회로로부터 상기 서브픽셀 신호 및 상기 광원 신호를 선택하기 위한 선택 회로를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 영상 처리 회로는 상기 표시 유닛과 결합할 수 있다.
본 발명의 일 실시예에서, 상기 (B) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (B) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (B) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (B) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, MSB)일 수 있다.
본 섹션에서는 본 발명의 일부 특징들을 요약한다. 다른 특징들은 이하의 섹션에서 설명될 수 있다. 본 발명은 본 섹션에 참조로서 병합되는 특허 청구 범위들에 의해 정의된다.
동적 백라이트 제어(Dynamic Backlight Control, DBLC)라고도 불리는 컨텐트 적응형 백라이트 제어(Content Adaptive Backlight Control, CABC)를 이용하는 표시 시스템을 적용하는 새로운 구현의 테스트는 어려운 도전이다. 상기 DBLC 시스템(도 3의 110)은 소비 전력을 줄이고/줄이거나, 동적 명암비의 범위를 확장하기 위하여 백라이트 유닛(140)의 출력 전력을 동적으로 제어한다. 상기 동적 제어는 어두운 영상에 대한 상기 출력 전력을 감소시키는 것을 수반한다. 낮은 출력 전력은 서브픽셀(130)들의 광투과도를 높이도록 서브픽셀 값들(SPXV, 174)을 수정함으로써 보상될 수 있다. 일반(non-bypass) 동작에서, 도 3의 영상 처리 회로(170)는 상기 서브픽셀 값들(SPXV, 174)과 함께 상기 백라이트 유닛(140)을 제어하는 BL 신호(BL)를 생성한다.
본 발명의 일 실시예들에서, 상기 영상 처리 회로(170)는 바이패스 모드에서 개발 시스템(210)으로부터 표시 유닛(114)까지 상기 BL 신호(BL) 및 상기 서브픽셀 값들(SPXV, 174) 모두를 통과시킬 수 있다. 본 발명의 일 실시예들에서, 이러한 동작은 상기 개발 시스템(210) 및 상기 영상 처리 회로(170) 사이에 물리적 인터페이스의 변경 없이 수행될 수 있다. 자세하게 설명하면, 상기 개발 시스템(210)은 오직 서브픽셀 데이터의 왜곡을 최소화하기 위해 상기 BL 신호(BL)를 상기 서브픽셀 값들(SPXV, 174)로 인코딩한다. 상기 영상 처리 회로(170)는 상기 BL 신호(BL)를 추출한다.
본 발명은 첨부된 특허 청구 범위로 정의한 것을 제외하고 상기에서 설명된 특징 및 장점들에 의해 제한되지 않는다.
본 발명에 따르면, 광원 제어 값을 서브픽셀 값들에 인코딩하여 백라이트 유닛의 출력 전력을 동적으로 제어하고, 소비 전력을 감소시킬 수 있다. 또한, 물리적 인터페이스의 변경 없이 영상 처리를 수행할 수 있다.
도 1은 종래 기술에 따른 표시 시스템을 나타내는 블록도이다.
도 2는 종래 기술에 따른 표시 시스템 및 개발 시스템을 나타내는 블록도이다.
도 3은 본 발명의 일 실시예들에 따른 표시 시스템 및 개발 시스템을 나타내는 블록도이다.
도 4는 본 발명의 일 실시예들의 개발 시스템에 의해 수행되는 동작들을 나타내는 흐름도이다.
도 5는 본 발명의 일 실시예들의 영상 처리 회로를 나타내는 블록도이다.
도 6은 본 발명의 일 실시예들에 따른 개발 시스템에 의해 수행되는 데이터 변환들을 나타내는 개념도이다.
도 7은 본 발명의 일 실시예들의 영상 처리 회로에 의해 수행되는 데이터 변환들을 나타내는 개념도이다.
본 섹션에서 설명되는 실시예들은 본 발명을 설명하나, 본 발명을 제한하지는 않는다. 본 발명은 첨부된 특허 청구 범위에 의해서 정의된다.
도 4는 본 발명의 일 실시예들의 도 3의 표시 시스템(210)에 의해 수행되는 동작들을 나타내는 흐름도이다. 상기 개발 시스템(210)은 도 2에서와 같이, 컴퓨터이거나 다른 타입의 시스템일 수 있다. 도 4의 처리는 실행이 적합한 소프트웨어에 의해 수행될 수 있다.
제1 단계(410)에서 상기 개발 시스템(210)은 상기 서브픽셀 값들(SPXV, 174) 및 이에 대응하는 상기 BL 신호(BL)를 생성한다. 제2 단계(420)에서 상기 개발 시스템(210)은 상기 서브픽셀 값들(SPXV, 174)의 왜곡을 최소화하기 위해 상기 BL 신호(BL)를 상기 서브픽셀 값들(SPXV, 174)로 인코딩한다. 예를 들어, 본 발명의 일 실시예들에서 상기 서브픽셀 값들(SPXV, 174) 중 최하위 비트(Least Significant Bit, LSB)들만 영향을 받는다. 다른 인코딩 기술들은 이하에서 도 6을 참조하여 설명한다.
상기 BL 신호(BL)와 인코딩된 상기 서브픽셀 값들(SPXV, 174)은 도 2 또는 도 3에서 보듯이 상기 영상 처리 회로(170)를 통과한다. 결과적으로, 상기 영상 처리 회로(170)의 물리적 인터페이스는 변경되지 않는다. 특히, 본 발명의 일 실시예들에서 상기 물리적 인터페이스는 도 2에 도시된 바와 이 동일한 데이터 너비(Data Width)를 갖는다. 본 발명의 일 실시예들에서, 상기 서브픽셀 값들(SPXV, 174)은 상기 BL 신호(BL)의 인코딩의 전후로 동일한 비트수를 갖는다. 예를 들어, 상기 물리적 인터페이스는 아래 표 2에서 하드웨어 기술 언어인 베릴로그(Verilog)로 도시된다.
도 5는 본 발명의 일 실시예들의 영상 처리 회로(170)를 나타내는 블록도이다. 상기 영상 데이터(164) 또는 상기 서브픽셀 값들(SPXV, 174)을 포함하는 입력 신호는 일반 처리 회로(520) 및 BL 추출 회로(530)을 거친다. 상기 일반 처리 회로(520) 및 상기 BL 추출 회로(530) 각각은 상기 서브픽셀 값들(SPXV, 174) 및 상기 백라이트 유닛 제어 신호(BL)를 생성한다. 상기 일반 처리 회로(520)는 일반(normal, non-bypass) 모드 동작을 수행한다. 상기 BL 추출 회로(530)는 바이패스 모드에서 상기 서브픽셀 값들(SPXV, 174)로부터 상기 BL 신호(BL)를 추출한다.
상기 일반 처리 회로(520) 및 상기 BL 추출 회로(530) 각각으로부터 생성된 상기 서브픽셀 값들(SPXV, 174)은 각각 제1 멀티플렉서(540)의 입력으로 제공된다. 상기 일반 처리 회로(520) 및 상기 BL 추출 회로(530) 각각으로부터 생성된 상기 BL 신호(BL)는 각각 제2 멀티플렉서(550)의 입력으로 제공된다. 상기 제1 및 제2 멀티플렉서들(540, 550)은 입력 선택 신호로 상기 바이패스 신호(240)를 받는다. 만약 상기 바이패스 신호(240)가 상기 일반 모드를 나타내면, 상기 제1 및 제2 멀티플렉서들(540, 550)은 상기 일반 처리 회로(520)로부터 생성된 상기 서브픽셀 값들(SPXV, 174) 및 상기 BL 신호(BL)를 각각 선택한다. 만약 상기 바이패스 신호(240)가 상기 바이패스 모드를 나타내면, 상기 제1 및 제2 멀티플렉서들(540, 550)은 상기 BL 추출 회로(530)로부터 생성된 상기 서브픽셀 값들(SPXV, 174) 및 상기 BL 신호(BL)를 각각 선택한다. 상기 선택된 서브픽셀 값들(SPXV, 174)은 도 3의 서브픽셀 제어 회로(160)에 제공된다. 상기 선택된 BL 신호(BL)는 상기 백라이트 유닛(140)에 제공된다.
또한 다른 타입의 회로망이 사용될 수 있다. 예를 들어, 상기 제1 및 제2 멀티플렉서들이 생략될 수 있다. 상기 바이패스 신호(240)는 상기 바이패스 모드에서 상기 일반 처리 회로(520)가 동작하지 않도록 하는 신호로 사용될 수 있고, 상기 일반 모드에서 상기 BL 추출 회로(530)가 동작하지 않도록 하는 신호로 사용될 수 있다. 본 발명은 특정한 회로망에 의해 제한되지 않는다.
도 6은 도 4의 제2 단계(420)의 일 실시예들의 데이터 값들을 나타내는 개념도이다. 아래 표 1은 LUA 프로그램 언어로 작성된 상기 제2 단계(420)의 일 실시예를 수행하는 컴퓨터 프로그램을 나타낸다. 본 실시예들에서, 상기 BL 신호(BL)는 사람의 시각이 모든 색에 대해 동일하게 반응하지 않는다는 것을 고려하여 영상의 왜곡을 최소화하도록 인코딩된다. 예를 들어, 상기 서브픽셀(130)들의 주요 색들은 적색, 녹색, 청색 및 다른 가능한 색들을 포함하는 것을 가정한다. 상기 적색, 녹색 및 청색 중에서, 사람의 시각은 상기 청색의 왜곡에 가장 덜 민감하다. 그러므로, 상기 BL 신호(BL)는 청색 서브픽셀들의 값들만 왜곡하도록 인코딩된다. 게다가, 상기 서브픽셀 값들은 다른 영상 오류들을 최소화하기 위해 상기 서브픽셀 어레이(120)의 가장자리에 배치된 상기 서브픽셀(130)들에 대응한다.
도 6에서, 인코딩 이전의 상기 서브픽셀 값들은 참조 번호 174.1로 도시된다. 도 6의 상단을 보면, 상기 서브픽셀 값들(174.1)은 상기 서브픽셀 어레이(120)와 겹쳐지도록 도시되었다. 설명의 편의를 위해, 상기 BL 신호(BL)는 8 bit의 너비를 갖는 것으로 가정한다. 이러한 가정은 본 발명을 제한하지 않는다. 상기 서브픽셀 어레이(120)의 좌측 상단에 위치한 첫 번째 8개의 청색 서브픽셀들의 상기 서브픽셀 값들(174.1)이 선택된다. 각 서브픽셀 값들(174.1)은 B7로부터 B0까지의 비트들로 구성되고, B7이 최상위 비트(Most Significant Bit, MSB)이다.
상기 서브픽셀 값들(174.1)의 상기 LSB만이 희생될 수 있다. 그러나, 상기 BL 신호의 값 BL7-BL0은 상기 서브픽셀 값들(174.2)의 상기 LSB의 위치가 아닌 상기 MSB의 위치로 인코딩된다. 원래의 상기 서브픽셀 값들 B7-B1은 LSB의 위치로부터 6개의 비트들 6-0의 위치로 배치된다. 왜냐하면, 몇몇 상기 영상 처리 회로(170)는 상기 서브픽셀 값(174.2)들의 끝을 잘라내기 때문이다. 그리하여, 이러한 끝을 잘라내는 동작은 상기 서브픽셀 값들(174.2)의 LSB들에만 영향을 미칠 수 있다.
표 1의 En5 라인에서, 변수 b, g, r은 상기 제2 단계(420)에서 현재 처리되고 있는 청색, 녹색 및 적색 서브픽셀 값들을 저장한다. 상기 청색, 녹색 및 적색 서브픽셀 값들은 각각 8 비트 너비로 가정할 수 있다. spr.band는 비트 단위의 AND 동작을 의미한다. spr.bor는 비트 단위의 OR 동작을 의미한다. 입력 값 LED는 BL 신호의 값 BL7-BL0이다. 변수 mask는 BL 신호의 값 내에서의 비트 인덱스이다. 예를 들어, mask는 BL7-BL0 중 하나를 선택한다. En5-En9 라인의 루프(Loop)의 반복은 각각 상기 첫 번째 8개의 청색 서브픽셀 값들 중 하나를 처리하고, mask에 의해 지정된 BL 신호의 비트를 상기 MSB 위치에 쓴다.
[표 1] - 인코딩
Figure pat00001

도 7은 BL 추출 회로(530)의 일 실시예의 동작을 나타내는 개념도이다. 아래의 표 2는 일 실시예에 따른 베릴로그(Verilog) 코드를 나타낸다. 도 7에서, BL 추출 이전의 상기 첫 번째 8개의 청색 서브픽셀들의 서브픽셀 값들은 도 6에서 도시된 것과 마찬가지로 참조 번호 174.2로 도시되고, 상기 BL 추출 이후의 서브픽셀 값들은 참조 번호 174.3으로 도시된다. 상기 청색 서브픽셀 값(174.2)들의 MSB들은 BL 신호(BL)인 BL7-BL0를 형성하기 위해 추출된다. 표 2의 DE38-DE58 라인을 보면, 상기 8 비트 청색 서브픽셀 값들(174.2) 각각의 7개의 LSB들은 MSB 위치로 쉬프트 된다. DE29-DE33 라인을 보면, 각 청색 서브픽셀 값들의 LSB들은 0으로 설정된다.
표 2에서, 접미사 _i는 입력 신호를 의미한다. reset_i를 예로 들 수 있다. 신호 reset_i (리셋), vsync_i (수직 동기, 예컨대 프레임의 시작)는 로우(Low) 신호에서 활성화된다. 신호 valid_i는 BL 추출 회로(530)의 입력에서 유효한 서브픽셀 값인지를 나타내고, 하이(High) 신호에서 활성화된다. 상기 신호들은 개발 시스템(210) 및 영상 처리 회로(170)에서 동일하게 사용될 수 있다.
[표 2] - 디코딩
Figure pat00002
Figure pat00003
Figure pat00004
Figure pat00005

본 발명은 상기 설명한 실시예들에 의해 제한되지 않는다. 본 발명의 일 실시예는 복수의 서브픽셀들 및 영상을 표시하기 위해 광을 제공하는 광원(예컨대, 백라이트 유닛(140))을 포함하는 표시 유닛을 위한 표시 신호(예컨대, 도 6에서 개발 시스템(210)에 의해 제1 단계(410)에서 생성되는 신호 174.2)를 생성하는 방법을 제공한다. 상기 표시 신호는 영상을 표시함에 있어, 서브픽셀의 상태를 정의하는 서브픽셀 값들을 지정하는 디지털 신호이다. 또한 상기 표시 신호는 상기 영상을 표시함에 있어, 상기 광원의 광 출력을 제어하기 위한 하나 또는 그 이상의 광원 제어 값들(예컨대, BL 값)을 지정할 수 있다. BL 값은 하나 이상 있을 수 있다. 예를 들어, 상기 백라이트 유닛(140)은 독립적으로 제어되는 복수의 광원 블록들을 포함할 수 있고, 독립적인 BL 값들은 상기 블록의 전면에 표시되는 영상을 근거로 하여 각각의 광원 블록들에 제공될 수 있다.
상기 방법은 (1) 서브픽셀 값들을 포함하는 디지털 신호인 서브픽셀 신호(예컨대, 도 6의 174.1)를 얻는 단계; (2) 하나 이상의 광원 제어 값들을 갖는 디지털 신호인 광원 신호(예컨대, BL 신호)를 얻는 단계; 및 (3) 상기 표시 신호를 얻기 위해 상기 광원 신호의 적어도 일부분을 상기 서브픽셀 신호 내에서(예컨대, 174.1 내에서) 하나 이상의 상기 서브픽셀 값들에 의해 점유된 하나 이상의 데이터 위치(예컨대, MSB 위치들)로 인코딩하는 단계를 포함한다. 상기 표시 신호는 영상을 표시함에 있어, 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들 및 상기 광원의 광 출력을 제어하기 위한 하나 또는 그 이상의 광원 제어 값들을 지정하는 디지털 신호이다. 도 6에서, 상기 BL 값은 상기 MSB 위치들이 아닌 데이터 위치들로 인코딩될 수 있다. 또한, 상기 BL 값은 상기 서브픽셀 값들의 2 이상의 비트들로 인코딩될 수 있다. 예를 들어, 비트들 B7, B6이 상기 BL 값으로 선택될 수 있고, 상기 BL 값은 4개의 서브픽셀 값들로 인코딩될 수 있다.
도 6에서, 상기 BL 값의 인코딩은 상기 BL 값의 비트들을 MSB 위치들로 이동하는 것을 수반한다. 그러나, 다른 타입의 인코딩도 가능하다. 예를 들어, 상기 BL 비트들을 상기 서브픽셀 값들과 결합하기 위해 몇몇 수학식이 이용될 수 있다. 본 발명은 이런 특정한 인코딩 방법에 제한되지 않는다.
본 발명의 일 실시예에서, 상기 (3) 단계에서(예를 들어, 인코딩 단계에서), 하나 이상의 상기 서브픽셀 값들 각각은 상기 영상의 가장자리에 위치한 서브픽셀 값일 수 있다. 상기 가장자리는 도 6의 상부 가장자리일 수 있고, 하부 가장자리일 수 있고, 다른 어떤 가장자리일 수 있다. 도 6에서, 상기 영상은 상기 전체 서브픽셀 어레이(120)를 차지할 수 있다. 반면, 상기 영상은 상기 서브픽셀 어레이(120)의 일부분을 차지할 수 있다. 본 발명의 일 실시예에서, 이러한 경우에 상기 BL 값은 비록 이러한 서브픽셀들이 상기 서브픽셀 어레이(120)의 가장 자리는 아니라 하더라도 상기 영상의 가장자리에 있는 이러한 서브픽셀들에 인코딩될 수 있다.
본 발명의 일 실시예에서, 상기 (3) 단계에서, 하나 이상의 상기 서브픽셀 값들 각각은 상기 영상의 미리 정의된 주요 색(예를 들어, 청색)의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값일 수 있다. 도 6에서, 모든 상기 청색 서브픽셀들을 포함하는 상기 표시 영역은 기본적으로 상기 서브픽셀 어레이(120)의 전체 영역일 수 있다. 다른 실시예에서, 상기 청색 서브픽셀이 차지하는 영역은 작아질 수 있다. 예를 들어, 상기 청색 서브픽셀들은 상기 표시 유닛의 상부 픽셀 행에 배치되지 않을 수 있다. 또한, 상기 미리 정의된 주요 색은 청색이 아닐 수 있다. 예를 들어, 본 발명에 참조로서 병합되는 이하의 간행물들을 참조할 수 있다. 전술한 PCT 출원 제WO 2006/127555 A2호; 2003년 1월 20일에 공개 번호 제2003/0034992 A1호로 간행되고, Brown Elliott et al에 의해 출원되고, 서브픽셀 포맷 데이터를 다른 서브픽셀 포맷으로 전환(CONVERSION OF A SUB-PIXEL FORMAT DATA TO ANOTHER SUB-PIXEL DATA FORMAT)”의 제목을 갖는 미국 특허 출원; 2005년 5월 19일에 공개 번호 제2005/0104908 A1호로 간행되고, Brown Elliott et al에 의해 출원되고, 컬러 표시 픽셀 배열 및 할당 방법(COLOR DISPLAY PIXEL ARRANGEMENTS AND ADDRESSING MEANS)”의 제목을 갖는 미국 특허 출원을 참조할 수 있다.
본 발명의 일 실시예에서, 상기 (3) 단계에서, 하나 이상의 상기 서브픽셀 값들 각각은 상기 표시 유닛의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (3) 단계에서, 하나 이상의 상기 서브픽셀 값들 각각은 상기 표시 유닛의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값일 수 있다.
본 발명의 일 실시예에서, 상기 (3) 단계에서, 상기 광원 신호의 적어도 일부분은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, 이하 MSB)의 위치로 인코딩하고, 하나 이상의 상기 서브픽셀 값들 각각은 하나 이상의 상기 MSB 위치들로부터 하나 이상의 최하위 비트(Less Significant Bit, 이하 LSB) 위치들로 이동하는 하나 이상의 상기 MSB들을 포함하여 상기 디지털 신호를 얻을 수 있다. 예를 들어, 도 6에서 보듯이, 각 서브픽셀 값은 서브픽셀 값들(174.1) 내의 MSB 위치인 7 위치로부터 서브픽셀 값(174.2) 내의 6 위치로 이동한 MSB인 B7을 갖는다. 다른 실시예에서, B7은 0 위치 또는 다른 위치로 이동할 수 있다. 도 6에서와 같이 비트들을 이동하는 것(예컨대, 각 비트 Bi를 i-1의 위치로 이동)이 바람직하다. 왜냐하면 LSB를 잘라버리는 동작이 상기 서브픽셀 값들의 상기 LSB에만 영향을 미칠 수 있다는 관점에서 이렇게 이동하는 경우 끝을 잘라버리는 동작에 큰 영향을 받지 않기 때문이다. 그러나 도 6의 실시예로 제한되지 않는다.
본 발명의 일 실시예는 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 제공되는 표시 신호(예컨대, 도 7의 174.2) 디코딩 방법을 제공한다. 상기 방법은 (1) 하나 이상의 광원 제어 값들을 갖는 디지털 신호이고, 적어도 일부분은 상기 표시 신호의 하나 이상의 제2 데이터 위치들로부터 얻어지는 광원 신호를 얻는 단계; 및 (2) 상기 표시 신호로부터 서브픽셀 값들을 포함하는 디지털 신호이고, 서브픽셀 신호의 하나 이상의 제2 데이터 위치는 상기 서브픽셀 값들의 적어도 일부분을 포함(예컨대, 상기 서브픽셀 신호 174.3 내에서 상기 제2 데이터 위치들(신호 174.2 내에서 BL 값에 의해 점유된 위치)은 서브픽셀 값들에 의해 점유된다)하는 상기 서브픽셀 신호를 얻는 단계를 포함한다. 상기 표시 신호는 영상을 표시함에 있어, 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들 및 상기 광원의 광 출력을 제어하기 위한 하나 또는 그 이상의 광원 제어 값들을 지정하는 디지털 신호이다. 상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치된다(도 7에서, 상기 제2 데이터 위치들은 서브픽셀 값들(174.2)의 BL7-BL0 비트들의 위치들이다). 상기 제1 데이터 위치들은 상기 표시 신호의 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는다.
본 발명의 일 실시예에서, 상기 서브픽셀 신호의 제1 및 제2 데이터 위치들은 모두 상기 서브픽셀 값들을 지정할 수 있다. 예를 들어, 신호 174.3에서, 모든 위치들은 서브픽셀 값들을 지정하는 데 사용된다. 이는 신호 174.2에서 BL 값을 위해 사용되었던 위치들을 포함한다.
본 발명의 일 실시예에서, 상기 (2) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (2) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 미리 정의된 주요 색은 청색일 수 있다.
본 발명의 일 실시예에서, 상기 (2) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (2) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, MSB)일 수 있다.
본 발명의 일 실시예는 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 제공되는 서브픽셀 신호 및 광원 신호(예컨대, 도 5)를 생성하는 단계를 포함하는 영상 처리 방법을 제공한다. 상기 방법은 (A) 일반 모드에서, 영상 신호(예컨대, 164)로부터 상기 영상을 정의하는 디지털 신호인 상기 서브픽셀 신호 및 상기 광원 신호를 생성하는 단계; 및 (B) 바이패스 모드에서, 서브픽셀 값들 및 상기 광원 신호를 정의 하기 위한 하나 이상의 광원 제어 값들을 지정하는 디지털 신호인 표시 신호(예컨대, 174.2)로부터 상기 서브픽셀 신호 및 상기 광원 신호를 생성하는 단계를 포함한다. 상기 서브픽셀 신호는 영상을 표시함에 있어, 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들을 지정하고, 상기 광원 신호는 상기 영상을 표시함에 있어, 상기 광원의 광 출력을 제어한다. 상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치된다. 상기 제1 데이터 위치들은 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는다.
본 발명의 일 실시예는 일반 모드 및 바이패스 모드를 선택적으로 수행하고, 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 상기 영상을 표시함에 있어 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들을 포함하는 서브픽셀 신호 및 상기 영상을 표시함에 있어 상기 광원의 광 출력을 지정하는 광원 신호를 제공하기 위한 회로망을 포함하는 영상 처리 회로를 제공한다. 상기 회로망은 (A) 상기 일반 모드에서, 영상 신호(예컨대, 164)로부터 상기 영상을 정의하는 디지털 신호인 상기 서브픽셀 신호 및 상기 광원 신호를 생성하고; (B) 상기 바이패스 모드에서, 서브픽셀 값들 및 상기 광원 신호를 정의 하기 위한 하나 이상의 광원 제어 값들을 지정하는 디지털 신호인 표시 신호로부터 상기 서브픽셀 신호 및 상기 광원 신호를 생성한다. 상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치된다. 상기 제1 데이터 위치들은 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는다.
본 발명의 일 실시예에서, 상기 (A) 단계에서, 상기 영상 신호는 상기 광원의 상기 광 출력과 독립하여 색 좌표 내에서 상기 영상을 지정할 수 있다. 예를 들어, 상기 영상 데이터(164)는 상기 광원과는 독립한 RGB 좌표들로 지정될 수 있다. 이와는 대조적으로, 상기 서브픽셀 값들(174)은 상기 BL 값에 대응하도록 조정되어, 상기 백라이트 유닛(140)이 디밍되면 상기 서브픽셀들이 더 높은 광투과도를 가질 수 있다. 결과적으로, 상기 서브픽셀 값들(174)은 상기 광원의 상기 광 출력에 의존한다.
본 발명의 일 실시예에서, 상기 서브픽셀 신호의 제1 및 제2 데이터 위치들은 모두 상기 서브픽셀 값들을 지정할 수 있다.
본 발명의 일 실시예에서, 상기 영상 처리 회로는 적어도 상기 일반 모드에서 상기 (A) 단계를 수행하는 제1 회로(예컨대, 520); 적어도 상기 바이패스 모드에서 상기 (B) 단계를 수행하는 제2 회로(예컨대, 530); 및 상기 일반 모드에서는 상기 제1 회로로부터 상기 서브픽셀 신호 및 상기 광원 신호를 선택하고, 상기 바이패스 모드에서는 상기 제2 회로로부터 상기 서브픽셀 신호 및 상기 광원 신호를 선택하기 위한 선택 회로(예컨대, 540 및 550)를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 (B) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (B) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (B) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 (B) 단계에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치될 수 있다.
본 발명의 일 실시예에서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, MSB)일 수 있다.
다른 실시예 및 확장들은 이하 첨부된 특허청구범위에 의해 정의되는 본 발명의 범위 내에 있다.

Claims (23)

  1. 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 제공되며, 상기 영상을 표시함에 있어 상기 서브픽셀의 상태를 정의하는 서브픽셀 값들 및 상기 광원의 광 출력을 제어하기 위한 하나 또는 그 이상의 광원 제어 값들을 지정하는 디지털 신호인 표시 신호의 생성 방법에서, 상기 표시 신호 생성 방법은,
    (1) 상기 서브픽셀 값들을 포함하는 디지털 신호인 서브픽셀 신호를 얻는 단계;
    (2) 하나 이상의 광원 제어 값들을 갖는 디지털 신호인 광원 신호를 얻는 단계; 및
    (3) 상기 표시 신호를 얻기 위해 상기 광원 신호의 적어도 일부분을 상기 서브픽셀 신호 내에서 하나 이상의 상기 서브픽셀 값들에 의해 점유된 하나 이상의 데이터 위치로 인코딩하는 단계를 포함하는 것을 특징으로 하는 표시 신호 생성 방법.
  2. 제1항에 있어서, 상기 (3) 단계에서,
    하나 이상의 상기 서브픽셀 값들 각각은 상기 영상의 가장자리에 위치한 서브픽셀 값인 것을 특징으로 하는 표시 신호 생성 방법.
  3. 제1항에 있어서, 상기 (3) 단계에서,
    하나 이상의 상기 서브픽셀 값들 각각은 상기 영상의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값인 것을 특징으로 하는 표시 신호 생성 방법.
  4. 제3항에 있어서, 상기 미리 정의된 주요 색은 청색인 것을 특징으로 하는 표시 신호 생성 방법.
  5. 제1항에 있어서, 상기 (3) 단계에서,
    상기 광원 신호의 적어도 일부분은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, 이하 MSB)의 위치로 인코딩하고,
    하나 이상의 상기 서브픽셀 값들 각각은 하나 이상의 상기 MSB 위치들로부터 하나 이상의 최하위 비트(Less Significant Bit, 이하 LSB) 위치들로 이동하는 하나 이상의 상기 MSB들을 포함하여, 상기 디지털 신호를 얻는 것을 특징으로 하는 표시 신호 생성 방법.
  6. 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 제공되며, 상기 영상을 표시함에 있어 상기 서브픽셀의 상태를 정의하는 서브픽셀 값들 및 상기 광원의 광 출력을 제어하기 위한 하나 또는 그 이상의 광원 제어 값들을 지정하는 디지털 신호인 표시 신호의 디코딩 방법에서, 상기 표시 신호 디코딩 방법은,
    (1) 하나 이상의 광원 제어 값들을 갖는 디지털 신호이고, 적어도 일부분은 상기 표시 신호의 하나 이상의 제2 데이터 위치들로부터 얻어지는 광원 신호를 얻는 단계; 및
    (2) 상기 표시 신호로부터 서브픽셀 값들을 포함하는 디지털 신호이고, 서브픽셀 신호의 하나 이상의 제2 데이터 위치는 상기 서브픽셀 값들의 적어도 일부분을 포함하는 상기 서브픽셀 신호를 얻는 단계를 포함하고,
    상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치되고,
    상기 제1 데이터 위치들은 상기 표시 신호의 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는 것을 특징으로 하는 표시 신호 디코딩 방법.
  7. 제6항에 있어서, 상기 서브픽셀 신호의 제1 및 제2 데이터 위치들은 모두 상기 서브픽셀 값들을 지정하는 것을 특징으로 하는 표시 신호 디코딩 방법.
  8. 제6항에 있어서, 상기 (2) 단계에서,
    상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 가장자리에 위치한 서브픽셀 값에 배치되는 것을 특징으로 하는 표시 신호 디코딩 방법.
  9. 제6항에 있어서, 상기 (2) 단계에서,
    상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치되는 것을 특징으로 하는 표시 신호 디코딩 방법.
  10. 제6항에 있어서, 상기 (2) 단계에서,
    상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 서브픽셀 값에 배치되는 것을 특징으로 하는 표시 신호 디코딩 방법.
  11. 제6항에 있어서, 상기 (2) 단계에서,
    상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치되는 것을 특징으로 하는 표시 신호 디코딩 방법.
  12. 제6항에 있어서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, MSB)인 것을 특징으로 하는 표시 신호 디코딩 방법.
  13. 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 제공되는 서브픽셀 신호 및 광원 신호를 생성하는 단계를 포함하는 영상 처리 방법에서, 상기 서브픽셀 신호는 상기 영상을 표시함에 있어 상기 서브픽셀의 상태를 정의하는 서브픽셀 값들을 지정하고, 상기 광원 신호는 상기 영상을 표시함에 있어 상기 광원의 광 출력을 제어하며, 상기 영상 처리 방법은,
    (A) 일반 모드에서, 영상 신호로부터 상기 영상을 정의하는 디지털 신호인 상기 서브픽셀 신호 및 상기 광원 신호를 생성하는 단계; 및
    (B) 바이패스 모드에서, 상기 서브픽셀 값들 및 상기 광원 신호를 정의 하기 위한 하나 이상의 광원 제어 값들을 지정하는 디지털 신호인 표시 신호로부터 상기 서브픽셀 신호 및 상기 광원 신호를 생성하는 단계를 포함하고, 상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치되고,
    상기 제1 데이터 위치들은 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는 것을 특징으로 하는 영상 처리 방법.
  14. 일반 모드 및 바이패스 모드를 선택적으로 수행하고, 복수의 서브픽셀들 및 영상을 표시하기 위한 광을 제공하는 광원을 포함하는 표시 유닛에 상기 영상을 표시함에 있어 상기 서브픽셀의 상태를 정의하는 상기 서브픽셀 값들을 포함하는 서브픽셀 신호 및 상기 영상을 표시함에 있어 상기 광원의 광 출력을 지정하는 광원 신호를 제공하기 위한 회로망을 포함하는 영상 처리 회로는
    (A) 상기 일반 모드에서, 영상 신호로부터 상기 영상을 정의하는 디지털 신호인 상기 서브픽셀 신호 및 상기 광원 신호를 생성하고;
    (B) 상기 바이패스 모드에서, 서브픽셀 값들 및 상기 광원 신호를 정의 하기 위한 하나 이상의 광원 제어 값들을 지정하는 디지털 신호인 표시 신호로부터 상기 서브픽셀 신호 및 상기 광원 신호를 생성하며,
    상기 표시 신호 내에서, 상기 서브픽셀 값들은 적어도 하나의 상기 제1 데이터 위치들에 배치되고, 상기 광원 제어 값들의 적어도 일부분은 적어도 하나의 상기 제2 데이터 위치들에 배치되며,
    상기 제1 데이터 위치들은 상기 제2 데이터 위치들과 겹쳐지거나 겹쳐지지 않는 것을 특징으로 하는 영상 처리 회로.
  15. 제14항에 있어서, 상기 (A) 단계에서,
    상기 영상 신호는 상기 광원의 상기 광 출력과 독립하여 색 좌표 내에서 상기 영상을 지정하는 것을 특징으로 하는 영상 처리 회로.
  16. 제14항에 있어서, 상기 서브픽셀 신호의 제1 및 제2 데이터 위치들은 모두 상기 서브픽셀 값들을 지정하는 것을 특징으로 하는 영상 처리 회로.
  17. 제14항에 있어서, 상기 영상 처리 회로는
    적어도 상기 일반 모드에서 상기 (A) 단계를 수행하는 제1 회로;
    적어도 상기 바이패스 모드에서 상기 (B) 단계를 수행하는 제2 회로; 및
    상기 일반 모드에서는 상기 제1 회로로부터 상기 서브픽셀 신호 및 상기 광원 신호를 선택하고, 상기 바이패스 모드에서는 상기 제2 회로로부터 상기 서브픽셀 신호 및 상기 광원 신호를 선택하기 위한 선택 회로를 포함하는 것을 특징으로 하는 영상 처리 회로.
  18. 제14항에 있어서, 상기 영상 처리 회로는 상기 표시 유닛과 결합하는 것을 특징으로 하는 영상 처리 회로.
  19. 제14항에 있어서, 상기 (B) 단계에서,
    상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 가장자리에 위치한 서브픽셀 값에 배치되는 것을 특징으로 하는 영상 처리 회로.
  20. 제14항에 있어서, 상기 (B) 단계에서,
    상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 영상의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치되는 것을 특징으로 하는 영상 처리 회로.
  21. 제14항에 있어서, 상기 (B) 단계에서,
    상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 서브픽셀 값에 배치되는 것을 특징으로 하는 영상 처리 회로.
  22. 제14항에 있어서, 상기 (B) 단계에서,
    상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 상기 표시 유닛의 미리 정의된 주요 색의 모든 서브픽셀들을 포함하는 표시 영역의 가장자리에 위치한 상기 미리 정의된 주요 색의 서브픽셀 값에 배치되는 것을 특징으로 하는 영상 처리 회로.
  23. 제14항에 있어서, 상기 서브픽셀 신호의 하나 이상의 상기 제2 데이터 위치들은 하나 이상의 상기 서브픽셀 값들의 최상위 비트(Most Significant Bit, MSB)인 것을 특징으로 하는 영상 처리 회로.
KR1020100071952A 2009-07-29 2010-07-26 디지털 영상 처리를 위한 서브픽셀 값 및 광원 조정 값의 생성 방법 및 이를 수행하기 위한 영상 처리회로 KR101701766B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/511,912 2009-07-29
US12/511,912 US8228357B2 (en) 2009-07-29 2009-07-29 Generation of subpixel values and light source control values for digital image processing

Publications (2)

Publication Number Publication Date
KR20110013258A true KR20110013258A (ko) 2011-02-09
KR101701766B1 KR101701766B1 (ko) 2017-02-03

Family

ID=43526591

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100071952A KR101701766B1 (ko) 2009-07-29 2010-07-26 디지털 영상 처리를 위한 서브픽셀 값 및 광원 조정 값의 생성 방법 및 이를 수행하기 위한 영상 처리회로

Country Status (2)

Country Link
US (1) US8228357B2 (ko)
KR (1) KR101701766B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI574242B (zh) * 2012-04-02 2017-03-11 緯創資通股份有限公司 顯示裝置、顯示方法以及編碼方法
TWM600051U (zh) * 2020-04-15 2020-08-11 聯詠科技股份有限公司 影像裝置及其影像處理積體電路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050225575A1 (en) * 2004-04-09 2005-10-13 Clairvoyante, Inc Novel subpixel layouts and arrangements for high brightness displays
US20070279372A1 (en) * 2006-06-02 2007-12-06 Clairvoyante, Inc Multiprimary color display with dynamic gamut mapping
KR20080081968A (ko) * 2005-12-14 2008-09-10 오스람 게젤샤프트 미트 베쉬랭크터 하프퉁 다수의 픽셀들을 갖는 디스플레이 장치 및 이미지들을디스플레이하기 위한 방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5341153A (en) * 1988-06-13 1994-08-23 International Business Machines Corporation Method of and apparatus for displaying a multicolor image
CA2094524A1 (en) * 1992-07-30 1994-01-31 Ephraim Feig Digital image processor for color image compression
US5717474A (en) * 1994-09-30 1998-02-10 Honeywell Inc. Wide-viewing angle multi-domain halftone active matrix liquid crystal display having compensating retardation
US6801220B2 (en) * 2001-01-26 2004-10-05 International Business Machines Corporation Method and apparatus for adjusting subpixel intensity values based upon luminance characteristics of the subpixels for improved viewing angle characteristics of liquid crystal displays
US7307646B2 (en) 2001-05-09 2007-12-11 Clairvoyante, Inc Color display pixel arrangements and addressing means
US7123277B2 (en) 2001-05-09 2006-10-17 Clairvoyante, Inc. Conversion of a sub-pixel format data to another sub-pixel data format
JP4565613B2 (ja) * 2004-04-07 2010-10-20 キヤノン株式会社 シリアルデータ転送方法、電子機器、及び記録装置
EP2372609A3 (en) 2005-05-20 2011-11-30 Samsung Electronics Co., Ltd. Multiprimary color subpixel rendering with metameric filtering
US7750887B2 (en) * 2006-12-21 2010-07-06 Itt Manufacturing Enterprises, Inc. Displays with large dynamic range

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050225575A1 (en) * 2004-04-09 2005-10-13 Clairvoyante, Inc Novel subpixel layouts and arrangements for high brightness displays
KR20080081968A (ko) * 2005-12-14 2008-09-10 오스람 게젤샤프트 미트 베쉬랭크터 하프퉁 다수의 픽셀들을 갖는 디스플레이 장치 및 이미지들을디스플레이하기 위한 방법
US20070279372A1 (en) * 2006-06-02 2007-12-06 Clairvoyante, Inc Multiprimary color display with dynamic gamut mapping

Also Published As

Publication number Publication date
US20110025733A1 (en) 2011-02-03
US8228357B2 (en) 2012-07-24
KR101701766B1 (ko) 2017-02-03

Similar Documents

Publication Publication Date Title
JP5256283B2 (ja) 2次元サブピクセルレイアウトを有するディスプレイパネルのための画像色バランス調整
KR101297734B1 (ko) 디스플레이 시스템에서의 사전-서브픽셀 렌더링된 이미지 처리
US8416256B2 (en) Programmable dithering for video displays
JP2006285238A (ja) 表示装置を用いる表示方法および表示装置
KR101340427B1 (ko) 영상 프로세싱을 위한 개선된 메모리 구조
JP2010249859A (ja) 表示信号変換装置
JP2007041595A (ja) 映像信号処理装置、それを搭載する液晶表示装置、及びその駆動方法
JP2001083940A (ja) カラー画像処理方法、カラー画像処理装置、液晶表示装置
JP2010020241A (ja) 表示装置、表示装置の駆動方法、駆動用集積回路、駆動用集積回路による駆動方法及び信号処理方法
KR101965207B1 (ko) 표시 장치
EP1949352A2 (en) A method and apparatus processing pixel signals for driving a display and a display using the same
JP2006243687A (ja) 表示装置
KR100823789B1 (ko) 표시 장치, 표시 방법 및 표시 장치용 제어 장치
KR102159749B1 (ko) 표시장치
CN106560880A (zh) 显示装置和该显示装置的图像渲染方法
US20060055657A1 (en) Display apparatus, display control method , program and recording medium
US9311886B2 (en) Display device including signal processing unit that converts an input signal for an input HSV color space, electronic apparatus including the display device, and drive method for the display device
KR101701766B1 (ko) 디지털 영상 처리를 위한 서브픽셀 값 및 광원 조정 값의 생성 방법 및 이를 수행하기 위한 영상 처리회로
KR20140049441A (ko) 색보정 방법, 다원색 매트릭스 표시장치의 기계 구현 방법 및 영상 데이터 신호 처리 장치
KR102582660B1 (ko) 표시 장치 및 그 구동 방법
KR20210138372A (ko) 디스플레이 구동장치 및 구동방법
JP5843566B2 (ja) 多原色表示装置
JP5203316B2 (ja) 表示制御装置、および、モアレ解消方法
KR20160031650A (ko) 표시장치 및 표시패널
JP7191057B2 (ja) 表示装置、画像データ変換装置およびホワイトバランス調整方法

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20191223

Year of fee payment: 4