KR20100124339A - 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20100124339A
KR20100124339A KR1020107023479A KR20107023479A KR20100124339A KR 20100124339 A KR20100124339 A KR 20100124339A KR 1020107023479 A KR1020107023479 A KR 1020107023479A KR 20107023479 A KR20107023479 A KR 20107023479A KR 20100124339 A KR20100124339 A KR 20100124339A
Authority
KR
South Korea
Prior art keywords
period
sustain
subfield
display electrode
discharge
Prior art date
Application number
KR1020107023479A
Other languages
English (en)
Inventor
히로야스 마키노
도시카즈 와카바야시
사토시 고미나미
야스히로 아라이
마스미 이즈치
쥰코 마츠시타
히데키 나카타
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20100124339A publication Critical patent/KR20100124339A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2948Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge by increasing the total sustaining time with respect to other times in the frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

복수의 표시 전극쌍을 2개의 표시 전극쌍 그룹 I, Ⅱ으로 분할하여, 1필드를, 벽 전압 조정 기간과, 기입 기간과, 유지 기간을 가진 M개(M은 2 이상의 정수)의 서브필드 SFL(L=1 내지 M)로 분할하고, K번째의 서브필드 SFK에서의 유지 기간 T1과, 이 유지 기간 T1과 K+1번째의 서브필드의 기입 기간 사이의 벽 전압 조정 기간 T2을 이용해서, 서브필드 SFK에서, T1>T2인 경우에는 유지 기간 T1 및 벽 전압 조정 기간 T2을 표시 전극쌍 그룹 I, Ⅱ 마다 설정하는 제 1 구동 방식으로 하고, T1<T2인 경우에는 유지 기간 T1 및 벽 전압 조정 기간 T2을 표시 전극쌍 그룹 I, Ⅱ 사이에서 동기시켜서 설정하는 제 2 구동 방식으로 한다.

Description

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치{METHOD FOR DRIVING PLASMA DISPLAY PANEL, AND PLASMA DISPLAY DEVICE}
본 발명은 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 패널을 이용한 표시 장치인 플라즈마 디스플레이 장치에 관한 것이다.
현재, 플라즈마 디스플레이 패널(이하, 간단히 「PDP」라고 한다)을 이용한 표시 장치에 있어서, 교류 면방전형 플라즈마 디스플레이 장치가 대표적 존재로 되어 있다. 교류 면방전형의 PDP에서는 전면 기판과 배면 기판을 대향 배치함으로써 다수의 방전 셀이 형성되어 있다. 이하, 교류 면방전형 PDP의 구성에 대해서 설명한다.
전면 기판에는, 주사 전극과 유지 전극으로 이루어진 표시 전극쌍이 행 방향으로 서로 평행하게 연장하도록 복수 형성되어 있다. 또한, 전면 기판에는 유전체층 및 보호층이 표시 전극쌍을 덮도록 적층되어 형성되어 있다.
배면 기판에는 열 방향으로 데이터 전극이 서로 평행하게 연장하도록 복수 형성되어 있다. 또한, 배면 기판에는 유전체층이 데이터 전극을 덮도록 형성되고, 또한 그 위에는 격자 형상의 격벽이 형성되어 있다. 유전체층의 상면과 격벽의 측면으로 이루어지는 공간에는 적색, 녹색, 청색으로 각각 발광하는 형광체층이 형성되어 있다.
상기한 바와 같이 형성된 전면 기판과 배면 기판은, 표시 전극쌍과 데이터 전극이 입체 교차하도록, 미소한 방전 공간을 사이에 두고 대향 배치되며, 그 외주부는 봉착(封着)재에 의해 봉착되어 있다. 내부의 방전 공간에는 방전 가스가 봉입되어 있다. 이렇게 하여, 표시 전극쌍과 데이터 전극이 교차하는 부분에는 방전 셀이 형성된다. 각 방전 셀 내에서는 가스 방전에 의해 자외선을 발생시키고, 이 자외선에 의해 각 형광체를 여기 발광시켜서, 컬러 표시를 행한다.
PDP의 구동 방법으로서는 1필드의 기간을, 휘도 가중한 복수의 서브필드로 분할하고, 발광시키는 서브필드의 조합에 의해 계조 표시를 행하는 서브필드법이 사용된다. 각 서브필드는 초기화 기간, 기입 기간 및 유지 기간을 갖는다.
초기화 기간에는, 표시 전극쌍인 주사 전극 및 유지 전극에, 소정의 전압을 인가하여 초기화 방전을 발생시켜서, 다음 기입 동작에 필요한 벽 전하를 각 전극 상에 형성한다. 기입 기간에는, 주사 전극에 주사 펄스를 순차적으로 인가함과 아울러, 표시하는 화상에 따라 선택적으로 방전 셀의 데이터 전극에 기입 펄스를 인가하여 기입 방전을 발생시켜서, 각 전극 상에 벽 전하를 형성한다. 유지 기간에는, 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍에 교대로 유지 펄스를 인가하여 휘도 가중에 따른 시간만큼 유지 방전을 발생시키고, 대응하는 방전 셀의 형광체층을 발광시킴으로써 화상 표시를 행한다.
서브필드법 중에서도, 기입 기간과 유지 기간을 시간적으로 완전 분리한, 기입·유지 분리 방식(ADS(Address and Display Separation) 방식)이, 일반적으로 사용되고 있다. ADS 방식의 경우, 기입 방전을 발생시키는 방전 셀과 유지 방전을 발생시키는 방전 셀이 공유하는 타이밍이 존재하지 않기 때문에, 기입 기간에는 기입 방전에 최적인 조건으로, 유지 기간에는 유지 방전에 최적인 조건으로, PDP를 구동할 수 있다. 이 때문에, 방전 제어가 비교적 간단하고, 또한, PDP의 구동 마진도 크게 설정할 수 있다.
그 반면, ADS 방식은 기입 기간을 제외한 기간으로 유지 기간을 설정하기 때문에, PDP의 고정밀도화 등에 의해 기입 기간에 필요한 시간이 길어지면, 화질을 확보하기 위한 충분한 유지 펄스 수 또는 서브필드 수를 확보할 수 없게 된다. 예컨대, 2160라인 혹은 4320라인 등의 초고정밀도의 PDP를 구동하기 위해서는, ADS 방식의 경우, 유지 펄스 수 또는 서브필드 수를 감소시키지 않으면, 1필드의 시간을 초과해 버린다.
그래서, 표시 전극쌍을 복수의 블록으로 나누고, 복수의 블록 중 2개 이상의 블록의 기입 기간이 시간적으로 중첩되지 않도록, 각 블록에서의 서브필드의 개시 시간을 어긋나게 해서 설정한 구동 방법이 개시되어 있다(예컨대, 특허 문헌 1 참조).
특허 문헌 1 : 일본 특허 공개 제 2005-157338호 공보
그러나, 특허 문헌 1에 개시된 바와 같은 구동 방법의 경우, 구동 시간은 블록 수, 주사 전극 수, 서브필드 수, 유지 펄스 수, 기입 방전 및 유지 방전에 필요한 시간 등의 여러 가지 조건에도 의존하고 있다. 이 때문에, 유지 펄스 수 또는 서브필드 수를 감소시키지 않으면, 1필드의 시간을 초과해 버려서, 충분한 유지 펄스 수 또는 서브필드 수를 확보하지 못할 염려가 있다.
또한, 더욱 PDP의 고정밀도화가 진행되고 있어서, 예컨대 2160라인 또는 4320라인 등의 초고정밀도의 패널을 구동하는 방법이 요구되고 있지만, 고정밀도화에 따라 기입 기간에 필요한 시간도 더 길어지는 경향이 있다. 특허 문헌 1에 개시된 바와 같은 구동 방법의 경우, 2개 이상의 블록의 기입 기간이 시간적으로 중첩되지 않도록 하기 때문에, 마찬가지로, 1필드의 시간을 초과해 버려서, 충분한 휘도를 확보하면서 서브필드 수를 충분하게 확보하기 어렵다.
본 발명은 이러한 과제를 감안해서 이루어진 것으로, 초대형·초고정밀한 PDP 이더라도, 충분한 화질을 확보하는 데 필요한 서브필드 수를 1필드 내로 설정할 수 있고, 또한 충분한 휘도를 확보할 수 있는, PDP의 구동 방법 및 플라즈마 디스플레이 장치를 제공하는 것을 목적으로 한다.
상기 과제를 해결하기 위해서, 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법은, 주사 전극과 유지 전극으로 구성된 표시 전극쌍이 나란히 복수 배치된 제 1 기판과, 상기 제 1 기판과 대향하도록 배치되고, 또한 복수의 데이터 전극이 나란히 복수의 상기 표시 전극쌍에 입체 교차하도록 배치된 제 2 기판을 구비하며, 상기 복수의 표시 전극쌍과 상기 복수의 데이터 전극이 입체 교차하는 위치 각각에 방전 셀이 구성된 플라즈마 디스플레이 패널의 구동 방법으로서, 상기 복수의 표시 전극쌍을 N(N은 2 이상의 정수)개의 표시 전극쌍 그룹으로 분할하고, 1필드를 상기 방전 셀의 기입 방전에 대비해서 상기 방전 셀의 벽 전압을 조정하는 벽 전압 조정 기간과, 화상 신호에 따라 선택되는 방전 셀을 기입 방전시키는 기입 기간과, 기입 방전한 방전 셀을 유지 방전시키는 유지 기간을 가진 M개(M은 2 이상의 정수)의 서브필드 SFL(L=1~M)로 분할하여, K번째의 서브필드 SFK에서의 상기 유지 기간을 T1라고 정의하고, 이 유지 기간 T1과 K+1번째의 서브필드의 상기 기입 기간 사이의 상기 벽 전압 조정 기간을 T2라고 정의한 경우에, T1>(N-1)×T2인 경우, 상기 N개의 표시 전극쌍 그룹 사이에서, 상기 서브필드 SFK에 대해서 상기 유지 기간 및 상기 벽 전압 조정 기간을 각 표시 전극쌍 그룹마다 설정하는 제 1 구동 방식으로 하고, T1<(N-1)×T2인 경우, 상기 N개의 표시 전극쌍 그룹 사이에서, 상기 서브필드 SFK에 대해서 상기 유지 기간 및 상기 벽 전압 조정 기간을 동기시켜서 설정하는 제 2 구동 방식으로 한다.
또한, 상기 과제를 해결하기 위해서, 본 발명에 따른 플라즈마 디스플레이 장치는 주사 전극과 유지 전극으로 구성된 표시 전극쌍이 나란히 복수 배치된 제 1 기판과, 상기 제 1 기판과 대향하도록 배치되고, 또한 복수의 데이터 전극이 나란히 복수의 상기 표시 전극쌍에 입체 교차하도록 배치된 제 2 기판을 구비하며, 상기 복수의 표시 전극쌍과 상기 복수의 데이터 전극이 입체 교차하는 위치 각각에 방전 셀이 구성된 플라즈마 디스플레이 패널과, 상기 복수의 표시 전극쌍을 N(N은 2 이상의 정수) 분할한 N개의 표시 전극쌍 그룹에 각각 속하는 주사 전극을 구동하는 N개의 주사 전극 구동 회로와, 상기 N개의 표시 전극쌍 그룹에 각각 속하는 유지 전극을 구동하는 N개의 유지 전극 구동 회로와, 상기 복수의 데이터 전극을 구동하는 데이터 전극 구동 회로를 갖고, 또한 1필드를 상기 방전 셀의 기입 방전에 대비하여 상기 방전 셀의 벽 전압을 조정하는 벽 전압 조정 기간과, 화상 신호에 따라 선택되는 방전 셀을 기입 방전시키는 기입 기간과, 기입 방전한 방전 셀을 유지 방전시키는 유지 기간을 가진 M개(M은 2 이상의 정수)의 서브필드 SFL(L=1~M)로 분할하며, K번째의 서브필드 SFK에서의 상기 유지 기간을 T1라고 정의하고, 이 유지 기간 T1과 K+1번째의 서브필드의 상기 기입 기간 사이의 상기 벽 전압 조정 기간을 T2라고 정의한 경우에,
T1>(N-1)×T2인 경우, 상기 N개의 표시 전극쌍 그룹 사이에, 상기 서브필드 SFK에 대해서 상기 유지 기간 및 상기 벽 전압 조정 기간을 각 표시 전극쌍 그룹마다 설정하는 제 1 구동 방식으로 하고, T1<(N-1)×T2의 경우, 상기 N개의 표시 전극쌍 그룹 사이에서, 상기 서브필드 SFK에 대해서 상기 유지 기간 및 상기 벽 전압 조정 기간을 동기시켜서 설정하는 제 2 구동 방식으로 하도록, 상기 N개의 주사 전극 구동 회로, 상기 N개의 유지 전극 구동 회로 및 상기 데이터 전극 구동 회로를 제어하는 제어 회로를 갖는다.
이상의 구성에 의하면, 제 1 구동 방식에 있어서는 하나의 서브필드에 대해서, 상기 기입 기간, 상기 유지 기간 및 상기 벽 전압 조정 기간을 각 표시 전극쌍 그룹마다 설정하기 때문에, 상기 서브필드에 대해서, 하나의 표시 전극쌍 그룹에 있어서 기입이 종료된 후, 계속해서 다른 표시 전극쌍 그룹에 있어서의 기입을 행할 때에 이와 동시에 유지 방전을 행하도록 상기 기입 기간 및 유지 기간을 설정함으로써 충분한 화질을 확보하는 데 필요한 서브필드 수를 1필드내로 설정할 수 있으며, 또한 충분한 휘도를 확보할 수 있다. 한편, 다음 기입에 대비하여 벽 전압을 조정한다고 하는 관점에서, 어느 하나의 표시 전극쌍 그룹이 벽 전압 조정 기간에 있을 때에는, 나머지 표시 전극쌍 그룹에서는 기입 동작을 제한하는 것이 바람직하다. 이 바람직한 구성을 채용하면, 어느 하나의 표시 전극쌍 그룹이 벽 전압 조정 기간에 있을 때 기입 동작을 중지하게 되고, 그 중지 기간만큼, 구동 시간이 길어진다. 그 결과, 유지 기간 T1과 벽 전압 조정 기간 T2이 특정의 조건을 만족시키는 경우(T1>(N-1)×T2인 경우)에만, 제 1 구동 방식이, 제 2 구동 방식보다 구동 시간이 짧아진다. 그래서, 유지 기간 T1과 벽 전압 조정 기간 T2이 특정의 조건(T1>(N-1)×T2)을 만족하는지 여부에 따라서, 제 1 구동 방식 또는 제 2 구동 방식으로 함으로써 구동 시간을 단축할 수 있다.
본 발명의 상기 목적, 다른 목적, 특징 및 이점은 첨부 도면을 참조하면서, 이하의 바람직한 실시 태양의 상세한 설명으로부터 분명하게 된다.
본 발명의 플라즈마 디스플레이 패널의 구동 방법 및 이 구동 방법을 이용한 플라즈마 디스플레이 장치에 의하면, 초대형·초고정밀의 PDP 이더라도, 고화질을 실현하기 위한 충분한 서브필드 수를 확보하여, 충분한 휘도를 얻을 수 있다.
도 1은 본 발명의 실시예 1에 있어서의 PDP의 구조를 나타내는 분해 사시도,
도 2는 본 발명의 실시예 1에 있어서의 PDP의 전극 배열도,
도 3은 본 발명의 실시예 1에 있어서의 구동 전압 파형의 서브필드 구성도,
도 4는 본 발명의 실시예 1에 있어서의 제 2 구동 방식과 제 1 구동 방식의 선택 방법을 설명하는 도면,
도 5는 본 발명의 실시예 1에 있어서의 PDP의 각 전극에 인가하는 구동 전압의 파형도,
도 6은 본 발명의 실시예 1에 있어서의 램프 형상의 소거 파형을 인가하는 경우의 구동 전압의 파형도,
도 7은 본 발명의 실시예 1에 있어서의 다른 구동 전압 파형의 서브필드 구성도,
도 8은 본 발명의 실시예 1에 있어서의 다른 구동 전압 파형의 서브필드 구성도,
도 9는 본 발명의 실시예 1에 있어서의 다른 구동 전압 파형의 서브필드 구성도,
도 10은 본 발명의 실시예 1에 있어서의 다른 구동 전압 파형의 서브필드 구성도,
도 11은 본 발명의 실시예 1에 있어서의 플라즈마 디스플레이 장치의 회로 블록도,
도 12는 본 발명의 실시예 1에 있어서의 플라즈마 디스플레이 장치의 주사 전극 구동 회로의 회로도,
도 13은 본 발명의 실시예 1에 있어서의 플라즈마 디스플레이 장치의 유지 전극 구동 회로의 회로도,
도 14는 본 발명의 실시예 2에 있어서의 PDP의 전극 배열도,
도 15는 본 발명의 실시예 2에 있어서의 구동 전압 파형의 서브필드 구성도,
도 16은 본 발명의 실시예 4에 있어서의 구동 방법 및 표시 전극쌍의 수의 설정 방법에 대해서 설명하는 도면,
도 17은 본 발명의 실시예 4에 있어서의 구동 전압 파형의 서브필드 구성도이다.
이하, 본 발명의 실시예를 도면을 참조하면서 설명한다.
(실시예 1)
<PDP(10)의 구성>
도 1은 본 발명의 실시예 1에 따른 PDP(10)의 구조를 나타내는 분해 사시도이다. 도 1에 나타낸 바와 같이, 유리제의 전면 기판(21)(제 1 기판) 상에는 주사 전극(22)과 유지 전극(23)으로 구성된 표시 전극쌍(24)이 복수 형성되어 있다. 주사 전극(22) 및 유지 전극(23)은 주사 전극(22)과 유지 전극(23) 사이의 방전 갭에서 방전을 발생시켜서 광을 취출하기 위해서, 폭이 넓은 투명 전극(22a) 및 투명 전극(23a)을 각각 갖는다. 투명 전극(22a) 및 투명 전극(23a) 위에는 폭이 좁은 버스 전극(22b) 및 버스 전극(23b)이, 상기 방전 갭으로부터 먼 위치에 각각 적층되어 있다. 또한, 전면 기판(21) 상에는 주사 전극(22)과 유지 전극(23)을 덮도록, 유전체층(25) 및 보호층(26)이 적층되어 형성되어 있다.
배면 기판(31)(제 2 기판) 상에는 데이터 전극(32)이 서로 평행하게 되도록 복수 형성되어 있다. 또한, 배면 기판(31) 상에는 데이터 전극(32)을 덮도록, 유전체층(33)이 형성되고, 또한 그 위에는 격자 형상의 격벽(34)이 형성되어 있다. 유전체층(33)의 상면과 격벽(34)의 측면으로 이루어지는 공간에는 적색, 녹색, 청색으로 각각 발광하는 형광체층(35)이 마련되어 있다.
상기한 바와 같이 하여 형성된 전면 기판(21)과 배면 기판(31)은, 표시 전극쌍(24)과 데이터 전극(32)이 입체 교차하도록(이하, 간단히 「교차한다」고 표기하는 경우가 있다), 미소한 방전 공간을 사이에 두고 대향 배치되며, 그 외주부는 글라스 플릿 등의 봉착재에 의해 봉착되어 있다. 내부의 방전 공간에는 예컨대, 네온, 아르곤, 제논 등의 레어 가스 또는 이들의 혼합 가스가, 방전 가스로서 봉입되고, 격벽(34)에 의해 복수의 공간으로 구획되어 있다. 이렇게 해서, 본 실시예 1에 따른 PDP(10)이 구성되고, 표시 전극쌍(24)과 데이터 전극(32)이 교차하는 부분에 방전 셀이 형성된다. 각 방전 셀 내에서는 가스 방전에 의해 발생시킨 자외선으로 각 형광체를 여기 발광시켜, 컬러 표시를 행한다. 한편, PDP(10)의 구조는 상술한 것으로 한정되는 것이 아니라, 예컨대, 스트라이프 형상의 격벽(34)을 구비한 것이어도 된다.
도 2는 본 발명의 실시예 1에 있어서의 PDP(10)의 전극 배열도이다. 도 2에 나타낸 바와 같이, 본 실시예 1에 있어서의 PDP(10)에는 주사 전극(22)(SC1~SC2160) 및 유지 전극(23)(SU1~SU2160)이 행 방향으로 연장하도록 배치되고, 데이터 전극(32)(D1~Dm)이 행 방향에 직교하는 열 방향으로 연장하도록 배열되어 있다. 도 2에 있어서, 방전 셀은 예컨대, 한 쌍의 주사 전극 SC2 및 유지 전극 SU2과, 하나의 데이터 전극 D2이 교차한 부분에 형성되어 있고, 전체적으로는 방전 공간 내에 m×2160개 형성되어 있다. 한편, 본 실시예 1에 있어서, 표시 전극쌍(24)의 수를 2160개로 했지만, 이에 한정되지 않고, 특별히 제한은 없다.
주사 전극 SC1~SC2160 및 유지 전극 SU1~SU2160으로 이루어지는 표시 전극쌍(24)(2160쌍)은 복수의 표시 전극쌍 그룹으로 나누어진다. 도 2에 나타낸 바와 같이, 본 실시예 1에 있어서는 PDP(10)을 상하 방향으로 2분할하여, 상반분에 위치하는 표시 전극쌍(24)(주사 전극 SC1~SC1080 및 유지 전극 SU1~SU1080)을 제 1 표시 전극쌍 그룹 I, 하반분에 위치하는 표시 전극쌍(24)(주사 전극 SC1081~SC2160 및 유지 전극 SU1081~SU2160)을 제 2 표시 전극쌍 그룹 Ⅱ라고 한다. 한편, 표시 전극쌍 그룹의 수 N의 결정 방법에 대해서는 후술한다. 또한, 본 실시예 1에 있어서는 PDP(10)을 상하 2분할하여 2개의 표시 전극쌍 그룹으로 나누었지만, 2개의 표시 전극쌍 그룹을 홀수번째와 짝수번째로 인터레이스(interlace) 분할할 수도 있다. 즉, 주사 전극 SC1, SC3,…SC2159 및 유지 전극 SU1, SU3,…SU2159을 제 1 표시 전극쌍 그룹 I라고 하고, 주사 전극 SC2, SC4,…SC2160 및 유지 전극 SU2, SU4,…SU2160을 제 2 표시 전극쌍 그룹 Ⅱ이라고 해도 된다(도시 생략). 인터레이스 분할의 경우, 표시 전극쌍 그룹마다의 휘도차가 완화되어 화질이 향상되기 때문에 바람직하다.
<PDP(10)의 구동 방법>
도 3은 본 발명의 실시예 1에 있어서의 PDP(10)의 주사 전극 SC1~SC2160에 인가할 때의 구동 전압 파형의 서브필드 구성도이다. 한편, 본 실시예 1에 있어서는 1필드의 시간(기간)을 예컨대, 16.7ms라고 한다. 1필드의 기간은 휘도 가중된 M개(M은 2 이상의 정수)의 서브필드 SFL(L=1~M)로 분할되어 있다. 도 3에 나타내는 예에서는 1필드에 10개의 서브필드 SF1~SF10가 포함되는 경우이다.
각 서브필드는 초기화 기간, 기입 기간, 소거 기간 및 유지 기간을 갖는다. 초기화 기간은 초기화 방전을 발생시켜서 다음 기입 동작에 필요한 벽 전압(벽 전하)을 각 전극 상에 형성하는 기간이다. 기입 기간은 표시하는 화상에 따라 선택적으로 기입 방전을 발생시켜 각 전극 상에 다음 유지 방전에 필요한 벽 전압(벽 전하)을 형성하는 기간이다. 유지 기간은 휘도 가중에 따른 시간만큼 유지 방전을 발생시키는 기간이다. 소거 기간은 소거 방전을 발생시켜서 불필요한 벽 전압(벽 전하)을 소거하는 기간이다.
여기서, 소거 기간과 초기화 기간의 기능(역할)을 고찰하면, 이들 기간은 어떤 서브필드의 유지 기간과 다음 서브필드의 기입 기간 사이에, 다음 기입 동작에 대비하여(다음 기입 동작이 적절하게 행해질 수 있도록) 벽 전압(벽 전하)을 조정하는 기간이라고 간주할 수 있다. 그래서, 본 발명에서는 어떤 서브필드의 유지 기간과 다음 서브필드의 기입 기간 사이의 기간을 「벽 전압 조정 기간」이라고 정의한다. 환언하면, 어떤 서브필드의 유지 기간과 다음 서브필드의 기입 기간 사이에 위치하여, 다음 기입 동작에 대비하여(다음 기입 동작이 적절하게 행해질 수 있도록) 벽 전압(벽 전하)을 조정하는 기간을 「벽 전압 조정 기간」이라고 정의한다. 도 3에 나타내는 예에서는 소거 기간과 이에 이어지는 초기화 기간이 벽 전압 조정 기간에 상당한다. 서브필드는 소거 기간을 생략하도록 구성할 수 있다. 이 경우에는 벽 전압 조정 기간은 실질적으로 초기화 기간만으로 구성되고, 또한 서브필드의 선두에 위치한다. 또한, 서브필드는 소거 기간으로부터 초기화 기간으로 서서히 이행하여, 양자의 경계가 판연(判然)하지 않게 구성할 수 있다. 이 경우에는 벽 전압 조정 기간은 서로 전후하는 2개의 서브필드에 걸쳐서 위치한다. 또한, 서브필드는 소거 기간과 초기화 기간이 시계열적으로 중복하여(부분적 또는 전부 중복하여) 수행되도록 구성하고, 또는 소거 기간과 초기화 기간이 혼연 또한 일체적으로 수행되 도록 구성할 수 있다. 이들 경우에는 벽 전압 조정 기간은 서로 전후하는 2개의 서브필드에 걸쳐서 위치하거나, 또는 서브필드의 선두에 위치한다.
도 3에 나타낸 바와 같이, 본 실시예 1에 있어서의 PDP(10)의 구동 방법에서는 제 1 표시 전극쌍 그룹 I와 제 2 표시 전극쌍 그룹 Ⅱ의 사이에서, 적어도 유지 기간과 벽 전압 조정 기간을 동기시키는 서브필드(SF7~SF10)가 존재한다. 즉, 이러한 서브필드 중에서 기입 기간, 유지 기간 및 벽 전압 조정 기간이 시간적으로 완전히 분리되어 있다. 이러한 서브필드의 구동 방식을 제 2 구동 방식이라고 부른다.
제 2 구동 방식 이외의 서브필드(SF1~SF6)에서는, 제 1 표시 전극쌍 그룹 I와 제 2 표시 전극쌍 그룹 Ⅱ 사이에, 유지 기간과 벽 전압 조정 기간을 각 표시 전극쌍 그룹마다 배치하고 있다. 또한, 이러한 서브필드에서는 벽 전압 조정 기간을 제외한 기간에 있어서, 어느 하나의 표시 전극쌍 그룹에 있어서, 연속해서 기입 동작을 행하도록, 기입 기간을 배치하고 있다. 이러한 서브필드의 구동 방식을 제 1 구동 방식이라고 부른다. 한편, 제 1 구동 방식 및 제 2 구동 방식의 어떤 구동 방식에서도, 어느 하나의 표시 전극쌍 그룹이 벽 전압 조정 기간에 있는 기간에는 기입 동작을 금지(제한)하고 있다.
제 1 구동 방식 또는 제 2 구동 방식의 선택은 유지 기간의 길이와, 상기 유지 기간과 다음 서브필드의 기입 기간 사이의 벽 전압 조정 기간의 길이를, 1필드 중의 서브필드마다 비교하여, 구동 시간이 단축되는 방식을 선택한다. 한편, 이하의 실시예의 설명에서는 벽 전압 조정 기간이 소거 기간과 초기화 기간으로 구성되는, 즉 벽 전압 조정 기간=소거 기간+초기화 기간인 예를 설명한다.
도 4는 본 발명의 실시예 1에 있어서의 제 1 구동 방식 또는 제 2 구동 방식의 선택을 설명하는 도면이다. 도 4에 나타내는 제 2 구동 방식에 의한 서브필드의 구동 시간을 (식 1)로, 제 1 구동 방식에 의한 서브필드의 구동 시간을 (식 2)로 나타낼 수 있다. 한편, 이 서브필드의 구동 시간은 어떤 서브필드의 기입 기간의 개시부터 상기 서브필드의 유지 기간과 다음 서브필드의 기입 기간 사이의 벽 전압 조정 기간의 종료까지의 시간으로 나타낸다.
(식 1) 제 2 구동 방식에 의한 구동 시간=기입 기간+유지 기간+벽 전압 조정 기간
(식 2) 제 1 구동 방식에 의한 구동 시간=기입 기간+벽 전압 조정 기간×2
상기로부터, 제 2 구동 방식에 의한 구동 시간과 제 1 구동 방식에 의한 구동 시간차를 (식 3)으로 나타낼 수 있다.
(식 3) 구동 시간차=유지 기간(T1)-벽 전압 조정 기간(T2)
그 결과, 유지 기간(T1)이 벽 전압 조정 기간(T2)보다 긴 경우에는 제 1 구동 방식을, 유지 기간(T1)이 벽 전압 조정 기간(T2)보다 짧은 경우는 제 2 구동 방식을 선택함으로써, 서브필드의 구동 시간을 단축할 수 있다.
한편, 정확하게는 (식 1)과 (식 2)가 대상으로 하는 벽 전압 조정 기간은 다르다. 단, 각 벽 전압 조정 기간의 길이는 후술하는 전체 셀 초기화 기간 이외에는, 거의 같다. 또한, 여기서는 벽 전압 조정 기간(T2)=소거 기간(T3)+초기화 기간(T4)이다.
<제 1 구동 방식 또는 제 2 구동 방식을 선택하는 것에 따른 구체적인 효과>
램프 형상의 소거 방전의 파형과 초기화 방전의 파형의 경우, 벽 전압 조정 기간(소거 기간+초기화 기간)이 155㎲ 필요하게 된다. 이 때문에, 유지 펄스 폭을 5㎲라고 하면, 유지 펄스가 31발 이하인 서브필드는 제 2 구동 방식이 선택되고, 유지 펄스가 32발 이상인 서브필드는 제 1 구동 방식이 선택된다. 한편, 제 2 구동 방식이나 제 1 구동 방식이나 구동 시간차가 없는 경우에는 어느 쪽도 선택할 수 있다.
예컨대, Ne 90%, Xe 10% 정도의 방전 가스를 이용하는 PDP에서 충분한 휘도를 얻기 위해서는 1필드에 유지 펄스가 765발만큼 필요하다. 이 때의 각 서브필드의 유지 펄스의 수는 SF1부터 SF10의 순서로 「242」, 「179」, 「131」, 「90」, 「54」, 「33」, 「18」, 「9」, 「6」, 「3」로 된다. 따라서, SF1~SF10가 모두 제 1 구동 방식인 경우와 대비해서, 유지 펄스가 31발 이하인 SF7~SF10를 제 2 구동 방식으로 함으로써 구동 시간을 425㎲ 단축할 수 있다.
한편, 방전 가스로서 Xe 분압비가 높은 PDP를 사용하는 경우, 또는 시네마 모드나 전력 삭감 모드 등 충분한 휘도를 필요로 하지 않는 경우에는 유지 펄스의 수를 감소시킬 수 있기 때문에, 제 2 구동 방식을 선택할 수 있는 서브필드가 증가하여, 구동 시간을 더 단축할 수 있다. 그 결과, 단축된 구동 시간만큼을, 구동 마진이나 화질 향상에 사용할 수 있다.
<PDP(10)의 구동 방법의 구체예>
도 3을 이용하여, 본 실시예 1에 있어서의 PDP(10)의 구동 방법을 설명한다. 한편, 도 3에서는 1필드의 기간을 SF1~SF10으로 분할하고 있지만, 이에 한정되는 것은 아니다.
도 3에 나타낸 바와 같이, 우선, 1필드의 최초의 서브필드(SF1)에, 전체 셀 초기화 기간을 마련하여, 모든 방전 셀을 일제히 초기화 방전한다.
다음으로 제 1 표시 전극쌍 그룹 I에서는 주사 전극 SC1~SC1080에 주사 펄스를 순차적으로 인가하여, SF1에 있어서의 기입 기간을 시작한다. 이 때, 연속해서 기입 동작이 행해지도록, 주사 펄스를 가능한 한 짧고, 또한 가능한 한 연속해서 인가하는 것이 바람직하다. 한편, 제 2 표시 전극쌍 그룹 Ⅱ는 제 1 표시 전극쌍 그룹 I의 기입 기간의 사이, 세부 사항에 대해서는 후술하지만, 방전이 발생하지 않는 휴지 기간이 된다.
제 1 표시 전극쌍 그룹 I의 SF1에 있어서의 기입 기간 종료 후, SF1의 유지 기간과 이 유지 기간과 다음 서브필드의 기입 기간의 사이의 벽 전압 조정 기간 즉, (SF1의 소거 기간+SF2의 초기화 기간)을 비교한다. 도 3의 경우에는 SF1의 유지 기간이 길기 때문에, 제 1 구동 방식을 선택한다. 따라서, 제 1 표시 전극쌍 그룹 I에서는 SF1에 있어서의 유지 기간을 시작함과 아울러, 제 2 표시 전극쌍 그룹 Ⅱ에서는 SF1에 있어서의 기입 기간을 시작한다.
제 1 표시 전극쌍 그룹 I에서는 SF1에 있어서의 유지 기간이 종료되면 소거 기간으로 옮겨서, 유지 기간에 방전한 방전 셀에 대해서 소거 방전을 발생시킨다. 소거 기간 종료 후에는 SF2에 있어서의 초기화 기간을 시작해서, 다음 기입 동작을 위한 초기화 방전을 발생시킨다.
한편, 제 2 표시 전극쌍 그룹 Ⅱ에서는 제 1 표시 전극쌍 그룹 I의 벽 전압 조정 기간, 즉 소거 기간 및 초기화 기간의 사이, 기입 동작을 정지한다. 즉, 본 실시예 1에서는 제 1 표시 전극쌍 그룹 I와 제 2 표시 전극쌍 그룹 Ⅱ 중 어느 하나가 벽 전압 조정 기간(소거 기간 및 초기화 기간)에 해당할 때는 기입 동작을 정지한다. 이것은 소거 기간 및 초기화 기간은 벽 전압을 소거하는 것 뿐만아니라, 다음 기입 기간의 기입 동작에 대비하여, 데이터 전극 상의 벽 전압을 조정하는 기간이기도 하기 때문에, 데이터 전극의 전압을 고정해 두는 편이 좋기 때문이다.
제 1 표시 전극쌍 그룹 I의 SF2에 있어서의 초기화 기간 종료 후, 제 2 표시 전극쌍 그룹 Ⅱ에서는 SF1에 있어서의 기입 동작을 재개한다. 그리고, 제 2 표시 전극쌍 그룹 Ⅱ의 SF1에 있어서의 기입 동작 종료 후, 제 1 표시 전극쌍 그룹 I에서는 SF2에 있어서의 기입 동작을 시작함과 아울러, 제 2 표시 전극쌍 그룹 Ⅱ에서는 SF1에 있어서의 유지 기간을 시작한다.
제 2 표시 전극쌍 그룹 Ⅱ에서는 SF1에 있어서의 유지 기간이 종료하면 소거 기간으로 옮겨서, 유지 기간에 방전한 방전 셀에 대해서 소거 방전을 발생시킨다. 소거 기간 종료 후에는 SF2에 있어서의 초기화 기간을 시작하고, 다음 기입 동작을 위한 초기화 방전을 발생시킨다.
상술한 바와 같이, 제 1 표시 전극쌍 그룹 I에서는 제 2 표시 전극쌍 그룹 Ⅱ의 벽 전압 조정 기간, 즉 소거 기간 및 초기화 기간의 사이, 기입 동작을 정지한다. 그리고, 제 2 표시 전극쌍 그룹 Ⅱ의 SF2에 있어서의 초기화 기간 종료 후, 제 1 표시 전극쌍 그룹 I에서는 SF2에 있어서의 기입 동작을 재개한다.
이렇게 해서, 전체 셀 초기화 기간으로부터 제 1 표시 전극쌍 그룹 I의 SF7에 있어서의 기입 기간 종료까지, 상기의 제 1 구동 방식에 있어서의 동작을 반복한다.
제 1 표시 전극쌍 그룹 I의 SF7에 있어서의 기입 기간 종료 후, SF7의 유지 기간과 이 유지 기간과 다음 서브필드의 기입 기간의 사이의 벽 전압 조정 기간(SF7의 소거 기간+SF8의 초기화 기간)을 비교한다. 도 3의 경우에는, SF7의 유지 기간 쪽이 짧기 때문에, 제 2 구동 방식을 선택한다. 따라서, 제 2 표시 전극쌍 그룹 Ⅱ의 SF7에 있어서의 기입 기간이 종료하는 것을 기다려서, 제 1 표시 전극쌍 그룹 I 및 제 2 표시 전극쌍 그룹 Ⅱ의 사이에서, SF7의 유지 기간을 동기화시키기 시작한다. 그리고, SF7~SF10의 유지 기간은 벽 전압 조정 기간보다 짧기 때문에, SF7의 유지 기간부터 SF10의 소거 기간 종료까지 제 2 구동 방식이 선택되고, 1필드가 종료한다.
<PDP(10)의 구동 전압 파형이 상세와 그 동작>
도 5는 본 발명의 실시예 1에 있어서의 PDP(10)의 각 전극에 인가하는 구동 전압의 파형도이다. 상술한 바와 같이, 본 실시예 1에 있어서는 1필드의 최초의 서브필드(SF1)에, 모든 방전 셀에서 초기화 방전을 발생시키는 전체 셀 초기화 기간을 마련하고 있다. 또한, 제 1 표시 전극쌍 그룹 I 및 제 2 표시 전극쌍 그룹 Ⅱ의 각 서브필드에 있어서의 유지 기간 후에, 유지 기간에 방전한 방전 셀에 대해서 소거 방전을 발생시키는 소거 기간과, 다음 서브필드에서 초기화 방전을 발생시키는 초기화 기간을 마련하고 있다. 한편, 도 5에서는 SF1을 제 1 구동 방식에 의한 구동, SF2을 제 2 구동 방식에 의한 구동으로 한 경우를 나타내고 있지만, 이것에 한정되는 것은 아니다.
도 5에 나타낸 바와 같이, 전체 셀 초기화 기간에서는 우선, 데이터 전극 D1~Dm 및 유지 전극 SU1~SU2160에 각각 0V를 인가한다. 주사 전극 SC1~SC2160에는 유지 전극 SU1~SU2160과 데이터 전극 D1~Dm에 대하여 방전 개시 전압 이하의 전압 V1부터 방전 개시 전압을 초과하는 전압 V2를 향해서 완만하게 상승하는 경사 파형 전압을 인가한다. 이 경사 파형 전압이 상승하는 동안, 주사 전극 SC1~SC2160과 유지 전극 SU1~SU2160의 사이, 및 주사 전극 SC1~SC2160과 데이터 전극 D1~Dm의 사이에, 미약한 초기화 방전이 발생한다. 이에 의해서, 주사 전극 SC1~SC2160 상에는 음의 벽 전압이 축적됨과 아울러, 데이터 전극 D1~Dm 상 및 유지 전극 SU1~SU2160 상에는 양의 벽 전압이 축적된다. 여기서, 전극 상의 벽 전압이란, 전극을 덮는 유전체층 상, 보호층 상, 형광체층 상 등에 축적된 벽 전하에 의해 생기는 전압을 나타낸다. 한편, 이 기간은 데이터 전극 D1~Dm에 전압 Vd를 인가할 수도 있다.
다음으로 데이터 전극 D1~Dm에 전압 0(V)을 인가하고, 유지 전극 SU1~SU2160에는 양의 전압 Ve1을 인가한다. 주사 전극 SC1~SC2160에는 유지 전극 SU1~SU2160과 데이터 전극 D1~Dm에 대해서 방전 개시 전압 이하가 되는 전압 V3부터 방전 개시 전압을 초과하는 전압 V4를 향해서 완만하게 하강하는 경사 파형 전압을 인가한다. 이 경사 파형 전압이 하강하는 동안, 주사 전극 SC1~SC2160과 유지 전극 SU1~SU2160의 사이, 및 주사 전극 SC1~SC2160과 데이터 전극 D1~Dm의 사이에서, 미약한 초기화 방전이 발생한다. 이에 의해서, 주사 전극 SC1~SC2160 상의 음의 벽 전압 및 유지 전극 SU1~SU2160 상의 양의 벽 전압이 약해짐과 아울러, 데이터 전극 D1~Dm 상의 양의 벽 전압은 기입 동작에 적합한 값으로 조정된다.
그 후, 주사 전극 SC1~SC2160에 전압 Vc을 인가하고, 모든 방전 셀에 대하여 초기화 방전을 행하는 초기화 동작을 종료한다.
전체 셀 초기화 기간 종료 후, 제 1 표시 전극쌍 그룹 I에서는 SF1에 있어서의 기입 기간을 시작한다. 이 기입은, 싱글 스캔 방식으로, 이하와 같이 1080라인에 순차적으로 기입을 행한다. 구체적으로는 유지 전극 SU1~SU1080에는 양의 전압 Ve2을 인가한다. 1번째 라인의 주사 전극 SC1에는 음의 전압 Va를 가진 주사 펄스를 인가함과 아울러, 발광시킬 방전 셀의 데이터 전극 Dk(k는 1~m 중 어느 하나)에는 양의 전압 Vd를 가지는 기입 펄스를 인가한다. 이 때, 데이터 전극 Dk과 주사 전극 SC1의 교차부의 전압차는 외부 인가 전압의 차(기입 펄스 전압 Vd-주사 펄스 전압 Va)에 데이터 전극 Dk 상의 벽 전압과 주사 전극 SC1상의 벽 전압의 차를 가산한 것이 되어, 방전 개시 전압을 초과한다. 이로써, 데이터 전극 Dk과 주사 전극 SC1 사이에서 방전이 시작되고, 이후에 유지 전극 SU1과 주사 전극 SC1의 사이의 방전으로 진전해서, 기입 방전이 발생한다. 그 결과, 주사 전극 SC1 상에는 양의 벽 전압이 축적되고, 유지 전극 SU1상 및 데이터 전극 Dk 상에는 음의 벽 전압이 축적된다.
한편, 기입 펄스 전압 Vd를 인가하지 않은 데이터 전극과 주사 전극 SC1의 교차부의 전압은 방전 개시 전압을 넘지 않기 때문에, 기입 방전은 발생하지 않는다.
다음으로 2번째 라인의 주사 전극 SC2에 주사 펄스 전압 Va를 인가함과 아울러, 발광시킬 방전 셀의 데이터 전극 Dk에 기입 펄스 전압 Vd를 인가한다. 이 때, 주사 펄스 전압 Va와 기입 펄스 전압 Vd가 동시에 인가된 2번째 라인의 방전 셀에서는 기입 방전이 발생하여, 기입 동작이 행해진다.
상기 기입 동작을 제 1 표시 전극쌍 그룹 I에 속하는 1080번째 라인의 방전 셀에 이르기까지 반복하여, 발광시킬 방전 셀에 대하여 선택적으로 기입 방전을 발생시켜서, 각 전극 상에 벽 전하를 형성한다.
제 1 표시 전극쌍 그룹 I의 기입 기간의 사이, 제 2 표시 전극쌍 그룹 Ⅱ에 속하는 주사 전극 SC1081~SC2160에는 전압 Vc이, 유지 전극 SU1081~SU2160에는 전압 Ve1이, 각각 인가된 채로, 방전이 발생하지 않는 휴지 기간이 된다.
SF1에 있어서의 1080번째 라인의 주사 전극 SC1080으로의 기입 동작 종료 후, SF1의 유지 기간과, 이 유지 기간과 다음 서브필드의 기입 기간 사이의 벽 전압 조정 기간(SF1의 소거 기간+SF2의 초기화 기간)을 비교한다. 예컨대, SF1의 유지 펄스가 90발이라고 하면, SF1의 유지 기간은 90×5㎲=450㎲, 벽 전압 조정 기간(SF1의 소거 기간+SF2의 초기화 기간)은 150㎲이고, SF1의 유지 기간 쪽이 길다. 따라서, 제 1 구동 방식을 선택하여, 제 1 표시 전극쌍 그룹 I에서는 SF1에 있어서의 유지 기간을, 제 2 표시 전극쌍 그룹 Ⅱ에서는 SF1에 있어서의 기입 기간을, 동시에 시작한다.
제 1 표시 전극쌍 그룹 I의 SF1에 있어서의 유지 기간에는, 주사 전극 SC1~SC1080 및 유지 전극 SU1~SU1080에, 예컨대 90발의 유지 펄스를 교대로 인가하여, 기입 방전을 행한 방전 셀을 발광시킨다. 유지 기간의 구체적인 동작은 이하와 같다.
우선, 주사 전극 SC1~SC1080에 양의 전압 Vs를 가진 유지 펄스를 인가함과 아울러, 유지 전극 SU1~SU1080에 0V를 인가한다. 이 때, 기입 방전을 발생시킨 방전 셀에서는 주사 전극 SCi(i는 1~1080 중 어느 하나)와 유지 전극 SUi(i는 1~1080 중 어느 하나)의 전압차가, 유지 펄스 전압 Vs에 주사 전극 SCi 상의 벽 전압과 유지 전극 SUi 상의 벽 전압과의 차를 가산한 것으로 되어, 방전 개시 전압을 초과한다. 이로써, 주사 전극 SCi와 유지 전극 SUi의 사이에서 유지 방전이 발생하여, 방전 가스를 여기한다. 여기된 방전 가스가 안정 상태로 천이할 때에 발생한 자외선에 의해 형광체층(35)이 발광한다. 그 결과, 주사 전극 SCi 상에는 음의 벽 전압이 축적되고, 유지 전극 SUi 상에는 양의 벽 전압이 축적된다.
한편, 기입 기간에 있어서, 기입 방전을 발생시키지 않은 방전 셀에서는 유지 방전은 발생하지 않고, 초기화 기간의 종료시의 각 전극 상의 벽 전압이 유지된다.
다음으로 주사 전극 SC1~SC1080에 0V를 인가하고, 유지 전극 SU1~SU1080에 양의 유지 펄스 전압 Vs를 인가한다. 이 때, 유지 방전을 발생시킨 방전 셀에서는 유지 전극 SUi와 주사 전극 SCi의 전압차가 방전 개시 전압을 초과하기 때문에, 다시 유지 전극 SUi와 주사 전극 SCi의 사이에서 유지 방전이 발생한다. 그 결과, 유지 전극 SUi 상에는 음의 벽 전압이 축적되고, 주사 전극 SCi 상에는 양의 벽 전압이 축적된다.
이후 마찬가지로, 주사 전극 SC1~SC1080과 유지 전극 SU1~SU1080에 교대로 유지 펄스 전압 Vs를 인가하여, 주사 전극 SC1~SC1080과 유지 전극 SU1~SU1080의 사이에 전위차를 인가함으로써, 기입 기간에 있어서 기입 방전을 발생시킨 방전 셀에서, 유지 방전이 계속하여 행해진다.
유지 기간 종료 후의 소거 기간에는 주사 전극 SC1~SC1080과 유지 전극 SU1~SU1080의 사이에, 이른바 세폭 펄스 형상의 전압차를 인가하여, 데이터 전극 Dk 상의 양의 벽 전압을 남긴 채로, 주사 전극 SCi 상 및 유지 전극 SUi 상의 벽 전압을 소거한다. 본 실시예 1에서는 주사 전극 SC1~SC1080에 전압 Vs를 인가한 후 바로 유지 전극 SU1~SU1080에 전압 Ve1을 인가함으로써 소거 방전을 실현하고 있다.
소거 기간 종료 후, 제 1 표시 전극쌍 그룹 I에서는 SF2에 있어서의 초기화 기간을 시작한다. 유지 전극 SU1~SU1080에는 양의 전압 Ve1을 인가하고, 주사 전극 SC1~SC1080에는 전압 Vs에서 전압 V4을 향해서 완만하게 하강하는 경사 파형 전압을 인가한다. 이 경사 파형 전압이 하강하는 동안, 주사 전극 SC1~SC1080과 유지 전극 SU1~SU1080의 사이, 및 주사 전극 SC1~SC1080과 데이터 전극 D1~Dm의 사이에서, 미약한 초기화 방전이 발생한다. 이로써, 주사 전극 SC1~SC1080 상의 음의 벽 전압 및 유지 전극 SU1~SU1080 상의 양의 벽 전압이 약해짐과 아울러, 데이터 전극 D1~Dm 상의 양의 벽 전압은 기입 동작에 적합한 값으로 조정된다.
그 후, 주사 전극 SC1~SC1080에 전압 Vc을 인가하여, SF1로 유지 방전한 방전 셀에 대하여 초기화 방전을 행하는 초기화 동작을 종료한다.
제 2 표시 전극쌍 그룹 Ⅱ의 SF1에 있어서의 기입 기간에서는 유지 전극 SU1081~SU2160에 양의 전압 Ve2을 인가한다. 제 2 표시 전극쌍 그룹 Ⅱ의 1번째 라인이 되는 주사 전극 SC1081에는 음의 전압 Va를 가지는 주사 펄스를 인가함과 아울러, 발광시킬 방전 셀의 데이터 전극 Dk(k는 1~m 중 어느 하나)에는 양의 전압 Vd를 가지는 기입 펄스를 인가한다. 이 때, 데이터 전극 Dk과 주사 전극 SC1081의 교차부의 전압차는 외부 인가 전압의 차(기입 펄스 전압 Vd-주사 펄스 전압 Va)에 데이터 전극 Dk 상의 벽 전압과 주사 전극 SC1081 상의 벽 전압의 차를 가산한 것으로 되어, 방전 개시 전압을 초과한다. 이로써, 데이터 전극 Dk과 주사 전극 SC1081의 사이에서 방전이 시작되고, 이후에 유지 전극 SU1081과 주사 전극 SC1081의 사이의 방전으로 진전하여, 기입 방전이 발생한다. 그 결과, 주사 전극 SC1081 상에는 양의 벽 전압이 축적되고, 유지 전극 SU1081 상 및 데이터 전극 Dk 상에는 음의 벽 전압이 축적된다.
다음으로 제 2 표시 전극쌍 그룹 Ⅱ의 2번째 라인이 되는 주사 전극 SC1082에 주사 펄스 전압 Va를 인가함과 아울러, 발광시킬 방전 셀의 데이터 전극 Dk에 기입 펄스 전압 Vd를 인가한다. 이 때, 주사 펄스 전압 Va와 기입 펄스 전압 Vd가 동시에 인가된 1082번째 라인(제 2 표시 전극쌍 그룹 Ⅱ에서의 2번째 라인)의 방전 셀에서는 기입 방전이 발생하여, 기입 동작이 행해진다.
상기 기입 동작을 제 2 표시 전극쌍 그룹 Ⅱ에 속하는 2160번째 라인의 방전 셀에 이르기까지 반복하여, 발광시킬 방전 셀에 대하여 선택적으로 기입 방전을 발생시켜서, 각 전극 상에 벽 전하를 형성한다.
상술한 바와 같이, 본 실시예 1에서는 제 1 표시 전극쌍 그룹 I와 제 2 표시 전극쌍 그룹 Ⅱ 중 어느 하나가, 벽 전압 조정 기간(소거 기간 및 초기화 기간)에 해당할 때는 기입 동작을 정지한다. 이것은 벽 전압 조정 기간(소거 기간 및 초기화 기간)은 벽 전압을 소거할 뿐만 아니라, 다음 기입 기간의 기입 동작에 대비하여, 데이터 전극 상의 벽 전압을 조정하는 기간이기도 하기 때문에, 데이터 전극의 전압을 고정해 두는 편이 좋기 때문이다. 따라서, 제 1 표시 전극쌍 그룹 I의 SF2에 있어서의 초기화 기간이 종료하는 것을 기다려서, 제 2 표시 전극쌍 그룹 Ⅱ에서는 SF1에 있어서의 기입 동작을 재개하고, 2160번째 라인의 방전 셀에 이르기까지 상기 동작을 반복한다.
SF2에 있어서의 초기화 기간을 종료한 제 1 표시 전극쌍 그룹 I의 기입 기간에는, SF1의 기입 기간과 마찬가지로 유지 전극 SU1~SU1080에는 양의 전압 Ve2을 인가한다. 주사 전극 SC1~SC1080에는 주사 펄스 전압 Va를 순차적으로 인가함과 아울러, 발광시킬 방전 셀의 데이터 전극 Dk에는 기입 펄스 전압 Vd를 인가한다. 이로써, 1~1080번째 라인의 방전 셀로 기입 동작이 행해진다.
상기 제 1 표시 전극쌍 그룹 I의 SF2에 있어서의 기입 기간과 동시에, 제 2 표시 전극쌍 그룹 Ⅱ에서는 SF1에 있어서의 유지 기간을 시작한다. 구체적으로는 주사 전극 SC1081~SC2160 및 유지 전극 SU1081~SU2160에, 예컨대 90발의 유지 펄스를 교대로 인가하여, 기입 방전을 한 방전 셀을 발광시킨다. 유지 기간 종료 후에는 소거 기간, 소거 기간 종료 후에는 SF2에 있어서의 초기화 기간을 순차적으로 시작한다.
상술한 바와 같이, 제 2 표시 전극쌍 그룹 Ⅱ가 벽 전압 조정 기간(소거 기간 및 초기화 기간)에 해당할 때, 제 1 표시 전극쌍 그룹 I에서는 SF2에 있어서의 기입 동작을 정지한다. 제 2 표시 전극쌍 그룹 Ⅱ의 SF2에 있어서의 초기화 기간 종료 후, 제 1 표시 전극쌍 그룹 I에서는 SF2에 있어서의 기입 동작을 재개하여, 1080번째 라인의 방전 셀에 이르기까지, 상기 동작을 반복한다.
한편, 제 2 표시 전극쌍 그룹 Ⅱ의 유지 기간, 소거 기간, 및 초기화 기간의 상세한 동작에 대해서는 제 1 표시 전극쌍 그룹 I와 마찬가지기 때문에, 설명을 생략한다.
제 1 표시 전극쌍 그룹 I의 SF2에 있어서의 주사 전극 SC1~SC1080에의 기입 동작 종료 후, SF2의 유지 기간과, 이 유지 기간과 다음 서브필드의 기입 기간의 사이의 벽 전압 조정 기간(SF2의 소거 기간+SF3의 초기화 기간)을 비교한다. 예컨대, SF2의 유지 펄스가 9발이라고 하면, SF2의 유지 기간은 9×5㎲=45㎲, 벽 전압 조정 기간(SF2의 소거 기간+SF3의 초기화 기간)은 150㎲으로, SF2의 유지 기간 쪽이 짧다. 따라서, 제 2 구동 방식을 선택하여, 제 2 표시 전극쌍 그룹 Ⅱ에서는 SF2에 있어서의 기입 기간을 속행한다.
제 2 표시 전극쌍 그룹 Ⅱ의 SF2에 있어서의 기입 동작이 2160번째 라인의 방전 셀까지 종료한 후, 모든 방전 셀에 대하여 일제히 유지 기간을 시작한다. 즉, 주사 전극 SC1~SC2160 및 유지 전극 SU1~SU2160에, 9발의 유지 펄스를 교대로 인가하여, 기입 방전을 행한 방전 셀을 발광시킨다.
유지 기간 종료 후의 소거 기간에는, 주사 전극 SC1~SC2160과 유지 전극 SU1~SU2160의 사이에, 이른바 세폭 펄스 형상의 전압차를 주고, 데이터 전극 Dk 상의 양의 벽 전압을 남긴 채로, 주사 전극 SCi 상 및 유지 전극 SUi 상의 벽 전압을 소거한다.
소거 기간 종료 후, SF3에 있어서의 초기화 기간을 시작한다. 유지 전극 SU1~SU2160에, 양의 전압 Ve1을 인가하여, 주사 전극 SC1~SC2160에는 전압 Vs부터 전압 V4를 향해서 완만하게 하강하는 경사 파형 전압을 인가한다. 이 경사 파형 전압이 하강하는 사이, 주사 전극 SC1~SC2160과 유지 전극 SU1~SU2160의 사이, 및 주사 전극 SC1~SC2160과 데이터 전극 D1~Dm의 사이에서, 미약한 초기화 방전이 발생한다. 이로써, 주사 전극 SC1~SC2160 상의 음의 벽 전압 및 유지 전극 SU1~SU2160 상의 양의 벽 전압이 약해짐과 아울러, 데이터 전극 D1~Dm 상의 양의 벽 전압은 기입 동작에 적합한 값으로 조정된다.
그 후, 주사 전극 SC1~SC2160에 전압 Vc을 인가하여, SF2로 유지 방전한 방전 셀에 대하여 초기화 방전을 행하는 초기화 동작을 종료한다.
이후 마찬가지로, 제 1 표시 전극쌍 그룹 I의 SF3에 있어서의 기입 기간을 시작하고, SF3의 유지 기간과, 이 유지 기간과 다음 서브필드의 기입 기간의 사이의 벽 전압 조정 기간(SF3의 소거 기간+SF4의 초기화 기간)을 비교하여, 제 1 구동 방식 또는 제 2 구동 방식 중 어느 한쪽을 선택한다. 마지막 SF10에서는 제 2 구동 방식을 선택하고, 1필드의 기간을 종료한다.
한편, 도시하지 않고 있지만, 다음 필드의 전체 셀 초기화 기간에 있어서의 방전을 보다 안정화시키기 위해서, SF10의 소거 기간과 SF1의 전체 셀 초기화 기간 사이에, 초기화 기간을 마련해도 된다.
또한, 전압 Ve2과 전압 Ve1은 가까운 전압이기 때문에, 구동 회로의 간소화를 위해서 Ve2를 Ve1로 치환해도 된다.
이와 같이, 본 실시예 1에 있어서는 1필드에 포함되는 복수의 서브필드마다, 유지 기간과, 이 유지 기간과 다음 서브필드의 기입 기간의 사이의 벽 전압 조정 기간(소거 기간+초기화 기간)을 비교하여, 제 1 구동 방식 또는 제 2 구동 방식 중 어느 하나를 선택 가능하게 함으로써, 구동 시간의 단축을 도모할 수 있다.
<변형예>
도 6은 본 발명의 실시예 1에 있어서의 램프 형상의 소거 파형을 인가하는 경우의 구동 전압의 파형도이다. 도 6에 나타낸 바와 같이, 주사 전극 SCi에 대하여, 소거 기간에 전압 V5까지 완만하게 상승하는 경사 파형 전압을 인가하고, 다음 초기화 기간에 전압 V4까지 완만하게 하강하는 경사 파형 전압을 인가한다. 이 방법에 의하면, 소거 기간에 필요한 시간은 도 5보다 증가하지만, 각 전극 상의 벽 전압을 더 정밀도 좋게 제어하여, 다음 서브필드에서의 기입 방전을 미소화하여, 방전 셀 사이의 방전 크로스 토크를 억제할 수 있다.
도 7은 본 발명의 실시예 1에 있어서의 다른 구동 전압 파형의 서브필드 구성도이다. 도 3에서는 SF1~SF10마다 유지 펄스 수가 감소해 가는 내림차순이지만, 도 7에는 마지막 SF10는 유지 펄스 수가 최소로 변함없지만, SF1~SF9에서는 유지 펄스 수(유지 기간)가 서브필드마다 증가해가는 오름차순으로 되어 있다. 이 방법에 의해서 얻어지는 효과를 이하에 설명한다.
원래, 플라즈마 디스플레이는 초기화 방전하고 나서 다음 기입 방전까지 대기하는 시간이 길면 길수록, 초기화 방전에 축적된 벽 전하가 소멸하여, 기입 불량이 발생하기 쉽게 되기 때문에, 초기화 방전하고 바로 기입 방전을 행하는 쪽이 좋다. 유지 펄스 수가 내림차순이면, 휘도 가중이 큰 서브필드에서는 바로 기입 방전이 행해지지만, 휘도 가중이 작은 서브필드에서는 기입 방전까지 대기 시간이 길어서, 기입 불량이 발생하기 쉽게 된다. 한편, 도 7과 같이, 유지 펄스 수를 오름차순으로 하면, 휘도 가중이 작은 서브필드가 초기화 방전하고 바로 기입 방전할 수 있기 때문에, 안정되게 기입 방전을 행할 수 있다.
또한, 도 7에서는 휘도 가중이 큰 (유지 펄스 수가 많은) 서브필드가 점등할 때에는 반드시 휘도 가중이 작은 (유지 펄스 수가 적은) 서브필드를 하나 이상 점등하도록, 서브필드 신호 처리를 행한다. 이 방법에 의하면, 휘도 가중이 큰 서브필드도, 휘도 가중이 작은 서브필드도, 초기화 방전하고 바로 기입 방전을 행할 수 있기 때문에, 안정되게 기입 방전을 행할 수 있다.
한편, 도 3 및 도 7에 나타낸 바와 같이, 가장 점등할 가능성이 높은, 휘도 가중이 최소가 되는 서브필드를 마지막 SF10에 배치한 것은 (1) 구동 시간을 단축하기 때문에, (2) 최저 휘도는 점등 불량이 일어나더라도 눈에 띄지 않기 때문에, (3) SF10 직후에 전체 셀 초기화 기간을 마련함으로써 저 계조 특성을 향상시키기 위해서 구동 마진을 삭감해서 최저 휘도를 낮추는 수단을 사용할 수 있기 때문이다.
이상과 같이, 전체 셀 초기화 기간 직전에 (P(P는 정수)번째의 1필드 전체 셀 초기화 기간으로 한 경우, P-1번째의 1필드에 있어서의 마지막 서브필드 SFM에), 휘도 가중 최소의 서브필드를 배치하는 서브필드 구성은 종래부터 존재하고 있었다. 그러나, 종래는 최초의 SF1에 휘도 가중 최소의 서브필드를 배치하는 데 반해서, 도 7은 마지막 SF10에 배치하고 있다. 이 방법에 의하면, 종래보다 전체 셀 초기화 방전하고 나서 휘도 가중 최소의 서브필드의 기입 방전까지의 대기 시간이 단축되어, 휘도 가중 최소의 서브필드의 기입 방전을 안정되게 행할 수 있다.
도 8은 본 발명의 실시예 1에 있어서의 다른 구동 전압 파형의 서브필드 구성도이다. 도 3과 도 7에서는 유지 기간 직후에 소거 기간을 마련한 경우를 나타내었지만, 도 8에서는 기입 기간 직전으로 소거 기간과 초기화 기간을 마련한 경우를 나타내고 있다. 이 방법에 의하면, 초기화 방전하고 나서 다음 기입 방전까지의 대기 시간이 단축되어, 기입 방전을 안정되게 행할 수 있다.
도 9는 본 발명의 실시예 1에 있어서의 다른 구동 전압 파형의 서브필드 구성도이다. 도 9에서는 도 8과 마찬가지로 기입 기간 직전으로 소거 기간과 초기화 기간을 마련하고, 또한, 제 1 표시 전극쌍 그룹 I가 소거 기간과 초기화 기간일 때에 제 2 표시 전극쌍 그룹 Ⅱ에서 유지 동작을 행하고, 제 2 표시 전극쌍 그룹 Ⅱ가 소거 기간과 초기화 기간일 때에 제 1 표시 전극쌍 그룹 I에서 유지 동작을 행한다. 한편, 유지 동작을 행하는 기간은 다른 표시 전극쌍 그룹이 소거 기간과 초기화 기간 중 어느 하나의 기간이어도 된다. 이 방법에 의하면, 1필드에 더 유지 펄스 수를 증가시킬 수 있기 때문에, 휘도나 계조성을 더 향상시킬 수 있다.
도 10은 본 발명의 실시예 1에 있어서의 다른 구동 전압 파형의 서브필드 구성도이다. PDP는 전체 셀 초기화 방전 후의 어드레스 방전이 강하고, 방전 셀 사이에서 방전 크로스 토크가 발생하기 쉽다고 하는 과제를 갖고 있다. 그래서, 도 10에서는 도 7에 있어서의 최초의 SF1와 마지막 SF10의 휘도 가중을 교체하여, 최초의 SF1를 휘도 가중 최소의 서브필드, 마지막 SF10를 2번째로 휘도 가중이 작은 서브필드로 하고 있다. 이러한 서브필드 구성으로 해서, 또한 SF2 이후를 점등할 때에 SF1를 반드시 점등함으로써(환언하면, 0계조 이외에는 모두 SF1를 점등), 저휘도 계조의 표현력의 저하를 최소한으로 하면서 방전 셀 사이의 방전 크로스 토크를 억제할 수 있다. 한편, 이 방법에 도 8이나 도 9의 방법을 적용할 수도 있다.
또한, 도 3, 도 7~도 9에 나타낸 바와 같이, 1필드 중 각 서브필드 SF1~SF10의 유지 기간을, 단순한 오름차순 혹은 내림차순으로 할지, 혹은 마지막 SF10에 휘도 가중 최소의 서브필드를 배치하고 그 이외의 SF1~SF9는 오름차순으로 하는 배치 방법 외에, 1필드 중에서 오름차순이 2회 행해지는 경우(이하, 2회 오름차순이라고 부른다)나 내림차순이 2회 실시되는 경우(이하, 2회 내림차순이라고 부른다)이어도 된다. 이로써, 전체 셀 초기화 방전하고 나서 각 서브필드의 기입 방전까지의 대기 시간이 균일화되어, 각 서브필드의 기입 방전의 안정화를 기대할 수 있다.
예컨대, 2회 오름차순의 예로서, 각 서브필드의 유지 펄스의 수가 최초의 SF1부터 마지막 SF10의 순서로, 「1」, 「2」, 「4」, 「11」, 「22」, 「44」, 「5」, 「7」, 「20」, 「42」가 된다. 또한, 이 경우, 첫번째의 오름차순의 배열의 최초(첫번째 오름차순의 배열 중에서 휘도 가중 최소)가 되는 SF1와, 두번째의 오름차순의 배열의 최초(두번째의 오름차순의 배열 중에서 휘도 가중 최소)가 되는 SF7를 상시 점등(단, 0계조 즉, 전체 흑 표시 이외의 화면으로 실시하도록 함)하도록 할 수도 있다.
또한, 2회 오름차순 이외의 예로서, 마지막 SF10를 휘도 가중 최소의 서브필드로 해도 된다. 상기의 예를 이용하면, 각 서브필드의 유지 펄스의 수가, 최초의 SF1부터 마지막 SF10의 순서로, 「2」, 「4」, 「11」, 「22」, 「44」, 「5」, 「7」, 「20」, 「42」, 「1」이 된다. 또한, 이 경우, 두번째의 오름차순의 배열 중에서 2번째로 휘도 가중이 작은 서브필드인 SF7를 상시 점등하도록 할 수도 있다.
또한, 2회 내림차순의 예로서, 각 서브필드의 유지 펄스의 수가 최초의 SF1로부터 마지막 SF10의 순서로, 「44」, 「22」, 「11」, 「4」, 「2」, 「1」, 「42」, 「20」, 「7」, 「5」가 된다.
<플라즈마 디스플레이 장치(100)의 구성>
도 11은 본 발명의 실시예 1에 있어서의 플라즈마 디스플레이 장치(100)의 회로 블록도이다. 도 11에 나타낸 바와 같이, 본 실시예 1에 있어서의 플라즈마 디스플레이 장치(100)는 PDP(10), 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43a, 43b), 유지 전극 구동 회로(44a, 44b), 타이밍 발생 회로(45), 구동 방식 선택 회로(46), 및 각 회로 블록에 필요한 전원을 공급하는 전원 회로(도시 생략)를 구비하고 있다. 한편, 본 발명에 따른 제어 회로는 화상 신호 처리 회로(41), 타이밍 발생 회로(45), 구동 방식 선택 회로(46)에 의해 실현된다.
화상 신호 처리 회로(41)는 입력된 화상 신호를, 타이밍 발생 회로(45)로부터의 타이밍 신호에 기초해서, 서브필드마다의 발광·비발광을 나타내는 화상 데이터로 변환한다. 데이터 전극 구동 회로(42)는 데이터 전극 D1~Dm 각각에 기입 펄스 전압 Vd 또는 0V를 인가하기 위한 M개의 스위치를 구비하고 있어서, 화상 신호 처리 회로(41)로부터 출력된 화상 데이터를 각 데이터 전극 D1~Dm에 대응하는 기입 펄스로 변환하여, 각 데이터 전극 D1~Dm에 인가한다.
구동 방식 선택 회로(46)는 화상 신호 처리 회로(41)로부터 송신된 각 서브필드의 유지 펄스 수에 기초해서 각 서브필드의 유지 기간을 연산하여 출력하는 연산부(도시 생략)와, 1필드 중에 포함되는 복수의 서브필드의 순서로, 상기 연산부에 의해 출력된 유지 기간과, 이 유지 기간과 다음 서브필드의 기입 기간 사이의 벽 전압 조정 기간(소거 기간+초기화 기간)을 비교하여, 서브필드마다의 구동 방식으로서 제 1 구동 방식 또는 제 2 구동 방식 중 어느 한쪽을 선택하는 선택부(도시 생략)를 갖는다.
타이밍 발생 회로(45)는 수평 동기 신호, 수직 동기 신호 및 구동 방식 선택 정보에 기초해서, 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43a, 43b), 유지 전극 구동 회로(44a, 44b)의 동작을 제어하는 각종의 타이밍 신호를 발생하여, 각 회로에 송신한다. 구체적으로는 타이밍 발생 회로(45)는 수직 동기 신호 V부터 일정 시간 경과한 시점에 필드 개시 신호를 생성하고, 이 필드 개시 신호를 기점으로 각 서브필드의 초기화 기간, 기입 기간, 유지 기간, 소거 기간의 개시를 지시하는 타이밍 신호를 생성한다. 또한, 각 기간의 개시를 지시하는 타이밍 신호를 기점으로 해서 클록을 카운트함으로써 각 구동 회로(41, 42, 43a, 43b, 44a, 44b)에, 펄스 발생의 타이밍을 지시하는 타이밍 신호를 생성하여 공급한다.
주사 전극 구동 회로(43a)는 타이밍 발생 회로(45)로부터 송신된 타이밍 신호에 기초해서, 제 1 표시 전극쌍 그룹 I의 주사 전극 SC1~SC1080을 구동하고, 주사 전극 구동 회로(43b)는 타이밍 발생 회로(45)로부터 송신된 타이밍 신호에 기초해서, 제 2 표시 전극쌍 그룹 Ⅱ의 주사 전극 SC1081~SC2160을 구동한다. 또한, 유지 전극 구동 회로(44a)는 타이밍 발생 회로(45)로부터 공급된 타이밍 신호에 기초해서, 제 1 표시 전극쌍 그룹 I의 유지 전극 SU1~SU1080을 구동하고, 유지 전극 구동 회로(44b)는 타이밍 발생 회로(45)로부터 공급된 타이밍 신호에 기초해서, 제 2 표시 전극쌍 그룹 Ⅱ의 유지 전극 SU1081~SU2160을 구동한다.
도 12는 본 발명의 실시예 1에 있어서의 플라즈마 디스플레이 장치(100)의 주사 전극 구동 회로(43a)의 회로도이다. 도 12에 나타낸 바와 같이, 본 실시예 1에 있어서의 플라즈마 디스플레이 장치(100)의 주사 전극 구동 회로(43a)는 유지 펄스 발생 회로(50), 초기화 펄스 발생 회로(60), 주사 펄스 발생 회로(70)를 구비하고 있다. 한편, 주사 전극 구동 회로(43b)는 주사 전극 구동 회로(43a)와 같은 구성이기 때문에, 설명을 생략한다.
유지 펄스 발생 회로(50)는 주사 전극 SC1~SC1080에 유지 펄스를 인가하는 회로로, 전력 회수부(50a)를 구성하는 전력 회수용 콘덴서(C51), 스위칭 소자(Q51, Q52), 역류 방지용 다이오드(D51, D52), 공진용 인덕터(L51), 전압 클램프부를 구성하는 스위칭 소자(Q55, Q56)를 갖는다.
전력 회수부(50a)에서는, 표시 전극쌍(24)인 주사 전극(22)과 유지 전극(23) 사이의 전극간 용량(C)과 인덕터(L51)를 LC 공진시켜, 유지 펄스의 상승 및 하강을 행한다. 유지 펄스의 상승 시에는 전력 회수용 콘덴서(C51)에 축적되어 있는 전하를, 스위칭 소자(Q51), 다이오드(D51) 및 인덕터(L51)를 통해서, 전극간 용량(C)으로 이동시킨다. 유지 펄스의 하강 시에는 전극간 용량(C)에 축적된 전하를, 인덕터(L51), 다이오드(D52) 및 스위칭 소자(Q52)를 통해서, 전력 회수용 콘덴서(C51)로 되돌린다. 이와 같이, 전력 회수부(50a)는 전원으로부터 전력을 공급받지 않고, LC 공진에 의해서 표시 전극쌍(24)의 구동을 행할 수 있기 때문에, 이상적으로는 소비 전력이 0이 된다. 한편, 전력 회수용 콘덴서(C51)는 전극간 용량(C)과 비교해서 충분히 큰 용량을 가져서, 전력 회수부(50a)의 전원으로서 동작하도록, 유지 펄스 전압 Vs의 거의 절반(Vs/2)이 충전되어 있다.
한편, 전력 회수부(50a)는 표시 전극쌍 그룹마다 마련할 필요없이, 하나여도 된다. 단, 유지 펄스의 상승 및 하강은 LC 공진시켜서 행하고 있기 때문에, 제 1 구동 방식에 의한 유지 기간과 제 2 구동 방식에 의한 유지 기간에는, PDP(10)의 전극간 용량(C)이 다르다는 점을 고려해서, 제 2 구동 방식의 서브필드에서는 제 1 구동 방식의 서브필드에 비교해서 유지 펄스의 상승과 하강 시간이 길어지도록, 타이밍 발생 회로(45)를 조정한다. 구체적으로는 표시 전극쌍 그룹의 수를 N이라고 했을 때, 제 2 구동 방식의 상승 시간은 제 1 구동 방식의 상승 시간의 약 √N배로 하면 된다. 하강 시간도 마찬가지로, 제 2 구동 방식은 제 1 구동 방식의 약 √N배로 하면 된다.
전압 클램프부에서는 스위칭 소자(Q55)를 통해서 구동할 표시 전극쌍(24)을 전원에 접속하여, 유지 펄스 전압 Vs으로 클램프한다. 또한, 스위칭 소자(Q56)를 통해서 구동할 표시 전극쌍(24)을 접지하여, 0V로 클램프한다. 따라서, 전압 클램프부에 의한 전압 인가시의 임피던스는 작아서, 강한 유지 방전에 의한 큰 방전 전류를 안정되게 흘리는 것이 가능하다.
이와 같이, 유지 펄스 발생 회로(50)에서는 스위칭 소자(Q51, Q52, Q55, Q56)를 제어함으로써, 주사 전극 SC1~SC1080에 유지 펄스 전압 Vs를 인가한다. 한편, 상기 스위칭 소자는 MOSFET나 IGBT 등의, 일반적으로 알려진 소자를 이용해서 구성할 수 있다. 또한, 유지 펄스 발생 회로(50)는 표시 전극쌍 그룹마다 2분할할 필요없이, 하나로 합해도 된다.
초기화 펄스 발생 회로(60)는 초기화 기간에 있어서, 주사 전극 SC1~SC1080에 완만하게 상승하는 경사 파형 전압을 인가하기 위한 미러 적분 회로(61)와, 완만하게 하강하는 경사 파형 전압을 인가하기 위한 미러 적분 회로(62)와, 스위칭 소자(Q63, Q64)를 구비하고 있다. 스위칭 소자(Q63, Q64)는 분리 스위치로, 유지 펄스 발생 회로(50) 및 초기화 펄스 발생 회로(60)를 구성하는 스위칭 소자의 기생 다이오드를 통해서 전류가 역류하는 것을 방지하기 위해서 마련되어 있다.
이러한 초기화 펄스 발생 회로(60)에 의해서, 양의 전압 V2 혹은 음의 전압 V4을 향하는 경사 파형 전압을 주사 전극 SC1~SC1080에 일괄해서 인가할 수 있다.
주사 펄스 발생 회로(70)는 필요에 따라 주사 펄스 전압 Va를 주사 전극 SC1~SC1080에 각각 인가하기 위한 스위칭 소자(Q71H1 및 Q71L1~Q71H1080 및 Q71L1080)을 갖는다(예컨대, 주사 전극 SC2에 인가하기 위한 스위칭 소자는 Q71H2 및 Q71L2이다). 주사 펄스 발생 회로(70)에서는, 주사 전극 SC1~SC1080에, 상술한 타이밍에 주사 펄스 전압 Va를 순차적으로 인가한다.
도 13은 본 발명의 실시예 1에 있어서의 플라즈마 디스플레이 장치(100)의 유지 전극 구동 회로(44a)의 회로도이다. 도 13에 나타낸 바와 같이, 본 실시예 1에 있어서의 플라즈마 디스플레이 장치(100)의 유지 전극 구동 회로(44a)는 유지 펄스 발생 회로(80), 일정 전압 발생 회로(90)를 구비하고 있다. 한편, 유지 전극 구동 회로(44b)는 유지 전극 구동 회로(44a)와 같은 구성이기 때문에, 설명을 생략한다.
유지 펄스 발생 회로(80)는 유지 전극 SU1~SU1080에 유지 펄스를 인가하는 회로로, 전력 회수부(80a)를 구성하는 전력 회수용 콘덴서(C81), 스위칭 소자(Q81, Q82), 역류 방지용 다이오드(D81, D82), 공진용 인덕터(L81), 전압 클램프부를 구성하는 스위칭 소자(Q85, Q86)를 갖는다. 한편, 유지 펄스 발생 회로(80)는 유지 펄스 발생 회로(50)와 같은 구성이기 때문에, 상세한 동작 설명은 생략한다.
일정 전압 발생 회로(90)는 스위칭 소자(Q91, Q92), 역류 방지용 다이오드(D91, D92)를 갖는다. 일정 전압 발생 회로(90)에서는 초기화 기간에 있어서, 스위칭 소자(Q91)와 역류 방지용 다이오드(D91)를 통해서, 양의 전압 Ve1을 유지 전극 SU1~SU1080에 인가한다. 또한, 기입 기간에 있어서, 스위칭 소자(Q92)와 역류 방지용 다이오드(D92)을 통해서, 양의 전압 Ve2을 유지 전극 SU1~SU1080에 인가한다.
한편, 본 실시예 1에서는 PDP(10)를 상하 방향으로 2분할하여, 2개의 표시 전극쌍 그룹으로 나눈 예를 설명했지만, 본 발명은 이에 한정되는 것이 아니라, 표시 전극쌍 그룹의 수는 유지 기간에 있어서 표시 전극쌍(24)에 인가하는 최대의 유지 펄스 수에 기초해서 정하는 것이 바람직하다.
(실시예 2)
도 14는 본 발명의 실시예 2에 있어서의 PDP(10)의 전극 배열도이다. 본 실시예 2에 있어서는 PDP(10)를 상하 방향으로 4분할하여, 4개의 표시 전극쌍 그룹으로 나누고, PDP(10)의 상부부터 차례로, 제 1 표시 전극쌍 그룹 I(주사 전극 SC1~SC540 및 유지 전극 SU1~SU540), 제 2 표시 전극쌍 그룹 Ⅱ(주사 전극 SC541~SC1080 및 유지 전극 SU541~SU1080), 제 3 표시 전극쌍 그룹 Ⅲ(주사 전극 SC1081~SC1620 및 유지 전극 SU1081~SU1620), 제 4 표시 전극쌍 그룹 Ⅳ(주사 전극 SC1621~SC2160 및 유지 전극 SU1621~SU2160)으로 한다.
도 15는 도 14에 대응한 본 발명의 실시예 2에 있어서의 구동 전압 파형의 서브필드 구성도이다. 도 15에 나타낸 바와 같이, 표시 전극쌍 그룹의 수를 늘림 으로써 유지 기간에 있어서 표시 전극쌍(24)에 인가하는 유지 펄스 수를 늘릴 수 있어서, PDP(10)의 발광 휘도를 높일 수 있다.
또한, 본 실시예 2에 있어서의 구동 방법은 소거 기간과 초기화 기간을 다음 서브필드의 기입 기간 직전으로 마련하고 있다. 또한, 제 1 구동 방식이 선택된 서브필드에 있어서, 초기화 기간 및 소거 기간을 제외한 기간에, 복수의 표시 전극쌍 그룹 중 어느 하나에 연속해서 기입 동작을 행하도록 구동한다. 이에 더해서, 유지 기간이 소거 기간 직전에 종료하도록, 기입 기간과 유지 기간의 사이에, 방전을 발생시키지 않는 기간을 마련하고 있다. 또한, 본 실시예 2에 있어서의 구동 방법은 제 1 구동 방식이 선택된 서브필드에 있어서, 소거 기간 또는 초기화 기간, 또는 소거 기간 및 초기화 기간에, 복수의 표시 전극쌍 그룹 중 어느 하나에서 유지 동작을 행하도록 구동한다. 이 방법에 의하면, 유지 방전으로 발생한 프라이밍을 이용해서 소거 방전을 행할 수 있어서, 안정된 소거 동작을 행할 수 있다.
(실시예 3)
실시예 1 및 2에서는 PDP(10)의 구동 방식을, 제 1 구동 방식과 제 2 구동 방식 사이에서 선택하는 구동 방식 선택 회로(46)를 구비하고 있지만, 본 발명의 실시예 3에서는 이 구동 방식 선택 회로(46)가 생략되어 있다. 그리고, 구동 방식 선택 회로(46) 대신에, 화상 신호 처리 회로(41)가 LUT(룩업 테이블)를 내장하고 있고, 이 LUT에, 개개의 서브필드를 제 1 구동 방식과 제 2 구동 방식 중 어느 방식으로 구동할지가 미리 기억되어 있다. 즉, 본 발명에 따른 제어 회로는 화상 신호 처리 회로(41), 타이밍 발생 회로(45)에 의해 실현된다. PDP(10)의 구동 방식을 제 1 구동 방식과 제 2 구동 방식 중 어느 것으로 할지는 실시예 1 및 2와 같은 기준에 의해서 결정된다. 또한, 본 실시예 3에서는 1필드 기간 동안에, 제 1 구동 방식으로 구동하는 서브필드와 제 2 구동 방식으로 구동하는 서브필드 양쪽을 포함하고 있다. 이러한 본 실시예 3에 의하면, 실시예 1 및 2에 비교해서, PDP(10)의 구동 제어가 간략화되어서, PDP(10)의 주변 회로의 구성이 간소화된다.
(실시예 4)
본 발명의 실시예 4는 각 서브필드의 유지 기간을 특정한 범위로 설정하는 형태를 예시하는 것이다.
구체적으로는 본 실시예 4에서는 표시 전극쌍 그룹의 수를 N, 모든 방전 셀에서 한 번의 기입 동작을 행하기 위해서 필요한 시간을 Tw라고 해서, 각 표시 전극쌍 그룹의 서브필드에 있어서의 유지 기간을, Tw×(N-1)/N 이하의 범위에서, 서브필드의 휘도 가중에 따라 설정한다. 환언하면, 본 실시예 4에서는 Ts(휘도 가중 최대인 서브필드의 유지 기간에 할당하는 시간)≤Tw×(N-1)/N인 부등식을 만족시키도록 유지 기간을 설정한다.
상기한 Tw는 패널 전체에 존재하는 복수의 표시 전극쌍에 대해서 순차적으로 기입을 행하는 싱글 스캔 방식에 의해서 한 번의 기입 동작을 행하기 위해서 필요한 시간을 가리킨다. 이 싱글 스캔 방식에서는 복수의 표시 전극쌍 그룹 각각에 대한 기입 기간은 서로 겹치는 일이 없다. 즉, 동시에 2개 이상의 표시 전극쌍 그룹에 대해 기입이 행해지지 않는다.
도 16은 본 실시예 4의 구동 방법 및 표시 전극쌍 그룹의 수의 설정 방법에 대해서 설명하는 도면으로, PDP(10)의 주사 전극 SC1~SC2160에 인가하는 1필드 기간의 구동 전압 파형을 모식적으로 나타낸 도면이다.
도 16(a)~도 16(d)에 있어서, 세로축은 주사 전극 SC1~SC2160을 나타내고, 가로축은 시간을 나타내고 있다. 또한, 기입 동작을 행하는 타이밍을 실선으로 나타내고, 유지 기간 및 벽 전압 조정 기간의 타이밍은 빗금으로 나타내고 있다.
도 16(a)~도 16(d)로부터 분명한 바와 같이, 본 실시예 4에서는 PDP(10)를 제 1 구동 방식으로 구동하는 것으로 가정하여, 유지 기간 및 표시 전극쌍 그룹의 수를 설정한다. 그리고, 이 설정된 조건하에서, 실시예 1 내지 3에 설명한 바와 같이, 유지 기간의 길이와 벽 전압 조정 기간의 길이의 비교 결과에 기초해서, 제 1 구동 방식과 제 2 구동 방식이 선택(실시예 3에서는 결정)된다.
구체적으로는 1필드 기간을 16.7ms로 하여, 1주사 전극 1개당 기입 동작에 필요한 시간을 0.7㎲라고 하면, 주사 전극의 수가 2160개이기 때문에, 모든 주사 전극에 기입 동작을 한 번 행하는 데 필요한 시간 Tw는 0.7×2160=1512㎲(약 1.5ms)이다. 또한, 표시 전극쌍 그룹수 N=2로 해서, PDP(10)의 상반에 위치하는 표시 전극쌍을 제 1 표시 전극쌍 그룹 I로 하고, PDP(10)의 하반분에 위치하는 표시 전극쌍을 제 2 표시 전극쌍 그룹 Ⅱ로 한다. 즉, 1080개의 주사 전극 SC1~SC1080 및 1080개의 유지 전극 SU1~SU1080이 제 1 표시 전극쌍 그룹 I에 속하고, 1080개의 주사 전극 SC1081~SC2160 및 1080개의 유지 전극 SU1081~SU2160이 제 2 표시 전극쌍 그룹 Ⅱ에 속해 있다.
우선, 도 16(a)에 나타낸 바와 같이, 1필드 기간 처음에, PDP(10) 전체의 방전 셀에서 일제히 초기화 방전을 발생시키는 전체 셀 초기화 기간을 마련하고 있다. 여기서는 전체 셀 초기화 기간에 필요한 시간을 500㎲로 한다.
다음으로 도 16(b)에 나타낸 바와 같이, 주사 전극 SC1~SC2160에 주사 펄스를 순차적으로 인가하는 데 필요한 시간 Tw를 어림잡아 계산한다. 이 때, 연속해서 기입 동작을 행하도록 주사 펄스를 가능한 한 짧고, 또한 가능한 한 연속해서 인가하는 것이 바람직하다.
다음으로 1필드 내에 마련하는 서브필드 수를 어림잡아 계산한다. 여기서는 벽 전압 조정 기간에 필요한 시간은 얼마 안되기 때문에 이것을 무시하고 어림잡아 계산하면, 1필드 기간(16.7ms)부터 전체 셀 초기화 기간(0.5ms)을 빼고, 모든 주사 전극에 기입 동작을 한 번 행하기 위해서 필요한 시간(1.5ms)으로 나눈 값(16.7-0.5)/1.5=10.8이, 1필드 내에 설정할 수 있는 서브필드의 수에 상당한다. 따라서, 도 16(c)에 나타낸 바와 같이, 1필드 내에서 최대 10개의 서브필드(SF1, SF2,…, SF10)를 설정할 수 있다.
다음으로 도 16(d)에 나타낸 바와 같이, 2개의 표시 전극쌍 그룹에 속하는 주사 전극의 기입 후에, 유지 펄스를 인가하는 유지 기간을 마련한다. 예컨대, 10서브필드 각각에 있어서, 「60」, 「44」, 「30」, 「18」, 「11」, 「6」, 「3」, 「2」, 「1」, 「1」의 유지 펄스를 인가하는 것으로 한다.
유지 펄스폭(주기)을 10㎲라고 하면, 가장 휘도 가중이 큰 서브필드 「60」에 있어서 유지 기간으로 할당되는 시간은 600㎲가 된다. 이 경우, N=2, Tw=1512㎲, Ts=600㎲이기 때문에, Tw×(N-1)/N=756≥600가 되어, 상기한 Tw×(N-1)/N≥Ts가 만족된다.
이상과 같이, PDP(10)의 표시 전극쌍 그룹의 수 N이나, 각 표시 전극쌍 그룹에 있어서의 서브필드의 시간 설정 등을 행할 수 있다.
상기 구동 방법에 의하면, 각 표시 전극쌍 그룹에 있어서의 각 서브필드의 유지 기간을, Tw×(N-1)/N 이하의 범위에서 서브필드의 휘도 가중에 따라 설정하고 있기 때문에, 전체 셀 초기화 기간 후에, 어느 한 표시 전극쌍 그룹에 연속해서 기입 동작을 행하도록 주사 펄스 및 기입 펄스를 배치할 수 있다. 그 결과, 1필드 기간 내에 10개의 서브필드, 즉 1필드 기간 내에 설정 가능한 최대수의 서브필드 수를 설정할 수 있다.
한편, 라인수가 적은 PDP에서는 모든 주사 전극에서 기입 동작을 한 번 행하기 위해서 필요한 시간 Tw가 짧기 때문에, 각 서브필드에 있어서 Tw×(N-1)/N 이하의 범위 내에서 설정 가능한 유지 기간은 짧아진다. 그러나, 라인수 1080개 이상의 고정밀 PDP에서는 모든 주사 전극에서 기입 동작을 한 번 행하기 위해서 필요한 시간 Tw가 길어져서, Tw×(N-1)/N의 시간, 나아가서는 각 서브필드에 할당가능한 유지 기간의 최대 시간 Ts도 길어진다. 따라서, 본 실시예의 구동 방법은 고정밀 PDP을 구동하는 경우에 특히 유용하다.
도 17은 구동 전압 파형의 서브필드 구성을 나타내는 모식도로, 세로축은 주사 전극 SC1~SC2160을 나타내고, 가로축은 시간을 나타내고 있다. 또한, 기입 동작을 행하는 타이밍을 실선으로 나타내고, 유지 기간 및 벽 전압 조정 기간의 타이밍은 빗금으로 나타내고 있다.
도 17(a)는 유지 기간 직후로 벽 전압 조정 기간을 마련한 경우의 구동 전압 파형을 나타내고 있으며, 제 1 표시 전극쌍 그룹 I가 벽 전압 조정 기간일 때에는 제 2 표시 전극쌍 그룹 Ⅱ의 기입 동작을 제한하고, 제 2 표시 전극쌍 그룹 Ⅱ가 벽 전압 조정 기간일 때에는 제 1 표시 전극쌍 그룹의 기입 동작을 제한한다.
도 17(b)는 기입 기간 직전으로, 앞의 서브필드의 벽 전압 조정 기간을 마련한 경우의 구동 전압 파형을 나타내고 있고, 제 1 표시 전극쌍 그룹 I가 벽 전압 조정 기간일 때에는 제 2 표시 전극쌍 그룹 Ⅱ의 기입 동작을 제한하고, 제 2 표시 전극쌍 그룹 Ⅱ가 벽 전압 조정 기간일 때에는 제 1 표시 전극쌍 그룹 I의 기입 동작을 제한한다.
이와 같이, 어느 하나의 표시 전극쌍 그룹이 벽 전압 조정 기간일 때에 기입 동작을 제한하는 경우에는 벽 전압 조정 기간에 필요한 시간을 예상해서 서브필드 구성 및 표시 전극쌍의 그룹수 N을 설정하면 바람직하다.
또한, 1필드 처음으로 각 방전 셀에서 초기화 방전을 발생시키는 전체 셀 초기화 기간을 마련하고, 또한 각 표시 전극쌍 그룹의 각 서브필드의 유지 기간 후에, 벽 전압을 조정하는 벽 전압 조정 기간을 마련하는 것이 바람직하다. 이로써, 가령 서브필드마다 전체 셀 초기화 기간을 마련하는 경우와 대비하면, 1필드 내에서 차지하는 전체 셀 초기화 기간을 단축할 수 있기 때문에, 1필드 내로 설정하는 서브필드 수를 늘리는 데 기여한다.
또한, 상기 전체 셀 초기화 기간에 있어서, 복수의 표시 전극쌍을 구성하는 각 주사 전극에 대해 일괄해서 초기화 펄스를 인가하는 것이 바람직하다. 이로써, 서브필드마다 전체 셀 초기화 기간을 마련하지 않아도, 유지 기간과 기입 기간 사이에 마련한 벽 전압 조정 기간에 있어서 각 방전 셀의 벽 전압을 충분히 조정할 수 있다.
또한, 1필드 기간에 포함되는 복수의 서브필드 중에서, 휘도 가중이 가장 작은 서브필드를 마지막에 배치하는 것이 바람직하다. 마지막 서브필드의 시간 길이를 단축할 수 있기 때문에, 1필드 내로 설정하는 서브필드 수를 늘리는 데 기여한다.
상기 실시예 1 내지 4에 있어서 이용한 각 수치는 단지 일례를 든 것에 지나지 않으며, PDP(10)의 특성이나 플라즈마 디스플레이 장치(100)의 사양 등에 맞춰서, 적절하게 최적의 값으로 설정하는 것이 바람직하다.
또한, 상기 실시예 1 내지 4에 있어서는 2160라인에 차례로 기입을 행하는 싱글 스캔 방식으로 구동하는 예에 대해서 설명했지만, 예컨대, 4320라인을 구비하는 공지된 듀얼 구동 방식의 PDP에서, 분할된 2개의 각 영역에 대해, 상기한 실시예에서 설명한 구동 방법을 적용할 수도 있다. 이로써, 4320라인의 초고정밀 PDP를 실현할 수 있다. 이 경우, 영역마다 구동 회로가 필요하게 되지만, 비교적 용이하게 초고정밀 PDP를 실현할 수 있다.
또한, 상기 실시예 1 내지 4에서 설명한 구동 방법을, 모든 필드에 적용하는 것이 아니라, 일부의 필드에만 적용할 수도 있다는 것은 말할 필요도 없다.
또한, 상기 실시예 1 및 2에 있어서, PDP(10)의 구동 방식에 있어서의 제 1 구동 방식과 제 2 구동 방식의 선택을, 일부의 서브필드에서만 행해도 되는 것은 말할 필요도 없다.
상기 설명으로부터, 당업자에 있어서는 본 발명의 많은 개량이나 다른 실시 형태가 분명하다. 따라서, 상기 설명은 예시만으로 해석되어야하며, 본 발명을 실행하는 최선의 태양을 당업자에 교시할 목적으로 제공된 것이다. 본 발명의 정신을 일탈하지 않고, 그 구조 및/또는 기능의 상세를 실질적으로 변경할 수 있다.
산업상의 이용 가능성
본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치에 의하면, 2160라인 이상의 초대형·초고정밀의 플라즈마 디스플레이 패널이어도, 화질을 확보하기 위한 충분한 서브필드 수를 확보할 수 있어, 충분한 휘도로 구동할 수 있기 때문에, 고정밀의 플라즈마 디스플레이 장치를 고휘도로 구동하는 데에 있어서 유용하다.
10 : PDP 21 : 전면 기판
22 : 주사 전극 22a, 23a : 투명 전극
22b, 23b : 버스 전극 23 : 유지 전극
24 : 표시 전극쌍 25,33 : 유전체층
26 : 보호층 31 : 배면 기판
32 : 데이터 전극 34 : 격벽
35 : 형광체층 41 : 화상 신호 처리 회로
42 : 데이터 전극 구동 회로 43a, 43b : 주사 전극 구동 회로
44a, 44b : 유지 전극 구동 회로 45 : 타이밍 발생 회로
46 : 구동 방식 선택 회로 50, 80 : 유지 펄스 발생 회로
50a, 80a : 전력 회수부 60 : 초기화 펄스 발생 회로
61,62 : 미러 적분 회로 70 : 주사 펄스 발생 회로
90 : 일정 전압 발생 회로 100 : 플라즈마 디스플레이 장치

Claims (29)

  1. 주사 전극과 유지 전극으로 구성된 표시 전극쌍이 나란히 복수 배치된 제 1 기판과, 상기 제 1 기판과 대향하도록 배치되고, 또한 복수의 데이터 전극이 나란히 복수의 상기 표시 전극쌍에 입체 교차하도록 배치된 제 2 기판을 구비하며, 상기 복수의 표시 전극쌍과 상기 복수의 데이터 전극이 입체 교차하는 위치 각각에 방전 셀이 구성된 플라즈마 디스플레이 패널의 구동 방법으로서,
    상기 복수의 표시 전극쌍을 N(N은 2 이상의 정수)개의 표시 전극쌍 그룹으로 분할하고,
    1필드를, 상기 방전 셀의 기입 방전에 대비하여 상기 방전 셀의 벽 전압을 조정하는 벽 전압 조정 기간과, 화상 신호에 따라 선택되는 방전 셀을 기입 방전시키는 기입 기간과, 기입 방전한 방전 셀을 유지 방전시키는 유지 기간을 가진 M개(M은 2 이상의 정수)의 서브필드 SFL(L=1~M)로 분할하며,
    K번째의 서브필드 SFK에서의 상기 유지 기간을 T1라고 정의하고, 이 유지 기간 T1과 K+1번째의 서브필드의 상기 기입 기간 사이의 상기 벽 전압 조정 기간을 T2라고 정의한 경우에,
    T1>(N-1)×T2인 경우, 상기 N개의 표시 전극쌍 그룹 사이에서, 상기 서브필드 SFK에 대해서 상기 유지 기간 및 상기 벽 전압 조정 기간을 각 표시 전극쌍 그룹마다 설정하는 제 1 구동 방식으로 하고,
    T1<(N-1)×T2인 경우, 상기 N개의 표시 전극쌍 그룹 사이에서, 상기 서브필드 SFK에 대해서 상기 유지 기간 및 상기 벽 전압 조정 기간을 동기시켜서 설정하는 제 2 구동 방식으로 하는
    플라즈마 디스플레이 패널의 구동 방법.
  2. 제 1 항에 있어서,
    K번째의 서브필드 SFK에 대해서, T1와 T2를 비교해서,
    T1>(N-1)×T2인 경우, 상기 제 1 구동 방식을 선택하고,
    T1<(N-1)×T2인 경우, 상기 제 2 구동 방식을 선택하는
    플라즈마 디스플레이 패널의 구동 방법.
  3. 제 1 항에 있어서,
    상기 제 1 구동 방식의 경우, 모든 상기 표시 전극쌍 그룹의 상기 벽 전압 조정 기간을 제외한 기간에 있어서는, 어느 하나의 상기 표시 전극쌍 그룹에 있어서 연속해서 기입 동작을 행하는 플라즈마 디스플레이 패널의 구동 방법.
  4. 제 3 항에 있어서,
    상기 제 1 구동 방식의 경우, 어느 하나의 상기 표시 전극쌍 그룹이 상기 벽 전압 조정 기간에 있는 기간에 있어서는, 나머지 모든 상기 표시 전극쌍 그룹에 있어서 기입 동작을 제한하는 플라즈마 디스플레이 패널의 구동 방법.
  5. 제 1 항에 있어서,
    상기 N=2인 경우, 2개의 상기 표시 전극쌍 그룹이, 상기 플라즈마 디스플레이 패널의 위 화면과 아래 화면으로 분할되어 구성되는 플라즈마 디스플레이 패널의 구동 방법.
  6. 제 1 항에 있어서,
    상기 N=2인 경우, 2개의 상기 표시 전극쌍 그룹이, 홀수번째의 상기 표시 전극쌍과 짝수번째의 상기 표시 전극쌍으로 인터레이스(interlace) 분할되어 구성되는 플라즈마 디스플레이 패널의 구동 방법.
  7. 제 2 항에 있어서,
    L=K번째의 서브필드 SFK에서의 상기 벽 전압 조정 기간은
    서브필드 SFK의 상기 유지 기간에 유지 방전한 상기 방전 셀을, 서브필드 SFK의 상기 유지 기간 후에 소거 방전시키는 소거 기간과,
    서브필드 SFK의 상기 소거 기간에 소거 방전한 상기 방전 셀을, L=K+1번째의 서브필드 SFK+1의 처음부터 초기화 방전시키는 초기화 기간
    을 갖고,
    1필드의 기간에 포함되는 M개의 서브필드 SFL(L=1~M) 각각에 있어서,
    L=K번째의 서브필드 SFK의 유지 기간 T1과, 상기 벽 전압 조정 기간으로서의 L=K번째의 서브필드 SFK의 소거 기간 T3과 L=K+1번째의 서브필드 SFK+1의 초기화 기간 T4의 합을 비교해서,
    T1>T3+T4인 경우, 상기 제 1 구동 방식을 선택하고,
    T1<T3+T4인 경우, 상기 제 2 구동 방식을 선택하는
    플라즈마 디스플레이 패널의 구동 방법.
  8. 제 1 항에 있어서,
    1필드의 기간에 한 번 이상, 모든 상기 방전 셀을 일제히 초기화 방전하는 전체 셀 초기화 기간을 갖는 플라즈마 디스플레이 패널의 구동 방법.
  9. 제 8 항에 있어서,
    상기 전체 셀 초기화 기간 직전으로 배치된 서브필드가, 1필드의 기간에 포함되는 M개의 서브필드 SFL(L=1~M) 중에서 휘도 가중 최소인 서브필드인 플라즈마 디스플레이 패널의 구동 방법.
  10. 제 9 항에 있어서,
    상기 전체 셀 초기화 기간 직후로 배치된 서브필드가, 1필드의 기간에 포함되는 M개의 서브필드 SFL(L=1~M) 중에서 휘도 가중 최대인 서브필드인 플라즈마 디스플레이 패널의 구동 방법.
  11. 제 9 항에 있어서,
    상기 전체 셀 초기화 기간 직후로 배치된 서브필드가, 1필드의 기간에 포함되는 M개의 서브필드 SFL(L=1~M) 중에서 2번째로 휘도 가중이 작은 서브필드인 플라즈마 디스플레이 패널의 구동 방법.
  12. 제 8 항에 있어서,
    상기 전체 셀 초기화 기간 직후로 배치된 서브필드가, 1필드의 기간에 포함되는 M개의 서브필드 SFL(L=1~M) 중에서 휘도 가중 최소인 서브필드이며, 상기 전체 셀 초기화 기간 직전으로 배치된 서브필드가, 2번째로 휘도 가중이 작은 서브필드인 플라즈마 디스플레이 패널의 구동 방법.
  13. 제 1 항에 있어서,
    상기 유지 기간에 유지 방전을 발생시키는 유지 펄스의 상승 시간 및 하강 시간을, 상기 제 2 구동 방식이 선택된 서브필드보다, 상기 제 1 구동 방식이 선택된 서브필드를 짧게 하는 플라즈마 디스플레이 패널의 구동 방법.
  14. 제 1 항에 있어서,
    1필드의 기간에 포함되는 상기 M개의 서브필드는 휘도 가중되어 있고,
    상기 플라즈마 디스플레이 패널 전체의 방전 셀에서 한 번의 기입 동작을 행하기 위해서 필요한 시간을 Tw라고 정의할 때,
    각 서브필드에 있어서의 각 표시 전극쌍 그룹의 유지 기간이, Tw×(N-1)/N 이하의 범위 내에서, 상기 M개의 서브필드의 휘도 가중에 따라 설정되는
    플라즈마 디스플레이 패널의 구동 방법.
  15. 제 14 항에 있어서,
    1필드의 기간의 처음에, 모든 상기 방전 셀을 일제히 초기화 방전하는 전체 셀 초기화 기간을 설정하고, 또한 각 서브필드에 있어서의 각 표시 전극쌍 그룹의 유지 기간 후, 상기 유지 기간에 방전한 방전 셀에 대해서 소거 방전을 발생시키는 소거 기간을 설정하는 플라즈마 디스플레이 패널의 구동 방법.
  16. 제 15 항에 있어서,
    상기 전체 셀 초기화 기간에 있어서, 상기 복수의 표시 전극쌍을 구성하는 각 주사 전극에 대해서 일괄해서 초기화 펄스를 인가하는 플라즈마 디스플레이 패널의 구동 방법.
  17. 제 14 항에 있어서,
    1필드의 기간에 포함되는 상기 M개의 서브필드 중에서 휘도 가중이 가장 작은 서브필드가, 1필드의 기간의 마지막 서브필드에 배치되는 플라즈마 디스플레이 패널의 구동 방법.
  18. 제 1 항에 있어서,
    서로 전후하는 2개의 서브필드에 있어서, 앞의 서브필드에, 상기 기입 기간과 상기 유지 기간을 갖고, 또한 상기 유지 기간과 이후의 서브필드의 상기 기입 기간 사이에 상기 벽 전압 조정 기간을 갖는 플라즈마 디스플레이 패널의 구동 방법.
  19. 주사 전극과 유지 전극으로 구성된 표시 전극쌍이 나란히 복수 배치된 제 1 기판과, 상기 제 1 기판과 대향하도록 배치되고, 또한 복수의 데이터 전극이 나란히 복수의 상기 표시 전극쌍에 입체 교차하도록 배치된 제 2 기판을 구비하며, 상기 복수의 표시 전극쌍과 상기 복수의 데이터 전극이 입체 교차하는 위치 각각에 방전 셀이 구성된 플라즈마 디스플레이 패널과,
    상기 복수의 표시 전극쌍을 N(N은 2 이상의 정수)분할한 N개의 표시 전극쌍 그룹에 각각 속하는 주사 전극을 구동하는 N개의 주사 전극 구동 회로와,
    상기 N개의 표시 전극쌍 그룹에 각각 속하는 유지 전극을 구동하는 N개의 유지 전극 구동 회로와,
    상기 복수의 데이터 전극을 구동하는 데이터 전극 구동 회로
    를 갖고, 또한,
    1필드를, 상기 방전 셀의 기입 방전에 대비하여 상기 방전 셀의 벽 전압을 조정하는 벽 전압 조정 기간과, 화상 신호에 따라 선택되는 방전 셀을 기입 방전시키는 기입 기간과, 기입 방전한 방전 셀을 유지 방전시키는 유지 기간을 갖는 M개(M은 2 이상의 정수)의 서브필드 SFL(L=1~M)로 분할하고,
    K번째의 서브필드 SFK에서의 상기 유지 기간을 T1이라고 정의하고, 이 유지 기간 T1과 K+1번째의 서브필드의 상기 기입 기간 사이의 상기 벽 전압 조정 기간을 T2라고 정의한 경우에,
    T1>(N-1)×T2인 경우, 상기 N개의 표시 전극쌍 그룹 사이에서, 상기 서브필드 SFK에 대해서 상기 유지 기간 및 상기 벽 전압 조정 기간을 각 표시 전극쌍 그룹마다 설정하는 제 1 구동 방식으로 하고, T1<(N-1)×T2인 경우, 상기 N개의 표시 전극쌍 그룹 사이에서, 상기 서브필드 SFK에 대해서 상기 유지 기간 및 상기 벽 전압 조정 기간을 동기시켜 설정하는 제 2 구동 방식으로 하도록, 상기 N개의 주사 전극 구동 회로, 상기 N개의 유지 전극 구동 회로 및 상기 데이터 전극 구동 회로를 제어하는 제어 회로
    를 갖는 플라즈마 디스플레이 장치.
  20. 제 19 항에 있어서,
    상기 제어 회로는
    1필드의 기간에 포함되는 M개의 서브필드 SFL(L=1~M)마다, 상기 유지 기간 T1과 상기 초기화 기간 T2을 연산하는 연산부와,
    상기 M개의 서브필드 SFL(L=1~M)마다, 상기 연산부에 의해 연산되는 상기 유지 기간 T1 및 상기 초기화 기간 T2에 기초해서, T1>(N-1)×T2인 경우, 상기 제 1 구동 방식을 선택하고, T1<(N-1)×T2인 경우, 상기 제 2 구동 방식을 선택하는 선택부
    를 갖는
    플라즈마 디스플레이 장치.
  21. 제 19 항에 있어서,
    상기 제어 회로는 1필드에 포함되는 복수의 서브필드마다의 구동 방식으로서 상기 제 1 구동 방식 또는 상기 제 2 구동 방식을 미리 정해둔 룩업 테이블을 갖는 플라즈마 디스플레이 장치.
  22. 제 19 항에 있어서,
    상기 제어 회로는 상기 제 1 구동 방식의 경우, 모든 상기 표시 전극쌍 그룹의 상기 벽 전압 조정 기간을 제외한 기간에, 어느 하나의 상기 표시 전극쌍 그룹에 있어서 연속해서 기입 동작을 행하도록 제어하는 플라즈마 디스플레이 장치.
  23. 제 22 항에 있어서,
    상기 제어 회로는 상기 제 1 구동 방식의 경우, 어느 하나의 상기 표시 전극쌍 그룹이 상기 벽 전압 조정 기간에 있는 기간에, 나머지 모든 상기 표시 전극쌍 그룹에 있어서 기입 동작을 제한하도록 제어하는 플라즈마 디스플레이 장치.
  24. 제 19 항에 있어서,
    상기 제어 회로는 상기 유지 기간에 유지 방전을 발생시키는 유지 펄스의 상승 시간 및 하강 시간을, 상기 제 2 구동 방식의 서브필드보다, 상기 제 1 구동 방식의 서브필드를 짧게 하는 플라즈마 디스플레이 장치.
  25. 제 19 항에 있어서,
    상기 제어 회로는
    상기 플라즈마 디스플레이 패널 전체의 방전 셀에서 한 번의 기입 동작을 행하기 위해서 필요한 시간을 Tw라고 정의할 때,
    각 서브필드에 있어서의 각 표시 전극쌍 그룹의 유지 기간을, Tw×(N-1)/N 이하의 범위 내에서, 1필드의 기간에 포함되는 상기 M개의 서브필드의 휘도 가중에 따라 설정하는
    플라즈마 디스플레이 장치.
  26. 제 25 항에 있어서,
    상기 제어 회로는 1필드의 기간 처음에, 모든 상기 방전 셀을 일제히 초기화 방전하는 전체 셀 초기화 기간을 설정하고, 또한 각 서브필드에 있어서의 각 표시 전극쌍 그룹의 유지 기간 후에, 상기 유지 기간에 방전한 방전 셀에 대해 소거 방전을 발생시키는 소거 기간을 설정하는 플라즈마 디스플레이 장치.
  27. 제 26 항에 있어서,
    상기 주사 전극 구동 회로는 상기 전체 셀 초기화 기간에 있어서, 상기 복수의 표시 전극쌍을 구성하는 각 주사 전극에 일괄해서 인가하는 초기화 펄스를 생성하는 초기화 펄스 생성 회로를 갖는 플라즈마 디스플레이 장치.
  28. 제 25 항에 있어서,
    상기 제어 회로는 1필드의 기간에 포함되는 상기 M개의 서브필드 중에서 휘도 가중이 가장 작은 서브필드를, 1필드의 기간의 마지막 서브필드에 배치하는 플라즈마 디스플레이 장치.
  29. 제 19 항에 있어서,
    서로 전후하는 2개의 서브필드에 있어서, 앞의 서브필드에, 상기 기입 기간과 상기 유지 기간을 갖고, 또한 상기 유지 기간과 후의 서브필드의 상기 기입 기간 사이에 상기 벽 전압 조정 기간을 갖는 플라즈마 디스플레이 장치.
KR1020107023479A 2008-05-16 2009-05-14 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치 KR20100124339A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008129383 2008-05-16
JPJP-P-2008-129383 2008-05-16

Publications (1)

Publication Number Publication Date
KR20100124339A true KR20100124339A (ko) 2010-11-26

Family

ID=41318538

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020107023479A KR20100124339A (ko) 2008-05-16 2009-05-14 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치

Country Status (5)

Country Link
US (1) US20110057911A1 (ko)
JP (1) JPWO2009139163A1 (ko)
KR (1) KR20100124339A (ko)
CN (1) CN102027529A (ko)
WO (1) WO2009139163A1 (ko)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09244578A (ja) * 1996-03-13 1997-09-19 Fujitsu Ltd プラズマ表示装置及びその駆動方法
JP3792323B2 (ja) * 1996-11-18 2006-07-05 三菱電機株式会社 プラズマディスプレイパネルの駆動方法
JPH1145070A (ja) * 1997-07-25 1999-02-16 Mitsubishi Electric Corp プラズマディスプレイパネルおよびその駆動方法
JPH11184427A (ja) * 1997-12-25 1999-07-09 Fujitsu Ltd Pdpの駆動方法
JP3733773B2 (ja) * 1999-02-22 2006-01-11 松下電器産業株式会社 Ac型プラズマディスプレイパネルの駆動方法
JP2000242231A (ja) * 1999-02-17 2000-09-08 Mitsubishi Electric Corp 交流型プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP2001306029A (ja) * 2000-04-25 2001-11-02 Fujitsu Hitachi Plasma Display Ltd Ac型pdpの駆動方法
KR100472515B1 (ko) * 2002-12-03 2005-03-10 삼성에스디아이 주식회사 어드레스기간과 유지기간의 혼합 방식으로 계조성을표현하는 패널구동방법 및 그 장치
KR100524311B1 (ko) * 2003-11-08 2005-10-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
JP2005300956A (ja) * 2004-04-13 2005-10-27 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法

Also Published As

Publication number Publication date
US20110057911A1 (en) 2011-03-10
JPWO2009139163A1 (ja) 2011-09-15
WO2009139163A1 (ja) 2009-11-19
CN102027529A (zh) 2011-04-20

Similar Documents

Publication Publication Date Title
KR100963713B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법
JP5152184B2 (ja) プラズマディスプレイ装置
KR101043112B1 (ko) 플라즈마 디스플레이 장치와 그 구동 방법
KR100805496B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20110114719A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
KR100961025B1 (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의 구동 방법
KR101168553B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
WO2009133660A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JPWO2011074227A1 (ja) プラズマディスプレイ装置の駆動方法、プラズマディスプレイ装置およびプラズマディスプレイシステム
WO2010146787A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR20100124339A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
WO2011001618A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR101019777B1 (ko) 플라즈마 디스플레이 패널 표시 장치와 그 구동 방법
KR20120028378A (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
WO2011089886A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
WO2012090451A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
EP2533231A1 (en) Plasma display device and method for driving a plasma display panel
JP2011232464A (ja) プラズマディスプレイパネル及びその駆動方法
JP2005157338A (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR20080054433A (ko) 플라즈마 디스플레이 장치 및 플라즈마 디스플레이 패널의구동 방법
WO2010137248A1 (ja) プラズマディスプレイ装置及びプラズマディスプレイパネルの駆動方法
WO2012073478A1 (ja) プラズマディスプレイ装置およびプラズマディスプレイ装置の駆動方法
WO2011089887A1 (ja) プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
JP2008151837A (ja) プラズマディスプレイパネルの駆動方法
JP2010197906A (ja) プラズマディスプレイ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee