KR20100039255A - 이동통신 시스템에서 아이큐 불일치를 보상하기 위한 장치 및 방법 - Google Patents

이동통신 시스템에서 아이큐 불일치를 보상하기 위한 장치 및 방법 Download PDF

Info

Publication number
KR20100039255A
KR20100039255A KR1020090094639A KR20090094639A KR20100039255A KR 20100039255 A KR20100039255 A KR 20100039255A KR 1020090094639 A KR1020090094639 A KR 1020090094639A KR 20090094639 A KR20090094639 A KR 20090094639A KR 20100039255 A KR20100039255 A KR 20100039255A
Authority
KR
South Korea
Prior art keywords
image frequency
gain
channel
amplifier
frequency component
Prior art date
Application number
KR1020090094639A
Other languages
English (en)
Other versions
KR101622251B1 (ko
Inventor
이영택
김훈태
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US13/122,300 priority Critical patent/US8630370B2/en
Priority to EP09819373.3A priority patent/EP2335356A4/en
Priority to PCT/KR2009/005721 priority patent/WO2010041866A2/en
Publication of KR20100039255A publication Critical patent/KR20100039255A/ko
Application granted granted Critical
Publication of KR101622251B1 publication Critical patent/KR101622251B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0475Circuits with means for limiting noise, interference or distortion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/18Modifications of frequency-changers for eliminating image frequencies
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • H03F3/3001Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
    • H03F3/3022CMOS common source output SEPP amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/362Modulation using more than one carrier, e.g. with quadrature carriers, separately amplitude modulated
    • H04L27/364Arrangements for overcoming imperfections in the modulator, e.g. quadrature error or unbalanced I and Q levels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C2200/00Indexing scheme relating to details of modulators or modulation methods covered by H03C
    • H03C2200/0037Functional aspects of modulators
    • H03C2200/0041Calibration of modulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0041Functional aspects of demodulators
    • H03D2200/0045Calibration of demodulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/30Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor
    • H03F2203/30031A resistor being coupled as feedback circuit in the SEPP amplifier
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0491Circuits with frequency synthesizers, frequency converters or modulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Transmitters (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

본 발명은 LTE(Long Term Evolution) 시스템이나 Mobile WiMax 시스템 등과 같은 4세대 무선 통신 규격 후보 기술에서 많은 양의 데이타를 왜곡없이 송수신 할 수 있도록 하기 위하여 IQ 채널의 불일치(mismatch)로 인하여 발생하는 image 신호를 억제하여 전송 신호의 품질을 나타내는 EVM(Error Vector Magnitude) 성능을 높이기 위한 장치 및 방법에 관한 것으로, 증폭기의 이득을 제어하기 위하여 저항 연결을 제어하는 제어 비트를 이용하여 증폭기의 이득 및 위상을 조절하는 증폭기로 구성된 LO 버퍼를 포함하여 종래의 이동통신 시스템에서 발생하는 IQ 불일치에 따른 신호대 잡음 비(signal-to-noise ratio)의 저하 문제를 해결할 수 있다.
IQ 불일치, LO 버퍼, 이득 제어, 위상 제어, 위상 조절, 이득 조절

Description

이동통신 시스템에서 아이큐 불일치를 보상하기 위한 장치 및 방법{APPARATUS AND METHOD FOR COMPENSATING IQ MISMATCH IN PORTABLE COMMUNICATION SYSTEM}
본 발명은 LTE(Long Term Evolution) 시스템이나 Mobile WiMax 시스템 등과 같은 4세대 무선 통신 규격 후보 기술에서 많은 양의 데이타를 왜곡없이 송수신 할 수 있도록 하기 위하여 IQ 채널의 불일치(mismatch)로 인하여 발생하는 이미지 주파수 성분을 억제하여 전송 신호의 품질을 나타내는 EVM(Error Vector Magnitude) 성능을 높이기 위한 장치 및 방법에 관한 것으로, 제어 비트에 대한 저항 값을 조절하여 비선형 구간에서 동작시켜서 발생하는 AM-AM, AM-PM 특성을 이용하여 IQ 신호의 이득 및 위상 불일치를 보상하여 RF 출력단에서의 이미지 주파수 성분을 감소시키기 위한 장치 및 방법에 관한 것이다.
일반적인 이동통신 시스템에서는 IQ 믹서(mixer)를 사용하여 기저 대역 신호(base band signal) 또는 중간 주파수 신호(intermediate frequency signal)를 무선 주파수 신호(radio frequency signal)로 변환하거나, 상기 무선 신호를 기저 대역 신호 또는 중간 주파수 신호로 변환하는 기술을 사용한다.
그러나, 실제의 IQ 믹서에는 반송파 누설(carrier leakage) 및 IQ 불일치(IQ imbalance)가 발생한다. 반송파 누설은 입력 신호와 국부 발진기에서 전달되는 IQ LO 신호의 곱이 IQ 믹서의 출력단으로 전달될 뿐만 아니라, IQ LO 신호 또한 IQ 믹서의 출력단으로 누설됨으로써 발생하는 현상이다. IQ 불일치는 국부 발진기에서 IQ 믹서에 전달되는 동위상 신호(inphasesignal) 및 직각 신호(quadrature signal)의 크기가 동일하지 아니하므로 발생하는 이득 불일치(gain imbalance) 및 동위상 신호 및 직각 신호가 상호 90°의 위상차를 가지지 못하므로 발생하는 위상 불일치(phase imbalance)를 포함하는 개념이다. 이러한 반송파 누설 및 IQ 불일치가 발생하는 경우, IQ 믹서의 출력에는 원하지 않는 잡음 성분이 존재하여 신호대 잡음 비(signal-to-noise ratio)를 저하시킴으로써, 이동통신 시스템의 비트 에러율이 증가하게 되어 링크 성능이 저하되는 문제점이 발생한다.
일반적인 이동통신 시스템의 송신 장치는 이미지 주파수 성분을 제거하기 위해서 기저대역 모뎀 에서 불일치 성분을 보상하여 IQ 채널의 이득과 위상 불일치를 보정하고, 이에 따라 이미지 주파수 성분을 제거한다.
상기와 같은 이미지 주파수 성분을 제거하는 방법은 IQ 채널의 불일치 성분의 보상이 기저대역 모뎀 내에서 이루어지기 때문에 2GHz 대역 이상의 높은 주파수를 반송파로 사용시에는 IC 자체의 불일치 특히 위상 불일치 심할 수 밖에 없으므로, 그만큼 기저대역 모뎀 이 처리해야 하는 부담이 커지게 된다.
또한, 일반적인 이동통신 시스템의 송신 장치는 앞서 말한바와 다르게 RFIC 내의 보상 회로를 이용하여 이미지 주파수 성분을 상쇄시키기도 한다.
이를 위해서 역시 IQ 변조기의 출력단에서 이미지 주파수 성분을 모니터링하여 IQ의 위상 불일치에 의해서 발생하는 이미지 주파수 성분이 일정 수준 이하로 줄어들 때까지 LO의 I와 Q 경로에 있는 버퍼의 위상을 조절하여 IQ 위상 불일치를 보상한다.
상기와 같은 방법은 IQ의 위상 불일치를 RFIC 내에서 보상할 수 있으나, 이득 불일치 성분을 보상할 수 없다는 문제점이 있다.
본 발명은 상술한 바와 같은 문제점을 해결하기 위하여 도출된 것으로서, 본 발명의 목적은 송신 장치에서 IQ 불일치를 보상하여 이미지 주파수 성분을 제거하기 위한 장치 및 방법을 제공함에 있다.
본 발명의 다른 목적은 송신 장치에서 IQ 불일치를 RFIC 칩단에서 보상하여 링크 성능을 향상시키기 위한 장치 및 방법을 제공함에 있다.
본 발명의 또 다른 목적은 송신 장치에서 LO 버퍼의 가변 저항 값에 따라 증폭기의 이득 및 위상을 조절하여 링크 성능을 향상시키기 위한 장치 및 방법을 제공함에 있다.
상술한 목적들을 달성하기 위한 본 발명의 제 1 견지에 따르면, 이동통신 시스템에서 IQ 불일치를 보상하기 위한 송신 장치는 I 채널, Q 채널 증폭기의 이득을 조절하여 출력단의 이미지 주파수 성분을 제거하는 LO 버퍼를 포함하는 것을 특징으로 한다.
상술한 목적들을 달성하기 위한 본 발명의 제 2 견지에 따르면, 이동통신 시스템에서 IQ 불일치를 보상하기 위한 송신 방법은 I 채널, Q 채널 증폭기의 이득을 조절하여 출력단의 이미지 주파수 성분을 제거하는 과정을 포함하는 것을 특징으로 한다.
상술한 바와 같이 본 발명은 LO 버퍼의 저항값을 각각 조절함으로써 IQ 변조기(modulator)에 인가되는 IQ 신호의 이득과 위상을 조절하여 RF 출력단에서의 image 신호를 감소시킴으로써, 종래의 이동통신 시스템에서 발생하는 IQ 불일치에 따른 신호 대 잡음 비(signal-to-noise ratio)의 저하 문제를 해결할 수 있다.
이하 본 발명의 바람직한 실시 예를 첨부된 도면의 참조와 함께 상세히 설명한다. 그리고, 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단된 경우 그 상세한 설명은 생략한다.
이하 설명에서는 RFIC 칩에서 IQ 불일치를 보상하여 이미지 주파수 성분을 제거하기 위하여 LO 버퍼의 가변 저항 값에 따라 증폭기의 이득 및 위상을 조절하여 링크 성능을 향상시키기 위한 장치 및 방법에 대하여 설명할 것이다.
도 1은 본 발명의 바람직한 일 실시 예에 따라 증폭기 이득 및 위상을 조절하여 이미지 주파수 성분을 억제하는 송신 장치의 구성을 도시한 블록도이다.
도 1을 참조하면, 상기 송신 장치는 증폭기(PPA ; Pre-Power Amplifier)(100), 믹서(102), 가변 이득 증폭기(VGA ; Variable Gain Amplifier)(104), 저대역 통과 필터(LPF ; Low Pass Filter)(106), 로컬 주파수 버퍼(110) 및 로컬 주파수 발진기(120)를 포함하여 구성할 수 있다.
상기 가변 이득 증폭기(104)는 아날로그 신호 이득을 조절하기 위한 이득 조절 값을 이용하여 상기 저대역 통과 필터(106)로부터 출력되는 신호의 이득을 조정한다.
상기 로컬 주파수 발진기(120)는 상기 기지대역 신호를 송신이 가능하도록 변환하기 위해 송신 주파수 신호를 발생시키는 것으로, 상기 믹서(102)로 전달하기 위한 IQ LO 신호를 생성하는 기능을 수행한다.
상기 LO 버퍼(110)는 LOI 증폭기(112)와 LOQ 증폭기(114)를 포함하여 상기 로컬 주파수 발진기(120)에 의해 생성된 IQ 신호의 이득과 위상을 조절하도록 처리한다.
상기 LOI 증폭기(112) 또는 LOQ 증폭기(114)는 3개의 증폭단으로 구성할 수 있으며, 상기와 같은 3개의 증폭단 가운데 마지막 증폭단은 가변 저항을 포함하고, 3개의 저항과 3개의 스위치로 구성(미도시)하여 로컬 주파수의 IQ 신호에 대한 이득과 위상을 조절하도록 처리한다.
즉, 상기 LO 버퍼(110)는 제어 비트에 따른 상기 LOI 증폭기(112)의 이득을 이용하여 I 채널의 이미지 주파수 성분을 제거하도록 한다. 또한, 상기 LO 버퍼(110)는 상기 제어 비트에 따른 상기 LOQ 증폭기(114)의 이득을 이용하여 Q 채널의 이미지 주파수 성분을 제거하도록 한다
상기와 같은 LO 버퍼(110)의 동작은 하기 도 2 내지 도 6을 참조하여 상세 히 설명한다.
상기 믹서(102)는 상기 로컬 주파수 발진기(120)에서 출력 신호 즉, 상기 LO 버퍼(110)에 의해 조절된 동위상 신호(in-phase signal), 직각 신호(quadrature signal) 및 가변 이득 증폭기(104)에서 출력되는 신호를 입력받고, 상기 입력 받은 신호를 곱한 상향 신호로 출력하여 상기 증폭기(100)로 전달한다.
상기 증폭기(100)는 상기 믹서(102)로부터 수신하는 각각의 송신 신호의 파워를 증폭시킨다.
도 2는 본 발명의 바람직한 일 실시 예에 따른 LO 버퍼의 구성을 도시한 회로도이다.
본발명에 따른 LO 버퍼에 대한 설명에 앞서 송신 장치의 출력 신호에 존재하는 이미지 성분은 IQ 기저 대역 입력 신호의 불일치, PLL로부터 인가되는 로컬 주파수 발진기의 IQ 입력신호의 불일치 그리고 IQ 변조기 자체의 불일치에 의해 발생된다.
일반적인 송신 장치의 증폭기는 상기 증폭기의 입력 신호가 커질수록 증폭기내 능동소자의 비선형 특성으로 인하여 하모닉 주파수 성분이 발생하여 신호의 왜곡이 일어나기 때문에 선형 구간에서 동작하게 되어 있다. 하지만, 본 발명에서는 종래의 증폭기와 다르게 LO 버퍼에 사용된 증폭기를 비선형 구간에서 동작하도록 하여 LO 버퍼의 증폭기 이득을 조절하여 이미지 주파수 성분을 억제하도록 한다.
상기 도 2를 참조하면, 상기 LO 버퍼는 LOI 증폭기와 LOQ 증폭기로 구성되며, 이하 설명하고자 하는 LO 버퍼의 구성은 상기 LOI 증폭기 및 LOQ 증폭기가 될 수 있다.
상기 LO 버퍼의 증폭기 다시 말해서, LOI 증폭기 또는 LOQ 증폭기는 3개의 증폭단(201), (203), (205)으로 구성할 수 있다.
상기와 같은 3개의 증폭단(201), (203), (205) 가운데 마지막 증폭단(205)은 상기 도 2에 도시한 바와 같이 가변 저항(210)을 포함하고, 3개의 저항과 3개의 스위치로 구성(미도시)하여 로컬 주파수의 IQ 신호에 대한 이득과 위상을 조절하도록 처리한다.
상기와 같이 IQ 신호에 대한 이득과 위상을 조절하는 과정은 다음과 같다.
먼저, 상기 LO 버퍼는 상기 가변 저항(210)을 포함하여 구성하는 증폭기의 피드백 저항 값을 상기 LO 버퍼의 제어 비트를 사용하여 조절할 수 있다.
여기에서, 상기 제어 비트는 3bit의 제어 비트로 상기 증폭기의 이득을 제어하기 위하여 저항 연결 기준 값을 의미하며, 상기 제어 비트에 따른 상기 저항 연결 상태는 하기 <표 1>과 같이 정의할 수 있다.
제어 비트 저항 연결
000 모든 저항 close
001 1번 저항 open 2.3번 저항 close
010 1, 2번 저항 open 3번 저항 close
011 2번 저항 open 1.3번 저항 close
100 2, 3번 저항 open 1번 저항 close
101 3번 저항 open 2.3번 저항 close
110 1, 3번 저항 open 2 저항 close
111 모든 저항 open
예를 들어, 상기 LO 버퍼의 제어 비트를 "000"으로 변경할 경우, 상기 가변 저항(210)을 포함하는 증폭기(203)는 가변 저항(210)을 조절 즉, 3개의 스위치를 close하여 저항 값을 변경함으로써, 증폭기의 이득을 조절하여 이미지 주파수 성분을 조절할 수 있다.
즉, 상기 LO 버퍼는 앞서 설명한 제어 비트의 종류(8가지 경우)에 대한 저항 값을 조절하여 비선형 구간에서 동작시켜서 발생하는 AM-AM, AM-PM 특성을 IQ 신호의 이득 및 위상 불일치를 보상하여 RF 출력단에서의 이미지 주파수 성분을 감소시킨다.
이상은 IQ 불일치를 보상하여 이미지 주파수 성분을 제거하기 위하여 LO 버퍼의 가변 저항 값에 따라 증폭기의 이득 및 위상을 조절하여 링크 성능을 향상시키기 위한 장치에 대하여 설명하였고, 이하 설명에서는 본 발명에 따른 상기 장치를 이용하여 LO 버퍼의 가변 저항 값에 따라 증폭기의 이득 및 위상을 조절하여 IQ 불일치를 보상하고 이에 따른 이미지 주파수 성분을 제거하기 위한 방법에 대하여 설명할 것이다.
도 3은 본 발명의 바람직한 일 실시 예에 따른 송신 장치에서 로컬 주파수 발진기의 IQ 신호 이득과 위상을 조절하기 위한 과정을 도시한 흐름도이다.
상기 도 3을 참조하면, 상기 송신 장치는 먼저 301단게에서 이미지 주파수 성분을 확인한다. 여기에서, 상기 이미지 주파수 성분을 확인하는 것은 송신기 출력단의 이미지 성분을 확인하는 과정을 말한다.
이후, 상기 송신 장치는 303단계로 진행하여 I 채널 LO 버퍼의 제어 비트를 변화하여 LOI 증폭기의 이득을 조절한 후, 305단계로 진행하여 이미지 주파수 성분을 확인한다.
여기에서, 상기 305단계의 이미지 주파수 성분을 확인하는 과정은 상기 I 채널 LO 버퍼의 제어 비트를 변화하여 I 채널의 이미지 주파수 성분이 제거되었는지를 확인하는 과정이다.
이후, 상기 송신 장치는 307단계로 진행하여 상기 305단계의 결과를 확인한다.
만일, 상기 307단계에서 상기 305단계의 결과로 이미지 주파수 성분이 줄어들지 않음을 확인할 경우, 상기 송신 장치는 상기 303단계의 과정을 수행하여 상기 이미지 주파수 성분이 줄어들때까지 제어 비트를 변화시키도록 처리한다. 즉, 상기 송신 장치는 본 발명의 바람직한 일 실시 예에 따라 하기 <표 2>와 같이 상기 LO 버퍼의 증폭기 이득을 제어하는 3비트의 제어 비트를 임의로 변경하여 이미지 주파수 성분을 줄이는 제어 비트를 확인한다.
제어 비트 저항 연결
000 모든 저항 close
001 1번 저항 open 2.3번 저항 close
010 1, 2번 저항 open 3번 저항 close
011 2번 저항 open 1.3번 저항 close
100 2, 3번 저항 open 1번 저항 close
101 3번 저항 open 2.3번 저항 close
110 1, 3번 저항 open 2 저항 close
111 모든 저항 open
예를 들어, 상기 송신 장치에서 제어 비트가 "000"으로 변화할 경우, 상기 LO 버퍼의 3개의 저항을 close하여 가변 저항 값을 변경하고, 제어 비트가 "111"임을 확인할 경우, 3개의 저항을 open하여 가변 저항 값을 변경하도록 한다. 여기에서, 상기 가변 저항 값이 증가할 수록 증폭기의 이득이 높아지고, 상기 가변 저항 값이 감소할 수록 증폭기의 이득은 감소하게 된다.
한편, 상기 307단계에서 상기 305단계의 결과로 이미지 주파수 성분이 줄어듬을 확인할 경우, 상기 송신 장치는 309단계로 진행하여 Q 채널 LO 버퍼의 제어 비트를 변화하여 LOQ 증폭기의 이득을 조절한 후, 311단계로 진행하여 이미지 주파수 성분을 확인한다.
여기에서, 상기 311단계의 이미지 주파수 성분을 확인하는 과정은 상기 Q 채널 LO 버퍼의 제어 비트를 변화하여 Q 채널의 이미지 주파수 성분이 제거되었는지를 확인하는 과정이다.
이후, 상기 송신 장치는 313단계로 진행하여 상기 311단계의 결과를 확인한다.
만일, 상기 313단계에서 상기 311단계의 결과로 이미지 주파수 성분이 줄어들지 않음을 확인할 경우, 상기 송신 장치는 상기 309단계의 과정을 수행하여 상기 이미지 주파수 성분이 줄어들때까지 제어 비트를 변화시키도록 처리한다.
한편, 상기 313단계에서 상기 311단계의 결과로 이미지 주파수 성분이 줄어듬을 확인할 경우, 상기 송신 장치는 315단계로 진행하여 I 채널의 이미지 주파수 성분을 줄인 I 채널 LO 버퍼의 제어 비트와 Q 채널의 이미지 주파수 성분을 줄인 Q 채널 LO 버퍼의 제어 비트를 저장하도록 처리하여 RFIC 칩 내에서 이득을 조절하여 기저 대역 모뎀의 불일치 성분 보상 과정을 생략할 수 있다.
이후, 상기 송신 장치는 본 알고리즘을 종료한다.
도 4는 본 발명에 따른 송신 장치에서 LO 버퍼의 가변 저항 값을 조절하여 IQ 신호의 이득과 위상을 조절한 성능을 도시한 그래프이다.
상기 도 4를 참조하면, 본 발명에 따른 송신 장치는 3비트의 제어 비트를 사용하여 3비트의 모든 경우(앞서 설명한 바와 같은 8가지의 경우)에 대하여 증폭기의 이득 및 위상을 제어할 수 있다.
도 4(a)는 제어 비트 3비트에 해당하는 LO 버퍼의 입력 신호 크기와 출력 신호 크기의 관계를 나타내는 AM-AM 특성 그래프이다.
도 4(b)는 제어 비트 3비트에 해당하는 LO 버퍼의 입력 신호 크기와 출력 신호 크기의 관계를 나타내는 AM-AM 특성 그래프이다.
상기 도 4를 참조하면, 송신 장치는 LO 버퍼의 저항값을 각각 조절함으로써 IQ 변조기(modulator)에 인가되는 IQ 신호의 이득과 위상을 조절할 수 있다. 즉, 본 발명은 위와 같이 LO 버퍼를 비선형 구간에서 동작시켜서 발생하는 AM-AM, AM-PM 특성을 IQ 이득 및 위상 불일치를 보상하는데 사용함으로써, RF 출력단에서의 이미지 주파수 성분을 감소시킨다.
도 5는 본 발명의 바람직한 일 실시 예에 따른 송신 장치를 비선형 구간에서 동작시 발생하는 LO 버퍼의 출력 전압을 나타내는 그래프이다.
상기 도 5를 참조하면, 본 발명에 따른 LO 버퍼는 비선형 구간 동작시에서의 버퍼 출력 전압이 선형 구간의 동작시에 비해 변화 범위가 작다. 이는 이득 불일치의 폭이 선형 구간에서 동작할때보다 작음을 나타내는 것이다.
도 6은 본 발명을 적용한 송신 장치에서 송신 신호의 출력을 측정한 값을 나타내는 그래프이다.
상기 도 6은 본 발명을 검증하기 위해 65nm CMOS 공정을 이용한 RFIC 를 설계하여 측정한 값을 나타낸다.
먼저 상기 송신 장치는 1960MHz를 로컬 신호를 사용하였고, 1MHz의 대역 신호(baseband 입력 신호)를 사용하였다. LO 버퍼의 저항 값을 조절하지 않았을 경우에는 불일치(mismatch) 성분으로 인하여 1959MHz의 이미지 주파수 성분이 발생하여 image rejection ratio(IRR)는 26dB임을 알 수 있다. 그러나 LO 버퍼의 저항 값을 조절할 경우에는 본 발명의 동작원리에 근거하여 불일치 성분이 보상이 되어 이미지 주파수 성분이 16dB가 줄어든 42dB의 IRR 를 얻을 수 있다. 이는 이미지 주파수 성분 에 의한 EVM의 영향을 16dB 향상시키는 것과 같은 역할을 하여 신호 품질을 높이는 효과를 가져온다.
상기와 같은 내용을 정리하면 본 발명은 선형구간에서 동작시키지 않고 위와 같이 비선형 구간에서 동작시킴으로써, 200mVp~400mVp 사이의 크기인 일반적인 LO 버퍼를 선형 구간에서 동직시킬때에 발생하는 MOSFET 소자의 크기 및 소모 전류 증가 문제를 해결할 수 있다.
또한, 상기 도 6과 같이 비선형 구간 동작시에서의 버퍼 출력 전압은 선형 구간 동작시에 비해 입력 전압 대비 변화의 폭을 줄일 수 있다. 이에 따라 이득 불일치의 폭이 선형 구간 동작시에 비해 작아지게 된다.
한편 본 발명의 상세한 설명에서는 구체적인 실시 예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 아니 되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.
도 1은 본 발명의 바람직한 일 실시 예에 따라 증폭기 이득 및 위상을 조절하여 이미지 신호를 억제하는 송신 장치의 구성을 도시한 블록도,
도 2는 본 발명의 바람직한 일 실시 예에 따른 LO 버퍼의 구성을 도시한 회로도,
도 3은 본 발명의 바람직한 일 실시 예에 따른 송신 장치에서 로컬 주파수 발진기의 IQ 신호 이득과 위상을 조절하기 위한 과정을 도시한 흐름도,
도 4(a)는 제어 비트 3비트에 해당하는 LO 버퍼의 입력 신호 크기와 출력 신호 크기의 관계를 나타내는 AM-AM 특성 그래프,
도 4(b)는 제어 비트 3비트에 해당하는 LO 버퍼의 입력 신호 크기와 출력 신호 크기의 관계를 나타내는 AM-AM 특성 그래프,
도 5는 본 발명의 바람직한 일 실시 예에 따른 송신 장치를 비선형 구간에서 동작시 발생하는 LO 버퍼의 출력 전압을 나타내는 그래프 및,
도 6은 본 발명을 적용한 송신 장치에서 송신 신호의 출력을 측정한 값을 나타내는 그래프.

Claims (10)

  1. 이동통신 시스템에서 IQ 불일치를 보상하기 위한 송신 장치에 있어서,
    I 채널, Q 채널 증폭기의 이득을 조절하여 출력단의 이미지 주파수 성분을 제거하는 LO 버퍼를 포함하는 것을 특징으로 하는 장치.
  2. 제 1항에 있어서,
    상기 LO 버퍼는,
    상기 증폭기의 이득을 제어하는 제어 비트를 조절하여 이미지 주파수 성분을 제거하고, 상기 이미지 주파수 성분을 제거한 제어 비트의 정보를 저장함으로써, 상기 I 채널, Q 채널 증폭기의 이득을 조절하여 출력단의 이미지 주파수 성분을 제거하는 것을 특징으로 하는 장치.
  3. 제 2항에 있어서,
    상기 LO 버퍼는,
    이미지 주파수 성분이 제거될 때까지 제어 비트를 조절하여 I 채널의 이미지 주파수 성분을 제거한 후, Q 채널 증폭기의 제어 비트를 조절하여 이미지 주파수 성분을 제거함으로써, 상기 제어 비트를 조절하여 이미지 주파수 성분을 제거하는 것을 특징으로 하는 장치.
  4. 제 1항에 있어서,
    상기 I 채널, Q 채널 증폭기는,
    3개의 증폭단으로 구성할 수 있으며, 상기 3개의 증폭단 가운데 마지막 증폭단은 가변 저항을 포함하여 상기 제어 비트를 이용하여 이득을 조절하는 것을 특징으로 하는 장치.
  5. 제 2항에 있어서,
    상기 제어 비트는,
    상기 증폭기의 이득을 제어하기 위하여 저항 연결을 정의한 값을 의미하는 것을 특징으로 하는 장치.
  6. 이동통신 시스템에서 IQ 불일치를 보상하기 위한 송신 방법에 있어서,
    I 채널, Q 채널 증폭기의 이득을 조절하여 출력단의 이미지 주파수 성분을 제거하는 과정을 포함하는 것을 특징으로 하는 방법.
  7. 제 6항에 있어서,
    상기 I 채널, Q 채널 증폭기의 이득을 조절하여 출력단의 이미지 주파수 성분을 제거하는 과정은,
    상기 증폭기의 이득을 제어하는 제어 비트를 조절하여 이미지 주파수 성분을 제거하는 과정과,
    상기 이미지 주파수 성분을 제거한 제어 비트의 정보를 저장하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  8. 제 7항에 있어서,
    상기 제어 비트를 조절하여 이미지 주파수 성분을 제거하는 과정은,
    I 채널 증폭기의 제어 비트를 조절하여 상기 이미지 주파수 성분을 확인하는 과정과,
    상기 이미지 주파수 성분이 제거될 때까지 상기 제어 비트를 조절하는 과정과,
    상기 I 채널의 이미지 주파수 성분이 제거되면 Q 채널 증폭기의 제어 비트를 조절하여 이미지 주파수 성분을 제거하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  9. 제 6항에 있어서,
    상기 I 채널, Q 채널 증폭기는,
    3개의 증폭단으로 구성할 수 있으며, 상기 3개의 증폭단 가운데 마지막 증폭단은 가변 저항을 포함하여 상기 제어 비트를 이용하여 이득을 조절하는 것을 특징으로 하는 방법.
  10. 제 7항에 있어서,
    상기 제어 비트는,
    상기 증폭기의 이득을 제어하기 위하여 저항 연결을 정의한 값을 의미하는 것을 특징으로 하는 방법.
KR1020090094639A 2008-10-07 2009-10-06 이동통신 시스템에서 아이큐 불일치를 보상하기 위한 장치 및 방법 KR101622251B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US13/122,300 US8630370B2 (en) 2008-10-07 2009-10-07 Apparatus and method for compensating for IQ mismatch in mobile communication system
EP09819373.3A EP2335356A4 (en) 2008-10-07 2009-10-07 DEVICE AND METHOD FOR COMPENSATING IQ ERRORS IN A MOBILE COMMUNICATION SYSTEM
PCT/KR2009/005721 WO2010041866A2 (en) 2008-10-07 2009-10-07 Apparatus and method for compensating for iq mismatch in mobile communication system

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20080098198 2008-10-07
KR1020080098198 2008-10-07

Publications (2)

Publication Number Publication Date
KR20100039255A true KR20100039255A (ko) 2010-04-15
KR101622251B1 KR101622251B1 (ko) 2016-05-20

Family

ID=42215815

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090094639A KR101622251B1 (ko) 2008-10-07 2009-10-06 이동통신 시스템에서 아이큐 불일치를 보상하기 위한 장치 및 방법

Country Status (4)

Country Link
US (1) US8630370B2 (ko)
EP (1) EP2335356A4 (ko)
KR (1) KR101622251B1 (ko)
WO (1) WO2010041866A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101334098B1 (ko) * 2012-06-19 2013-11-29 (주)아이앤씨테크놀로지 아날로그 iq 교정회로

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012095120A (ja) * 2010-10-27 2012-05-17 Advantest Corp 測定装置、測定方法およびプログラム
US9184974B1 (en) * 2014-06-26 2015-11-10 The Boeing Company In-phase and quadrature radio frequency digital-to-analog converter
CN106169936A (zh) * 2015-05-19 2016-11-30 松下知识产权经营株式会社 无线通信装置及无线通信系统
US9531086B1 (en) 2016-01-06 2016-12-27 International Business Machines Corporation Dynamic phased array tapering without phase recalibration

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5523699A (en) * 1979-08-06 1980-02-20 Toshiba Corp Crystal oscillator
US4559569A (en) * 1983-03-08 1985-12-17 Thomson-Brandt Circuit arrangement for correcting frequency response in accordance with frequency response of a sound field
US5105195A (en) * 1990-12-10 1992-04-14 Hughes Aircraft Company System and method for compensation of in-phase and quadrature phase and gain imbalance
US6480589B1 (en) * 1998-07-14 2002-11-12 Samsung Electronics Co., Ltd. CPE alert signal detector and caller identification detector using peak detection
US6340883B1 (en) * 1998-09-03 2002-01-22 Sony/Tektronik Corporation Wide band IQ splitting apparatus and calibration method therefor with balanced amplitude and phase between I and Q
US6560449B1 (en) * 2000-06-12 2003-05-06 Broadcom Corporation Image-rejection I/Q demodulators
KR100468359B1 (ko) 2002-10-31 2005-01-27 인티그런트 테크놀로지즈(주) 국부 발진 신호 경로를 통한 동 위상 및 직교 위상 신호간 부정합 보정 회로를 이용한 국부 발진기 및 이를이용한 수신 장치
JP3906173B2 (ja) * 2003-03-17 2007-04-18 松下電器産業株式会社 可変利得増幅回路
US6931343B2 (en) * 2003-09-19 2005-08-16 Globespanvirata, Incorporated On-signal quadrature modulator calibration
KR101085693B1 (ko) * 2004-03-24 2011-11-22 조지아 테크 리서치 코오포레이션 개선된 광대역 i/q 신호 발생 장치
US20060176975A1 (en) * 2005-02-05 2006-08-10 Yong-Hsiang Hsieh Method for modulator auto-IQ calibration
US7848453B2 (en) * 2005-06-29 2010-12-07 Broadcom Corporation Independent LO IQ tuning for improved image rejection
US8654885B2 (en) * 2006-06-06 2014-02-18 Qualcomm Incorporated Fast in-phase and quadrature imbalance calibration
US7840198B2 (en) * 2006-12-06 2010-11-23 Broadcom Corp. Method and system for processing signals in a high performance receive chain
US7860470B2 (en) * 2007-07-20 2010-12-28 Silicon Storage Technology, Inc. Cross coupled high frequency buffer
US8000382B2 (en) * 2008-01-04 2011-08-16 Qualcomm Incorporated I/Q imbalance estimation and correction in a communication system
US8259888B2 (en) * 2008-05-23 2012-09-04 Integrated Device Technology, Inc. Method of processing signal data with corrected clock phase offset
US8135055B2 (en) * 2008-07-30 2012-03-13 Qualcomm Incorporated I/Q calibration of transmit and receive paths in OFDM FDD communication systems
US8340225B2 (en) * 2009-09-17 2012-12-25 SiTune Corporation System and method for performing blind IQ-imbalance estimation and compensation
US9479203B2 (en) * 2011-04-14 2016-10-25 Mediatek Inc. Transceiver capable of IQ mismatch compensation on the fly and method thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101334098B1 (ko) * 2012-06-19 2013-11-29 (주)아이앤씨테크놀로지 아날로그 iq 교정회로

Also Published As

Publication number Publication date
EP2335356A4 (en) 2013-06-05
WO2010041866A2 (en) 2010-04-15
EP2335356A2 (en) 2011-06-22
KR101622251B1 (ko) 2016-05-20
WO2010041866A3 (en) 2010-07-15
US20120008705A1 (en) 2012-01-12
US8630370B2 (en) 2014-01-14

Similar Documents

Publication Publication Date Title
US10476445B2 (en) Systems and methods for improved power yield and linearization in radio frequency transmitters
US8126036B2 (en) Predistortion and post-distortion correction of both a receiver and transmitter during calibration
US8594232B2 (en) System for predistortion and post-distortion correction of both a receiver and transmitter during calibration
US7917106B2 (en) RF power amplifier controller circuit including calibrated phase control loop
JP4855267B2 (ja) 信号取出回路およびそれを有する歪み補償増幅器
US7242725B2 (en) Adaptive broadband post-distortion receiver for digital radio communication system
US9634695B1 (en) Wireless devices having multiple transmit chains with predistortion circuitry
US20110190028A1 (en) Power Amplifier Linearization Feedback Methods and Systems
US20130149976A1 (en) Method And System For A Linearized Transmitter Including A Power Amplifier
EP2664060B1 (en) Systems and methods for a radio frequency transmitter with improved linearity and power out utilizing pre-distortion and a gan (gallium nitride) power amplifier device
US8532577B2 (en) Method and system for compensating for estimated distortion in a transmitter by utilizing a digital predistortion scheme with a quadrature feedback mixer configuration
US8942635B2 (en) Method and system for compensating for estimated distortion in a transmitter by utilizing a digital predistortion scheme with a single feedback mixer
KR20010050450A (ko) 무선 통신 시스템에서 인접 채널 파워를 감소시키는 방법및 장치
KR20100039255A (ko) 이동통신 시스템에서 아이큐 불일치를 보상하기 위한 장치 및 방법
US10630323B2 (en) Asymmetric adjacent channel leakage ratio (ACLR) control
US7209715B2 (en) Power amplifying method, power amplifier, and communication apparatus
US11190147B1 (en) Low power, efficient doherty power amplifier
Ock Design of linear transmitters for wireless applications
KR20090088139A (ko) 카테시안 피드백 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right