KR20090088139A - 카테시안 피드백 장치 - Google Patents

카테시안 피드백 장치 Download PDF

Info

Publication number
KR20090088139A
KR20090088139A KR1020080013514A KR20080013514A KR20090088139A KR 20090088139 A KR20090088139 A KR 20090088139A KR 1020080013514 A KR1020080013514 A KR 1020080013514A KR 20080013514 A KR20080013514 A KR 20080013514A KR 20090088139 A KR20090088139 A KR 20090088139A
Authority
KR
South Korea
Prior art keywords
feedback path
feedback
phase
signal
path part
Prior art date
Application number
KR1020080013514A
Other languages
English (en)
Inventor
김종헌
김지연
전상현
오덕수
Original Assignee
아태위성산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아태위성산업 주식회사 filed Critical 아태위성산업 주식회사
Priority to KR1020080013514A priority Critical patent/KR20090088139A/ko
Publication of KR20090088139A publication Critical patent/KR20090088139A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3247Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/34Negative-feedback-circuit arrangements with or without positive feedback
    • H03F1/345Negative-feedback-circuit arrangements with or without positive feedback using hybrid or directional couplers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/207A hybrid coupler being used as power measuring circuit at the output of an amplifier circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/336A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2201/00Indexing scheme relating to details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements covered by H03F1/00
    • H03F2201/32Indexing scheme relating to modifications of amplifiers to reduce non-linear distortion
    • H03F2201/3212Using a control circuit to adjust amplitude and phase of a signal in a signal path

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 증폭기 선형화 장치에 관한 것으로 보다 상세하게는 테트라(TETRA) 단말기, 무선단말기, 이동통신 장비의 송신단에서 사용하는 증폭기의 선형성을 확보하고 감소된 이득을 개선시키며 원하는 출력을 조정하여 생성하는 카테시안 피드백 장치에 관한 것이다. 본 발명은 제 2 피드백 경로부와 디지털 조정부를 추가하고 제 2 피드백 경로부를 이용하여 전력증폭기의 입력에 인가되는 비선형 성분 중 원 주파수 신호를 제거하여 피드백으로 형성되는 증폭기의 이득 감소를 차단하고, 제 2 피드백 경로부의 가변 감쇄기를 디지털 조정부로 조정하여 원하는 출력을 단계별로 생성하며 이때 출력 별로 다른 선형성 개선 양을 고려하여 제 1 피드백 경로부의 기저대역 고이득 증폭기의 이득을 디지털 조정부로 조절하여 규격에 합하게 하는 카테시안 피드백 장치이다.
주경로부, 제 1 피드백 경로부, 제 2 피드백 경로부.

Description

카테시안 피드백 장치 {Apparatus of a Cartesian feedback}
본 발명은 증폭기 선형화 장치에 관한 것으로 보다 상세하게는 테트라(TETRA) 단말기, 무선단말기, 이동통신 장비의 송신단에서 사용하는 증폭기의 선형성을 확보하고 감소된 폐루프 이득을 개선시키며 원하는 출력을 조정하여 제공하는 카테시안 피드백 장치에 관한 것이다.
종래의 카테시안 피드백 선형화 장치를 설명한다.
종래의 카테시안 피드백 선형화 장치에 관한 기술은 RF(Radio Frequency) 신호를 IQ(In phase /Quadrature phase) 변조기와 복조기를 사용하여 신호를 베이스 밴드 영역으로 낮추어 주고 피드백 기법을 사용하여 위상이 180도 차이 나는 비선형 성분을 미리 인가해 주어 전력 증폭기의 선형성을 개선하는 기술이었다.
그러나 종래의 기술은 피드백 경로에 비선형 성분뿐만 아니라 원 주파수 성분도 같이 인가 됨으로 피드백 경로의 이득만큼 원 주파수 성분이 증가하면서 장치의 전체 구조에서 이득이 감소하게 된다. 특히 테트라(TETRA) 신호와 같이 높은 선형성이 요구되는 경우 미리 인가되는 비선형 성분 값이 커야 하므로 전력증폭기의 이득 감소가 증가하게 된다. 이로 인해서 입력 신호의 큰 값이 요구되고 결국 IQ 변조기 자체에서 발생하는 비선형성이 증가하면서 출력 신호의 선형성 개선이 어려워지는 문제점이 있다.
또한 테트라(TETRA) 단말장치는 출력스텝의 조정이 요구되는데 이 때 원 경로에 감쇄기를 설치하게 되면 입력의 비선형 성분도 같이 감쇄되기 때문에 증폭기 출력의 선형성이 감소하는 문제점이 있다.
본 발명은 상술한 문제점을 해결한 것으로, 본 발명의 목적은 제 2 피드백 경로부와 디지털 전압 조정부를 추가하고 제 2 피드백 경로부를 이용하여 전력증폭기의 입력에 인가되는 비선형 성분 중 원 주파수 신호를 제거하여 피드백으로 형성되는 증폭기의 이득 감소를 차단하고, 제 2 피드백 경로부의 가변 감쇄기를 디지털 전압 조정부로 조정하여 원하는 출력을 단계별로 생성하며 이때 출력 별로 다른 선형성 개선 양을 고려하여 제 1 피드백 경로부의 기저대역 고이득 증폭기의 전압을 디지털 조정부로 조절하여 규격에 합하게 하는 카테시안 피드백 장치를 제공하는 것을 목적으로 한다.
상기한 목적을 달성하기 위한 본 발명의 장치는, 주경로부와 제 1 피드백 경로부가 있는 카테시안 피드백 선형화 장치에 있어서 제 1 피드백 경로부의 원 주파수 성분을 제거하여 전체 루프의 이득을 개선하는 제 2 피드백 경로부 및 제 1 피드백 경로부와 상기 제 2 피드백 경로부를 제어하여 테트라 출력을 조절하고 선형성을 자동적으로 유지시키는 디지털 전압조정부를 포함하는 것을 특징으로 한다.
또한, 제 2 피드백 경로부는 주경로부의 입력에 설치되어 원 주파수 신호를 얻는 커플러와, 커플러를 통하여 인가된 신호를 감쇄하여 조절하는 가변감쇄기와, 상기 가변감쇄기의 조절로 생성되는 위상 지연 차이를 보상하고 원 주파수 신호의 위상을 변환하는 가변위상변환기를 포함하는 것을 특징으로 한다.
또한, 제 2 피드백 경로부는 제 1 피드백 경로부의 비선형 신호와 상기 제 2 피드백 경로부의 원 주파수 신호를 결합시키는 전력 결합기를 포함하는 것을 특징으로 하며, 전력 결합기는 동위상 3dB 결합기 또는 90도 하이브리드 커플러, 발룬 중에서 어느 하나를 적용하여 구성하는 것을 특징으로 한다.
또한, 본 발명의 가변감쇄기는 90도 하이브리드 커플러와 핀 다이오드를 사용하며 상기 핀 다이오드에 공급되는 바이어스 전압을 조절하여 감쇄값을 조절하는 것을 특징으로 하며, 가변위상변환기는 90도 하이브리드 커플러와 바렉터 다이오드를 사용하며 상기 바렉터 다이오드에 공급되는 바이어스 전압으로 커패시턴스를 조정하여 위상을 조절하는 것을 특징으로 한다.
또한, 디지털 전압 조정부는 제 2 피드백 경로부를 구성하는 가변 감쇄기를 먼저 조정하고, 상기 가변감쇄기의 조절로 인한 위상변화를 상기 제 2 피드백 경로부의 가변 위상변환기를 제어하여 테트라 출력을 단계별로 제어하고 출력의 선형성을 제어하는 것을 특징으로 하며, 디지털 전압 조정부는 제 1 피드백 경로부의 기저대역 고이득 증폭기의 공급 전압을 조절하여 테트라(TETRA) 신호의 출력 변화에 따라 상기 주경로부의 전력증폭기의 선형성이 규격에 맞도록 제어하는 것을 특징으로 한다.
또한 카테시안 피드백 장치는 테트라 단말기의 송신단, 무선단말기의 송신단의 증폭기 선형화와 이득 개선에 적용 가능함을 특징으로 한다.
본 발명은 주경로부의 전력증폭기의 선형성을 개선하고 원 주파수 신호의 이 득 감소를 개선하기 위해서 제 2 피드백 경로부를 적용하고 디지털 전압 조정부를 구비하여 테트라(TETRA) 신호의 단계별 출력을 생성하고 증폭기의 이득을 조절하여 선형성 규격을 만족시킨다.
본 발명은 테트라(TETRA) 단말기, 무선단말기, 이동통신 장비의 송신단에서 사용하는 증폭기의 폐회로 이득 (폐 루프)과 선형성 개선에 적용시킬 수 있으며 원하는 테트라 출력을 단계별로 조정하는 효과가 있다.
이하, 본 발명의 실시 예를 첨부한 도면을 참조하여 설명한다.
하기의 설명에서는 본 발명에 따른 동작을 이해하는데 필요한 부분만이 설명되며 그 이외 부분의 설명은 생략될 것이라는 것을 유의하여야 한다.
설명의 편의상 다른 실시예(도면)에 있더라도 동일한 기능과 역할을 수행하는 구성요소에 대해서는 동일한 참조번호를 부여한다.
본 발명은 카테시안 피드백 선형화 장치를 개량한 것으로 제 2 피드백 경로부를 추가하여 전력증폭기를 포함한 폐회로의 이득을 개선하고 디지털 전압조정부를 이용하여 가변감쇄기와 제 1 피드백 경로부를 제어하여 테트라 출력을 생성하고 이득을 제어하여 규격에 합하도록 한다.
도 1은 본 발명에 따른 카테시안 피드백 선형화 장치의 구성도이다.
본 발명의 카테시안 피드백 선형화 장치는 주경로부(100), 제 1피드백 경로부(200), 제 2 피드백 경로부(300)로 구성된다.
도 1을 참조하면, 주경로부(100)는 IQ(In phase/Quadrature phase) 변조 기(21)와 주경로부(100)와 제 1 피드백 경로부(200)와 연결되는 비교기(31, 33), IQ 복조기(41), 전력증폭기(51)를 포함하여 이루어진다.
주경로부(100)로 수신되는 RF 입력 신호는 IQ 변조기(21)를 통해서 베이스 밴드 대역의 신호로 변환되며 IQ 변조기(21)는 전력 분배기(23)와 믹서(25, 27), 90도 위상 변환기, 로컬 오실레이터(29)로 구성된다.
위상과 크기 정보를 동시에 갖는 RF 신호는 IQ 변조기(21)의 믹서(25, 27)를 통해서 캐리어 주파수의 로컬 오실레이터(29) 신호와 섞이면서 두 개의 신호의 형태로 변환되는데 하나는 동일 위상을 갖는 I 신호와 로컬 신호를 90도 위상 변환기를 거치도록 하여 90도 위상차이를 갖게 한 Q 신호이다.
비교기(31, 33)는 IQ 변조기(21) 후단에 연산증폭기(Operational amplifier)를 이용하여 설치되는 것으로 선형성 개선을 위한 전치 왜곡된 신호를 생성하기 위해 IQ 변조기(21)에서 I, Q 변조된 입력 신호와 제 1 피드백 경로부(200)의 비선형 신호를 입력 비교하여 차 신호를 얻는다.
IQ 복조기(41)는 비교기(31, 33)를 통해 얻어진 기저대역의 전치 왜곡 신호를 RF 대역의 신호로 변환하고, IQ 복조기(41)는 I Q 신호를 믹서(43, 45)를 통해서 로컬 오실레이터(29) 신호와 혼합하는 동작을 하는데 이때 I신호는 동일 위상의 로컬 신호를 Q 신호는 90도 위상변환기(47)를 통과한 로컬 신호와 합쳐지게 되고 RF 대역으로 변환된 신호는 다시 전력 결합기(51)를 통해서 전력 증폭기(61)의 입력으로 공급된다.
주경로부(100)의 전력 분배기(23)와 전력결합기(51)는 90도 위상차이 하이브 리드 커플러(Hybrid Coupler) 또는 3dB 동위상 커플러를 사용한다.
또한, 제 1피드백 경로부(200)는 출력 커플러(201), 위상 변환기(203), 감쇄기(205), IQ 변조기(211) 그리고 기저대역 고이득 증폭기(221, 223)로 이루어 진다.
출력 커플러(201)는 주경로부(100)의 전력 증폭기(61) 출력단에 연결되어 전력증폭기(61)에 의해서 왜곡되는 비선형적인 출력 신호를 제 1 피드백 경로부(200)로 인가한다.
이 때 출력 커플러(201)의 커플링 계수가 크면 전력증폭기(61) 출력이 감소하여 효율 및 출력전력이 작아지기 때문에 가능한 커플링 계수가 작은 커플러를 사용하여 구현하여야 한다.
제 1 피드백 경로부(200)의 출력 커플러(201) 다음 단에 주경로부(100)의 위상 지연과 제 1 피드백 경로부(200)의 위상 지연의 차이를 보상하기 위해 위상 변환기(203)를 구성한다.
감쇄기(205)는 출력 커플러(201)의 커플링 계수가 고정되고 변화시키기 어렵기 때문에 제 1 피드백 경로부(200)로 인한 폐쇄 루프의 이득을 조절하기 위해 구성되며, 감쇄기(205)는 가변저항을 이용한 파이(pi)형 회로로 구성될 수 있다.
제 1 피드백 경로부(200)의 IQ 변조기(211)는 감쇄기(205)를 지난 비선형 신호가 인가되어 주경로부(100)에서와 마찬가지로 RF대역의 신호를 기저대역(Baseband) 신호로 변환시키고 동위상의 I 신호와 90도 위상차이의 Q 신호로 분리한다.
기저대역 고이득 증폭기(221, 223)는 IQ 변조기(211)에서 분리된 I 신호와 Q 신호의 비선형성분을 증가시키기 위해서 구성한다.
RF 대역에서 신호를 증폭하게 되면 또 다른 전력 증폭기의 왜곡 성분이 부가되게 되지만 기저대역 신호를 증폭시키는 기저대역 고이득 증폭기(221, 223)는 RF증폭기 보다 선형성이 보장되기 때문에 구현에 용이하다.
기저대역 고이득 증폭기(221, 223)에서 출력된 비선형 성분은 주경로부(100)의 비교기(31, 33)를 통해서 원 입력 신호와 차이를 출력하여 전치 왜곡 신호를 형성하게 된다. 전치 왜곡 신호는 전력 증폭기(61)의 입력으로 인가되면서 전력증폭기(61) 출력의 왜곡 성분을 감소시킨다.
그러나 제 1 피드백 경로부(200)에 의한 비선형 신호는 왜곡 성분뿐만 아니라 원 주파수 출력 신호도 포함하기 때문에 전력증폭기에 인가되는 입력신호의 크기를 감소시키게 되고 결과적으로 전체 폐쇄 루프의 이득을 감소시킨다.
따라서 본 발명은 제 2 피드백 경로부(300)를 장착하여 비 선형 보상 신호에서 원 주파수 신호를 없애준다.
본 발명은 제 1 피드백 경로부(200)의 원 주파수 신호를 제거해 줌으로 전체 루프(loop) 이득의 감소를 개선하고, 제 2 피드백 경로부(300)에서 원 주파수 신호 값을 조절함으로 제 1 피드백 경로부(200)의 원 주파수 신호의 크기를 조절하며, 디지털 전압 조정부(351)를 이용하여 테트라 신호를 단계별로 조정하며 원하는 선형성을 유지하기 위해 제 1 피드백 경로부(200)의 기저대역 고이득 증폭기(221, 223)의 이득을 디지털로 조정하여 이득과 선형성을 서로 맞추어 적정한 최대 값을 얻도록 한다.
본 발명의 제 2 피드백 경로부(300)는 RF입력 신호단의 커플러(301), 공급되는 전압에 따라서 조정값이 변화하는 가변감쇄기(303)와 가변 위상변환기(305), 그리고 전력 결합기(307)로 구성된다.
커플러(301)는 원 주파수 신호를 얻기 위해서 RF 입력단에 구성되고, 커플러(301)에 인가된 신호를 가변감쇄기(303)를 통하여서 테트라(TETRA)에서 요구하는 출력 스텝을 조절한다.
가변감쇄기(303)는 90도 하이브리드 커플러와 핀 다이오드를 사용하는 반사형태로 구현하고 핀 다이오드에 공급되는 바이어스 전압으로 감쇄값을 조절한다.
또한, 가변 위상변환기(305)는 제 1피드백 경로부(200)와 제 2 피드백 경로부(300) 사이의 위상 지연 차이를 보상하고 원 주파수 신호의 위상을 180도 변환하기 위해서 구성된다.
가변위상변환기(305)는 90도 하이브리드 커플러와 바렉터 다이오드를 사용하여 구현하고 바렉터 다이오드에 공급되는 바이어스 전압으로 커패시턴스를 조정하여 위상을 조절한다.
본 발명의 제 2 피드백 경로부(300)의 원 주파수 신호는 전력 결합기(307)를 통하여서 제 1 피드백 경로부(200)의 위상변환기(203)에서 출력되는 비선형 신호와 결합된다.
전력 결합기(307)는 동위상 3dB 결합기를 사용하거나 가변위상변환기(305)로 90도 변환해 준 신호를 사용할 경우에는 90도 하이브리드 커플러를 사용할 수 있고 이 때 180도 위상 변화를 위해서는 위상 변환기 대신에 발룬을 전력 결합기로 구성할 수도 있다.
도 1을 참조하면, 본 발명은 디지털 전압 조정부(351)를 이용하여 제 2 피드백 경로부(300)의 가변감쇄기(303)와 가변위상변환기(305)를 자동으로 조절하여 테트라 출력을 단계 별로 조절 가능하고, 제 1 피드백 경로부(200)의 기저대역 고이득 증폭기(221, 223)의 전압을 제어하여 선형성을 조절한다.
디지털 전압 조정부(351)에서 제 1 피드백 경로부(200)의 기저대역 고이득 증폭기(221, 223)를 제어하는 것은 제 2 피드백 경로부(300)로 인한 원 주파수 출력 변화로 인한 왜곡 성분의 변화를 보상하기 위해서이며 제 1 피드백 경로부(200)의 기저대역 고이득 증폭기(221, 223)의 이득을 바이어스 전압으로 조절하여 단계별 출력과 선형성을 동시에 조절한다.
본 발명의 디지털 전압 조정부(351)는 먼저 출력을 결정해 주는 가변감쇄기(303)를 제어하고 가변감쇄기(303)의 조절로 인한 위상 변화를 보상하기 위해서 가변위상변환기(305)의 전압을 조절하며, 출력 신호의 선형성을 확인하여 왜곡 성분이 테트라(TETRA) 사양에 맞게 되도록 기저대역 고이득 증폭기(221, 223)의 전압을 조정하는 방식으로 제어한다.
따라서 본 발명은 종래의 카테시안 피드백 선형화 장치보다 이득이 개선되고 증폭기의 선형성이 향상되며 테트라 출력을 단계별로 제어하는 것이 용이하다.
상술한 바와 같이 본 발명은 제 1 피드백 경로부(200)의 비선형 신호에서 원 주파수 신호의 값을 제 2 피드백 경로부(300)와 디지털 전압 조정부(351)를 이용하 여 원 주파수 신호로 조절하여 폐 회로 이득의 감소를 줄이고 테트라 출력을 단계별 조절한다.
도 2는 본 발명의 제 2 피드백 경로부에서 사용하는 가변 감쇄기의 구성도이다.
본 발명에서 적용한 가변감쇄기(303)는 종래와는 다르게 저항성분 대신에 핀 다이오드를 사용하고 핀 다이오드(401)의 저항 성분을 공급되는 전압으로 조절하여 감쇄값을 변화 시킨다. 디지털 전압 조정부(351)는 가변감쇄기(303)를 제어하여 출력 신호를 조절한다.
도 2와 같이 가변감쇄기(303)는 90도 하이브리드 커플러와 핀 다이오드(401)를 사용하는 반사형태로 구현하며 핀 다이오드(401)에 공급되는 바이어스 전압을 조절하여 감쇄값을 조절한다.
또한 도 3은 본 발명의 제 2 피드백 경로부에서 사용하는 가변 위상 변환기의 구성도이다.
본 발명의 제 2 피드백 경로부에 설치되는 가변 위상변환기(305)는 커패시터 대신에 바렉터 다이오드(varactor diode)(501)를 사용하고 내부의 커패시턴스를 공급되는 전압으로 조절하여 위상값을 조정한다.
도 3과 같이 본 발명의 가변위상변환기(305)는 90도 하이브리드 커플러와 바렉터 다이오드를 사용하여 구현하고 바렉터 다이오드에 공급되는 바이어스 전압을 조절하여 커패시턴스를 조정하여 위상을 조절하며, 디지털 전압 조정부(351)는 상술한 바와 같이 출력을 결정해 주는 가변감쇄기(303)를 조절하고 가변감쇄기(303) 의 조절로 인한 위상 변화를 보상하기 위해 가변위상변환기(305)의 전압을 조절하며 제어한다.
한편, 도 4는 종래의 카테시안 피드백 선형화 장치에서 제 1 피드백 경로부만 존재하는 경우의 특성 그래프이다.
도 4는 종래의 개방 루프 회로와 폐쇄 루프 회로의 출력 스펙트럼 특성을 나타낸 것으로, 그래프를 참조하면 종래와 같이 제 1 피드백 경로부(200)만 존재하는 경우에는 표의 중심 주파수(Center frequency)의 출력 전력 항목을 보면 개방 루프 회로와 폐쇄 루프 회로의 이득이 5dB 이상 차이가 나는 것을 보여준다. 이 결과는 출력 30 dBm에서 테트라(TETRA) 선형성 규격에 합하는 결과이다.
도 5는 본 발명의 카테시안 피드백 선형화 장치에서의 특성 그래프이다.
도 5는 제 1 피드백 경로부(200)와 제 2 피드백 경로부(300), 디지털 전압조정부(351)를 모두 포함하는 경우의 개방회로 및 폐쇄 회로시 출력 스펙트럼 특성을 나타낸 것으로, 제 2 피드백 경로부(300)가 존재할 경우 표의 중심 주파수(Center frequency)의 출력 전력 항목을 보면 개방 회로와 폐쇄 회로의 이득이 1dB 정도 차이가 나는 것을 볼 수 있다.
도 4와 비교하였을 때 폐쇄 루프 이득이 4dB 개선되는 것을 알 수 있으며. 이 결과는 출력 30dBm에서 테트라(TETRA) 선형성 규격에 합하는 결과이다.
이상에서 설명 드린 바와 같이 본 발명은 주경로부(100)의 전력증폭기(61)의 선형성을 개선하기 위해서 제 1 피드백 경로부(200)를 사용하였으나 제 1 피드백 경로부(200)로 인하여 발생되는 원 주파수 신호의 이득 감소를 개선하기 위해 제 2 피드백 경로부(300)를 적용하고 디지털 전압 조정부(351)를 이용하여 테트라(TETRA) 신호의 단계별 출력을 생성하고 증폭기의 이득을 조절하여 선형성 규격을 만족시킨다.
지금까지 본 발명의 실시 예의 구성 및 동작에 대해 설명하였다. 본 발명은 상술한 실시 예에 한정되지 않으며, 본 발명의 범위를 벗어나지 않는 한도 내에서 다양한 변형을 가할 수 있다. 그러므로 본 발명의 범위는 설명된 실시예에 국한되어 정해져서는 안되며 특허청구범위뿐만 아니라 특허청구범위와 균등한 것들에 의해 정해져야 한다.
도 1은 본 발명에 따른 카테시안 피드백 선형화 장치의 구성도.
도 2는 본 발명의 제 2 피드백 경로부에서 사용하는 가변 감쇄기의 구성도.
도 3은 본 발명의 제 2 피드백 경로부에서 사용하는 가변 위상 변환기의 구성도.
도 4는 종래의 카테시안 피드백 선형화 장치에서 제 1 피드백 경로부만 존재하는 경우의 특성 그래프.
도 5는 본 발명의 카테시안 피드백 선형화 장치에서의 특성 그래프.
<도면의 주요부호에 대한 설명>
21 : IQ 변조기 31, 33 : 비교기
41 : IQ 복조기 51 : 전력증폭기
100 : 주경로부 200 : 제 1피드백 경로부
300 : 제 2 피드백 경로부 301 : 커플러
303 : 가변감쇄기 305 : 위상변환기
307 : 전력 결합기

Claims (9)

  1. 주경로부와 제 1 피드백 경로부가 있는 카테시안 피드백 선형화 장치에 있어서,
    상기 제 1 피드백 경로부의 원 주파수 성분을 제거하여 전체 루프의 이득을 개선하는 제 2 피드백 경로부; 및
    상기 제 1 피드백 경로부와 상기 제 2 피드백 경로부를 제어하여 테트라 출력을 조절하고 선형성을 자동적으로 유지시키는 디지털 전압조정부를 포함하는 것을 특징으로 하는 카테시안 피드백 선형화 장치.
  2. 제 1항에 있어서,
    상기 제 2 피드백 경로부는
    상기 주경로부의 입력에 설치되어 원 주파수 신호를 얻는 커플러와;
    상기 커플러를 통하여 인가된 신호를 감쇄하여 조절하는 가변감쇄기; 및
    상기 가변감쇄기의 조절로 생성되는 위상 지연 차이를 보상하고 원 주파수 신호의 위상을 변환하는 가변위상변환기를 포함하는 것을 특징으로 하는 카테시안 피드백 선형화 장치.
  3. 제 1항에 있어서,
    상기 제 2 피드백 경로부는
    상기 제 1 피드백 경로부의 비선형 신호와 상기 제 2 피드백 경로부의 원 주파수 신호를 결합시키는 전력 결합기를 포함하는 것을 특징으로 하는 카테시안 피드백 선형화 장치.
  4. 제 3항에 있어서,
    상기 전력 결합기는 동위상 3dB 결합기, 90도 하이브리드 커플러, 발룬 중에서 하나를 적용하여 구성 가능함을 특징으로 하는 카테시안 피드백 선형화 장치.
  5. 제 2항에 있어서,
    상기 가변감쇄기는
    90도 하이브리드 커플러와 핀 다이오드를 사용하며 상기 핀 다이오드에 공급되는 바이어스 전압을 조절하여 감쇄값을 조절하는 것을 특징으로 하는 카테시안 피드백 선형화 장치.
  6. 제 2항에 있어서,
    상기 가변위상변환기는
    90도 하이브리드 커플러와 바렉터 다이오드를 사용하여 구현하고 상기 바렉터 다이오드에 공급되는 바이어스 전압으로 커패시턴스를 조정하여 위상을 조절하는 것을 특징으로 하는 카테시안 피드백 선형화 장치.
  7. 제 1항에 있어서,
    상기 디지털 전압 조정부는,
    상기 제 2 피드백 경로부를 구성하는 가변 감쇄기를 먼저 조정하고, 상기 가변감쇄기의 조절로 인한 위상변화를 상기 제 2 피드백 경로부의 가변 위상변환기를 제어하여 테트라 출력을 단계별로 제어하고 출력의 선형성을 제어하는 것을 특징으로 하는 카테시안 피드백 선형화 장치.
  8. 제 1항에 있어서,
    상기 디지털 전압 조정부는,
    상기 제 1 피드백 경로부의 기저대역 고이득 증폭기의 공급 전압을 조절하여 테트라(TETRA) 신호의 출력 변화에 따라 상기 주경로부의 전력증폭기의 선형성이 규격에 맞도록 제어하는 것을 특징으로 하는 카테시안 피드백 선형화 장치.
  9. 제 1항 내지 제 8항 중 어느 한 항에 있어서,
    상기 카테시안 피드백 장치는 테트라 단말기의 송신단, 무선단말기의 송신단의 증폭기 선형화와 이득 개선에 적용 가능함을 특징으로 하는 카테시안 피드백 선형화 장치.
KR1020080013514A 2008-02-14 2008-02-14 카테시안 피드백 장치 KR20090088139A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080013514A KR20090088139A (ko) 2008-02-14 2008-02-14 카테시안 피드백 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080013514A KR20090088139A (ko) 2008-02-14 2008-02-14 카테시안 피드백 장치

Publications (1)

Publication Number Publication Date
KR20090088139A true KR20090088139A (ko) 2009-08-19

Family

ID=41206904

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080013514A KR20090088139A (ko) 2008-02-14 2008-02-14 카테시안 피드백 장치

Country Status (1)

Country Link
KR (1) KR20090088139A (ko)

Similar Documents

Publication Publication Date Title
JP4467756B2 (ja) ドハティ型増幅器
KR100473811B1 (ko) 링크 전력 송신기
US6314142B1 (en) Pre-distortion for a non-linear transmission path in the high frequency range
JP4855267B2 (ja) 信号取出回路およびそれを有する歪み補償増幅器
US7873333B2 (en) Transmitter circuits and apparatus of wireless application
US8433263B2 (en) Wireless communication unit, integrated circuit and method of power control of a power amplifier therefor
US8472897B1 (en) Power amplifier predistortion methods and apparatus
US7688156B2 (en) Polar modulation transmission circuit and communication device
US7756491B2 (en) Phase shifter
US7894546B2 (en) Replica linearized power amplifier
US7570928B2 (en) System and method for low delay corrective feedback power amplifier control
US8942635B2 (en) Method and system for compensating for estimated distortion in a transmitter by utilizing a digital predistortion scheme with a single feedback mixer
WO2005124994A1 (ja) 高効率増幅器
US8532577B2 (en) Method and system for compensating for estimated distortion in a transmitter by utilizing a digital predistortion scheme with a quadrature feedback mixer configuration
EP0818880B1 (en) Gain control circuit for a linear power amplifier
JP2008022513A (ja) 歪制御機能付き増幅装置
KR20100039255A (ko) 이동통신 시스템에서 아이큐 불일치를 보상하기 위한 장치 및 방법
KR20090088139A (ko) 카테시안 피드백 장치
KR100983604B1 (ko) 향상된 효율을 갖는 카테시안 피드백 선형화 장치
US11750427B1 (en) Low-noise highly-linear wideband vector modulators
US6734733B2 (en) Auxiliary amplifier in feedforward linearization amplification system
GB2329538A (en) Reducing splatter from TDMA transmitter
Ghannouchi An S band RF digital linearizer for TWTAs and SSPAs
JP2004320368A (ja) 増幅回路及び送信装置
BHATT Investigation of Power Amplifiers Nonlinearity and Linearization Techniques

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E601 Decision to refuse application