KR20090106404A - 자도프-추 시퀀스의 제한적인 사용을 제공하는 장치, 방법 및 프로그램 저장 디바이스 - Google Patents
자도프-추 시퀀스의 제한적인 사용을 제공하는 장치, 방법 및 프로그램 저장 디바이스 Download PDFInfo
- Publication number
- KR20090106404A KR20090106404A KR1020097015963A KR20097015963A KR20090106404A KR 20090106404 A KR20090106404 A KR 20090106404A KR 1020097015963 A KR1020097015963 A KR 1020097015963A KR 20097015963 A KR20097015963 A KR 20097015963A KR 20090106404 A KR20090106404 A KR 20090106404A
- Authority
- KR
- South Korea
- Prior art keywords
- cyclic shift
- timing uncertainty
- uncertainty window
- frequency
- allowed
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 92
- 238000004590 computer program Methods 0.000 title description 22
- 125000004122 cyclic group Chemical group 0.000 claims abstract description 530
- 238000001514 detection method Methods 0.000 claims description 27
- 238000004891 communication Methods 0.000 claims description 22
- 230000005540 biological transmission Effects 0.000 claims description 14
- 238000012360 testing method Methods 0.000 claims description 9
- 230000000977 initiatory effect Effects 0.000 claims 1
- 238000013461 design Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 8
- 230000004044 response Effects 0.000 description 7
- 239000004065 semiconductor Substances 0.000 description 6
- 238000010187 selection method Methods 0.000 description 5
- 230000001413 cellular effect Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000004088 simulation Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 101100328886 Caenorhabditis elegans col-2 gene Proteins 0.000 description 1
- 108091081062 Repeated sequence (DNA) Proteins 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000013256 coordination polymer Substances 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 230000000116 mitigating effect Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000037452 priming Effects 0.000 description 1
- 238000013468 resource allocation Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J13/00—Code division multiplex systems
- H04J13/0007—Code type
- H04J13/0055—ZCZ [zero correlation zone]
- H04J13/0059—CAZAC [constant-amplitude and zero auto-correlation]
- H04J13/0062—Zadoff-Chu
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W74/00—Wireless channel access
- H04W74/08—Non-scheduled access, e.g. ALOHA
- H04W74/0833—Random access procedures, e.g. with 4-step access
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Mobile Radio Communication Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Peptides Or Proteins (AREA)
- Apparatus Associated With Microorganisms And Enzymes (AREA)
- Measurement And Recording Of Electrical Phenomena And Electrical Characteristics Of The Living Body (AREA)
- Measuring Or Testing Involving Enzymes Or Micro-Organisms (AREA)
- Micro-Organisms Or Cultivation Processes Thereof (AREA)
Abstract
비제한적인 예시적인 일 실시예에는 타이밍 불확실성 윈도우 파라미터를 획득하는 단계(601)와, 상기 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 상기 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 상기 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우는 서로에게 또는 상기 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않고, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하는 단계(602)를 포함하는 방법이 개시된다.
Description
본 발명의 예시적이며 비제한적인 실시예는 전반적으로 무선 통신 시스템, 방법, 디바이스 및 컴퓨터 프로그램 제품에 관한 것으로서, 보다 구체적으로는 파일럿 시퀀스 또는 업링크 랜덤 액세스 채널에서의 프리앰블과 같은 프리앰블의 송신 및 검출 또는 그 밖의 동기화 또는 기준 신호의 송신 및 검출을 위한 기술에 관한 것이다.
다음의 설명 및 도면에 나타낸 다양한 약어는 다음과 같이 정의된다.
3GPP third generation partnership project(제3세대 파트너십 프로
젝트)
CAZAC constant amplitude zero autocorrelation(고정 진폭 제로 자기
상관)
CP cyclic prefix(사이클릭 프리픽스)
DFT discrete Fourier transform(이산 푸리에 변환)
eNB E-UTRAN Node-B(E-UTRAN 노드-B), evolved Node-B(진화된 노드-
B)
E-UTRAN evolved universal terrestrial radio access network(진화된
UMTS 무선 액세스 네트워크)
IDFT inverse DFT(역 DFT)
LTE long term evolution of UTRAN(E-UTRAN)(E-UTRAN의 장기 진화)
Node-B base station(기지국)
OFDMA orthogonal frequency division multiple access(직교 주파수
분할 다중 액세스)
RACH random access channel(랜덤 액세스 채널)
UE user equipment, such as a mobile station or mobile
terminal(이동국 또는 이동 단말기와 같은 사용자 장비)
UL uplink(UE to Node-B)(업링크(노드-B로의 UE))
UTRAN universal terrestrial radio access network(UMTS 지상 무선
액세스 네트워크)
ZC Zadoff-Chu(자도프-추)
3GPP의 E-UTRAN 표준안에는 비동기화된 RACH 프리앰블 구조에 관한 광범위한 논의가 있어 왔다. ZC CAZAC 시퀀스는 LET UL에 대한 프리앰블 시퀀스로서 동의되 어 왔다. 그것의 이상적인 주기적 자기 상관 특성은 RACH 프리앰블로서 사용하는 데 유리한 것으로 보일 수 있으며, 예를 들어 다수의 프리앰블은 시퀀스의 사이클릭 시프트에 따라 싱글 베이스 자도프-추 시퀀스로부터 획득된다. 홀수 길이의 자도푸-추 시퀀스는 다음에 의해 주어진다.
이 때, q는 정수이고, 시퀀스 인덱스 u는 베이스 시퀀스를 규정한다. 이하에서, 는 시퀀스 au의 d번째 사이클릭 시프트를 나타낸다. 이들 시퀀스는 E-UTRAN의 이전 고려 대상이었다.
LTE UL의 다중 액세스 방식은 시간 분할 리소스 할당(TDMA)과 조합된 싱글 캐리어 주파수 분할 다중 액세스(SC-FDMA)이다. 주파수 및 시간 리소스의 일부는 랜덤 액세스 프리앰블의 전송을 위해 예약된다. 3GPP에서 실행 중인 가정은 RACH 프리앰블이 1.08 MHz 대역폭 상에서 전송되고, 64 프리앰블이 각각의 셀에서 사용된다는 것이다. 사이클릭 프리픽스가 선행되는 프리앰블은 프레임 구조 타입 1의 버스트 포맷 2 및 3으로 반복되며 가드 주기가 후행되는 싱글 0.8ms 자도프-추 시퀀스로 구성된다. 싱글 0.8ms 자도프-추 시퀀스 대신, 0.4ms 자도프-추 시퀀스의 반복(따라서, 총 0.8ms)도 역시 고려되었다. 현재 실행 중인 가정에서, 프리앰블에 대해 사용가능한 사이클릭 시프트는 고속 단말기를 갖는 환경으로 제한된다. 다음에 있어서, 자도프-추 시퀀스의 길이는 Ts로 표시된다.
R1-070377, 3GPP TSG RAN WG1 #47bis, Sorrento, Italy, January 15-19, 2007, "Restricted sets of RACH preamble signatures for environments with high Doppler shifts"(Nokia)를 참조할 수 있다.
싱글 캐리어 프리앰블 신호를 생성하는 다른 방법이 도 6에 도시된다. 방식 A는 시간 도메인 프로세싱을 위한 것이고, 방식 B 및 C는 주파수 도메인 프로세싱을 위한 것이다. LTE는 방식 B를 적응시키기 쉽다. 방식 B에서의 프로세싱은 스케줄링된 리소스에 대한 전송에 사용되는 DFT-S-OFDMA 시스템에 따른 것이며, 방식 C는 방식 B에 비해 프로세싱을 단순화시킨다. B 및 C에서의 필터링 블록은 최종 시스템에는 존재하지 않을 수 있다.
주파수 오프셋으로 인한 프리앰블 검출의 특성은 다음과 같이 설명될 수 있다.
자도프-추 시퀀스의 NG 사이클 시프트는 NG-차원 공간의 직교 베이스로 보일 수 있다.
Ts가 프리앰블의 지속시간인 경우의 1/Ts의 주파수 오프셋은 전송된 시퀀스를 다른 사이클릭 시프트 B의 직교 방향으로부터 회전시킨다. 그 결과, 수신된 시퀀스는 전송된 것과는 직교한다. 사이클릭 시프트 B는 주파수 오프셋의 기호 및 시퀀스의 u-인덱스에 의존한다.
주파수 오프셋이 1/Ts보다 작을 때, 회전은 직교 시퀀스 및 사이클릭 시프트 B에 의해 정의되는 평면으로 제한되지 않는다. 그러나, 최대 콤포넌트는 이들 방향 내에 있다.
+/-1/Ts 주파수 오프셋에 대응하는 의 사이클릭 시프트는 각각 및 이다. 프리앰블이 시간 도메인에서 정의되면(도 6에서 방식 A 및 B), 사이클릭 시프트 오프셋은 에 의해 주어지며, 이 때 m은 coff가 정수이게 하는 최소 포지티브 정수이다. 한편, 프리앰블이 주파수 도메인에서 정의되면, 즉 도 6에서 방식 C에 따른 전송이면, 사이클릭 시프트 오프셋은 coff=u이다. 도 6의 방식 C의 경우, 및 이며, 이 때 IDFT()는 역 이산 푸리에 변환이다.
이하에서는 를 의 사이클릭 시프트 트리플릿으로 표시하고, 을 의 주파수 사이클릭 시프트 쌍으로 나타내는데, 이것은 그들이 주파수 도메인 내에서 +/-1의 사이클릭 주파수를 수행하여 으로부터 얻어지기 때문이다. 주파수 사이클릭 시프트는 사이클릭 시프트가 시퀀스의 주파수 도메인 표현에 대해 이루어진다는 것을 의미한다.
다시 말해, 에 대한 +/-1의 주파수 사이클릭 시프트는, 시퀀스 의 엘리먼트의 위상이 +/-1/Ts의 주파수 오프셋에 대응하여 회전될 때 얻어지는 시퀀스를 갖는 위상 회전과 동일한 루트 시퀀스 au(k)의 사이클릭 시프트이다. +/-1의 주파수 사이클릭 시프트는 각각 사이클릭 시프트 오프셋 및 에 의해 주어질 수 있다.
RACH 프리앰블 , 즉 자도푸-추 시퀀스 au(k)의 csn번째 사이클릭 시프트를 검출할 때, 타이밍 불확실성 윈도우에 대응하는 사이클릭 시프트 가 조사된다. 타이밍 불확실성 윈도우 D의 폭은 최대 예상 라운드트립(round trip) 전달 지연 및 채널 지연 확산과 관련된다. 이러한 사이클릭 시프트 세트는 이하에서 프리앰블 의 타이밍 불확실성 윈도우라고 지칭되며, 각각의 프리앰블마다 상이하다.
R1-063214, 3GPP TSG RAN WG1 #47, Riga, Latvia, November 6-10, 2006, entitled "Non Synchronous Random Access Design for High Doppler Conditions"(Texas Instruments)에는 상이한 RACH 프리앰블 검출 방법이 고려된다.
또한, R1-070226, 3GPP TSG RAN WGl #47bis, Sorrento, Italy, January 15-19, 2007, "Non-synchronized Random Access Design under Frequency Offset"(LG Electronics) 및 R1-070227, 3GPP TSG RAN WGl #47bis, Sorrento, Italy, January 15-19, 2007, "Ways to Mitigate Frequency Offset with CAZAC Cyclic Shift"(LG Electronics)를 참조할 수 있다.
본 발명의 예시적인 실시예에서, 타이밍 불확실성 윈도우 파라미터를 획득하는 단계(601)와, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하는 단계(602)를 포함하는 방법이 설명된다.
본 발명의 예시적인 실시예에서, 머신에 의해 실행되어 소정 동작을 수행하기 위한 인스트럭션의 프로그램을 유형 머신에 의해 판독가능한 프로그램 저장 디바이스로서, 상기 동작은 타이밍 불확실성 윈도우 파라미터를 획득하는 동작(601)과, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않는 동작(602)을 포함하는 판독가능한 프로그램 저장 디바이스가 제공된다.
본 발명의 예시적인 실시예에서, 타이밍 불확실성 윈도우 파라미터를 수신하도록 구성된 수신기(10D)와, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하도록 구성되는 프로세서(10A)를 포함하는 장치(10)가 제공된다.
본 발명의 예시적인 실시예에서, 타이밍 불확실성 윈도우 파라미터를 획득하는 수단과, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하는 수단을 포함하는 장치가 설명된다.
본 발명의 예시적인 실시예의 전술한 양상 및 그 밖의 양상은 첨부된 도면과 관련하여 읽을 때 다음의 상세한 설명에서 보다 명백해진다.
도 1은 싱글 자도프-추 시퀀스의 사이클릭 시프트 사용에 대한 제한을 예시하며 X-축이 시퀀스의 사이클릭 시프트를 나타내는 도면,
도 2는 사이클릭 시프트 제한을 갖는 0.8ms 시퀀스(실선) 및 사이클릭 시프트 제한을 갖지 않는 2x0.4ms 시퀀스(점선)에 대한 검출 누락 확률을 결정하도록 이행되는 시뮬레이션의 결과를 도시하는 그래프,
도 3은 사이클릭 시프트 제한을 갖는 0.8ms 시퀀스(실선) 및 사이클릭 시프트 제한을 갖지 않는 2x0.4ms 시퀀스(점선)에 대한 오류 알람 레이트를 결정하도록 이행되는 시뮬레이션의 결과를 도시하는 그래프,
도 4는 본 발명의 예시적인 실시예를 구현할 때 사용하는 데 적합한 다양한 전자 디바이스의 간략한 블록도,
도 5는 예시적인 RACH 프리앰블 수신/검출 알고리즘을 제공하기 위한 컴퓨터 프로그램 제품의 실행 및 방법을 예시한 논리적 흐름도,
도 6은 프리앰블 생성의 시간 도메인(방식 A) 및 2개의 주파수 도메인(방식 B 및 C) 구현을 예시한 도면,
도 7은 타이밍 불확실성 윈도우의 주파수 사이클릭 시프트가 오버랩되도록 허용되는 이완된 사이클릭 시프트 제한을 예시한 도면,
도 8은 다수의 RACH 프리앰블 시퀀스 및 64 RACH 프리앰블을 포함하는 다수의 기지국을 도시한 그래프,
도 9는 RACH 프리앰블에 대해 사이클릭 시프트를 선택하기 위한 예시적인 컴퓨터 프로그램 제품의 실행 및 예시적인 방법을 예시하는 논리적 흐름도,
도 10a 내지 도 10c(총체적으로 도 10이라 지칭됨)는 본 발명의 예시적인 실시예에 따른 방법 및 컴퓨터 프로그램 제품의 실행을 예시하는 논리적 흐름도,
도 11은 본 발명의 예시적인 실시예를 구현하는 방법 및 컴퓨터 프로그램의 다른 비제한적 실례를 예시하는 흐름도,
도 12는 본 발명의 예시적인 실시예를 구현하는 방법 및 컴퓨터 프로그램의 다른 비제한적 실례를 예시하는 흐름도,
도 13은 본 발명의 예시적인 실시예를 구현하는 방법 및 컴퓨터 프로그램의 다른 비제한적 실례를 예시하는 흐름도이다.
본 발명의 예시적인 실시예는 UTRAN LTE(E-UTRAN)의 UL에 관한 것으로서, 구체적으로는 비동기화된 RACH 프리앰블의 제공, 보다 구체적으로는 주파수 오프셋 및 도플러 확산의 존재 시의 오류 알람 확률(false alarm probabilities) 및 검출 관점에서 신뢰성 있는 프리앰블 검출을 허용하는 RACH 프리앰블 시퀀스에 관한 것이다.
먼저, 본 발명의 예시적인 실시예를 구현할 때 사용하기에 적합한 다양한 전자 디바이스의 간단한 블록도를 예시하는 도 4를 참조한다. 도 4에서는 무선 네트워크(1)가 노드-B(기지국)(12)를 통해 UE(10)와의 통신에 적응시킨다. 네트워크(1)는 aGW와 같은 네트워크 제어 엘리먼트(NCE)(14)를 포함할 수 있다. UE(10)는 데이터 프로세서(DP)(10A), 프로그램(PROG)(10C)을 저장하는 메모리(MEM)(10B), 및 노드-B(12)와의 양방향 무선 통신을 위한 적합한 무선 주파수(RF) 송수신기(10D)를 포함하며, 노드-B(12)는 DP(12A), PROG(12C)를 저장하는 MEM(12B) 및 적합한 RF 송수신기(12D)를 포함한다. 노드-B(12)는 데이터 경로(13)를 통해 NCE(14)에 연결되며, NCE(14)는 DP(14A), 및 관련 PROG(14C)를 저장하는 MEM(14B)를 포함한다. PROG(10C, 12C, 14C) 중 적어도 하나는 관련된 DP에 의해 실행될 때 전자 디바이스가 본 발명의 예시적인 실시예에 따라 동작하게 하는 프로그램 인스트럭션을 포함하도록 가정되며, 이러한 것은 이하에서 보다 상세히 설명될 것이다.
NCE(14)의 PROG(14C)는 사이클릭 시프트에 대한 제한을 고려하여 네트워크 내의 셀들 사이에 서명이 분할될 때 수반될 수 있다는 점에 유의한다. 즉, 본 발명의 양상은 RACH(또는 기타의) 서명 리소스(적합한 기본 시퀀스 인덱스 및 시퀀스의 사이클릭 시프트)가 제어 방식으로 네트워크의 셀 내에 할당되어야 하기 때문에 네트워크 계획에도 적용될 수 있다.
이와 같이, 본 발명의 예시적인 실시예는 적어도 부분적으로 UE(10)의 DP(10A), 노드-B(12)의 DP(12A) 및/또는 NCE(14)의 DP(14A)에 의해 실행가능한 컴퓨터 소프트웨어에 의해 구현될 수도 있고, 하드웨어에 의해 또는 소프트웨어와 하 드웨어의 조합에 의해 구현될 수도 있다.
일반적으로, UE(10)의 다양한 실시예는, 이동 단말기, 이동 전화기, 셀룰러 전화기, 무선 통신 기능을 갖는 PDA, 무선 통신 기능을 갖는 휴대용 컴퓨터, 무선 통신 기능을 갖는 디지털 카메라와 같은 이미지 포착 디바이스, 무선 통신 기능을 갖는 게임 디바이스, 무선 통신 기능을 갖는 음악 저장 및 재생 기구, 무선 인터넷 액세스 및 브라우징을 허용하는 인터넷 기구, 및 이러한 기능부들의 조합을 포함하는 휴대용 유닛 또는 단말기를 포함할 수 있지만, 이러한 것들로 제한되는 것은 아니다.
MEM(10B, 12B, 14B)은 국부적인 기술적 환경에 적합한 임의의 타입의 것일 수 있으며, 비제한적인 실례로서 반도체 기반 메모리 디바이스, 자기 메모리 디바이스 및 시스템, 광 메모리 디바이스 및 시스템, 고정 메모리 및 탈착가능한 메모리와 같은 임의의 적합한 데이터 저장 기술을 이용하여 구현될 수 있다. DP(10A, 12B, 14B)는 국부적인 기술적 환경에 적합한 임의의 타입의 것일 수 있으며, 비제한적인 실례로서, 범용 컴퓨터, 특수 목적 컴퓨터, 마이크로프로세서, 디지털 신호 프로세서(DSP) 및 멀티코어 프로세서 아키텍처 기반 프로세서 중 하나 이상을 포함할 수 있다.
자도프-추 시퀀스의 자기 상관 특성은 UE(10)와 노드-B(12)의 송수신기(10D, 12D) 사이의 큰 주파수 오프셋에 따라 현저히 열화된다. 메인 상관 피크보다 심지어 더 크게 발견될 수 있는 사이드 상관 피크(side correlation peaks)가 나타날 수 있다. 사이드 상관 피크의 상대적인 위치는 시퀀스 인덱스 u에 의존한다. 자 도프-추 시퀀스의 사이클릭 시프트가 상이한 프리앰블로서 사용되기 때문에 오류 알람 레이트는 주파수 오프셋 증가에 따라 증가하는데, 오류 알람란 프리앰블 전송이 다른 프리앰블의 검출을 트리거하는 것을 의미한다. 메인 상관 피크는 또한 주파수 오프셋 증가에 따라 감소하여, 검출 누락 확률을 증가시킨다.
주파수 오프셋으로 인한 프리앰블 검출과 관련된 문제는 다음과 같이 요약될 수 있다.
자도푸-추 시퀀스의 NG 사이클릭 시프트는 NG-차원 공간의 직교 베이스로 보일 수 있다.
1/Ts의 주파수 오프셋은 전송된 시퀀스를 직교방향으로부터 다른 사이클릭 시프트 B의 방향으로 회전시키는데, 이 때 Ts는 시퀀스의 길이이다. 그 결과, 수신된 시퀀스는 전송된 것과 직교한다. 사이클릭 시프트 B는 주파수 오프셋의 기호 및 시퀀스의 u-인덱스에 의존한다.
주파수 오프셋이 1/Ts보다 작을 때, 회전은 오리지널 시퀀스 및 사이클릭 시프트 B에 의해 정의되는 면으로 제한되지 않는다. 그러나, 최대 콤포넌트가 이러한 방향에 존재한다.
+/-1/Ts 주파수 오프셋에 대응하는 의 사이클릭 시프트는 각각 및 인 것으로 관찰될 수 있다. 전송이 도 6의 방식 A 또는 B를 따른다면, 사이클릭 시프트 오프셋은 에 의해 주어지되, 이 경우 m은 coff가 정수이게 하는 최소 포지티브 정수이다. 한편, 전송이 도 6의 방식 C를 따른다면, 사이클릭 시프트 오프셋은 coff=u이다. 도 6의 방식 C의 경우, 및 이며, 이 때 IDFT()는 역 이산 푸리에 변환이다.
다음에 있어서, 우리는 을 의 사이클릭 시프트 트리플릿으로 표시한다. 우리는 를 의 주파수 사이클릭 시프트 쌍으로 나타내는데, 이는 그들이 의 주파수 도메인 사이클릭 시프트에 따른 위상 회전과 동일하기 때문이다. 주파수 사이클릭 시프트란 사이클릭 시프트가 시퀀스의 주파수 도메인 표현에 대해 수행된다는 것을 의미한다.
RACH 프리앰블 , 즉 자도프-추 시퀀스 au(k)의 csn번째 사이클릭 시프트를 검출할 때, 타이밍 불확실성에 대응하는 사이클릭 시프트 가 조사된다. 파라미터 D는 최대 예상 라운드트립 전달 지연 및 채널 지연 확산과 관련된다. 이러한 사이클릭 시프트의 세트는 이하에서 프리앰블 의 타이밍 불확실성 윈도우라고 지칭된다.
본 발명의 예시적인 실시예는 유리하게도 RACH 프리앰블로서 사용될 수 있는 시퀀스 au(k)의 사이클릭 시프트를 제한하여, (A) 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍이 임의의 RACH 프리앰블의 타이밍 불확실성 윈도우 내에 있지 않고, (B) 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트가 모든 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이 클릭 시프트와 상이하게 한다. 사이클릭 시프트의 수를 제한하는 것 이외에도 전술한 사항(A) 및 (B)은 몇몇 베이스 시퀀스 인덱스 u가 금지될 수 있다는 것을 의미한다. 이러한 금지된 u에 대해, 주파수 사이클릭 시프트 쌍은 동일한 프리앰블의 타이밍 불확실성윈도우 내에 있을 것이다. 전술한 사항(A) 및 (B)은 타이밍 불확실성 윈도우가 각각의 프리앰블마다 별개의 것이라는 통상적인 제약 이외에 사용되는 새로운 조건이다.
다시 말해, 모든 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우는 주파수 사이클릭 시프트 쌍의 대응하는 세트와는 별개이다. 또한, 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와는 별개이다. 싱글 시퀀스의 사이클릭 시프트의 사용은 도 1에 예시된다.
본 발명의 예시적인 실시예는 또한 RACH 프리앰블 검출 시의 타이밍 불확실성 윈도우 내의 상관 값 이외에도 대응하는 주파수 사이클릭 시프트 쌍의 상관 값을 사용한다.
RACH 프리앰블에 대한 사이클릭 시프트의 선택은 수월하며, 선택 방법의 적어도 두 가지 변형을 포함할 수 있다.
제 1 선택 방법에서, 프리앰블 사이클릭 시프트는 사이클릭 시프트 0, D, 2D, 3D, ...을 포함하는 후보 리스트로부터 선택되며, 사이클릭 시프트의 선택은 사이클릭 시프트 0으로 시작한다.
제 2 선택 방법에서, 프리앰블 사이클릭 시프트 선택은 사이클릭 시프트 0으 로부터 시작하며, 각각의 선택 시, 타이밍 불확실성 윈도우에 대한 대응하는 사이클릭 시프트의 가용성 및 그것의 주파수 사이클릭 시프트 쌍이 테스트되고, 유용하다면 예약된다. 다음 프리앰블 사이클릭 시프트의 선택은 다음 사용가능한 사이클릭 시프트로부터 시작한다.
네트워크의 셀 내의 베이스 시퀀스 인덱스 u의 사용을 제어하는 것이 NCE(14)의 태스크이다. 3GPP에서 이미 논의된 바와 같이, 바람직한 기법은 상이한 베이스 시퀀스 인덱스 u가 근접하게 위치한 셀들에서 사용되는 것이다.
본 발명의 예시적인 실시예에 따른 사이클릭 시프트에서의 제한을 조절하는 한 가지 기법은 NCE(14)가 노드-B(12)에게 사용가능한 인덱스 u 및 허용된 사이클릭 시프트를 통지하는 것이다. 노드-B(12)는 이 정보를 시스템 정보의 일부로서 UE(10)에 브로드캐스트한다. 일반적인 경우에 있어서 시스템 정보를 줄이는 다른 기법은 제 1, 제 2 또는 그 밖의 사이클릭 시프트 선택 방법을 UE(10), 노드-B(12) 및 NCE(14)가 알게 하는 것이다. 이 경우, NCE(14)는 각각의 셀에 인덱스 u의 세트 및 타이밍 불확실성 윈도우의 폭을 제공한다. 노드-B(12)는 이 정보를 시스템 정보의 일부로서 UE(10)에 포워드한다. UE(10) 및 노드-B(12)는 각자에게 알려진 공통 규칙을 이용하여 사용가능한 사이클릭 시프트를 계산한다. 시스템 정보의 양을 역시 감소시키는 또 다른 기법은 NCE(14)가 시스템 정보에 타이밍 불확실성 윈도우의 폭 및 단 하나의 인덱스 u를 제공하는 것이다. UE(10) 및 노드-B(12)가 사용가능한 사이클릭 시프트를 계산하여, 시퀀스의 총 수가 표준안 또는 시스템 정보에 의해 특정되는 값과 동일하게 될 때까지 새로운 연속 인덱스 u를 추가한다.
전술한 세 가지 기법은 예시적인 것으로서, NCE(14)가 필요한 정보를 노드-B(12)에 제공하고 그에 따라 UE(10)에도 제공하게 하는 프로세스에 대해 임의의 제한사항을 부과하는 것으로 이해되어서는 안 된다.
수신기(예를 들어, 노드-B(12))에서, 사이클릭 시프트 트리플릿의 상관 값은 코히어런트하게 조합될 수도 있고, 또는 넌코히어런트하게 조합될 수도 있다. 검출 임계치는 임시로 검출된 피크에서의 사이클릭 시프트 트리플릿 상관 값들의 비교에 기초하여 조절될 수 있다. 예시적인 수신/검출 알고리즘은 다음의 단계를 포함한다(도 5가 참조될 수 있다).
5A: 수신된 신호를 자도프-CB 시퀀스와 상관시킨다.
5B: 잡음 및 간섭의 레벨을 추정한다.
5C: 타이밍 불확실성 윈도우 내의 지연으로부터 제 1 피크 세트를 임시로 검출한다.
5D: 타이밍 불확실성 윈도우 내의 각각의 지연마다 사이클릭 시프트 트리플릿 이상의 상관 값을 넌-코히어런트하게 조합하고, 조합된 상관으로부터 제 2 피크 세트를 임시로 검출한다.
5E: 임시로 검출된 피크에 대해, 타이밍 불확실성 윈도우 및 주파수 사이클릭 시프트 쌍에 대한 각각의 상관 값들 사이의 비율을 계산한다. 그 비율 중 임의의 것이 충분히 가깝고 대응하는 상관 값이 임계치보다 현저히 크다면, 그 임계치는 두 가지의 임시로 검출된 피크 세트에 대해 증가한다.
5F: 임시로 검출된 피크가 세트들 중 어느 한 세트의 업데이트된 임계치를 초과한다면 프리앰블이 검출된다.
도 5에 도시된 다양한 블록은 방법 단계, 및/또는 컴퓨터 프로그램 코드의 동작으로부터 비롯된 동작, 및/또는 예를 들어 집적회로에서 발견될 수 있는 것과 같은 관련 기능(들)을 실행하도록 구성된 다수의 연결된 로직 회로 엘리먼트로 보일 수 있다는 점에 유의하라.
본 발명의 예시적인 실시예의 사용은 오류 알람 레이트를 감소시키고 고속 UE를 포함하는 UE(10)의 RACH 전송에 대한 검출 확률을 개선한다.
검출 누락 및 오류 알람 레이트가 도 2 및 도 3에 각각 제시된다. 이들 도면에서는 시계 채널(sight channel)의 단순한 하나의 경로선이 가정되며, 주파수 오프셋은 도플러 주파수의 두 배로 설정된다. 따라서, 440 Hz, 880 Hz 및 1360 Hz의 주파수 오프셋은 제각각 120 km/h, 240 km/h 및 360 km/h의 UE(10) 속도에 대응한다. 1보다 큰 오류 알람 레이트는 64개 프리앰블 중 하나보다 많은 프리앰블이 평균적으로 잘못 검출된다는 것을 의미한다. 이 결과는 사이클릭 시프트의 제한을 갖는 0.8ms 시퀀스(실선)에 대해 표시되고, 반복된 시퀀스에 대해 넌코히어런트 조합을 갖는 0.4ms 시퀀스(점선)의 반복에 대해 표시된다. 본 발명의 예시적인 실시예의 사용은 고려된 시뮬레이션 경우에서 상당한 이득을 제공하는 것으로 보일 수 있다. 이득은 사이클릭 시프트 제한을 갖지 않는 0.8ms 시퀀스에 비한다면 오히려 더 크다.
전술한 바에 기초하여, 본 발명의 예시적인 실시예는, 프리앰블로서 사용될 수 있는 시퀀스 au(k)의 사이클릭 주파수를 제한하여, 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍이 임의의 프리앰블의 타이밍 불확실성 윈도우 내에 있지 않도록, 또한 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트가 모든 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 상이하게 하도록 하는 방법, 장치 및 컴퓨터 프로그램 제품(들)을 제공한다. 즉, 본 발명의 예시적인 실시예는 방법, 장치 및 컴퓨터 프로그램 제품(들)을 제공하되, 이 경우, 모든 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우는 주파수 사이클릭 시프트 쌍의 대응하는 세트와는 별개이고, 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와는 별개이다.
이전 단락에서 지칭된 프리앰블은 RACH 상에 전송되는 신호일 수 있음에 유의하는 것이 중요하다. 그것은 또한 타이밍을 결정하는 데 사용되거나 데이터 검출을 위한 기준으로서 작용하는 임의의 다른 동기화 신호일 수 있다. 이러한 다른 동기화 또는 기준 신호의 경우, 본 발명의 예시적인 실시예는 타이밍 불확실성 윈도우와 상관없는 주파수 사이클릭 시프트 쌍을 갖는 베이스 시퀀스 인덱스 u만을 사용할 수 있다.
본 발명의 예시적인 실시예는 RACH 프리앰블 검출 프로세스와 같은 프리앰블 검출 프로세스에서 타이밍 불확실성 윈도우 내의 상관 값 이외에도 대응하는 주파수 사이클릭 시프트 쌍의 상관 값을 채용하는 방법, 장치 및 컴퓨터 프로그램 제 품(들)을 더 제공한다.
본 발명의 예시적인 실시예는, 프리앰블 사이클릭 시프트가 사이클릭 시프트 0, D, 2D, 3D,...를 포함하는 후보 리스트로부터 선택되고 사이클릭 시프트의 선택이 사이클릭 시프트 0으로 시작하거나, 또는 프리앰블 사이클릭 시프트 선택이 사이클릭 시프트 0으로부터 시작하고, 각각의 선택 시, 타이밍 불확실성 윈도우에 대한 대응하는 사이클릭 시프트의 사용가능성 및 그것의 주파수 사이클릭 시프트 쌍이 테스트되며, 유용하다면 예약되거나, 또는 다음 프리앰블 사이클릭 시프트의 선택이 다음 사용가능한 사이클릭 시프트로부터 시작하는 선택 방법 및 그것의 변형을 제공하는 방법, 장치 및 컴퓨터 프로그램 제품(들)을 더 제공한다.
본 발명의 예시적인 실시예는 사이클릭 시프트 트리플릿의 상관 값이 코히어런트하게 조합되거나 넌코히어런트하게 조합되고 또한 검출 임계치가 임시로 검출된 피크에서 사이클릭 트리플릿 상관 값들의 비교에 기초하여 조절되는 자도프-추 시퀀스에 기초한 다른 동기화 또는 기준 신호나 RACH 프리앰블의 수신기에서 사용되는 방법, 장치 및 컴퓨터 프로그램 제품(들)을 더 제공한다.
본 발명의 예시적인 실시예는, RACH(또는 다른) 서명 리소스를 제어된 방식으로 네트워크의 셀 내에 할당하는 수단을 포함하되, 서명 리소스는 프리앰블로서 사용될 수 있는 시퀀스 au(k)의 사이클릭 시프트를 제한하여 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍이 임의의 프리앰블의 타이밍 불확실성 윈도우 내에 있지 않게 하고 또한 각각의 타이밍 불확실성 윈도우 엘리먼트 의 -1의 주파수 사이클릭 시프트가 모든 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 상이하도록 선택되게 하는 네트워크 노드에서의 사용을 위한 방법, 장치 및 컴퓨터 프로그램 제품(들)을 더 제공한다.
본 발명의 다른 예시적인 실시예가 이하에 설명된다. 이러한 예시적인 실시예는 자도프-추 CAZAC 시퀀스의 사이클릭 시프트 제한을 다음과 같이 완화시키기 때문에 전술한 예시적인 실시예와 관련하여 이용될 수도 있고, 또는 그와는 별개로 이용될 수도 있다.
(1) 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍은 임의의 RACH 프리앰블의 타이밍 불확실성 윈도우 내에 있지 않다.
(2) 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 상이한 프리앰블에 대응하는 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트 및 -1 주파수 사이클릭 시프트와는 상이하다.
(3) 또한, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 적어도 하나의 사이클릭 시프트 오프셋 cOL에 의해 동일한 프리앰블의 동일한 엘리먼트의 +1 주파수 사이클릭 시프트와 별개이다.
다시 말해, 추가의 예시적인 실시예와 관련하여, 모든 허용된 프리앰블 사이클릭 시프트의 타이밍 불확실성 윈도우는 주파수 사이클릭 시프트 쌍의 대응하는 세트와 별개이다. 또한, 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 상이한 프리앰블의 타이밍 불확실성 윈도우의 +1 및 -1의 주파수 사이 클릭 시프트와는 별개이다. 그러나, 동일한 프리앰블의 +/-1의 주파수 사이클릭 시프트에 대응하는 타이밍 불확실성 윈도우는 사이클 시프트 오프셋 cOL에 오버랩되는 것을 허용한다.
통상적인 구현에 따른 단일 시퀀스의 사이클릭 시프트의 사용이 도 1에 예시되며, 이 때 이러한 경우는 본 발명의 예시적인 실시예의 사용에 의해 도모된다.
타이밍 불확실성 윈도우의 -1 및 +1 주파수 사이클릭 시프트의 경우는 도 7에 예시된다. 완화된 사이클릭 시프트 제한은 그러한 프리앰블의 사용을 허용하는 반면, 원래의 제한은 그러한 사이클릭 시프트의 사용을 허용하지 않으며 일반적으로 대응하는 시퀀스 인덱스 u의 사용을 방지할 것이다. 본 발명의 예시적인 실시예의 사용에 의해 가능하게 되는 사이클릭 시프트 제한 완화가 없다면 도 7의 프리앰블 중 어느 것도 허용되지 않을 것이라는 점에 유의하라.
원칙적으로 사이클릭 시프트 제한은 상기 완화 조건(2)에 의해 더욱 완화되어 조건(3)과 유사하게 될 수 있다는 점에 유의해야 한다. 다시 말해, 상이한 프리앰블의 타이밍 불확실성 윈도우의 주파수 사이클릭 시프트는 사이클 시프트 오프셋 cOL2까지 오버랩하도록 허용된다.
본 발명의 예시적인 실시예의 사용은 타이밍 불확실성 윈도우 내의 상관 값을 주파수 사이클릭 시프트 쌍에 대응하는 상과 값에 비교함으로써 수신기가 주파수 오프셋의 존재 및 기호에 대한 결정을 내리게 한다. 결정은 검출된 RACH 프리앰블의 신호 타이밍 및 전력 추정에 이용될 수 있다.
도 9를 참조하면, RACH 프리앰블에 대한 사이클릭 시프트의 선택은 다음과 같이 진행될 수 있다.
9A: 프리앰블 사이클릭 시프트 선택이, 예컨대 사이클릭 시프트 0으로부터 시작된다. 각각의 선택 시에는 타이밍 불확실성 윈도우 및 관련된 주파수 사이클릭 시프트 쌍의 대응하는 사이클릭 시프트 사용가능성이 테스트된다.
9B: 타이밍 불확실성 윈도우의 대응하는 사이클릭 시프트 및 그것의 주파수 사이클릭 시프트 쌍을 예약하기 전에, 타이밍 불확실성 윈도우의 주파수 사이클릭 시프트들 사이의 cOL보다 더 큰 사이클릭 시프트 오프셋이 있는지를 결정하기 위한 테스트가 이루어진다.
9C: 다음의 사용가능 사이클릭 시프트로부터 다음의 프리앰블 사이클릭 시프트의 선택이 시작된다. 사용되는 사이클릭 시프트 오프셋 cOL은 예상되는 채널 지연 확산 더 크게 만들어지는 것이 바람직하다. 예를 들어, cOL은 10us 또는 20us의 지연에 해당할 수 있다.
수신기에서는 다음과 같은 3개의 상관 값 세트가 사용된다.
첫 번째 세트: 타이밍 불확실성 윈도우 상에서의 상관 값
두 번째 세트: +1의 대응하는 주파수 사이클릭 시프트 상의 상관 값과 조합되는 타이밍 불확실성 윈도우 상의 상관 값
세 번째 세트: -1의 대응하는 주파수 사이클릭 시프트 상의 상관 값과 조합되는 타이밍 불확실성 윈도우 상의 상관 값
조합은 코히어런트하게 또는 넌코히어런트하게 수행될 수 있다. 검출 임계치는 임시로 검출된 피크에서의 상이한 세트 상에서의 상관 값들의 비교에 기초하여 조절될 수 있다. 프리앰블 검출 이후에는 타이밍 불확실성 윈도우 내의 상관 값을 대응하는 주파수 사이클릭 시프트 쌍의 상관 값에 비교함으로써 주파수 오프셋의 존재 및 기호에 대한 결정이 이루어진다.
도 10을 참조하면, 예시적인 절차가 다음의 단계를 포함할 수 있다.
블록 10A: 수신된 신호를 자도프-추 시퀀스와 상관시킨다.
블록 10B: 잡음 및 간섭의 레벨을 추정한다.
블록 10C: 타이밍 불확실성 윈도우 내의 지연으로부터 제 1 피크 세트를 임시로 검출한다.
블록 10D: 타이밍 불확실성 윈도우 내의 각각의 지연에 대해, 타이밍 불확실성 윈도우 내의 상관 값을 +1의 대응하는 주파수 사이클릭 시프트의 상관 값과 넌-코히어런트하게 조합하고, 조합된 상관으로부터 제 1 피크 세트를 임시로 검출한다.
블록 10E: 타이밍 불확실성 윈도우 내의 각각의 지연에 대해, 타이밍 불확실성 윈도우 내의 상관 값을 -1의 대응하는 주파수 사이클릭 시프트의 상관 값과 넌-코히어런트하게 조합하고, 조합된 상관으로부터 제 3 피크 세트를 임시로 검출한다.
블록 10F: 임시로 검출된 피크에 대해, 타이밍 불확실성 윈도우 및 +1의 주파수 사이클릭 시프트에 대한 각각의 상관 값들 사이의 비율을 계산한다. -1의 주 파수 사이클릭 시프트에서의 상관 값을 사용하여 유사한 비율을 계산한다. 상기 비율(ratio)들 중 하나라도 대략 1에 가까움이 발견되고 그에 대응하는 상관 값이 임계치보다 현저히 크다면 3개의 모든 임시로 검출된 피크 세트의 임계치를 증가시킨다.
블록 10G: 임시로 검출된 피크가 세트 중 임의의 세트 내의 업데이트된 임계치를 초과한다면 프리앰블이 검출된다.
블록 10H: 프리앰블 타이밍 불확실성 윈도우 상에서의 상관 값으로부터 검출된 프리앰블에 대한 임펄스 응답의 임시 타이밍이 추정된다. 초기 지연 및 후기 지연 양쪽 모두에 대해 넓힘으로써, 추정된 임펄스 응답 위치에 기초하여 임펄스 응답 검색 윈도우가 정의된다. 임펄스 응답 검색 윈도우의 폭이 cOL보다 작아야 한다는 점에 유의해야 한다. 타이밍 불확실성 윈도우 상에서 어떠한 임펄스 응답도 발견될 수 없다면 프리앰블의 검출이 무효화된다.
블록 10I: 상관 피크가 -1의 주파수 사이클릭 시프트에 대응하는 임펄스 응답 검색 윈도우 내의 상관 값들 중에서 검출될 수 있다면 네거티브 주파수 오프셋이 존재함을 의미한다. 상관 피크가 +1의 주파수 사이클릭 시프트에 대응하는 임펄스 응답 검색 윈도우 내의 상관 값들 중에서 검출될 수 있다면 포지티브 주파수 오프셋이 존재함을 의미한다. 위의 어떠한 조건도 만족되지 않는다면 어떠한 주파수 오프셋도 검출되지 않는다.
블록 10J: 네거티브 주파수 오프셋이 설립되면 제 3 상관 값 세트가 최종 타 이밍 및 수신된 신호 전력 추정에 사용된다. 포지티브 주파수 오프셋이 확인(establish)되면 제 2 상관 값 세트가 대신 사용되며, 어떠한 주파수 세트도 확인되지 않는다면 제 1 세트가 사용된다.
본 발명의 예시적인 실시예의 사용은 고속 단말기를 갖는 것과 같은 관심 환경에서 사용가능한 RACH 프리앰블의 수를 증가시킨다. 따라서, 유리하게도 그러한 환경에서는 RACH 프리앰블이 증가한다(예를 들어, 그것은 30 km 셀 범위에서 그것을 두 배로 만들 수 있다). 이것은 도 8에 예시된다.
검출 및 타이밍 추정 성능은 큰 주파수 오프셋에 따라 다소 감소할 수 있다는 점에 유의해야 한다. 그러나, 성능 열화는 대략 200 km/h 이상의 UE(10) 속도에서 명백해지는 것이 예상될 수 있다. 따라서, 본 발명의 예시적인 실시예의 사용은 임의의 사이클릭 시프트 제한을 갖지 않는 0.8ms RACH 시퀀스보다 현저히 더 큰 UE(10) 속도를 지원한다. 추가로, 본 발명의 예시적인 실시예의 사용은 종래의 사이클릭 시프트 제한에 비해 오류 알람 확률을 증가시키지 않는다.
전술한 바에 기초하면, 본 발명의 예시적인 실시예는, 사이클릭 시프트 0과 같은 사이클릭 시프트로부터의 사이클릭 시프트 선택을 개시하고, 각각의 사이클릭 시프트 선택에 대해 타이밍 불확실성 윈도우에 대한 대응하는 사이클릭 시프트 및 관련된 주파수 사이클릭 시프트 쌍에 대한 유용성을 테스트하며, 타이밍 불확실성 윈도우에 대한 대응하는 사이클릭 시프트 및 그것의 주파수 사이클릭 시프트 쌍을 예약하기 전에, 타이밍 불확실성 윈도우의 주파수 사이클릭 시프트들 사이의 cOL보 다 더 큰 사이클릭 시프트 오프셋이 있는지를 결정하고, 다음 사용가능한 사이클릭 시프트로부터의 다음 사이클릭 시프트의 선택을 개시하는 단계 및 동작을 수행하여 예를 들어 프리앰블에 대하여 사이클릭 시프트를 선택하는 방법, 장치 및 컴퓨터 프로그램 제품(들)을 제공한다.
이전 단락에서와 같은 방법, 장치 및 컴퓨터 프로그램 제품에서는 사용되는 사이클릭 시프트 오프셋 cOL이 예상된 채널 지연 확산보다 더 크다.
이전 단락에서와 같은 방법, 장치 및 컴퓨터 프로그램 제품에서는 프리앰블이 RACH 프리앰블이다.
이전 단락에서와 같은 방법, 장치 및 컴퓨터 프로그램 제품에서는 E-UTRAN 무선 통신 시스템의 통신 노드에서의 실행이 이루어진다.
아래에는 비제한적이고 예시적인 실시예의 추가 설명이 제공된다. 아래에 설명된 예시적인 실시예는 명료성 및 식별을 위해 개별적으로 번호가 지정된다. 이러한 번호 지정은 하기의 설명을 전적으로 별개인 것으로 이해되어서는 안 되는데, 이는 하나 이상의 예시적인 실시예의 다양한 양상이 하나 이상의 다른 양상 또는 예시적인 실시예와 관련하여 구현될 수 있기 때문이다.
(1) 한 가지 예시적인 실시예에서, 도 11에 도시된 바와 같이, 타이밍 불확실성 윈도우 파라미터를 획득하는 단계(601)와, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하는 단계(602)를 포함하는 방법이 설명된다.
비제한적인 실례로서, 타이밍 불확실성 윈도우 파라미터는 타이밍 불확실성 윈도우의 폭(예를 들어, D로 지칭되는 값, NCS로 지칭되는 값), 타이밍 불확실성의 폭을 나타내는 인덱스(예를 들어, NCS의 논리적 인덱스), 타이밍 불확실성 윈도우의 다른 양상 또는 특성을 나타내는 인덱스 또는 이들의 임의의 조합을 포함할 수 있다. 타이밍 불확실성 윈도우의 폭은 셀 특정 및/또는 셀 범위와 관련될 수 있다. 비제한적인 파라미터로서, 시스템 정보에서 타이밍 불확실성 윈도우 파라미터는 기지국으로부터 이동 단말기로 전송될 수 있다.
전술한 사항 중 임의의 방법에서, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 타이밍 불확실성 윈도우의 +1의 주파수 사이클릭 시프트와는 별개이다. 전술한 사항 중 임의의 방법에서, 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트와는 별개이다. 전술한 사항 중 임의의 방법에서, 특정 사이클릭 시프트의 +1 또는 -1의 주파수 사이클릭 시프트는 사이클릭 시프트 오프셋 +coff 또는 -coff에 의해 주어지며, 이 경우, 이고, NG는 프리앰블 시퀀스의 길이이며, u는 루트 시퀀스 인덱스이고, m은 coff가 정수이게 하는 최소 포지티브 정수이다. 전술한 사항 중 임의의 방법에서, 허용된 사이클릭 시프트의 그룹은 사이클릭 시프트 0, D, 2D, 3D, ...을 포함하는 후보 리스트로부터 상기의 것 중 하나에 따라 사이클릭 시프트를 선택함으로써 또한 사이클릭 시프트 0으로 사이클릭 시프트의 선택을 시작함으로써 형성되는데, 이 때 D가 타이밍 불확실성 윈도우의 폭을 포함한다.
전술한 사항 중 임의의 방법에서, 허용된 사이클릭 시프트의 그룹은 사이클릭 시프트 0으로 허용된 사이클릭 시프트의 선택을 시작하고, 각각의 선택 시에는 타이밍 불확실성 윈도우 및 그것의 주파수 사이클릭 시프트 쌍에 대한 대응하는 사이클릭 시프트의 사용가능성을 테스트하며, 사용가능하다면 사이클릭 시프트를 허용된 사이클릭 시프트의 그룹에 추가하고, 다음 사용가능한 사이클릭 시프트로부터의 선택을 계속함으로써 형성된다. 전술한 사항 중 임의의 방법에서는, 인덱스를 포함하는 단계를 더 포함하되, 프리앰블 시퀀스를 선택하는 단계는 시퀀스의 총 수가 사전 결정된 수와 같아질 때까지 사용가능한 사이클릭 시프트를 계산하고 새로운 연속 인덱스를 추가함으로써 획득된 인덱스를 사용하는 단계를 포함한다. 전술 한 사항 중 임의의 방법에서는 신호를 수신하는 단계와, 수신된 신호를 선택된 프리앰블 시퀀스와 상관시켜서 상관 값을 획득하는 단계와, 프리앰블 검출 프로세스에서 -1 및 +1의 대응하는 주파수 사이클릭 시프트의 상관 값 및 타이밍 불확실성 윈도우 내의 상관 값을 채용하는 단계를 더 포함한다.
전술한 사항 중 임의의 방법에서는 선택된 프리앰블 시퀀스를 포함하는 메시지를 전송하는 단계를 더 포함한다. 앞서 기술한 방법에서는 전송된 메시지가 랜덤 액세스 채널 전송을 포함한다. 앞서 기술한 방법에서는 메시지가 무선 통신 시스템에서 이동 단말기로부터 기지국으로 전송된다. 앞서 기술한 방법에서는 무선 통신 시스템이 진화된 UTRAN을 포함한다. 전술한 사항 중 임의의 방법은 컴퓨터 프로그램에 의해 구현된다.
(2) 다른 예시적인 실시예에서는, 머신에 의해 실행되어 소정 동작을 수행하기 위한 인스트럭션의 프로그램을 유형 머신에 의해 판독가능한 프로그램 저장 디바이스로서, 상기 동작은 타이밍 불확실성 윈도우 파라미터를 획득하는 동작(601)과, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈 도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않는 동작(602)을 포함하는 판독가능한 프로그램 저장 디바이스가 제공된다.
전술한 프로그램 저장 디바이스 중 임의의 디바이스에 있어서 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 타이밍 불확실성 윈도우의 +1의 주파수 사이클릭 시프트와는 별개이다. 전술한 사항 중 임의의 방법에서, 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트와는 별개이다. 전술한 프로그램 저장 디바이스 중 임의의 디바이스에 있어서, 특정 사이클릭 시프트의 +1 또는 -1의 주파수 사이클릭 시프트는 사이클릭 시프트 오프셋 +coff 또는 -coff에 의해 주어지며, 이 경우, 이고, NG는 프리앰블 시퀀스의 길이이며, u는 루트 시퀀스 인덱스이고, m은 coff가 정수이게 하는 최소 포지티브 정수이다. 전술한 프로그램 저장 디바이스 중 임의의 디바이스에 있어서, 허용된 사이클릭 시프트의 그룹은 사이클릭 시프트 0, D, 2D, 3D, ...을 포함하는 후보 리스트로부터 상기의 것 중 하나에 따라 사이클릭 시프트를 선택함으로써 또한 사이클릭 시프트 0으로 사이클릭 시프트의 선택을 시작함으로써 형성되는데, 이 때 D가 타이밍 불확실성 윈도우의 폭을 포함한다.
전술한 프로그램 저장 디바이스 중 임의의 디바이스에서, 허용된 사이클릭 시프트의 그룹은 사이클릭 시프트 0으로 허용된 사이클릭 시프트의 선택을 시작하고, 각각의 선택 시에는 타이밍 불확실성 윈도우 및 그것의 주파수 사이클릭 시프트 쌍에 대한 대응하는 사이클릭 시프트의 사용가능성을 테스트하며, 사용가능하다면 사이클릭 시프트를 허용된 사이클릭 시프트의 그룹에 추가하고, 다음 사용가능한 사이클릭 시프트로부터의 선택을 계속함으로써 형성된다. 전술한 프로그램 저장 디바이스 중 임의의 디바이스에서, 상기 동작은 인덱스를 포함하는 단계를 더 포함하되, 프리앰블 시퀀스를 선택하는 단계는 시퀀스의 총 수가 사전 결정된 수와 같아질 때까지 사용가능한 사이클릭 시프트를 계산하고 새로운 연속 인덱스를 추가함으로써 획득된 인덱스를 사용하는 단계를 포함한다. 전술한 프로그램 저장 디바이스 중 임의의 디바이스에서, 상기 동작은 신호를 수신하는 단계와, 수신된 신호를 선택된 프리앰블 시퀀스와 상관시켜서 상관 값을 획득하는 단계와, 프리앰블 검출 프로세스에서 -1 및 +1의 대응하는 주파수 사이클릭 시프트의 상관 값 및 타이밍 불확실성 윈도우 내의 상관 값을 채용하는 단계를 더 포함한다.
전술한 프로그램 저장 디바이스 중 임의의 디바이스에서, 상기 동작은 선택된 프리앰블 시퀀스를 포함하는 메시지를 전송하는 동작을 더 포함한다. 앞서 기술한 프로그램 저장 디바이스에서 전송된 메시지는 랜덤 액세스 채널 전송을 포함한다. 앞서 기술한 프로그램 저장 디바이스에서 메시지는 무선 통신 시스템에서 이동 단말기로부터 기지국으로 전송된다. 앞서 기술한 프로그램 저장 디바이스에서 무선 통신 시스템은 진화된 UTRAN을 포함한다. 앞서 기술한 프로그램 저장 디바이스에서 머신은 이동 단말기, 이동 전화기, 이동 노드 또는 셀룰러 전화를 포함 한다.
(3) 다른 예시적인 실시예에서는, 장치(10)가 제공되는데, 이 장치는 타이밍 불확실성 윈도우 파라미터를 수신하도록 구성된 수신기(10D)와, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하도록 구성되는 프로세서(10A)를 포함한다.
전술한 사항 중 임의의 장치에서, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 타이밍 불확실성 윈도우의 +1의 주파수 사이클릭 시프트와는 별개이다. 전술한 사항 중 임의의 장치에서, 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트와는 별개이다. 전술한 사항 중 임의의 장치에서, 특정 사이클릭 시프트의 +1 또는 -1의 주파수 사이클릭 시프트는 사이클릭 시프트 오프셋 +coff 또는 -coff에 의해 주어지며, 이 경우, 이고, NG는 프리앰블 시퀀스의 길이이며, u는 루트 시퀀스 인덱스이고, m은 coff가 정수이게 하는 최소 포지티브 정수이다. 전술한 사항 중 임의의 장치에서, 허용된 사이클릭 시프트의 그룹은 사이클릭 시프트 0, D, 2D, 3D, ...을 포함하는 후보 리스트로부터 상기의 것 중 하나에 따라 사이클릭 시프트를 선택함으로써 또한 사이클릭 시프트 0으로 사이클릭 시프트의 선택을 시작함으로써 형성되는데, 이 때 D가 타이밍 불확실성 윈도우의 폭을 포함한다.
전술한 사항 중 임의의 장치에서, 허용된 사이클릭 시프트의 그룹은 사이클릭 시프트 0으로 허용된 사이클릭 시프트의 선택을 시작하고, 각각의 선택 시에는 타이밍 불확실성 윈도우 및 그것의 주파수 사이클릭 시프트 쌍에 대한 대응하는 사이클릭 시프트의 사용가능성을 테스트하며, 사용가능하다면 사이클릭 시프트를 허용된 사이클릭 시프트의 그룹에 추가하고, 다음 사용가능한 사이클릭 시프트로부터의 선택을 계속함으로써 형성된다. 전술한 사항 중 임의의 장치에서는, 수신기가 인덱스를 획득하도록 구성되고, 프리앰블 시퀀스를 선택하는 것은 시퀀스의 총 수가 사전 결정된 수와 같아질 때까지 사용가능한 사이클릭 시프트를 계산하고 새로운 연속 인덱스를 추가함으로써 수신된 인덱스를 사용하는 것을 포함한다. 전술한 사항 중 임의의 장치에서는 수신기가 신호를 수신하도록 구성되고, 프로세서가 수신된 신호를 선택된 프리앰블 시퀀스와 상관시켜서 상관 값을 획득하고 프리앰블 검출 프로세스에서 -1 및 +1의 대응하는 주파수 사이클릭 시프트의 상관 값 및 타이밍 불확실성 윈도우 내의 상관 값을 채용하도록 더 구성된다.
전술한 사항 중 임의의 장치는 선택된 프리앰블 시퀀스를 포함하는 메시지를 전송하도록 구성된 송신기를 더 포함한다. 앞서 기술한 장치에서는 전송된 메시지가 랜덤 액세스 채널 전송을 포함한다. 앞서 기술한 장치에서는 메시지가 무선 통신 시스템에서 이동 단말기로부터 기지국으로 전송된다. 앞서 기술한 장치에서는 무선 통신 시스템이 진화된 UTRAN을 포함한다. 전술한 사항 중 임의의 장치는 이동 단말기, 이동 전화기, 이동 노드 또는 셀룰러 전화기를 포함한다. 전술한 사항 중 임의의 장치는 선택된 프리앰블 시퀀스를 저장하도록 구성된 메모리를 더 포함한다.
(4) 다른 예시적인 실시예에서, 타이밍 불확실성 윈도우 파라미터를 획득하는 수단과, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버 랩되지 않게 하는 수단을 포함하는 장치가 설명된다.
전술한 사항 중 임의의 장치에서, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 타이밍 불확실성 윈도우의 +1의 주파수 사이클릭 시프트와는 별개이다. 전술한 사항 중 임의의 장치에서, 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트와는 별개이다. 전술한 사항 중 임의의 장치에서, 특정 사이클릭 시프트의 +1 또는 -1의 주파수 사이클릭 시프트는 사이클릭 시프트 오프셋 +coff 또는 -coff에 의해 주어지며, 이 경우, 이고, NG는 프리앰블 시퀀스의 길이이며, u는 루트 시퀀스 인덱스이고, m은 coff가 정수이게 하는 최소 포지티브 정수이다. 전술한 사항 중 임의의 장치에서, 허용된 사이클릭 시프트의 그룹은 사이클릭 시프트 0, D, 2D, 3D, ...을 포함하는 후보 리스트로부터 상기의 것 중 하나에 따라 사이클릭 시프트를 선택함으로써 또한 사이클릭 시프트 0으로 사이클릭 시프트의 선택을 시작함으로써 형성되는데, 이 때 D가 타이밍 불확실성 윈도우의 폭을 포함한다.
전술한 사항 중 임의의 장치에서, 허용된 사이클릭 시프트의 그룹은 사이클릭 시프트 0으로 허용된 사이클릭 시프트의 선택을 시작하고, 각각의 선택 시에는 타이밍 불확실성 윈도우 및 그것의 주파수 사이클릭 시프트 쌍에 대한 대응하는 사이클릭 시프트의 사용가능성을 테스트하며, 사용가능하다면 사이클릭 시프트를 허 용된 사이클릭 시프트의 그룹에 추가하고, 다음 사용가능한 사이클릭 시프트로부터의 선택을 계속함으로써 형성된다. 전술한 사항 중 임의의 장치에서는, 인덱스를 획득하는 수단을 더 포함하되, 프리앰블 시퀀스를 선택하는 것은 시퀀스의 총 수가 사전 결정된 수와 같아질 때까지 사용가능한 사이클릭 시프트를 계산하고 새로운 연속 인덱스를 추가함으로써 획득된 인덱스를 사용하는 것을 포함한다. 앞서 기술한 장치에서 획득 수단은 수신기를 포함한다. 전술한 사항 중 임의의 장치에서는 신호를 수신하는 수단과, 수신된 신호를 선택된 프리앰블 시퀀스와 상관시켜서 상관 값을 획득하는 수단과, 프리앰블 검출 프로세스에서 -1 및 +1의 대응하는 주파수 사이클릭 시프트의 상관 값 및 타이밍 불확실성 윈도우 내의 상관 값을 채용하는 수단을 더 포함한다. 앞서 기술한 장치에서 수신 수단은 수신기를 포함하고, 상관 수단 및 채용 수단은 프로세서를 포함한다.
전술한 사항 중 임의의 장치에서는 선택된 프리앰블 시퀀스를 포함하는 메시지를 전송하는 수단을 더 포함한다. 앞서 기술한 장치에서는 전송된 메시지가 랜덤 액세스 채널 전송을 포함한다. 앞서 기술한 장치에서는 메시지가 무선 통신 시스템에서 이동 단말기로부터 기지국으로 전송된다. 앞서 기술한 장치에서는 무선 통신 시스템이 진화된 UTRAN을 포함한다. 전술한 사항 중 임의의 장치에서는 전송 수단이 송신기를 포함한다. 전술한 사항 중 임의의 장치는 이동 단말기, 이동 전화, 이동 노드 또는 셀룰러 전화를 포함한다. 전술한 사항 중 임의의 장치에서 획득 수단은 수신기를 포함하며, 선택 수단은 프로세서를 포함한다. 앞서 기술한 장치는 선택된 프리앰블 시퀀스를 저장하는 수단을 더 포함한다. 앞서 기술한 장치 에서 저장 수단은 메모리를 포함한다.
(5) 또 다른 예시적인 실시예에서, 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우가 서로 오버랩되지 않거나 또는 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않으며, 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하는 프로세서와, 선택된 프리앰블 시퀀스를 저장하도록 구성된 메모리를 포함하는 장치가 설명된다. 앞서 기술된 장치는 본 명세서에서 설명된 다양한 예시적인 실시예의 하나 이상의 추가적인 양상을 더 포함한다.
(6) 또 다른 예시적인 실시예에서는, 도 12에 도시한 바와 같이, 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 생성하는 단계를 포함하되, 프리앰블 시퀀스는 허용된 프리앰블의 그룹으로부터의 허용된 프리앰블을 포함하고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍은 임의의 허용된 프리앰블의 타이밍 불확실성 윈도우 내에 있지 않으며, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 다른 허용된 프리앰블에 대응하는 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트 및 -1 주파수 사이클릭 시프트와 상이하고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 동일한 프리앰블의 동일한 엘리먼트의 +1 주파수 사이클릭 시프트로부터 적어도 한 사이클릭 시프트 오프셋만큼 떨어지게 하는 단계(701)와, 생성된 프리앰블 시퀀스를 저장하는 단계(702)를 포함하는 방법이 제공된다.
(7) 또 다른 예시적인 실시예에서는, 머신에 의해 실행가능한 인스트럭션의 프로그램을 유형적으로 구현하여 소정의 동작을 수행하기 위한 머신에 의해 판독가능한 프로그램 저장 디바이스로서, 상기 동작은 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 생성하는 동작을 포함하되, 프리앰블 시퀀스는 허용된 프리앰블의 그룹으로부터의 허용된 프리앰블을 포함하고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍은 임의의 허용된 프리앰블의 타이밍 불확실성 윈도우 내에 있지 않으며, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 다른 허용된 프리앰블에 대응하는 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트 및 -1 주파수 사이클릭 시프트와 상이하고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 동일한 프리앰블의 동일한 엘리먼트의 +1 주파수 사이클릭 시프트로부터 적어도 1 사이클릭 시프트 오프셋만큼 떨어지게 하는 동작과, 생성된 프리앰블 시퀀스를 저장하는 동작을 포함하는 프로그램 저장 디바이스가 제공된다.
(8) 또 다른 예시적인 실시예에서는, 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 생성하되, 프리앰블 시퀀스가 허용된 프리앰블의 그룹으로 부터의 허용된 프리앰블을 포함하고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍이 임의의 허용된 프리앰블의 타이밍 불확실성 윈도우 내에 있지 않으며, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트가 다른 허용된 프리앰블에 대응하는 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트 및 -1 주파수 사이클릭 시프트와 상이하고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트가 동일한 프리앰블의 동일한 엘리먼트의 +1 주파수 사이클릭 시프트와는 적어도 1 사이클릭 시프트 오프셋만큼 떨어지게 하도록 구성된 프로세서와, 생성된 프리앰블 시퀀스를 저장하도록 구성된 메모리를 포함하는 장치가 제공된다.
(9) 또 다른 예시적인 실시예에서는, 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 생성하되, 프리앰블 시퀀스가 허용된 프리앰블의 그룹으로부터의 허용된 프리앰블을 포함하고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍이 임의의 허용된 프리앰블의 타이밍 불확실성 윈도우 내에 있지 않으며, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트가 다른 허용된 프리앰블에 대응하는 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트 및 -1 주파수 사이클릭 시프트와 상이하고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트가 동일한 프리앰블의 동일한 엘리먼트의 +1 주파수 사이클릭 시프트와는 적어도 1 사이클릭 시프트 오프셋만큼 떨어지게 하도록 구성된 수단과, 생성된 프리앰블 시퀀스를 저장하도록 구성된 수단을 포함하는 장치가 제공된다. 다른 예시적인 실시예에서, 생성 수단은 프로 세서를 포함하고 저장 수단은 메모리를 포함한다.
(10) 또 다른 예시적인 실시예에서는 도 13에 도시한 바와 같이, 타이밍 불확실성 윈도우 파라미터를 획득하는 단계(801)와, 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 사이클릭 시프트가 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 허용된 사이클릭 시프트가 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 각각의 타이밍 불확실성 윈도우 엘리먼트의 주파수 사이클릭 시프트 쌍이 임의의 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 내에 있지 않고, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트에 대응하는 타이밍 불확실성 윈도우 엘리먼트의 +1 주파수 사이클릭 시프트 및 -1 주파수 사이클릭 시프트와는 상이하며, 각각의 타이밍 불확실성 윈도우 엘리먼트의 -1 주파수 사이클릭 시프트는 동일한 사이클릭 시프트의 동일한 엘리먼트의 +1 주파수 사이클릭 시프트로부터 적어도 1 사이클릭 시프트 오프셋만큼 떨어지게 하는 단계(802)를 포함하는 방법이 제공된다.
도 13에 도시된 방법은 본 발명의 상기 추가적인 예시적 실시예와 유사한 컴퓨터 프로그램 또는 장치에 의해 구현될 수 있다.
본 발명의 예시적인 실시예는, 예시적인 방법과 관련하여 전술되고 특별히 설명된 바와 같이, 유형의 컴퓨터 판독가능 매체 상에 구현되는 프로그램 인스트럭션을 포함하는 컴퓨터 프로그램 제품으로서 구현될 수 있다. 프로그램 인스트럭션 의 실행은 예시적인 실시예를 이용하는 단계 또는 방법의 단계를 포함하는 동작을 가져온다.
본 발명의 예시적인 실시예는, 예시적인 방법과 관련하여 전술되고 특별히 설명된 바와 같이, 머신에 의해 실행가능한 인스트럭션의 프로그램을 유형으로 구현하여 동작을 수행하는 머신에 의해 판독가능한 프로그램 저장 디바이스와 관련되어 구현될 수 있다. 동작은 예시적인 실시예를 이용하는 단계 또는 방법의 단계를 포함한다.
"접속된", "연결된"이라는 용어, 또는 이들의 임의의 변형은 2개 이상의 엘리먼트들 사이의 임의의 직접 또는 간접 접속 또는 연결을 의미하며, 서로 "접속" 또는 "연결"된 2개의 엘리먼트들 사이의 하나 이상의 중재자의 존재를 포함할 수 있다는 점에 유의해야 한다. 엘리먼트들 사이의 연결 또는 접속은 물리적, 논리적 또는 이들의 조합일 수 있다. 본 명세서에서 사용되는 바와 같이, 2개의 엘리먼트는 하나 이상의 와이어, 케이블 및/또는 인쇄된 전기적 커넥션의 사용에 의해, 또한 여러 개의 비제한적이고 비배타적인 실례로서 무선 주파수 영역, 마이크로파 영역 및 광학(가시적 및 비가시적 모두) 영역에서 파장을 갖는 전자기 에너지와 같은 전자기 에너지의 사용에 의해, 서로 "접속" 또는 "연결"되는 것으로 간주될 수 있다.
일반적으로, 다양한 예시적인 실시예는 하드웨어 또는 특수목적 회로, 소프트에어, 로직 또는 이들의 임의의 조합으로 구현될 수 있다. 예를 들어, 몇몇 양상은 하드웨어로 구현될 수 있고, 다른 양상은 제어기, 마이크로프로세서 또는 다 른 컴퓨팅 디바이스에 의해 실행될 수 있는 펌웨어 또는 소프트웨어로 구현될 수 있으되, 본 발명은 이러한 것으로 제한되지 않는다. 본 발명의 예시적인 실시예의 다양한 양상이 블록도, 흐름도로서 또는 다른 몇 가지 도식 표현으로 예시되고 설명될 수 있으나, 본 명세서에서 설명되는 이러한 블록, 장치, 시스템, 기술 또는 방법은 비제한적인 실례로서 하드웨어, 소프트웨어, 펌웨어 특수목적 회로 또는 로직, 범용 하드웨어 또는 제어기 또는 다른 컴퓨팅 디바이스 또는 이들의 몇 가지 조합으로 구현될 수 있음이 잘 이해될 것이다.
이와 같이, 본 발명의 예시적인 실시예의 적어도 몇 개의 양상은 집적회로 칩 및 모듈과 같은 다양한 콤포넌트에서 구현될 수 있음이 이해될 것이다. 집적회로의 설계는 대체로 고도로 자동화된 프로세스이다. 복잡하고 강력한 소프트웨어 툴은 로직 레벨 설계를 반도체 기판 상에 제조될 준비가 되는 반도체 회로 설계로 변환하는 데 유용하다. 이러한 소프트웨어 툴은 컨덕터를 자동으로 라우트할 수 있고, 훌륭하게 설정된 설계 규칙 및 사전 저장된 설계 모듈의 라이브러리를 사용하여 반도체 기판 상에 콤포넌트를 배치할 수 있다. 일단 반도체 회로에 대한 설계가 완료되면, 표준화된 전자 포맷(예를 들어, Opus, GDSII 등)의 최종 설계가 하나 이상의 집적 회로 디바이스로서의 제조를 위한 반도체 제조 설비에 전송될 수 있다.
본 발명의 전술한 예시적인 실시예에 대한 다양한 수정 및 변경은 첨부한 도면과 관련하여 읽을 때 전술한 설명의 관점에서 당업자에게는 명백할 것이다. 그러나, 여전히 일부 또는 모든 수정안은 본 발명의 비제한적이고 예시적인 실시예의 범주에 있다. 예를 들어, 본 명세서에서 (예를 들어, 기지국으로부터의 전송을 통해) 타이밍 불확실성 윈도우 파라미터를 획득하는(예를 들어, 수신하는) 것에 관해 논의되고 있지만, 본 발명의 예시적인 실시예는 그러한 것으로 제한되는 것은 아니다. 비제한적인 실례로서, 타이밍 불확실성 윈도우 파라미터는, 예를 들어 최근에(예를 들어, 사전 정의된 시간 간격 내에서) 접속되었던 노드-B에 UE가 접속되어 있다면 메모리로부터 파라메터를 가져오는 등의 다른 방법 또는 콤포넌트를 통해 획득될 수 있다. 당업자라면 그 밖의 유사한 수정이 본 발명의 예시적인 실시예의 구현을 가능하게 한다는 것을 이해할 것이다.
예를 들어, 예시적인 실시예가 UTRAN-LTE(E-UTRAN) 시스템의 상황에서 상술되고 있지만, 본 발명의 예시적인 실시예가 이러한 한 가지 특정 타입의 무선 통신 시스템에만 사용되는 것으로 제한되지는 않으며 그들은 다른 무선 통신 시스템에서도 유리하게 사용될 수 있다는 것이 이해될 것이다.
또한, 본 발명의 다양한 비제한적이고 예시적인 실시예의 특징 중 몇몇은 대응하는 다른 특징의 사용 없이도 유리하게 사용될 수 있다. 이와 같이, 전술한 설명은 본 발명의 원리적이고, 교시적이며, 예시적인 실시예를 단지 예시하는 것으로서 그것의 제한이 아니라는 것이 고려되어야 한다.
Claims (35)
- 타이밍 불확실성 윈도우 파라미터를 획득하는 단계와,상기 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 상기 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 상기 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우는 서로에게 또는 상기 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않고, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하는 단계를 포함하는방법.
- 제 1 항에 있어서,상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 -1의 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 +1의 주파수 사이클릭 시프트와는 별개인방법.
- 제 1 항에 있어서,하나의 타이밍 불확실성 윈도우 엘리먼트의 상기 -1의 주파수 사이클 시프트는 동일한 프리앰블 시퀀스의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 +1의 주파수 사이클릭 시프트로부터 적어도 1 사이클릭 시프트 오프셋만큼 떨어져 있는방법.
- 제 2 항 또는 제 3 항에 있어서,상기 허용된 사이클릭 시프트의 그룹은, D가 상기 타이밍 불확실성 윈도우의 폭을 포함하는 경우, 사이클릭 시프트 0, D, 2D, 3D, ...를 포함하는 후보 리스트로부터 사이클릭 시프트를 제 2 항 또는 제 3 항에 따라 선택하고 사이클릭 시프트 0으로 사이클릭 시프트의 선택을 시작함으로써 형성되는방법.
- 제 2 항 또는 제 3 항에 있어서,상기 허용된 사이클릭 시프트의 그룹은, 사이클릭 시프트 0으로 상기 허용된 사이클릭 시프트의 선택을 시작하고, 각각의 선택 시에 상기 타이밍 불확실성 윈도우에 대한 대응하는 사이클릭 시프트 및 그것의 주파수 사이클릭 시프트 쌍의 사용가능성을 테스트하며, 사용가능하다면 상기 허용된 사이클릭 시프트의 그룹에 상기 사이클릭 시프트를 추가하고, 다음 사용가능한 사이클릭 시프트로부터의 선택을 계속함으로써 형성되는방법.
- 제 1 항 내지 제 6 항 중 어느 한 항에 있어서,인덱스를 획득하는 단계를 더 포함하되,상기 프리앰블 시퀀스를 선택하는 단계는, 사용가능한 사이클릭 시프트를 계 산하고 시퀀스의 총 수가 사전 결정된 값과 동일하게 될 때까지 새로운 연속 인덱스를 추가함으로써 상기 획득된 인덱스를 사용하는 단계를 포함하는방법.
- 제 1 항 내지 제 7 항에 있어서,상기 타이밍 불확실성 윈도우 파라미터를 획득하는 단계는 이동 단말기에 의해 무선 통신 시스템의 기지국으로부터 상기 타이밍 불확실성 윈도우 파라미터를 수신하는 단계를 포함하는방법.
- 제 1 항 내지 제 8 항에 있어서,신호를 수신하는 단계와,상기 수신된 신호를 상기 선택된 프리앰블 시퀀스와 상관시켜 상관 값을 획득하는 단계와,프리앰블 검출 프로세스에서 -1 및 +1의 대응하는 주파수 사이클릭 시프트의 상관 값 및 상기 타이밍 불확실성 윈도우의 상기 상관 값을 채용하는 단계를 더 포함하는방법.
- 제 1 항 내지 제 9 항에 있어서,상기 선택된 프리앰블 시퀀스를 포함하는 메시지를 전송하는 단계를 더 포함하는방법.
- 제 10 항에 있어서,상기 전송된 메시지는 랜덤 액세스 채널 전송을 포함하는방법.
- 제 11 항에 있어서,상기 메시지는 무선 통신 시스템에서 이동 단말기로부터 기지국으로 전송되는방법.
- 제 12 항에 있어서,상기 무선 통신 시스템은 진화된 UTRAN(evolved universal terrestrial radio access network)를 포함하는방법.
- 머신에 의해 판독가능하며, 상기 머신에 의해 소정 동작을 수행하도록 실행가능한 인스트럭션의 프로그램을 유형으로 구현하는 프로그램 저장 디바이스로서,상기 동작은,타이밍 불확실성 윈도우 파라미터를 획득하는 동작과,상기 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 상기 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 상기 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우는 서로에게 또는 상기 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않고, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하는 동작을 포함하는프로그램 저장 디바이스.
- 제 14 항에 있어서,상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 -1의 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 +1의 주파수 사이클릭 시프트와는 별개인프로그램 저장 디바이스.
- 제 14 항에 있어서,하나의 타이밍 불확실성 윈도우 엘리먼트의 상기 -1의 주파수 사이클 시프트는 동일한 프리앰블 시퀀스의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 +1의 주파수 사이클릭 시프트로부터 적어도 1 사이클릭 시프트 오프셋만큼 떨어져 있는프로그램 저장 디바이스.
- 제 15 항 또는 제 16 항에 있어서,상기 허용된 사이클릭 시프트의 그룹은, 사이클릭 시프트 0으로 상기 허용된 사이클릭 시프트의 선택을 시작하고, 각각의 선택 시에 상기 타이밍 불확실성 윈도우에 대한 대응하는 사이클릭 시프트 및 그것의 주파수 사이클릭 시프트 쌍의 사용가능성을 테스트하며, 사용가능하다면 상기 허용된 사이클릭 시프트의 그룹에 상기 사이클릭 시프트를 추가하고, 다음 사용가능한 사이클릭 시프트로부터의 선택을 계속함으로써 형성되는프로그램 저장 디바이스.
- 제 14 항 내지 제 18 항 중 어느 한 항에 있어서,상기 동작은 인덱스를 획득하는 동작을 더 포함하되,상기 프리앰블 시퀀스를 선택하는 동작은, 사용가능한 사이클릭 시프트를 계산하고 시퀀스의 총 수가 사전 결정된 값과 동일하게 될 때까지 새로운 연속 인덱스를 추가함으로써 상기 획득된 인덱스를 사용하는 동작을 포함하는프로그램 저장 디바이스.
- 제 14 항 내지 제 19 항 중 어느 한 항에 있어서,상기 머신은 이동 단말기를 포함하는프로그램 저장 디바이스.
- 타이밍 불확실성 윈도우 파라미터를 수신하도록 구성된 수신기(10D)와,상기 수신된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 상기 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 상기 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우는 서로에게 또는 상기 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않고, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하도록 구성된 프로세서(10A)를 포함하는장치.
- 제 21 항에 있어서,상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 -1의 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 +1의 주파수 사이클릭 시프트와는 별개인장치.
- 제 21 항에 있어서,하나의 타이밍 불확실성 윈도우 엘리먼트의 상기 -1의 주파수 사이클 시프트는 동일한 프리앰블 시퀀스의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 +1의 주파수 사이클릭 시프트로부터 적어도 1 사이클릭 시프트 오프셋만큼 떨어져 있는장치.
- 제 22 항 또는 제 23 항에 있어서,상기 허용된 사이클릭 시프트의 그룹은, 사이클릭 시프트 0으로 상기 허용된 사이클릭 시프트의 선택을 시작하고, 각각의 선택 시에 상기 타이밍 불확실성 윈도우에 대한 대응하는 사이클릭 시프트 및 그것의 주파수 사이클릭 시프트 쌍의 사용가능성을 테스트하며, 사용가능하다면 상기 허용된 사이클릭 시프트의 그룹에 상기 사이클릭 시프트를 추가하고, 다음 사용가능한 사이클릭 시프트로부터의 선택을 계속함으로써 형성되는장치.
- 제 21 항 내지 제 25 항 중 어느 한 항에 있어서,상기 수신기(10D)는 인덱스를 수신하도록 더 구성되며,상기 프리앰블 시퀀스를 선택하는 것은, 사용가능한 사이클릭 시프트를 계산하고 시퀀스의 총 수가 사전 결정된 값과 동일하게 될 때까지 새로운 연속 인덱스를 추가함으로써 상기 수신된 인덱스를 사용하는 것을 포함하는장치.
- 제 21 항 내지 제 26 항 중 어느 한 항에 있어서,상기 장치는 이동 단말기를 포함하는장치.
- 타이밍 불확실성 윈도우 파라미터를 획득하도록 구성된 수단과,상기 획득된 타이밍 불확실성 윈도우 파라미터를 사용하여 자도프-추 루트 시퀀스의 사이클릭 시프트를 포함하는 프리앰블 시퀀스를 선택하되, 상기 사이클릭 시프트는 허용된 사이클릭 시프트의 그룹으로부터의 허용된 사이클릭 시프트를 포함하고, 상기 허용된 사이클릭 시프트는 타이밍 불확실성 윈도우 엘리먼트로 구성되는 타이밍 불확실성 윈도우를 가지며, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우는 서로에게 또는 상기 타이밍 불확실성 윈도우 엘리먼트의 +1 또는 -1의 주파수 사이클릭 시프트와 오버랩되지 않고, 상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 -1의 주파수 사이클릭 시프트는 다른 허용된 사이클릭 시프트의 타이밍 불확실성 윈도우 엘리먼트의 +1의 주파수 사이클릭 시프트와 오버랩되지 않게 하도록 구성된 수단을 포함하는장치.
- 제 28 항에 있어서,상기 허용된 사이클릭 시프트의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 -1의 주파수 사이클릭 시프트는 동일한 프리앰블 시퀀스의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 +1의 주파수 사이클릭 시프트와는 별개인장치.
- 제 28 항에 있어서,하나의 타이밍 불확실성 윈도우 엘리먼트의 상기 -1의 주파수 사이클 시프트는 동일한 프리앰블 시퀀스의 상기 타이밍 불확실성 윈도우 엘리먼트의 상기 +1의 주파수 사이클릭 시프트로부터 적어도 1 사이클릭 시프트 오프셋만큼 떨어져 있는장치.
- 제 29 항 또는 제 30 항에 있어서,상기 허용된 사이클릭 시프트의 그룹은, 사이클릭 시프트 0으로 상기 허용된 사이클릭 시프트의 선택을 시작하고, 각각의 선택 시에 상기 타이밍 불확실성 윈도우에 대한 대응하는 사이클릭 시프트 및 그것의 주파수 사이클릭 시프트 쌍의 사용가능성을 테스트하며, 사용가능하다면 상기 허용된 사이클릭 시프트의 그룹에 상기 사이클릭 시프트를 추가하고, 다음 사용가능한 사이클릭 시프트로부터의 선택을 계속함으로써 형성되는장치.
- 제 28 항 내지 제 32 항 중 어느 한 항에 있어서,인덱스를 획득하는 수단을 더 포함하되,상기 프리앰블 시퀀스를 선택하는 것은, 사용가능한 사이클릭 시프트를 계산하고 시퀀스의 총 수가 사전 결정된 값과 동일하게 될 때까지 새로운 연속 인덱스를 추가함으로써 상기 획득된 인덱스를 사용하는 것을 포함하는장치.
- 제 28 항 내지 제 33 항 중 어느 한 항에 있어서,상기 장치는 이동 단말기를 포함하는장치.
- 제 28 항 내지 제 34 항 중 어느 한 항에 있어서,상기 획득하는 수단은 수신기를 포함하고,상기 선택하는 수단은 프로세서를 포함하는장치.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US87785406P | 2006-12-29 | 2006-12-29 | |
US60/877,854 | 2006-12-29 | ||
US89986107P | 2007-02-05 | 2007-02-05 | |
US60/899,861 | 2007-02-05 | ||
PCT/IB2007/004134 WO2008081311A2 (en) | 2006-12-29 | 2007-12-28 | Apparatus, methods and computer program products providing limited use of zadoff-chu sequences in pilot or preamble signals |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090106404A true KR20090106404A (ko) | 2009-10-08 |
KR101087892B1 KR101087892B1 (ko) | 2011-11-30 |
Family
ID=39589057
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020097015963A KR101087892B1 (ko) | 2006-12-29 | 2007-12-28 | 자도프-추 시퀀스의 제한적인 사용을 제공하는 장치, 방법 및 프로그램 저장 디바이스 |
Country Status (11)
Country | Link |
---|---|
US (1) | US8681750B2 (ko) |
EP (1) | EP2100402B1 (ko) |
JP (1) | JP4934727B2 (ko) |
KR (1) | KR101087892B1 (ko) |
CN (1) | CN101601221B (ko) |
AT (1) | ATE535072T1 (ko) |
DK (1) | DK2100402T3 (ko) |
HK (1) | HK1133346A1 (ko) |
MY (1) | MY151522A (ko) |
PL (1) | PL2100402T3 (ko) |
WO (1) | WO2008081311A2 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101494633B1 (ko) * | 2011-07-22 | 2015-02-23 | 알까뗄 루슨트 | 라디오 네트워크의 머신 유형 통신 |
Families Citing this family (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2092660B1 (en) | 2006-10-25 | 2012-08-08 | LG Electronics Inc. | Method for adjusting rach transmission against frequency offset |
GB2458418B (en) * | 2006-12-19 | 2011-08-03 | Lg Electronics Inc | Sequence generating method for efficient detection and method for transmitting and receiving signals using the same |
JP4934727B2 (ja) | 2006-12-29 | 2012-05-16 | ノキア コーポレイション | パイロット信号またはプリアンブル信号におけるzadoff−chu系列の使用制限を提供する装置、方法、およびコンピュータプログラム |
EP2456155B1 (en) * | 2007-01-05 | 2018-06-06 | LG Electronics Inc. | Method for setting cyclic shift considering frequency offset |
EP2458805B1 (en) * | 2007-01-05 | 2018-06-27 | LG Electronics Inc. | Method for setting cyclic shift considering frequency offset |
CN101606334B (zh) * | 2007-02-12 | 2013-09-25 | Lg电子株式会社 | 用于高速ue接入的方法和过程 |
PL2101419T3 (pl) | 2007-03-07 | 2011-10-31 | Huawei Tech Co Ltd | Sposób przetwarzania i dystrybucji sekwencji i urządzenie w systemie komunikacyjnym |
EP2141841B1 (en) * | 2007-04-26 | 2013-07-17 | Panasonic Corporation | Wireless communication terminal , base station and methods |
US8144819B2 (en) | 2007-04-30 | 2012-03-27 | Telefonaktiebolaget L M Ericsson (Publ) | Synchronization for chirp sequences |
BRPI0810797B1 (pt) * | 2007-04-30 | 2020-10-13 | Nokia Solutions And Networks Oy | método para comunicação sem fio e aparelho para comunicação sem fio |
US8773968B2 (en) * | 2007-08-06 | 2014-07-08 | Texas Instruments Incorporated | Signaling of random access preamble sequences in wireless networks |
US8848913B2 (en) | 2007-10-04 | 2014-09-30 | Qualcomm Incorporated | Scrambling sequence generation in a communication system |
US8787181B2 (en) * | 2008-01-14 | 2014-07-22 | Qualcomm Incorporated | Resource allocation randomization |
CN101217807B (zh) * | 2008-01-17 | 2011-12-07 | 中兴通讯股份有限公司 | 无线通信系统随机接入信道循环移位量集合的生成方法 |
US8059765B2 (en) | 2008-02-21 | 2011-11-15 | Nokia Siemens Networks Oy | Method and apparatus to detect random access channel preamble |
US8923249B2 (en) * | 2008-03-26 | 2014-12-30 | Qualcomm Incorporated | Method and apparatus for scrambling sequence generation in a communication system |
CN101345577B (zh) * | 2008-08-21 | 2014-03-12 | 中兴通讯股份有限公司 | 生成前导序列的方法及确定循环移位的方法 |
CN101355383B (zh) * | 2008-09-10 | 2012-05-23 | 中兴通讯股份有限公司 | 一种随机接入信道的信号检测方法 |
CN101689882B (zh) * | 2008-10-10 | 2014-04-09 | Zte维创通讯公司 | 用于估计和校正lte中的频率偏移的装置和方法 |
US8249201B2 (en) * | 2008-10-13 | 2012-08-21 | Qualcomm Incorporated | Methods and systems for MIMO preamble detection |
WO2010097121A1 (en) | 2009-02-27 | 2010-09-02 | Nokia Siemens Networks Oy | Apparatus and method for single user multiple input multiple output communication employing cyclic shifts |
EP2532205A4 (en) | 2010-02-03 | 2016-07-20 | Ericsson Telefon Ab L M | ADAPTATION OF CYCLIC CHANGE FOR RANDOM ACCESS PREAMBLE |
US9420582B2 (en) * | 2011-03-25 | 2016-08-16 | Nokia Solutions And Networks Oy | Configuration of random access preamble |
US9001678B2 (en) | 2012-02-29 | 2015-04-07 | Hong Kong Applied Science And Technology Research Institute Co., Ltd. | False alarm reduction with search windowing and peak suppression |
EP2850794A1 (en) * | 2012-05-14 | 2015-03-25 | Telefonaktiebolaget L M Ericsson (PUBL) | Frequency offset estimation between a mobile communication terminal and a network node |
CN103581944B (zh) | 2012-08-07 | 2016-12-07 | 华为技术有限公司 | 超高速随机接入处理方法、装置及系统 |
US8971429B2 (en) * | 2012-09-21 | 2015-03-03 | Qualcomm Incorporated | Cyclic shift delay detection using autocorrelations |
US8971428B2 (en) * | 2012-09-21 | 2015-03-03 | Qualcomm Incorporated | Cyclic shift delay detection using a channel impulse response |
EP2938153B1 (en) * | 2013-01-15 | 2017-12-06 | Huawei Technologies Co., Ltd. | Radio communication methods, user equipment, and network side device |
CN106576089B (zh) * | 2014-08-19 | 2020-02-28 | Lg电子株式会社 | 在无线通信系统中利用非cazac序列生成并发送导频序列的方法 |
CA3194847A1 (en) | 2014-08-25 | 2016-03-03 | ONE Media, LLC | Dynamic configuration of a flexible orthogonal frequency division multiplexing phy transport data frame preamble |
KR102093214B1 (ko) | 2015-03-09 | 2020-03-25 | 원 미디어, 엘엘씨 | 시스템 발견 및 시그널링 |
WO2016169062A1 (zh) * | 2015-04-24 | 2016-10-27 | 华为技术有限公司 | 上行随机接入的方法及相关设备 |
US9913137B2 (en) * | 2015-09-02 | 2018-03-06 | Huawei Technologies Co., Ltd. | System and method for channel security |
CN108347399B (zh) * | 2017-01-22 | 2021-05-07 | 上海矽久微电子有限公司 | 一种前导信号的生成和接收方法以及接收装置 |
CN108541074B (zh) * | 2017-03-06 | 2023-10-31 | 中兴通讯股份有限公司 | 随机接入发送方法、接收方法及装置、发射端及接收端 |
CN108631903B (zh) * | 2017-03-22 | 2019-09-17 | 电信科学技术研究院 | 一种物理随机接入信道前导码序列确定方法及装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6594303B1 (en) * | 1999-01-11 | 2003-07-15 | Qualcomm Incorporated | Coherent demodulator for use in the presence of phase discontinuities |
JP3884956B2 (ja) * | 1999-05-28 | 2007-02-21 | 富士通株式会社 | Sdh伝送装置 |
DE60042408D1 (de) * | 2000-11-13 | 2009-07-30 | Lucent Technologies Inc | Kanalschätzung für Raumdiversitätskommunikationssystemen |
US7706458B2 (en) * | 2001-04-24 | 2010-04-27 | Mody Apurva N | Time and frequency synchronization in Multi-Input, Multi-Output (MIMO) systems |
US7254196B2 (en) * | 2002-11-26 | 2007-08-07 | Agere Systems Inc. | Symbol timing for MIMO OFDM and other wireless communication systems |
WO2006015108A2 (en) | 2004-07-27 | 2006-02-09 | Zte San Diego, Inc. | Transmission and reception of reference preamble signals in ofdma or ofdm communication systems |
CN100518160C (zh) * | 2004-10-09 | 2009-07-22 | 北京中电华大电子设计有限责任公司 | Ofdm接收机的采样时钟频率偏差补偿方法与装置 |
EP1980029B1 (en) * | 2006-02-03 | 2015-12-09 | Unwired Planet International Limited | Method and arrangement in a telecommunication system |
WO2007091675A1 (ja) * | 2006-02-10 | 2007-08-16 | Matsushita Electric Industrial Co., Ltd. | 無線送信装置及び無線送信方法 |
US7701919B2 (en) * | 2006-05-01 | 2010-04-20 | Alcatel-Lucent Usa Inc. | Method of assigning uplink reference signals, and transmitter and receiver thereof |
US8571120B2 (en) * | 2006-09-22 | 2013-10-29 | Texas Instruments Incorporated | Transmission of acknowledge/not acknowledge (ACK/NACK) bits and their embedding in the reference signal |
CA2664913C (en) * | 2006-10-02 | 2015-12-15 | Panasonic Corporation | Sequence allocation method in mobile communication system |
US7778151B2 (en) * | 2006-10-03 | 2010-08-17 | Texas Instruments Incorporated | Efficient scheduling request channel for wireless networks |
US8199706B2 (en) * | 2006-10-27 | 2012-06-12 | Texas Instruments Incorporated | Random access design for high doppler in wireless networks |
JP4934727B2 (ja) | 2006-12-29 | 2012-05-16 | ノキア コーポレイション | パイロット信号またはプリアンブル信号におけるzadoff−chu系列の使用制限を提供する装置、方法、およびコンピュータプログラム |
WO2008084381A1 (en) | 2007-01-10 | 2008-07-17 | Nokia Corporation | Apparatus, method and computer program product for detecting non-synchronized random access channel preamble |
CN101606334B (zh) | 2007-02-12 | 2013-09-25 | Lg电子株式会社 | 用于高速ue接入的方法和过程 |
US20090073944A1 (en) * | 2007-09-17 | 2009-03-19 | Jing Jiang | Restricted Cyclic Shift Configuration for Random Access Preambles in Wireless Networks |
-
2007
- 2007-12-28 JP JP2009543539A patent/JP4934727B2/ja active Active
- 2007-12-28 PL PL07866594T patent/PL2100402T3/pl unknown
- 2007-12-28 EP EP07866594A patent/EP2100402B1/en active Active
- 2007-12-28 WO PCT/IB2007/004134 patent/WO2008081311A2/en active Application Filing
- 2007-12-28 MY MYPI20092719 patent/MY151522A/en unknown
- 2007-12-28 CN CN2007800509912A patent/CN101601221B/zh active Active
- 2007-12-28 DK DK07866594.0T patent/DK2100402T3/da active
- 2007-12-28 AT AT07866594T patent/ATE535072T1/de active
- 2007-12-28 US US12/083,870 patent/US8681750B2/en active Active
- 2007-12-28 KR KR1020097015963A patent/KR101087892B1/ko active IP Right Grant
-
2010
- 2010-01-27 HK HK10100863.2A patent/HK1133346A1/xx unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101494633B1 (ko) * | 2011-07-22 | 2015-02-23 | 알까뗄 루슨트 | 라디오 네트워크의 머신 유형 통신 |
Also Published As
Publication number | Publication date |
---|---|
JP4934727B2 (ja) | 2012-05-16 |
JP2010515327A (ja) | 2010-05-06 |
MY151522A (en) | 2014-05-30 |
DK2100402T3 (da) | 2012-03-05 |
PL2100402T3 (pl) | 2012-04-30 |
KR101087892B1 (ko) | 2011-11-30 |
WO2008081311A2 (en) | 2008-07-10 |
CN101601221B (zh) | 2012-06-13 |
CN101601221A (zh) | 2009-12-09 |
US20100220664A1 (en) | 2010-09-02 |
US8681750B2 (en) | 2014-03-25 |
EP2100402B1 (en) | 2011-11-23 |
HK1133346A1 (en) | 2010-03-19 |
ATE535072T1 (de) | 2011-12-15 |
EP2100402A2 (en) | 2009-09-16 |
WO2008081311A3 (en) | 2009-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101087892B1 (ko) | 자도프-추 시퀀스의 제한적인 사용을 제공하는 장치, 방법 및 프로그램 저장 디바이스 | |
CN101617477B (zh) | 用于检测非同步随机接入信道前导的设备、方法和计算机程序产品 | |
JP5096373B2 (ja) | 通信システムにおける同期のための方法およびシステム | |
US11812416B2 (en) | Coherent detection of large physical random access control channel (PRACH) delays | |
JP2007312377A (ja) | 高速セルサーチのための方法及び装置 | |
US9893925B1 (en) | Method and apparatus for joint time and frequency synchronization in wireless communication systems | |
JP2008510419A (ja) | Ofdmシステムにおけるシンボルタイミング検出方法 | |
CN112585874B (zh) | 用于信号检测的本底噪声估计 | |
EP4391669A2 (en) | Method and apparatus for establishing a set of a plurality of synchronization signal sequences to be used with one or more communication targets | |
JP5710710B2 (ja) | 通信システムにおける同期のための方法およびシステム | |
US9866368B1 (en) | Method and apparatus for time tracking in OFDM wireless communication systems | |
US10212679B1 (en) | Method and apparatus for delay spread estimation | |
US10193719B2 (en) | Signal processing method, network equipment, system and computer storage medium | |
Li et al. | A novel timing advanced estimation algorithm for eliminating frequency offset in satellite system | |
WO2021159408A1 (en) | Enhanced prach preamble | |
WO2022009509A1 (en) | Method, time synchronization method, device, computer program product, and storage medium for an uplink transmission delay estimation | |
US8548078B1 (en) | Ranging code detection | |
WO2019179268A1 (zh) | 一种传输参考信号的方法、装置和系统 | |
CN114342446A (zh) | 用于非同步上行链路传输的序列重复 | |
CN107566310B (zh) | 电子设备及前导信号生成、发送、接收方法及装置 | |
KR101167695B1 (ko) | 비동기 랜덤 액세스 채널 프리앰블을 검출하기 위한 장치, 방법 및 컴퓨터 프로그램 제품 | |
JP2012191656A (ja) | 通信システムにおける同期のための方法およびシステム | |
CN116528390A (zh) | 设备接入方法、终端设备、基站、系统及电子设备 | |
JP5875561B2 (ja) | 通信システム内の同期及び情報送信を改善する方法 | |
JP5988622B2 (ja) | 通信システム内の同期及び情報送信を改善する方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20141107 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20151016 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20161019 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20171018 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20191029 Year of fee payment: 9 |