KR20090072873A - 액정표시장치와 그 구동방법 - Google Patents

액정표시장치와 그 구동방법 Download PDF

Info

Publication number
KR20090072873A
KR20090072873A KR1020070141118A KR20070141118A KR20090072873A KR 20090072873 A KR20090072873 A KR 20090072873A KR 1020070141118 A KR1020070141118 A KR 1020070141118A KR 20070141118 A KR20070141118 A KR 20070141118A KR 20090072873 A KR20090072873 A KR 20090072873A
Authority
KR
South Korea
Prior art keywords
frame period
liquid crystal
data voltage
polarity
frame
Prior art date
Application number
KR1020070141118A
Other languages
English (en)
Other versions
KR101330459B1 (ko
Inventor
장수혁
송홍성
민웅기
손용기
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070141118A priority Critical patent/KR101330459B1/ko
Priority to US12/277,132 priority patent/US8279153B2/en
Priority to CN2008101879434A priority patent/CN101471052B/zh
Publication of KR20090072873A publication Critical patent/KR20090072873A/ko
Application granted granted Critical
Publication of KR101330459B1 publication Critical patent/KR101330459B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Abstract

본 발명은 직류화 잔상, 플리커 및 부정형 얼룩을 예방하여 표시품질을 높이도록 한 액정표시장치에 관한 것이다.
이 액정표시장치는 다수의 데이터라인, 상기 데이터라인들과 교차되는 다수의 게이트라인, 및 다수의 액정셀들을 가지는 액정표시패널; 극성제어신호에 응답하여 상기 데이터라인들에 공급되는 데이터전압의 극성을 반전시키는 데이터 구동회로; 상기 게이트라인들에 게이트펄스를 공급하는 게이트 구동회로; 및 상기 극성제어신호를 발생하고 상기 데이터 구동회로와 상기 게이트 구동회로를 제어하는 타이밍 콘트롤러를 구비한다. 상기 극성제어신호는 M 개의 프레임기간 중에서 제N(N은 M 보다 작은 4 이상의 정수) 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다른 프레임기간에 비하여 논리 반전주기가 길어진다. 상기 액정셀들은 상기 M 개의 프레임기간 동안 매 프레임기간마다 이전 프레임기간에 충전하였던 데이터전압의 극성과는 반대 극성의 데이터전압을 충전하고, 상기 제N 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다수의 액정셀 그룹으로 시분할되어 이전 프레임기간에 충전하였던 데이터전압의 극성과 동일한 극성의 데이터전압을 충전한다.

Description

액정표시장치와 그 구동방법{Liquid Crystal Display and Driving Method thereof}
본 발명은 직류화 잔상, 플리커 및 부정형 얼룩을 예방하여 표시품질을 높이도록 한 액정표시장치와 그 구동방법에 관한 것이다.
액티브 매트릭스(Active Matrix) 구동방식의 액정표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)를 이용하여 동영상을 표시하고 있다. 이 액정표시장치는 음극선관(Cathode Ray Tube, CRT)에 비하여 소형화가 가능하여 휴대용 정보기기, 사무기기, 컴퓨터 등에서 표시기에 응용됨은 물론, 텔레비젼에도 응용되어 빠르게 음극선관을 대체하고 있다.
액정표시장치는 도 1과 같이 액정셀(Clc)마다 형성된 박막트랜지스터(Thin Film Transistor, TFT)를 이용하여 액정셀들에 공급되는 데이터전압을 스위칭하여 데이터를 능동적으로 제어하므로 동화상의 표시품질을 높일 수 있다. 도 1에 있어서, 도면부호 "Cst"는 액정셀(Clc)에 충전된 데이터전압을 유지하기 위한 스토리지 커패시터(Storage Capacitor, Cst), 'DL'은 데이터전압이 공급되는 데이터라인, 그리고 'GL'은 스캔전압이 공급되는 게이트라인을 각각 의미한다.
이와 같은 액정표시장치는 직류 옵셋 성분을 감소시키고 액정의 열화를 줄이기 위하여, 이웃한 액정셀들 사이에서 극성이 반전되고 프레임기간 단위로 극성이 반전되는 인버젼 방식(Inversion)으로 구동되고 있다. 그런데 데이터전압의 두 극성 중에서 어느 한 극성이 장시간 우세적(dominant)으로 공급되면 잔상이 발생한다. 이러한 잔상을 액정셀에 동일 극성의 전압이 반복적으로 충전되므로 "직류화 잔상(DC Image sticking)"이라 한다. 이러한 예 중 하나는 액정표시장치에 인터레이스(Interlace) 방식의 데이터전압들이 공급되는 경우이다. 인터레이스 방식은 기수 프레임기간 동안 기수 수평라인의 액정셀들에 표시될 기수라인 데이터전압만을 포함하고, 우수 프레임기간 동안 우수 수평라인의 액정셀들에 표시될 데이터전압만을 포함한다.
도 2는 액정셀(Clc)에 공급되는 인터레이스방식의 데이터전압의 일예를 보여주는 파형도이다. 이 예는 도 2와 같은 데이터전압이 공급되는 액정셀(Clc)을 기수 수평라인에 배치된 액정셀들 중 어느 하나로 가정한다.
도 2를 참조하면, 액정셀(Clc)에는 기수 프레임기간 동안 정극성 전압이 공급되고 우수 프레임기간 동안 부극성 전압이 공급된다. 인터레이스 방식에서, 기수 수평라인에 배치된 액정셀(Clc)에는 기수 프레임기간 동안에만 높은 정극성 데이터전압이 공급되기 때문에, 4 개의 프레임기간 동안 박스 내의 파형과 같이 정극성 데이터전압이 부극성 데이터전압에 비하여 우세적으로 되어 직류화 잔상이 나타 나게 된다. 도 3은 인터레이스 데이터로 인하여 나타나는 직류화 잔상의 실험 결과를 보여주는 이미지이다. 도 3의 좌측 이미지와 같은 원 화상을 인터레이스방식으로 액정표시패널에 일정시간 동안 공급하면 극성이 프레임기간 단위로 변하는 데이터전압이 도 2와 같이 기수 프레임과 우수 프레임에서 현저히 달라지고, 그 결과 좌측 이미지와 같은 원 화상 후에 액정표시패널의 모든 액정셀들(Clc)에 중간계조 예를 들면 127 계조의 데이터전압을 공급하면 우측 이미지와 같이 원 화상의 패턴이 희미하게 보이는 직류화 잔상이 나타난다.
직류화 잔상의 다른 예로써, 동일한 화상을 일정한 속도로 이동 또는 스크롤(scroll)시키면 스크롤되는 그림의 크기와 스크롤 속도(이동속도)의 상관 관계에 따라 액정셀(Clc)에 동일 극성의 전압이 반복적으로 축적되어 직류화 잔상이 나타날 수 있다. 이러한 실예는 도 4와 같다. 도 4는 사선 패턴과 문자 패턴을 일정한 속도로 이동시킬 때 나타나는 직류화 잔상의 실험 결과를 보여주는 이미지이다.
액정표시장치에서는 직류화 잔상에 의해 동화상 표시품질이 떨어질 뿐 아니라 육안으로 휘도차이를 주기적으로 느끼는 플리커(Flicker) 현상에 의해서도 표시품질이 떨어진다. 따라서, 액정표시장치의 표시품질을 높이기 위해서는 직류화 잔상을 해결함과 동시에 플리커 현상을 방지하여야 한다.
액정표시장치는 표시화상에서 부정형 얼룩이 나타날 수 있다. 액정층에 동일 극성의 직류전압을 장시간 인가하면, 액정층 내의 불순물 이온들은 액정의 극성을 따라 나뉘어지게 되고, 액정셀 내에서 화소전극과 공통전극에서 서로 다른 극성의 이온들이 축적된다. 액정층에 직류전압이 장시간 인가되면, 이온들의 축적양이 증가하면서 배향막이 열화되며, 그 결과 액정의 배향특성이 열화된다. 이로 인하여, 액정표시장치에 직류전압이 장시간 인가되면 부정형 얼룩이 발생한다. 부정형 얼룩의 문제점을 개선하기 위하여, 유전율이 낮은 액정물질을 개발하거나 배향물질이나 배향방법을 개선하는 방법을 도모하고 있다. 그러나 이러한 방법은 재료 개발에 많은 시간과 비용이 필요하며, 액정의 유전율을 낮게 하면 액정의 구동특성이 나빠지는 또 다른 문제점을 초래할 수 있다. 실험적으로 밝혀진 바에 의하면, 부정형 얼룩의 발현시점은 액정층 내에서 이온화되는 불순물이 많을수록, 그리고 가속 팩터가 클수록 빨라진다. 가속팩터는 온도, 시간, 액정의 직류 구동화 등이다. 따라서, 부정형 얼룩은 온도가 높거나 동일 극성의 직류전압이 액정층에 인가되는 시간이 길수록 빨리 나타나고 그 정도도 심해진다. 부정형 얼룩은 같은 제조라인을 통해 제작된 패널들 사이에서도 불규칙한 형태로 나타나므로 새로운 재료 개발이나 공정의 개선 방법만으로 해결할 수 없고, 액정의 직류 구동화를 억제하는 구동방법이 가장 효과적이다.
따라서, 본 발명의 목적은 상기 종래 기술의 문제점들을 해결하고자 안출된 발명으로써 직류화 잔상과 플리커 그리고 부정형 얼룩을 예방하여 표시품질을 높이도록 한 액정표시장치와 그 구동방법을 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 다수의 데이터라인, 상기 데이터라인들과 교차되는 다수의 게이트라인, 및 다수의 액정셀들을 가지는 액정표시패널; 극성제어신호에 응답하여 상기 데이터라인들에 공급되는 데이터전압의 극성을 반전시키는 데이터 구동회로; 상기 게이트라인들에 게이트펄스를 공급하는 게이트 구동회로; 및 상기 극성제어신호를 발생하고 상기 데이터 구동회로와 상기 게이트 구동회로를 제어하는 타이밍 콘트롤러를 구비한다.
상기 극성제어신호는 M 개의 프레임기간 중에서 제N(N은 M 보다 작은 4 이상의 정수) 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다른 프레임기간에 비하여 논리 반전주기가 길어진다.
상기 액정셀들은 상기 M 개의 프레임기간 동안 매 프레임기간마다 이전 프레임기간에 충전하였던 데이터전압의 극성과는 반대 극성의 데이터전압을 충전하고, 상기 제N 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다수의 액정셀 그룹으로 시분할되어 이전 프레임기간에 충전하였던 데이터전압의 극성과 동일한 극성의 데이터전압을 충전한다.
본 발명의 실시예에 따른 액정표시장치의 구동방법은 M 개의 프레임기간 중에서 제N 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다른 프레임기간에 비하여 상기 극성제어신호의 논리 반전주기를 길게 제어하는 단계를 포함한다.
본 발명의 실시예에 따른 액정표시장치와 그 구동방법은 M 개의 프레임기간 중에서 제N 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다른 프레임기간에 비하여 상기 극성제어신호의 논리 반전주기를 길게 제어하여 직류화 잔상과 플리커를 방지함과 아울러 액정의 직류 구동화를 억제하여 부정형 얼룩을 예방할 수 있다.
이하, 도 5 내지 도 17을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 5 내지 도 8은 본 발명의 실시예에 따른 액정표시장치에서 액정의 직류화를 억제하는 원리를 설명하기 위한 도면들이다.
본 발명은 기호나 문자를 프레임당 8 픽셀(pixel)의 속도로 이동시키는 스트롤 데이터에서 데이터 구동회로로부터 출력되는 데이터전압의 극성을 제어하기 위한 극성제어신호를 이용하여 1 프레임기간 단위로 데이터전압의 극성을 반전시키고, 매 M 개의 프레임기간 중에서 제N(N은 M 보다 작은 4 이상의 정수) 프레임기간에 데이터전압의 극성을 이전 프레임기간과 동일하게 제어한다. 예컨대, 도 5와 같이 액정셀은 빗금친 프레임기간들에서 기호나 문자의 데이터전압을 충전한다. 이 데이터전압들의 전압들의 극성은 8의 배수 번째 프레임기간과 그 이전 프레임기간 동안 "++" -> "--" -> "++" -> "--"로 변한다. 따라서, 본 발명은 일정한 속도 로 기호나 문자가 이동하는 스크롤 데이터에서 액정셀(Clc)에 충전되는 전압의 극성이 주기적으로 반전됨으로써 동일 극성의 전압이 누적되어 나타나는 직류화 잔상과 액정의 직류 구동화를 억제하여 부정형 얼룩을 예방할 수 있다.
한편, 액정표시패널 위에 배치된 포토센서의 출력 파형인 도 6의 광파형에서 볼 수 있는 바와 같이 제N 프레임기간 동안 그 이전 프레임기간과 동일한 극성의 데이터전압이 액정셀에 반복 충전되므로 직류화잔상을 예방할 수 있으나 그 제N 프레임기간 동안 액정셀의 충전양이 원하는 수준 이상으로 증가하여 광양이 많아진다. 이러한 동일 극성의 누적 전압으로 인하여, 관찰자는 N 개의 프레임기간 주기로 휘도가 밝게 보이는 플리커 현상을 느낄 수 있다. 따라서, 본 발명의 실시예에 따른 액정표시장치와 그 구동방법은 극성제어신호(POL)의 위상을 제어하여 도 8 내지 도 17과 같이 2 프레임기간 동안 동일 극성의 데이터전압을 연속으로 충전하는 액정셀들을 시간적으로 분산시킨다. 다시 말하여, 본 발명의 실시예에 따른 액정표시장치와 그 구동방법은 극성제어신호(POL)만을 이용하여 제N 프레임기간 이후의 2 내지 4 프레임기간 동안 2 프레임기간 동일 극성의 데이터전압을 충전시키는 액정셀들을 분산시켜 제N 프레임기간에서 플리커를 예방하고 액정의 직류 구동화를 억제하여 부정형 얼룩을 예방한다.
도 7은 본 발명의 실시예에 따른 액정표시장치를 나타낸다.
도 7을 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(70), 타이밍 콘트롤러(71), 데이터 구동회로(72), 및 게이트 구동회로(73)를 구비한다.
액정표시패널(70)은 두 장의 유리기판 사이에 액정층이 형성된다. 이 액정표시패널(70)의 하부 유리기판에는 m 개의 데이터라인들(D1 내지 Dm)과 n 개의 게이트라인들(G1 내지 Gn)이 교차된다. 데이터라인들(D1 내지 Dm)과 n 개의 게이트라인들(G1 내지 Gn)의 교차 구조에 의해 액정표시패널(70)에는 매트릭스 형태로 배치된 m×n 개의 액정셀들(Clc)을 포함한다. 액정셀들(Clc)은 제1 액정셀군과 제2 액정셀군을 포함한다. 액정표시패널(70)의 하부 유리기판에는 데이터라인들(D1 내지 Dm), 게이트라인들(G1 내지 Gn), TFT, TFT에 접속된 액정셀(Clc)의 화소전극(1), 및 스토리지 커패시터(Cst) 등이 형성된다.
액정표시패널(70)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극(2)이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. 액정표시패널(70)의 상부 유리기판과 하부 유리기판 각각에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
타이밍 콘트롤러(71)는 디지털 비디오 데이터의 전송 주파수를 낮추기 위하여, 입력 디지털 비디오 데이터(RGB)를 기수 화소 데이터(RGBodd)와 우수 화소 데이터(RGBeven)로 분리하고 그 데이터들(RGBodd, RGBeven)을 6 개의 데이터버스를 통해 데이터 구동회로(72)에 공급한다. 타이밍 콘트롤러(71)는 수직/수평 동기신 호(Vsync, Hsync), 데이터 인에이블(Data Enable), 클럭신호(CLK) 등의 타이밍신호를 입력받아 데이터 구동회로(72)와 게이트 구동회로(73)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 발생한다. 타이밍 콘트롤러(71)에 의해 생성되는 타이밍 제어신호들은 게이트 스타트 펄스(Gate Start Pulse : GSP), 게이트 쉬프트 클럭신호(Gate Shift Clock : GSC), 게이트 출력 인에이블신호(Gate Output Enable : GOE), 소스 스타트 펄스(Source Start Pulse : SSP), 소스 샘플링 클럭(Source Sampling Clock : SSC), 소스 출력 인에이블신호(Source Output Enable : SOE), 극성제어신호(Polarity : POL)를 포함한다. 게이트 스타트 펄스(GSP)는 한 화면이 표시되는 1 수직기간 중에서 스캔이 시작되는 시작 수평라인을 지시한다. 게이트 쉬프트 클럭신호(GSC)은 게이트 구동회로(73) 내의 쉬프트 레지스터에 입력되어 게이트 스타트 펄스(GSP)를 순차적으로 쉬프트시키기 위한 타이밍 제어신호로써 TFT의 온(ON) 기간에 대응하는 펄스폭으로 발생된다. 게이트 출력 인에이블신호(GOE)는 게이트 구동회로(73)의 출력을 지시한다. 소스 스타트 펄스(SSP)는 데이터가 표시될 1 수평라인에서 시작 화소를 지시한다. 소스 샘플링 클럭(SSC)은 라이징(Rising) 또는 폴링(Falling) 에지에 기준하여 데이터 구동회로(72) 내에서 데이터의 래치동작을 지시한다. 소스 출력 인에이블신호(Source Output Enable : SOE)는 데이터 구동회로(72)의 출력을 지시한다. 극성제어신호(POL)는 액정표시패널(70)의 액정셀들(Clc)에 공급될 데이터전압의 극성을 지시한다. 극성제어신호(POL)는 n(n은 정수) 수평기간 주기로 논리가 반전되고 매 프레임마다 위상이 반전되지만, N 개의 프레임기간 주기로 제N 프레임기간부터 2 이 상의 프레임기간에서 논리반전주기가 길어진다.
데이터 구동회로(72)는 타이밍 콘트롤러(71)의 제어 하에 디지털 비디오 데이터(RGBodd, RGBeven)를 래치하고 그 디지털 비디오 데이터(RGBodd, RGBeven)를 아날로그 정극성/부극성 감마보상전압으로 변환하여 데이터라인들(D1 내지 Dm)에 공급한다. 데이터 구동회로(72)는 극성제어신호(POL)에 응답하여 데이터전압의 극성을 반전시킨다. 데이터 구동회로(72)는 극성제어신호(POL)가 로우논리일 때 부극성 데이터전압을 출력하는 반면, 극성제어신호(POL)가 하이논리일 때 정극성 데이터전압을 출력한다.
게이트 구동회로(73)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터, 및 출력 버퍼 등을 포함한다. 이 게이트 구동회로(73)는 다수의 게이트 드라이브 집적회로들로 구성되어 대략 1 수평기간의 펄스폭을 가지는 게이트펄스(또는 스캔펄스들)을 순차적으로 출력한다.
도 8 및 도 9는 본 발명의 제1 실시예에 따른 액정표시장치의 구동방법을 보여 주는 도면들이다.
도 8에 있어서, "+"는 정극성 데이터전압이 충전되는 액정셀들이며, "-"는 부극성 데이터전압의 액정셀들이다. 액정셀들은 표시화면의 최좌측 제1 컬럼에서 상단에 데이타라인 방향으로 나란히 배치된 4 개의 액정셀들만을 예시한다. 횡축은 프레임기간(시간)이고, 종축은 라인들(표시면)을 나타낸다. 해치 처리된 액정셀들은 N 프레임기간 주기로 2 프레임기간 동안 동일한 극성의 데이터전압을 충전 하는 액정셀들이다.
도 8 및 도 9를 참조하면, 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 기수 프레임기간에 극성제어신호(POL)를 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 그리고 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 우수 프레임기간에 극성제어신호(POL)를 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 이 극성제어신호(POL)에 의해 제1 내지 제N-1 프레임기간 동안 매 프레임마다 극성제어신호(POL)의 위상이 반전된다. 그 결과, 모든 액정셀들은 제1 내지 제N-1 프레임기간 동안 매 프레임마다 이전 프레임과 다른 극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N 프레임기간에 극성제어신호(POL)를 로우논리로 고정시킨다. 따라서, 제N 프레임기간에 기수라인(Line#1, Line#3, Line#3)의 액정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+1 프레임기간에 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후, 제N+1 내지 제2N-1 프레임기간까지 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 그 결과, 제N+1 프레임기간에 우수라인(Line#2, Line#4, Line#6)의 액정셀들은 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다. 그리고 제N+2 내지 제2N-1 프레임기간 동안 모든 액정셀들 은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N 프레임기간에 극성제어신호(POL)를 하이논리로 고정시킨다. 따라서, 제2N 프레임기간에 기수라인(Line#1, Line#3, Line#3)의 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N+1 프레임기간에 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후, 제2N+1 내지 제3N-1 프레임기간까지 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 그 결과, 제2N+1 프레임기간에 우수라인(Line#2, Line#4, Line#6)의 액정셀들은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다. 그리고 제2N+2 내지 제3N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
본 발명의 제1 실시예에 따른 액정표시장치와 그 구동방법은 2 프레임기간 동안 기수 액정셀들과 우수 액정셀들을 시분할하여 N 프레임기간 주기로 이전 프레임기간과 동일한 극성의 데이터전압을 액정셀들에 충전시킴으로써 N 프레임기간 주기로 나타나는 플리커를 완화할 수 있다. 또한, 본 발명의 제1 실시예에 따른 액정표시장치와 그 구동방법은 N 프레임기간 주기로 액정셀들에 충전되는 데이터전압의 극성을 "++"에서 "--"로 혹은, "--"에서 "++"로 반전시켜 액정셀의 직류 구동화를 억제하여 부정형 얼룩을 최소화할 수 있다.
도 10 및 도 11은 본 발명의 제2 실시예에 따른 액정표시장치의 구동방법을 보여 주는 도면들이다.
도 10에 있어서, "+"는 정극성 데이터전압이 충전되는 액정셀들이며, "-"는 부극성 데이터전압의 액정셀들이다. 액정셀들은 표시화면의 최좌측 제1 컬럼에서 상단에 데이타라인 방향으로 나란히 배치된 4 개의 액정셀들만을 예시한다. 횡축은 프레임기간(시간)이고, 종축은 라인들(표시면)을 나타낸다. 해치 처리된 액정셀들은 N 프레임기간 주기로 2 프레임기간 동안 동일한 극성의 데이터전압을 충전하는 액정셀들이다.
도 10 및 도 11을 참조하면, 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 기수 프레임기간에 극성제어신호(POL)를 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 그리고 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 우수 프레임기간에 극성제어신호(POL)를 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 이 극성제어신호(POL)에 의해 제1 내지 제N-1 프레임기간 동안 매 프레임마다 극성제어신호(POL)의 위상이 반전된다. 그 결과, 모든 액정셀들은 제1 내지 제N-1 프레임기간 동안 매 프레임마다 이전 프레임과 다른 극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N 프레임기간에 극성제어신호(POL)를 "로우논리->하이논리->하이논리->로우논리" 순으로 변화시킨다. 이 때, 극성제어신호(POL)는 처음 1 수평기간이 경과하여 논리가 반전된 후에 2 수평기간 주기로 논리가 반전된다. 따라서, 제N 프레임기간에 제4k(k는 0 이상의 정수)+1 라인(Line#1, Line#5) 의 액정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하고, 제4k+2 라인(Line#2, Line#6)의 액정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+1 프레임기간에 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후, 제N+1 내지 제2N-1 프레임기간까지 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 그 결과, 제N+1 프레임기간에 제4k+3 라인(Line#3, Line#7)의 액정셀들은 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고, 제4k+4 라인(Line#4, Line#8)의 액정셀들은 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다. 그리고 제N+2 내지 제2N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N 프레임기간에 극성제어신호(POL)를 제N 프레임기간과는 역전된 위상으로 발생시킨다. 이 때, 극성제어신호(POL)의 논리는 1 수평기간 단위로 "하이논리->로우논리->로우논리->하이논리" 순으로 반전되고, 처음 1 수평기간이 경과하여 논리가 반전된 후에 2 수평기간 주기로 논리가 반전된다. 따라서, 제2N 프레임기간에 제4k+1 라인(Line#1, Line#5)의 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고, 제4k+2 라인(Line#2, Line#6)의 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N+1 프레임기간에 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후, 제2N+1 내지 제3N-1 프레임기간까지 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 그 결과, 제2N+1 프레임기간에 제4k+3 라인(Line#3, Line#7)의 액정셀들은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하고, 제4k+4 라인(Line#4, Line#8)의 액정셀들은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다. 그리고 제2N+2 내지 제3N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
본 발명의 제2 실시예에 따른 액정표시장치와 그 구동방법은 2 프레임기간 동안 제4k+1 및 제4k+2 라인의 액정셀들과, 제4k+3 및 제4k+4 라인의 액정셀들을 시분할하여 N 프레임기간 주기로 2 프레임기간에 걸쳐 이전 프레임과 동일한 극성의 데이터전압을 액정셀들에 충전시킴으로써 N 프레임기간 주기로 나타나는 플리커를 완화할 수 있다. 또한, 본 발명의 제2 실시예에 따른 액정표시장치와 그 구동방법은 N 프레임기간 주기로 액정셀들에 충전되는 데이터전압의 극성을 "++"에서 "--"로 혹은, "--"에서 "++"로 반전시켜 액정셀의 직류 구동화를 억제하여 부정형 얼룩을 최소화할 수 있다.
도 12 및 도 13은 본 발명의 제3 실시예에 따른 액정표시장치의 구동방법을 보여 주는 도면들이다.
도 12에 있어서, "+"는 정극성 데이터전압이 충전되는 액정셀들이며, "-"는 부극성 데이터전압의 액정셀들이다. 액정셀들은 표시화면의 최좌측 제1 컬럼에서 상단에 데이타라인 방향으로 나란히 배치된 4 개의 액정셀들만을 예시한다. 횡축은 프레임기간(시간)이고, 종축은 라인들(표시면)을 나타낸다. 해치 처리된 액정셀들은 N 프레임기간 주기로 2 프레임기간 동안 동일한 극성의 데이터전압을 충전하는 액정셀들이다.
도 12 및 도 13을 참조하면, 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 기수 프레임기간에 극성제어신호(POL)를 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 그리고 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 우수 프레임기간에 극성제어신호(POL)를 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 이 극성제어신호(POL)에 의해 제1 내지 제N-1 프레임기간 동안 매 프레임마다 극성제어신호(POL)의 위상이 반전된다. 그 결과, 모든 액정셀들은 제1 내지 제N-1 프레임기간 동안 매 프레임마다 이전 프레임과 다른 극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N 프레임기간에 극성제어신호(POL)를 "로우논리->로우논리->하이논리->하이논리" 순으로 변화시킨다. 이 때, 극성제어신호(POL)는 2 수평기간 주기로 논리가 반전된다. 따라서, 제N 프레임기간에 제4k+1 라인(Line#1, Line#5)의 액정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하고, 제4k+4 라인(Line#4, Line#8)의 액 정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+1 프레임기간에 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후, 제N+1 내지 제2N-1 프레임기간까지 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 그 결과, 제N+1 프레임기간에 제4k+2 라인(Line#2, Line#6)의 액정셀들은 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하고, 제4k+3 라인(Line#3, Line#7)의 액정셀들은 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다. 그리고 제N+2 내지 제2N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N 프레임기간에 극성제어신호(POL)를 제N 프레임기간과는 역전된 위상으로 발생시킨다. 이 때, 극성제어신호(POL)의 논리는 "하이논리->하이논리->로우논리->로우논리" 순으로 반전되고, 2 수평기간 주기로 반전된다. 따라서, 제2N 프레임기간에 제4k+1 라인(Line#1, Line#5)의 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고, 제4k+4 라인(Line#4, Line#8)의 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N+1 프레임기간에 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후, 제2N+1 내지 제3N-1 프레임기간까지 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 그 결과, 제2N+1 프레임기간에 제4k+2 라인(Line#2, Line#6)의 액정셀들은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고, 제4k+3 라인(Line#3, Line#7)의 액정셀들은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다. 그리고 제2N+2 내지 제3N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
본 발명의 제3 실시예에 따른 액정표시장치와 그 구동방법은 2 프레임기간 동안 제4k+1 및 제4k+4 라인의 액정셀들과, 제4k+2 및 제4k+3 라인의 액정셀들을 시분할하여 N 프레임기간 주기로 2 프레임기간에 걸쳐 이전 프레임과 동일한 극성의 데이터전압을 액정셀들에 충전시킴으로써 N 프레임기간 주기로 나타나는 플리커를 완화할 수 있다. 또한, 본 발명의 제3 실시예에 따른 액정표시장치와 그 구동방법은 N 프레임기간 주기로 액정셀들에 충전되는 데이터전압의 극성을 "++"에서 "--"로 혹은, "--"에서 "++"로 반전시켜 액정셀의 직류 구동화를 억제하여 부정형 얼룩을 최소화할 수 있다.
도 14 및 도 15는 본 발명의 제4 실시예에 따른 액정표시장치의 구동방법을 보여 주는 도면들이다.
도 14에 있어서, "+"는 정극성 데이터전압이 충전되는 액정셀들이며, "-"는 부극성 데이터전압의 액정셀들이다. 액정셀들은 표시화면의 최좌측 제1 컬럼에서 상단에 데이타라인 방향으로 나란히 배치된 4 개의 액정셀들만을 예시한다. 횡축 은 프레임기간(시간)이고, 종축은 라인들(표시면)을 나타낸다. 해치 처리된 액정셀들은 N 프레임기간 주기로 2 프레임기간 동안 동일한 극성의 데이터전압을 충전하는 액정셀들이다.
도 14 및 도 15를 참조하면, 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 기수 프레임기간에 극성제어신호(POL)를 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 그리고 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 우수 프레임기간에 극성제어신호(POL)를 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 이 극성제어신호(POL)에 의해 제1 내지 제N-1 프레임기간 동안 매 프레임마다 극성제어신호(POL)의 위상이 반전된다. 그 결과, 모든 액정셀들은 제1 내지 제N-1 프레임기간 동안 매 프레임마다 이전 프레임과 다른 극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N 프레임기간에 극성제어신호(POL)를 "로우논리->로우논리->하이논리->하이논리->하이논리->로우논리" 순으로 변화시킨다. 이 때, 극성제어신호(POL)의 위상은 처음 2 수평기간이 경과한 후에 하이논리로 반전된 후에 3 수평기간 주기로 반전된다. 따라서, 제N 프레임기간에 제6k+1 라인(Line#1, Line#7)의 액정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하고, 제6k+4 라인(Line#6, Line#10)의 액정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+1 프레임기간에 "하이논리->로우논리->로우논리->로우논리->하이논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한다. 이 때, 극성제어신호(POL)의 위상은 처음 1 수평기간이 경과한 후에 로우논리로 반전된 후에 3 수평기간 주기로 반전된다. 따라서, 제N+1 프레임기간에 제6k+2 라인(Line#2, Line#8)의 액정셀들은 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하고, 제6k+5 라인(Line#5, Line#11)의 액정셀들은 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+2 프레임기간에 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후에, 제N+2 내지 제2N-1 프레임기간까지 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 그 결과, 제N+2 프레임기간에 제6k+3 라인(Line#3, Line#9)의 액정셀들은 제N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하고, 제6k+6 라인(Line#6, Line#12)의 액정셀들은 제N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다. 그리고 제N+3 내지 제2N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N 프레임기간에 극성제어신호(POL)를 제N 프레임기간의 그것과 반대 위상으로 발생시켜 그 극성제어신호(POL)를 "하이논리->하이논리->로우논리->로우논리->로우논리->하이논리" 순으로 변화시킨다. 이 때, 극성제 어신호(POL)의 위상은 처음 2 수평기간이 경과한 후에 로우논리로 반전된 후에 3 수평기간 주기로 반전된다. 따라서, 제2N 프레임기간에 제6k+1 라인(Line#1, Line#7)의 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고, 제6k+4 라인(Line#6, Line#10)의 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N+1 프레임기간에 극성제어신호(POL)를 제N+1 프레임기간의 그것과 반대 위상으로 발생시킨다. 제2N+1 프레임기간에 발생되는 극성제어신호(POL)의 위상은 "로우논리->하이논리->하이논리->하이논리->로우논리->로우논리" 순으로 1 수평기간마다 논리가 반전된다. 이 때, 극성제어신호(POL)의 위상은 처음 1 수평기간이 경과한 후에 하이논리로 반전된 후에 3 수평기간 주기로 반전된다. 따라서, 제2N+1 프레임기간에 제6k+2 라인(Line#2, Line#8)의 액정셀들은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고, 제6k+5 라인(Line#5, Line#11)의 액정셀들은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제2N+2 프레임기간에 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후에, 제2N+2 내지 제3N-1 프레임기간까지 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 그 결과, 제2N+2 프레임기간에 제6k+3 라인(Line#3, Line#9)의 액정셀들은 제2N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고, 제6k+6 라인(Line#6, Line#12)의 액정셀들은 제2N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다. 그리고 제2N+3 내지 제3N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
본 발명의 제4 실시예에 따른 액정표시장치와 그 구동방법은 3 프레임기간 동안 액정셀들을 제6k+1 및 제6k+4 라인의 액정셀들, 제6k+2 및 제6k+5 라인의 액정셀들, 및 제6k+3 및 제6k+6 라인의 액정셀들로 시분할하여 N 프레임기간 주기로 3 프레임기간에 걸쳐 이전 프레임과 동일한 극성의 데이터전압을 액정셀들에 충전시킴으로써 N 프레임기간 주기로 나타나는 플리커를 완화할 수 있다. 또한, 본 발명의 제4 실시예에 따른 액정표시장치와 그 구동방법은 N 프레임기간 주기로 액정셀들에 충전되는 데이터전압의 극성을 "++"에서 "--"로 혹은, "--"에서 "++"로 반전시켜 액정셀의 직류 구동화를 억제하여 부정형 얼룩을 최소화할 수 있다.
도 16 및 도 17은 본 발명의 제5 실시예에 따른 액정표시장치의 구동방법을 보여 주는 도면들이다.
도 16에 있어서, "+"는 정극성 데이터전압이 충전되는 액정셀들이며, "-"는 부극성 데이터전압의 액정셀들이다. 액정셀들은 표시화면의 최좌측 제1 컬럼에서 상단에 데이타라인 방향으로 나란히 배치된 4 개의 액정셀들만을 예시한다. 횡축은 프레임기간(시간)이고, 종축은 라인들(표시면)을 나타낸다. 해치 처리된 액정셀들은 N 프레임기간 주기로 2 프레임기간 동안 동일한 극성의 데이터전압을 충전하는 액정셀들이다.
도 16 및 도 17을 참조하면, 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 기수 프레임기간에 극성제어신호(POL)를 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 그리고 타이밍 콘트롤러(71)는 제1 내지 제N-1 프레임기간 중에서 우수 프레임기간에 극성제어신호(POL)를 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되는 형태로 발생한다. 이 극성제어신호(POL)에 의해 제1 내지 제N-1 프레임기간 동안 매 프레임마다 극성제어신호(POL)의 위상이 반전된다. 그 결과, 모든 액정셀들은 제1 내지 제N-1 프레임기간 동안 매 프레임마다 이전 프레임과 다른 극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N 프레임기간에 4 수평기간 동안 극성제어신호(POL)를 "로우논리->로우논리->하이논리->로우논리" 순으로 변화시킨다. 이 때, 극성제어신호(POL)의 위상은 처음 2 수평기간이 경과한 후에 로우논리에서 하이논리로 반전되고, 1 수평기간이 더 경과한 후에 하이논리에서 로우논리로 반전된 다음, 3 수평기간 동안 로우논리를 유지하는 주기를 반복한다. 따라서, 제N 프레임기간에 제4k+1 라인(Line#1, Line#5)의 액정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+1 프레임기간에 4 수평기간 동안 "하이논리->로우논리->로우논리->하이논리" 순으로 논리가 반전되는 극성제어신호(POL)를 발생한다. 이 때, 극성제어신호(POL)의 위상은 처음 1 수평기간이 경과한 후에 하이논리에서 로우논리로 반전되고, 2 수평기간이 더 경과한 후에 로우논리에서 하이논리로 반전된 다음, 2 수평기간 동안 하이논리를 유지하는 주기를 반복한다. 따라서, 제N+1 프레임기간에 제4k+2 라인(Line#2, Line#6)의 액정셀들은 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+2 프레임기간에 "로우논리->하이논리->로우논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한다. 이 때, 극성제어신호(POL)의 위상은 처음 1 수평기간이 경과한 후에 로우논리에서 하이논리로 반전되고, 1 수평기간이 더 경과한 후에 하이논리에서 로우논리로 반전된 다음, 3 수평기간 동안 로우논리를 유지하는 주기를 반복한다. 따라서, 제N+2 프레임기간에 제4k+3 라인(Line#3, Line#7)의 액정셀들은 제N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+3 프레임기간에 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되는 극성제어신호(POL)를 발생한 후에, 제N+3 내지 제2N-1 프레임기간 동안 매 프레임마다 극성제어신호(POL)의 위상을 반전시킨다. 따라서, 제N+3 프레임기간에 제4k+4 라인(Line#4, Line#8)의 액정셀들은 제N+2 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전한다. 그리고 제N+4 내지 제2N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N 프레임기간의 그것과는 반대 위상으로 제2N 프레임기간에 극성제어신호(POL)를 발생한다. 제2 프레임기간에 발생되는 극성제어신호(POL)는 "하이논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 그 그 논리가 반전된다. 따라서, 제2N 프레임기간에 제4k+1 라인(Line#1, Line#5)의 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+1 프레임기간의 그것과는 반대 위상으로 제2N+1 프레임기간에 극성제어신호를 발생한다. 제2N+1 프레임기간에 발생되는 극성제어신호(POL)는 "로우논리->하이논리->하이논리->로우논리" 순으로 1 수평기간마다 그 논리가 반전된다. 따라서, 제2N+1 프레임기간에 제4k+2 라인(Line#2, Line#6)의 액정셀들은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+2 프레임기간의 그것과는 반대 위상으로 제2N+2 프레임기간에 극성제어신호를 발생한다. 제2N+2 프레임기간에 발생되는 극성제어신호(POL)는 "하이논리->로우논리->하이논리->하이논리" 순으로 1 수평기간마다 그 논리가 반전된다. 따라서, 제2N+2 프레임기간에 제4k+3 라인(Line#3, Line#7)의 액정셀들은 제2N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다.
타이밍 콘트롤러(71)는 제N+3 프레임기간의 그것과는 반대 위상으로 제2N+3 프레임기간에 극성제어신호를 발생한다. 제2N+3 프레임기간에 발생되는 극성제어신호(POL)는 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전된다. 따라서, 제2N+3 프레임기간에 제4k+4 라인(Line#4, Line#8)의 액정셀들은 제2N+2 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전한다. 그리고 제2N+4 내지 제3N-1 프레임기간 동안 모든 액정셀들은 매 프레임마다 극성이 반전되는 데이터전압을 충전한다.
본 발명의 제5 실시예에 따른 액정표시장치와 그 구동방법은 4 프레임기간 동안 액정셀들을 제4k+1 라인의 액정셀들, 제4k+2 라인의 액정셀들, 제4k+3 라인의 액정셀들, 및 제4k+4 라인의 액정셀들로 시분할하여 N 프레임기간 주기로 4 프레임기간에 걸쳐 이전 프레임과 동일한 극성의 데이터전압을 액정셀들에 충전시킴으로써 N 프레임기간 주기로 나타나는 플리커를 완화할 수 있다. 또한, 본 발명의 제5 실시예에 따른 액정표시장치와 그 구동방법은 N 프레임기간 주기로 액정셀들에 충전되는 데이터전압의 극성을 "++"에서 "--"로 혹은, "--"에서 "++"로 반전시켜 액정셀의 직류 구동화를 억제하여 부정형 얼룩을 최소화할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아 니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 액정표시장치의 액정셀을 보여 주는 등가 회로도.
도 2는 인터레이스 데이터의 일예를 보여 주는 파형도.
도 3은 인터레이스 데이터로 인한 직류화 잔상을 보여 주는 실험 결과 화면.
도 4는 스크롤 데이터로 인한 직류화 잔상을 보여 주는 실험 결과 화면.
도 5는 본 발명의 실시예에 따른 액정표시장치의 구동방법을 적용할 때 스크롤 데이터에서 직류화잔상이 나타나지 않는 원리를 설명하기 위한 도면.
도 6은 제N 프레임기간에서 플리커가 나타나는 현상을 보여 주는 실험결과 도면.
도 7은 본 발명의 실시예에 따른 액정표시장치를 나타내는 블록도.
도 8은 본 발명의 제1 실시예에 따른 액정표시장치에서 액정셀들에 충전되는 데이터전압의 극성을 보여 주는 도면.
도 9는 도 8과 같은 데이터전압의 극성을 제어하기 위한 극성제어신호를 보여 주는 파형도.
도 10은 본 발명의 제2 실시예에 따른 액정표시장치에서 액정셀들에 충전되는 데이터전압의 극성을 보여 주는 도면.
도 11은 도 10과 같은 데이터전압의 극성을 제어하기 위한 극성제어신호를 보여 주는 파형도.
도 12는 본 발명의 제3 실시예에 따른 액정표시장치에서 액정셀들에 충전되는 데이터전압의 극성을 보여 주는 도면.
도 13은 도 12와 같은 데이터전압의 극성을 제어하기 위한 극성제어신호를 보여 주는 파형도.
도 14는 본 발명의 제4 실시예에 따른 액정표시장치에서 액정셀들에 충전되는 데이터전압의 극성을 보여 주는 도면.
도 15는 도 14와 같은 데이터전압의 극성을 제어하기 위한 극성제어신호를 보여 주는 파형도.
도 16은 본 발명의 제5 실시예에 따른 액정표시장치에서 액정셀들에 충전되는 데이터전압의 극성을 보여 주는 도면.
도 17은 도 16과 같은 데이터전압의 극성을 제어하기 위한 극성제어신호를 보여 주는 파형도.
〈도면의 주요 부분에 대한 부호의 설명〉
70 : 액정표시패널 71 : 타이밍 콘트롤러
73 : 데이터 구동회로 74 : 게이트 구동회로

Claims (29)

  1. 다수의 데이터라인, 상기 데이터라인들과 교차되는 다수의 게이트라인, 및 다수의 액정셀들을 가지는 액정표시패널;
    극성제어신호에 응답하여 상기 데이터라인들에 공급되는 데이터전압의 극성을 반전시키는 데이터 구동회로;
    상기 게이트라인들에 게이트펄스를 공급하는 게이트 구동회로; 및
    상기 극성제어신호를 발생하고 상기 데이터 구동회로와 상기 게이트 구동회로를 제어하는 타이밍 콘트롤러를 구비하고,
    상기 극성제어신호는 M 개의 프레임기간 중에서 제N(N은 M 보다 작은 4 이상의 정수) 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다른 프레임기간에 비하여 논리 반전주기가 길어지고,
    상기 액정셀들은 상기 M 개의 프레임기간 동안 매 프레임기간마다 이전 프레임기간에 충전하였던 데이터전압의 극성과는 반대 극성의 데이터전압을 충전하고, 상기 제N 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다수의 액정셀 그룹으로 시분할되어 이전 프레임기간에 충전하였던 데이터전압의 극성과 동일한 극성의 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 극성제어신호는 제1 내지 제N-1 프레임기간 동안 기수 프레임기간에 " 하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되고, 상기 제1 내지 제N-1 프레임기간 동안 우수 프레임기간에 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전되고,
    상기 액정셀들 모두는 제1 내지 제N-1 프레임기간 동안 매 프레임마다 이전 프레임과 다른 극성의 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 극성제어신호는 상기 제N 프레임기간 동안 로우논리로 유지되고,
    상기 액정셀들은 데이터라인방향으로 나란하게 배치된 제1 내지 제4 액정셀들을 포함하고, 그 중 제1 및 제3 액정셀들은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 극성제어신호는 제N+1 프레임기간에 "하이논리->로우논리->하이논리->로우논리" 순으로 1 수평기간마다 논리가 반전되고, 제N+1 내지 제2N-1 프레임기간까지 매 프레임마다 위상이 반전되며,
    상기 제2 및 제4 액정셀들은 상기 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하고,
    상기 액정셀들 모두는 제N+2 내지 제2N-1 프레임기간 동안 매 프레임마다 극 성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 극성제어신호는 제2N 프레임기간에 하이논리로 유지되고,
    상기 액정셀들 중에서 상기 제2N 프레임기간에 상기 제1 및 제3 액정셀들은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 극성제어신호는 제2N+1 프레임기간에 "로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전된 후, 제2N+1 내지 제3N-1 프레임기간까지 매 프레임마다 위상이 반전되며,
    상기 제2 및 제4 액정셀들은 상기 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고,
    상기 액정셀들 모두는 매 프레임마다 극성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  7. 제 2 항에 있어서,
    상기 극성제어신호는 상기 제N 프레임기간에 로우논리->하이논리->하이논리->로우논리" 순으로 논리가 반전되고,
    상기 제1 액정셀은 상기 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N 프레임기간에 충전하고, 상기 제2 액정셀은 상기 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제N 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  8. 제 7 항에 있어서,
    상기 극성제어신호는 제N+1 프레임기간에 하이논리->로우논리->하이논리->로우논리 순으로 1 수평기간마다 논리가 반전된 후, 제N+1 내지 제2N-1 프레임기간까지 매 프레임마다 위상이 반전되며,
    상기 제3 액정셀은 상기 제N+1 프레임기간에 상기 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하고, 상기 제4 액정셀은 상기 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하며,
    상기 액정셀들 모두는 상기 제N+2 내지 제2N-1 프레임기간 동안 매 프레임마다 극성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  9. 제 8 항에 있어서,
    상기 극성제어신호는 제2N 프레임기간에 상기 제N 프레임기간과는 역전된 위상으로 발생되며,
    상기 제1 액정셀은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동 일한 정극성의 데이터전압을 상기 제2N 프레임기간에 충전하고, 상기 제2 액정셀은 상기 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  10. 제 9 항에 있어서,
    상기 극성제어신호는 제2N+1 프레임기간에 로우논리->하이논리->로우논리->하이논리 순으로 1 수평기간마다 논리가 반전된 후에, 제2N+1 내지 제3N-1 프레임기간까지 매 프레임마다 반전되며,
    상기 제3 액정셀은 상기 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제2N+1 프레임기간에 충전하고, 상기 제4 액정셀은 상기 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N+1 프레임기간에 충전하고,
    상기 액정셀들 모두는 상기 제2N+2 내지 제3N-1 프레임기간 동안 매 프레임마다 극성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  11. 제 2 항에 있어서,
    상기 극성제어신호는 제N 프레임기간에 로우논리->로우논리->하이논리->하이논리 순으로 2 수평기간 단위로 논리가 반전되며,
    상기 액정셀들은 데이터라인방향으로 나란하게 배치된 제1 내지 제4 액정셀들을 포함하고, 그 중 제1 액정셀은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N 프레임기간에 충전하고, 상기 제4 액정셀은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  12. 제 11 항에 있어서,
    상기 극성제어신호는 제N+1 프레임기간에 하이논리->로우논리->하이논리->로우논리 순으로 1 수평기간마다 논리가 반전된 후, 제N+1 내지 제2N-1 프레임기간까지 매 프레임마다 위상이 반전되며,
    상기 제2 액정셀은 상기 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N+1 프레임기간에 충전하고, 상기 제3 액정셀은 상기 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제N+1 프레임기간에 충전하고,
    상기 액정셀들 모두는 제N+2 내지 제2N-1 프레임기간 동안 매 프레임마다 극성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  13. 제 12 항에 있어서,
    상기 극성제어신호는 제2N 프레임기간에 제N 프레임기간과는 역전된 위상으로 발생되며,
    상기 제1 액정셀은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N 프레임기간에 충전하고, 상기 제4 액정셀은 상기 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제2N 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  14. 제 13 항에 있어서,
    상기 극성제어신호는 제2N+1 프레임기간에 로우논리->하이논리->로우논리->하이논리 순으로 1 수평기간마다 논리가 반전된 후, 제2N+1 내지 제3N-1 프레임기간까지 매 프레임마다 위상이 반전되며,
    상기 제2 액정셀은 상기 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N+1 프레임기간에 충전하고, 상기 제3 액정셀은 상기 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제2N+1 프레임기간에 충전하고,
    상기 액정셀들 모두는 상기 제2N+2 내지 제3N-1 프레임기간 동안 매 프레임마다 극성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  15. 제 2 항에 있어서,
    상기 극성제어신호는 제N 프레임기간에 6 수평기간 동안 로우논리->로우논리->하이논리->하이논리->하이논리->로우논리 순으로 논리가 반전되고,
    상기 액정셀들은 데이터라인방향으로 나란하게 배치된 제1 내지 제6 액정셀들을 포함하고, 그 중 제1 액정셀은 상기 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N 프레임기간에 충전하고, 제4 액정셀은 상기 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제N 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  16. 제 15 항에 있어서,
    상기 극성제어신호는 제N+1 프레임기간에 6 수평기간 동안 하이논리->로우논리->로우논리->로우논리->하이논리->하이논리 순으로 논리가 반전되고,
    상기 제2 액정셀은 상기 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N+1 프레임기간에 충전하고, 상기 제5 액정셀은 상기 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제N+1 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  17. 제 16 항에 있어서,
    상기 극성제어신호는 제N+2 프레임기간에 로우논리->하이논리->로우논리->하이논리" 순으로 1 수평기간마다 논리가 반전된 후, 제N+2 내지 제2N-1 프레임기간까지 매 프레임마다 위상이 반전되고,
    상기 제3 액정셀은 제N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N+2 프레임기간에 충전하고, 상기 제6 액정셀은 상기 제N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제N+2 프레임기간에 충전하고,
    상기 액정셀들 모두는 상기 제N+3 내지 제2N-1 프레임기간 동안 매 프레임마다 극성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  18. 제 17 항에 있어서,
    상기 극성제어신호는 제2N 프레임기간에 상기 제N 프레임기간의 그것과는 반대 위상으로 발생되며,
    상기 제1 액정셀은 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N 프레임기간에 충전하고, 상기 제4 액정셀은 상기 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제2N 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  19. 제 18 항에 있어서,
    상기 극성제어신호는 제2N+1 프레임기간에 제N+1 프레임기간의 그것과는 반대 위상으로 발생되며,
    상기 제2 액정셀은 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N+1 프레임기간에 충전하고, 상기 제5 액정셀은 상기 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제2N+1 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  20. 제 19 항에 있어서,
    상기 극성제어신호는 제2N+2 프레임기간에 하이논리->로우논리->하이논리->로우논리 순으로 1 수평기간마다 논리가 반전되고 상기 제2N+2 내지 제3N-1 프레임기간까지 매 프레임마다 위상이 반전되며,
    상기 제3 액정셀은 상기 제2N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N+2 프레임기간에 충전하고, 상기 제액정셀은 상기 제2N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제2N+2 프레임기간에 충전하고,
    상기 액정셀들 모두는 상기 제2N+3 내지 제3N-1 프레임기간 동안 매 프레임마다 극성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  21. 제 2 항에 있어서,
    상기 극성제어신호는 상기 제N 프레임기간에 4 수평기간 동안 로우논리->로우논리->하이논리->로우논리 순으로 논리가 반전되며,
    상기 액정셀들은 데이터라인방향으로 나란하게 배치된 제1 내지 제4 액정셀들을 포함하고, 그 중 제1 액정셀은 제N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  22. 제 21 항에 있어서,
    상기 극성제어신호는 제N+1 프레임기간에 4 수평기간 동안 하이논리->로우논 리->로우논리->하이논리 순으로 논리가 반전되며,
    상기 제2 액정셀은 상기 제N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N+1 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  23. 제 22 항에 있어서,
    상기 극성제어신호는 제N+2 프레임기간에 4 수평기간 동안 로우논리->하이논리->로우논리->로우논리 순으로 논리가 반전되며,
    상기 제3 액정셀은 상기 제N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N+2 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  24. 제 23 항에 있어서,
    상기 극성제어신호는 제N+3 프레임기간에 하이논리->로우논리->하이논리->로우논리 순으로 1 수평기간마다 논리가 반전된 후, 제N+3 내지 제2N-1 프레임기간 동안 매 프레임마다 위상이 반전되며,
    상기 제4 액정셀은 상기 제N+2 프레임기간에 충전하였던 데이터전압의 극성과 동일한 부극성의 데이터전압을 상기 제N+3 프레임기간에 충전하고,
    상기 액정셀들 모두는 상기 제N+4 내지 제2N-1 프레임기간 동안 매 프레임마다 극성이 반전되는 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치.
  25. 제 24 항에 있어서,
    상기 극성제어신호는 제2N 프레임기간에 제N 프레임기간의 그것과는 반대 위상으로 발생되며,
    상기 제1 액정셀은 상기 제2N-1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  26. 제 25 항에 있어서,
    상기 극성제어신호는 제2N+1 프레임기간에 제N+1 프레임기간의 그것과는 반대 위상으로 발생되며,
    상기 제2 액정셀은 상기 제2N 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N+1 프레임기간에 충전하는 것을 특징으로 하는 액정표시장치.
  27. 제 26 항에 있어서,
    상기 극성제어신호는 제2N+2 프레임기간에 상기 제N+2 프레임기간의 그것과는 반대 위상으로 발생되며,
    상기 제3 액정셀은 제2N+1 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N+2 프레임기간에 충전하는 것을 특징으로 하 는 액정표시장치.
  28. 제 27 항에 있어서,
    상기 극성제어신호는 제2N+3 프레임기간에 상기 제N+3 프레임기간의 그것과는 반대 위상으로 발생되며,
    상기 제4 액정셀은 상기 제2N+2 프레임기간에 충전하였던 데이터전압의 극성과 동일한 정극성의 데이터전압을 상기 제2N+3 프레임기간에 충전하는 하는 것을 특징으로 하는 액정표시장치.
  29. 다수의 데이터라인, 상기 데이터라인들과 교차되는 다수의 게이트라인, 및 다수의 액정셀들을 가지는 액정표시패널, 극성제어신호에 응답하여 상기 데이터라인들에 공급되는 데이터전압의 극성을 반전시키는 데이터 구동회로, 상기 게이트라인들에 게이트펄스를 공급하는 게이트 구동회로, 및 상기 극성제어신호를 발생하고 상기 데이터 구동회로와 상기 게이트 구동회로를 제어하는 타이밍 콘트롤러를 구비하는 액정표시장치의 구동방법에 있어서,
    M 개의 프레임기간 중에서 제N(N은 M 보다 작은 4 이상의 정수) 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다른 프레임기간에 비하여 상기 극성제어신호의 논리 반전주기를 길게 제어하는 단계를 포함하고,
    상기 액정셀들은 상기 M 개의 프레임기간 동안 매 프레임기간마다 이전 프레임기간에 충전하였던 데이터전압의 극성과는 반대 극성의 데이터전압을 충전하고, 상기 제N 프레임기간부터 그 이후의 2 프레임기간 내지 4 프레임기간 동안 다수의 액정셀 그룹으로 시분할되어 이전 프레임기간에 충전하였던 데이터전압의 극성과 동일한 극성의 데이터전압을 충전하는 것을 특징으로 하는 액정표시장치의 구동방법.
KR1020070141118A 2007-12-29 2007-12-29 액정표시장치 KR101330459B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020070141118A KR101330459B1 (ko) 2007-12-29 2007-12-29 액정표시장치
US12/277,132 US8279153B2 (en) 2007-12-29 2008-11-24 Liquid crystal display to increase display quality by preventing DC image sticking, flicker and stains
CN2008101879434A CN101471052B (zh) 2007-12-29 2008-12-23 液晶显示器及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070141118A KR101330459B1 (ko) 2007-12-29 2007-12-29 액정표시장치

Publications (2)

Publication Number Publication Date
KR20090072873A true KR20090072873A (ko) 2009-07-02
KR101330459B1 KR101330459B1 (ko) 2013-11-15

Family

ID=40797610

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070141118A KR101330459B1 (ko) 2007-12-29 2007-12-29 액정표시장치

Country Status (3)

Country Link
US (1) US8279153B2 (ko)
KR (1) KR101330459B1 (ko)
CN (1) CN101471052B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140081101A (ko) * 2012-12-21 2014-07-01 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR20170025650A (ko) * 2015-08-31 2017-03-08 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방법

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101289634B1 (ko) * 2007-12-29 2013-07-30 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR101613723B1 (ko) * 2009-06-23 2016-04-29 엘지디스플레이 주식회사 액정표시장치
KR101374425B1 (ko) * 2009-08-14 2014-03-24 엘지디스플레이 주식회사 액정표시장치와 그 도트 인버젼 제어방법
US9013459B2 (en) * 2011-01-06 2015-04-21 Sharp Kabushiki Kaisha Liquid crystal display device
KR101818567B1 (ko) * 2011-05-18 2018-02-22 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
CN102810301B (zh) * 2011-06-02 2015-10-14 青岛海信电器股份有限公司 液晶显示器和控制液晶显示器像素电压的极性变换的方法
EP2669882B1 (en) 2012-05-31 2019-10-09 Samsung Display Co., Ltd. Display device and driving method thereof
CN104238977B (zh) * 2013-06-13 2017-04-26 炬芯(珠海)科技有限公司 多屏显示装置及其方法
CN109697949A (zh) * 2019-01-29 2019-04-30 合肥京东方显示技术有限公司 显示装置及其显示控制方法和显示控制装置
CN109712587A (zh) * 2019-02-25 2019-05-03 京东方科技集团股份有限公司 液晶显示面板及其驱动方法、装置
US11854507B2 (en) 2020-03-20 2023-12-26 Lg Electronics Inc. Liquid crystal display device and operation method thereof
CN113936616B (zh) * 2021-10-26 2022-10-18 业成科技(成都)有限公司 改善残影的方法、装置、显示装置、存储介质及程序产品

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2937130B2 (ja) * 1996-08-30 1999-08-23 日本電気株式会社 アクティブマトリクス型液晶表示装置
TW536827B (en) * 2000-07-14 2003-06-11 Semiconductor Energy Lab Semiconductor display apparatus and driving method of semiconductor display apparatus
JP4166448B2 (ja) * 2000-10-06 2008-10-15 シャープ株式会社 アクティブマトリクス型液晶表示装置およびその駆動方法
KR100350651B1 (ko) * 2000-11-22 2002-08-29 삼성전자 주식회사 멀티 프레임 반전 기능을 갖는 액정 표시 장치와 이의구동 장치 및 방법
GB2383462B (en) * 2001-12-19 2004-08-04 Lg Philips Lcd Co Ltd Liquid crystal display
KR100859467B1 (ko) * 2002-04-08 2008-09-23 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
JP4401090B2 (ja) * 2003-03-14 2010-01-20 パナソニック株式会社 表示装置およびその駆動方法
KR100965571B1 (ko) * 2003-06-30 2010-06-23 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
TWI293750B (en) * 2003-10-02 2008-02-21 Sanyo Electric Co Method for driving a liquid crystal display device, a liquid crystal display device, and a driving device for such liquid crystal device
JP4148876B2 (ja) * 2003-11-05 2008-09-10 シャープ株式会社 液晶表示装置ならびにその駆動回路および駆動方法
JP2005148606A (ja) * 2003-11-19 2005-06-09 Hitachi Displays Ltd 液晶表示装置の駆動方法
KR101032948B1 (ko) * 2004-04-19 2011-05-09 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
TWI340946B (en) * 2006-12-29 2011-04-21 Chimei Innolux Corp A driving method of liquid crystal display
KR100874641B1 (ko) * 2007-01-29 2008-12-17 엘지디스플레이 주식회사 액정표시장치와 그 구동 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140081101A (ko) * 2012-12-21 2014-07-01 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
KR20170025650A (ko) * 2015-08-31 2017-03-08 엘지디스플레이 주식회사 액정 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
CN101471052B (zh) 2012-01-11
CN101471052A (zh) 2009-07-01
US20090167664A1 (en) 2009-07-02
US8279153B2 (en) 2012-10-02
KR101330459B1 (ko) 2013-11-15

Similar Documents

Publication Publication Date Title
KR101330459B1 (ko) 액정표시장치
KR101289634B1 (ko) 액정표시장치와 그 구동방법
JP4988692B2 (ja) 液晶表示装置及びその駆動方法
KR101323090B1 (ko) 액정표시장치와 그 구동방법
US8026887B2 (en) Liquid crystal display and driving method thereof
KR101310379B1 (ko) 액정표시장치와 그 구동방법
KR100870500B1 (ko) 액정표시장치와 그 구동 방법
KR101274702B1 (ko) 액정표시장치와 그 구동방법
KR100899157B1 (ko) 액정표시장치와 그 구동 방법
US8199093B2 (en) Liquid crystal display and method of driving the same
KR101301394B1 (ko) 액정표시장치와 그 구동방법
KR101236518B1 (ko) 액정표시장치와 그 구동방법
JP5619119B2 (ja) 液晶表示装置とそのフレームレートコントロール方法
KR101585687B1 (ko) 액정표시장치
KR20100067389A (ko) 액정표시장치와 그 구동방법
KR20090072872A (ko) 액정표시장치와 그 구동방법
KR101358388B1 (ko) 액정표시장치와 그 구동방법
KR100894641B1 (ko) 액정표시장치와 그 구동 방법
KR100874640B1 (ko) 액정표시장치와 그 구동 방법
KR101341784B1 (ko) 액정표시장치와 그 구동방법
KR20080057922A (ko) 액정표시장치와 그 구동방법
KR20130059850A (ko) 액정표시장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20191015

Year of fee payment: 7