KR20090006856A - Mac-phy 인터페이스들을 위한 적응형 스피드 제어 - Google Patents
Mac-phy 인터페이스들을 위한 적응형 스피드 제어 Download PDFInfo
- Publication number
- KR20090006856A KR20090006856A KR20087028182A KR20087028182A KR20090006856A KR 20090006856 A KR20090006856 A KR 20090006856A KR 20087028182 A KR20087028182 A KR 20087028182A KR 20087028182 A KR20087028182 A KR 20087028182A KR 20090006856 A KR20090006856 A KR 20090006856A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- mac
- pause frame
- frames
- data frames
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F5/00—Methods or arrangements for data conversion without changing the order or content of the data handled
- G06F5/06—Methods or arrangements for data conversion without changing the order or content of the data handled for changing the speed of data flow, i.e. speed regularising or timing, e.g. delay lines, FIFO buffers; over- or underrun control therefor
- G06F5/065—Partitioned buffers, e.g. allowing multiple independent queues, bidirectional FIFO's
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/4013—Management of data rate on the bus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/22—Traffic shaping
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/90—Buffering arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/90—Buffering arrangements
- H04L49/9063—Intermediate storage in different physical parts of a node or terminal
- H04L49/9078—Intermediate storage in different physical parts of a node or terminal using an external memory or storage device
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/90—Buffering arrangements
- H04L49/9084—Reactions to storage capacity overflow
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2205/00—Indexing scheme relating to group G06F5/00; Methods or arrangements for data conversion without changing the order or content of the data handled
- G06F2205/06—Indexing scheme relating to groups G06F5/06 - G06F5/16
- G06F2205/067—Bidirectional FIFO, i.e. system allowing data transfer in two directions
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Small-Scale Networks (AREA)
- Communication Control (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
대응하는 방법들 및 컴퓨터 프로그램을 갖는 본 발명의 장치는 매체 액세스 컨트롤러(MAC)로부터 데이터를 수신하여 저장하는 제 1 선입선출 버퍼(FIFO)와; 상기 데이터를 나타내는 신호를 전송하는 물리 계층 디바이스(PHY)와; 그리고 제어 회로를 포함하며, 상기 제어 회로는, 상기 제 1 FIFO로부터 상기 PHY로 상기 데이터를 전송하는 판독 회로와; 그리고 상기 제 1 FIFO에 저장된 데이터의 양이 소정의 임계치를 초과하면, 상기 MAC에 중지 프레임을 전송하는 전송 중지 회로를 포함한다.
적응형 스피드 제어, 속도 제어, MAC, PHY, 물리 계층, 선입선출 버퍼
Description
관련 출원
본 출원은 2006년 4월 19일 출원된 미국 가 특허 출원 60/793,118호 및 2007년 4월 4일 출원된 미국 특허 출원 11/696,476호의 이득을 주장하며, 이 문서들은 그 전체가 본원의 참조로서 인용된다.
본 발명은 일반적으로 데이터 통신에 관한 것이다. 보다 특정하게는, 본 발명은 매체 액세스 컨트롤러들(media access controllers, MAC)과 물리 계층 디바이스들(physical-layer devices, PHY) 간의 인터페이스들을 위한 적응형 스피드 제어에 관한 것이다.
일반적으로, 일 양상에서, 본 발명의 장치는 매체 액세스 컨트롤러(MAC)로부터 데이터를 수신하여 저장하는 제 1 선입선출 버퍼(FIFO)와; 데이터를 나타내는 신호를 전송하는 물리 계층 디바이스(PHY)와; 그리고 제어 회로를 포함하며, 상기 제어 회로는 제 1 FIFO로부터 PHY로 데이터를 전송하는 판독 회로(read circuit)와, 그리고 제 1 FIFO에 저장된 데이터의 양이 소정의 임계치를 초과하면, MAC에 중지 프레임(pause frame)을 전송하는 전송 중지 회로(transmit pause circuit)를 포함한다.
일부 실시예들에서, 중지 프레임은 IEEE 802.3x 중지 프레임을 포함한다. 일부 실시예들은 상기의 장치를 포함하는 집적 회로를 포함한다. 일부 실시예들은 MAC을 포함한다. 일부 실시예들에서, MAC은 10Gbps 싱글 스피드(single-speed)의 MAC을 포함하고, PHY는 10Mbps, 100Mbps, 1Gbps 및 10Gbps의 스피드들을 갖는 쿼드 스피드(quad-speed) PHY를 포함하며, MAC과 PHY는 싱글 스피드 인터페이스를 통해 통신한다. 일부 실시예들에서, 싱글 스피드 인터페이스는 XAUI 인터페이스를 포함한다. 일부 실시예들은 상기 장치를 포함하는 네트워크 디바이스를 포함한다. 일부 실시예들에서, 이러한 네트워크 디바이스는 네트워크 스위치, 라우터 및 네트워크 인터페이스 컨트롤러로 구성되는 그룹으로부터 선택된다. 일부 실시예들에서, 상기 제어 회로는, PHY가 제 2 중지 프레임을 나타내는 제 2 신호를 수신할 때, 제 1 FIFO로부터 PHY로의 데이터의 전송을 중지하는 수신 중지 회로를 더 포함한다. 일부 실시예들에서, 제 2 중지 프레임은 IEEE 802.3x 중지 프레임을 포함한다. 일부 실시예들에서, PHY는 피어 디바이스(peer device)에 의해 전송되는 데이터의 프레임들을 나타내는 신호들을 수신하며, 여기서 상기 제어 회로는 데이터의 프레임들중 하나 이상의 데이터 프레임을 드롭(drop)시킨다. 일부 실시예들은 드롭된 데이터 프레임들을 카운트하는 관리 정보 베이스(management information base, MIB) 드롭 카운터를 포함한다. 일부 실시예들은 피어 디바이스로부터 PHY에 의해 수신되는 데이터 프레임들을 저장하는 제 2 FIFO를 포함하며, 상기 제어 회로는 이러한 제 2 FIFO로부터 데이터의 프레임들을 검색한 다음, 데이터의 프레임들을 MAC에 전송한다. 일부 실시예들에서, 판독 회로는 요구될 때에 제 1 FIFO로부터 PHY로 데이터를 반이중 모드(half-duplex mode)로 다시 한번 전송한다. 일부 실시예들에서, PHY는 MAC로부터 중지 프레임을 수신하고, 그 중지 프레임을 나타내는 신호를 전송한다.
일반적으로, 일 양상에서, 본 발명의 장치는 매체 액세스 컨트롤러(MAC)로부터 데이터를 수신하여 저장하는 제 1 버퍼 수단과; 데이터를 나타내는 신호를 전송하는 물리 계층 수단과; 그리고 제어 수단을 포함하며, 상기 제어 수단은 제 1 버퍼로부터 물리 계층 수단으로 데이터를 전송하는 판독 수단과, 그리고 제 1 버퍼에 저장된 데이터의 양이 소정의 임계치를 초과하면, MAC에 중지 프레임을 전송하는 전송 중지 수단을 포함한다.
일부 실시예들에서, 중지 프레임은 IEEE 802.3x 중지 프레임을 포함한다. 일부 실시예들은 상기의 장치를 포함하는 집적 회로를 포함한다. 일부 실시예들은 MAC을 포함한다. 일부 실시예들에서, MAC은 10Gbps 싱글 스피드의 MAC을 포함하고, 물리 계층 수단은 10Mbps, 100Mbps, 1Gbps 및 10Gbps의 스피드들을 갖는 쿼드 스피드 물리 계층 수단을 포함하며, MAC과 물리 계층 수단은 싱글 스피드 인터페이스를 통해 통신한다. 일부 실시예들에서, 싱글 스피드 인터페이스는 XAUI 인터페이스를 포함한다. 일부 실시예들은 상기 장치를 포함하는 네트워크 디바이스를 포함한다. 일부 실시예들에서, 이러한 네트워크 디바이스는 네트워크 스위치, 라우터 및 네트워크 인터페이스 컨트롤러로 구성되는 그룹으로부터 선택된다. 일부 실시예들에서, 상기 제어 수단은, 물리 계층 수단이 제 2 중지 프레임을 나타내는 제 2 신호를 수신할 때, 제 1 버퍼로부터 물리 계층 수단으로의 데이터의 전송을 중지하는 수신 중지 수단을 더 포함한다. 일부 실시예들에서, 제 2 중지 프레임은 IEEE 802.3x 중지 프레임을 포함한다. 일부 실시예들에서, 물리 계층 수단은 피어 디바이스에 의해 전송되는 데이터의 프레임들을 나타내는 신호들을 수신하며, 여기서 상기 제어 수단은 데이터의 프레임들중 하나 이상의 데이터 프레임을 드롭시킨다. 일부 실시예들은 드롭된 데이터 프레임들을 카운트하기 위한 수단을 포함한다. 일부 실시예들은 피어 디바이스로부터 물리 계층 수단에 의해 수신되는 데이터 프레임들을 저장하는 제 2 버퍼 수단을 포함하며, 상기 제어 수단은 이러한 제 2 버퍼 수단으로부터 데이터의 프레임들을 검색한 다음, 데이터의 프레임들을 MAC에 전송한다. 일부 실시예들에서, 판독 회로는 요구될 때에 제 1 FIFO로부터 물리 계층 수단에 데이터를 반이중 모드로 다시 한번 전송한다. 일부 실시예들에서, 물리 계층 수단은 MAC으로부터 중지 프레임을 수신하고, 그 중지 프레임을 나타내는 신호를 전송한다.
일반적으로, 일 양상에서, 본 발명의 방법은 제 1 데이터 레이트로 매체 액세스 컨트롤러(MAC)로부터 수신된 데이터를 저장하는 단계와; 저장된 데이터를 제 2 데이터 레이트로 검색하는 단계와; 검색된 데이터를 나타내는 신호를 발생시키는 단계와; 그리고 저장된 데이터의 양이 미리결정된 임계치를 초과할 때 중지 프레임을 발생시키는 단계를 포함한다.
일부 실시예들은 MAC로부터 데이터를 수신하는 단계를 포함한다. 일부 실시예들은 MAC에 중지 프레임을 전송하는 단계를 포함한다. 일부 실시예들에서, 중지 프레임은 IEEE 802.3x 중지 프레임을 포함한다. 일부 실시예들은 피어 디바이스에 의해 전송된 데이터 프레임들을 나타내는 신호들을 수신하는 단계 및 이러한 데이터 프레임들중 하나 이상의 데이터 프레임을 드롭시키는 단계를 포함한다. 일부 실시예들은 드롭된 데이터 프레임들을 카운팅하는 단계를 포함한다. 일부 실시예들은 피어 디바이스에 의해 전송된 데이터 프레임들을 나타내는 신호들을 수신하는 단계와; 데이터 프레임들을 버퍼에 저장하는 단계와; 버퍼로부터 데이터 프레임들을 검색하는 단계와; 그리고 데이터 프레임들을 MAC에 전송하는 단계를 포함한다. 일부 실시예들은 제 2 중지 프레임을 나타내는 제 2 신호가 수신될 때 데이터의 검색을 중지하는 단계를 포함한다. 일부 실시예들에서, 제 2 중지 프레임은 IEEE 802.3x 중지 프레임을 포함한다. 일부 실시예들은 요구될 때에 검색된 데이터를 나타내는 신호를 반이중 모드로 다시 한번 발생시키는 단계를 포함한다. 일부 실시예들은 MAC으로부터 중지 프레임을 수신하는 단계 및 중지 프레임을 나타내는 신호를 전송하는 단계를 포함한다.
일반적으로, 일 양상에서, 본 발명의 프로세서 상에서 실행가능한 컴퓨터 프로그램은 제 1 데이터 레이트로 매체 액세스 컨트롤러(MAC)로부터 수신된 데이터를 저장하기 위한 명령들과; 저장된 데이터를 제 2 데이터 레이트로 검색하기 위한 명령들과, 여기서 물리 계층 디바이스가 검색된 데이터를 나타내는 신호를 발생시키며; 그리고 저장된 데이터의 양이 미리결정된 임계치를 초과할 때 중지 프레임을 발생시키기 위한 명령들을 포함한다.
일부 실시예들은 MAC에 중지 프레임을 전송하기 위한 명령들을 포함한다. 일부 실시예들에서, 중지 프레임은 IEEE 802.3x 중지 프레임을 포함한다. 일부 실시예들에서는, 피어 디바이스에 의해 전송된 데이터 프레임들을 나타내는 신호들이 수신되고, 이러한 실시예들은 하나 이상의 데이터 프레임을 드롭시키기 위한 명령들을 포함한다. 일부 실시예들은 드롭된 데이터 프레임들을 카운팅하기 위한 명령들을 포함한다. 일부 실시예들에서는, 피어 디바이스에 의해 전송된 데이터 프레임들을 나타내는 신호들이 수신되고, 이러한 실시예들은 데이터 프레임들을 버퍼에 저장하기 위한 명령들과; 버퍼로부터 데이터 프레임들을 검색하기 위한 명령들을 포함하며, 데이터 프레임들은 MAC에 전송된다. 일부 실시예들은 제 2 중지 프레임을 나타내는 제 2 신호가 수신될 때 데이터의 검색을 중지하기 위한 명령들을 포함한다. 일부 실시예들에서, 제 2 중지 프레임은 IEEE 802.3x 중지 프레임을 포함한다. 일부 실시예들은 반이중 모드로 필요할 때 검색된 데이터를 나타내는 신호를 다시 한번 발생시키기 위한 명령들을 포함한다.
하나 이상의 실시예들에 대한 상세한 사항들은 하기의 상세한 설명 및 첨부 도면에서 설명된다. 다른 특징들은 상세한 설명, 도면 및 청구범위로부터 명확해질 것이다.
도 1은 본 발명의 일부 실시예들에 따른 피어 네트워크 디바이스와 통신하는 네트워크 디바이스를 포함하는 데이터 통신 시스템을 나타낸다.
도 2는 본 발명의 일부 실시예들에 따른 도 1의 데이터 통신 시스템에 대한 프로세스를 나타낸다.
본 명세서에서 이용되는 각 참조 부호의 맨앞 숫자(들)는 그 참조 부호가 처음 나오는 도면의 번호를 나타낸다.
통상의 데이터 통신 시스템에서, 멀티 스피드 미디어 액세스 컨트롤러(MAC)는 일반적으로 멀티 스피드 인터페이스에 의해 멀티 스피드 물리 계층 디바이스(PHY)에 접속된다. 이러한 시스템들에서, PHY 스피드는 자동 교섭(auto-negotiation), 소프트웨어 등에 의해 설정되며, MAC은 그에 따라 자신의 스피드를 적응시킨다.
하지만, 일부 시스템들에서, MAC은 PHY에 의해 지원되는 모든 데이터 레이트들을 지원하지 못할 수 있으며, PHY 역시 MAC에 의해 지원되는 모든 데이터 레이트를 지원하지 못할 수 있다. 예를 들어, 싱글 스피드 MAC이 싱글 스피드 인터페이스에 의해 멀티 레이트 PHY에 접속될 때, PHY는 MAC에 의해 지원되지 않는 스피드에서 동작할 수 있다. 다른 예로서, MAC과 PHY 모두가 멀티 스피드일지라도, 어느 하나가 다른 하나에 의해 지원되지 않는 스피드를 지원할 수 있다.
본 발명의 실시예들은 MAC-PHY 인터페이스를 위한 적응형 스피드 제어를 제공한다. 이러한 실시예들에 따르면, 선입선출 버퍼(FIFO)는 MAC으로부터 PHY로 전송되는 데이터를 버퍼링하고, 제어 회로는 FIFO 내의 데이터의 양이 소정의 임계치를 초과할 때 MAC에 중지 프레임을 전송한다. 흐름 제어는 IEEE 표준 802.3x에 따라 MAC에서 가능해질 수 있으며, 각 중지 프레임은 IEEE 802.3x 중지 프레임을 포함할 수 있다.
피어 디바이스들에 의한 흐름 제어는 제어 회로에 의해 구현될 수 있다. 예를 들어, 제어 회로는 IEEE 표준 802.3x에 따라 흐름 제어를 구현하기 위해 피어 디바이스들과 자동 교섭한다. 제어 회로가 피어 디바이스로부터 중지 프레임을 수신하면, 제어 회로는 FIFO로부터 PHY로의 데이터의 흐름을 중지시킨다.
도 1은 본 발명의 일부 실시예들에 따른 피어 네트워크 디바이스(104)와 통신하는 네트워크 디바이스(102)를 포함하는 데이터 통신 시스템(100)을 나타낸다. 네트워크 디바이스(102)는 매체 액세스 컨트롤러(MAC)(108)와 통신하는 호스트(106)를 포함하고, 매체 액세스 컨트롤러(MAC)(108)는 물리 계층 회로(110)와 통신하며, 그리고 물리 계층 회로(110)는 피어 네트워크 디바이스(104)와 통신한다. 물리 계층 회로(110)는 전송 선입선출 버퍼(FIFO)(112), 제어 회로(114) 및 물리 계층 디바이스(PHY)(116)를 포함한다. 제어 회로(114)는 판독 회로(118), 수신 중지 회로(120) 및 전송 중지 회로(122)를 포함한다. MAC(108)은 통상의 다수의 관리 정보 베이스(MIB) 카운터들(124)을 포함할 수 있다. MIB는 네트워크 통신 디바이스들을 관리하는 데에 이용되는 데이터베이스로서, 관련 업계에 잘 알려져있다. 물리 계층 회로(110)는 드롭된 프레임들을 카운트하는 MIB 드롭 카운터(126)를 포함할 수 있다.
물리 계층 회로(110)는 또한 피어 네트워크 디바이스(104)로부터 수신되는 데이터를 버퍼링하는 수신 FIFO(128)를 포함할 수 있다. 즉, 수신 FIFO(128)는 피어 네트워크 디바이스(104)로부터 PHY(116)에 의해 수신되는 데이터의 프레임들을 저장하고, 제어 회로(114)는 수신 FIFO(128)로부터 그 데이터 프레임들을 수신하 여, MAC(108)에 전송한다. MAC(108)의 데이터 레이트는 PHY(116)의 데이터 레이트를 초과하기 때문에, 각 프레임의 전부 또는 거의 전부는, 수신 FIFO(128)의 언더런(underrun)을 막기 위해, MAC(108)에 프레임을 전송하기 전에 수신 FIFO(128)에 저장되어야 한다.
네트워크 디바이스(102)는 스위치, 라우터, 네트워크 인터페이스 컨트롤러(NIC) 등으로서 구현될 수 있다. 물리 계층 회로(110)는 하나 이상의 집적 회로들로서 구현될 수 있다.
일부 실시예들에서, MAC(108)은 10Gbps 싱글 스피드의 MAC이고, PHY(116)는 10Mbps, 100Mbps, 1Gbps 및 10Gbps의 스피드들을 갖는 쿼드 스피드의 PHY이며, MAC(108)과 물리 계층 회로(110)는 XAUI와 같은 싱글 스피드 인터페이스를 통해 통신한다. 다른 실시예들에서, MAC(108)은 멀티 스피드 인터페이스를 통해 물리 계층 회로(110)와 통신하는 멀티 스피드 MAC이다.
도 2는 본 발명의 일부 실시예들에 따른 도 1의 데이터 통신 시스템(100)을 위한 프로세스를 나타낸다. 개시된 실시예들에서 프로세스(200)의 요소들이 일 구성으로 제시되기는 했지만, 여기에서 제공되는 개시 및 교시에 기초하여 당업자에게 명백한 바와 같이, 다른 실시예들은 다른 구성들을 특징으로 할 수 있다. 예를 들어, 다양한 실시예들에서, 프로세스(200)의 일부 또는 모든 단계들은 다른 순서로 실행되거나, 동시에 실행되거나, 또는 다른 방식으로 실행될 수 있다.
네트워크 디바이스(102)가 부트업(boot up)되면, 흐름 제어가 MAC(108)에 대해 인에이블되고(단계 202), 제어 회로(114)는 흐름 제어를 확립하기 위해 피어 네 트워크 디바이스(104)와 자동 교섭할 수 있다(단계 204). 흐름 제어 메커니즘은 IEEE 802.3x 흐름 제어가 될 수 있다.
MAC(108)은 호스트(106)로부터 피어 네트워크 디바이스(104)에 전송될 데이터 프레임들을 수신하고(단계 206), 그 데이터를 물리 계층 회로(110)에 전송하며(단계 208), 물리 계층 회로(110)는 그 데이터가 수신되면 FIFO(112)에 저장한다(단계 210). 판독 회로(118)는 PHY(116)에 의해 요구되는 데이터 레이트로 데이터를 FIFO(112)로부터 PHY(116)에 전송한다(단계 212). PHY(116)는 데이터를 나타내는 신호를 피어 네트워크 디바이스(104)에 전송한다(단계 214).
제어 회로(114)는 FIFO(112)에 저장된 데이터의 양을 모니터한다(단계 216). MAC(108)의 데이터 레이트는 PHY(116)의 데이터 레이트를 초과하기 때문에, FIFO(112)에 저장되는 데이터의 양이 증가하게 될 것이다. FIFO(112)에 저장되는 데이터의 양이 소정의 임계치를 초과하면(단계 218), 전송 중지 회로(122)는 MAC(108)에 중지 프레임을 전송한다(단계 220). 이러한 중지 프레임은 IEEE 802.3x 중지 프레임이 될 수 있으며, IEEE 802.3x 흐름 제어는 MAC(108)에 대해 항상 인에이블된다. 따라서, MAC(108)은 중지 프레임에 의해 특정되는 간격 동안 물리 계층 회로(110)에 데이터를 전송하는 것을 중지한다(단계 222).
어떠한 경우들에서는, 제어 회로(114) 및 피어 네트워크 디바이스(104)가 자동 교섭하여 흐름 제어를 구현한다. 제어 회로(114)는 중지 프레임들의 존재에 대해 피어 네트워크 디바이스(104)로부터 수신된 트래픽을 모니터한다(단계 224). 중지 프레임이 피어 네트워크 디바이스(104)로부터 수신된 것으로 제어 회로(114)에 의해 결정되면(단계 226), 판독 회로(118)는 수신된 중지 프레임에 의해 특정되는 기간 동안 FIFO(112)로부터 PHY(116)로의 데이터의 전송을 중지한다(단계 228). 중지 프레임은 MAC(108)에 전송되지 않는다.
흐름 제어는 MAC(108)에 대해 항상 인에이블되기 때문에, MAC(108)은 중지 프레임들을 발생시킨다. 물리 계층 회로(110)가 MAC(108)으로부터 중지 프레임을 수신하면, PHY(166)는 단지 중지 프레임을 나타내는 신호를 피어 네트워크 디바이스(104)에 전송한다. 일부 구현들에 있어서, 제어 회로(114)는 또한 필요한 경우 반이중 및 재전송을 담당한다. 즉, 판독 회로(118)는, 예를 들어 PHY(116)에 의해 데이터를 나타내는 신호를 전송하는 동안의 충돌 이후와 같이, 요구될 때에 반이중 모드로 FIFO(112)로부터 PHY(116)로 데이터를 다시 전송한다.
흐름 제어가 피어 네트워크 디바이스(104)에 의해 디스에이블될 때, 물리 계층 회로(110)는 피어 네트워크 디바이스(104)로부터 수신된 데이터의 프레임들을 드롭시킬 수 있다. 이러한 프레임들은 물리 계층 회로(110)에서 드롭되기 때문에, 이러한 드롭들은 MAC(108) 내의 MIB 카운터들(124)에 의해 기록되지 않는다. 따라서, 일부 실시예들에서, 물리 계층 회로(110)는 드롭된 프레임들을 카운트하는 MIB 드롭 카운터(126)를 포함한다.
본 발명의 실시예들은 디지털 전자 회로에서 구현되거나, 또는 컴퓨터 하드웨어, 펌웨어, 소프트웨어 또는 이들의 결합으로 구현될 수 있다. 본 발명의 장치는 프로그램가능한 프로세서에서 실행하기 위해 머신 판독가능 저장 장치에서 실체적으로 구현되는 컴퓨터 프로그램물에서 실시될 수 있으며, 본 발명의 방법 단계들 은 입력 데이터에 대해 동작하고 출력을 발생시킴으로써 본 발명의 기능들을 수행하는 명령어들의 프로그램을 실행하는 프로그램가능한 프로세서에 의해 수행될 수 있다. 유익하게는, 본 발명은, 데이터 저장 시스템으로부터 데이터 및 명령어들을 수신하고 이러한 데이터 저장 시스템에 데이터 및 명령어들을 전송하도록 결합된 적어도 하나의 프로그램가능한 프로세서와, 적어도 하나의 입력 디바이스와, 그리고 적어도 하나의 출력 디바이스를 포함하는 프로그램가능한 시스템 상에서 실행할 수 있는 하나 이상의 컴퓨터 프로그램들에서 구현될 수 있다. 각 컴퓨터 프로그램은 하이 레벨의 절차상의 또는 객체 지향의 프로그래밍 언어로 구현되거나, 또는 요구되는 경우 어셈블리 또는 머신 언어로 구현될 수 있으며, 그리고 임의의 경우에 있어서, 이러한 언어는 컴파일된 언어(compiled language) 또는 해석형 언어(interpreted language)가 될 수 있다. 적절한 프로세서들은, 예를 들어 범용 및 특정 목적의 마이크로프로세서들을 모두 포함한다. 일반적으로, 프로세서는 판독 전용 메모리 그리고/또는 랜덤 액세스 메모리로부터 명령어들 및 데이터를 수신할 것이다. 일반적으로, 데이터 파일들을 저장하기 위한 하나 이상의 대량 저장 디바이스들을 포함할 것이며, 이러한 디바이스들은 내부 하드 디스크들 및 제거가능한 디스크들과 같은 자기 디스크들, 자기-광학 디스크들 및 광학 디스크들을 포함한다. 컴퓨터 프로그램 명령어들 및 데이터를 실체적으로 구현하는 데에 적절한 저장 디바이스들은 모든 형태의 비휘발성 메모리를 포함하며, 이러한 비휘발성 메모리의 예로는 EPROM, EEPROM 및 플래시 메모리 디바이스들과 같은 반도체 메모리 디바이스들과; 내부 하드 디스크들 및 제거가능한 디스크들과 같은 자기 디스크들과; 자 기-광학 디스크들과; 그리고 CD-ROM 디스크들이 있다. 상기의 것들중 임의의 것은 ASIC(주문형 반도체)에 의해 추가되거나, ASIC에 통합될 수 있다.
본 발명의 다수의 구현들이 설명되었다. 하지만, 본 발명의 정신 및 범위를 벗어나지 않으면서 다양한 변형들이 이루어질 수 있다는 것을 이해해야 한다. 따라서, 다른 구현들이 하기의 청구항의 범위 내에 있다.
Claims (50)
- 매체 액세스 컨트롤러(MAC)로부터 데이터를 수신하여 저장하는 제 1 선입선출 버퍼(FIFO)와;상기 데이터를 나타내는 신호를 전송하는 물리 계층 디바이스(PHY)와; 그리고제어 회로를 포함하며,상기 제어 회로는,상기 제 1 FIFO로부터 상기 PHY로 상기 데이터를 전송하는 판독 회로와; 그리고상기 제 1 FIFO에 저장된 데이터의 양이 소정의 임계치를 초과하면, 상기 MAC에 중지 프레임을 전송하는 전송 중지 회로를 포함하는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 중지 프레임은 IEEE 802.3x 중지 프레임을 포함하는 것을 특징으로 하는 장치.
- 제 1 항의 장치를 포함하는 집적 회로.
- 제 1 항에 있어서,MAC을 더 포함하는 것을 특징으로 하는 장치.
- 제 4 항에 있어서,상기 MAC은 10Gbps 싱글 스피드 MAC을 포함하고, 상기 PHY는 10Mbps, 100Mbps, 1Gbps 및 10Gbps의 스피드들을 갖는 쿼드 스피드 PHY를 포함하며, 상기 MAC과 PHY는 싱글 스피드 인터페이스를 통해 통신하는 것을 특징으로 하는 장치.
- 제 5 항에 있어서,상기 싱글 스피드 인터페이스는 XAUI 인터페이스를 포함하는 것을 특징으로 하는 장치.
- 제 4 항의 장치를 포함하는 네트워크 디바이스.
- 제 7 항에 있어서,상기 네트워크 디바이스는,네트워크 스위치와;라우터와; 그리고네트워크 인터페이스 컨트롤러로 구성되는 그룹으로부터 선택되는 것을 특징으로 하는 네트워크 디바이스.
- 제 1 항에 있어서,상기 제어 회로는, 상기 PHY가 제 2 중지 프레임을 나타내는 제 2 신호를 수신할 때, 상기 제 1 FIFO로부터 상기 PHY로의 데이터의 전송을 중지하는 수신 중지 회로를 더 포함하는 것을 특징으로 하는 장치.
- 제 9 항에 있어서,상기 제 2 중지 프레임은 IEEE 802.3x 중지 프레임을 포함하는 것을 특징으로 하는 장치.
- 제 9 항에 있어서,상기 PHY는 피어 디바이스에 의해 전송되는 데이터의 프레임들을 나타내는 신호들을 수신하고,상기 제어 회로는 상기 데이터의 프레임들중 하나 이상의 데이터 프레임을 드롭시키는 것을 특징으로 하는 장치.
- 제 11 항에 있어서,상기 드롭된 데이터 프레임들을 카운트하는 관리 정보 베이스(MIB) 드롭 카운터를 더 포함하는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,피어 디바이스로부터 상기 PHY에 의해 수신되는 데이터 프레임들을 저장하는 제 2 FIFO를 더 포함하고;상기 제어 회로는 상기 제 2 FIFO로부터 상기 데이터 프레임들을 검색하고, 상기 데이터 프레임들을 상기 MAC에 전송하는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 판독 회로는, 요구될 때에, 상기 제 1 FIFO로부터 상기 PHY로 상기 데이터를 반이중 모드로 전송하는 것을 특징으로 하는 장치.
- 제 1 항에 있어서,상기 PHY는 상기 MAC으로부터 중지 프레임을 수신하고, 상기 중지 프레임을 나타내는 신호를 전송하는 것을 특징으로 하는 장치.
- 매체 액세스 컨트롤러(MAC)로부터 데이터를 수신하여 저장하는 제 1 버퍼 수단과;상기 데이터를 나타내는 신호를 전송하는 물리 계층 수단과; 그리고제어 수단을 포함하며,상기 제어 수단은,상기 제 1 버퍼로부터 상기 물리 계층 수단으로 상기 데이터를 전송하는 판 독 수단과; 그리고상기 제 1 버퍼에 저장된 데이터의 양이 소정의 임계치를 초과하면, 상기 MAC에 중지 프레임을 전송하는 전송 중지 수단을 포함하는 것을 특징으로 하는 장치.
- 제 16 항에 있어서,상기 중지 프레임은 IEEE 802.3x 중지 프레임을 포함하는 것을 특징으로 하는 장치.
- 제 16 항의 장치를 포함하는 집적 회로.
- 제 16 항에 있어서,MAC을 더 포함하는 것을 특징으로 하는 장치.
- 제 19 항에 있어서,상기 MAC은 10Gbps 싱글 스피드 MAC을 포함하고, 상기 물리 계층 수단은 10Mbps, 100Mbps, 1Gbps 및 10Gbps의 스피드들을 갖는 쿼드 스피드 물리 계층 수단을 포함하며, 상기 MAC과 상기 물리 계층 수단은 싱글 스피드 인터페이스를 통해 통신하는 것을 특징으로 하는 장치.
- 제 20 항에 있어서,상기 싱글 스피드 인터페이스는 XAUI 인터페이스를 포함하는 것을 특징으로 하는 장치.
- 제 19 항의 장치를 포함하는 네트워크 디바이스.
- 제 22 항에 있어서,상기 네트워크 디바이스는,네트워크 스위치와;라우터와; 그리고네트워크 인터페이스 컨트롤러로 구성되는 그룹으로부터 선택되는 것을 특징으로 하는 네트워크 디바이스.
- 제 16 항에 있어서,상기 제어 수단은, 상기 물리 계층 수단이 제 2 중지 프레임을 나타내는 제 2 신호를 수신할 때, 상기 제 1 버퍼로부터 상기 물리 계층 수단으로의 데이터의 전송을 중지하는 수신 중지 수단을 더 포함하는 것을 특징으로 하는 장치.
- 제 24 항에 있어서,상기 제 2 중지 프레임은 IEEE 802.3x 중지 프레임을 포함하는 것을 특징으 로 하는 장치.
- 제 24 항에 있어서,상기 물리 계층 수단은 피어 디바이스에 의해 전송되는 데이터의 프레임들을 나타내는 신호들을 수신하고,상기 제어 수단은 상기 데이터의 프레임들중 하나 이상의 데이터 프레임을 드롭시키는 것을 특징으로 하는 장치.
- 제 26 항에 있어서,상기 드롭된 데이터 프레임들을 카운트하는 수단을 더 포함하는 것을 특징으로 하는 장치.
- 제 16 항에 있어서,피어 디바이스로부터 상기 물리 계층 수단에 의해 수신되는 데이터 프레임들을 저장하는 제 2 버퍼 수단을 더 포함하고;상기 제어 수단은 상기 제 2 버퍼 수단으로부터 상기 데이터 프레임들을 검색하고, 상기 데이터 프레임들을 상기 MAC에 전송하는 것을 특징으로 하는 장치.
- 제 16 항에 있어서,상기 판독 회로는, 요구될 때에, 상기 제 1 FIFO로부터 상기 물리 계층 수단 에 반이중 모드로 상기 데이터를 다시 한번 전송하는 것을 특징으로 하는 장치.
- 제 16 항에 있어서,상기 물리 계층 수단은 상기 MAC으로부터 중지 프레임을 수신하고, 상기 중지 프레임을 나타내는 신호를 전송하는 것을 특징으로 하는 장치.
- 제 1 데이터 레이트로 매체 액세스 컨트롤러(MAC)로부터 수신된 데이터를 저장하는 단계와;상기 저장된 데이터를 제 2 데이터 레이트로 검색하는 단계와;상기 검색된 데이터를 나타내는 신호를 발생시키는 단계와; 그리고상기 저장된 데이터의 양이 미리결정된 임계치를 초과할 때 중지 프레임을 발생시키는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,상기 MAC으로부터 상기 데이터를 수신하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,상기 MAC에 상기 중지 프레임을 전송하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,상기 중지 프레임은 IEEE 802.3x 중지 프레임을 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,피어 디바이스에 의해 전송된 데이터 프레임들을 나타내는 신호들을 수신하는 단계와; 그리고상기 데이터 프레임들중 하나 이상의 데이터 프레임을 드롭시키는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제 35 항에 있어서,상기 드롭된 데이터 프레임들을 카운팅하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,피어 디바이스에 의해 전송된 데이터 프레임들을 나타내는 신호들을 수신하는 단계와;상기 데이터 프레임들을 버퍼에 저장하는 단계와;상기 버퍼로부터 상기 데이터 프레임들을 검색하는 단계와; 그리고상기 데이터 프레임들을 상기 MAC에 전송하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,제 2 중지 프레임을 나타내는 제 2 신호가 수신될 때 상기 데이터의 검색을 중지하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제 38 항에 있어서,상기 제 2 중지 프레임은 IEEE 802.3x 중지 프레임을 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,요구될 때에, 상기 검색된 데이터를 나타내는 신호를 반이중 모드로 다시 한번 발생시키는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제 31 항에 있어서,상기 MAC으로부터 중지 프레임을 수신하는 단계와; 그리고상기 중지 프레임을 나타내는 신호를 전송하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 프로세서 상에서 실행가능한 컴퓨터 프로그램으로서,제 1 데이터 레이트로 매체 액세스 컨트롤러(MAC)로부터 수신된 데이터를 저장하기 위한 명령들과;상기 저장된 데이터를 제 2 데이터 레이트로 검색하기 위한 명령들과, 여기서 물리 계층 디바이스가 검색된 데이터를 나타내는 신호를 발생시키며; 그리고상기 저장된 데이터의 양이 미리결정된 임계치를 초과할 때 중지 프레임을 발생시키기 위한 명령들을 포함하는 것을 특징으로 하는 컴퓨터 프로그램.
- 제 42 항에 있어서,상기 MAC에 상기 중지 프레임을 전송하기 위한 명령들을 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램.
- 제 42 항에 있어서,상기 중지 프레임은 IEEE 802.3x 중지 프레임을 포함하는 것을 특징으로 하는 컴퓨터 프로그램.
- 제 42 항에 있어서,피어 디바이스에 의해 전송된 데이터 프레임들을 나타내는 신호들이 수신되고,상기 데이터 프레임들중 하나 이상의 데이터 프레임을 드롭시키기 위한 명령 들을 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램.
- 제 45 항에 있어서,상기 드롭된 데이터 프레임들을 카운팅하기 위한 명령들을 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램.
- 제 42 항에 있어서,피어 디바이스에 의해 전송된 데이터 프레임들을 나타내는 신호들이 수신되고,상기 데이터 프레임들을 버퍼에 저장하기 위한 명령들과;상기 버퍼로부터 상기 데이터 프레임들을 검색하기 위한 명령들을 더 포함하며,상기 데이터 프레임들은 상기 MAC에 전송되는 것을 특징으로 하는 컴퓨터 프로그램.
- 제 42 항에 있어서,제 2 중지 프레임을 나타내는 제 2 신호가 수신될 때 상기 데이터의 검색을 중지하기 위한 명령들을 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램.
- 제 48 항에 있어서,상기 제 2 중지 프레임은 IEEE 802.3x 중지 프레임을 포함하는 것을 특징으로 하는 컴퓨터 프로그램.
- 제 42 항에 있어서,요구될 때에, 상기 검색된 데이터를 나타내는 신호를 반이중 모드로 다시 한번 발생시키기 위한 명령들을 더 포함하는 것을 특징으로 하는 컴퓨터 프로그램.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US79311806P | 2006-04-19 | 2006-04-19 | |
US60/793,118 | 2006-04-19 | ||
US11/696,476 US8553720B2 (en) | 2006-04-19 | 2007-04-04 | Adaptive speed control for MAC-PHY interfaces |
US11/696,476 | 2007-04-04 | ||
PCT/US2007/009573 WO2007124000A2 (en) | 2006-04-19 | 2007-04-19 | Adaptive speed control for mac-phy interfaces |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20090006856A true KR20090006856A (ko) | 2009-01-15 |
KR101394592B1 KR101394592B1 (ko) | 2014-05-14 |
Family
ID=38596070
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020087028182A KR101394592B1 (ko) | 2006-04-19 | 2007-04-19 | Mac-phy 인터페이스들을 위한 적응형 스피드 제어 |
Country Status (7)
Country | Link |
---|---|
US (3) | US8553720B2 (ko) |
EP (1) | EP2016725B1 (ko) |
KR (1) | KR101394592B1 (ko) |
CN (1) | CN101473612B (ko) |
IL (1) | IL182676A (ko) |
TW (1) | TWI418196B (ko) |
WO (1) | WO2007124000A2 (ko) |
Families Citing this family (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8553720B2 (en) | 2006-04-19 | 2013-10-08 | Marvell World Trade Ltd. | Adaptive speed control for MAC-PHY interfaces |
US20100115306A1 (en) * | 2008-11-05 | 2010-05-06 | Wael William Diab | Method and system for control of energy efficiency and associated policies in a physical layer device |
US8699514B2 (en) * | 2007-01-12 | 2014-04-15 | Broadcom Corporation | Multi-rate MAC to PHY interface |
US7688728B2 (en) * | 2007-02-13 | 2010-03-30 | Infineon Technologies Ag | Method of controlling a data flow, transmitter and data transmission system |
US8243752B2 (en) * | 2007-04-04 | 2012-08-14 | Marvell World Trade Ltd. | Long-reach ethernet for 1000BASE-T and 10GBASE-T |
US7826360B1 (en) * | 2007-08-27 | 2010-11-02 | Marvell International Ltd. | Adjusting transmission rates during packet expansion using in band signaling |
US8670335B2 (en) * | 2008-04-02 | 2014-03-11 | Marvell World Trade Ltd. | Reduced power transmission |
US8392637B2 (en) | 2008-07-25 | 2013-03-05 | Broadcom Corporation | System and method for enabling legacy medium access control to do energy efficent ethernet |
CN101360116B (zh) * | 2008-09-18 | 2011-06-08 | 杭州华三通信技术有限公司 | 物理层芯片的通信能力协商方法、系统和一种物理层芯片 |
US8201006B2 (en) | 2009-04-08 | 2012-06-12 | Cisco Technology, Inc. | Power consumption management in a network device |
US20110122891A1 (en) * | 2009-11-25 | 2011-05-26 | Broadcom Corporation | Variable Rate Twisted pair, Backplane and Direct Attach Copper Physical Layer Devices |
US9712459B1 (en) | 2010-01-27 | 2017-07-18 | Marvell International Ltd. | Low-to-high speed cut-through communication |
US9112691B2 (en) * | 2010-08-13 | 2015-08-18 | Qualcomm Incorporated | Methods and systems for downlink flow control in a wireless communication system |
US9146610B2 (en) * | 2010-09-25 | 2015-09-29 | Intel Corporation | Throttling integrated link |
TWI411268B (zh) * | 2010-11-24 | 2013-10-01 | Inventec Corp | 多播封包的發送速度控制方法 |
US8942144B2 (en) * | 2011-05-12 | 2015-01-27 | Micrel, Inc. | Adaptive pause time energy efficient ethernet PHY |
US9130695B1 (en) * | 2012-03-06 | 2015-09-08 | Aquantia Corp. | Adaptive rate control of 10GBASE-T data transport system |
GB2503933B (en) * | 2012-07-13 | 2015-07-15 | Canon Kk | Time sensitive transaction over an asynchronous serial link |
US8995255B2 (en) * | 2012-08-03 | 2015-03-31 | Intel Corporation | Coverage adjustment in E-UTRA networks |
US20150381737A1 (en) * | 2014-06-30 | 2015-12-31 | Davra Networks Limited | Gateway device and a gateway system for an internet-of-things environment |
US9639497B2 (en) | 2014-11-05 | 2017-05-02 | International Business Machines Corporation | Physical layer network interface module (PHY-NIM) adaptation system |
US20160182257A1 (en) * | 2014-12-23 | 2016-06-23 | Intel Corporation | Data rate detection to simplify retimer logic |
KR101992713B1 (ko) * | 2015-09-04 | 2019-06-25 | 엘에스산전 주식회사 | 통신 인터페이스 장치 |
US11223975B2 (en) * | 2017-09-12 | 2022-01-11 | Nec Corporation | Communication apparatus, wireless communication system and data flow control method |
CN110875754B (zh) * | 2018-08-29 | 2021-08-27 | 瑞昱新加坡有限公司 | 可提升数据传输效能的无线通信电路 |
US11038713B2 (en) * | 2018-10-02 | 2021-06-15 | Nxp B.V. | Communications device and method for communications |
CN114500393B (zh) * | 2021-12-31 | 2024-03-15 | 伟乐视讯科技股份有限公司 | 一种mac一对多个phy模块的通信方法及通信设备 |
CN114900484B (zh) * | 2022-04-29 | 2023-11-03 | 上海星秒光电科技有限公司 | 一种不同网络接口间的数据传输方法、装置、设备及介质 |
Family Cites Families (79)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4320520A (en) * | 1980-06-27 | 1982-03-16 | Rolm Corporation | Transmitter/receiver for use on common cable communications system such as ethernet |
US4914394A (en) * | 1986-07-31 | 1990-04-03 | Electromagnetic Techology, Inc. | Pocket-size time domain reflectometer |
US5420512A (en) * | 1991-11-21 | 1995-05-30 | Paladin Corporation | Electronic cable testing system |
US5461318A (en) * | 1994-06-08 | 1995-10-24 | Borchert; Marshall B. | Apparatus and method for improving a time domain reflectometer |
AU724885B2 (en) * | 1996-07-10 | 2000-10-05 | Vigilant Networks Llc | Method and system for characterizing terminations in a local area network |
US5905870A (en) * | 1996-09-11 | 1999-05-18 | Advanced Micro Devices, Inc | Arrangement for initiating and maintaining flow control in shared-medium, full-duplex, and switched networks |
US6026075A (en) * | 1997-02-25 | 2000-02-15 | International Business Machines Corporation | Flow control mechanism |
US6198727B1 (en) * | 1997-03-31 | 2001-03-06 | Hewlett-Packard Company | Method and apparatus for providing 10Base-T/100Base-TX link assurance |
US6295281B1 (en) * | 1997-05-16 | 2001-09-25 | 3Com Corporation | Symmetric flow control for ethernet full duplex buffered repeater |
CA2302466A1 (en) * | 1997-07-31 | 1999-02-11 | Stanford Syncom Inc. | Means and method for a synchronous network communications system |
US6141352A (en) * | 1997-10-10 | 2000-10-31 | Nortel Networks Limited | Method and apparatus for transmitting 10BASE-T signals across a 100BASE-X physical layer device service interface |
US6222852B1 (en) * | 1997-10-10 | 2001-04-24 | Nortel Networks Limited | Method and apparatus for transmitting dual speed ethernet information (10BASE-T and 100BASE-TX) across a physical layer device service interface |
US6081523A (en) * | 1997-12-05 | 2000-06-27 | Advanced Micro Devices, Inc. | Arrangement for transmitting packet data segments from a media access controller across multiple physical links |
US6728216B1 (en) * | 1998-02-27 | 2004-04-27 | Advanced Micro Devices, Inc. | Arrangement in a network repeater for monitoring link integrity and selectively down shifting link speed based on local configuration signals |
US6438163B1 (en) * | 1998-09-25 | 2002-08-20 | National Semiconductor Corporation | Cable length and quality indicator |
US6167029A (en) * | 1998-10-13 | 2000-12-26 | Xaqti Corporation | System and method for integrated data flow control |
US6829223B1 (en) * | 1998-12-31 | 2004-12-07 | Vigilant Networks Llc | Computer network physical-layer analysis method and system |
US6434716B1 (en) * | 1999-01-29 | 2002-08-13 | Psiber Data Systems Inc. | Network link tester device configured to selectively and automatically couple to a network transmit pair line or a node transmit pair line of a LAN port and determine available operational modes |
US6625116B1 (en) | 1999-05-07 | 2003-09-23 | Adtran, Inc. | System, methods and apparatus for increasing the data rate on an existing repeatered telecommunication channel structure |
US6433558B1 (en) | 1999-05-13 | 2002-08-13 | Microtest, Inc. | Method for diagnosing performance problems in cabling |
GB2351421B (en) * | 1999-06-22 | 2001-05-16 | 3Com Corp | Link technology detection in multiple speed physical links |
US6571181B1 (en) | 1999-08-11 | 2003-05-27 | Broadcom Corporation | System and method for detecting a device requiring power |
JP3576430B2 (ja) * | 1999-09-01 | 2004-10-13 | 沖電気工業株式会社 | 自動利得制御器 |
US6651107B1 (en) * | 1999-09-21 | 2003-11-18 | Intel Corporation | Reduced hardware network adapter and communication |
US6535983B1 (en) * | 1999-11-08 | 2003-03-18 | 3Com Corporation | System and method for signaling and detecting request for power over ethernet |
US6816505B1 (en) | 2000-02-09 | 2004-11-09 | Marvell International Ltd. | Chip-to-chip interface for 1000 BASE T gigabit physical layer device |
US6775529B1 (en) * | 2000-07-31 | 2004-08-10 | Marvell International Ltd. | Active resistive summer for a transformer hybrid |
DE10025574C2 (de) * | 2000-05-24 | 2002-04-04 | Wieland Werke Ag | Klassifikation der Oberflächenbeschaffenheit von Wärmetauscherrohren mittels der Radar-Doppler-Spektroskopie |
GB2362777B (en) | 2000-05-25 | 2002-05-08 | 3Com Corp | System for detection of asynchronous packet rates and maintenance of maximum theoretical packet rate |
US7127481B1 (en) * | 2000-07-11 | 2006-10-24 | Marvell International, Ltd. | Movable tap finite impulse response filter |
US20020085656A1 (en) | 2000-08-30 | 2002-07-04 | Lee Sang-Hyun | Data recovery using data eye tracking |
US7317732B2 (en) * | 2000-09-28 | 2008-01-08 | Teridian Semiconductor, Corp. | Method and apparatus for handling link suspend pulse and silent line state transitions of a network device |
US6448899B1 (en) * | 2000-10-25 | 2002-09-10 | Nortel Networks Limited | Power indicating ethernet outlet and method therefor |
US7624197B1 (en) * | 2000-12-18 | 2009-11-24 | Marvell International Ltd. | Apparatus and method for automatic speed downshift for a two pair cable |
KR100402785B1 (ko) * | 2000-12-27 | 2003-10-22 | 한국전자통신연구원 | 가변 전송율을 가지는 큐에이엠 트랜시이버 장치 |
US20020124110A1 (en) * | 2001-03-01 | 2002-09-05 | Kazuyasu Tanaka | Media converter and link test technique using the same |
US7161911B1 (en) * | 2001-04-03 | 2007-01-09 | Marvell International, Ltd | Method and apparatus for autonegotiation between network devices |
US7203851B1 (en) * | 2001-04-03 | 2007-04-10 | Marvell International Ltd. | Method and apparatus for detecting and supplying power by a first network device to a second network device |
US6882861B2 (en) * | 2001-04-30 | 2005-04-19 | Texas Instruments Incorporated | Wireless user terminal and system having signal clipping circuit for switched capacitor sigma delta analog to digital converters |
US7272114B1 (en) | 2001-10-24 | 2007-09-18 | Marvell International Ltd. | Physical layer and physical layer diagnostic system with reversed loopback test |
US6825672B1 (en) * | 2002-06-07 | 2004-11-30 | Marvell International Ltd. | Cable tester |
US7005861B1 (en) * | 2002-06-07 | 2006-02-28 | Marvell International Ltd. | Cable tester |
US7409474B2 (en) | 2002-06-27 | 2008-08-05 | Broadcom Corporation | Method and system for rate adaptation |
US7379422B2 (en) * | 2002-12-20 | 2008-05-27 | Lsi Logic Corporation | Flow control enhancement |
US6901072B1 (en) * | 2003-05-15 | 2005-05-31 | Foundry Networks, Inc. | System and method for high speed packet transmission implementing dual transmit and receive pipelines |
US7720075B2 (en) * | 2003-06-19 | 2010-05-18 | Intel Corporation | Network idle protocol with reduced channels |
KR100500515B1 (ko) * | 2003-06-30 | 2005-07-14 | 삼성전자주식회사 | 패킷 플로 제어 장치 및 방법 |
US7644194B2 (en) * | 2003-07-14 | 2010-01-05 | Broadcom Corporation | Method and system for addressing a plurality of Ethernet controllers integrated into a single chip which utilizes a single bus interface |
US7286469B2 (en) * | 2003-07-17 | 2007-10-23 | Intel Corporation | Network synchronization device, system and method |
US7385920B2 (en) * | 2003-09-15 | 2008-06-10 | Qualcomm Incorporated | Flow admission control for wireless systems |
JP3938135B2 (ja) | 2003-10-28 | 2007-06-27 | 日本電気株式会社 | 送受信器及び送受信システム |
US7558280B2 (en) * | 2003-12-11 | 2009-07-07 | Broadcom Corporation | Apparatus and method for auto-negotiation in a communication system |
US20050141551A1 (en) * | 2003-12-29 | 2005-06-30 | Mcneil Roy Jr. | Common LAN architecture and flow control relay |
US7649843B2 (en) * | 2004-02-09 | 2010-01-19 | Transwitch Corporation | Methods and apparatus for controlling the flow of multiple signal sources over a single full duplex ethernet link |
US7593315B2 (en) | 2004-02-09 | 2009-09-22 | Cisco Technology, Inc. | Cable diagnostics for 10GBASE-T transceivers |
US7356047B1 (en) | 2004-04-24 | 2008-04-08 | Cisco Technology, Inc. | 10/100/1000/2500 Mbps serial media independent interface (SGMII) |
US20060045009A1 (en) * | 2004-08-30 | 2006-03-02 | Ken Madison | Device and method for managing oversubsription in a network |
US7447168B2 (en) | 2004-11-10 | 2008-11-04 | Avago Technologies General Ip (Singapore) Pte. Ltd. | System and method for auto-negotiation in a data communication device |
WO2006075928A1 (en) | 2004-12-29 | 2006-07-20 | Intel Coproration | Decreasing a required signal-to-noise ratio using automatic repeat request with increasing data rate |
KR101044031B1 (ko) | 2005-01-11 | 2011-06-23 | 가부시키가이샤 엔.티.티.도코모 | 전송 속도 제어 방법, 이동국 및 무선 네트워크 제어국 |
JP2008535528A (ja) | 2005-01-18 | 2008-09-04 | トレストル コーポレーション | スライドの可変品質画像を形成するためのシステムおよび方法 |
US20060215626A1 (en) * | 2005-03-25 | 2006-09-28 | Intel Corporation | Apparatus to transmit OFDM symbols with aligned fragmentation threshold |
US7839779B2 (en) * | 2005-05-16 | 2010-11-23 | Cisco Technology, Inc. | Queue aware flow control |
US20060280132A1 (en) * | 2005-06-09 | 2006-12-14 | Intel Corporation | Techniques to identify duplex mismatch |
US7583649B1 (en) | 2005-08-12 | 2009-09-01 | Marvell International Ltd. | Rate adaptation |
US7602724B2 (en) | 2005-11-14 | 2009-10-13 | Cisco Technology, Inc. | Method and apparatus for transmitting circuitry that transmit data at different rates |
US7688749B1 (en) * | 2006-04-03 | 2010-03-30 | Marvell International Ltd. | Network interface with autonegotiation and cable length measurement |
US8553720B2 (en) | 2006-04-19 | 2013-10-08 | Marvell World Trade Ltd. | Adaptive speed control for MAC-PHY interfaces |
US8228795B2 (en) | 2006-04-19 | 2012-07-24 | Broadcom Corporation | Method and system for extended reach copper transceiver |
US8355404B2 (en) * | 2006-09-06 | 2013-01-15 | Broadcom Corporation | Method and system for an asymmetric PHY in extended range ethernet LANs |
US8867564B2 (en) * | 2006-09-19 | 2014-10-21 | Broadcom Corporation | Method and system for an extended range ethernet link discovery signaling |
US7835389B2 (en) * | 2006-09-20 | 2010-11-16 | Broadcom Corporation | Method and system for an extended range Ethernet line code using 4B/3B mapping |
US7804784B1 (en) | 2006-08-28 | 2010-09-28 | Marvell International Ltd. | Cable tester |
US8699514B2 (en) | 2007-01-12 | 2014-04-15 | Broadcom Corporation | Multi-rate MAC to PHY interface |
US7961831B2 (en) | 2007-03-29 | 2011-06-14 | Intel Corporation | Measuring a horizontal eye opening during system operation |
US8243752B2 (en) | 2007-04-04 | 2012-08-14 | Marvell World Trade Ltd. | Long-reach ethernet for 1000BASE-T and 10GBASE-T |
US8391354B2 (en) | 2007-05-14 | 2013-03-05 | Broadcom Corporation | Method and system for transforming uncompressed video traffic to network-aware ethernet traffic with A/V bridging capabilities and A/V bridging extensions |
JP5240590B2 (ja) | 2007-11-12 | 2013-07-17 | マーベル インターナショナル リミテッド | アクティブアイドル通信システム |
US8370704B2 (en) | 2009-03-09 | 2013-02-05 | Intel Corporation | Cable interconnection techniques |
-
2007
- 2007-04-04 US US11/696,476 patent/US8553720B2/en active Active
- 2007-04-18 TW TW96113692A patent/TWI418196B/zh not_active IP Right Cessation
- 2007-04-19 IL IL182676A patent/IL182676A/en active IP Right Grant
- 2007-04-19 KR KR1020087028182A patent/KR101394592B1/ko active IP Right Grant
- 2007-04-19 CN CN2007800228942A patent/CN101473612B/zh active Active
- 2007-04-19 WO PCT/US2007/009573 patent/WO2007124000A2/en active Application Filing
- 2007-04-19 EP EP07775773A patent/EP2016725B1/en active Active
-
2013
- 2013-10-07 US US14/047,533 patent/US9210107B2/en active Active
-
2015
- 2015-11-18 US US14/944,630 patent/US9740455B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
IL182676A (en) | 2014-06-30 |
US20140036933A1 (en) | 2014-02-06 |
KR101394592B1 (ko) | 2014-05-14 |
IL182676A0 (en) | 2007-09-20 |
TW200803379A (en) | 2008-01-01 |
TWI418196B (zh) | 2013-12-01 |
US20160077797A1 (en) | 2016-03-17 |
US8553720B2 (en) | 2013-10-08 |
US9210107B2 (en) | 2015-12-08 |
WO2007124000A2 (en) | 2007-11-01 |
US20070248118A1 (en) | 2007-10-25 |
EP2016725A2 (en) | 2009-01-21 |
US9740455B2 (en) | 2017-08-22 |
WO2007124000A3 (en) | 2008-01-03 |
CN101473612A (zh) | 2009-07-01 |
EP2016725B1 (en) | 2012-08-29 |
CN101473612B (zh) | 2013-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101394592B1 (ko) | Mac-phy 인터페이스들을 위한 적응형 스피드 제어 | |
US11272543B2 (en) | Physical layer device that connects to a shared media and method for operating a physical layer device that connects to a shared media | |
US5905870A (en) | Arrangement for initiating and maintaining flow control in shared-medium, full-duplex, and switched networks | |
US6222825B1 (en) | Arrangement for determining link latency for maintaining flow control in full-duplex networks | |
US6192422B1 (en) | Repeater with flow control device transmitting congestion indication data from output port buffer to associated network node upon port input buffer crossing threshold level | |
US8819265B2 (en) | Managing flow control buffer | |
US20060109784A1 (en) | Closed loop method and apparatus for throttling the transmit rate of an Ethernet Media Access Controller (MAC) | |
KR20210010841A (ko) | Plca 인에이블드 10spe 네트워크들 상의 트래픽 형상화 | |
WO2006026438A2 (en) | Device and method for managing oversubscription in a network | |
US20100067539A1 (en) | Single Network Interface Circuit with Multiple-Ports and Method Thereof | |
JP2003516657A (ja) | ファイバチャネル・クレジット・エクステンダ及び中継器 | |
JP2009540681A (ja) | データ通信フロー制御の装置および方法 | |
US20050138238A1 (en) | Flow control interface | |
US11038713B2 (en) | Communications device and method for communications | |
US10567194B2 (en) | User station for a bus system and method for increasing the transmission capacity in a bus system | |
US20160373238A1 (en) | Independent UART BRK Detection | |
US6229817B1 (en) | System and method for programming late collision slot time | |
JP4860620B2 (ja) | 低遅延のデータパケット受信及び処理 | |
US6181708B1 (en) | Lossless arbitration scheme and network architecture for collision based network protocols | |
US7065582B1 (en) | Automatic generation of flow control frames | |
US6778551B1 (en) | Collision control systems and methods utilizing an inter-frame gap code counter | |
US7949002B1 (en) | Reduced latency FIFO | |
KR101188210B1 (ko) | 선점형 우선순위 기반의 이더넷 데이타 스케줄링 방법 및 이를 이용한 시스템 | |
US7697555B1 (en) | Fibre channel SERDES with elastic transmitter FIFO | |
CN101052937B (zh) | 从数据队列中丢弃部分接收的消息 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20170425 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20180503 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20190424 Year of fee payment: 6 |