KR20080086940A - 하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치 - Google Patents

하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치 Download PDF

Info

Publication number
KR20080086940A
KR20080086940A KR1020087021917A KR20087021917A KR20080086940A KR 20080086940 A KR20080086940 A KR 20080086940A KR 1020087021917 A KR1020087021917 A KR 1020087021917A KR 20087021917 A KR20087021917 A KR 20087021917A KR 20080086940 A KR20080086940 A KR 20080086940A
Authority
KR
South Korea
Prior art keywords
arq
memory
node
receiving node
transmission
Prior art date
Application number
KR1020087021917A
Other languages
English (en)
Inventor
아티 찬드라
구오동 장
존 에스 첸
모하메드 사무어
스티븐 이 테리
Original Assignee
인터디지탈 테크날러지 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터디지탈 테크날러지 코포레이션 filed Critical 인터디지탈 테크날러지 코포레이션
Publication of KR20080086940A publication Critical patent/KR20080086940A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1835Buffer management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1822Automatic repetition systems, e.g. Van Duuren systems involving configuration of automatic repeat request [ARQ] with parallel processes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L2001/0092Error control systems characterised by the topology of the transmission link
    • H04L2001/0096Channel splitting in point-to-point links

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Communication Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

더욱 융통성 있는 하이브리드 자동 반복 요청(H-ARQ; hybrid automatic repeat request) 메모리 구성을 허용하고 H-ARQ 프로세스의 성능을 향상시키기 위하여 H-ARQ 프로세스를 위한 메모리를 동적으로 구성하는 방법 및 장치가 개시된다. 복수의 H-ARQ 프로세스를 위한 수신 노드의 H-ARQ 메모리가 확보된다. 송신 노드는 복수의 H-ARQ 프로세스를 위한 메모리 요구량이 H-ARQ 메모리의 용량을 초과하도록 각각의 H-ARQ 전송에 대하여 수신 노드의 H-ARQ 메모리를 동적으로 구성한다. H-ARQ 전송을 지원하기 위하여 이용 가능한 H-ARQ 메모리가 충분하지 않다면, 복수의 H-ARQ 프로세스들 중 일부만이 동시에 활성화될 수 있다. H-ARQ 전송을 처리하기 위한 H-ARQ 메모리가 충분하지 않은 경우, 부정 수신 응답(NACK), 긍정 수신 응답(ACK), 또는 전송 실패 이유를 나타내는 정보가 송신 노드에 전송될 수 있고 및/또는 아무것도 전송되지 않을 수 있다.

Description

하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치{METHOD AND APPARATUS FOR DYNAMICALLY CONFIGURING A HYBRID AUTOMATIC REPEAT REQUEST MEMORY}
본 발명은 송신 노드 및 수신 노드를 포함하는 무선 통신 시스템에 관한 것이다. 더 상세하게, 본 발명은 더욱 융통성 있는 메모리 구성을 허용하고 하이브리드 자동 반복 요청(H-ARQ; hybrid automatic repeat request) 프로세스의 성능을 향상시키기 위하여 수신 노드의 H-ARQ 프로세스를 위한 메모리를 동적으로 구성하는 방법에 관한 것이다.
H-ARQ 프로세스를 이용하여 무선 통신 시스템의 데이터 전송 속도 및 성능을 향상시키는 방법이 3GPP(Third Generation Partnership Project)에서 연구되고 있다.
H-ARQ 방식은 짧은 지연시간(latency)을 갖는 전송 및 재전송을 발생시키는데 이용된다. H-ARQ는, 증가된 구현 복잡도의 비용으로 통상의 자동 반복 요청(ARQ; automatic repeat request)보다 더 나은 성능을 제공하는 ARQ 에러 제어 방법의 변형이다. H-ARQ는 중지-대기 재전송(stop-and-wait retransmission) 또는 선택 반복 재전송에서 이용될 수 있다. 중지-대기 재전송이 사용하기에 보다 간편하다. 그러나, 수신기의 신호 긍정 수신 응답을 대기하는 것은 효율을 감소시킨다. 따라서, 이러한 메커니즘에 기인하는 긍정 수신 응답(ACK)/부정 수신 응답(NACK)의 왕복 지연을 극복하기 위하여 다중 중지-대기 H-ARQ 프로세스가 병렬적으로 사용된다. 또한, 다중 H-ARQ 프로세스는 기존의 H-ARQ 프로세스를 이용하여 높은 우선순위의 트래픽이 전송시 패킷들 뒤로 지연되게 하기 보다는 새로운 H-ARQ 프로세스를 이용하여 즉시 전송되도록 허용한다. 예를 들어, 한 H-ARQ 프로세스가 ACK를 대기할 때, 다른 H-ARQ 프로세스가 더 많은 데이터를 전송하는데 이용될 수 있다.
3GPP에서, 프로토콜 메시징은 H-ARQ 메모리의 가용성을 비롯한 H-ARQ의 동작을 설정한다. 더 상세하게, 기존의 기술은 프로토콜 메시지가 H-ARQ 프로세스를 버퍼 사이즈로 구성하고 이 버퍼 사이즈를 WTRU 또는 노드-B와 같은 통신 대등 장치와 교환하도록 허용한다. 종래 기술에서, 각각의 H-ARQ 프로세스는 특정한 H-ARQ 메모리 한도를 갖도록 구성된다. 이러한 구성은 2가지의 제한 및 비효율성을 제시한다. 첫째로, 특정한 무선 베어러(radio bearer)는 각각 적은 메모리 요구량을 갖는 더 많은 H-ARQ 프로세스들로부터 이익을 취할 수 있다. 둘째, 애플리케이션은 엄격한 지연 요구를 갖지 않기 때문에, 큰 메모리 요구량을 갖지만 증가된 H-ARQ 재전송 횟수를 허용할 수 있는 경우, 더 큰 버퍼 한도를 갖는 더 적은 H-ARQ 프로세스들로부터 이익을 취할 수 있다.
H-ARQ 메커니즘을 구현하는데 있어서의 도전 과제는, 리던던시 증가(IR; incremental redundancy) 방식을 구현하는데 필요한 H-ARQ 메모리의 소프트 디코딩 결정을 버퍼링하라는 수신 메모리의 요구이다.
UMTS(universal mobile telecommunication system)에 대한 광대역 코드 분할 다중 접속(WCDMA)의 미래 장기화 진화(LTE; long term evolution)의 2가지 원하는 향상은 상이한 애플리케이션들, 특히 상이한 서비스 품질(QoS) 요구조건을 갖는 애플리케이션들의 향상된 취급뿐만 아니라 이러한 애플리케이션들의 보다 빠른 데이터 전송 속도이다. LTE는 또한 E-UTRA(evolved universal terrestrial radio access)라고도 부른다. 이러한 원하는 향상을 제공하기 위하여, LTE 연구 그룹들은 플렉시블 프레임 및 전송 시간 간격(TTI) 포맷을 논의하고 있다. 또한, 특정한 지연 강화 애플리케이션들은 더 많은 재전송 횟수를 허용할 수 있다.
데이터 전송 속도가 증가하면, H-ARQ 프로세스에 필요한 H-ARQ 메모리(즉, 소프트 메모리)의 양은 베이스밴드 칩셋에 대한 상당한 비용 요인이 된다. 따라서, H-ARQ 메모리의 최적화는 잠재적으로 상당한 설계 이익이다. 유감스럽게도, 현재의 H-ARQ 메모리 할당 메커니즘은 이러한 고려사항을 해결하기에 너무 제한적이다. 결과적으로, 더욱 동적이고 융통성 있는 H-ARQ 메모리 구성을 허용하는 새로운 메커니즘이 필요하다.
본 발명은 더욱 융통성 있는 H-ARQ 메모리 구성을 허용하고 H-ARQ 프로세스의 성능을 향상시키기 위하여 수신 노드의 H-ARQ 프로세스를 위한 메모리를 동적으로 구성하는 방법에 관한 것이다. 수신 노드의 H-ARQ 메모리가 복수의 H-ARQ 프로세스를 위하여 동적으로 확보된다. 송신 노드는 각각의 새로운 H-ARQ 전송을 위하여 수신 노드의 H-ARQ 메모리를 동적으로 구성한다. 수신 노드는 H-ARQ 전송을 이용하여 무선 베어러의 구축 동안 송신 노드에 시그널링한다. 시그널링은 복수의 H-ARQ 프로세스 전반에서 수신 노드의 H-ARQ 메모리를 공유하는 기능을 송신 노드에 통지한다. 시그널링은 수신 노드의 H-ARQ 메모리의 용량을 송신 노드에 통지한다. H-ARQ 메모리의 용량은 무선 베어러의 최대 데이터 전송 속도 및 서비스 품질(QoS) 요구조건에 기초한다. 송신 노드는 복수의 H-ARQ 프로세스를 위한 메모리 총 요구 량이 수신 노드의 H-ARQ 메모리의 용량을 초과하도록 수신 노드의 H-ARQ 메모리를 동적으로 구성할 수 있다. 송신 노드는 이에 따라 수신 노드가 자신의 H-ARQ 메모리를 동적으로 구성하도록 하는 지시를 수신 노드에 시그널링한다.
H-ARQ 전송을 지원하기 위하여 이용 가능한 수신 노드의 H-ARQ 메모리가 충분하지 않다면, 복수의 H-ARQ 프로세스의 일부분만이 동시에 활성화될 수 있다. 수신된 H-ARQ 전송을 처리하기 위한 H-ARQ 메모리가 충분하지 않을 때, 수신 노드는 NACK(H-ARQ 메모리의 불충분함을 나타내는 추가의 정보를 갖거나 또는 갖지 않는), ACK를 시그널링하거나 아무것도 시그널링하지 않을 수 있고, 및/또는 전송 실패 원인을 나타내는 정보가 송신 노드에 전송될 수 있다.
더욱 융통성 있는 하이브리드 자동 반복 요청(H-ARQ; hybrid automatic repeat request) 메모리 구성을 허용하고 H-ARQ 프로세스의 성능을 향상시키기 위하여 H-ARQ 프로세스를 위한 메모리를 동적으로 구성하는 방법 및 장치가 개시된다.
이후부터, 용어 "무선 송수신 유닛(WTRU)"은 제한을 두려는 것은 아니지만, 사용자 장치(UE), 이동국, 고정 가입자 유닛 또는 이동 가입자 유닛, 휴대용 소형 무선 호출기, 또는 무선 환경에서 동작할 수 있는 임의의 유형의 사용자 장치를 포함한다. 이후부터 언급할 때, 용어 "기지국"은 제한을 두려는 것은 아니지만, 노드-B, 사이트 제어기, 액세스 포인트(AP), 또는 무선 환경에서 동작할 수 있는 임의 의 유형의 인터페이싱 장치를 포함한다.
본 발명의 특징들은 집적 회로(IC)에 통합되거나 또는 복수의 상호작용 컴포넌트를 포함하는 회로에 구성될 수 있다.
도 1은 본 발명에 따라 구성된 무선 통신 시스템(100)의 블럭도이다. 시스템(100)은 H-ARQ 전송을 위해 구성된 수신 노드(102) 및 송신 노드(104)를 포함한다. 수신 노드(102) 및 송신 노드(104)는 기존의 파라미터들을 이용하여 명시적인(explicit) 시그널링 또는 암시적인(implicit) 시그널링을 통해 통신한다. 다운링크 H-ARQ 전송에 관하여, 수신 노드(102)는 WTRU일 수 있고, 송신 노드(104)는 노드-B일 수 있다. 업링크 H-ARQ 전송에 관하여, 수신 노드(102)는 노드-B일 수 있고, 송신 노드는 WTRU일 수 있다.
도 1에 도시된 바와 같이, 수신 노드(102)는 프로세서(110), H-ARQ 메모리(114), 수신기(116), 및 송신기(118)를 포함한다. 프로세서(110)는 송신 노드(104)로부터 수신된 신호에 따라 H-ARQ 메모리(114)의 할당을 동적으로 구성하도록 구성된다. 프로세서(110)는 복수의 수신 H-ARQ 프로세스(112)를 제어하도록 구성된다.
대안으로서의 실시예에서, 프로세서(110)는 송신 노드(104)로부터 어떠한 신호도 수신하지 않고 H-ARQ 메모리(114)의 할당을 동적으로 구성하도록 구성될 수 있다. 프로세서(110)는 스스로 H-ARQ 메모리(114)의 구성을 결정하고, 결정된 H-ARQ 메모리(114) 구성을 송신기(118)를 통해 송신 노드(104)에 시그널링한다.
복수의 수신 H-ARQ 프로세스(112)를 위한 H-ARQ 메모리(114)가 확보된다. H- ARQ 메모리(114)는 소프트 메모리로서 언급될 수 있다. 바람직하게, H-ARQ 메모리(114)는 복수의 H-ARQ 프로세스(112) 전반에서 동적으로 공유된다. H-ARQ 메모리(114)는 H-ARQ 프로세스(112)들 사이에서 동적으로 할당된다. 복수의 H-ARQ 프로세스(112)를 위한 소프트 메모리의 총 요구량이 H-ARQ 메모리(114)의 용량을 초과할 때, 임의의 주어진 때에 복수의 H-ARQ 프로세스(112)의 오직 특정한 부분만이 활성화될 수 있다. 또한, 구성된 H-ARQ 메모리(114)의 양은 무선 베어러 또는 MAC 플로우의 최대 데이터 전송 속도 및/또는 QoS 요구조건에 의존적일 수 있다.
수신 노드(102)의 수신기(116)는 수신 노드(102)가 이에 따라 자신의 H-ARQ 메모리(114)를 구성하도록 지시하는 송신 노드(104)로부터의 신호를 수신하도록 구성된다. 수신 노드(102)의 송신기(118)는 H-ARQ 메모리의 공유 기능 및/또는 H-ARQ 메모리(114)의 용량을 송신 노드(104)에 시그널링하도록 구성된다. H-ARQ 메모리 공유 기능은 수신 노드(102)가 H-ARQ 프로세스(112) 전반에서 자신의 H-ARQ 메모리(114)를 공유할 수 있는지를 나타낸다. 시그널링은 기존의 파라미터에 따라 명시적이거나 또는 암시적일 수 있다.
도 1에 더 참조하면, 송신 노드(104)는 프로세서(120), H-ARQ 메모리(124), 수신기(126), 및 송신기(128)를 포함한다. 프로세서(120)는 수신 노드(102)의 H-ARQ 메모리(114)를 동적으로 구성하도록 구성된다. 이러한 메모리 구성은 복수의 H-ARQ 프로세스(112) 전반에서 H-ARQ 메모리를 파티셔닝하는 단계를 포함한다.
송신 노드(104)의 프로세서(120)는 수신 노드(102)의 H-ARQ 메모리(114)를 관리 및 구성하도록 구성된다. 전송 포맷(TF; transport format) 선택 프로세스 동 안에, 프로세서(120)는, 전송 블럭(TB; transport block) 사이즈와 변조 및 코딩 방식(MCS; modulation and coding scheme)을 결정할 때 현재의 전송 시간 간격(TTI; transmission time interval)에서 제공되는 무선 베어러, 또는 MAC 플로우에 의해 사용되는 H-ARQ 메모리(114)를 측정하도록 구성된다. TF 선택 프로세스는 또한, 현재 선택된 TF 전송에 대한 TTI 동안에 지속적인 전송 또는 거의 지속적인 전송을 허용하기 위하여 현재의 TTI를 지나서 전송하고, 후속하는 TTI 동안에 H-ARQ 메모리(114)의 용량을 확보하는데 이용 가능한 총 데이터를 고려할 수 있다. 결과는 TB가 동적으로 구성 가능한 H-ARQ 메모리(114) 리소스를 매칭하도록 사이즈가 정해지는 것이다. 결과적으로, 수신 노드(102)의 H-ARQ 메모리(114)의 동적 구성은 H-ARQ 프로세스(112) 및 H-ARQ 프로세스에 맵핑된 무선 베어러 및 MAC 플로우의 성능을 향상시킨다. 프로세서(120)는 또한 복수의 전송 H-ARQ 프로세스(122)를 처리하도록 구성된다.
송신 노드(104)의 송신기(128)는 H-ARQ 메모리 구성 명령 또는 권고를 수신 노드(102)에 시그널링하도록 구성된다. 예로서, 다운링크 전송에 관하여, 송신기는 수신 노드(102)가 따라야할 명령을 전송한다. 다른 예로서, 업링크 전송에 관하여, 송신기는 수신 노드(102)가 따를 수 있는 권고를 전송한다. 송신기(128)는 기존의 파라미터를 이용하여 명시적인 또는 암시적인 시그널링을 통하여 수신 노드(102)에 시그널링한다. TFIC(transport format combination indicator), TFRI(transport format resource indicator), 또는 다른 전송 연관된 시그널링이 각각의 H-ARQ 프로세스를 위한 H-ARQ 메모리 요구량을 수신 노드(102)에 암시적으로 시그널링하는 데 이용될 수 있다. 또한 H-ARQ 프로세스 아이덴티티(ID)에 대한 지식이 H-ARQ 프로세스(112)를 위한 H-ARQ 메모리 요구량을 암시적으로 식별하는데 이용될 수 있다. 이러한 정보는 수신 노드(102)에 H-ARQ 메모리(114) 구성을 암시적으로 시그널링하는데 이용될 수 있다. 대안으로서, 송신기(128)는 수신 노드(102)에 할당되었던 송신 노드(104)의 H-ARQ 메모리(124)의 양을 명시적으로 시그널링할 수 있다. 이러한 메커니즘을 이용하는 H-ARQ 프로세스 메모리 파티셔닝은 새로운 H-ARQ 프로세스 전송이 개시되는 각각의 TTI에서 송신기와 수신기 간에 조정될 수 있다.
H-ARQ 메모리 요구량의 다른 암시적인 식별 방법은, 스케쥴러가 특정의 TF 또는 송신기에 의해 이용될 수 있는 허용된 TF의 일부를 식별하는 것이다. 그 다음, 수신기 H-ARQ 메모리(114)는 스케쥴링 정보에 기초하여 파티셔닝된다.
도 2는 도 1의 시스템(100)에 의하여 구현되는 동적으로 구성된 H-ARQ 메모리 할당 프로세스(200)의 흐름도이다. 단계(202)에서, 수신 노드(102)는 복수의 H-ARQ 프로세스(112)를 위한 H-ARQ 메모리(114)를 확보한다. 단계(204)에서, 수신 노드(102)는 H-ARQ 메모리 공유 기능 및/또는 H-ARQ 메모리(114) 용량을 송신 노드(104)에 시그널링한다. 주목할 것은, 단계(204)는 수신기가 WTRU일 때에만 필요할 것이라는 것이다. 시그널링은 수신 노드(102)가 복수의 H-ARQ 프로세스(112) 전반에서 H-ARQ 메모리(114)를 공유할 수 있는지를 송신 노드(104)에 나타낸다. 시그널링은 또한 수신 노드(102)의 H-ARQ 메모리(114)의 용량을 나타낸다. 시그널링은 기존의 파라미터에 따라 명시적이거나 또는 암시적일 수 있다.
단계(206)에서, 송신 노드(104)는 H-ARQ 프로세스(112)의 성능을 향상시키기 위하여 H-ARQ 프로세스(112)를 위한 수신 노드(102)의 H-ARQ 메모리(114)를 동적으로 구성(파티셔닝)한다. 단계(208)에서, 송신 노드(104)는 잠재적으로 각각의 새로운 H-ARQ 전송에서 수신 노드(102)에 H-ARQ 메모리 구성 명령 또는 권고를 시그널링한다. H-ARQ 메모리의 파티셔닝을 위한 시그널링은 명시적이거나 또는 암시적일 수 있다. 바람직하게, 송신 노드는 고속 물리 계층 시그널링을 이용하여 H-ARQ 메모리(114)의 H-ARQ 프로세스(112)들 간의 소프트 메모리 파티셔닝을 구성 및 재구성한다. 송신 노드(104)는 또한 계층 2 MAC 또는 계층 3 무선 리소스 제어(RRC: radio resource control) 시그널링을 이용하여 H-ARQ 메모리(114)의 H-ARQ 프로세스(112)들 간의 소프트 메모리 파티셔닝을 구성 및 재구성한다. 선택적인 실시예로서, H-ARQ 프로세스(112)와 특정 무선 베어러와의 연관은 MAC 또는 RRC 시그널링을 통하여 재구성될 수 있다. 시그널링은 무선 베어러의 구축, 릴리즈, 또는 재구성시에 실시된다. 결과적으로, 수신 노드(102)의 H-ARQ 메모리(114)는 새로운 H-ARQ 프로세스 전송이 개시되는 임의의 잠재적인 때에 H-ARQ 프로세스(112)의 향상된 성능을 허용하도록 동적으로 구성된다. 주목해야 할 것은, 단계(202 및 204) 후에, 새로운 H-ARQ 프로세스 전송이 개시되는 각각의 TTI에서 단계(206 및 208)가 반복될 수 있다는 것이다.
도 3은 한 세트의 H-ARQ 프로세스(112)를 위한 H-ARQ 메모리의 총 요구량이 수신 노드(102)의 H-ARQ 메모리(114)의 용량을 초과할 때, 도 1의 시스템(100)에 의해 구현되는 동적으로 구성된 H-ARQ 메모리 할당 프로세스(300)의 흐름도이다.
단계(302)에서, 수신 노드(102)는 복수의 H-ARQ 프로세스(112)를 위한 H-ARQ 메모리(114)를 확보한다. H-ARQ 메모리(114)의 용량은 수신 노드(102)에 의해서 변경될 수 있다. 단계(304)에서, 수신 노드(102)는 H-ARQ 메모리 공유 기능 및/또는 H-ARQ 메모리(114)의 용량을 송신 노드(104)에 시그널링한다. 시그널링은 수신 노드(102)가 복수의 H-ARQ 프로세스(112)들 전반에서 H-ARQ 메모리(114)를 공유할 수 있는지를 송신 노드(104)에 나타낸다. 시그널링은 또한 수신 노드(102)의 H-ARQ 메모리(114)의 용량을 나타낸다. 시그널링은 기존의 파라미터에 따라 명시적이거나 또는 암시적일 수 있다.
단계(306)에서, 송신 노드(104)는 복수의 H-ARQ 프로세스(112)를 위한 메모리의 총 요구량이 H-ARQ 메모리(114)의 용량을 초과하도록 수신 노드(102)의 H-ARQ 메모리(114)를 동적으로 구성한다. 단계(308)에서, 송신 노드(104)는 잠재적으로 각각의 새로운 H-ARQ 전송에서 H-ARQ 메모리 구성 명령 또는 권고를 수신 노드(102)에 시그널링한다.
단계(310)에서, 수신 노드(102)는 H-ARQ 전송을 지원하기 위하여 이용 가능한 H-ARQ 메모리(114)가 충분한지를 판단한다. H-ARQ 전송 지원 및 소프트 결합을 지원하기 위한 H-ARQ 메모리(114)가 충분하지 않다면, 후속하는 3개의 옵션들(312, 314, 및 316) 중 하나가 실패한 H-ARQ 전송에 대해 구현될 수 있다.
단계(312)(옵션 1)에서, 수신 노드(102)는 송신 노드(104)에 NACK를 시그널링한다. NACK는 송신 노드(104)에게 H-ARQ 전송이 올바르게 수신되지 못하였음을 통지한다.
단계(314)(옵션 2)에서, 수신 노드(102)는 송신 노드(104)에 ACK를 시그널링 한다. ACK는 수신 노드(102)가 송신 노드(104)가 H-ARQ 전송을 재전송하길 원하지 않을 때 H-ARQ 전송을 수신하였다는 것을 거짓으로 나타낸다. 이러한 절차는 이용 가능한 H-ARQ 메모리(114)가 충분하지 않을 때 H-ARQ의 재전송을 방지하기 위하여 존재한다. 이러한 시나리오는, 수신 노드(102)가 송신 노드(104)에게 H-ARQ 메모리(114)가 이용 가능하지 않다고 통지하는 것이 불가능하다고 가정한 것이다. 이는 H-ARQ 재전송이 셀프-디코딩 가능하지 않은 H-ARQ 방식에서 이롭다. 잔류 H-ARQ 전송 에러를 정정하기 위한 별도의 ARQ 방식이 존재한다면, ARQ 방식은 전송을 복구할 수 있다.
단계(316)(옵션 3)에서, 수신 노드(102)는 H-ARQ 전송을 지원하기에 충분한 H-ARQ 메모리(114)가 이용 가능해질 때까지 대기한다. 수신 노드(102)는 송신 노드(104)에 아무것도 다시 시그널링하지 않는다.
대안으로서의 실시예에서, 수신 노드(102)는 H-ARQ 전송을 지원하는데 실패한 이유를 나타내는 추가의 정보를 시그널링할 수 있다. 예를 들어, 실패는 H-ARQ 메모리(114)의 부족함에 기인한다. 이러한 추가의 정보는 상술한 ACK/NACK 시그널링과 함께 시그널링 될 수 있다. 또한, ACK/NACK 시그널링 대신에 추가의 정보가 시그널링될 수 있다.
유익한 예로서, 수신 노드(102)에서 H-ARQ 메모리(114)가 1Mb의 용량을 갖고 4개의 동일하게 구성된 H-ARQ 프로세스를 지원한다고 가정하자. 이러한 프로세스(300)는, H-ARQ 메모리(114)가 H-ARQ 프로세스(112)를 위해 충분하다는 것을 보증하지 않도록 5번째의 H-ARQ 프로세스가 예시되는 것을 허용한다. H-ARQ 메모 리(114)는 다중 H-ARQ 프로세스(112)들을 지원하도록 미리 구성되는 소프트 메모리 파티션들을 포함할 수 있다. H-ARQ 프로세스(112)의 동적 구성은, H-ARQ 메모리(114) 용량이 초과되지 않음을 보증할 수 있다.
본 발명의 특징들은 집적 회로(IC)에 통합되거나 또는 복수의 상호작용 컴포넌트를 포함하는 회로에 구성될 수 있다.
본 발명의 특징들 및 요소들이 바람직한 실시예에서 특정한 조합으로 기술되었지만, 각각의 특징 또는 요소들은 바람직한 실시예의 다른 특징 및 요소들없이 단독으로 이용될 수 있거나 또는 본 발명의 다른 특징 및 요소들과의 다양한 조합으로 또는 다른 특징 및 요소들 없는 다양한 조합으로 이용될 수 있다. 본 발명에 제공되는 방법 또는 흐름도는 컴퓨터 프로그램, 소프트웨어, 또는 범용 컴퓨터 또는 프로세서에 의한 실행을 위해 컴퓨터 판독가능 저장 매체에 실체적으로 내장된 펌웨어로 구현될 수 있다. 컴퓨터 판독가능 저장 매체의 예로는, 판독 전용 메모리(ROM), 랜덤 액세스 메모리(RAM), 레지스터, 캐시 메모리, 반도체 메모리 장치, 내부 하드 디스크 및 탈착 가능한 디스크와 같은 자기 매체, 자기-광학 매체, 및 CD-ROM 디스크 및 DVD와 같은 광매체가 있다.
적합한 프로세서로는, 예로서, 범용 프로세서, 특수 용도의 프로세서, 종래의 프로세서, 디지털 신호 프로세서(DSP), 복수의 마이크로프로세서, DSP 코어와 관련되는 하나 이상의 마이크로프로세서, 제어기, 마이크로제어기, 주문형 반도체(ASIC), 필드 프로그래머블 게이트 어레이(FPGA) 회로, 임의의 다른 유형의 집적 회로(IC), 및/또는 상태 기계(state machine)가 있다.
소프트웨어와 연관되는 프로세서는 무선 송수신 유닛(WTRU), 사용자 장치(UE), 단말기, 기지국, 무선 네트워크 제어기(RNC; radio network controller), 또는 임의의 호스트 컴퓨터에서 이용할 수 있는 무선 주파수 트랜시버를 구현하도록 이용될 수 있다. WTRU는 카메라, 비디오 카메라 모듈, 비디오폰, 스피커폰, 진동 장치, 스피커, 마이크로폰, 텔레비전 트랜시버, 핸즈프리 헤드셋, 키보드, 블루투스 모듈, 주파수 변조(FM) 무선 유닛, 액정 디스플레이(LCD) 유닛, 유기 발광 다이오드(OLED) 디스플레이 유닛, 디지털 음악 플레이어, 미디어 플레이어, 비디오 게임 모듈, 인터넷 브라우저, 및/또는 임의의 무선 근거리 통신망(WLAN) 모듈과 같은 하드웨어 및/또는 소프트웨어로 구현되는 모듈과 함께 이용될 수 있다.
실시예
1. 복수의 H-ARQ 프로세스를 위한 수신 노드의 하이브리드 자동 반복 요청(H-ARQ) 메모리를 동적으로 구성하는 방법.
2. 상기 수신 노드에 의해 복수의 H-ARQ 프로세스를 위한 H-ARQ 메모리가 확보되는 단계를 더 포함하는 실시예 1의 방법.
3. 상기 수신 노드에 의해 H-ARQ 메모리의 공유 기능이 송신 노드에 시그널링되는 단계를 더 포함하는 실시예 1 및 실시예 2 중 임의의 실시예의 방법.
4. 상기 수신 노드에 의해 상기 H-ARQ 메모리의 용량이 상기 송신 노드에 시그널링되는 단계를 더 포함하는 실시예 1 내지 실시예 3 중 임의의 실시예의 방법.
5. 상기 송신 노드에 의해 상기 수신 노드의 H-ARQ 메모리가 동적으로 구성되는 단계를 더 포함하는 실시예 1 내지 실시예 4 중 임의의 실시예의 방법.
6. H-ARQ 메모리를 구성하기 위하여 상기 송신 노드에 의해 상기 수신 노드에 메모리 구성 지시가 시그널링되는 단계를 더 포함하는 실시예 1 내지 실시예 5 중 임의의 실시예의 방법.
7. 상기 메모리 구성 지시는 명령인 것인 실시예 6의 방법.
8. 상기 메모리 구성 지시는 권고인 것인 실시예 6의 방법.
9. 다운링크 H-ARQ 전송에 관하여 상기 수신 노드는 무선 송수신 유닛(WTRU)이고, 상기 송신 노드는 노드-B인 것인 실시예 1 내지 실시예 8 중 임의의 실시예의 방법.
10. 업링크 H-ARQ 전송에 관하여 상기 수신 노드는 노드-B이고, 상기 송신 노드는 무선 송수신 유닛인 것인 실시예 1 내지 실시예 8 중 임의의 실시예의 방법.
11. 상기 수신 노드의 H-ARQ 메모리의 용량을 초과하는 복수의 H-ARQ 프로세스를 위한 수신 노드의 H-ARQ 메모리를 동적으로 구성하는 방법.
12. 상기 수신 노드에 의해 복수의 H-ARQ 프로세스를 위한 H-ARQ 메모리가 확보되는 단계를 더 포함하는 실시예 11의 방법.
13. 수신 노드에 의해 H-ARQ 메모리 공유 기능이 송신 노드에 시그널링되는 단계를 더 포함하는 실시예 11 및 실시예 12 중 임의의 실시예의 방법.
14. 상기 수신 노드에 의해 상기 H-ARQ 메모리의 용량이 상기 송신 노드에 시그널링되는 단계를 더 포함하는 실시예 11 내지 실시예 13 중 임의의 실시예의 방법.
15. 상기 송신 노드에 의해 상기 수신 노드의 H-ARQ 메모리가 동적으로 구성되는 단계를 더 포함하는 실시예 11 내지 실시예 14 중 임의의 실시예의 방법.
16. H-ARQ 메모리를 구성하기 위하여 상기 송신 노드에 의해 상기 수신 노드에 메모리 구성 지시가 시그널링되는 단계를 더 포함하는 실시예 11 내지 실시예 15 중 임의의 실시예의 방법.
17. 상기 메모리 구성 지시는 명령인 것인 실시예 16의 방법.
18. 상기 메모리 구성 지시는 권고인 것인 실시예 16의 방법.
19. H-ARQ 메모리가 H-ARQ 전송을 지원하기에 충분한지 수신 노드에 의해 판단되는 단계를 더 포함하는 실시예 11 내지 실시예 18 중 임의의 실시예의 방법.
20. 실패한 H-ARQ 전송에 대한 부정 수신 응답(NACK)이 상기 수신 노드에 의해 상기 송신 노드에 시그널링되는 단계를 더 포함하는 실시예 11 내지 실시예 19 중 임의의 실시예의 방법.
21. 실패한 H-ARQ 전송에 대한 긍정 수신 응답(ACK)이 상기 수신 노드에 의해 상기 송신 노드에 시그널링되는 단계를 더 포함하는 실시예 11 내지 실시예 19 중 임의의 실시예의 방법.
22. 상기 ACK는 상기 수신 노드가 H-ARQ 전송을 수신하였다고 거짓으로 표시하는 것인 실시예 21의 방법.
23. 상기 ACK는 H-ARQ 메모리가 충분하지 않을 때 H-ARQ의 재전송을 방지하 는 것인 실시예 21 및 실시예 22 중 임의의 실시예의 방법.
24. 상기 수신 노드에 의해 H-ARQ 전송을 지원하기에 충분한 H-ARQ 메모리가 이용 가능해질 때까지 대기하는 단계를 더 포함하는 실시예 11 내지 실시예 19 중 임의의 실시예의 방법.
25. H-ARQ 전송 실패 이유를 나타내는 정보가 상기 수신 노드에 의해 시그널링되는 단계를 더 포함하는 실시예 11 내지 실시예 24 중 임의의 실시예의 방법.
26. 다운링크 H-ARQ 전송에 관하여 상기 수신 노드는 무선 송수신 유닛(WTRU)이고, 상기 송신 노드는 노드-B인 것인 실시예 11 내지 실시예 25 중 임의의 실시예의 방법.
27. 업링크 H-ARQ 전송에 관하여 상기 수신 노드는 노드-B이고, 상기 송신 노드는 무선 송수신 유닛(WTRU)인 것인 실시예 11 내지 실시예 25 중 임의의 실시예의 방법.
28. 복수의 H-ARQ 프로세스를 위한 상기 수신 노드의 H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
29. 상기 시스템은 수신 노드를 포함하는 것인 실시예 28의 시스템.
30. 상기 시스템은 송신 노드를 포함하는 것인 실시예 28 및 실시예 29 중 임의의 실시예의 시스템.
31. 상기 수신 노드는 복수의 H-ARQ 프로세스를 위한 H-ARQ 메모리를 확보하도록 구성되는 것인 실시예 28 내지 실시예 30 중 임의의 실시예의 시스템.
32. 상기 수신 노드는 H-ARQ 메모리 공유 기능을 상기 송신 노드에 시그널링 하도록 구성되는 것인 실시예 28 내지 실시예 31 중 임의의 실시예의 시스템.
33. 상기 수신 노드는 상기 H-ARQ 메모리의 용량을 상기 송신 노드에 시그널링하도록 구성되는 것인 실시예 28 내지 실시예 32 중 임의의 실시예의 시스템.
34. 상기 송신 노드는 상기 H-ARQ 메모리를 동적으로 구성하도록 구성되는 것인 실시예 28 내지 실시예 33 중 임의의 실시예의 시스템.
35. 상기 송신 노드는 H-ARQ 메모리를 구성하기 위하여 메모리 구성 지시를 상기 수신 노드에 시그널링하도록 구성되는 것인 실시예 28 내지 실시예 34 중 임의의 실시예의 시스템.
36. 상기 메모리 구성 지시는 명령인 것인 실시예 35의 시스템.
37. 상기 메모리 구성 지시는 권고인 것인 실시예 35의 시스템.
38. 상기 수신 노드는 H-ARQ 전송을 지원하기 위한 H-ARQ 메모리가 충분한지를 판단하도록 구성되는 것인 실시예 28 내지 실시예 37 중 임의의 실시예의 시스템.
39. 상기 수신 노드는 실패한 H-ARQ 전송에 대한 부정 수신 응답(NACK)을 상기 송신 노드에 시그널링하도록 구성되는 것인 실시예 28 내지 실시예 38 중 임의의 실시예의 시스템.
40. 상기 수신 노드는 실패한 H-ARQ 전송에 대한 긍정 수신 응답(ACK)을 상기 송신 노드에 시그널링하도록 구성되는 것인 실시예 28 내지 실시예 39 중 임의의 실시예의 시스템.
41. 상기 ACK는 상기 구신 노드가 H-ARQ 전송을 수신하였다고 거짓으로 나타 내는 것인 실시예 40의 시스템.
42. 상기 ACK는 H-ARQ 메모리가 충분하지 않을 때 H-ARQ 재전송을 방지하는 것인 실시예 40 및 실시예 41 중 임의의 실시예의 시스템.
43. 상기 수신 노드는 충분한 H-ARQ 메모리가 이용 가능해질 때까지 대기하도록 구성되는 것인 실시예 28 내지 실시예 42 중 임의의 실시예의 시스템.
44. 상기 수신 노드는 H-ARQ 전송 실패 이유를 나타내는 정보를 시그널링하도록 구성되는 것인 실시예 28 내지 실시예 43 중 임의의 실시예의 시스템.
45. 다운링크 H-ARQ 전송에 관하여 상기 수신 노드는 무선 송수신 유닛(WTRU)이고, 상기 송신 노드는 노드-B인 것인 실시예 28 내지 실시예 44 중 임의의 실시예의 시스템.
46. 업링크 H-ARQ 전송에 관하여 상기 수신 노드는 노드-B이고, 상기 송신 노드는 무선 송수신 유닛(WTRU)인 것인 실시예 28 내지 실시예 45 중 임의의 실시예의 시스템.
본 발명에 대한 더욱 상세한 이해는 예로서 주어진 바람직한 실시예의 후속 설명으로부터 첨부한 도면과 함께 이해될 수 있다.
도 1은 본 발명에 따라 구성된 무선 통신 시스템의 블럭도이다.
도 2는 도 1의 시스템에 의해 구현되는 동적으로 구성된 H-ARQ 메모리 할당 프로세스의 흐름도이다.
도 3은 한 세트의 H-ARQ 프로세스를 위한 메모리의 총 요구량이 수신 노드의 H-ARQ 메모리의 용량을 초과할 때, 도 1의 시스템에 의해 구현되는 동적으로 구성된 H-ARQ 메모리 할당 프로세스의 흐름도이다.

Claims (35)

  1. 복수의 하이브리드 자동 반복 요청(H-ARQ) 프로세스 위한 수신 노드의 H-ARQ 메모리를 동적으로 구성하는 방법에 있어서,
    상기 수신 노드는 복수의 H-ARQ 프로세스를 위한 H-ARQ 메모리를 확보하는 단계;
    상기 수신 노드는, 상기 수신 노드가 상기 복수의 H-ARQ 프로세스 전반에서 상기 H-ARQ 메모리를 공유하는지를 나타내는 H-ARQ 메모리 공유 기능 및 상기 H-ARQ 메모리의 용량을 송신 노드에 시그널링하는 단계; 및
    상기 수신 노드는 상기 H-ARQ 메모리를 동적으로 구성하기 위하여 상기 시그널링된 H-ARQ 메모리 공유 기능 및 H-ARQ 메모리의 용량에 기초한 상기 송신 노드로부터의 메모리 구성 지시를 수신하는 단계
    를 포함하는 H-ARQ 메모리 동적 구성 방법.
  2. 제1항에 있어서, 다운링크 H-ARQ 전송에 관하여, 상기 수신 노드는 무선 송수신 유닛(WTRU)이고, 상기 송신 노드는 노드-B인 것인, H-ARQ 메모리 동적 구성 방법.
  3. 제1항에 있어서, 업링크 H-ARQ에 대하여, 상기 수신 노드는 노드-B이고, 상기 송신 노드는 무선 송수신 유닛(WTRU)인 것인, H-ARQ 메모리 동적 구성 방법.
  4. 제1항에 있어서, 상기 메모리 구성 지시는 명령인 것인, H-ARQ 메모리 동적 구성 방법.
  5. 제1항에 있어서, 상기 메모리 구성 지시는 권고인 것인, H-ARQ 메모리 동적 구성 방법.
  6. 수신 노드의 하이브리드 자동 반복 요청(H-ARQ) 메모리의 용량을 초과하는 복수의 H-ARQ 프로세스를 위한 H-ARQ 메모리를 동적으로 구성하는 방법에 있어서,
    상기 수신 노드는 복수의 H-ARQ 프로세스를 위한 H-ARQ 메모리를 확보하는 단계;
    상기 수신 노드는, 상기 수신 노드가 상기 복수의 H-ARQ 프로세스 전반에서 상기 H-ARQ 메모리를 공유하는지를 나타내는 H-ARQ 메모리 공유 기능 및 상기 H-ARQ 메모리의 용량을 송신 노드에 시그널링하는 단계;
    상기 수신 노드는 상기 H-ARQ 메모리를 동적으로 구성하기 위하여 상기 시그널링된 H-ARQ 메모리 공유 기능 및 H-ARQ 메모리의 용량에 기초한 상기 송신 노드로부터의 메모리 구성 지시를 수신하는 단계; 및
    상기 수신 노드는 상기 송신노드로부터 시그널링된 H-ARQ 전송을 지원하기 위한 H-ARQ 메모리가 충분한지를 판단하는 단계
    를 포함하는 H-ARQ 메모리 동적 구성 방법.
  7. 제6항에 있어서, 상기 수신 노드는 실패한 H-ARQ 전송에 대한 부정 수신 응답(NACK)을 상기 송신 노드에 시그널링하는 단계를 더 포함하는 H-ARQ 메모리 동적 구성 방법.
  8. 제6항에 있어서, 상기 수신 노드는 실패한 H-ARQ 전송에 대한 긍정 수신 응답(ACK)을 상기 송신 노드에 시그널링하는 단계를 더 포함하는 H-ARQ 메모리 동적 구성 방법.
  9. 제8항에 있어서, 상기 ACK는 H-ARQ 메모리가 충분하지 않을 때의 H-ARQ 재전송을 방지하기 위하여, 상기 수신 노드가 H-ARQ 전송을 수신하였다고 거짓으로 표시하는 것인, H-ARQ 메모리 동적 구성 방법.
  10. 제6항에 있어서, 상기 수신 노드는 H-ARQ 전송을 지원하기에 충분한 H-ARQ 메모리가 이용 가능해질 때까지 대기하는 단계를 더 포함하는 H-ARQ 메모리 동적 구성 방법.
  11. 제6항에 있어서, 상기 수신 노드는 H-ARQ 전송 실패 이유를 나타내는 정보를 시그널링하는 단계를 더 포함하는 H-ARQ 메모리 동적 구성 방법.
  12. 제6항에 있어서, 다운링크 H-ARQ 전송에 관하여, 상기 수신 노드는 무선 송수신 유닛(WTRU)이고, 상기 송신 노드는 노드-B인 것인, H-ARQ 메모리 동적 구성 방법.
  13. 제6항에 있어서, 업링크 H-ARQ 전송에 관하여, 상기 수신 노드는 노드-B이고, 상기 송신 노드는 무선 송수신 유닛(WTRU)인 것인, H-ARQ 메모리 동적 구성 방법.
  14. 제6항에 있어서, 상기 메모리 구성 지시는 명령인 것인, H-ARQ 메모리 동적 구성 방법.
  15. 제6항에 있어서, 상기 메모리 구성 지시는 권고인 것인, H-ARQ 메모리 동적 구성 방법.
  16. 하이브리드 자동 반복 요청(H-ARQ) 메모리를 동적으로 구성하기 위한 시스템에 있어서,
    수신 노드; 및
    송신 노드를 포함하고,
    상기 수신 노드는 복수의 H-ARQ 프로세스를 위한 H-ARQ 메모리를 확보하고, 상기 수신 노드가 상기 복수의 H-ARQ 프로세스 전반에서 상기 H-ARQ 메모리를 공유 하는지를 나타내는 H-ARQ 메모리의 공유 기능 및 상기 H-ARQ 메모리의 용량을 상기 송신 노드에 시그널링하도록 구성되고,
    상기 송신 노드는 상기 H-ARQ 메모리를 동적으로 구성하고, 상기 H-ARQ 메모리를 구성하기 위하여 상기 수신 노드로부터의 시그널링에 기초한 메모리 구성 지시를 상기 수신 노드에 시그널링하도록 구성되는 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  17. 제16항에 있어서, 상기 수신 노드는 상기 H-ARQ 메모리가 H-ARQ 전송을 지원하기에 충분한지를 판단하도록 구성되는 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  18. 제17항에 있어서, 상기 수신 노드는 실패한 H-ARQ 전송에 대한 부정 수신 응답(NACK)을 상기 송신 노드에 시그널링하도록 구성되는 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  19. 제17항에 있어서, 상기 수신 노드는 실패한 H-ARQ 전송에 대한 긍정 수신 응답(ACK)을 상기 송신 노드에 시그널링하도록 구성되는 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  20. 제19항에 있어서, 상기 ACK는 H-ARQ 메모리가 충분하지 않을 때의 H-ARQ 재 전송을 방지하기 위하여, 상기 수신 노드가 H-ARQ 전송을 수신하였다고 거짓으로 표시하는 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  21. 제17항에 있어서, 상기 수신 노드는 충분한 H-ARQ 메모리가 이용 가능해질 때까지 대기하는 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  22. 제17항에 있어서, 상기 수신 노드는 H-ARQ 전송 실패 이유를 나타내는 정보를 시그널링하는 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  23. 제16항에 있어서, 다운링크 H-ARQ 전송에 관하여, 상기 수신 노드는 무선 송수신 유닛(WTRU)이고, 상기 송신 노드는 노드-B인 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  24. 제16항에 있어서, 업링크 H-ARQ에 대하여, 상기 수신 노드는 노드-B이고, 상기 송신 노드는 무선 송수신 유닛(WTRU)인 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  25. 제16항에 있어서, 상기 메모리 구성 지시는 명령인 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  26. 제16항에 있어서, 상기 메모리 구성 지시는 권고인 것인, H-ARQ 메모리를 동적으로 구성하기 위한 시스템.
  27. 무선 송수신 유닛(WTRU)에 있어서,
    하이브리드 자동 반복 요청(H-ARQ) 메모리 공유 기능 및 H-ARQ 메모리의 용량을 노드-B에 전송하도록 구성된 송신기;
    상기 전송된 H-ARQ 메모리 공유 기능 및 H-ARQ 메모리의 용량에 기초한 상기 노드-B로부터의 메모리 구성 지시를 수신하도록 구성된 수신기;
    복수의 H-ARQ 프로세스를 저장하도록 구성된 H-ARQ 메모리; 및
    상기 노드-B로부터 수신된 상기 메모리 구성 지시에 기초하여 상기 H-ARQ 메모리의 할당을 동적으로 구성하도록 구성된 프로세서
    를 포함하는 무선 송수신 유닛.
  28. 제27항에 있어서, 상기 메모리 구성 지시는 명령인 것인, 무선 송수신 유닛.
  29. 제27항에 있어서, 상기 프로세서는 상기 노드-B로부터 시그널링된 H-ARQ 전송을 지원하기 위한 H-ARQ 메모리가 충분한지를 판단하도록 더 구성되는 것인, 무선 송수신 유닛.
  30. 제29항에 있어서, 상기 송신기는 실패한 H-ARQ 전송에 대한 부정 수신 응 답(NACK)을 상기 노드-B에 전송하도록 더 구성되는 것인, 무선 송수신 유닛.
  31. 제29항에 있어서, 상기 송신기는 실패한 H-ARQ 전송에 대한 긍정 수신 응답(ACK)을 상기 노드-B에 전송하도록 더 구성되는 것인, 무선 송수신 유닛.
  32. 제31항에 있어서, 상기 ACK는 상기 H-ARQ 메모리가 충분하지 않을 때 H-ARQ 재전송을 방지하기 위하여 상기 수신 노드가 상기 H-ARQ 전송을 수신하였다는 것을 거짓으로 나타내는 것인, 무선 송수신 유닛.
  33. 제29항에 있어서, 상기 송신기는 H-ARQ 전송 실패 이유를 나타내는 정보를 상기 노드-B에 전송하도록 더 구성되는 것인, 무선 송수신 유닛.
  34. 무선 송수신 유닛에 있어서,
    노드-B로부터 하이브리드 자동 반복 요청(H-ARQ) 메모리 공유 기능 및 H-ARQ 메모리의 용량을 수신하도록 구성된 수신기;
    상기 노드-B의 H-ARQ 메모리의 할당을 구성하기 위하여 메모리 구성 지시를 상기 노드-B에 전송하도록 구성된 송신기;
    복수의 H-ARQ 프로세스를 저장하도록 구성된 H-ARQ 메모리; 및
    상기 노드-B로부터 수신된 상기 H-ARQ 메모리 공유 기능 및 H-ARQ 메모리의 용량에 기초하여, 상기 저장된 복수의 H-ARQ 프로세스를 관리하고 상기 노드-B의 상기 H-ARQ 메모리의 할당을 동적으로 구성하도록 구성된 프로세서
    를 포함하는 무선 송수신 유닛.
  35. 제34항에 있어서, 상기 메모리 구성 지시는 권고인 것인, 무선 송수신 유닛.
KR1020087021917A 2006-02-03 2007-02-01 하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치 KR20080086940A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US76484206P 2006-02-03 2006-02-03
US60/764,842 2006-02-03
US84314506P 2006-09-08 2006-09-08
US60/843,145 2006-09-08

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020087020872A Division KR101065428B1 (ko) 2006-02-03 2007-02-01 하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치

Publications (1)

Publication Number Publication Date
KR20080086940A true KR20080086940A (ko) 2008-09-26

Family

ID=38174490

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020087021917A KR20080086940A (ko) 2006-02-03 2007-02-01 하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치
KR1020087020872A KR101065428B1 (ko) 2006-02-03 2007-02-01 하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020087020872A KR101065428B1 (ko) 2006-02-03 2007-02-01 하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치

Country Status (12)

Country Link
US (1) US8160049B2 (ko)
EP (2) EP2381609A3 (ko)
JP (1) JP4786721B2 (ko)
KR (2) KR20080086940A (ko)
AR (1) AR059312A1 (ko)
AU (1) AU2007212604A1 (ko)
CA (1) CA2641336A1 (ko)
IL (1) IL193186A (ko)
MX (1) MX2008009892A (ko)
RU (1) RU2008135685A (ko)
TW (1) TW200733632A (ko)
WO (1) WO2007092257A1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9160496B2 (en) 2007-06-29 2015-10-13 Qualcomm Incorporated Methods and apparatus for H-ARQ process memory management
JP5355680B2 (ja) * 2008-03-18 2013-11-27 テレフオンアクチーボラゲット エル エム エリクソン(パブル) 無線通信システムにおける方法及び装置
US8347163B2 (en) * 2008-08-08 2013-01-01 Industrial Technology Research Institute System and method for data transmission
WO2010120808A1 (en) * 2009-04-13 2010-10-21 Research In Motion Limited System and method for semi-synchronous hybrid automatic repeat request
US8473802B2 (en) * 2009-06-30 2013-06-25 Samsung Electronics Co., Ltd. Technique for advanced ARQ buffer management in wireless communication system
CN103503356A (zh) * 2011-01-07 2014-01-08 联发科技股份有限公司 装置和优化混合自动请求重传缓冲的方法
US8891466B2 (en) * 2011-04-29 2014-11-18 Acer Incorporated Method of handling soft buffer for carrier aggregation and related communication device
US8356050B1 (en) * 2011-11-21 2013-01-15 Yahoo! Inc. Method or system for spilling in query environments
CN103384192A (zh) * 2012-05-02 2013-11-06 北京三星通信技术研究有限公司 动态tdd系统中保持上行harq进程的传输连续性的方法
GB2507529A (en) * 2012-11-02 2014-05-07 Sony Corp Telecommunications apparatus and methods
WO2018128568A1 (en) 2017-01-05 2018-07-12 Telefonaktiebolaget Lm Ericsson (Publ) Adaptive multiple harq entity design
WO2020085886A1 (en) 2018-10-26 2020-04-30 Samsung Electronics Co., Ltd. Method and system for dynamic memory management in a user equipment (ue)
US11916676B2 (en) 2019-07-01 2024-02-27 Qualcomm Incorporated Memory management for hybrid automatic repeat request (HARQ) in a wireless local area network (WLAN)

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6557134B2 (en) * 1997-09-30 2003-04-29 Glenayre Electronics, Inc. ARQ method for wireless communication
US6801512B1 (en) * 2000-03-23 2004-10-05 Motorola, Inc. Method and apparatus for providing a distributed architecture digital wireless communication system
DE60038198T2 (de) * 2000-05-17 2009-03-26 Matsushita Electric Industrial Co., Ltd., Kadoma-shi Hybrides ARQ-System mit Daten- und Kontrollkanal für Datenpaketübertragung
DE10026927B4 (de) * 2000-05-30 2006-07-13 Siemens Ag Verfahren zur Übertragung von Datenpaketen in einem Kommunikationssystem zwischen einem Sender und einem Empfänger sowie entsprechender Sender und Empfänger
US6700867B2 (en) * 2001-12-20 2004-03-02 Motorola, Inc. Method and system for reduced memory hybrid automatic repeat request
EP1341336B1 (en) * 2002-02-14 2005-07-13 Matsushita Electric Industrial Co., Ltd. Method for controlling the data rate of transmitting data packets in a wireless communications system, receiver and transmitter therefor
US8078808B2 (en) * 2002-04-29 2011-12-13 Infineon Technologies Ag Method and device for managing a memory for buffer-storing data blocks in ARQ transmission systems
KR100876765B1 (ko) * 2002-05-10 2009-01-07 삼성전자주식회사 이동 통신 시스템에서 데이터 재전송 장치 및 방법
AU2003259050A1 (en) * 2002-08-09 2004-02-25 Interdigital Technology Corporation Efficient memory allocation in a wireless transmit/receiver unit
DE60217097T2 (de) * 2002-08-13 2007-05-10 Matsushita Electric Industrial Co., Ltd., Kadoma Hybrides automatisches Wiederholungsaufforderungsprotokoll
FI115099B (fi) 2002-09-16 2005-02-28 Digita Oy IP-lähetyksen katkeamattoman vastaanoton varmistaminen liikkuvassa vastaanotossa
US7103729B2 (en) * 2002-12-26 2006-09-05 Intel Corporation Method and apparatus of memory management
US7155655B2 (en) * 2003-07-22 2006-12-26 Telefonaktiebolaget Lm Ericsson (Publ) Adaptive hybrid ARQ algorithms
WO2005029789A1 (en) * 2003-09-19 2005-03-31 Philips Intellectual Property & Standards Gmbh Data flow control in a communication system
EP3515131B1 (en) * 2004-06-09 2023-12-27 Samsung Electronics Co., Ltd. Method and apparatus for data transmission in a mobile telecommunication system supporting enhanced uplink service
US7710911B2 (en) * 2004-06-10 2010-05-04 Interdigital Technology Corporation Method and apparatus for dynamically allocating H-ARQ processes
FI20045364A0 (fi) * 2004-09-29 2004-09-29 Nokia Corp Muistinhallinta matkaviestinverkossa
KR100757964B1 (ko) * 2004-11-03 2007-09-11 삼성전자주식회사 광대역 무선 접속 통신 시스템에서 하이브리드 자동 반복요구 버퍼 용량 정보 송수신 시스템 및 방법

Also Published As

Publication number Publication date
US8160049B2 (en) 2012-04-17
KR20080087906A (ko) 2008-10-01
IL193186A0 (en) 2009-02-11
MX2008009892A (es) 2008-10-17
EP2381609A3 (en) 2012-03-07
EP2016697A1 (en) 2009-01-21
WO2007092257A1 (en) 2007-08-16
TW200733632A (en) 2007-09-01
EP2381609A2 (en) 2011-10-26
JP4786721B2 (ja) 2011-10-05
KR101065428B1 (ko) 2011-09-19
US20070189206A1 (en) 2007-08-16
JP2009525698A (ja) 2009-07-09
AR059312A1 (es) 2008-03-26
IL193186A (en) 2012-08-30
AU2007212604A1 (en) 2007-08-16
CA2641336A1 (en) 2007-08-16
RU2008135685A (ru) 2010-03-10

Similar Documents

Publication Publication Date Title
KR101065428B1 (ko) 하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치
US10958385B2 (en) Method and system for supporting multiple hybrid automatic repeat request processes per transmission time interval
US9985768B2 (en) Method and apparatus for selecting multiple transport formats and transmitting multiple transport blocks simultaneously with multiple H-ARQ processes
KR101614994B1 (ko) 반지속적 및 동적 데이터 전송을 위해 harq 프로세스를 효율적으로 이용하기 위한 방법 및 장치
ES2747950T3 (es) Asignación dinámica de recursos, programación y señalización para un servicio de velocidad variable de datos en LTE
CA2689295C (en) Semi-persistent resource allocation method for uplink transmission in wireless packet data systems
JP2020507266A (ja) 部分再送のための方法
JP2008547333A (ja) マルチキャリア高速ダウンリンクパケットアクセスサービスを実現する装置、システム及び方法。
CN111586843B (zh) 被用于无线通信的用户设备、基站中的方法和装置
WO2012106975A1 (zh) 一种正确/错误应答消息的发送方法及实现终端
BRPI0706923A2 (pt) método e dispositivo para configurar de forma dinámica uma memória de requisição por meio de repetição automática hìbrida
CN101379751A (zh) 用于动态配置混合自动重复请求存储器的方法和设备

Legal Events

Date Code Title Description
A107 Divisional application of patent
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid