MX2008009892A - Metodo y aparato para configurar dinamicamente una memoria de solicitud repetida automatica hibrida. - Google Patents

Metodo y aparato para configurar dinamicamente una memoria de solicitud repetida automatica hibrida.

Info

Publication number
MX2008009892A
MX2008009892A MX2008009892A MX2008009892A MX2008009892A MX 2008009892 A MX2008009892 A MX 2008009892A MX 2008009892 A MX2008009892 A MX 2008009892A MX 2008009892 A MX2008009892 A MX 2008009892A MX 2008009892 A MX2008009892 A MX 2008009892A
Authority
MX
Mexico
Prior art keywords
arq
memory
node
transmitting
receiving node
Prior art date
Application number
MX2008009892A
Other languages
English (en)
Inventor
Stephen E Terry
Guodong Zhang
Arty Chandra
Mohammed Sammour
John S Chen
Original Assignee
Interdigital Tech Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Interdigital Tech Corp filed Critical Interdigital Tech Corp
Publication of MX2008009892A publication Critical patent/MX2008009892A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1829Arrangements specially adapted for the receiver end
    • H04L1/1835Buffer management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1812Hybrid protocols; Hybrid automatic repeat request [HARQ]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1822Automatic repetition systems, e.g. Van Duuren systems involving configuration of automatic repeat request [ARQ] with parallel processes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L2001/0092Error control systems characterised by the topology of the transmission link
    • H04L2001/0096Channel splitting in point-to-point links

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Communication Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Se describe un método y aparato para configurar dinámicamente una memoria para un procedimiento de solicitud repetida automática híbrida (H-ARQ) en un nodo receptor para permitir una configuración de memoria H-ARQ más flexible y mejorar el funcionamiento de los procedimientos H-ARQ. Una memoria H-ARQ en el nodo receptor se reserva para una pluralidad de procedimientos H-ARQ. Un nodo transmisor configura dinámicamente la memoria H-ARQ en el nodo receptor para cada transmisión H-ARQ de manera que el requerimiento de memoria para una pluralidad de procedimientos H-ARQ excede la capacidad de memoria H-ARQ. Si existe memoria H-ARQ insuficiente y disponible para soportar transmisiones H-ARQ, únicamente se puede activar a la vez un subconjunto de la pluralidad de procedimientos H-ARQ. Cuando existe una memoria H-ARQ insuficiente para procedimiento de transmisiones H-ARQ se puede transmitir a un nodo transmisor un reconocimiento negativo (NACK), un reconocimiento (ACK), nada y/o información que indique la razón para una transmisión fallida.

Description

METODO Y APARATO PARA CONFIGURAR DINAMICAMENTE UNA MEMORIA DE SOLICITUD REPETIDA AUTOMATICA HIBRIDA CAMPO DE LA INVENCION La presente invención se relaciona con un sistema de comunicación inalámbrico que incluye un nodo transmisor y un nodo receptor. Más particularmente, la presente invención se relaciona con un método para configurar dinámicamente una .memoria para un proceso de solicitud repetida automática híbrida (H-ARQ) en un nodo receptor para permitir una configuración de memoria más flexible y para mejorar el funcionamiento de los procesos H-ARQ.
ANTECEDENTES Se está investigando en el proyecto de sociedad de tercera generación (3GPP) métodos para mejorar velocidades de datos y en funcionamiento de sistemas de comunicación inalámbricos utilizando procesos H-ARQ. Se utiliza el esquema H-ARQ para generar transmisiones y retransmisiones con baja latencia. H-ARQ es una variación de un método de control de error de solicitud repetido automático (ARQ) el cual proporciona un mejor funcionamiento que un método ARQ común a costa de complejidad de implementación aumentada. Se puede utilizar H-ARQ en retransmisión en detener y esperar o en retransmisión repetida selectiva. La retransmisión de detener y esperar es más sencilla de usar. No obstante, la espera por un reconocimiento del receptor de una señal reduce la eficacia. Por lo tanto se utilizan procesos múltiples H-ARQ detención y espera en paralelo para superar el retraso de viaje redondo de reconocimiento positivo (ACK) /reconocimiento negativo (NACK) debido a este mecanismo. Además, los procesos H-ARQ múltiples permiten que se envíe de inmediato tráfico de alta prioridad utilizando un proceso H-ARQ nuevo, en vez de estar detenidos detrás de paquetes en transmisión utilizando un proceso H-ARQ existente. Por ejemplo, cuando un proceso H-ARQ espera por un ACK, se puede utilizar otro proceso H-ARQ para enviar más datos . En el protocolo 3GPP, el envío de mensajes configura el comportamiento H-ARQ, que incluye la disponibilidad de memoria H-ARQ. De manera más específica, la técnica anterior permite que los mensajes de protocolo configuren un proceso H-ARQ con un tamaño de memoria intermedia y que intercambian el tamaño de memoria intermedia con un dispositivo igual de comunicación tal como una TRU o un nodo-B. En la técnica anterior, cada proceso H-ARQ se configura con un límite de memoria H-ARQ particular. Esta configuración presenta dos limitaciones e ineficiencias . En primer lugar, ciertas portadoras de radio se pueden beneficiar de más procesos H-ARQ, cada una con requerimientos de memoria pequeños. En segundo lugar, se puede beneficiar una aplicación de menos procesos de H-ARQ con límites de memoria intermedia más grandes cuando la aplicación tiene requerimientos de memoria grandes pero puede generar un número aumentado de retransmisiones H-ARQ debido a que la aplicación no tiene requerimientos de retraso rigurosos . Un reto en implementar el mecanismo H-ARQ es el requerimiento de memoria receptora para almacenamiento intermedio de decisiones de descodificación variables o suaves en la memoria H-ARQ necesaria para implementar esquemas de redundancia en aumento. Dos de las mejoras deseadas de la evolución a largo plazo (LTE) del acceso múltiple de división de código de banda ancha (WCDMA) para sistemas de telecomunicación móvil universal (UMTS) es velocidades de datos mayores así como un manejo mejorado de diferentes aplicaciones, particularmente con diferentes requerimientos de calidad de servicio (QoS) . LTE también se denomina como acceso de radio terrestre universal evolucionado (E-UTRA) . Para proporcionar estas mejoras deseadas, los grupos de trabajo LTE se discute un marco flexible y formatos de intervalo de tiempo de transmisión (TTI) . Adicionalmente, las aplicaciones insensibles de retraso particular son capaces de tolerar un mayor número de retransmisiones. Conforme aumentan los datos, la cantidad de memoria H-ARQ (es decir, memoria variable) necesaria para los procesos H-ARQ se vuelve un factor de costo considerable para un conjunto de chips de banda base. Por lo tanto las optimizaciones en la memoria H-ARQ son potencialmente un beneficio de diseño considerable. Desafortunadamente, el mecanismo actual de asignación de memoria H-ARQ es demasiado limitante para manejar estas consideraciones. Como resultado es necesario un mecanismo nuevo que permita una configuración de memoria H-ARQ más dinámica y flexible.
DESCRIPCION BREVE DE LA INVENCION La presente invención se relaciona con un método para configurar dinámicamente una memoria para procedimientos de solicitud repetida automática híbrida (H-. ARQ) en un nodo receptor para permitir una configuración de memoria H-ARQ más flexible y para mejorar el desempeño de los procesos H-ARQ. Una memoria H-ARQ en un nodo receptor se reserva dinámicamente para una pluralidad de procesos H-ARQ. Un nodo transmisor configura dinámicamente la memoria H-ARQ en el nodo receptor para cada transmisión H-ARQ nueva. Un nodo receptor señaliza un nodo transmisor durante el establecimiento de una portadora de radio utilizando transmisión H-ARQ. La señalización informa a un nodo de transmisión de la capacidad para compartir memoria H-ARQ a través de una pluralidad de procesos H-ARQ en un nodo receptor. La señalización informa a un nodo transmisor de la capacidad de una memoria H-ARQ en un nodo receptor. Una capacidad de memoria H-ARQ se basa en una velocidad máxima de datos y un requerimiento de calidad de servicio (QoS) de una portadora de radio. Un nodo transmisor puede configurar dinámicamente la memoria H-ARQ en un nodo receptor de manera que el requerimiento de memoria para una pluralidad de procesos H-ARQ en agregado exceda la capacidad de memoria H-ARQ del nodo receptor. Un nodo transmisor señala a un nodo receptor instruyendo al nodo receptor para que configure dinámicamente su memoria H-ARQ en consecuencia. Si existe memoria H-ARQ insuficiente disponible en el nodo receptor para soportar la transmisión H-ARQ, únicamente se pueden activar a la vez un subconjunto de una pluralidad de procesos H-ARQ. Cuando existe memoria insuficiente H-ARQ para procesar la transmisión H-ARQ recibida, un nodo receptor puede señalar una NACK (con o sin información adicional que indica la insuficiencia de la memoria H-ARQ) , un ACK, nada y/o información que indica la razón para que la transmisión fallida pueda ser transmitida a un nodo transmisor.
BREVE DESCRIPCION DE LOS DIBUJOS Se puede tener una compresión más detallada de la invención a partir de la siguiente descripción de una modalidad preferida que se proporciona a modo de ejemplo y que debe entenderse junto con las figuras 1 a 3 anexas, en las que : la figuras 1 es un diagrama de bloques de un sistema de comunicación inalámbrica configurado de acuerdo con la presente invención; la figura 2 es un diagrama de flujo de un proceso de asignación de memoria H-ARQ configurado dinámicamente incrementado por el sistema de la figura 1; y la figura 3 es un diagrama de flujo de un proceso de configuración de memoria H-ARQ configurado dinámicamente implementado por el sistema de la figura 1 cuando el requerimiento de memoria agregada para un conjunto de procesos H-ARQ excede la capacidad de memoria H-ARQ en el nodo receptor.
DESCRIPCION DETALLADA DE LAS MODALIDADES PREFERIDAS En lo siguiente, la terminología "unidad transmisora/receptora inalámbrica ( TRU) " incluye pero no se limita a un equipo de usuario (UE) , una estación móvil, una unidad de suscriptor fija o móvil, un localizador o cualquier otro tipo de dispositivo capaz de operar en un ambiente inalámbrico. Cuando se hace referencia en lo siguiente, la terminología "estación de base" incluye pero no se limita a un nodo-B, un controlador de sitio, un punto de acceso (AP) o cualquier otro tipo de dispositivo de interconexión capaz de operar en un ambiente inalámbrico . Las características de la presente invención se pueden incorporar en un circuito integrado (IC) o se pueden configurar en un circuito que comprende una multitud de componentes de interconexión. La figura 1 es un diagrama de bloques de un sistema 100 de comunicación inalámbrico configurado de acuerdo con la presente invención. El sistema 100 incluye un nodo 102 receptor y un nodo 104 transmisor configurado para transmisiones H-ARQ. El nodo 102 receptor y el nodo 104 transmisor se comunican vía señalización explícita o señalización implícita utilizando parámetros existentes. Con respecto a las transmisiones H-ARQ de enlace descendente, el nodo 102 receptor puede ser una WTRU y el nodo 104 transmisor puede ser un nodo-B. Con respecto a las transmisiones H-ARQ de enlace ascendente, el nodo 102 receptor puede ser un nodo-B y el nodo transmisor puede ser una WTRU. Como se muestra en la figura 1, el nodo 102 receptor incluye un procesador 110, una memoria 114 H-ARQ, un receptor 116 y un transmisor 118. El procesador 110 está configurado para configurar dinámicamente la asignación de la memoria 114 H-ARQ de acuerdo con las señales recibidas desde el nodo 134 transmisor. El procesador 110 está configurado para controlar una pluralidad de procesos 112 H-ARQ. En una modalidad alternativa, el procesador 110 se puede configurar para configurar dinámicamente la asignación de la memoria 114 H-ARQ sin recibir señal alguna del nodo 104 transmisor. El procesador 110 determina una configuración de la memoria 114 H-ARQ por si misma y señala la configuración de memoria 114 H-ARQ determinada al nodo 104 transmisor vía el transmisor 118. La memoria 114 H-ARQ se reserva para una pluralidad de procesos 112 H-ARQ receptores. La memoria 114 H-ARQ se puede denominar como una memoria variable o suave. Preferiblemente, la memoria 114 H-ARQ se comparte de manera dinámica a través de una pluralidad de procesos 112 H-ARQ. La memoria 114 H-ARQ se asigna dinámicamente entre los procesos 112 H-ARQ. Cuando el requerimiento de memoria variable agregada para la pluralidad de procesos 112 H-ARQ excede la capacidad de la memoria 114 H-ARQ, solo algunos subconjuntos de la pluralidad de procesos 112 H-ARQ pueden estar activos en un momento dado. Además, la cantidad de memoria 114 H-ARQ configurada puede depender de la velocidad máxima de datos y/o los requerimientos QoS de la portadora de radio o del flujo MAC. El receptor 116 del nodo 102 receptor se configura para recibir señales desde el nodo 104 transmisor que instruyen al nodo 102 receptor para configurar su memoria 114 H-ARQ en consecuencia. El transmisor 118 del nodo 112 receptor se configura para señalar una capacidad de compartir de memoria H-ARQ y/o la capacidad de la memoria 114 H-ARQ al nodo 104 transmisor. La capacidad de compartir de memoria H-ARQ indica si el nodo 102 receptor puede compartir su memoria 114 H-ARQ a través del proceso 112 H-ARQ. La señalización puede ser explícita o implícita, de acuerdo con los parámetros existentes . Aún con referencia en la figura 1, el nodo 104 transmisor incluye un proceso 120, una memoria 124 H-ARQ, un receptor 126 y un transmisor 128. El procesador 120 está configurado para configurar dinámicamente la memoria 114 H-ARQ en el nodo 102 receptor. Esta configuración de memoria incluye la división de la memoria H-ARQ a través de la pluralidad de proceso 112 H-ARQ. El procesador 120 en el nodo 104 transmisor está configurado para administrar y configurar la memoria 114 H-ARQ en el nodo 102 receptor. Durante el proceso de selección de formato de transporte (TF) , el procesador 120 se configura para medir la memoria 114 H-ARQ utilizada por las portadoras de radio o flujos MAC que son adquiridos en un intervalo de tiempo de transmisión (TTI) actual cuando se determina un tamaño de bloque de transporte (TB) y un esquema de modulación y codificación (MCS) . El proceso de selección (TF) también puede considerar los datos totales disponibles para transmitir, más allá del TTI actual y reservar capacidad en la memoria 114 H-ARQ para los TTI subsecuentes para permitir transmisión continua o casi continua durante el TTI para la transmisión TF seleccionada actualmente. El resultado es que el TB tiene un tamaño que coincide con los recursos de memoria 114 H-ARQ configurables dinámicamente. En consecuencia, la configuración dinámica de la memoria 114 H-ARQ en el nodo 102 receptor mejora el desempeño del proceso 112 H-ARQ y las portadoras de radio y los flujos MAC mapeados hacia los procesos H-ARQ. El procesador 120 también se configura para procesar una pluralidad de procesos 122 H-ARQ de transmisión. El transmisor 128 del nodo 104 transmisor se configura para señalizar una instrucción de configuración de memoria H-ARQ o recomendación al nodo 102 receptor. Como un ejemplo con respecto a las transmisiones de enlace descendente, el transmisor envía una instrucción que debe recibir el nodo 102 receptor. Como un ejemplo, con respecto a las transmisiones de enlace ascendente, el transmisor envía una recomendación que pueda seguir el nodo 102 receptor. El transmisor 128 señala al nodo 102 receptor vía señalización explícita o implícita utilizando parámetros existentes. Se puede utilizar un indicador de combinación de formato de transporte (TFCI) , un indicador de recurso de formato de transporte (TFRI) u otra señalización asociada a la transmisión para señalar de manera implícita el requerimiento de memoria H-ARQ para cada proceso H-ARQ al nodo 102 receptor. Además se puede utilizar la identidad de proceso H-ARQ (ID) para identificar de manera implícita el requerimiento de memoria H-ARQ para un proceso 112 H-ARQ. Esta información se puede utilizar para señalizar implícitamente la configuración de memoria 114 H-ARQ al nodo 102 receptor. De manera alternativa, el transmisor 128 puede señalizar de manera explícita la cantidad de memoria 124 H-ARQ en el nodo 104 transmisor que se ha asignado al nodo 102 receptor. Con estos mecanismos se puede coordinar la división de memoria de proceso H-ARQ entre el transmisor y el receptor cada vez que se inicia una transmisión de proceso H-ARQ nueva. Otro método de identificación implícita del requerimiento de memoria H-ARQ es cuando el programador identifica un TF específico de subconjunto de los TF permitidos que se puede utilizar por el transmisor. Esto es, la memoria 114 H-ARQ receptora se divide en base en la información de programación.
La figura 2 es un diagrama de flujo de un proceso 200 de asignación de memoria H-ARQ configurado dinámicamente implementado por el sistema 100 de la figura 1. En la etapa 202, el nodo 102 receptor reserva una memoria 114 H-ARQ para una pluralidad de procesos 112 H-ARQ. En la etapa 204, el nodo 102 receptor señala una capacidad de compartir la memoria H-ARQ y/o la capacidad de la memoria 114 H-ARQ al nodo 104 transmisor. Nótese que la etapa 204 únicamente puede ser necesaria cuando el receptor es una TRU. La señalización indica al nodo 104 transmisor si el nodo 102 receptor es capaz de compartir la memoria 114 H-ARQ a través de la pluralidad de procesos 112 H-ARQ. La señalización también puede indicar la capacidad de la memoria 114 H-ARQ en el nodo 102 receptor. La señalización puede ser explícita o implícita, de acuerdo con los parámetros existentes . En la etapa 206, el nodo 104 transmisor configura (divide) dinámicamente la memoria 114 H-ARQ en el nodo 102 receptor para los procesos 112 H-ARQ para mejorar el funcionamiento de los procesos 112 H-ARQ. En la etapa 208, el nodo 104 transmisor señala una instrucción o recomendación de configuración de memoria H-ARQ potencialmente en cada transmisión H-ARQ nueva al nodo 102 receptor. La señalización para división de memoria H-ARQ puede ser explícita o implícita. Preferiblemente, el nodo transmisor utiliza señalización de capa física rápida para configurar y reconfigurar las divisiones de memoria suave entre los procesos 112 H-ARQ en la memoria 114 H-ARQ. El nodo 104 de transmisión también puede utilizar la capa 2 MAC o la capa 3 de señalización de control de recursos de radio (RRC) para configurar y reconfigurar las divisiones de memoria variables entre los procesos 112 H-ARQ en la memoria 114 H-ARQ. Como una modalidad opcional, la asociación de los procesos 112 H-ARQ con portadoras de radio específicas se puede reconfigurar a través de señalización MAC o RRC. La señalización se solicita al establecimiento, liberación o reconfiguración de las portadoras de radio. En consecuencia, la memoria 114 H-ARQ en el nodo 102 receptor se configura dinámicamente para permitir el funcionamiento de los procesos 112 H-ARQ en cualquier momento potencial en que se inicia una transmisión de proceso H-ARQ nueva. Debe hacerse notar que después de las etapas 202 y 204, las etapas 206 y 208 pueden repetir cada que se inicie un TTI de una transmisión de proceso H-ARQ nueva. La figura 3 muestra un diagrama de flujo de un proceso 300 de asignación de memoria H-ARQ configurado dinámicamente implementado por el sistema 100 de la figura 1 cuando el requerimiento de memoria H-ARQ agregado para un conjunto de procesos 112 H-ARQ excede la memoria 114 H-ARQ en el nodo 102 receptor. En la etapa 302, el nodo 102 receptor reserva una memoria 114 H-ARQ para una pluralidad de procesos 112 H-ARQ. La capacidad de memoria 114 H-ARQ se puede cambiar por el nodo 102 receptor. En la etapa 304, el nodo 102 receptor señala una capacidad de compartir la memoria H-ARQ y/o la capacidad de la memoria 114 H-ARQ al nodo 104 transmisor. La señalización indica al nodo 104 transmisor si el nodo 102 receptor es capaz de compartir la memoria 114 H-ARQ a través de la pluralidad de procesos 112 H-ARQ. La señalización también puede indicar la capacidad de la memoria 114 H-ARQ en el nodo 102 receptor. La señalización puede ser explícita o implícita, de acuerdo con los parámetros existentes. En la etapa 306, el nodo 104 transmisor configura dinámicamente la memoria 114 H-ARQ en el nodo 102 receptor de manera que el requerimiento de memoria agregada para la pluralidad de procesos 112 H-ARQ excede la capacidad de la memoria 114 H-ARQ. En la etapa 308, el nodo 104 transmisor señala una instrucción de configuración de memoria H-ARQ o recomendación potencialmente en cada transmisión H-ARQ nueva al nodo 102 receptor. En la etapa 310, el nodo 102 receptor determina si existe suficiente memoria 114 H-ARQ disponible para soportar una transmisión H-ARQ. Si existe memoria 114 H-ARQ insuficiente para soportar una transmisión H-ARQ y combina la variable de soporte, se pueden implementar una de las siguientes tres opciones 312, 314 y 316 para transmisiones H-ARQ fallidas. En la etapa 312 (opción 1) , el nodo 102 receptor señala un ACK al nodo 104 transmisor. El NACK informa al nodo 104 transmisor que la transmisión H-ARQ no se ha recibido correctamente. En la etapa 314 (opción 2) , el nodo 102 receptor señala un ACK al nodo 104 transmisor. El ACK indica falsamente que el nodo 102 receptor ha recibido una transmisión H-ARQ cuando el nodo 102 receptor no desea que el nodo 104 transmisor transmita la televisión H-ARQ. Este procedimiento existe para evitar la retransmisión de H-ARQ cuando existe insuficiente memoria 114 H-ARQ disponible. Este escenario supone que no es posible para el nodo 102 receptor informar al nodo 104 transmisor que no hay disponible memoria 114 H-ARQ. Esto es benéfico en esquemas H-ARQ en donde las retransmisiones H-ARQ no son autodescodificables . Si existe un esquema H-ARQ separado para corregir errores de transmisión H-ARQ residuales, el esquema H-ARQ puede recuperar la transmisión. En la etapa 316 (opción 3), el nodo 102 receptor espera para que se encuentre disponible suficiente memoria 114 H-ARQ para soportar una transmisión H-ARQ. El nodo 102 receptor no señala nada de regreso al nodo 104 transmisor. En una modalidad alternativa, el nodo 102 receptor puede señalar información adicional que indique la razón para la falla para soportar la transmisión H-ARQ. Por ejemplo, la falla se puede deber a una disminución de la memoria 114 H-ARQ. Esta información adicional puede señalarse junto con la señalización ACK/NACK descrita antes. Además, la información adicional se puede señalar en lugar de la señalización ACK/NACK. Como un ejemplo informativo, supóngase que la memoria 114 H-ARQ en el nodo 102 receptor tiene una capacidad de un (1) Mb y soporta cuatro procesos H-ARQ configurados de manera idéntica. Este proceso 300 permite que se inicie un quinto proceso H-ARQ de manera que la memoria 114 H-ARQ no se garantiza que sea suficiente para el proceso 112 H-ARQ. La memoria 114 H-ARQ puede contener divisiones de memoria variables que se preconfiguran para soportar procesos 112 H-ARQ múltiples. La configuración dinámica del proceso 112 H-ARQ puede asegurar que no se exceda la capacidad de la memoria 114 H-ARQ. Las características de la presente invención se pueden incorporar en un circuito integrado (IC) o se pueden configurar en un circuito que comprende una multitud de componentes interconectados . Aunque las características y elementos de la presente invención se describen en las modalidades preferidas en combinaciones particulares, cada característica o elemento se puede utilizar solo sin las otras características o elementos de las modalidades preferidas o en diversas combinaciones con o sin otras características y elementos de la presente invención. Los métodos o los diagramas de flujo proporcionados por la presente invención se pueden implementar en un programa de computadora, software o firmware constituido de manera tangible en un medio de almacenamiento legible en computadora para ejecución por una computadora de propósito general o un procesador. Los ejemplos de medios de almacenamiento legibles en computadora pueden ser memoria de solo lectura (ROM) , memoria de acceso aleatorio (RAM) , un registro, memoria oculta (cache) , dispositivos de memoria de semiconductor, medios magnéticos tales como discos duros internos y discos separables, medios magneto-ópticos y medios ópticos tales como discos CD-ROM y discos versátiles digitales (DVD) . Los procesadores adecuados incluyen, a modo de ejemplo, un procesador de propósito general, un procesador de propósito especial, un procesador convencional, un procesador de señal digital (DSP) , una pluralidad de microprocesadores, uno o más microprocesadores asociados con un núcleo DSP, un controlador, un microcontrolador, circuitos integrados específicos de aplicación (ASIC) , circuitos de arreglos de compuerta programables por campo (FPGA) y otro tipo de circuito integrado (IC) y/o una máquina de estado. Un procesador, en asociación con software se puede utilizar para implementar un transceptor de radio frecuencia para uso en una unidad transmisora/receptora inalámbrica (WTRU) , equipo de usuario (UE) , terminal, estación de base, controlador de red de radio (RNC) o cualquier computadora hospedadora. La WTRU se puede utilizar junto con módulos, implementados en hardware y/o software tal como una cámara, un módulo de cámara de video, un videófono, un altavoz con teléfono, un dispositivo de vibración, un altavoz, un micrófono, un transceptor de televisión, un microteléfono de manos libres, un módulo BluetoothMR, una unidad de radio de frecuencia modulada (FM) , una unidad de pantalla de presentación de cristal líquido (LCD) , una unidad de presentación de diodo emisor de luz orgánico (OLED) , un reproductor de música digital, un reproductor de medios, un módulo de reproductor de juegos de video, un navegador de Internet y/o un modulo de red de área local inalámbrica (WLAN) .
MODALIDADES 1. Un método para configurar dinámicamente una memoria de solicitud repetida automática híbrida (H-ARQ) en un nodo receptor para una pluralidad de procesos H-ARQ. 2. El método de la modalidad 1, que comprende además reservar, por el nodo receptor, una memoria H-ARQ para una pluralidad de procesos H-ARQ. 3. Un método como en cualquiera de las modalidades 1-2, que comprende además, señalizar, por el nodo receptor o en una capacidad de compartir de memoria H-ARQ a un nodo transmisor. 4. Un método como en cualquiera de las modalidades 1-3 que comprende además señalizar, por el nodo receptor, una capacidad de la memoria H-ARQ a un nodo transmisor . 5. Un método como en cualquiera de las modalidades 1-4 que comprende además configurar dinámicamente por un nodo transmisor la memoria H-ARQ del nodo receptor . 6. Un método como en cualquiera de las modalidades 1-5 que comprende además señalizar, por el nodo transmisor, una indicación de configuración de memoria un nodo receptor para configurar la memoria H-ARQ. 7. El método de la modalidad 6, en donde la indicación de configuración de memoria es una instrucción. 8. El método de la modalidad 6, en donde la indicación de configuración de memoria es una recomendación. 9. Un método como en cualquiera de las modalidades 1-8, en donde el nodo receptor es una unidad transmisora/receptora inalámbrica ( TRU) y el nodo transmisor es un nodo-B con respecto a transmisiones H-ARQ de enlace descendente. 10. Un método como en cualquiera de las modalidades 1-8, en donde el nodo receptor es un nodo-B y el nodo transmisor es una unidad transmisora/receptora inalámbrica (WTRU) con respecto a la transmisión H-ARQ de enlace ascendente. 11. Un método para configurar dinámicamente una memoria de solicitud repetida automática híbrida (H-ARQ) en un nodo receptor para una pluralidad de procesos H-ARQ que exceden la capacidad de memoria H-ARQ en el nodo receptor. 12. El método de la modalidad 11, que comprende además, reservar por el nodo receptor, una memoria H-ARQ para una pluralidad de procesos H-ARQ. 13. Un método como en cualquiera de las modalidades 11-12 que comprende además señalizar, por el nodo receptor, de una capacidad de compartir la memoria H-ARQ a un nodo transmisor. 14. Un método como en cualquiera de las modalidades 11-13, que comprende además señalización, por el nodo receptor, de una capacidad de la memoria H-ARQ a un nodo transmisor. 15. Un método como en cualquiera de las modalidades 11-14 que comprende además configurar dinámicamente por un nodo transmisor la memoria H-ARQ del nodo receptor. 16. Un método como en cualquiera de las modalidades 11-15 que comprende además señalizar por el nodo transmisor, una indicación de configuración de memoria al nodo receptor para configurar la memoria H-ARQ. 17. El método de la modalidad 16, en donde la indicación de configuración de memoria es una instrucción. 18. El método de la modalidad 16, en donde la indicación de configuración de memoria es una recomendación . 19. Un método como en cualquiera de las modalidades 11-18 que comprende además determinar por el nodo receptor si existe suficiente memoria H-ARQ para soportar una transmisión H-ARQ. 20. Un método como en cualquiera de las modalidades 11-19 que comprende además señalizar un reconocimiento negativo (NACK) por el nodo receptor al nodo transmisor para una transmisión H-ARQ fallida. 21. Un método como en cualquiera de las modalidades 11-19 que comprende además señalizar un reconocimiento (ACK) por el nodo receptor al nodo transmisor para una transmisión H-ARQ fallida. 22. El método de la modalidad 21, en donde el ACK indica falsamente que el nodo receptor ha recibido la transmisión H-ARQ. 23. Un método como en cualquiera de las modalidades 21-22, en donde el ACK evita la retransmisión de H-ARQ cuando existe memoria H-ARQ insuficiente. 24. Un método como en cualquiera de las modalidades 11-19 que comprende además esperar por el nodo receptor memoria suficiente H-ARQ para volverse disponible para soportar una transmisión H-ARQ. 25. Un método como en cualquiera de las modalidades 11-24 que comprende además señalizar, por el nodo receptor, indicando la razón de una transmisión H-ARQ fallida. 26. Un método como en cualquiera de las modalidades 11-25, en donde el nodo receptor es una unidad transmisora/receptora inalámbrica (WTRU) y el nodo transmisor es un nodo-B con respecto a transmisiones H-ARQ de enlace descendente. 27. Un método como en cualquiera de las modalidades 11-25 en donde el nodo receptor es un nodo-B y el nodo transmisor es una unidad transmisora/receptora inalámbrica (WTRU) con respecto a una transmisión H-ARQ de enlace ascendente. 28. Un sistema para configurar dinámicamente una memoria de solicitud repetida automática híbrida (H-ARQ) en un nodo receptor para una pluralidad de procesos H-ARQ. 29. El sistema de la modalidad 28, en donde el sistema comprende un nodo receptor. 30. Un sistema como en cualquiera de las modalidades 28-29, en donde el sistema comprende un nodo transmisor . 31. Un sistema como en cualquiera de las modalidades 28-30, en donde el nodo receptor está configurado para reservar una memoria H-ARQ para una pluralidad de procesos H-ARQ. 32. Un sistema como en cualquiera de las modalidades 28-31, en donde el nodo receptor se configura para señalar una capacidad de compartir de memoria H-ARQ al nodo transmisor. 33. Un sistema como en cualquiera de las modalidades 28-32, en donde el nodo receptor se configura para señalar una capacidad de la memoria H-ARQ al nodo transmisor. 3 . Un sistema como en cualquiera de las modalidades 28-33, en donde el nodo transmisor está configurado para configurar dinámicamente la memoria H-ARQ. 35. Un sistema como en cualquiera de las modalidades 28-34, en donde el nodo transmisor está configurado para señalar una indicación de configuración de memoria al nodo receptor para configurar la memoria H-ARQ. 36. El sistema de la modalidad 35, en donde la indicación de configuración de memoria es una instrucción. 37. El sistema de la modalidad 35, en donde la indicación de configuración de memoria es una recomendación . 38. Un sistema como en cualquiera de las modalidades 28-37, en donde el nodo receptor está configurado para determinar si existe suficiente memoria H-ARQ para soportar una transmisión H-ARQ. 39. Un sistema como en cualquiera de las modalidades 28-38, en donde el nodo receptor está configurado para señalar un reconocimiento negativo (NACK) al nodo transmisor para una transmisión H-ARQ fallida. 40. Un sistema como en cualquiera de las modalidades 28-39, en donde el nodo receptor está configurado para señalar un reconocimiento (ACK) al nodo transmisor para una transmisión H-ARQ fallida. 41. El sistema de la modalidad 40, en donde el ACK indica falsamente que el nodo receptor ha recibido la transmisión H-ARQ. 42. Un sistema como en cualquiera de las modalidades 40-41, en donde ACK evita la retransmisión de H-ARQ cuando existe memoria H-ARQ insuficiente. 43. Un sistema como en cualquiera de las modalidades 28-42, en donde el nodo receptor está configurado para esperar para que se encuentre disponible memoria H-ARQ suficiente. 44. Un sistema como en cualquiera de las modalidades 28-43, en donde el nodo receptor está configurado para señalar información que indique la razón para una transmisión H-ARQ. fallida. 45. Un sistema como en cualquiera de las modalidades 28-44, en donde el nodo receptor es una unidad transmisora/receptora inalámbrica (WTRU) y el nodo transmisor es un nodo-B con respecto a transmisiones H-ARQ de enlace descendente. 46. Un sistema como en cualquiera de las modalidades 28-45, en donde el nodo receptor es un nodo-B y el nodo transmisor es una unidad transmisora/receptora inalámbrica (WTRU) con respecto a la transmisión de enlace ascendente H-ARQ.

Claims (35)

REIVI DICACIONES
1. Método para configurar dinámicamente una memoria de solicitud repetida automática híbrida (H-ARQ) en un nodo receptor para una pluralidad de procesos H-ARQ, el método comprende: el nodo receptor reserva una memoria H-ARQ para una pluralidad de procesos H-ARQ; el nodo receptor señaliza una capacidad de compartir de memoria H-ARQ indicando si el nodo receptor comparte la memoria H-ARQ a través de una pluralidad de procesos H-ARQ y una capacidad de memoria H-ARQ a un nodo transmisor; y el nodo receptor recibe una indicación de configuración de memoria del nodo transmisor en base en la capacidad de compartir de memoria H-ARQ señalizada y la capacidad de memoria H-ARQ para configurar dinámicamente la memoria H-ARQ.
2. Método como se describe en la reivindicación 1, en donde, con respecto a las transmisiones H-ARQ de enlace descendente, el nodo receptor es una unidad transmisora/receptora inalámbrica (WTRU) y el nodo transmisor es un nodo-B.
3. Método como se describe en la reivindicación 1, en donde, con respecto a las transmisiones H-ARQ de enlace ascendente, el nodo receptor es un nodo-B y el nodo transmisor es una unidad transmisora/receptora inalámbrica (WTRU) .
4. Método como se describe en la reivindicación 1, en donde la indicación de configuración de memoria es una instrucción.
5. Método como se describe en la reivindicación 1, en donde la indicación de configuración de memoria es una recomendación.
6. Método para configurar dinámicamente una memoria de solicitud repetida automática híbrida (H-ARQ) para una pluralidad de procedimientos H-ARQ que excede en la capacidad de memoria H-ARQ en un nodo receptor, el método comprende: el nodo receptor reserva una memoria H-ARQ para una pluralidad de procesos H-ARQ; el nodo receptor señaliza una capacidad de compartir de memoria H-ARQ indicando si el nodo receptor comparte la memoria H-ARQ a través de la pluralidad de procesos H-ARQ y una capacidad de memoria H-ARQ a un nodo transmisor; el nodo receptor recibe una indicación de configuración de memoria del nodo transmisor en base en la capacidad de compartir de memoria H-ARQ señalizada y la capacidad de memoria H-ARQ para configurar dinámicamente la memoria H-ARQ; y el nodo receptor determina si existe suficiente memoria H-ARQ para soportar una transmisión H-ARQ señalizada a partir del nodo transmisor .
7. Método como se describe en la reivindicación 6, que comprende además que el nodo receptor señalice un reconocimiento negativo (NACK) al nodo transmisor para una transmisión H-ARQ fallida.
8. Método como se describe en la reivindicación 6, que comprende además que el nodo receptor señalice un reconocimiento (ACK) al nodo transmisor para una transmisión H-ARQ fallida.
9. Método como se describe en la reivindicación 8, en donde el ACK indica falsamente que el nodo receptor ha . recibido una transmisión H-ARQ para evitar la retransmisión H-ARQ cuando existe memoria H-ARQ insuficiente .
10. Método como se describe en la reivindicación 6, que comprende además que el nodo receptor espere a que se encuentre disponible memoria H-ARQ suficiente para soportar una transmisión H-ARQ.
11. Método como se describe en la reivindicación 6, que comprende además que el nodo receptor señalice información indicando la razón de la transmisión H-ARQ fallida.
12. Método como se describe en la reivindicación 6, en donde, con respecto a transmisiones H-ARQ de enlace descendente, el nodo receptor es una unidad transmisora/receptora inalámbrica (WTRU) y el nodo transmisor es un nodo-B.
13. Método como se describe en la reivindicación 6, en donde, con respecto a las transmisiones H-ARQ de enlace ascendente, el nodo receptor es un nodo-B y el nodo transmisor es una unidad transmisora/receptora inalámbrica (WTRU) .
14. Método como se describe en la reivindicación 6, en donde la indicación de configuración de memoria es una instrucción.
15. Método como se describe en la reivindicación 6, en donde la indicación de configuración de memoria es una recomendación.
16. Sistema para configurar dinámicamente una memoria de solicitud repetida automática híbrida (H-ARQ) , el sistema comprende: un nodo receptor; y un nodo transmisor, en donde: el nodo receptor está configurado para reservar una memoria H-ARQ para una pluralidad de procesos H-ARQ y simular una capacidad de compartir de memoria H-ARQ indicando si el nodo receptor comparte la memoria H-ARQ a través de una pluralidad de procesos H-ARQ y una capacidad de memoria H-ARQ al nodo transmisor; y el nodo transmisor se configura para configurar dinámicamente la memoria H-ARQ y señalar una indicación de configuración de memoria en base en la señalización del nodo receptor al nodo receptor para configurar la memoria H-ARQ.
17. Sistema como se describe en la reivindicación 16, en donde el nodo receptor está configurado para determinar si existe suficiente memoria H-ARQ para soportar una transmisión H-ARQ.
18. Sistema como se describe en la reivindicación 17, en donde el nodo receptor está configurado para señalar un reconocimiento negativo (NACK) al nodo transmisor para una transmisión H-ARQ fallida.
19. Sistema como se describe en la reivindicación 17, en donde el nodo receptor está configurado para señalar un reconocimiento (ACK) al nodo transmisor para una transmisión H-ARQ fallida.
20. Sistema como se describe en la reivindicación 19, en donde el ACK indica falsamente que el nodo receptor ha recibido una transmisión H-ARQ para evitar la retransmisión H-ARQ cuando existe memoria H-ARQ insuficiente.
21. Sistema como se describe en la reivindicación 17, en donde el nodo receptor está configurado para esperar al que se encuentre disponible memoria H-ARQ suficiente.
22. Sistema como se describe en la reivindicación 17, en donde el nodo receptor está configurado para señalar información indicando la razón para una transmisión H-ARQ fallida.
23. Sistema como se describe en la reivindicación 16, en donde, con respecto a las transmisiones H-ARQ de enlace descendente, el nodo receptor es una unidad transmisora/receptora inalámbrica ( TRU) y el nodo transmisor es un nodo-B.
24. Sistema como se describe en la reivindicación 16, en donde, con respecto a las transmisiones H-ARQ de enlace ascendente, el nodo receptor es un nodo-B y el nodo transmisor es una unidad transmisora/receptora inalámbrica (WTRU).
25. Sistema como se describe en la reivindicación 16, en donde la indicación de configuración de memoria es una instrucción.
26. Sistema como se describe en la reivindicación 16, en donde la indicación de configuración de memoria es una recomendación.
27. Unidad transmisora/receptora inalámbrica (WTRU) la WTRU comprende: un transmisor configurado para transmitir una capacidad de compartir memoria de solicitud repetida automática híbrida (H-ARQ) y una capacidad de memoria H-ARQ a un nodo-B; un receptor configurado para recibir una indicación de configuración de memoria del nodo-B en base en la capacidad de compartir de memoria H-ARQ transmitida y capacidad de memoria H-ARQ; una memoria H-ARQ configurada para almacenar una pluralidad de procesos H-ARQ; y un procesador configurado para configurar dinámicamente la asignación de la memoria H-ARQ en base en la indicación de configuración de memoria recibida del nodo-B .
28. Unidad transmisora/receptora inalámbrica como se describe en la reivindicación 27, en donde la indicación de configuración de memoria es una instrucción.
29. Unidad transmisora/receptora inalámbrica como se describe en la reivindicación 27, en donde el procesador se configura adicionalmente para determinar si existe suficiente memoria H-ARQ para soportar una transmisión H-ARQ señalada a partir del nodo-B.
30. Unidad transmisora/receptora inalámbrica como se describe en la reivindicación 29, en donde el transmisor se configura adicionalmente para transmitir un reconocimiento negativo (NACK) al nodo-B para una transmisión H-ARQ fallida.
31. Unidad transmisora/receptora inalámbrica como se describe en la reivindicación 29, en donde el transmisor se configura adicionalmente para transmitir un reconocimiento (ACK) al nodo-B para una transmisión H-ARQ fallida.
32. Unidad transmisora/receptora inalámbrica como se describe en la reivindicación 31, en donde el ACK indica falsamente que el nodo receptor ha recibido la transmisión H-ARQ para evitar la retransmisión H-ARQ cuando existe memoria H-ARQ insuficiente.
33. Unidad transmisora/receptora inalámbrica como se describe en la reivindicación 29, en donde el transmisor se configura adicionalmente para transmitir información que indica la razón de la transmisión H-ARQ fallida al nodo-B.
34. Unidad transmisora/receptora inalámbrica (WTRU) , la WTRU comprende: un receptor configurado para recibir una capacidad de compartir memoria de solicitud repetida automática híbrida (H-ARQ) y una capacidad de memoria H-ARQ de un nodo-B; un transmisor configurado para transmitir una indicación de configuración de memoria al nodo-B para configurar la asignación de la memoria H-ARQ en el nodo-B; una memoria H-ARQ configurada para almacenar una pluralidad de procesos H-ARQ; y un procesador configurado para administrar la pluralidad de procesos H-ARQ almacenados y configurar dinámicamente la asignación de la memoria H-ARQ en el nodo-B en base en la capacidad de compartir memoria H-ARQ y la capacidad de memoria H-ARQ recibida del nodo-B.
35. La WTRU como se describe en la reivindicación 34, en donde la indicación de configuración de memoria es una recomendación.
MX2008009892A 2006-02-03 2007-02-01 Metodo y aparato para configurar dinamicamente una memoria de solicitud repetida automatica hibrida. MX2008009892A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US76484206P 2006-02-03 2006-02-03
US84314506P 2006-09-08 2006-09-08
PCT/US2007/002776 WO2007092257A1 (en) 2006-02-03 2007-02-01 Method and apparatus for dynamically configuring a hybrid automatic repeat request memory

Publications (1)

Publication Number Publication Date
MX2008009892A true MX2008009892A (es) 2008-10-17

Family

ID=38174490

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2008009892A MX2008009892A (es) 2006-02-03 2007-02-01 Metodo y aparato para configurar dinamicamente una memoria de solicitud repetida automatica hibrida.

Country Status (12)

Country Link
US (1) US8160049B2 (es)
EP (2) EP2381609A3 (es)
JP (1) JP4786721B2 (es)
KR (2) KR20080086940A (es)
AR (1) AR059312A1 (es)
AU (1) AU2007212604A1 (es)
CA (1) CA2641336A1 (es)
IL (1) IL193186A (es)
MX (1) MX2008009892A (es)
RU (1) RU2008135685A (es)
TW (1) TW200733632A (es)
WO (1) WO2007092257A1 (es)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9160496B2 (en) 2007-06-29 2015-10-13 Qualcomm Incorporated Methods and apparatus for H-ARQ process memory management

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009116916A1 (en) * 2008-03-18 2009-09-24 Telefonaktiebolaget L M Ericsson (Publ) Methods and arrangements in a wireless communications system
US8347163B2 (en) * 2008-08-08 2013-01-01 Industrial Technology Research Institute System and method for data transmission
WO2010120808A1 (en) * 2009-04-13 2010-10-21 Research In Motion Limited System and method for semi-synchronous hybrid automatic repeat request
US8473802B2 (en) * 2009-06-30 2013-06-25 Samsung Electronics Co., Ltd. Technique for advanced ARQ buffer management in wireless communication system
US20130272192A1 (en) * 2011-01-07 2013-10-17 Mediatek Inc. Apparatuses and Methods for Hybrid Automatic Repeat Request (HARQ) Buffering Optimization
US8891466B2 (en) * 2011-04-29 2014-11-18 Acer Incorporated Method of handling soft buffer for carrier aggregation and related communication device
US8356050B1 (en) * 2011-11-21 2013-01-15 Yahoo! Inc. Method or system for spilling in query environments
CN103384192A (zh) * 2012-05-02 2013-11-06 北京三星通信技术研究有限公司 动态tdd系统中保持上行harq进程的传输连续性的方法
GB2507529A (en) * 2012-11-02 2014-05-07 Sony Corp Telecommunications apparatus and methods
CN110168982B (zh) * 2017-01-05 2022-03-18 瑞典爱立信有限公司 用于自适应多harq实体设计的系统和方法
WO2020085886A1 (en) 2018-10-26 2020-04-30 Samsung Electronics Co., Ltd. Method and system for dynamic memory management in a user equipment (ue)
US11916676B2 (en) * 2019-07-01 2024-02-27 Qualcomm Incorporated Memory management for hybrid automatic repeat request (HARQ) in a wireless local area network (WLAN)

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6557134B2 (en) * 1997-09-30 2003-04-29 Glenayre Electronics, Inc. ARQ method for wireless communication
US6801512B1 (en) * 2000-03-23 2004-10-05 Motorola, Inc. Method and apparatus for providing a distributed architecture digital wireless communication system
DE60035530T2 (de) * 2000-05-17 2007-10-25 Matsushita Electric Industrial Co., Ltd., Kadoma Hybrides ARQ-System mit Daten- und Kontroll-Kanal für Datenpaket-Übertragung
DE10026927B4 (de) * 2000-05-30 2006-07-13 Siemens Ag Verfahren zur Übertragung von Datenpaketen in einem Kommunikationssystem zwischen einem Sender und einem Empfänger sowie entsprechender Sender und Empfänger
US6700867B2 (en) * 2001-12-20 2004-03-02 Motorola, Inc. Method and system for reduced memory hybrid automatic repeat request
ATE299630T1 (de) * 2002-02-14 2005-07-15 Matsushita Electric Industrial Co Ltd Verfahren zum steuern der datenrate in einem drahtlosen paketdatenkommunikationssystem, sender und empfänger zu seiner verwendung
US8078808B2 (en) * 2002-04-29 2011-12-13 Infineon Technologies Ag Method and device for managing a memory for buffer-storing data blocks in ARQ transmission systems
KR100876765B1 (ko) * 2002-05-10 2009-01-07 삼성전자주식회사 이동 통신 시스템에서 데이터 재전송 장치 및 방법
EP1535413B1 (en) * 2002-08-09 2007-01-17 Interdigital Technology Corporation Efficient memory allocation in a wireless transmit/receiver unit
DE60217097T2 (de) * 2002-08-13 2007-05-10 Matsushita Electric Industrial Co., Ltd., Kadoma Hybrides automatisches Wiederholungsaufforderungsprotokoll
FI115099B (fi) 2002-09-16 2005-02-28 Digita Oy IP-lähetyksen katkeamattoman vastaanoton varmistaminen liikkuvassa vastaanotossa
US7103729B2 (en) * 2002-12-26 2006-09-05 Intel Corporation Method and apparatus of memory management
US7155655B2 (en) * 2003-07-22 2006-12-26 Telefonaktiebolaget Lm Ericsson (Publ) Adaptive hybrid ARQ algorithms
WO2005029789A1 (en) * 2003-09-19 2005-03-31 Philips Intellectual Property & Standards Gmbh Data flow control in a communication system
EP3515131B1 (en) * 2004-06-09 2023-12-27 Samsung Electronics Co., Ltd. Method and apparatus for data transmission in a mobile telecommunication system supporting enhanced uplink service
US7710911B2 (en) * 2004-06-10 2010-05-04 Interdigital Technology Corporation Method and apparatus for dynamically allocating H-ARQ processes
FI20045364A0 (fi) * 2004-09-29 2004-09-29 Nokia Corp Muistinhallinta matkaviestinverkossa
JP4519918B2 (ja) * 2004-11-03 2010-08-04 サムスン エレクトロニクス カンパニー リミテッド 広帯域無線接続通信システムにおけるハイブリッド自動反復要求バッファ容量情報を送受信するシステム及び方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9160496B2 (en) 2007-06-29 2015-10-13 Qualcomm Incorporated Methods and apparatus for H-ARQ process memory management

Also Published As

Publication number Publication date
CA2641336A1 (en) 2007-08-16
JP4786721B2 (ja) 2011-10-05
IL193186A (en) 2012-08-30
AR059312A1 (es) 2008-03-26
KR101065428B1 (ko) 2011-09-19
TW200733632A (en) 2007-09-01
EP2381609A3 (en) 2012-03-07
KR20080087906A (ko) 2008-10-01
JP2009525698A (ja) 2009-07-09
RU2008135685A (ru) 2010-03-10
EP2381609A2 (en) 2011-10-26
AU2007212604A1 (en) 2007-08-16
US8160049B2 (en) 2012-04-17
KR20080086940A (ko) 2008-09-26
WO2007092257A1 (en) 2007-08-16
EP2016697A1 (en) 2009-01-21
US20070189206A1 (en) 2007-08-16
IL193186A0 (en) 2009-02-11

Similar Documents

Publication Publication Date Title
KR101065428B1 (ko) 하이브리드 자동 반복 요청 메모리를 동적으로 구성하는 방법 및 장치
KR101240374B1 (ko) 전송 시간 간격마다 다중 하이브리드 자동 재송 요구를 지원하는 방법 및 시스템
ES2747950T3 (es) Asignación dinámica de recursos, programación y señalización para un servicio de velocidad variable de datos en LTE
KR101614994B1 (ko) 반지속적 및 동적 데이터 전송을 위해 harq 프로세스를 효율적으로 이용하기 위한 방법 및 장치
JP2017123679A (ja) Mbmsデータ伝送に対するアップリンクフィードバックシグナリングの送信および削減
JP5113740B2 (ja) 移動通信システムで制御情報を通信する方法
WO2007000095A1 (fr) Procede d'exploitation d'un terminal utilisateur acceptant un acces par paquets en liaison descendante au debit
RU2424626C2 (ru) Эффективное функционирование восходящей линии связи с высокими мгновенными скоростями передачи данных
US20130170408A1 (en) Method and Device for Allocating Hybrid Automatic Repeat Request Processes
KR101304174B1 (ko) 전송 형식 조합을 선택하기 위한 방법 및 장치
HK1126600A (en) Method and apparatus for dynamically configuring a hybrid automatic repeat request memory
BRPI0706923A2 (pt) método e dispositivo para configurar de forma dinámica uma memória de requisição por meio de repetição automática hìbrida
CN101379751A (zh) 用于动态配置混合自动重复请求存储器的方法和设备

Legal Events

Date Code Title Description
FA Abandonment or withdrawal