CN103503356A - 装置和优化混合自动请求重传缓冲的方法 - Google Patents
装置和优化混合自动请求重传缓冲的方法 Download PDFInfo
- Publication number
- CN103503356A CN103503356A CN201180003621.XA CN201180003621A CN103503356A CN 103503356 A CN103503356 A CN 103503356A CN 201180003621 A CN201180003621 A CN 201180003621A CN 103503356 A CN103503356 A CN 103503356A
- Authority
- CN
- China
- Prior art keywords
- data
- harq
- user data
- storage location
- internal storage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W24/00—Supervisory, monitoring or testing arrangements
- H04W24/02—Arrangements for optimising operational condition
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0067—Rate matching
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1812—Hybrid protocols; Hybrid automatic repeat request [HARQ]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1822—Automatic repetition systems, e.g. Van Duuren systems involving configuration of automatic repeat request [ARQ] with parallel processes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
- H04L1/1835—Buffer management
- H04L1/1845—Combining techniques, e.g. code combining
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0064—Concatenated codes
- H04L1/0066—Parallel concatenated codes
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
提供一种无线通信装置,包括:耦接至内存单元的第一高速缓冲单元、无线通信模块以及耦接至所述第一高速缓冲单元的混合自动请求重传结合单元。无线通信模块用于从小区中接收无线信号,其中所述无线信号携带有对应混合自动请求重传进程的第一数据。混合自动请求重传结合单元用于将对应所述混合自动请求重传进程的第二数据,从所述内存单元读取至所述第一高速缓冲单元中,并用于将所述第一数据与所述第二数据结合,以进行混合自动请求重传进程。
Description
技术领域
本发明有关于混合自动请求重传(Hybrid Automatic Repeat Request,HARQ),尤其有关于减少比特率处理(bit-rate processing,BRP)期间所需HARQ缓冲的HARQ缓冲控制。
背景技术
在无线通信系统的下行链路封包数据传送中,会从移动电信系统(Universal MobileTelecommunication System,UMTS)地面无线接取网络(UMTS Terrestrial Radio AccessNetwork,UTRAN)中为用户设备(User Equipment,UE)分配下行链路共享通道。无线通信系统中所用的无线技术包括宽带码分多址(Wideband Code Division Multiple Access,WCDMA)技术、时分-同步码分多址(Time Division-Synchronous Code Division Multiple Access,TD-SCDMA)技术、长期演进(Long Term Evolution,LTE)技术、全球互通微波存取(WorldwideInteroperability for Microwave Access,WiMAX)技术等。当接收到下行链路封包数据时,UE测定接收是否成功。若在封包数据中检测到了错误,UE会通过HARQ机制请求重新发送。HARQ机制是一种请求重新发送被检测到错误的封包数据,以确保封包数据递送的重发机制。在上行链路封包数据传送中,会从UTRAN中为UE分配上行链路共享通道。当成功接收到下行链路封包数据时,UE通过上行共享通道将确认(acknowledgement,ACK)传送给UTRAN。否则,若在下行封包数据中检测出错误,UE通过上行共享通道将非确认(negativeacknowledgement,NACK)传送给UTRAN。通过从UE接收到的ACK和NACK,UTRAN可以测定出下行链路封包数据是否已经成功递送,并且若下行链路封包数据成功递送,则继续进行后续的下行链路封包数据传送;若下行链路封包数据并未成功递送,则继续重新传送NACK的下行链路封包数据。
以TD-SCDMA系统为例。高速下行链路共享通道(High Speed-Downlink SharedChannel,HS-DSCH)映射到新引入的新引入的高速共享控制通道(High Speed-Shared ControlChannel,HS-SCCH)以及物理层的高速物理下行链路共享通道(High Speed-PhysicalDownlink Shared Channel,HS-PDSCH)。其中HS-PDSCH信道是由一个小区中的多个用户以时分或码分的方式来共享的。HS-PDSCH的传送时间间隔(Transmission Time Interval,TTI)是5ms。HS-PDSCH携带用户的服务数据,且用于HS-PDSCH接收作业的相关控制信息通过HS-SCCH传送。对于上行链路方向来说,物理层的高速共享信息信道(Speed-SharedInformation Channel,HS-SICH)用来发送上行链路反馈信息。HS-PDSCH、HS-SCCH和HS-SICH组成了物理层闭合回路,可进行以5ms的TTI为单位的处理和传送。这种较短的TTI可更好地适应无线电链路的时变特性。HS-SCCH信道携带的控制信息包括HS-PDSCH配置、HARQ处理标识符(identification,ID)、多余版本、新数据ID、HS-SCCH周期序列号(HS-SCCH Cyclic Sequence Number,HCSN)、UE ID、调制形式(Modulation Form,MF)、传送块尺寸ID以及物理信道源信息。HS-SICH信道中携带的反馈信息包括推荐调制形式(Recommended Modulation Form,RMF)、推荐传送块尺寸(recommended transmission blockssize,RTBS)以及指示数据是否正确传送的ACK/NAK信息。
图1是UE中HS-SCCH和HS-PDSCH接收的示范性时序图。在本实施例中,HS-SCCH中携带的控制信息是在子帧n的时隙(time slot,TS)6接收到的,且控制信息中的HS-PDSCH配置指示HS-SCCH接收和即将到来的HS-PDSCH接收的第一个TS之间有3个TS。如图1所示,HS-PDSCH所携带用户数据的接收于子帧n+1的TS-2开始,TS-3结束。需注意,在3个TS的时间间隔内,UE需要完成对HS-SCCH所携带控制信息的译码,使得UE可以根据控制信息进行HS-PDSCH的接收。图2是UE中HS-PDSCH接收和HS-SICH传送的示范性时序图。在时分双工(time-division duplexing,TDD)模式下的TD-SCDMA系统中,HS-SCCH和HS-SICH之间的关系是预定义的,并不根据HS-SCCH中的信号动态变化。在本示范例中,HS-PDSCH携带的用户数据是在子帧n的TS-6接收到的,且HS-PDSCH接收的最后一个TS和HS-SICH传送的第一个TS之间的间隔为9个TS,其中HS-SICH与上述HS-PDSCH相关。需注意,在9个TS的时间间隔内,UE需要对HS-PDSCH中携带的用户数据进行译码和循环冗余检查(Cyclic Redundancy Checking,CRC),使得UE可以相应地产生要在子帧#n+2的TS-1传送的ACK/NACK信息以及其它反馈信息。
发明内容
根据上述问题,需要一种用于减少无线通信装置中HARQ缓冲花销的HARQ缓冲架构以及HARQ缓冲方法。
本发明的一实施例提出了一种无线通信装置,上述无线通信装置包括第一高速缓冲单元、无线通信模块以及HARQ结合单元。其中第一高速缓冲单元耦接至内存单元。无线通信模块从小区中接收无线信号,其中无线信号携带对应HARQ进程的第一数据。HARQ结合单元耦接至第一高速缓冲单元,可将对应HARQ进程的第二数据从内存单元读取到第一高速缓冲单元中,并将第一数据与第二数据结合以进行HARQ结合进程。
本发明的另一实施例提出了另一种无线通信装置,上述无线通信装置包括第一高速缓冲单元、无线通信模块以及HARQ结合单元。其中第一高速缓冲单元耦接至一内存单元。无线通信模块从小区中接收无线信号,其中无线信号携带对应HARQ进程的第一数据。HARQ结合单元耦接至第一高速缓冲单元,可通过高速缓冲单元将上述第一数据写入内存单元中。
本发明的另一实施例提出了一种在无线通信装置中进行HARQ缓冲优化的方法。上述方法的步骤包括从小区中接收无线信号,其中无线信号携带对应HARQ进程的第一数据;将对应HARQ进程的第二数据从芯片外(off-chip)或裸片外(off-die)内存单元读取至第一高速缓冲单元中;以及将第一数据与第二数据结合以进行HARQ结合进程。
附图说明
图1是UE中HS-SCCH和HS-PDSCH接收的示范性时序图。
图2是UE中HS-PDSCH接收和HS-SICH传送的示范性时序图。
图3是HS-DSCH接收中BRP架构的方块示意图。
图4是根据图3中所示BRP架构中HARQ内存的方块示意图。
图5是根据本发明一实施例的无线通信装置中BRP的单高速缓冲HARQ缓冲架构的方块示意图。
图6是根据图5中所示单高速缓冲HARQ缓冲架构的示范性BRP的时序图。
图7是根据本发明一实施例的无线通信装置中BRP的双高速缓冲HARQ缓冲架构的方块示意图。
图8是根据图7中所示用于管理与HARQ高速缓冲之间连接的转换装置的方块示意图。
图9A是根据本发明一实施例的通过SPDT开关实现的转换装置的方块示意图。
图9B是根据本发明一实施例的通过DPDT开关实现的转换装置的方块示意图。
图10是根据图7中所示双高速缓冲HARQ缓冲架构的示范性BRP的时序图。
图11是根据本发明一实施例的无线通信装置中BRP的单高速缓冲内部击穿HARQ缓冲架构的方块示意图。
图12是根据本发明一实施例的无线通信装置中BRP的单高速缓冲外部击穿HARQ缓冲架构的方块示意图。
图13A是根据图12中所示单高速缓冲外部击穿HARQ缓冲架构的处理对应HARQ进程的第一次传送用户数据的BRP的示范性示意图。
图13B是根据图12中所示单高速缓冲外部击穿HARQ缓冲架构的处理对应HARQ进程的重新传送用户数据的BRP的示范性示意图。
图13C是根据图12中所示单高速缓冲外部击穿HARQ缓冲架构的处理对应HARQ进程的重新传送用户数据的BRP的另一示范性示意图。
图14是根据本发明一实施例的无线通信装置中BRP的双高速缓冲外部击穿HARQ缓冲架构的方块示意图。
图15是根据本发明一实施例的无线通信装置中BRP的另一双高速缓冲外部击穿HARQ缓冲架构的方块示意图。
图16是用于图5中所示单高速缓冲HARQ缓冲架构的HARQ缓冲方法的流程图。
图17是用于图7中所示双高速缓冲HARQ缓冲架构的HARQ缓冲方法的流程图。
具体实施方式
以下描述为本发明实施的较佳实施例。本部分内容并非对发明作限定,本发明范围由权利要求所限定。
图3是HS-DSCH接收中比特率处理架构的方块示意图。在前端处理期间,接收到的用户数据进行了解调311、星座重排(constellation rearrangement)312、解扰(de-scrambling)313、解击穿314以及HARQ结合进程315。若来自UTRAN的当前接收是对应特定HARQ进程的用户数据的第一次传送,则UE中的当前接收跳过HARQ结合进程315,且当前接收的前端处理数据存储到HARQ内存316中,以进行后端处理。明确来说,当前接收的用户数据存储在HARQ内存316中对应特定HARQ进程的空间里,其中HARQ内存316为如图4所示的芯片上内存。特定HARQ进程根据高速下行链路封包存取(High Speed Downlink Packet Access,HSDPA)配置测定,其中HSDPA配置是从HS-SCCH信道上的控制信息中获取的。对当前接收的HARQ内存316中存储数据进行后端处理后,若后端处理数据上的CRC进程317成功,则认为当前接收已被成功接收,且UE会在稍后将ACK回复给UTRAN。否则,若后端处理数据上的CRC进程317失败,则认为用户数据没有被成功接收,且UE会在稍后将NACK回复给UTRAN。上述失败的HARQ进程(前端处理之后)中存储在HARQ内存316的数据将被用作HARQ结合,从而进行后续的重新传送以改进接收性能。若来自UTRAN的当前接收为对应特定HARQ的先前未成功递送用户数据的重新传送,则从HARQ内存316中读取对应特定HARQ进程的上次接收的用户数据,并在随后进行HARQ结合进程315,以将对应特定HARQ进程的上次接收的用户数据和当前接收的用户数据结合起来,从而产生结合的前端处理数据,并将上述结合的前端处理数据写入HARQ内存316中。对当前HARQ进程ID的结合的前端处理数据进行后端处理后,若后端处理数据上的CRC进程317成功,则认为当前接收已被成功接收,且UE会在稍后将ACK回复给UTRAN。否则,若CRC进程317失败,则认为当前接收没有被成功接收,且UE会在稍后将NACK回复给UTRAN。需注意,HARQ内存316的尺寸可根据HS-DSCH中配置的HARQ进程总数测定。举例来说,TD-SCDMA系统中HARQ进程的最大数目为8。然而,在每个HS-DSCH TTI中,活跃的HARQ进程通常不到8个。因此,需要进行有关HARQ缓冲的更有效的设计。
图5是根据本发明一实施例的无线通信装置中BRP的单高速缓冲HARQ缓冲架构50的方块示意图。在本实施例中,无线通信装置可为能够根据HARQ机制与UTRAN进行通信的UE。如图5所示,HARQ高速缓冲500用于缓冲当前HARQ进程的前端处理数据。此外,外部内存510通过先进可扩展接口(Advanced Extensible Interface,AXI)总线(bus)耦接至HARQ高速缓冲500。其中,外部内存510可进一步分成N个单独空间(表示为HARQ进程#0~#N-1),以进行HS-DSCH的HARQ进程配置。本领域习知技艺者能轻易理解可通过其它总线架构,进行HARQ高速缓存500和外部内存510之间数据的收发,在此并无意图限制本发明。HARQ进程的数目可根据UTRAN中指示的“HARQ信息”信息单元(Information Element,IE),配置为1到8之间的整数。明确来说,若来自UTRAN的当前HS-PDSCH接收为对应特定HARQ进程的先前未成功递送用户数据的的重新传送,则HARQ高速缓冲500从外部内存510中读取对应特定HARQ进程的上次HS-PDSCH接收的前端处理数据,以进行HARQ结合进程520。对当前HARQ进程ID的结合的前端处理数据进行后端处理后,若后端处理数据上的CRC进程失败,则HARQ高速缓冲500进一步将结合的前端处理数据写入外部内存510中。若来自UTRAN的当前HS-PDSCH接收是对应特定HARQ进程的用户数据的第一次传送,则跳过HARQ结合进程520,并将前端处理数据写入HARQ高速缓冲500中。对前端处理数据进行后端处理后,若后端处理数据上的CRC进程失败,则HARQ高速缓冲500将前端处理数据写入外部内存510中。需注意,HARQ高速缓冲500的尺寸等于对应一个HARQ进程的数据的尺寸,这会显著减小HARQ缓冲的花销。在另一实施例中,HARQ高速缓冲500的尺寸可等于对应多个HARQ进程的数据的尺寸。有关图5中功能组件的具体描述请参照3GPP TS 25.221规格,其中功能组件如“解调”、“星座重排”、“去交错”、“解扰”、“第二次解速率匹配”、“HARQ结合进程”、“第一次解速率匹配”、“Turbo译码器”、“CRC进程”、“前端定序器”以及“后端定序器”等。上述功能组件可通过存储在另一内存(图中未显示)或存储装置(图中未显示)中的程序代码来实现,并可由处理单元加载并执行以提供特定功能。其中处理单元如一般用途的处理器或微控制单元(micro-control unit,MCU)等。除了图5所示的功能组件外,无线通信装置可进一步包括无线通信模块(图中未显示),以从UTRAN中接收携带HS-SCCH和HS-PDSCH有关数据的无线信号,并将携带HS-SICH有关数据的无线信号发送给UTRAN。进一步明确来说,无线通信模块(图中未显示)可包括基频单元(图中未显示)和射频(Radio Frequency,RF)单元(图中未显示)。基频单元可包括多个硬件装置以进行基频信号处理,其中基频信号处理包括模数转换(Analog to Digital Conversion,ADC)/数模转换(Digital to AnalogConversion,DAC)、增益调整、调制/解调、编码/译码等。RF单元可接收RF无线信号,并将接收到的RF无线信号转换为基频信号,以由基频单元进行处理。或者基频单元可接收基频信号,并将接收到的基频信号转换为RF无线信号,以待后续发送。RF单元也可包括多个硬件装置以进行射频转换。举例来说,RF单元可包括混频器,以将基频信号与无线通信系统的射频上振荡的载波相乘,其中射频可为WCDMA系统中所用的900MHz、1900MHz或2100MHz频率,也可为TD-SCDMA系统中所用的2010MHz~2025MHz频率,还可为其它基于正在使用的无线电存取技术(Radio Access Technology,RAT)的频率。
图6是根据图5中所示单高速缓冲HARQ缓冲架构的示范性BRP的时序图。对于HARQ进程#0来说,第一次传送用户数据的控制信息于HS-SCCH的子帧n传送,而第一次传送的用户数据于HS-PDSCH的子帧n+1传送。UE于子帧n+2接收对应HARQ进程#0的第一次传送的用户数据,并对上述用户数据进行BRP。在子帧n+2的BRP期间,会对用户数据进行CRC进程。在本实施例中,若用户数据上的CRC进程失败,则HARQ高速缓冲500将用户数据写入到外部内存510中,且UE进一步准备NACK,以指示用户数据递送的非确认。UE于子帧n+3将NACK发送给UTRAN。对于HARQ进程#1来说,重新传送用户数据的控制信息于HS-SCCH的子帧n+1传送,而重新传送的用户数据于HS-PDSCH的子帧n+2传送。对应HARQ进程#1的重新传送用户数据的控制信息于子帧n+2接收到,且对应HARQ进程#0的用户数据的写入完成后,HARQ高速缓冲500于子帧n+3的早期阶段,从外部内存510中读取对应HARQ进程#1的上次HS-PDSCH接收的用户数据。稍后,在子帧n+3进行HARQ结合进程520,以将对应HARQ进程#1的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程成功,则HARQ高速缓冲500并不进行任何写入作业,且UE进一步准备ACK,以指示重新传送用户数据递送的确认。UE于子帧n+4将ACK发送给UTRAN。
对于HARQ进程#2来说,重新传送用户数据的控制信息于HS-SCCH的子帧n+2传送,而重新传送的用户数据于HS-PDSCH的子帧n+3传送。对应HARQ进程#2的重新传送用户数据的控制信息于子帧n+3接收到后,HARQ高速缓冲500于子帧n+4的早期阶段,从外部内存510中读取对应HARQ进程#2的上次HS-PDSCH接收的用户数据。稍后,在子帧n+4进行HARQ结合进程520,以将对应HARQ进程#2的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程失败,则HARQ高速缓冲500将结合的用户数据写入外部内存510中,且UE进一步准备NACK,以指示重新传送用户数据递送的非确认。UE于子帧n+5将NACK发送给UTRAN。对于HARQ进程#3来说,重新传送用户数据的控制信息于HS-SCCH的子帧n+3传送,而重新传送的用户数据于HS-PDSCH的子帧n+4传送。对应HARQ进程#3的重新传送用户数据的控制信息于子帧n+4时接收到,且对应HARQ进程#2的用户数据的写入完成后,HARQ高速缓冲500于子帧n+5的早期阶段,从外部内存510中读取对应HARQ进程#3的上次HS-PDSCH接收的用户数据。稍后,在子帧n+5进行HARQ结合进程520,以将对应HARQ进程#3的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程失败,则HARQ高速缓冲500将结合的用户数据写入外部内存510中,且UE进一步准备NACK,以指示重新传送用户数据递送的非确认。UE于子帧n+6将NACK发送给UTRAN。需注意,在本实施例中,HARQ进程的数目为4,因此对应HARQ进程#3的用户数据的最近一次传送完成后,UTRAN周而复始回到对应HARQ进程#0的用户数据的传送。对于HARQ进程#0来说,若接收到上次重新传送的NACK信息,则进行对应HARQ进程#0的上次重新传送用户数据的又一次重新传送。又一次重新传送用户数据的控制信息于HS-SCCH的子帧n+4传送,而又一次重新传送的用户数据于HS-PDSCH的子帧n+5传送。对应HARQ进程#0的又一次重新传送用户数据的控制信息于子帧n+5接收到,且对应HARQ进程#3的用户数据的写入完成后,HARQ高速缓冲500于子帧n+6的早期阶段,从外部内存510中读取对应HARQ进程#0的上次HS-PDSCH接收的用户数据。稍后,在子帧n+6进行HARQ结合进程520,以将对应HARQ进程#0的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程成功,则HARQ高速缓冲500并不进行任何写入作业,且UE进一步准备ACK,以指示又一次重新传送用户数据递送的确认。UE于子帧n+7将ACK发送给UTRAN。
图7是根据本发明一实施例的无线通信装置中BRP的双高速缓冲HARQ缓冲架构70的方块示意图。在本实施例中,无线通信装置可为能够根据HARQ机制与UTRAN进行通信的UE。如图7所示,两个HARQ高速缓冲701和702分别用来对对应两个HARQ进程的未成功递送的用户数据进行缓冲。此外,外部内存710通过AXI总线耦接至HARQ高速缓冲701和702。其中外部内存710可进一步分成N个单独空间(表示为HARQ进程#0~#N-1),以进行HS-DSCH的HARQ进程配置。本领域习知技艺者能轻易理解可通过其它总线架构进行HARQ高速缓存701、702和外部内存710之间数据的收发,在此并无意图限制本发明。HARQ进程的数目可根据UTRAN所指示的“HARQ信息”IE,配置为1到8之间的整数。明确来说,若来自UTRAN的当前HS-PDSCH接收为对应当前HARQ进程的先前未成功递送用户数据的重新传送,则HARQ高速缓冲701从外部内存710中读取对应当前HARQ进程的上次HS-PDSCH接收的用户数据,以进行HARQ结合进程720。当前HS-PDSCH接收完成后,若结合用户数据上的CRC进程失败,HARQ高速缓冲702将结合的用户数据写入外部内存710中。在写入结合的用户数据期间,接收到下一个HS-PDSCH接收的控制信息。若来自UTRAN的下一个HS-PDSCH接收是对应下一个HARQ进程的先前未成功递送用户数据的重新传送,HARQ高速缓冲701可从外部内存710中读取对应下一个HARQ进程的上次HS-PDSCH接收的用户数据,而HARQ高速缓冲702进行写入作业。在一实施例中,HARQ高速缓冲701和702可配置在固定模式或乒乓模式下作业。在固定模式下,HARQ高速缓冲701和702中的一个对应当前HARQ进程进行写入作业,而另一个对应下一个HARQ进程进行读取作业。在乒乓模式下,HARQ高速缓冲701和702根据当前HARQ进程和下一个HARQ进程的要求,轮流进行读写作业。请参照图8。在图7所示的模块外,图8中加入转换装置810,用于将HARQ高速缓冲701和702中的一个连接至功能组件HARQ结合进程720和第一次解速率匹配740中的一个,并将HARQ高速缓冲701和702中的另一个连接至功能组件HARQ结合进程720和第一次解速率匹配740中的另一个。转换装置820用于将HARQ高速缓冲701和702中的一个连接至外部内存710。也就是说,在本实施例中使用了两个单独的转换装置,而不是仅使用一个转换装置在HARQ高速缓冲701、702和功能组件HARQ结合进程720、第一次解速率匹配740之间建立连接。若仅使用一个转换装置在HARQ高速缓冲701、702和功能组件HARQ结合进程720、第一次解速率匹配740之间建立连接,则如图9B所示,转换装置可由双极双投(Double Pole Double Thrown,DPDT)开关实现。若使用两个单独的转换装置在HARQ高速缓冲701、702和功能组件HARQ结合进程720、第一次解速率匹配740之间建立连接,则如图9A所示,转换装置可由两个单极双投(Single Pole Double Thrown,SPDT)开关分别实现。控制终端和每个转换装置之间连接的控制信号可根据存储在HSDPA配置750中的控制信息产生,其中控制信息指示当前HS-PDSCH接收和下一个HS-PDSCH接收是用户数据的重新传送还是第一次传送。
因此,双高速缓冲设计提供了一种对应当前HARQ进程和下一个HARQ进程,同时执行读写作业的有效方式。此外,每个HARQ高速缓冲的尺寸等于对应一个HARQ进程的用户数据的尺寸,从而显著减小HARQ缓冲的花销。本领域习知技艺者在阅读完本发明的双高速缓冲设计后,可轻易将双高速缓冲设计替换为更高时钟速率下作业的双端口(two-port)高速缓冲或单端口(single-port)高速缓冲。其中双端口高速缓冲或单端口高速缓冲的尺寸等于或大于2个HARQ进程。由于上述设计的作业与双高速缓冲设计的作业类似,习知技艺者可轻易完成的改变或均等性安排均属于本发明所主张的范围。类似地,图7所示功能组件的细节描述请参照3GPP TS 25.221规格,其中功能组件如“解调”、“星座重排”、“去交错”、“解扰”、“第二次解速率匹配”、“HARQ结合进程”、“第一次解速率匹配”、“Turbo译码器”、“CRC进程”、“前端定序器”以及“后端定序器”等。上述功能组件可通过存储在另一个内存(图中未显示)或存储装置(图中未显示)中的程序代码来实现,并可由处理单元加载并执行以提供特定功能。其中处理单元如一般用途的处理器或MCU等。如上述图5,除了图7所示的功能组件外,无线通信装置可进一步包括无线通信模块(图中未显示),以从UTRAN中接收携带HS-SCCH和HS-PDSCH有关数据的无线信号,并将携带HS-SICH有关数据的无线信号发送给UTRAN。
图10是根据图7中所示双高速缓冲HARQ缓冲架构的示范性BRP的时序图。对于HARQ进程#0来说,第一次传送用户数据的控制信息于HS-SCCH的子帧n传送,而第一次传送的用户数据于HS-PDSCH的子帧n+1传送。UE于子帧n+2接收对应HARQ进程#0的第一次传送的用户数据,并对上述用户数据进行BRP。在子帧n+2的BRP期间,会对用户数据进行CRC进程。在本实施例中,若用户数据上的CRC进程失败,则HARQ高速缓冲701将用户数据写入外部内存710中,且UE进一步准备NACK,以指示用户数据递送的非确认。UE于子帧n+3将NACK发送给UTRAN。对于HARQ进程#1来说,重新传送用户数据的控制信息于HS-SCCH的子帧n+1传送,而重新传送的用户数据于HS-PDSCH的子帧n+2传送。对应HARQ进程#1的重新传送用户数据的控制信息于子帧n+2接收到后,HARQ高速缓冲702于子帧n+3的早期阶段,从外部内存中读取对应HARQ进程#1的上次HS-PDSCH接收的用户数据,而并不等到对应HARQ进程#0的用户数据的写入完成后才读取。稍后,在子帧n+3进行HARQ结合进程720,以将对应HARQ进程#1的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程成功,则HARQ高速缓冲并不进行任何写入作业,且UE进一步准备ACK,以指示重新传送用户数据递送的确认。UE于子帧n+4将ACK发送给UTRAN。对于HARQ进程#2来说,重新传送用户数据的控制信息于HS-SCCH的子帧n+2传送,而重新传送的用户数据于HS-PDSCH的子帧n+3传送。对应HARQ进程#2的重新传送用户数据的控制信息于子帧n+3接收到后,HARQ高速缓冲701于子帧n+4的早期阶段,从外部内存710中读取对应HARQ进程#2的上次HS-PDSCH接收的用户数据。稍后,在子帧n+4进行HARQ结合进程720,以将对应HARQ进程#2的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程失败,则HARQ高速缓冲702将结合的用户数据写入外部内存710中,且UE进一步准备NACK,以指示重新传送用户数据递送的非确认。UE于子帧n+5将NACK发送给UTRAN。
对于HARQ进程#3来说,重新传送用户数据的控制信息于HS-SCCH的子帧n+3传送,而用户数据的重新传送于HS-PDSCH的子帧n+4传送。对应HARQ进程#3的重新传送用户数据的控制信息于子帧n+4接收到后,HARQ高速缓冲701于子帧n+5的早期阶段,从外部内存710中读取对应HARQ进程#3的上次HS-PDSCH接收的用户数据,而并不等到对应HARQ进程#2的用户数据的写入全部完成后才进行读取。稍后,在子帧n+5进行HARQ结合进程720,以将对应HARQ进程#3的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程失败,则HARQ高速缓冲702将结合的用户数据写入外部内存710中,且UE进一步准备NACK,以指示重新传送用户数据递送的非确认。UE于子帧n+6将NACK发送给UTRAN。需注意,在本实施例中,HARQ进程的数目为4,因此对应HARQ进程#3的用户数据的最近一次传送完成后,UTRAN周而复始回到对应HARQ进程#0的用户数据的传送。对于HARQ进程#0来说,若接收到上次重新传送的NACK信息,则进行对应HARQ进程#0的上次重新传送用户数据的又一次重新传送。又一次重新传送用户数据的控制信息于HS-SCCH的子帧n+4传送,而又一次重新传送的用户数据于HS-PDSCH的子帧n+5传送。对应HARQ进程#0的一次重新传送用户数据的控制信息于子帧n+5接收到后,HARQ高速缓冲701于子帧n+6的早期阶段,从外部内存710中读取对应HARQ进程#0的上次HS-PDSCH接收的用户数据,而不等到对应HARQ进程#3的用户数据的写入全部完成后才进行读取。稍后,在子帧n+6进行HARQ结合进程720,以将对应HARQ进程#0的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程成功,则HARQ高速缓冲并不进行任何写入作业,且UE进一步准备ACK,以指示又一次重新传送用户数据递送的确认。UE于子帧n+7将ACK传送给UTRAN。习知技艺者可轻易理解尽管在本实施例中,HARQ高速缓冲701和702是在乒乓模式下进行作业,HARQ高速缓冲701和702在固定模式下的作业可根据图7和图10所示实施例实现。
图11是根据本发明一实施例的无线通信装置中单高速缓冲内部击穿HARQ缓冲架构的方块示意图。在本实施例中,无线通信装置可为能够根据HARQ机制与UTRAN进行通信的UE。与图5类似,图11中采取HARQ缓冲模块1100,用于对对应当前HARQ进程或下一个HARQ进程的未成功递送的用户数据进行缓冲。在HARQ缓冲模块1100中,HARQ高速缓冲500用于对对应功能组件HARQ结合进程520和第一次解速率匹配540中当前HARQ进程或下一个HARQ进程的用户数据进行缓冲,其中HARQ高速缓冲500的尺寸为对应一个HARQ进程的用户数据的尺寸。此外,HARQ缓冲模块1100包括内部存储器1130(也称为芯片上内存)。其中内部存储器1130可分成N个单独空间(系表示为HARQ进程#0~#N-1),以进行HS-DSCH的HARQ进程配置。HARQ进程的数目可根据UTRAN中指示的“HARQ信息”IE,配置为1到8之间的整数。在HARQ高速缓冲500和内部存储器1130之间采用击穿单元1110以及解击穿单元1120,用于对要被缓冲或结合的未成功递送用户数据进行击穿和解击穿。进一步明确来说,若来自UTRAN的当前HS-PDSCH接收为对应当前HARQ进程的用户数据的第一次传送,功能组件HARQ结合进程520在用户数据上进行CRC进程。若CRC进程失败,则HARQ高速缓冲500将对应当前HARQ进程的用户数据写入内部存储器中。需注意,将用户数据写入内部存储器1130期间,击穿单元1110根据功能组件第二次解速率匹配530中先前所用的解击穿参数,对用户数据进行击穿。也就是说,击穿步骤可减小需存储在内部存储器1130中用户数据的尺寸,从而进一步减小存储对应每个HARQ进程的用户数据所需的内部存储器1130的尺寸。若来自UTRAN的当前HS-PDSCH接收是对应当前HARQ进程的先前未成功递送用户数据的重新传送,则HARQ高速缓冲500从内部存储器1130中读取对应当前HARQ进程的上次HS-PDSCH接收的用户数据,以进行HARQ结合进程520。需注意,从内部存储器1130中读取用户数据期间,解击穿单元1120根据功能组件第二次解速率匹配530中先前所用的解击穿参数,对存储在内部存储器1130中的被击穿用户数据进行解击穿。对应当前HARQ进程的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据读取完成后,功能组件HARQ结合进程520将读取的用户数据和新接收到的用户数据结合起来,并在结合的用户数据上进行CRC进程。若结合用户数据上的CRC进程失败,则HARQ高速缓冲500进一步通过击穿单元1110,将结合的用户数据写入内部存储器1130中。需注意,HARQ高速缓冲500的尺寸等于对应一个HARQ进程的用户数据的尺寸,且内部存储器1130中每个单独空间的尺寸小于对应一个HARQ进程的被解击穿用户数据的尺寸。在此不再赘述HS-PDSCH接收中其它情况下HARQ缓冲的实施细节,具体请参照图6中的描述。在另一实施例中,HARQ高速缓冲500的尺寸可等于对应多个HARQ进程的用户数据的尺寸。
图12是根据本发明一实施例的无线通信装置中单高速缓冲外部击穿HARQ缓冲架构的方块示意图。在本实施例中,无线通信装置可为能够根据HARQ机制与UTRAN进行通信的UE。与图11类似,图12中采用HARQ缓冲模块1200,用于对对应当前HARQ进程或下一个HARQ进程的未成功递送的用户数据进行缓冲。在HARQ缓冲模块1200中,HARQ高速缓冲500用来对对应功能组件HARQ结合进程520和第一次解速率匹配540中当前HARQ进程或下一个HARQ进程的用户数据进行缓冲,其中HARQ高速缓冲500的尺寸为对应一个HARQ进程的用户数据的尺寸。此外,在HARQ缓冲模块1200中,外部内存510(也称为芯片外或裸片外内存)通过AXI总线耦接至HARQ高速缓冲500。其中外部内存510可分为N个单独空间(系表示为HARQ进程#0~#N-1),以进行HS-DSCH的HARQ进程配置。外部内存510可作为芯片外内存,封装在与主芯片不同的芯片里。其中主芯片至少包括功能组件HARQ结合进程315和HARQ高速缓冲500。或者,外部内存510可作为裸片外内存,和主裸片封装在同一芯片中(也称为系统级封装(System in aPackage,SIP))。其中主裸片至少包括功能组件HARQ结合进程315和HARQ高速缓冲500,裸片外内存与主晶体不同。HARQ进程的数目可根据UTRAN中指示的“HARQ信息”IE配置为1到8之间的整数。在HARQ高速缓冲500和外部内存510之间采用击穿单元1210和解击穿单元1220,用于对要被缓冲或结合的未成功递送用户数据进行击穿和解击穿。进一步明确来说,若来自UTRAN的当前HS-PDSCH接收为对应当前HARQ进程的用户数据的第一次传送,功能组件HARQ结合进程520在用户数据上进行CRC进程。若CRC进程失败,HARQ高速缓冲500将对应当前HARQ进程的用户数据写入外部内存510中。需注意,将用户数据写入外部内存510期间,击穿单元1210根据功能组件第二次解速率匹配530中先前所用的解击穿参数,对用户数据进行击穿。也就是说,击穿步骤可减小需存储在外部内存510中用户数据的尺寸,从而进一步减小存储对应每个HARQ进程的用户数据所需的外部内存510的尺寸以及AXI总线的带宽。若来自UTRAN的当前HS-PDSCH是对应当前HARQ进程的先前未成功递送用户数据的重新传送,则HARQ高速缓冲500从外部内存510中读取对应当前HARQ进程的上次HS-PDSCH接收的用户数据,以进行HARQ结合进程。需注意,从外部内存510读取用户数据期间,解击穿单元1220根据功能组件第二次解速率匹配530中先前所用的解击穿参数,对存储在外部内存510中的被击穿用户数据进行解击穿。对应当前HARQ进程的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据读取完成后,功能组件HARQ结合进程520将读取的用户数据与新接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。若结合用户数据上的CRC失败,则HARQ高速缓冲500进一步通过击穿单元1210,将结合的用户数据写入外部内存510中。需注意,HARQ高速缓冲500的尺寸等于对应一个HARQ进程的用户数据的尺寸,而外部内存510中每个单独部分的尺寸小于对应一个HARQ进程的被解击穿用户数据的尺寸。HS-PDSCH接收中其它情况下HARQ缓冲的作业细节请参照图6的描述。在另一实施例中,HARQ高速缓冲500的尺寸可等于对应多个HARQ进程的用户数据的尺寸。
图13A是根据图12中所示单高速缓冲外部击穿HARQ缓冲架构的BRP示范性示意图。其中BRP处理的是对应HARQ进程的第一次传送的用户数据,来自UTRAN的当前HS-PDSCH接收为对应当前HARQ进程的用户数据的第一次传送。进行了解调、星座重排以及解扰后,如图13A所示,用户数据包括8个系统比特(systematic bit)和两组同位比特(parity bit),其中每组同位比特包括8个同位比特,且有些同位比特已被击穿。接下来会进行第二次解速率匹配,被击穿的比特从而被解击穿,即将软比特0填充到被击穿的比特中。功能组件HARQ结合进程520随后在上述被解击穿的用户数据上进行CRC进程,且由于用户数据是第一次传输而跳过了HARQ结合进程。在本实施例中,若被解击穿用户数据上的CRC进程失败,则HARQ高速缓冲500将被解击穿的用户数据写出。明确来说,在将被解击穿的用户数据写出期间,击穿单元1210对被解击穿的用户数据进行击穿,即将第二次解速率匹配期间填充的软比特0移除。需注意,击穿单元1210根据功能组件第二次解速率匹配530先前所用的解击穿参数进行击穿作业。最后,被击穿的用户数据写入外部内存510中对应当前HARQ进程的部分。在接下来的BRP后端处理中,UE准备NACK,以指示用户数据递送的非确认。在另一实施例中,若功能组件HARQ结合进程520在被解击穿用户数据上的CRC进程成功,则不需要将被解击穿的用户数据写出。在接下来的BRP后端处理中,UE准备ACK,以指示用户数据递送的确认。
图13B是根据图12中所示单高速缓冲外部击穿HARQ缓冲架构的BRP示范性示意图。其中BRP处理的是对应HARQ进程的重新传送的用户数据,来自UTRAN的当前HS-PDSCH接收为对应当前HARQ进程的用户数据的重新传送。且在本实施例中,用户数据的重新传送是通过自译码(self-decodable)传送技术进行的,即每次重新传送中通常都包括系统比特。进行了解调、星座重排以及解扰后,如图13B所示,用户数据包括8个系统比特和两组同位比特,其中每组同位比特包括8个同位比特,且有些同位比特已被击穿。接下来会进行第二次解速率匹配,被击穿的比特从而被解击穿,即将软比特0填充到被击穿的比特中。由于当前的HS-PDSCH接收是先前未成功递送用户数据的重新传送,因此要将对应当前HARQ进程的上次HS-PDSCH接收的用户数据从外部内存510读取至HARQ高速缓冲500中。特别地,从外部内存510读出但尚未读入HARQ高速缓冲500时,对应当前HARQ进程的上次HS-PDSCH接收的用户数据会被解击穿单元1220解击穿,即将软比特0填充到被击穿的比特中。其中解击穿单元1220是根据功能组件第二次解速率匹配530先前所用的解击穿参数进行解击穿作业的。对应当前HARQ进程的上次HS-PDSCH接收的用户数据读取到HARQ高速缓冲500后,功能组件HARQ结合进程520将对应当前HARQ进程的当前HS-PDSCH接收的用户数据和上次HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程失败,则HARQ高速缓冲500通过击穿单元1210,将结合的用户数据写出到外部内存510中。在将结合的用户数据写出期间,击穿单元1210根据功能组件第二次解速率匹配530先前所用的解击穿参数,对结合的用户数据进行击穿,即将解击穿单元填充的软比特0移除。在接下来的BRP后端处理中,UE准备NACK,以指示用户数据递送的非确认。在另一实施例中,若功能组件HARQ结合进程520在结合用户数据上进行的CRC进程成功,则不需要将结合的用户数据写出。在接下来的BRP后端处理中,UE准备ACK,以指示用户数据递送的确认。
图13C是根据图12中所示单高速缓冲外部击穿HARQ缓冲架构的BRP另一示范性示意图。其中BRP处理的是对应HARQ进程的重新传送的用户数据,来自UTRAN的当前HS-PDSCH接收为对应当前HARQ进程的用户数据的重新传送。且在本实施例中,用户数据的重新传送是通过非自译码(non-self-decodable)传送技术进行的,即每次重新传送中只包括一些同位比特。进行了解调、星座重排以及解扰后,如图13C所示,用户数据包括两组同位比特,其中每组同位比特包括8个同位比特,且系统比特和一些同位比特已被击穿。接下来进行第二次解速率匹配,被击穿的比特从而被解击穿,即将软比特0填充到被击穿的比特中。由于当前的HS-PDSCH接收是先前未成功递送用户数据的重新传送,因此要将对应当前HARQ进程的上次HS-PDSCH接收的用户数据从外部内存510读取至HARQ高速缓冲500中。特别地,从外部内存500读出但尚未读入HARQ高速缓存500时,对应当前HARQ进程的上次HS-PDSCH接收的用户数据被解击穿单元1220解击穿,即将软比特0填充到被击穿的比特中。其中解击穿单元1220是根据功能组件第二次解速率匹配530先前所用的解击穿参数进行解击穿作业的。对应当前HARQ进程的上次HS-PDSCH接收的用户数据读取到HARQ高速缓冲500后,功能组件HARQ结合进程520将对应当前HARQ进程的当前HS-PDSCH接收的用户数据和上次HS-PDSCH接收的用户数据结合起来,并在结合的用户数据上进行CRC进程。在本实施例中,若结合用户数据上的CRC进程失败,则HARQ高速缓冲500通过击穿单元1210,将结合的用户数据写出到外部内存510中。在将结合用户数据的写出期间,由于结合的用户数据中没有剩余的被解击穿比特,因此跳过击穿单元1210对结合用户数据进行击穿的步骤。在接下来的BRP后端处理中,UE准备NACK,以指示用户数据递送的未确认。在另一实施例中,若功能组件HARQ结合进程520在结合用户数据上的CRC进程成功,则不需要将结合的用户数据写出。在接下来的BRP后端处理中,UE准备ACK,以指示用户数据递送的确认。
图14是根据本发明一实施例的无线通信装置中BRP的双高速缓冲外部击穿HARQ缓冲架构的方块示意图。在本实施例中,无线通信装置可为能够根据HARQ机制与UTRAN进行通信的UE。与图7类似,HARQ缓冲模块1400采用两个HARQ高速缓存701和702,分别用来对对应当前HARQ进程和下一个HARQ进程的未成功递送的用户数据进行缓冲。此外,外部内存710通过AXI总线耦接至HARQ高速缓冲701和702。其中HARQ高速缓冲701和702的尺寸均为对应一个HARQ进程的用户数据的尺寸,且外部内存710可分为N个单独空间(表示为HARQ进程#0~#N-1),以进行HS-DSCH的HARQ进程配置。HARQ进程的数目可根据UTRAN中指示的“HARQ信息”IE,配置为1到8之间的整数。HARQ高速缓冲701和702可配置在固定模式或乒乓模式下作业。在固定模式下,HARQ高速缓冲701和702中的一个对应当前HARQ进程进行写入作业,而另一个则对应下一个HARQ进程进行读取作业。在乒乓模式下,HARQ高速缓冲701和702根据当前HARQ进程和下一个HARQ进程的要求,轮流进行读写作业。除HARQ高速缓冲701、702和外部内存710外,HARQ缓冲模块1400在HARQ高速缓冲701、702和外部内存710之间,采用击穿单元1410和解击穿单元1420,用于对要被缓冲或结合的未成功递送用户数据进行击穿和解击穿。进一步明确来说,若来自UTRAN的当前HS-PDSCH接收为对应当前HARQ进程的用户数据的第一次传送,功能组件HARQ结合进程720在用户数据上进行CRC进程。若CRC进程失败,HARQ高速缓冲701将对应当前HARQ进程的用户数据写入外部内存710中。需注意,将用户数据写入外部内存710期间,击穿单元1410根据功能组件第二次解速率匹配730中先前所用的解击穿参数,对用户数据进行击穿。
若来自UTRAN的当前HS-PDSCH接收是对应当前HARQ进程的先前未成功递送用户数据的重新穿送,则HARQ高速缓冲701从外部内存710中读取对应当前HARQ进程的上次HS-PDSCH接收的用户数据,以进行HARQ结合进程。需注意,从外部内存710中读取用户数据期间,解击穿单元1420根据功能组件第二次解速率匹配730中先前所用的解击穿参数,对存储在外部内存710中的被击穿用户数据进行解击穿。对应当前HARQ进程的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据读取完成后,功能组件HARQ结合进程720将读取的用户数据和新接收的用户数据结合起来,并在结合的用户数据进行CRC进程。若结合用户数据上的CRC进程失败,且HARQ高速缓冲701和702在乒乓模式下作业,则HARQ高速缓冲702进一步通过击穿单元1410,将结合的用户数据写入外部内存710中。此外,可用转换装置(如图8中的810)将HARQ高速缓冲701、702中的一个与功能组件HARQ结合进程720、第一次解速率匹配740中的一个相连,将HARQ高速缓冲701、702中的另一个与功能组件HARQ结合进程720、第一次解速率匹配740中的另一个相连。用转换装置(如图8中的820)将HARQ高速缓冲701、702中的一个与外部内存710相连。或者,可用两个单独的转换装置将HARQ高速缓冲701、702和功能组件HARQ结合进程720、第一次解速率匹配740相连。
图15是根据本发明一实施例的无线通信装置中BRP的增强型单高速缓冲外部击穿HARQ缓冲架构的方块示意图。在本实施例中,无线通信装置可为能够通过HARQ机制与UTRAN进行通信的UE。与图11类似,在HARQ缓冲模块1500中,HARQ高速缓冲500用于对对应功能组件HARQ组合进程520和第一次解速率匹配540中当前HARQ进程或下一个HARQ进程的用户数据进行缓冲,其中HARQ高速缓冲500的尺寸为对应一个HARQ进程的用户数据的尺寸。外部内存510通过AXI总线耦接至HARQ高速缓冲500,其中外部内存510可分成N个单独的空间(系表示为HARQ进程#0~#N-1),以进行HS-DSCH的HARQ进程配置。HARQ进程的数目可根据UTRAN中指示的“HARQ信息”IE,配置为1到8之间的整数。在HARQ高速缓冲500和外部内存510之间采用击穿单元1110和解击穿单元1120,用于对要被缓冲或结合的未成功递送用户数据进行击穿和解击穿。除了HARQ高速缓冲500、外部内存510、击穿单元1110以及解击穿单元1120之外,HARQ缓冲模块1500进一步包括被击穿HARQ高速缓冲1510,用于在HARQ高速缓冲500和外部内存510之间作中间存储,以对对应特定HARQ进程的被击穿的用户数据进行缓冲。其中被击穿HARQ高速缓冲1510的尺寸等于对应一个HARQ进程的用户数据的尺寸。被击穿HARQ高速缓冲1510的使用可减小将被击穿用户数据从外部内存510中读取或写入外部内存510中的频率。进一步明确来说,若来自UTRAN的当前HS-PDSCH接收是对应当前HARQ进程的用户数据的第一次传送,功能组件HARQ结合进程520在用户数据上进行CRC进程。若CRC进程失败,HARQ高速缓冲500将对应当前HARQ进程的用户数据写出。为此,首先需测定被击穿HARQ高速缓冲1510是否可对对应当前HARQ进程的用户数据进行缓冲。若被击穿HARQ高速缓冲1510可作业,则HARQ高速缓冲500将对应当前HARQ进程的用户数据写入被击穿HARQ高速缓冲1510中。若被击穿HARQ高速缓冲1510不可作业,则HARQ高速缓冲500将对应当前HARQ进程的用户数据写入外部内存510中。需注意,在将用户数据写入被击穿高速缓冲1510或外部内存510中期间,击穿单元1110根据功能模块第二次解速率匹配530中先前所用的解击穿参数,对用户数据进行击穿。也就是说,击穿步骤可减小需存储在被击穿HARQ高速缓冲1510和外部内存510中用户数据的尺寸。
若来自UTRAN的当前HS-PDSCH接收是对应当前HARQ进程的先前未成功递送用户数据的重新传送,则HARQ高速缓冲500读取对应当前HARQ进程的上次HS-PDSCH接收的用户数据,以进行HARQ结合进程。为此,需首先测定对应当前HARQ进程的上次HS-PDSCH接收的用户数据是否在被击穿HARQ高速缓冲1510中进行了缓冲。若用户数据在被击穿HARQ高速缓冲1510中进行了缓冲,则HARQ高速缓冲500从被击穿HARQ高速缓冲1510中,读取对应当前HARQ进程的上次HS-PDSCH接收的用户数据。否则,若用户数据未在被击穿HARQ高速缓冲1510中进行缓冲,则HARQ高速缓冲500从外部内存510中,读取对应当前HARQ进程的上次HS-PDSCH接收的用户数据。需注意,在从外部内存510读取用户数据期间,解击穿单元1120根据功能组件第二次解速率匹配530中先前所用的解击穿参数,对存储在被击穿HARQ高速缓冲1510或外部内存510中的被击穿用户数据进行解击穿。对应当前HARQ进程的上次HS-PDSCH接收的用户数据和当前HS-PDSCH接收的用户数据读取完成后,功能组件HARQ结合进程520将读取的用户数据与新接收到的用户数据结合起来,并在结合的用户数据上进行CRC进程。若结合用户数据上的CRC进程失败,则HARQ高速缓冲500进一步将结合的用户数据写出。明确来说,需首先测定被击穿HARQ高速缓冲1510是否可对对应当前HARQ进程的结合的用户数据进行缓冲,或首先测定对应当前HARQ进程的上次HS-PDSCH接收的用户数据是否在被击穿HARQ高速缓冲1510中进行了缓冲。若被击穿HARQ高速缓冲1510可对结合的用户数据进行缓冲,或用户数据已在被击穿HARQ高速缓冲1510中进行了缓冲,则HARQ高速缓冲500将结合的用户数据重新写入被击穿HARQ高速缓冲1510中。否则,HARQ高速缓冲500将结合的用户数据写入外部内存510中。类似地,在将结合的用户数据写入被击穿HARQ高速缓冲1510或外部内存510期间,击穿单元1110根据功能组件第二次解速率匹配530中先前所用的解击穿参数,对用户数据进行击穿。需注意,HARQ高速缓冲500的尺寸等于对应一个HARQ进程的用户数据的尺寸,被击穿HARQ高速缓冲1510和外部内存510中每个部分的尺寸都小于对应一个HARQ进程的用户数据的尺寸。HS-PDSCH接收中其它情况下HARQ缓冲的作业细节请参照图6的描述。在另一实施例中,HARQ高速缓冲500的尺寸可等于对应多个HARQ进程的用户数据的尺寸。
有关第11、12、14和15图中所示功能组件的作业细节请参照3GPP TS 25.221规格,其中功能组件如“解调”、“星座重排”、“去交错”、“解扰”、“第二次解速率匹配”、“HARQ结合进程”、“第一次解速率匹配”、“Turbo译码器”、“CRC进程”、“前端定序器”以及“后端定序器”等。上述功能组件可通过存储在另一内存(图中未显示)或存储装置(图中未显示)中的程序代码来实现,并可由处理单元加载并执行以提供特定功能。其中处理单元如一般用途的处理器或MCU等。除第11、12、14和15图中所示功能组件外,无线通信装置可进一步包括无线通信模块(图中未显示),以如图5所述,从UTRAN中接收携带HS-SCCH和HS-PDSCH有关数据的无线信号,并将携带HS-SICH有关数据的无线信号发送给UTRAN。
图16是用于图5中所示单高速缓冲HARQ缓冲架构的HARQ缓冲方法的流程图。HARQ缓冲方法可用于能够通过HARQ机制进行无线通信的无线通信装置中,且HARQ缓冲方法可减小HARQ缓冲的花销。BRP开始后,无线通信装置从小区中接收携带对应HARQ进程的第一数据的无线信号(步骤S1605)。接下来,无线通信装置测定是否在第一数据上进行HARQ结合进程(步骤S1610)。若进行HARQ结合进程,无线通信装置将对应HARQ进程的第二数据,从外部内存510读取到HARQ高速缓冲500中,以将第一数据与第二数据结合起来(步骤S1615),其中第二数据是从对应HARQ进程的上次HS-PDSCH接收中接收到的。HARQ结合进程完成后,无线通信装置在结合的数据上进行后端处理(解速率匹配与Turbo译码)与CRC进程(步骤S1620)。若结合数据上的CRC进程不成功,无线通信装置通过HARQ高速缓冲500将结合的数据写入外部内存510中(步骤S1625)。在接下来的BRP后端处理中,无线通信装置准备NACK,以指示第一数据递送的非确认(步骤S1630)。若结合数据上的CRC进程成功,无线通信装置准备ACK,以指示第一数据递送的确认(步骤S1635)。在步骤S1610之后,若不进行HARQ结合进程,则无线通信装置对第一数据进行后端处理(解速率匹配与Turbo译码)与CRC进程(步骤S1640)。若第一数据上的CRC进程不成功,无线通信装置通过HARQ高速缓冲500将第一数据写入外部内存510中(步骤S1645)。在接下来的BRP后端处理中,无线通信装置准备NACK,以指示第一数据递送的非确认(步骤S1650)。若第一数据上的CRC进程成功,无线通信装置准备ACK,以指示第一数据递送的确认(步骤S1655)。需注意,HARQ缓冲方法可用于图11所示的单高速缓冲内部击穿HARQ缓冲架构中,只是在步骤S1615,存储在内部存储器1130中的第二数据应被击穿并需要在HARQ结合进程之前被解击穿;而在步骤S1625和步骤S1635,结合的数据和第一数据需要在写入内部存储器1130前被击穿。类似地,HARQ缓冲方法可用作图12所示的单高速缓冲外部击穿HARQ缓冲架构中,只是在步骤S1615,存储在外部内存510中的第二数据应被击穿并需要在HARQ结合进程之前被解击穿;而在步骤S1625和步骤S1635,结合的数据和第一数据在写入外部内存510前需要被击穿。
图17是用于图7中所示双高速缓冲HARQ缓冲架构的HARQ缓冲方法的流程图。HARQ缓冲方法可用于能够通过HARQ机制与无线通信进行通信的无线通信装置,且HARQ缓冲方法可减小HARQ缓冲的花销。HARQ高速缓冲701和702可配置在乒乓模式下作业,即HARQ高速缓冲701和702可根据当前HARQ进程和下一个HARQ进程的要求,轮流进行读取和写入作业。BRP开始后,无线通信装置从小区中接收携带对应HARQ进程的第一数据的无线信号(步骤S1705)。接下来,无线通信装置测定是否在第一数据上进行HARQ结合进程(步骤S1710)。若进行HARQ结合进程,无线通信装置将对应HARQ进程的第二数据,从外部内存710读取到HARQ高速缓冲702中,以将第一数据与第二数据结合起来(步骤S1715),其中第二数据是从用于HARQ进程的上次HS-PDSCH接收中接收到的。HARQ结合进程完成后,无线通信装置在结合的数据上进行后端处理(解速率匹配与Turbo译码)以及CRC进程(步骤S1720)。若结合数据上的CRC进程不成功,则将存储在HARQ高速缓冲702中的结合数据写入外部内存710中(步骤S1725)。在接下来的BRP后端处理中,无线通信装置准备NACK,以指示第一数据递送的非确认(步骤S1730)。若结合数据上的CRC进程成功,无线通信装置准备ACK,以指示第一数据递送的确认(步骤S1735)。
在步骤S1710之后,若不进行HARQ结合进程,无线通信装置对第一数据进行后端处理(解速率匹配与Turbo译码)与CRC进程(步骤S1740)。若第一数据上的CRC进程不成功,无线通信装置将存储在HARQ高速缓冲702中的第一数据写入外部内存710中(步骤S1745)。接下来,无线通信装置准备NACK,以指示第一数据递送的非确认(步骤S1750)。若第一数据上的CRC进程成功,在接下来的BRP后端处理中,无线通信装置准备ACK,以指示第一数据递送的确认(步骤S1755)。随后方法结束,或者流程回到步骤S1705以接收后续数据。需注意,HARQ缓冲方法可用于图14所示的双高速缓冲外部击穿HARQ缓冲架构中,只是在步骤S1715,存储在外部内存710中的第二数据应被击穿并需要在HARQ结合进程之前被解击穿;而在步骤S1725和步骤S1735,结合的数据和第一数据需要在写入外部内存710之前被击穿。若子帧N+1的步骤S1715可通过子帧N的步骤S1725或步骤S1745来执行时,乒乓模式就相当于多线程概念。此外,HARQ缓冲方法可用于固定模式下作业的具有HARQ高速缓冲的双高速缓冲HARQ缓冲架构中,其中HARQ高速缓冲701用于对应当前HARQ进程进行写入作业,而HARQ高速缓冲702用于对应下一个HARQ进程进行读取作业。习知技艺者可根据第7、10、17图中描述,对HARQ缓冲方法的流程进行适当变更。
本发明虽以较佳实施例揭露如上,然而并非用以限定本发明的范围。任何熟习此项技艺者,在不脱离本发明的精神和范围内,当可做些许的更动与润饰。举例来说,图5和图7所示BRP架构中的功能组件可由存储在机器可读(machine-readable)存储媒体中的程序代码来实现。其中机器可读存储媒体如磁带、半导体、磁盘、光盘(如只读光盘(Compact DiskRead Only Memory,CD-ROM)、只读数字多功能光盘(Digital Versatile Disk Read OnlyMemory,DVD-ROM)等)等。当由处理单元或MCU执行时,程序代码可进行如图16和图17所示的HARQ缓冲方法。尽管上述实施例是基于TD-SCDMA技术实现的,本发明并不限于此。本发明实施例可用于其它无线技术,如WCDMA、LTE、WiMAX技术等。因此本发明的保护范围应包括所有类似更改,当视前面的权利要求所界定为准。
Claims (28)
1.一种无线通信装置,其特征在于,包括:
第一高速缓冲单元,耦接至内存单元;
无线通信模块,用于从小区中接收无线信号,其中所述无线信号携带有对应混合自动请求重传进程的第一数据;
混合自动请求重传结合单元,耦接至所述第一高速缓冲单元,用于将对应所述混合自动请求重传进程的第二数据,从所述内存单元读取至所述第一高速缓冲单元中,并用于将所述第一数据与所述第二数据结合,以进行混合自动请求重传进程。
2.如权利要求1所述的无线通信装置,其特征在于,所述混合自动请求重传结合单元进一步在结合的数据上进行循环冗余检查进程,并在所述循环冗余检查进程后,将所述结合的数据写入所述内存单元中。
3.如权利要求2所述的无线通信装置,其特征在于,在所述结合的数据上进行的所述循环冗余检查进程失败,则执行将所述结合的数据写入所述内存单元中。
4.如权利要求3所述的无线通信装置,其特征在于,所述无线通信模块进一步将另一无线信号发送给所述小区,其中所述另一无线信号携带有非确认信息,以指示在所述结合的数据上进行的所述循环冗余检查进程不成功;或者,所述另一无线信号携带有确认信息,以指示在所述结合的数据上进行的所述循环冗余检查进程成功。
5.如权利要求2所述的无线通信装置,其特征在于,所述内存单元是通过总线耦接至所述第一高速缓冲单元的芯片外或裸片外内存。
6.如权利要求2所述的无线通信装置,其特征在于,进一步包括耦接至所述内存单元的第二高速缓冲单元,其中所述混合自动请求重传结合单元进一步在对应又一混合自动请求重传进程的第三数据上进行所述循环冗余检查进程,并在随后通过所述第二高速缓冲单元将所述第三数据写入所述内存单元中。
7.如权利要求6所述的无线通信装置,其特征在于,若在所述第三数据上进行的所述循环冗余检查进程失败,则将所述第三数据写入所述内存单元中。
8.如权利要求6所述的无线通信装置,其特征在于,混合自动请求重传结合单元进一步使得所述第一高速缓冲单元和所述第二高速缓冲单元轮流进行从所述内存单元的数据读取以及往所述内存单元的数据写入。
9.如权利要求2所述的无线通信装置,其特征在于,所述第一数据在与所述第二数据进行结合前,根据至少第一解击穿参数进行解击穿。
10.如权利要求9所述的无线通信装置,其特征在于,进一步包括解击穿单元,耦接在所述高速缓冲单元和所述内存单元之间,用于在将所述第二数据读取到所述第一高速缓冲单元中之前,根据至少第二解击穿参数对所述第二数据进行解击穿。
11.如权利要求6所述的无线通信装置,其特征在于,所述第一数据在与所述第二数据进行结合前,根据至少第一解击穿参数进行解击穿;所述第三数据在进行所述循环冗余检查进程前,根据至少第三解击穿参数进行解击穿。
12.如权利要求11所述的无线通信装置,其特征在于,进一步包括:
击穿单元,耦接在所述第一高速缓冲单元和所述内存单元之间,以及所述第二高速缓冲单元和所述内存单元之间,用于在将所述结合的数据和所述第三数据写入所述内存单元之前,对所述结合的数据和所述第三数据进行击穿;以及
解击穿单元,耦接在所述第一高速缓冲单元和所述内存单元之间,以及所述第二高速缓冲单元和所述内存单元之间,用于在将所述第二数据读取至所述第一高速缓冲单元之前,对所述第二数据进行解击穿。
13.一种无线通信装置,其特征在于,包括:
高速缓冲单元,耦接至内存单元;
无线通信模块,用于从小区中接收无线信号,其中所述无线信号携带有对应混合自动请求重传进程的数据;
混合自动请求重传结合单元,耦接至所述第一高速缓冲单元,用于通过所述高速缓冲单元将所述数据写入所述内存单元中。
14.如权利要求13所述的无线通信装置,其特征在于,在所述数据上进行的循环冗余检查进程失败,则执行所述数据写入所述内存单元中。
15.如权利要求13所述的无线通信装置,其特征在于,所述无线通信模块进一步将另一无线信号发送给所述小区,其中所述另一无线信号携带非确认信息,指示所述数据上进行的所述循环冗余检查进程不成功。
16.如权利要求13所述的无线通信装置,其特征在于,进一步包括击穿单元,耦接在所述高速缓冲单元和所述内存单元之间,用于在将所述数据写入所述内存单元之前,对所述数据进行击穿。
17.如权利要求13所述的无线通信装置,其特征在于,所述内存单元为通过总线耦接至所述高速缓冲单元的芯片外或裸片外内存。
18.一种优化混合自动请求重传缓冲的方法,用于无线通信装置中,其特征在于,包括:
从小区中接收无线信号,其中所述无线信号携带对应混合自动请求重传进程的第一数据;
将对应所述混合自动请求重传进程的第二数据从芯片外或裸片外内存单元读取到第一高速缓冲单元中;
将所述第一数据与所述第二数据结合,以进行一混合自动请求重传结合进程。
19.如权利要求18所述的方法,其特征在于,进一步包括:
在结合的数据上进行循环冗余检查进程;以及
在所述循环冗余检查进程后,通过所述第一高速缓冲单元将所述结合的数据写入所述芯片外或裸片外内存单元中。
20.如权利要求19所述的方法,其特征在于,若所述循环冗余检查进程失败,将所述结合的数据写入所述芯片外或裸片外内存单元中。
21.如权利要求20所述的方法,其特征在于,进一步包括:
发送另一无线信号给所述小区,其中所述另一无线信号携带非确认信息,以指示所述第一数据上进行的所述循环冗余检查进程不成功;或者,所述另一无线信号携带确认信息,以指示所述第一数据上进行的所述循环冗余检查进程成功。
22.如权利要求19所述的方法,其特征在于,进一步包括在对应另一混合自动请求重传进程的第三数据上进行循环冗余检查进程,之后将所述第三数据通过第二高速缓冲单元写入芯片外或裸片外内存单元中。
23.如权利要求22所述的方法,其特征在于,若所述第三数据上的所述循环冗余检查进程失败,将所述第三数据写入所述芯片外或裸片外内存单元中。
24.如权利要求22所述的方法,其特征在于,进一步包括使所述第一高速缓冲单元和所述第二高速缓存单元轮流进行从所述芯片外或裸片外内存单元的数据读取以及往所述芯片外或裸片外内存单元的数据写入。
25.如权利要求19所述的方法,其特征在于,所述第一数据在与所述第二数据进行结合前,根据至少第一解击穿参数进行解击穿。
26.如权利要求25所述的方法,其特征在于,进一步包括在通过所述第一高速缓冲单元将所述第一数据写入所述芯片外或裸片外内存之前,根据所述第一解击穿参数对所述第一数据进行击穿,以及在将所述第二数据读取至所述第一高速缓冲单元之前,根据至少第二解击穿参数对所述第二高速缓冲单元进行解击穿。
27.如权利要求23所述的方法,其特征在于,所述第一数据在与所述第二数据结合前,根据至少第一解击穿参数进行解击穿;以及所述第三数据在进行所述循环冗余检查进程之前,根据至少第三解击穿参数进行解击穿。
28.如权利要求27所述的方法,其特征在于,进一步包括:
在将所述第一数据通过所述第一高速缓冲单元写入所述芯片外或裸片外内存单元之前,对所述第一数据进行击穿;
在将所述第二数据读取至所述第一高速缓冲单元之前,对所述第二数据进行解击穿;以及
在将所述第三数据通过所述第二高速缓冲单元写入所述芯片外或裸片外内存单元之前,对所述第三单元进行击穿。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2011/070080 WO2012092717A1 (en) | 2011-01-07 | 2011-01-07 | Apparatuses and methods for hybrid automatic repeat request (harq) buffering optimization |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103503356A true CN103503356A (zh) | 2014-01-08 |
Family
ID=46457187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201180003621.XA Pending CN103503356A (zh) | 2011-01-07 | 2011-01-07 | 装置和优化混合自动请求重传缓冲的方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20130272192A1 (zh) |
CN (1) | CN103503356A (zh) |
DE (1) | DE112011100067T5 (zh) |
TW (1) | TWI445348B (zh) |
WO (1) | WO2012092717A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111290875A (zh) * | 2018-12-10 | 2020-06-16 | 深圳市中兴微电子技术有限公司 | Harq数据存储管理方法、装置和harq数据缓存器 |
CN112187418A (zh) * | 2019-07-04 | 2021-01-05 | 联发科技(新加坡)私人有限公司 | Wlan中的harq通信方法 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9204437B2 (en) * | 2013-02-27 | 2015-12-01 | Qualcomm Incorporated | Methods and apparatus for conditional offload of one or more log-likelihood ratios (LLRs) or decoded bits |
US9344217B2 (en) | 2013-07-26 | 2016-05-17 | Qualcomm Incorporated | Devices and methods for reconstructing corrupted control channel bits |
KR102064890B1 (ko) | 2013-10-22 | 2020-02-11 | 삼성전자 주식회사 | 내부 및 외부 메모리를 선택적으로 사용하는 harq 데이터 처리 장치 및 그 처리 방법 |
US10862630B2 (en) * | 2015-02-13 | 2020-12-08 | Samsung Electronics Co., Ltd | Method and system for contiguous HARQ memory management with memory splitting |
DE102015110027B4 (de) * | 2015-06-23 | 2017-01-12 | Intel IP Corporation | Kommunikationsvorrichtung und verfahren zum speichern von daten |
WO2017022911A1 (ko) * | 2015-08-03 | 2017-02-09 | 엘지전자 주식회사 | 가상 단말 방식이 적용되는 경우의 단말의 재전송 데이터 수신 방법 |
US10911329B2 (en) * | 2019-05-13 | 2021-02-02 | Cisco Technology, Inc. | Path and cadence optimization for efficient data collection from devices |
US12105657B2 (en) * | 2020-12-24 | 2024-10-01 | Intel Corporation | User signals for data transmission over a bus interface protocol |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020002064A1 (en) * | 2000-04-10 | 2002-01-03 | Jae-Hong Park | Method for retransmitting data efficiently in mobile communication system |
CN1941977A (zh) * | 2005-09-30 | 2007-04-04 | 联发科技股份有限公司 | 手机及其操作方法 |
US20080276147A1 (en) * | 2007-05-04 | 2008-11-06 | Gwang-Hyun Gho | System and method for performing a harq operation in an ofdm-based receiver |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6772383B1 (en) * | 1999-05-27 | 2004-08-03 | Intel Corporation | Combined tag and data ECC for enhanced soft error recovery from cache tag errors |
US6385700B2 (en) * | 1999-06-21 | 2002-05-07 | Philips Electronics No. America Corp. | Set-associative cache-management method with parallel read and serial read pipelined with serial write |
KR20020003526A (ko) * | 2000-07-05 | 2002-01-12 | 윤종용 | 복합 재전송방식을 사용하는 이동 통신시스템의 데이터재전송 장치 및 방법 |
FI20001975A (fi) * | 2000-09-07 | 2002-03-08 | Nokia Corp | Ohjaustietojen signalointimenetelmä |
GB2380366B (en) * | 2001-08-14 | 2003-11-12 | Samsung Electronics Co Ltd | Method for transmitting and receiving common information in a cdma communication system hsdpa service |
US7036065B2 (en) * | 2002-03-18 | 2006-04-25 | Harris Corporation | ARQ combining holdoff system and method |
DE60217098T2 (de) * | 2002-08-13 | 2007-05-03 | Matsushita Electric Industrial Co., Ltd., Kadoma | Hybrides automatisches Wiederholungsaufforderungsprotokoll |
US6741554B2 (en) * | 2002-08-16 | 2004-05-25 | Motorola Inc. | Method and apparatus for reliably communicating information packets in a wireless communication network |
US7437405B1 (en) * | 2002-10-01 | 2008-10-14 | Danger, Inc. | System and method for managing data objects in a wireless device |
US7027539B2 (en) * | 2002-12-09 | 2006-04-11 | Broadcom Corporation | Pipeline architecture for multi-slot wireless link processing |
CN100539482C (zh) * | 2003-07-08 | 2009-09-09 | 上海贝尔阿尔卡特股份有限公司 | 正交频分复用系统中混合自动重传请求的合并方法及接收机 |
EP1797645B1 (en) * | 2004-08-30 | 2018-08-01 | Google LLC | Systems and methods for providing nonvolatile memory management in wireless phones |
EP1827041A4 (en) * | 2004-11-09 | 2008-12-17 | Ntt Docomo Inc | MOBILE TELECOMMUNICATION SYSTEM, WIRELESS MANAGEMENT STATION, MOBILE STATION AND WIRELESS BASE STATION |
JP5319049B2 (ja) * | 2005-08-22 | 2013-10-16 | 富士通セミコンダクター株式会社 | キャッシュシステム |
AU2007212604A1 (en) * | 2006-02-03 | 2007-08-16 | Interdigital Technology Corporation | Method and apparatus for dynamically configuring a hybrid automatic repeat request memory |
KR100846345B1 (ko) * | 2006-06-29 | 2008-07-15 | 삼성전자주식회사 | 광대역무선접속 통신시스템에서 하이브리드 에이알큐메모리 제어 장치 및 방법 |
US7685493B2 (en) * | 2006-09-29 | 2010-03-23 | Agere Systems Inc. | Buffer compression in automatic retransmission request (ARQ) systems |
US20080082752A1 (en) * | 2006-09-29 | 2008-04-03 | Ram Chary | Method and apparatus for saving power for a computing system by providing instant-on resuming from a hibernation state |
EP1980952B1 (en) * | 2007-02-14 | 2019-10-30 | Samsung Electronics Co., Ltd. | Methods and apparatus for high speed data processing by a user equipment UE |
KR101323089B1 (ko) * | 2007-08-07 | 2013-10-29 | 엘지전자 주식회사 | Tdd 무선 통신 시스템에서 제어 정보의 전송 방법 |
WO2009020363A1 (en) * | 2007-08-07 | 2009-02-12 | Samsung Electronics Co., Ltd. | Apparatus and method for transmitting and receiving packets in a mobile communication system supporting hybrid automatic repeat request |
US8194588B2 (en) * | 2007-12-13 | 2012-06-05 | Qualcomm Incorporated | Coding block based HARQ combining scheme for OFDMA systems |
EP2093921B1 (en) * | 2008-02-22 | 2015-10-14 | Sequans Communications | Method and product for memory management in a HARQ communication system |
EP2269338B1 (en) * | 2008-03-31 | 2015-09-16 | Marvell World Trade Ltd. | Method and apparatus for selective combining and decoding of the multiple code blocks of a transport block |
US8514721B2 (en) * | 2009-06-22 | 2013-08-20 | Qualcomm Incorporated | Robust UE receiver |
CN102208966B (zh) * | 2010-03-30 | 2014-04-09 | 中兴通讯股份有限公司 | 一种harq合并器和harq数据存储方法 |
US8595605B2 (en) * | 2010-08-20 | 2013-11-26 | Qualcomm Incorporated | Systems and methods for memory management |
US8543880B2 (en) * | 2010-09-17 | 2013-09-24 | Intel Corporation | Techniques for successive refinement of metrics stored for HARQ combining |
-
2011
- 2011-01-07 CN CN201180003621.XA patent/CN103503356A/zh active Pending
- 2011-01-07 WO PCT/CN2011/070080 patent/WO2012092717A1/en active Application Filing
- 2011-01-07 US US13/379,388 patent/US20130272192A1/en not_active Abandoned
- 2011-01-07 DE DE112011100067T patent/DE112011100067T5/de not_active Ceased
- 2011-12-05 TW TW100144594A patent/TWI445348B/zh not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020002064A1 (en) * | 2000-04-10 | 2002-01-03 | Jae-Hong Park | Method for retransmitting data efficiently in mobile communication system |
CN1941977A (zh) * | 2005-09-30 | 2007-04-04 | 联发科技股份有限公司 | 手机及其操作方法 |
US20080276147A1 (en) * | 2007-05-04 | 2008-11-06 | Gwang-Hyun Gho | System and method for performing a harq operation in an ofdm-based receiver |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111290875A (zh) * | 2018-12-10 | 2020-06-16 | 深圳市中兴微电子技术有限公司 | Harq数据存储管理方法、装置和harq数据缓存器 |
CN112187418A (zh) * | 2019-07-04 | 2021-01-05 | 联发科技(新加坡)私人有限公司 | Wlan中的harq通信方法 |
CN112187418B (zh) * | 2019-07-04 | 2023-11-14 | 联发科技(新加坡)私人有限公司 | Wlan中的harq通信方法 |
Also Published As
Publication number | Publication date |
---|---|
TWI445348B (zh) | 2014-07-11 |
US20130272192A1 (en) | 2013-10-17 |
WO2012092717A1 (en) | 2012-07-12 |
TW201234807A (en) | 2012-08-16 |
DE112011100067T5 (de) | 2012-11-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103503356A (zh) | 装置和优化混合自动请求重传缓冲的方法 | |
US11283554B2 (en) | Method for partial retransmission | |
US8730889B2 (en) | Method or HARQ acknowledgement transmission and transport block retransmission in a wireless communication system | |
US8958330B2 (en) | De-rate matching method and device for downlink traffic channel in long term evolution | |
CN111133817B (zh) | 通信方法和装置 | |
JP2020535767A (ja) | 通信システムにおける冗長バージョン設計ソリューション | |
KR20170117059A (ko) | 다중 3상태 harq 프로세스 | |
CN110959266A (zh) | 在新无线电网络中允许交叉传输时间间隔(tti)切换和混合自动重复请求(harq)操作的设备和方法 | |
US11570800B2 (en) | Data transmission method, terminal device and network device | |
US11259284B2 (en) | Decoding of PCFICH in LTE for power savings and range improvement | |
US20220174720A1 (en) | Sidelink Feedback Information Transmission Method and Communications Apparatus | |
CN110474731B (zh) | 一种pdcch监听的方法和装置 | |
CN110167183B (zh) | 数据传输方法、通信装置及存储介质 | |
CN106375060B (zh) | 无线通信设备盲解码pcfich的装置、系统和方法 | |
US10749638B2 (en) | Soft buffer handling with limited memory access bandwidth | |
EP3057277B1 (en) | Method, base station, and user equipment for activating or deactivating carrier | |
CN114415946B (zh) | 解速率匹配的方法及装置、终端设备、芯片及存储介质 | |
CN116325583A (zh) | 执行harq-ack码本选择程序的方法和装置 | |
CN117397190A (zh) | 反馈方法、终端设备及网络设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20140108 |